KR20200057169A - 표시 장치 및 그 구동 방법 - Google Patents

표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR20200057169A
KR20200057169A KR1020180141107A KR20180141107A KR20200057169A KR 20200057169 A KR20200057169 A KR 20200057169A KR 1020180141107 A KR1020180141107 A KR 1020180141107A KR 20180141107 A KR20180141107 A KR 20180141107A KR 20200057169 A KR20200057169 A KR 20200057169A
Authority
KR
South Korea
Prior art keywords
pulse
emission
light emission
scan
period
Prior art date
Application number
KR1020180141107A
Other languages
English (en)
Other versions
KR102636835B1 (ko
Inventor
이민구
가지현
김은주
이광세
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020180141107A priority Critical patent/KR102636835B1/ko
Priority to US16/684,107 priority patent/US11056046B2/en
Priority to CN201911117092.0A priority patent/CN111192549B/zh
Publication of KR20200057169A publication Critical patent/KR20200057169A/ko
Application granted granted Critical
Publication of KR102636835B1 publication Critical patent/KR102636835B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

본 발명의 표시 장치는, 데이터 신호가 인가되는 데이터 라인; 턴-온 레벨의 제1 주사 펄스 및 제2 주사 펄스가 순차적으로 인가되는 제1 주사 라인; 턴-온 레벨의 제1 발광 펄스, 제2 발광 펄스, 제3 발광 펄스, 및 제4 발광 펄스가 순차적으로 인가되는 발광 라인; 및 상기 제1 및 제2 주사 펄스들이 인가되는 동안 상기 데이터 신호를 수신하고, 상기 제1 내지 제4 발광 펄스들이 인가되는 기간 동안 수신된 상기 데이터 신호에 기초하여 발광하는 화소를 포함하고, 상기 제1 발광 펄스는 상기 제1 주사 펄스 이전에 발생하고, 상기 제2 발광 펄스 및 상기 제3 발광 펄스는 상기 제1 주사 펄스 및 상기 제2 주사 펄스의 사이 기간에 발생하고, 상기 제4 발광 펄스는 상기 제2 주사 펄스 이후에 발생한다.

Description

표시 장치 및 그 구동 방법{DISPLAY DEVICE AND DRIVING METHOD THEREOF}
본 발명은 표시 장치 및 그 구동 방법에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보간의 연결매체인 표시 장치의 중요성이 부각되고 있다. 이에 부응하여 액정 표시 장치(Liquid Crystal Display Device), 유기 발광 표시 장치(Organic Light Emitting Display Device), 플라즈마 표시 장치(Plasma Display Device) 등과 같은 표시 장치의 사용이 증가하고 있다.
표시 장치는 각각의 화소에 데이터 라인을 통해서 데이터 신호를 송신하고, 각각의 화소를 발광시킨다. 각각의 화소는 수신된 데이터 신호에 대응하는 휘도로 발광한다. 표시 영상은 이러한 화소들의 발광 조합으로 표현될 수 있다.
하지만 화소가 발광 시에 데이터 라인의 전압이 변동되는 경우, 화소와 데이터 라인 간의 기생 커패시턴스에 의해서 수신된 데이터 신호의 전압이 변경되고, 따라서 표시 불량이 발생할 수 있다.
해결하고자 하는 기술적 과제는, 데이터 라인과 화소 간의 기생 커패시턴스에 불구하고 표시 불량을 저감할 수 있는 표시 장치 및 그 구동 방법을 제공하는 데 있다.
본 발명의 한 실시예에 따른 표시 장치는, 데이터 신호가 인가되는 데이터 라인; 턴-온 레벨의 제1 주사 펄스 및 제2 주사 펄스가 순차적으로 인가되는 제1 주사 라인; 턴-온 레벨의 제1 발광 펄스, 제2 발광 펄스, 제3 발광 펄스, 및 제4 발광 펄스가 순차적으로 인가되는 발광 라인; 및 상기 제1 및 제2 주사 펄스들이 인가되는 동안 상기 데이터 신호를 수신하고, 상기 제1 내지 제4 발광 펄스들이 인가되는 기간 동안 수신된 상기 데이터 신호에 기초하여 발광하는 화소를 포함하고, 상기 제1 발광 펄스는 상기 제1 주사 펄스 이전에 발생하고, 상기 제2 발광 펄스 및 상기 제3 발광 펄스는 상기 제1 주사 펄스 및 상기 제2 주사 펄스의 사이 기간에 발생하고, 상기 제4 발광 펄스는 상기 제2 주사 펄스 이후에 발생한다.
상기 제1 발광 펄스 및 상기 제2 발광 펄스의 사이 기간은 제1 비발광 기간이고, 상기 제2 발광 펄스 및 상기 제3 발광 펄스의 사이 기간은 제2 비발광 기간이고, 상기 제3 발광 펄스 및 상기 제4 발광 펄스의 사이 기간은 제3 비발광 기간일 수 있다.
상기 제2 비발광 기간은 상기 제1 비발광 기간 및 상기 제3 비발광 기간보다 길 수 있다.
상기 제1 비발광 기간과 상기 제3 비발광 기간은 서로 동일할 수 있다.
상기 화소는: 게이트 전극이 상기 제1 주사 라인과 연결되고, 일전극이 상기 데이터 라인과 연결되는 제1 트랜지스터; 일전극이 제1 전원 라인에 연결되는 스토리지 커패시터; 게이트 전극이 상기 스토리지 커패시터의 타전극에 연결되고, 일전극이 상기 제1 트랜지스터의 타전극에 연결되는 제2 트랜지스터; 게이트 전극이 상기 제1 주사 라인과 연결되고, 일전극이 상기 제2 트랜지스터의 게이트 전극과 연결되고, 타전극이 상기 제2 트랜지스터의 타전극과 연결되는 제3 트랜지스터; 및 게이트 전극이 상기 발광 라인과 연결되고, 일전극이 상기 제1 전원 라인과 연결되고, 타전극이 상기 제2 트랜지스터의 일전극과 연결되는 제4 트랜지스터를 포함할 수 있다.
상기 표시 장치는, 턴-온 레벨의 제3 주사 펄스 및 제4 주사 펄스가 순차적으로 인가되는 제2 주사 라인을 더 포함하고, 상기 화소는 상기 제3 및 상기 제4 주사 펄스들이 인가되는 동안 수신된 상기 데이터 신호를 초기화하고, 상기 제3 주사 펄스는 상기 제1 비발광 기간 중에 발생하고, 상기 제4 주사 펄스는 상기 제3 비발광 기간 중에 발생할 수 있다.
상기 화소는: 게이트 전극이 상기 제2 주사 라인과 연결되고, 일전극이 상기 제2 트랜지스터의 게이트 전극에 연결되고, 타전극이 초기화 전원 라인에 연결되는 제5 트랜지스터; 게이트 전극이 상기 발광 라인과 연결되고, 일전극이 상기 제2 트랜지스터의 타전극에 연결되는 제6 트랜지스터; 및 애노드가 상기 제6 트랜지스터의 타전극과 연결되고, 캐소드가 제2 전원 라인과 연결되는 발광 다이오드를 더 포함할 수 있다.
상기 화소는: 게이트 전극이 상기 제2 주사 라인과 연결되고, 일전극이 상기 초기화 전원 라인에 연결되고, 타전극이 상기 발광 다이오드의 애노드에 연결되는 제7 트랜지스터를 더 포함할 수 있다.
상기 제1 주사 펄스 및 상기 제2 주사 펄스는 1 프레임 간격으로 발생하고, 상기 제1 발광 펄스 및 상기 제3 발광 펄스는 1 프레임 간격으로 발생하고, 상기 제2 발광 펄스 및 상기 제4 발광 펄스는 1 프레임 간격으로 발생할 수 있다.
상기 발광 라인에 상기 제1 발광 펄스 이전에 제5 발광 펄스가 발생하고, 상기 제2 발광 펄스 및 상기 제3 발광 펄스의 사이 기간에 제6 발광 펄스 및 제7 발광 펄스가 순차적으로 발생하고, 상기 제4 발광 펄스 이후에 제8 발광 펄스가 발생할 수 있다.
본 발명의 한 실시예에 따른 표시 장치의 구동 방법은, 발광 라인에 턴-온 레벨의 제1 발광 펄스가 인가되어 화소가 발광하는 단계; 제1 주사 라인에 턴-온 레벨의 제1 주사 펄스가 인가되어 상기 화소가 데이터 라인의 데이터 신호를 수신하는 단계; 상기 발광 라인에 턴-온 레벨의 제2 발광 펄스 및 제3 발광 펄스가 인가되어 상기 화소가 수신된 상기 데이터 신호에 기초하여 발광하는 단계; 상기 제1 주사 라인에 턴-온 레벨의 제2 주사 펄스가 인가되어 상기 화소가 상기 데이터 신호를 수신하는 단계; 및 상기 발광 라인에 턴-온 레벨의 제4 발광 펄스가 인가되어 상기 화소가 수신된 상기 데이터 신호에 기초하여 발광하는 단계를 포함하고, 상기 제1 발광 펄스는 상기 제1 주사 펄스 이전에 발생하고, 상기 제2 발광 펄스 및 상기 제3 발광 펄스는 상기 제1 주사 펄스 및 상기 제2 주사 펄스의 사이 기간에 발생하고, 상기 제4 발광 펄스는 상기 제2 주사 펄스 이후에 발생할 수 있다.
상기 제1 발광 펄스 및 상기 제2 발광 펄스의 사이 기간은 제1 비발광 기간이고, 상기 제2 발광 펄스 및 상기 제3 발광 펄스의 사이 기간은 제2 비발광 기간이고, 상기 제3 발광 펄스 및 상기 제4 발광 펄스의 사이 기간은 제3 비발광 기간일 수 있다.
상기 제2 비발광 기간은 상기 제1 비발광 기간 및 상기 제3 비발광 기간보다 길 수 있다.
상기 제1 비발광 기간과 상기 제3 비발광 기간은 서로 동일할 수 있다.
상기 표시 장치의 구동 방법은, 상기 제1 주사 라인과 다른 제2 주사 라인에 턴-온 레벨의 제3 주사 펄스 및 제4 주사 펄스가 순차적으로 인가되어 상기 화소가 수신된 상기 데이터 신호를 초기화하는 단계를 더 포함하고, 상기 제3 주사 펄스는 상기 제1 비발광 기간 중에 발생하고, 상기 제4 주사 펄스는 상기 제3 비발광 기간 중에 발생할 수 있다.
상기 제1 주사 펄스 및 상기 제2 주사 펄스는 1 프레임 간격으로 발생하고, 상기 제1 발광 펄스 및 상기 제3 발광 펄스는 1 프레임 간격으로 발생하고, 상기 제2 발광 펄스 및 상기 제4 발광 펄스는 1 프레임 간격으로 발생할 수 있다.
상기 표시 장치의 구동 방법은, 상기 발광 라인에 제5 발광 펄스, 제6 발광 펄스, 제7 발광 펄스, 및 제8 발광 펄스가 발생하는 단계를 더 포함하고, 상기 제1 발광 펄스 이전에 제5 발광 펄스가 발생하고, 상기 제2 발광 펄스 및 상기 제3 발광 펄스의 사이 기간에 제6 발광 펄스 및 제7 발광 펄스가 순차적으로 발생하고, 상기 제4 발광 펄스 이후에 제8 발광 펄스가 발생할 수 있다.
본 발명에 따른 표시 장치 및 그 구동 방법은 데이터 라인과 화소 간의 기생 커패시턴스에 불구하고 표시 불량을 저감할 수 있다.
도 1은 본 발명의 한 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 2는 본 발명의 한 실시예에 따른 화소를 설명하기 위한 도면이다.
도 3 및 도 4는 한 실시예에 따른 표시 장치의 구동 방법 및 이에 따른 화소들의 발광 상태를 설명하기 위한 도면이다.
도 5 및 도 6은 한 실시예에 따른 표시 장치의 구동 방법 및 이에 따른 화소들의 발광 상태를 설명하기 위한 도면이다.
도 7 및 도 8은 한 실시예에 따른 표시 장치의 구동 방법 및 이에 따른 화소들의 발광 상태를 설명하기 위한 도면이다.
도 9 내지 도 11은 한 실시예에 따른 표시 장치의 구동 방법 및 이에 따른 화소들의 발광 상태를 설명하기 위한 도면이다.
도 12는 한 실시예에 따른 표시 장치의 구동 방법을 설명하기 위한 도면이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 여러 실시 예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시 예들에 한정되지 않는다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다. 따라서 앞서 설명한 참조 부호는 다른 도면에서도 사용할 수 있다.
또한, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다. 도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 과장되게 나타낼 수 있다.
도 1은 본 발명의 한 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 1을 참조하면, 본 발명의 한 실시예에 따른 표시 장치(10)는 타이밍 제어부(11), 데이터 구동부(12), 주사 구동부(13), 발광 구동부(14), 및 화소부(15)를 포함할 수 있다.
타이밍 제어부(11)는 계조 값들, 제어 신호 등을 데이터 구동부(12)에 제공할 수 있다. 또한, 타이밍 제어부(11)는 클록 신호, 제어 신호 등을 주사 구동부(13)에 제공할 수 있다. 또한, 타이밍 제어부(11)는 클록 신호, 제어 신호 등을 발광 구동부(14)에 제공할 수 있다.
데이터 구동부(12)는 타이밍 제어부(11)로부터 수신한 계조 값들, 제어 신호 등을 이용하여 데이터 라인들(D1, D2, D3, ..., Dn)로 제공할 데이터 신호들을 생성할 수 있다. 예를 들어, 데이터 구동부(12)는 클록 신호를 이용하여 계조 값들을 샘플링하고, 계조 값들에 대응하는 데이터 신호들을 화소행 단위로 데이터 라인들(D1~Dn)에 인가할 수 있다. n은 자연수일 수 있다.
주사 구동부(13)는 타이밍 제어부(11)로부터 클록 신호, 제어 신호 등을 수신하여 주사 라인들(S1, S2, S3, ..., Sm)에 제공할 주사 신호들을 생성할 수 있다. 예를 들어, 주사 구동부(13)는 주사 라인들(S1~Sm)에 순차적으로 턴-온 레벨의 펄스를 갖는 주사 신호들을 제공할 수 있다. 예를 들어, 주사 구동부(13)는 클록 신호에 따라 턴-온 레벨의 펄스를 다음 스테이지 회로로 순차적으로 전달하는 방식으로 주사 신호들을 생성할 수 있다. m은 자연수 일 수 있다. 예를 들어, 주사 구동부(13)는 시프트 레지스터(shift register) 형태로 구성될 수 있다.
발광 구동부(14)는 타이밍 제어부(11)로부터 클록 신호, 제어 신호 등을 수신하여 발광 라인들(E1, E2, E3, ..., Eo)에 제공할 발광 신호들을 생성할 수 있다. 예를 들어, 발광 구동부(14)는 발광 라인들(E1~Eo)에 순차적으로 턴-오프 레벨의 펄스를 갖는 발광 신호들을 제공할 수 있다. 다른 예에서, 발광 구동부(14)는 발광 라인들(E1~Eo)에 순차적으로 턴-온 레벨의 펄스를 갖는 발광 신호들을 제공할 수 있다. 예를 들어, 발광 구동부(14)는 클록 신호에 따라 턴-오프 레벨의 펄스 또는 턴-온 레벨의 펄스를 다음 스테이지 회로로 순차적으로 전달하는 방식으로 발광 신호들을 생성할 수 있다. o는 자연수 일 수 있다. 예를 들어, 발광 구동부(14)는 시프트 레지스터 형태로 구성될 수 있다.
화소부(15)는 화소들을 포함한다. 각각의 화소(PXij)는 대응하는 데이터 라인, 주사 라인, 및 발광 라인에 연결될 수 있다. i 및 j는 자연수일 수 있다. 화소(PXij)는 스캔 트랜지스터가 i 번째 주사 라인과 연결되고, j 번째 데이터 라인과 연결된 화소 회로를 의미할 수 있다.
도 2는 본 발명의 한 실시예에 따른 화소를 설명하기 위한 도면이다.
도 2를 참조하면, 본 발명의 한 실시예에 따른 화소(PXij)는 트랜지스터들(M1~M7), 스토리지 커패시터(Cst), 및 발광 다이오드(LD)를 포함할 수 있다.
본 실시예에서, 트랜지스터들(M1~M7)은 P형 트랜지스터(예를 들어, PMOS)임을 가정하여 설명한다. 하지만 당업자라면 트랜지스터들(M1~M7) 중 적어도 일부를 N형 트랜지스터(예를 들어, NMOS)로 대체하여 동일한 기능을 수행하는 화소 회로를 구성할 수 있을 것이다.
제1 트랜지스터(M1)는 게이트 전극이 주사 라인(Si)과 연결되고, 일전극이 데이터 라인(Dj)과 연결되고, 타전극이 제2 트랜지스터(M2)의 일전극에 연결될 수 있다. 제1 트랜지스터(M1)는 스캔 트랜지스터, 스위칭 트랜지스터 등으로 명명될 수 있다.
스토리지 커패시터(Cst)는 일전극이 제1 전원 라인(ELVDD)에 연결되고, 타전극이 제2 트랜지스터(M2)의 게이트 전극에 연결될 수 있다.
제2 트랜지스터(M2)는 게이트 전극이 스토리지 커패시터(Cst)의 타전극에 연결되고, 일전극이 제1 트랜지스터(M1)의 타전극에 연결되고, 타전극이 제3 트랜지스터(M3)의 타전극에 연결될 수 있다. 제2 트랜지스터(M2)는 구동 트랜지스터로 명명될 수 있다.
제3 트랜지스터(M3)는 게이트 전극이 주사 라인(Si)과 연결되고, 일전극이 제2 트랜지스터(M2)의 게이트 전극과 연결되고, 타전극이 제2 트랜지스터(M2)의 타전극과 연결될 수 있다. 제3 트랜지스터(M3)는 다이오드 연결 트랜지스터로 명명될 수 있다.
제4 트랜지스터(M4)는 게이트 전극이 발광 라인(Ei)과 연결되고, 일전극이 제1 전원 라인(ELVDD)과 연결되고, 타전극이 제2 트랜지스터(M2)의 일전극과 연결될 수 있다. 제4 트랜지스터(M4)는 발광 제어 트랜지스터로 명명될 수 있다.
제5 트랜지스터(M5)는 게이트 전극이 주사 라인(S(i-1))과 연결되고, 일전극이 제2 트랜지스터(M2)의 게이트 전극에 연결되고, 타전극이 초기화 전원 라인(VINT)에 연결될 수 있다. 제5 트랜지스터(M5)는 게이트 초기화 트랜지스터로 명명될 수 있다.
제6 트랜지스터(M6)는 게이트 전극이 발광 라인(Ei)과 연결되고, 일전극이 제2 트랜지스터(M2)의 타전극에 연결되고, 타전극이 발광 다이오드(LD)의 애노드에 연결될 수 있다. 제6 트랜지스터(M6)는 발광 제어 트랜지스터로 명명될 수 있다.
발광 다이오드(LD)는 애노드가 제6 트랜지스터(M6)의 타전극과 연결되고, 캐소드가 제2 전원 라인(ELVSS)과 연결될 수 있다. 예를 들어, 발광 다이오드(LD)는 유기 발광 다이오드(organic light emitting diode) 또는 무기 발광 다이오드(inorganic light emitting diode)일 수 있다.
제7 트랜지스터(M7)는 게이트 전극이 주사 라인(S(i-1))과 연결되고, 일전극이 초기화 전원 라인(VINT)에 연결되고, 타전극이 발광 다이오드(LD)의 애노드에 연결될 수 있다. 제7 트랜지스터(M7)는 애노드 초기화 트랜지스터로 명명될 수 있다. 실시예에 따라, 제7 트랜지스터(M7)의 게이트 전극은 다른 주사 라인과 연결될 수도 있다.
먼저, 주사 라인(S(i-1))을 통해서 턴-온 레벨의 주사 펄스(scan pulse)가 인가되면 트랜지스터들(M5, M7)이 턴-온될 수 있다. 이하에서, 턴-온 레벨의 펄스란 해당 펄스가 인가되는 트랜지스터를 턴-온시킬 수 있는 전압 레벨을 갖는 펄스를 의미한다. 여기서 트랜지스터들(M1~M7)은 P형 트랜지스터이므로, 로우 레벨의 전압에서 턴-온되고, 하이 레벨의 전압에서 턴-오프될 수 있다. 제5 트랜지스터(M5)가 턴-온되면 제2 트랜지스터(M2)의 게이트 전극이 초기화 전압 라인(VINT)과 연결되어, 제2 트랜지스터(M2)의 게이트 전극에 누적된 전압이 초기화된다. 또한, 제7 트랜지스터(M7)가 턴-온되면 발광 다이오드(LD)의 애노드가 초기화 전압 라인(VINT)과 연결되어, 발광 다이오드(LD)가 방전(discharging)되거나 프리차징(pre-charging)되어 초기화된다. 초기화 전압 라인(VINT)에 인가된 초기화 전압은 제2 전원 라인(ELVSS)에 인가된 제2 전원과 동등할 수 있다. 제2 전원은 제1 전원 라인(ELVDD)에 인가된 제1 전원보다 낮은 전압 레벨을 가질 수 있다.
다음으로, 주사 라인(Si)을 통해서 턴-온 레벨의 주사 펄스가 인가되면, 트랜지스터들(M1, M3)이 턴-온된다. 이때, 게이트 전극의 전압이 초기화된 제2 트랜지스터(M2)는 턴-온 상태일 수 있다. 따라서, 데이터 라인(Dj)에 인가된 데이터 신호가 제1 트랜지스터(M1), 제2 트랜지스터(M2), 및 제3 트랜지스터(M3)를 경유하여 스토리지 커패시터(Cst)의 타전극에 인가될 수 있다. 이때, 스토리지 커패시터(Cst)의 타전극에 인가된 데이터 신호의 전압에는 제2 트랜지스터(M2)의 문턱 전압 감소분이 반영될 수 있다.
이후, 발광 라인(Ei)에 턴-온 레벨의 발광 신호가 인가되면, 트랜지스터들(M4, M6)이 턴-온되고, 제1 전원 라인(ELVDD), 제4 트랜지스터(M4), 제2 트랜지스터(M2), 제6 트랜지스터(M6), 발광 다이오드(LD), 및 제2 전원 라인(ELVSS)으로 연결되는 구동 전류 경로가 형성된다. 발광 다이오드(LD)는 구동 전류 경로를 따라 흐르는 구동 전류 량에 대응하는 휘도로 발광한다. 구동 전류 량은 스토리지 커패시터(Cst)의 타전극에 의해 지지되는 데이터 신호의 전압 레벨에 의존할 수 있다. 이때, 구동 전류는 제2 트랜지스터(M2)를 통과하여 흐르므로, 스토리지 커패시터(Cst)의 타전극에 지지되는 데이터 신호에 반영되었던 문턱 전압 감소분이 상쇄될 수 있다. 따라서, 본 실시예의 화소(PXij)에 의하면 제2 트랜지스터(M2)의 문턱 전압에 대한 공정 편차와 무관하게 구동 전류가 흐를 수 있다.
다만, 제2 트랜지스터(M2)의 게이트 전극과 데이터 라인(Dj) 간에 기생 커패시턴스(Cpar)가 존재할 수 있다. 따라서, 스토리지 커패시터(Cst)의 타전극에 지지되는 데이터 신호의 전압 레벨은 데이터 라인(Dj)의 전압 변동에 영향받을 수 있다. 예를 들어, 데이터 라인(Dj)의 전압이 낮아지면 스토리지 커패시터(Cst)의 타전극에 지지되는 데이터 신호의 전압 레벨도 낮아질 수 있다. 또한, 데이터 라인(Dj)의 전압이 높아지면 스토리지 커패시터(Cst)의 타전극에 지지되는 데이터 신호의 전압 레벨이 높아질 수 있다. 이에 따른 표시 불량을 이하 실시예에서 설명한다.
도 3 및 도 4는 한 실시예에 따른 표시 장치의 구동 방법 및 이에 따른 화소들의 발광 상태를 설명하기 위한 도면이다.
본 실시예에서 발광 라인들(E(i-4)~E(i+3))에 인가되는 발광 펄스들은 턴-오프 레벨(여기서, 하이 레벨)의 펄스들일 수 있다. 각 발광 라인에 턴-오프 레벨의 발광 펄스들이 인가될 때, 각 화소의 트랜지스터들(M4, M6)이 턴-오프되고, 주사 펄스들에 따라 각 화소의 초기화 및 데이터 신호 수신이 수행될 수 있다. 각 발광 라인에 턴-온 레벨(여기서, 로우 레벨)의 발광 신호가 인가될 때, 트랜지스터들(M4, M6)이 턴-온되어 대응하는 화소가 발광할 수 있다. 발광 기간(EMPa)은 화살표로 표시하였다.
예를 들어, 화소(PX(i-3)j)는 발광 라인(E(i-3))에 턴-오프 레벨의 발광 펄스가 인가되는 동안, 주사 라인(S(i-4))에 턴-온 레벨의 주사 펄스가 인가되어 트랜지스터들(M5, M7)이 턴-온되어 초기화가 수행되고, 주사 라인(S(i-3))에 턴-온 레벨의 주사 펄스가 인가되어 트랜지스터들(M1, M3)이 턴-온되어 데이터 신호가 수신될 수 있다. 이때, 데이터 라인(Dj)에는 블랙 계조(BLACK)에 대응하는 데이터 신호가 인가된 상태일 수 있다.
화소(PX(i-3)j)는 발광 라인(E(i-3))에 턴-온 레벨의 발광 신호가 인가되면 트랜지스터들(M4, M6)이 턴-온되어, 블랙 계조(BLACK)에 대응하는 휘도로 발광할 수 있다. 다만, 데이터 라인(Dj)에 화이트 계조(WHITE)에 대응하는 데이터 신호가 인가되는 기간(t1~t2) 동안, 기생 커패시턴스(Cpar)로 인해서 스토리지 커패시터(Cst)의 타전극의 전압이 하강함으로써, 화소(PX(i-3)j)는 블랙 계조(BLACK)보다 더 높은 계조에 대응하는 휘도로 발광할 수 있다. 동일한 설명이 화소(PX(i+3)j)에 적용될 수 있다.
화소들(PX(i-2)j, PX(i-1)j, PXij, PX(i+1)j, PX(i+2)j)은 대응하는 발광 라인들(E(i-2), E(i-1), Ei, E(i+1), E(i+2))에 턴-온 레벨의 발광 신호들이 인가되는 동안 화이트 계조(WHITE)에 대응하는 휘도로 발광할 수 있다. 하지만, 데이터 라인(Dj)에 기간(t1~t2) 외 기간에서 블랙 계조(BLACK)에 대응하는 데이터 신호가 인가되고, 기생 커패시턴스(Cpar)로 인해서 스토리지 커패시터(Cst)의 타전극의 전압이 상승함으로써, 화소들(PX(i-2)j, PX(i-1)j, PXij, PX(i+1)j, PX(i+2)j)은 화이트 계조(WHITE)보다 더 낮은 계조에 대응하는 휘도로 발광할 수 있다.
각 화소의 휘도 변화 정도는 발광 기간(EMP) 중 기생 커패시턴스(Cpar)가 영향을 미치는 기간의 비율과 대응할 수 있다.
하지만, 각 화소의 발광 기간(EMP)이 충분히 길기 때문에, 화소들(PX(i-3)j, PX(i+3)j)의 휘도 변화 정도는 유사할 수 있다. 즉, 화소들(PX(i-3)j, PX(i+3)j)에 의해 표시되는 블랙 계조(BLACK)의 휘도는 유사할 수 있다. 또한 동일한 이유로, 화소들(PX(i-2)j, PX(i-1)j, PXij, PX(i+1)j, PX(i+2)j)의 휘도 변화 정도는 유사할 수 있다. 즉, 화소들(PX(i-2)j, PX(i-1)j, PXij, PX(i+1)j, PX(i+2)j)이 표시하는 화이트 계조(WHITE)의 휘도는 유사할 수 있다.
따라서, 도 3 및 4의 구동 방법에 따를 경우, 사용자는 휘도 편차를 인식할 가능성이 낮으므로, 화소부(15)가 비교적 정상적으로 영상을 표시한다고 인식할 수 있다.
도 5 및 도 6은 한 실시예에 따른 표시 장치의 구동 방법 및 이에 따른 화소들의 발광 상태를 설명하기 위한 도면이다.
본 실시예에서 발광 라인들(E(i-4)~E(i+3))에 인가되는 발광 펄스들은 턴-온 레벨의 펄스들일 수 있다. 각 발광 라인에 턴-오프 레벨의 발광 신호들이 인가될 때, 각 화소의 트랜지스터들(M4, M6)이 턴-오프되고, 주사 펄스들에 따라 각 화소의 초기화 및 데이터 신호 수신이 수행될 수 있다. 각 발광 라인에 턴-온 레벨의 발광 펄스가 인가될 때, 트랜지스터들(M4, M6)이 턴-온되어 대응하는 화소가 발광할 수 있다. 발광 기간(EMPb)은 화살표로 표시하였다.
본 실시예에서 각 화소에 턴-온 레벨의 발광 펄스가 먼저 인가되고, 다음으로 대응하는 턴-온 레벨의 주사 펄스가 인가될 수 있다.
본 실시예에서는 표시 장치(10)의 최대 휘도를 조절하거나, 동일한 휘도에 대해서 구동 전류량을 늘리기 위한 목적 등으로 인해서, 도 3 및 도 4의 실시예에 비해 발광 기간(EMPb)이 짧을 수 있다. 따라서, 발광 기간(EMPb)과 기생 커패시턴스(Cpar)가 영향을 미치는 기간의 중첩 정도에 따라, 도 3 및 도 4의 실시예에 비해 휘도 변화 정도가 비교적 크게 달라질 수 있다.
예를 들어, 화소들(PX(i-2)j), PX(i-1)j)은 화이트 계조(WHITE)에 대응하는 데이터 신호가 기입되었지만, 발광 라인들(E(i-2), E(i-1))에 발광 펄스들이 시점(t1) 이전에 발생하므로, 발광 기간(EMPb) 전체 동안 기생 커패시턴스(Cpar)에 영향받는다. 따라서, 화소들(PX(i-2)j), PX(i-1)j)은 비교적 어두운 회색 계조에 대응하는 휘도로 발광할 수 있다. 본 실시예에서는, 매 프레임 마다 동일한 패턴의 데이터 신호가 인가되는 것을 가정한다.
또한, 화소(PXij)는 발광 라인(Ei)에 발광 펄스가 시점(t1) 전후에 걸쳐 발생하므로, 발광 기간(EMPb) 중 일부 동안만 기생 커패시턴스(Cpar)에 영향받는다. 따라서, 화소(PXij)는 비교적 밝은 회색 계조에 대응하는 휘도로 발광할 수 있다.
반면, 화소들(PX(i+1)j, PX(i+2)j)은 발광 라인들(E(i+1), E(i+2))에 발광 펄스들이 기간(t1~t2) 내에 발생하므로, 발광 기간(EMPb) 전체 동안 기생 커패시턴스(Cpar)에 영향받지 않는다. 따라서, 화소들(PX(i+1)j, PX(i+2)j)은 화이트 계조(WHITE)에 대응하는 휘도로 발광할 수 있다.
따라서, 사용자는 도 5 및 도 6의 구동 방법에 따를 경우, 휘도 편차에 의해서 화소들(PX(i-3)j~PX(i+1)j)의 순서로 밝아지는 그라데이션(gradation)을 인식할 수 있고, 따라서 화소부(15)가 비정상적으로 영상을 표시하는 것으로 인식할 수도 있다.
도 7 및 도 8은 한 실시예에 따른 표시 장치의 구동 방법 및 이에 따른 화소들의 발광 상태를 설명하기 위한 도면이다.
본 실시예에서 발광 라인들(E(i-4)~E(i+3))에 인가되는 발광 펄스들은 턴-온 레벨의 펄스들일 수 있다. 각 발광 라인에 턴-오프 레벨의 발광 신호들이 인가될 때, 각 화소의 트랜지스터들(M4, M6)이 턴-오프되고, 주사 펄스들에 따라 각 화소의 초기화 및 데이터 신호 수신이 수행될 수 있다. 각 발광 라인에 턴-온 레벨의 발광 펄스가 인가될 때, 트랜지스터들(M4, M6)이 턴-온되어 대응하는 화소가 발광할 수 있다. 발광 기간(EMPc)은 화살표로 표시하였다.
본 실시예에서 각 화소에 턴-온 레벨의 주사 펄스가 먼저 인가되고, 다음으로 턴-온 레벨의 발광 펄스가 인가될 수 있다. 도 7의 발광 기간(EMPc)은 도 5의 발광 기간(EMPb)과 실질적으로 동일할 수 있다.
화소들(PX(i-2)j, PX(i-1)j, PXij)은 발광 라인들(E(i-2), E(i-1), Ei)에 발광 펄스들이 기간(t1~t2) 내에 발생하므로, 발광 기간(EMPc) 전체 동안 기생 커패시턴스(Cpar)에 영향받지 않는다. 따라서, 화소들(PX(i-2)j, PX(i-1)j, PXij)은 화이트 계조(WHITE)에 대응하는 휘도로 발광할 수 있다.
반면, 화소(PX(i+1)j)는 발광 라인(E(i+1))에 발광 펄스가 시점(t2) 전후에 걸쳐 발생하므로, 발광 기간(EMPc) 중 일부 동안만 기생 커패시턴스(Cpar)에 영향받는다. 따라서, 화소(PX(i+1)j)는 비교적 밝은 회색 계조에 대응하는 휘도로 발광할 수 있다.
또한, 화소(PX(i+2)j)는 발광 라인(E(i+2))에 발광 펄스가 시점(t2) 이후에 발생하므로, 발광 기간(EMPc) 전체 동안 기생 커패시턴스(Cpar)에 영향받는다. 따라서, 화소(PX(i+2)j)는 비교적 어두운 회색 계조에 대응하는 휘도로 발광할 수 있다.
따라서, 사용자는 도 7 및 8의 구동 방법에 따를 경우, 휘도 편차에 의해서 화소들(PXij~PX(i+3)j)의 순서로 어두워지는 그라데이션을 인식할 수 있고, 따라서 화소부(15)가 비정상적으로 영상을 표시하는 것으로 인식할 수도 있다.
도 9 내지 도 11은 한 실시예에 따른 표시 장치의 구동 방법 및 이에 따른 화소들의 발광 상태를 설명하기 위한 도면이다.
먼저, 도 4 및 도 9를 참조하여 한 화소(PXij)를 기준으로 설명한다.
데이터 라인(Dj)에는 데이터 신호가 인가될 수 있다. 제1 주사 라인(Si)에는 턴-온 레벨의 제1 주사 펄스(SP1) 및 제2 주사 펄스(SP2)가 순차적으로 인가될 수 있다. 발광 라인(Ei)에는 턴-온 레벨의 제1 발광 펄스(EP1), 제2 발광 펄스(EP2), 제3 발광 펄스(EP3), 및 제4 발광 펄스(EP4)가 순차적으로 인가될 수 있다. 화소(PXij)는 제1 및 제2 주사 펄스들(SP1, SP2)이 인가되는 동안 데이터 신호를 수신하고, 제1 내지 제4 발광 펄스들(EP1, EP2, EP3, EP4)이 인가되는 기간 동안 수신된 데이터 신호에 기초하여 발광할 수 있다.
이때, 제1 발광 펄스(EP1)는 제1 주사 펄스(SP1) 이전에 발생하고, 제2 발광 펄스(EP2) 및 제3 발광 펄스(EP3)는 제1 주사 펄스(SP1) 및 제2 주사 펄스(SP2)의 사이 기간에 발생하고, 제4 발광 펄스(EP4)는 제2 주사 펄스(SP2) 이후에 발생할 수 있다.
이때, 제1 발광 펄스(EP1) 및 제2 발광 펄스(EP2)의 사이 기간은 제1 비발광 기간(NEP1)일 수 있다. 제2 발광 펄스(EP2) 및 제3 발광 펄스(EP3)의 사이 기간은 제2 비발광 기간(NEP2)일 수 있다. 제3 발광 펄스(EP3) 및 제4 발광 펄스(EP4)의 사이 기간은 제3 비발광 기간(NEP3)일 수 있다.
제2 비발광 기간(NEP2)은 제1 비발광 기간(NEP1) 및 제3 비발광 기간(NEP3)보다 길 수 있다. 제1 비발광 기간(NEP1)과 제3 비발광 기간(NEP3)은 서로 동일할 수 있다.
제2 주사 라인(S(i-1))에는 턴-온 레벨의 제3 주사 펄스(SP3) 및 제4 주사 펄스(SP4)가 순차적으로 인가될 수 있다. 화소(PXij)는 제3 및 제4 주사 펄스들(SP3, SP4)이 인가되는 동안 수신된 데이터 신호를 초기화할 수 있다. 제3 주사 펄스(SP3)는 제1 비발광 기간(NEP1) 중에 발생하고, 제4 주사 펄스(SP4)는 제3 비발광 기간(NEP3) 중에 발생할 수 있다.
제1 주사 펄스(SP1) 및 제2 주사 펄스(SP2)는 1 프레임(1frame) 간격으로 발생하고, 제1 발광 펄스(EP1) 및 제3 발광 펄스(EP3)는 1 프레임 간격으로 발생하고, 제2 발광 펄스(EP2) 및 제4 발광 펄스(EP4)는 1 프레임 간격으로 발생할 수 있다.
도 10 및 도 11을 참조하여, 상술한 구동 방법이 화소들(PX(i-3)j~PX(i+3)j)에 적용되는 경우를 설명한다. 예를 들어, 도 9의 제1 발광 펄스(EP1)가 도 10의 제1 발광 기간(EMP1)과 대응하고, 제2 발광 펄스(EP2)가 제2 발광 기간(EMP2)과 대응할 수 있다. 제1 발광 기간(EMP1)과 제2 발광 기간(EMP2)의 합은 전술한 발광 기간들(EMPb, EMPc)과 동일할 수 있다.
화소들(PX(i-2)j), PX(i-1)j, PX(i+2)j)에 연결된 발광 라인들(E(i-2), E(i-1), E(i+2)) 각각에 대해서 하나의 발광 펄스가 기간(t1~t2) 중에 발생하고, 다른 하나의 발광 펄스가 기간(t1~t2) 외에 발생한다. 화소들(PX(i-2)j), PX(i-1)j, PX(i+2)j) 각각에 대해서 화이트 계조(WHITE)에 대응하는 데이터 신호가 기입되었으므로, 기간(t1~t2) 중에 발생한 발광 펄스는 기생 커패시턴스(Cpar)에 영향받지 않고, 기간(t1~t2) 외에 발생한 발광 펄스는 기생 커패시턴스(Cpar)에 영향받을 수 있다. 따라서, 화소들(PX(i-2)j), PX(i-1)j, PX(i+2)j)은 비교적 밝은 회색 계조에 대응하는 휘도로 발광할 수 있다.
화소들(PXij, PX(i+1)j)에 연결된 발광 라인들(Ei, E(i+1)) 각각에 대해서 2 개의 발광 펄스들은 모두 기간(t1~t2) 중에 발생한다. 화소들(PXij, PX(i+1)j) 각각에 대해서 화이트 계조(WHITE)에 대응하는 데이터 신호가 기입되었으므로, 발광 펄스들은 모두 기생 커패시턴스(Cpar)에 영향받지 않을 수 있다. 따라서, 화소들(PXij, PX(i+1)j)은 화이트 계조(WHITE)에 대응하는 휘도로 발광할 수 있다.
본 실시예에 의하면 턴-온 레벨의 발광 펄스를 최소한 2 개 이상으로 나누어 대응하는 주사 펄스의 전후에서 발생시킴으로써, 화소의 위치에 따른 기생 커패시턴스(Cpar)의 영향을 분산시킬 수 있다.
따라서, 도 6 및 도 8의 경우와 비교했을 때 화이트 계조(WHITE)에 대응하는 화소별 휘도 편차가 완화될 수 있고, 사용자는 화소부(15)가 정상 표시하는 것으로 인식할 수 있다.
도 12는 한 실시예에 따른 표시 장치의 구동 방법을 설명하기 위한 도면이다.
도 12를 참조하면, 도 9와 비교했을 때 발광 라인(Ei)에 발광 펄스들(EP5', EP6', EP7', EP8')을 더 발생시킬 수 있다.
예를 들어, 발광 라인(Ei)에 제1 발광 펄스(EP1') 이전에 제5 발광 펄스(EP5')가 발생하고, 제2 발광 펄스(EP2') 및 제3 발광 펄스(EP3')의 사이 기간에 제6 발광 펄스(EP6') 및 제7 발광 펄스(EP7')가 순차적으로 발생하고, 제4 발광 펄스(EP4') 이후에 제8 발광 펄스(EP8')가 발생할 수 있다.
예를 들어, 도 12의 제1 발광 펄스(EP1') 및 제5 발광 펄스(EP5')의 폭들의 합은 도 9의 제1 발광 펄스(EP1)의 폭과 동일하고, 제2 발광 펄스(EP2') 및 제6 발광 펄스(EP6')의 폭들의 합은 제2 발광 펄스(EP2)의 폭과 동일할 수 있다. 또한, 제7 발광 펄스(EP7') 및 제3 발광 펄스(EP3')의 폭들의 합은 제3 발광 펄스(EP3)의 폭과 동일하고, 제4 발광 펄스(EP4') 및 제8 발광 펄스(EP8')의 폭들의 합은 제4 발광 펄스(EP4)의 폭과 동일할 수 있다.
본 실시예에 따르면, 발광 펄스들의 개수를 증가시키면서도 도 9 내지 도 11의 실시예와 유사한 효과를 발휘할 수 있다.
지금까지 참조한 도면과 기재된 발명의 상세한 설명은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
10: 표시 장치
Ei: 발광 라인
Si: 제1 주사 라인
S(i-1): 제2 주사 라인
EP1~EP4: 발광 펄스들
SP1~SP4: 주사 펄스들
NEP1~NEP3: 비발광 기간들

Claims (17)

  1. 데이터 신호가 인가되는 데이터 라인;
    턴-온 레벨의 제1 주사 펄스 및 제2 주사 펄스가 순차적으로 인가되는 제1 주사 라인;
    턴-온 레벨의 제1 발광 펄스, 제2 발광 펄스, 제3 발광 펄스, 및 제4 발광 펄스가 순차적으로 인가되는 발광 라인; 및
    상기 제1 및 제2 주사 펄스들이 인가되는 동안 상기 데이터 신호를 수신하고, 상기 제1 내지 제4 발광 펄스들이 인가되는 기간 동안 수신된 상기 데이터 신호에 기초하여 발광하는 화소를 포함하고,
    상기 제1 발광 펄스는 상기 제1 주사 펄스 이전에 발생하고, 상기 제2 발광 펄스 및 상기 제3 발광 펄스는 상기 제1 주사 펄스 및 상기 제2 주사 펄스의 사이 기간에 발생하고, 상기 제4 발광 펄스는 상기 제2 주사 펄스 이후에 발생하는,
    표시 장치.
  2. 제1 항에 있어서,
    상기 제1 발광 펄스 및 상기 제2 발광 펄스의 사이 기간은 제1 비발광 기간이고,
    상기 제2 발광 펄스 및 상기 제3 발광 펄스의 사이 기간은 제2 비발광 기간이고,
    상기 제3 발광 펄스 및 상기 제4 발광 펄스의 사이 기간은 제3 비발광 기간인,
    표시 장치.
  3. 제2 항에 있어서,
    상기 제2 비발광 기간은 상기 제1 비발광 기간 및 상기 제3 비발광 기간보다 긴,
    표시 장치.
  4. 제3 항에 있어서,
    상기 제1 비발광 기간과 상기 제3 비발광 기간은 서로 동일한,
    표시 장치.
  5. 제4 항에 있어서,
    상기 화소는:
    게이트 전극이 상기 제1 주사 라인과 연결되고, 일전극이 상기 데이터 라인과 연결되는 제1 트랜지스터;
    일전극이 제1 전원 라인에 연결되는 스토리지 커패시터;
    게이트 전극이 상기 스토리지 커패시터의 타전극에 연결되고, 일전극이 상기 제1 트랜지스터의 타전극에 연결되는 제2 트랜지스터;
    게이트 전극이 상기 제1 주사 라인과 연결되고, 일전극이 상기 제2 트랜지스터의 게이트 전극과 연결되고, 타전극이 상기 제2 트랜지스터의 타전극과 연결되는 제3 트랜지스터; 및
    게이트 전극이 상기 발광 라인과 연결되고, 일전극이 상기 제1 전원 라인과 연결되고, 타전극이 상기 제2 트랜지스터의 일전극과 연결되는 제4 트랜지스터를 포함하는,
    표시 장치.
  6. 제5 항에 있어서,
    턴-온 레벨의 제3 주사 펄스 및 제4 주사 펄스가 순차적으로 인가되는 제2 주사 라인을 더 포함하고,
    상기 화소는 상기 제3 및 상기 제4 주사 펄스들이 인가되는 동안 수신된 상기 데이터 신호를 초기화하고,
    상기 제3 주사 펄스는 상기 제1 비발광 기간 중에 발생하고, 상기 제4 주사 펄스는 상기 제3 비발광 기간 중에 발생하는,
    표시 장치.
  7. 제6 항에 있어서,
    상기 화소는:
    게이트 전극이 상기 제2 주사 라인과 연결되고, 일전극이 상기 제2 트랜지스터의 게이트 전극에 연결되고, 타전극이 초기화 전원 라인에 연결되는 제5 트랜지스터;
    게이트 전극이 상기 발광 라인과 연결되고, 일전극이 상기 제2 트랜지스터의 타전극에 연결되는 제6 트랜지스터; 및
    애노드가 상기 제6 트랜지스터의 타전극과 연결되고, 캐소드가 제2 전원 라인과 연결되는 발광 다이오드를 더 포함하는,
    표시 장치.
  8. 제7 항에 있어서,
    상기 화소는:
    게이트 전극이 상기 제2 주사 라인과 연결되고, 일전극이 상기 초기화 전원 라인에 연결되고, 타전극이 상기 발광 다이오드의 애노드에 연결되는 제7 트랜지스터를 더 포함하는,
    표시 장치.
  9. 제8 항에 있어서,
    상기 제1 주사 펄스 및 상기 제2 주사 펄스는 1 프레임 간격으로 발생하고,
    상기 제1 발광 펄스 및 상기 제3 발광 펄스는 1 프레임 간격으로 발생하고,
    상기 제2 발광 펄스 및 상기 제4 발광 펄스는 1 프레임 간격으로 발생하는,
    표시 장치.
  10. 제1 항에 있어서,
    상기 발광 라인에 상기 제1 발광 펄스 이전에 제5 발광 펄스가 발생하고, 상기 제2 발광 펄스 및 상기 제3 발광 펄스의 사이 기간에 제6 발광 펄스 및 제7 발광 펄스가 순차적으로 발생하고, 상기 제4 발광 펄스 이후에 제8 발광 펄스가 발생하는,
    표시 장치.
  11. 발광 라인에 턴-온 레벨의 제1 발광 펄스가 인가되어 화소가 발광하는 단계;
    제1 주사 라인에 턴-온 레벨의 제1 주사 펄스가 인가되어 상기 화소가 데이터 라인의 데이터 신호를 수신하는 단계;
    상기 발광 라인에 턴-온 레벨의 제2 발광 펄스 및 제3 발광 펄스가 인가되어 상기 화소가 수신된 상기 데이터 신호에 기초하여 발광하는 단계;
    상기 제1 주사 라인에 턴-온 레벨의 제2 주사 펄스가 인가되어 상기 화소가 상기 데이터 신호를 수신하는 단계; 및
    상기 발광 라인에 턴-온 레벨의 제4 발광 펄스가 인가되어 상기 화소가 수신된 상기 데이터 신호에 기초하여 발광하는 단계를 포함하고,
    상기 제1 발광 펄스는 상기 제1 주사 펄스 이전에 발생하고, 상기 제2 발광 펄스 및 상기 제3 발광 펄스는 상기 제1 주사 펄스 및 상기 제2 주사 펄스의 사이 기간에 발생하고, 상기 제4 발광 펄스는 상기 제2 주사 펄스 이후에 발생하는,
    표시 장치의 구동 방법.
  12. 제11 항에 있어서,
    상기 제1 발광 펄스 및 상기 제2 발광 펄스의 사이 기간은 제1 비발광 기간이고,
    상기 제2 발광 펄스 및 상기 제3 발광 펄스의 사이 기간은 제2 비발광 기간이고,
    상기 제3 발광 펄스 및 상기 제4 발광 펄스의 사이 기간은 제3 비발광 기간인,
    표시 장치의 구동 방법.
  13. 제12 항에 있어서,
    상기 제2 비발광 기간은 상기 제1 비발광 기간 및 상기 제3 비발광 기간보다 긴,
    표시 장치의 구동 방법.
  14. 제13 항에 있어서,
    상기 제1 비발광 기간과 상기 제3 비발광 기간은 서로 동일한,
    표시 장치의 구동 방법.
  15. 제14 항에 있어서,
    상기 제1 주사 라인과 다른 제2 주사 라인에 턴-온 레벨의 제3 주사 펄스 및 제4 주사 펄스가 순차적으로 인가되어 상기 화소가 수신된 상기 데이터 신호를 초기화하는 단계를 더 포함하고,
    상기 제3 주사 펄스는 상기 제1 비발광 기간 중에 발생하고, 상기 제4 주사 펄스는 상기 제3 비발광 기간 중에 발생하는,
    표시 장치의 구동 방법.
  16. 제14 항에 있어서,
    상기 제1 주사 펄스 및 상기 제2 주사 펄스는 1 프레임 간격으로 발생하고,
    상기 제1 발광 펄스 및 상기 제3 발광 펄스는 1 프레임 간격으로 발생하고,
    상기 제2 발광 펄스 및 상기 제4 발광 펄스는 1 프레임 간격으로 발생하는,
    표시 장치의 구동 방법.
  17. 제11 항에 있어서,
    상기 발광 라인에 제5 발광 펄스, 제6 발광 펄스, 제7 발광 펄스, 및 제8 발광 펄스가 발생하는 단계를 더 포함하고,
    상기 제1 발광 펄스 이전에 제5 발광 펄스가 발생하고, 상기 제2 발광 펄스 및 상기 제3 발광 펄스의 사이 기간에 제6 발광 펄스 및 제7 발광 펄스가 순차적으로 발생하고, 상기 제4 발광 펄스 이후에 제8 발광 펄스가 발생하는,
    표시 장치의 구동 방법.
KR1020180141107A 2018-11-15 2018-11-15 표시 장치 및 그 구동 방법 KR102636835B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020180141107A KR102636835B1 (ko) 2018-11-15 2018-11-15 표시 장치 및 그 구동 방법
US16/684,107 US11056046B2 (en) 2018-11-15 2019-11-14 Display device and driving method thereof
CN201911117092.0A CN111192549B (zh) 2018-11-15 2019-11-15 显示装置及显示装置的驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180141107A KR102636835B1 (ko) 2018-11-15 2018-11-15 표시 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20200057169A true KR20200057169A (ko) 2020-05-26
KR102636835B1 KR102636835B1 (ko) 2024-02-20

Family

ID=70709150

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180141107A KR102636835B1 (ko) 2018-11-15 2018-11-15 표시 장치 및 그 구동 방법

Country Status (2)

Country Link
US (1) US11056046B2 (ko)
KR (1) KR102636835B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102682717B1 (ko) * 2020-12-24 2024-07-12 엘지디스플레이 주식회사 표시장치 및 그의 구동방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060156118A1 (en) * 2004-11-26 2006-07-13 Dong-Yong Shin Scan driver and organic light emitting display for selectively performing progressive scanning and interlaced scanning
KR20150070899A (ko) * 2013-12-17 2015-06-25 삼성디스플레이 주식회사 표시 장치

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8571875B2 (en) * 2006-10-18 2013-10-29 Samsung Electronics Co., Ltd. Method, medium, and apparatus encoding and/or decoding multichannel audio signals
KR100857672B1 (ko) 2007-02-02 2008-09-08 삼성에스디아이 주식회사 유기전계발광표시장치 및 그의 구동방법
JP2009037165A (ja) * 2007-08-03 2009-02-19 Sony Corp 表示装置および表示方法
CN105208670B (zh) 2011-09-16 2019-01-18 华为技术有限公司 一种回收逆向授予中传输机会控制权的方法及装置
JP2014115543A (ja) 2012-12-11 2014-06-26 Samsung Display Co Ltd 表示装置及びその画素回路の駆動方法
KR102462529B1 (ko) 2015-12-31 2022-11-02 엘지디스플레이 주식회사 유기발광표시장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060156118A1 (en) * 2004-11-26 2006-07-13 Dong-Yong Shin Scan driver and organic light emitting display for selectively performing progressive scanning and interlaced scanning
KR20150070899A (ko) * 2013-12-17 2015-06-25 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
US11056046B2 (en) 2021-07-06
KR102636835B1 (ko) 2024-02-20
US20200160779A1 (en) 2020-05-21
CN111192549A (zh) 2020-05-22

Similar Documents

Publication Publication Date Title
US11450280B2 (en) Organic light emitting display device
US7116058B2 (en) Method of improving the stability of active matrix OLED displays driven by amorphous silicon thin-film transistors
US9779658B2 (en) Pixel circuit, display panel and display device comprising the pixel circuit
EP3242287B1 (en) Pixel circuit and drive method therefor, and active matrix organic light-emitting display
US8094144B2 (en) Electronic circuit, optoelectronic device, method for driving optoelectronic device, and electronic apparatus
KR101341788B1 (ko) 발광 표시장치 및 그의 구동방법
US20060033449A1 (en) Organic light emitting display
CN111951718A (zh) 显示装置
CN102063861A (zh) 像素电路、有机发光二极管显示器及其驱动方法
CN104680977A (zh) 一种用于高分辨率amoled的像素补偿电路
US11205388B2 (en) Display device and related operating method
KR101213837B1 (ko) 유기 전계발광 표시장치 및 그의 구동방법
KR101901757B1 (ko) 유기발광 다이오드 표시장치 및 그 구동방법
US20050248516A1 (en) Driving apparatus and method for light emitting diode display
KR20160094130A (ko) 유기 발광 다이오드 소자의 열화 센싱 장치 및 방법
US20080204376A1 (en) Amoled including circuit to supply zero data voltage and method of driving the same
KR102636835B1 (ko) 표시 장치 및 그 구동 방법
CN101140733A (zh) 有机电激发光二极体的驱动电路及其驱动方法
KR20090073688A (ko) 발광 표시 장치 및 그 구동 방법
KR102705805B1 (ko) 표시 장치
CN111192549B (zh) 显示装置及显示装置的驱动方法
KR102657141B1 (ko) 표시 장치 및 표시 장치의 구동 방법
KR102646885B1 (ko) 화소 및 이를 포함하는 표시 장치
KR20060115519A (ko) 표시패널, 이를 구비한 표시장치 및 구동방법
KR101194860B1 (ko) 유기전계발광표시장치의 화소 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right