KR20200017532A - 슬롯 구조를 지시 및 결정하기 위한 방법 및 장치 - Google Patents

슬롯 구조를 지시 및 결정하기 위한 방법 및 장치 Download PDF

Info

Publication number
KR20200017532A
KR20200017532A KR1020207002268A KR20207002268A KR20200017532A KR 20200017532 A KR20200017532 A KR 20200017532A KR 1020207002268 A KR1020207002268 A KR 1020207002268A KR 20207002268 A KR20207002268 A KR 20207002268A KR 20200017532 A KR20200017532 A KR 20200017532A
Authority
KR
South Korea
Prior art keywords
slot
region
downlink
uplink
unknown
Prior art date
Application number
KR1020207002268A
Other languages
English (en)
Inventor
레이 왕
에크펀융 토니
Original Assignee
차이나 아카데미 오브 텔레커뮤니케이션즈 테크놀로지
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 차이나 아카데미 오브 텔레커뮤니케이션즈 테크놀로지 filed Critical 차이나 아카데미 오브 텔레커뮤니케이션즈 테크놀로지
Priority claimed from PCT/CN2018/092032 external-priority patent/WO2018233640A1/zh
Publication of KR20200017532A publication Critical patent/KR20200017532A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/23Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0091Signaling for the administration of the divided path
    • H04L5/0094Indication of how sub-channels of the path are allocated
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04W72/0493
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/12Wireless traffic scheduling
    • H04W72/121Wireless traffic scheduling for groups of terminals or users
    • H04W72/1257
    • H04W72/1289
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/50Allocation or scheduling criteria for wireless resources
    • H04W72/53Allocation or scheduling criteria for wireless resources based on regulatory allocation policies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/50Allocation or scheduling criteria for wireless resources
    • H04W72/535Allocation or scheduling criteria for wireless resources based on resource usage policies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0446Resources in time domain, e.g. slots or frames

Abstract

본 발명은 슬롯 구조를 지시 및 결정하기 위한 방법 및 장치를 개시한다. 본 발명에서, 기지국은 슬롯의 구조를 결정하고, 기지국은 동적 또는 반 정적 방식으로 단말에 슬롯의 구조를 지시한다. 또한, 동적 또는 반 정적 방식으로 기지국에 의해 지시된 단말에 대한 슬롯의 구조를 수신하고, 단말은 지시된 슬롯 구조에 따라 하나 이상의 슬롯의 구조를 결정한다. 본 발명은 미래의 이동 통신 시스템이 보다 낮은 네트워크 시간 지연을 제공하고 보다 다양한 것을 지원할 필요가 있을 때 시스템에 의해 지원되는 슬롯 구조를보다 유연하고 다양하게 하도록 구성된다.

Description

슬롯 구조를 지시 및 결정하기 위한 방법 및 장치
본 출원은, 2017년 06월 23일에 중국 특허청에 출원된 출원 번호 제201710486790.2호 및 2017년 08월 11일에 중국 특허청에 출원된 출원 번호 제201710685486.0호, "슬롯 구조를 지시 및 결정하기 위한 방법 및 장치"를 발명 명칭으로 하는 중국 특허 출원의 우선권을 주장하며, 상기 중국 특허 출원의 전체 내용은 참조로서 출원에 통합되어 본 출원의 일 부분으로 한다.
본 발명은 통신 기술 분야에 속한 것으로서, 보다 상세하게는 슬롯 구조를 지시 및 결정하기 위한 방법 및 장치에 관한 것이다.
모바일 인터넷은 전통적인 이동 통신 서비스 모드를 파괴하고 있으며, 사용자에게 전례없는 사용 체험을 가져다 주며, 사람들의 일과 삶의 모든 측면에 중대한 영향을 미친다. 모바일 인터넷은 인간 사회 정보의 인터랙션 방법의 추가 업그레이드를 촉진하고 증강 현실, 가상 현실, 초 고화질 (3D) 비디오, 모바일 클라우드 등에서 보다 풍부한 서비스 체험을 사용자에게 제공할 수 있다. 모바일 인터넷의 추가 개발로 인해 향후 모바일 트래픽이 수천 배 증가하고 모바일 통신 기술 및 산업의 새로운 변화가 촉진될 것입니다. 사물 인터넷 (IoT)은 사람과 사람 사이의 커뮤니케이션로부터 사람과 사물, 사물과 사물 간의 지능적 상호 연결에 이르기까지 모바일 커뮤니케이션 서비스의 범위를 확장하여 모바일 커뮤니케이션 기술이 더 넓은산업과 분야 범위로 침투하게 되어왔다. 앞으로 모바일의료, 차량 인터넷, 스마트 홈, 산업 제어, 환경 모니터링 등은 IoT 애플리케이션의 폭발적인 성장을 촉진할 것이며, 수백억 개의 디바이스가 네트워크에 액세스되어 실제 "Internet of Everything"을 달성 할 것입니다. 또한 대규모 장치와 다양한 IoT 서비스를 연결하면 모바일 통신에 새로운 기술적 과제가 생길 것이다.
새로운 서비스 요구가 지속적으로 등장하고 풍부 해짐에 따라, 더 높은 피크 레이트, 더 낮은 사용자 체험 레이트, 더 작은 지연, 더 높은 신뢰성, 더 높은 스펙트럼 효율 및 더 높은 에너지 효율과 같은 미래의 이동 통신 시스템에 대한 더 높은 성능 요구가 나타나게 된다. 사용자 액세스가 지원되어야 하며 다양한 유형의 서비스가 사용되게 된다. 많은 수의 모든 유형의 단말과 다른 서비스 유형의 연결을 지원하기 위해 업링크 및 다운링크 리소스의 유연한 구성이 기술 개발의 주요 트렌드가 되었다. 미래의 시스템 리소스는 상이한 서비스에 따라 상이한 서브 밴드로 분할될 수 있고, 다양한 서비스 요구를 충족시키기 위해 상이한 길이를 갖는 TTI (Transmission Time Interval)가 서브 밴드에 할당된다.
도 1은 프레임 구조 유형 1(frame structure type 1)의 개략적인 구조도이다. 도면에 도시된 바와 같이, 종래의 장기 진화 (Long Term Evolution, LTE) 주파수 분할 듀플렉스 (Frequency Division Duplex, FDD) 시스템은 프레임 구조 유형 1 (frame structure type 1, FS1)을 사용하고, 그 구조는 그도 1에 도시된 바와 같다. FDD 시스템에서, 업링크 및 다운링크 전송은 상이한 캐리어 주파수 및 동일한 프레임 구조를 사용함으로써 실현된다. 각각의 캐리어에서, 길이가 10ms인 하나의 무선 프레임은 길이가 1m 인 10 개의 서브프레임을 포함하고, 각 서브프레임은 길이가 0.5ms 인 2 개의 슬롯으로 분할된다. 업링크 및 다운링크 데이터 전송의 TTI 지속 시간은 1ms이다.
도 2는 프레임 구조 유형 2(frame structure type 2)의 개략적인 구조도이다. 도면에 도시된 바와 같이, 기존의 TDD (LTE Time Division Duplex) 시스템은 프레임 구조 유형 2 (frame structure type 2, FS2)를 사용하며, 그 구조는 도 2에 도시된 바와 같다. TDD 시스템에서, 업링크 및 다운링크 전송은 동일한 주파수에서 다른 서브프레임 또는 다른 슬롯을 사용함으로써 실현된다. FS2에서 길이가 10ms인 각 무선 프레임은 2 개의 5ms 하프프레임으로 구성되며 각 하프프레임에는 5 개의 1ms 서브프레임이 포함된다. FS2의 서브프레임은 다운링크 서브프레임, 업링크 서브프레임 및 특수 서브프레임으로 분류된다. 각각의 특수 서브프레임은 3 개의 부분, 즉 다운링크 파일럿 타임 슬롯 (Downlink Pilot Time 슬롯, DwPTS), 가드 기간 (가드 기간 ,GP) 및 업링크 파일럿 타임 슬롯 (Uplink Pilot Time 슬롯, UpPTS)을 포함한다. DwPTS는 다운링크 파일럿, 다운링크 서비스 데이터 및 다운링크 제어 시그널링을 전송할 수있다. GP는 아무 신호도 전송하지 않는다. UpPTS는 랜덤 액세스 신호 및 SRS (Sounding Reference Symbol) 만 전송하며 업링크 서비스 또는 업링크 제어 정보를 전송하지 않는다. 각각의 하프프레임은 적어도 하나의 다운링크 서브프레임, 적어도 하나의 업링크 서브프레임 및 최대 하나의 특수 서브프레임을 포함한다. FS2에서 지원되는 7 유형의 업링크 및 다운링크 구성 방식은 표 1과 같다.
[표 1] Uplink-downlink configurations(업링크 및 다운링크 서브프레임 구성)
Figure pct00001
종래 LTE 시스템에서, TTI는 1ms 길이로 고정된다. FDD 시스템의 경우, 업링크 및 다운링크 전송은 상이한 캐리어 주파수 및 동일한 프레임 구조를 사용함으로써 실현된다. TDD 시스템의 경우, 서브프레임은 다운링크 서브프레임, 업링크 서브프레임 및 특수 서브프레임으로 분류된다. 미래의 이동 통신 시스템은 보다 다양한 서비스를 제공하며, 슬롯은 다양한 서비스 요구를 지원하기 위해 보다 풍부한 구조와 보다 유연한 구성을 가져야 한다. 그러나, 종래 기술의 단점은 현재 슬롯의 구조를 나타내는 방법에 대한 명확한 해결책이 없다는 것이다.
본 발명의 실시예에 따른 슬롯 구조를 지시하기 위한 방법은,
기지국은 슬롯의 구조를 결정하는 단계; 및
기지국은 동적 또는 반 정적 방식으로 단말에 슬롯의 구조를 지시하는 단계를 포함한다.
실시할 때, 상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
업링크 영역은 업링크 데이터의 전송에 사용되며,
다운링크 영역은 다운링크 데이터의 전송에 사용되며,
미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
empty 영역은 데이터를 전송하지 않도록 구성되고,
가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성된다.
실시할 때, 슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있다.
실시할 때, 기지국은 group common PDCCH를 통해 단말에 대한 슬롯의 구조를 지시한다.
실시할 때, 상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반한다.
실시할 때, 복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용한다.
실시할 때, 기지국은 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 동일하거나 상이한 슬롯의 미지의 영역에서 데이터가 전송되도록 스케줄링하며, 상기 데이터는 업링크 및/또는 다운링크 데이터이다.
실시할 때, 슬롯의 구조가 복수의 가능한 조합을 포함할 때, 기지국은 상위 계층 시그널링을 통해 동적으로 통지될 필요가 있는 M유형의 슬롯의 구조를 단말에게 통지하고, 여기서, M은 자연수이다.
실시할 때, 기지국은 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 하나 이상의 슬롯의 구조를 단말에게 통지한다.
실시할 때, 기지국이 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역 및 각 유형의 영역에 포함된 OFDM심볼의 수를 통지한다.
실시할 때, 기지국이 반 정적 방식으로 단말에 슬롯의 구조를 지시할 때, 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수이다.
본 발명의 실시예에 따른 슬롯 구조를 결정하기 위한 방법은,
동적 또는 반 정적 방식으로 기지국에 의해 단말에게 지시된 슬롯의 구조를 수신하는 단계; 및
단말은 지시된 슬롯의 구조에 따라 하나 이상의 슬롯의 구조를 결정하는 단계를 포함한다.
실시할 때, 상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
업링크 영역은 업링크 데이터의 전송에 사용되며,
다운링크 영역은 다운링크 데이터의 전송에 사용되며,
미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
empty 영역은 데이터를 전송하지 않도록 구성되고,
가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성된다.
실시할 때, 슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있다.
실시할 때, 기지국은 group common PDCCH를 통해 단말에 대한 슬롯의 구조를 지시한다.
실시할 때, 상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반한다.
실시할 때, 복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용한다.
실시할 때, 기지국은 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 동일하거나 상이한 슬롯의 미지의 영역에서 데이터가 전송되도록 스케줄링하며, 상기 데이터는 업링크 및/또는 다운링크 데이터이다.
실시할 때, 슬롯의 구조가 복수의 가능한 조합을 포함할 때, 단말은 상위 계층 시그널링을 통해 기지국에 의해 전송된 통지를 통해 동적으로 통지될 필요가 있는 M유형의 슬롯의 구조를 획득한다 ,여기서, M은 자연수이다.
실시할 때, 기지국은 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 하나 이상의 슬롯의 구조를 단말에게 통지한다.
실시할 때, 기지국이 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역 및 각 유형의 영역에 포함된 OFDM심볼의 수를 통지한다.
실시할 때, 기지국이 반 정적 방식으로 단말에 슬롯의 구조를 지시할 때, 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수이다.
본 발명의 실시예에 따른 슬롯 구조를 지시하기 위한 장치는
기지국에서 슬롯의 구조를 결정하도록 구성된 구조 결정 모듈; 및
기지국에서 동적 또는 반 정적 방식으로 단말에 슬롯의 구조를 지시하도록 구성된지시 모듈을 포함한다.
실시할 때, 상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
업링크 영역은 업링크 데이터의 전송에 사용되며,
다운링크 영역은 다운링크 데이터의 전송에 사용되며,
미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
empty 영역은 데이터를 전송하지 않도록 구성되고,
가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성된다.
실시할 때, 슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있다.
실시할 때, 지시 모듈은 group common PDCCH을 통해 단말에 상기 슬롯의 구조를 지시하도록 추가로 구성된다.
실시할 때, 상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반한다.
실시할 때, 지시 모듈은 또한 복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용한다.
실시할 때, 지시 모듈은 또한 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 데이터가 동일하거나 상이한 슬롯의 unknown 영역에서 전송되도록 스케줄링하고, 상기 데이터는 업링크 및/또는 다운링크 데이터이다.
실시할 때, 지시 모듈은 또한 슬롯의 구조가 복수의 가능한 조합을 포함할 때, 상위 계층 시그널링을 통해 동적으로 통지될 필요가 있는 슬롯의 구조를 단말에 통지한다.
실시할 때, 지시 모듈은 또한 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 하나 이상의 M유형의 슬롯의 구조를 단말에 통지하고, 여기서, M은 자연수이다.
실시할 때, 지시 모듈은 또한 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역 및 각 유형의 영역에 포함된 OFDM심볼의 수를 통지한다.
실시할 때, 지시 모듈은 또한 반 정적 방식으로 단말에 슬롯의 구조를 지시할 때 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수이다.
본 발명의 실시예에 따른 슬롯 구조를 결정하기 위한 장치는
동적 또는 반 정적 방식으로 기지국에 의해 단말에게 지시된 슬롯의 구조를 수신하도록 구성된 수신 모듈; 및
단말에서 지시된 슬롯의 구조에 따라 하나 이상의 슬롯의 구조를 결정하도록 구성된 슬롯 결정 모듈을 포함한다.
실시할 때, 상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
업링크 영역은 업링크 데이터의 전송에 사용되며,
다운링크 영역은 다운링크 데이터의 전송에 사용되며,
미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
empty 영역은 데이터를 전송하지 않도록 구성되고,
가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성된다.
실시할 때, 슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있다.
실시할 때, 수신 모듈은 또한 group common PDCCH를 통해 기지국에 의해 단말에 전송된 지시를 수신한다.
실시할 때, 상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반한다.
실시할 때, 복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용한다.
실시할 때, 기지국은 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 동일하거나 상이한 슬롯의 미지의 영역에서 데이터가 전송되도록 스케줄링하며, 상기 데이터는 업링크 및/또는 다운링크 데이터이다.
실시할 때, 슬롯 결정 모듈은 또한 슬롯의 구조가 복수의 가능한 조합을 포함할 때, 상위 계층 시그널링을 통해 기지국에 의해 전송된 통지를 통해 동적으로 통지될 필요가 있는 M유형의 슬롯의 구조를 획득한다 ,여기서, M은 자연수이다.
실시할 때, 기지국은 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 하나 이상의 슬롯의 구조를 단말에게 통지한다.
실시할 때, 기지국이 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역 및 각 유형의 영역에 포함된 OFDM심볼의 수를 통지한다.
실시할 때, 수신 모듈은 또한 반 정적 방식으로 기지국에 의해 단말에 지시된 슬롯의 구조를 수신할 때, 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수이다.
본 발명은 다음과 같은 유익한 효과가 있다.
본 발명의 실시예들에의해 제공되는 기술 솔루션에서, 기지국은 동적 또는 반 정적 방식으로 단말에 대한 슬롯의 구조를 지시며, 단말은 지시된 슬롯 구조에 따라 하나 이상의 슬롯의 구조를 결정한다. 따라서, 미래의 이동 통신 시스템이 보다 낮은 네트워크 지연을 제공하고 보다 다양한 서비스를 지원할 필요가 있을 때, 시스템에의해 지원되는 슬롯 구조는 보다 유연하고 다양하다.
본 발명에 따른 실시예의 기술안을 보다 명확하게 설명하기 위해 이하 실시예의 서술에 필요된 도면을 간략하게 설명한다. 이하 서술한 도면은 단지 본 발명의 일부 실시예에 불과함은 자명하며 해당 분야의 통상의 기술을 가진 자라면 창조력을 발휘하지 않는 한 이들의 도면에 따라 다른 도면을 얻을 수도 있다.
도 1은 종래 기술의 frame structure type 1의 개략적인 구조도이다.
도 2는 종래 기술의 frame structure type 2의 개략적인 구조도이다.
도 3은 본 발명의 실시예에 따른 슬롯 구조를 지시하기 위한 방법의 흐름도이다.
도 4는 본 발명의 실시예에 따른 단말 측에서 슬롯 구조를 결정하기 위한 방법의 흐름도이다.
도 5는 본 발명의 실시예에 따른 실시예 4의 슬롯의 구조 보의 개략도이다.
도 6은 본 발명의 실시예에 따른 기지국 측 슬롯 구조를 지시하기 위한 장치의 개략적인 구조도이다.
도 7은 본 발명의 실시예에 따른 단말 측에서 슬롯 구조를 결정하기 위한 장치의 개략적인 구조도이다.
도 8은 본 발명의 실시예에 따른 기지국의 개략적인 구조도이다.
도 9은 본 발명의 실시예에 따른 단말의 개략적인 구조도이다.
본 발명의 목적, 기술안 및 장점을 보다 명료하게 나타내기 위해 이하 도면을 참조하면서 본 발명을 설명한다. 여기서 서술한 실시예는 본 발명의 일부 실시예에 불과하며 전 실시예가 아닌 것은 자명하다. 본 발명을 기반으로 하여 통상의 기술을 가진 자라면 창조력을 발휘하지 않으면서 얻은 다른 실시예도 본 발명의 보호 범위에 속한다.
이해해야 할 것은, 본 발명의 기술안은 다양한 시스템에 적용될 수 있으며, 예를 들어, GSM(Global System of Mobile communication) 시스템, CDMA(Code Division Multiple Access) 시스템, WCDMA(Wideband Code Division Multiple Access)시스템, GPRS(General Packet Radio Service), LTE(Long Term Evolution)시스템, LTE-A(Advanced long term evolution,) 시스템, UMTS시스템(Universal Mobile Telecommunication System), 뉴 라디오(New Radio,NR)등에 적용될 수 있다.
더 이해해야 할 것은, 본 발명에 따른 실시예에 있어서, 유저 단말기(UE,User Equipment)는 MS(Mobile Station), 모바일 단말기(Mobile Terminal), 휴대폰(Mobile Telephone), handset 및 이동식 장치(portable equipment) 등을 포함하나 이에 한정되지 않습니다. 이 유저 단말기는 무선 접수망(Radio Access Network,RAN)을 통해 하나 또는 복수의 코어망과 통신할 수 있으며, 예를 들어, 유저 단말기는 휴대폰(또는 셀룰러라 칭함), 무선 통신 기능을 구비한 컴퓨터 등 일 수 있으며,유저 단말기는 휴대식, 소형화, 이동식, 컴퓨터 내에 내장되거나 차량에 탑재되는 이동 장치일 수 있다.
본 발명에 따른 실시예에서, 기지국(예를 들어, 접근점)은 네트에 접근되어 무선 인터페이스에서 하나 또는 복수의 섹터를 통해 무선 단말과 통신하는 장치를 가르킨다. 기지국은 무선 단말과 접근만의 다른 부분의 라우터로 할 수 있으며 수신한 무선 인터페이스 프레임과 IP 패킷을 서로 전환시킨다. 여기서 접근만의 다른 부분은 국제 프로토콜(IP)네트워크 를 포함할 수 있다. 기지국은 무선 인터페이스 속성에 대한 관리를 협조할 수도 있다. 예를 들어, 기지국은 GSM 또는 CDMA 내의 기지국(Base Transceiver Station,BTS)일 수 있으며, WCDMA 내의 기지국(NodeB)일 수도 있고, LTE 중의 강화형 기지국(NodeB 또는 eNB 또는 e-NodeB,evolutional Node B), 또는 5G NR에서의 기지국(gNB)일 수도 있으며, 본 발명은 이에 대해 한정하지 않는다.
LTE 시스템에서, 하나의 서브프레임에서의 업링크 및 다운링크 구조는 고정되어 있다. 예를 들어, FDD 시스템의 경우, 하나의 서브프레임은 전체 업링크 및 전체 다운링크를 모두 지원할 수 있다. TDD 시스템의 경우, 서브프레임의 OFDM (Orthogonal Frequency Division Multiplex) 심볼은 모두 업링크 전송용이거나 다운링크 전송용이거나 DL/GP/UL을 포함한다. 특정 슬롯 구조는 상위 계층 시그널링을 통해 구성된 서브프레임 구성에 의해 결정된다. 모바일 기술의 발전에 따라, 미래의 이동 통신 시스템은 네트워크 지연을 줄이고 다양한 서비스를 지원해야 한다. 시스템이 지원하는 슬롯 구조도 더 유연한다. 현재 단말에 슬롯 구조를 지시하는 방법에 대한 명확한 솔루션은 없다. 이를 기초로, 본 발명의 실시예는 기지국이 동적 또는 반 정적 방식으로 슬롯에서 업링크 및 다운링크 구조를 나타내는 솔루션을 제공한다. 본 발명의 특정 구현이 첨부 도면과 함께 이하에서 설명된다.
설명할 때, 기지국 측 및 단말 측으로부터의 각각의 구현이 설명될 것이고, 그 후 기지국 및 단말 측이 함께 구현되는 예가 본 발명의 실시예에서 제공되는 솔루션을 더 잘 이해하도록 제공된다. 이러한 설명 방식이 기지국과 단말가 함께 구현되거나 별도로 구현되어야 한다는 것을 의미하지는 않는다. 실제로, 단말과 기지국이 개별적으로 구현될 때, 단말 측과 기지국 측의 문제가 각각 해결된다. 단말 및 기지국이 결합되어 사용될 때, 더 나은 기술적 효과가 달성될 수 있다.
도 3은 슬롯 구조를 지시하기 위한 방법의 흐름도이다. 도 3에 도시된 바와 같이, 방법은 다음 단계들을 포함할 수 있다.
단계 301에서, 기지국은 슬롯의 구조를 결정한다.
단계 302에서, 기지국은 동적 또는 반 정적 방식으로 단말에 슬롯의 구조를 지시한다.
실시할 때, 상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
업링크 영역은 업링크 데이터의 전송에 사용되며,
다운링크 영역은 다운링크 데이터의 전송에 사용되며,
미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
empty 영역은 데이터를 전송하지 않도록 구성되고,
가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성된다.
구체적으로, 상기 슬롯의 구조는 다음과 같이 정의될 수 있다.
슬롯의 가능한 구조 영역은 업링크 영역, 다운링크 영역, 미지(unknown)의 영역, 빈(empty) 영역, 가드 기간(guard period) 등을 포함하지만 이에 제한되지는 않는다.
상기 업링크 영역은 하나 이상의 OFDM심볼을 포함하고, 상기 업링크 영역은 업링크 데이터만을 전송한다.
상기 다운링크 영역은 하나 이상의 OFDM심볼을 포함하고, 상기 다운링크 영역은 다운링크 데이터만을 전송한다.
상기 미지의 영역은 하나 이상의 OFDM심볼을 포함하고, 기지국은 수요에 따라 동작을 수행할 수 있지만, 단말 측은 어떠한 가정도하지 않으며, 상기 OFDM심볼에서 데이터를 송수신할 수 없다.
상기 empty 영역은 하나 이상의 OFDM심볼을 포함하고, 이들 심볼을 통해 데이터가 전송되지 않는다. 상기 영역 중 적어도 하나는 하나의 슬롯에 존재한다.
실시할 때, 슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있다.
실시할 때, 기지국은 group common PDCCH를 통해 단말에 대한 슬롯의 구조를 지시한다.
실시할 때, 상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반한다.
구체적으로, 기지국은 group common PDCCH(그룹 공통 PDCCH,PDCCH:physical downlink control channel,물리 다운링크 제어 채널 )를 통해 하나 이상의 슬롯의 구조를 지시하고,
상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반한다. 즉, 특정 UE들만이 group common PDCCHH를 수신할 수 있다.
실시할 때, 복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용한다.
구체적으로, 상기 group common PDCCH가 복수의 슬롯의 구조를 사용할 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
상기 하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용한다.
실시할 때, 상기 group common PDCCH의 슬롯 format지시 필드는 unknown 영역을 지시한다.
실시할 때, 기지국은 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 데이터가 동일하거나 상이한 슬롯의 unknown 영역에서 전송되도록 스케줄링하고, 상기 데이터는 업링크 및/또는 다운링크 데이터이다.
구체적으로, 상기 group common PDCCH의 slot format(슬롯 포맷)지시 필드는 unknown 영역을 나타낸다.
기지국은 상기 슬롯의 다운링크 영역에서 전송된 DCI(Downlink Control Indicator,다운링크 제어 지시)에 따라 데이터가 unknown 영역에서 전송되도록 스케줄링할 수 있다. 상기 데이터는 업링크 및/또는 다운링크 데이터이다. 구체적으로, group common PDCCH는 슬롯 n, 슬롯 n+1,…, 슬롯 N의 슬롯 포맷을 나타내며, 기지국은 DCI를 통해 슬롯의 미지 부분에서 데이터가 전송되도록 스케줄링할 수 있다.
실시할 때, 슬롯의 구조가 복수의 가능한 조합을 포함할 때, 기지국은 또한 상위 계층 시그널링을 통해 동적으로 통지될 필요가 있는 M유형의 슬롯의 구조를 단말에게 통지하고, 여기서, M은 자연수이다. 예를 들어, M 유형의 가능한 조합이 있을 때, 동적으로 통지될 필요가 있는 슬롯의 구조은 슬롯의 구조 1,슬롯의 구조 2,슬롯의 구조 3,…,슬롯의 구조 N이 있으며, 여기서, M은 N보다 크다.
실시할 때, 기지국은 또한 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 단말에게 하나 이상의 슬롯의 구조를 지시한다.
실시할 때, 기지국은 또한, 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역, 및 각 유형의 영역에 포함된 OFDM심볼의 수를 지시한다.
실시할 때, 기지국이 반 정적 방식으로 단말에 슬롯의 구조를 지시할 때, 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수이다.
구체적으로, 10ms 내의 업링크 및 다운링크 구조는 상위 계층 시그널링을 통해 구성되며, TD-LTE의 프레임 구조가 포함된다.
특정 구현에서, TD-LTE에 포함된 프레임 구조는 하기 표 2에 도시된 바와 같다.
[표 2] TD-LTE의 프레임 구조
Figure pct00002
D는 다운링크를 나타내고, S는 DL, UL 또는 GP를 나타내고, U는 업링크를 나타낸다.
구체적으로, 기지국은 특정 시간주기 내에 슬롯 구조를 반 정적 방식으로 구성한다. 기지국은 상위 계층 시그널링을 통해 10ms 이내에 업링크 및 다운링크 구조를 구성하고, 표 2에 도시된 바와 같이 TD-LTE의 프레임 구조는 적어도 포함된다.
단말 측에서의 구현은 기지국 측에서의 구현에 대응하므로, 단말 측에서의 구현은 기지국 측에서의 구현 설명을 참조할 수 있다는 것이 이해되어야 한다.
구체적으로, 단말은 미리 정의된 시간 간격 또는 기지국에 의해 통지된 시간 간격에 따라 group common PDCCH를 검출 및 수신한다.
단말은 group common PDCCH에 통지된 슬롯의 구조 지시 정보에 따라 하나 이상의 슬롯의 구조를 결정한다.
단말은 업링크 영역으로 지시된 OFDM 심볼을 통해 업링크 데이터를 전송하고, 다운링크 영역으로 지시된 OFDM 심볼을 통해 다운링크 데이터를 수신한다. 단말은 기지국에 의해 전송된 다른 지시 정보를 수신하기 전에 unknown 영역으로 지시된 OFDM 심볼에 대해 어떠한 가정도하지 않으며, empty 영역으로 지시된 OFDM 심볼에 대한 데이터 송신을 고려하지 않는다.
또한, 단말은 상위 계층 시그널링에 의해 구성된 group common PDCCH에 의해 운반되는 슬롯 (예를 들어, N개의 슬롯)의 구조 지시 정보의 유효 시간 또는 주기를 수신함으로써, 상기 N개의 슬롯의 구조를 결정한다.
또는, 단말은 기지국에 의해 전송된 반 정적 구성에 따라 슬롯의 구조를 결정한다.
단말은 기지국에 의해 전송된 RRC (Radio Resource Control) 시그널링에 포함된 구성 정보에 따라, 10ms마다의 슬롯의 구조 정보와 같은 특정 주기 내의 슬롯의 구조 정보를 결정한다.
이하에 설명한다.
도 4는 단말 측에서 슬롯 구조를 결정하기 위한 방법의 흐름도이다. 도 4에 도시된 바와 같이, 상기 방법은 다음 단계를 포함할 수 있다.
단계 401에서, 동적 또는 반 정적 방식으로 기지국에 의해 단말에게 지시된 슬롯의 구조를 수신한다.
단계 402에서, 단말은 지시된 슬롯의 구조에 따라 하나 이상의 슬롯의 구조를 결정한다.
상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
업링크 영역은 업링크 데이터의 전송에 사용되며,
다운링크 영역은 다운링크 데이터의 전송에 사용되며,
미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
empty 영역은 데이터를 전송하지 않도록 구성되고,
가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성된다.
실시할 때, 슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있다.
실시할 때, 기지국은 group common PDCCH를 통해 단말에 대한 슬롯의 구조를 지시한다.
실시할 때, 상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반한다.
실시할 때, 복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용한다.
실시할 때, 기지국은 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 동일하거나 상이한 슬롯의 미지의 영역에서 데이터가 전송되도록 스케줄링하며, 상기 데이터는 업링크 및/또는 다운링크 데이터이다.
실시할 때, 슬롯의 구조가 복수의 가능한 조합을 포함할 때, 단말은 상위 계층 시그널링을 통해 기지국에 의해 전송된 통지를 통해 동적으로 통지될 필요가 있는 M유형의 슬롯의 구조를 획득한다 ,여기서, M은 자연수이다.
실시할 때, 기지국은 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 하나 이상의 슬롯의 구조를 단말에게 통지한다.
실시할 때, 기지국이 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역 및 각 유형의 영역에 포함된 OFDM심볼의 수를 통지한다.
실시할 때, 기지국이 반 정적 방식으로 단말에 슬롯의 구조를 지시할 때, 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수이다.
구체적으로, 10 ms 내의 업링크 및 다운링크 구조는 상위 계층 시그널링을 통해 구성되며, TD-LTE의 프레임 구조가 포함된다.
구현에서, TD-LTE에 포함된 프레임 구조는 다음과 같다 :
Figure pct00003
여기서, D는 다운링크를 나타내고, S는 DL, UL 또는 GP를 나타내고, U는 업링크를 나타낸다.
이하에 예를 들어 설명한다.
실시예 1
슬롯에서의 가능한 영역은 업링크 영역, 다운링크 영역, unknown 영역, empty 영역, GP 영역 등을 포함한다고 가정한다. 기지국은 group common PDCCH를 통해 슬롯의 구조 지시 정보를 운반하고, 하나 이상의 슬롯의 구조 정보를 통지한다. 상기 슬롯은 상기 영역의 임의의 조합을 포함할 수 있고, 상기 영역 중 적어도 하나를 포함한다.
예를 들어, 슬롯은 업링크 영역만을 포함하거나, 슬롯은 다운링크 영역만을 포함하거나, 슬롯은 unknown 영역만을 포함하거나, 슬롯은 empty 영역만을 포함하거나, 또는 슬롯은 GP 영역만을 포함한다. 슬롯이 특정 영역을 포함하는 경우, 해당 영역은 적어도 하나의 OFDM 심볼을 포함한다. 슬롯이 다운링크 영역과 업링크 영역을 모두 포함할 때, 다운링크 영역은 업링크 영역의 전방에 위치된다.
슬롯이 unknown 영역을 포함할 때, unknown 영역의 위치는 다음과 같을 수 있다.
슬롯이 unknown 영역 및 다운링크 영역을 포함할 때, unknown 영역은 다운링크 영역의 뒤에만 있을 수 있다.
슬롯이 unknown 영역 및 업링크 영역을 포함할 때, unknown 영역은 업링크 영역의 앞 또는 업링크 영역의 뒤에 위치될 수 있고;
슬롯이 unknown 영역, 업링크 영역 및 다운링크 영역을 포함할 때, unknown 영역은 다운링크 영역 뒤에 그리고 업링크 영역의 앞에 위치된다.
업링크 영역은 업링크 데이터만을 송신할 수 있고, 다운링크 영역은 다운링크 데이터만을 송신할 수 있고, empty 영역은 어떠한 데이터도 송신하지 않으며, unknown 영역에서는, 단말은 대응하는 명시적 시그널링을 수신하기 전에 이 영역 내의 데이터 송신에 대해 어떠한 가정도하지 않는다.
기지국은 group common PDCCH에 포함된 지시 정보에 따라 슬롯에 포함된 영역 유형을 지시하고, 영역 유형은 다음 방식으로 결정될 수 있다.
지시 정보는 슬롯에 포함된 영역 타입 및 각 영역 타입의 지속 기간, 즉 점유된 OFDM 심볼의 수를 나타낸다. 예를 들어, 하나의 슬롯은 7 개의 OFDM 심볼을 포함하고, 각 영역 타입은 3 비트 정보로 지시될 필요가 있다. 슬롯에는 5 개의 영역 유형이 있을 수 있으며 슬롯의 유형은 15 비트로 지시되어야 한다고 가정한다.
또는, 아래의 표에 도시된 바와 같이, 가능한 M 슬롯 유형이 프로토콜에 규정되어 있다. 시스템이 지원하는 7 가지 슬롯 유형이 있으며, 지시를 위해 3 비트가 필요하다고 가정한다. 해당 지시 비트 필드는 아래 표 3과 같다.
또는, 슬롯의 구조가 복수의 가능한 조합을 포함하는 경우, 기지국은 반 정적 방식으로 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 슬롯 유형을 구성한다. 예를 들어, 기지국은 반 정적 방식으로 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 N개의 슬롯 유형을 구성한다. 본 실시예에서, N=7이며 각각 S1, S2, S3, S4, S5, S6 및 S7인 것으로 가정한다. 또한, 기지국은 각 슬롯 유형에 포함된 영역 유형 및 그 영역 유형이 차지하는 OFDM 심볼의 수를 지시할 필요가 있다. 하나의 슬롯은 아래 표 4와 같이 7 개의 OFDM 심볼을 포함한다고 가정한다. S1은 모든 다운링크 영역을 포함한다고 가정한다. S2는 모든 업링크 영역을 포함하고, S3은 3 가지 영역 유형 (4 DL, 미지 영역은 1, 및2 UL)을 포함한다. S4는 3 가지 영역 유형 (5 DL, 한의 미지 영역 및 1 UL)을 포함하고, S5는 3 가지 영역 유형 (2 DL, 3 미지 영역 및 2 UL)을 포함하고; S6은 2 가지 영역 유형 (4 DL 및 3 미지 영역)을 포함하고; S7은 2 가지 영역 유형 (3 개의 unknown 영역 및 4 개의 UL)을 포함한다.
기지국은 group common PDCCH에서 운반되는 지시 정보를 통해 상기 구조들 중 하나로서 슬롯의 구조 들을 동적으로 지시한다. 예를 들어, 슬롯의 구조는 구체적으로 표 4에 도시된 바와 같이 ceil(log2(M))= ceil(log2(7))=3bit를 통해 지시된다.
[표 3]
Figure pct00004
[표 4]
Figure pct00005
단말은 대응하는 슬롯의 구조 지시 정보를 수신한 후 싱기 지시 정보에 의해 지시된 슬롯의 구조 에 따라 데이터를 수신 또는 전송한다.
실시예 2
기지국은 상위 계층 시그널링을 통해 group common PDCCH에 의해 통지된 슬롯의 구조 지시 정보의 유효 시간을 구성한다. 상위 계층 시그널링을 통해 구성된 유효 시간이 N 슬롯을 포함하는 경우, 단말은 후속 N개의 슬롯의 구조가 그룹에 의해 지시된 슬롯의 구조 지시 정보를 수신한 후 지시 정보에 의해 지시된 슬롯의 구조와 모두 동일하다고 간주한다.
또는, group common PDCCH에 의해 지시된 슬롯의 구조 지시 정보의 유효 시간은 다음에 group common PDCCH를 정확하게 수신하기 이전이다.
실시예 3
roup common PDCCH는 N 개의 슬롯의 구조 정보를 지시할 필요가 있다. 구체적으로, group common PDCCH는 N 개의 슬롯의 구조 정보를 각각 나타내는 N 개의 지시 정보 필드를 사용한다. 예를 들어, 각 슬롯의 구조 정보를 나타내기 위해 3 비트 정보가 필요한 경우, group common PDCCH는 3 * N 비트 정보를 운반해야 한다.
실시예 4
실시예 1 내지 3에서 설명된 바와 같이, group common PDCCH는 복수의 슬롯의 구조 정보를 지시한다.
예를 들어, 도 5는 실시예 4의 슬롯의 구조 보의 개략도이다. 도면에 도시된 바와 같이, 슬롯 n에 전송된 group common PDCCH는 슬롯 n,슬롯 n+1,…,슬롯 N의 슬롯의 구조 정보를 지시한다. 즉, 단말은 슬롯 n에서 group common PDCCH로 운반되는 슬롯의 구조 지시 정보를 수신한다. 상기 구조 지시 정보는 슬롯 n, 슬롯 n+1, … 및 슬롯 N의 슬롯의 구조가 unknown 영역을 포함한다는 것을 나타낸다. 기지국은 다른 PDCCH에성 전송된, 단말 데이터의 전송을 스케줄링하는 DCI를 통해 unknown 영역에서 데이터를 전송하도록 단말을 스케줄링할 수 있다. 단말은 명시적 지시 시그널링을 수신하기 전에 unknown 영역에 대해 어떠한 가정도하지 않는다.
실시예 5
기지국은 상위 계층 시그널링 (예를 들어, RRC 시그널링)을 통해 M 유형의 슬롯의 구조 의 조합을 구성한다. M 유형의 슬롯의 구조 에서의 각 조합은 N개의 슬롯을 포함한다. N은 1 이상의 양의 정수이고, M은 1 이상의 양의 정수이다. 기지국은 group common PDCCH를 통해 ceil(log2(M))bit의 지시 정보를 전송한다. 상기 지시 정보는 상위 계층 시그널링에 의해 통지되는 M 유형의 슬롯 조합 중 하나를 지시한다. 상기 슬롯 조합은 적어도 하나의 슬롯을 포함한다. 슬롯 조합에서의 각 슬롯의 구조는 본 특허에서 제한되지 않지만, 기지국의 구성에 의존한다.
실시예 6
기지국은 상위 계층 시그널링을 통해 슬롯의 구조를 구성한다. 하나의 가능한 장면은 새로운 무선 액세스 기술 new radio access technology, NR)이 TD LTE (Time Division Synchronized Code Division 다중 액세스 장기 진화 (TD-SCDMA LTE)) 대역에서 전송된다는 것이다. TD LTE 시스템과의 공존을 실현하기 위해, 기지국은 상위 계층 시그널링을 통해 구성된 슬롯의 구조를 TD LTE에서 상위 계층 구성의 서브프레임 구성과 일치하게 하여 크로스 슬롯 간섭을 피한다.
아래 표 5에 도시된 바와 같이, TDD 시스템에는 7 가지의 무선 프레임 구성이 존재한다. 시스템에서 구체적으로 사용되는 업링크 및 다운링크 구성은 상위 계층 시그널링을 통해 구성되거나 DCI 포맷 1C를 통해 알려진다. TD LTE 시스템과의 공존을 실현하기 위해 NR 기지국은 상위 계층 시그널링을 통해 슬롯의 구조가 다음의 7 가지 구성과 일치하도록 구성한다. 구체적인 예를 들어, TD LTE 시스템은 상위 계층 시그널링을 통해 시스템에서 사용되는 Uplink-downlink configuration를 configuration#0으로 구정한 후, NR 기지국은 상위 계층 시그널링을 통해 10ms마다 슬롯의 구조를 다음과 같이 구성한다.
슬롯의 길이가 7 개의 OFDM 심볼을 포함하는 경우, 10ms에 포함된 20 개의 슬롯의 구조는 (DDSSUUUUUUDDSSUUUUUU)이고, S는 TDD 시스템에서 사용되는 특수 서브프레임의 구성에 따라 구체적으로 구성된다.
슬롯의 길이가 14 개의 OFDM 심볼을 포함하는 경우, 10ms에 포함된 10 개의 슬롯의 구조는 (DSUUU DSUUU)이며, S는 TDD 시스템에서 사용되는 특수 서브프레임의 구성에 따라 구체적으로 구성된다.
[표 5]TDD 시스템의 무선 프레임 구성
Figure pct00006
동일한 발명 상상에 기초하여, 본 발명의 실시예들은 슬롯의 구조 를 지시하 기위한 장치 및 슬롯의 구조 를 결정하기 위한 장치를 추가로 제공한다. 문제를 해결하기 위한 이들 장치의 원리는 슬롯의 구조를 지시하기 위한 방법 및 슬롯의 구조 를 결정하기 위한 방법의 원리와 유사하기 때문에, 이들 장치의 구현은 방법의 구현을 참조할 수 있고, 더 이상 반복되는 세부 사항에 대한 설명은 더 이상 하지 않는다.
도 6은 기지국 측 슬롯 구조를 지시하기 위한 장치의 개략적인 구조도이다. 도면에 도시된 바와 같이, 이 장치는, 기지국은 슬롯의 구조를 결정하도록 구성된 구조 결정 모듈 (601); 및 기지국에서 동적 또는 반 정적 방식으로 단말에 슬롯의 구조를 지시하도록 구성된 지시 모듈 (602)을 포함한다.
상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
업링크 영역은 업링크 데이터의 전송에 사용되며,
다운링크 영역은 다운링크 데이터의 전송에 사용되며,
미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
empty 영역은 데이터를 전송하지 않도록 구성되고,
가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성된다.
실시할 때, 슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있다.
실시할 때, 지시 모듈은 group common PDCCH을 통해 단말에 상기 슬롯의 구조를 지시하도록 추가로 구성된다.
실시할 때, 상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반한다.
실시할 때, 지시 모듈은 또한 복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용한다.
실시할 때, 상기 group common PDCCH의 슬롯 format지시 필드는 unknown 영역을 지시한다.
실시할 때, 지시 모듈은 또한 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 동일하거나 상이한 슬롯의 미지의 영역에서 데이터가 전송되도록 스케줄링하며, 상기 데이터는 업링크 및/또는 다운링크 데이터이다.
실시할 때, 지시 모듈은 또한 슬롯의 구조가 복수의 가능한 조합을 포함할 때, 상위 계층 시그널링을 통해 동적으로 통지될 필요가 있는 M유형의 슬롯의 구조를 단말에게 통지하고, 여기서, M은 자연수이다.
실시할 때, 지시 모듈은 또한 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 하나 이상의 슬롯의 구조를 단말에게 통지한다.
실시할 때, 지시 모듈은 또한 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역 및 각 유형의 영역에 포함된 OFDM심볼의 수를 통지한다.
실시할 때, 지시 모듈은 또한 반 정적 방식으로 단말에 슬롯의 구조를 지시할 때 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수이다.
도 7은, 단말 측에서 슬롯 구조를 결정하기 위한 장치의 개략적인 구조도이다. 도면에 도시된 바와 같이, 상기 장치는,
동적 또는 반 정적 방식으로 기지국에 의해 단말에게 지시된 슬롯의 구조를 수신하도록 구성된 수신 모듈 (701); 및
단말은 지시된 슬롯의 구조에 따라 하나 이상의 슬롯의 구조를 결정하도록 구성된 슬롯 결정 모듈 (702)을 포함한다.
상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
업링크 영역은 업링크 데이터의 전송에 사용되며,
다운링크 영역은 다운링크 데이터의 전송에 사용되며,
미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
empty 영역은 데이터를 전송하지 않도록 구성되고,
가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성된다.
실시할 때, 슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있다.
실시할 때, 수신 모듈은 또한 group common PDCCH를 통해 기지국에 의해 단말에 전송된 지시를 수신한다.
실시할 때, 상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반한다.
실시할 때, 복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용한다.
실시할 때, 상기 group common PDCCH의 슬롯 format지시 필드는 unknown 영역을 지시한다.
실시할 때, 기지국은 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 동일하거나 상이한 슬롯의 미지의 영역에서 데이터가 전송되도록 스케줄링하며, 상기 데이터는 업링크 및/또는 다운링크 데이터이다.
실시할 때, 슬롯 결정 모듈은 또한 슬롯의 구조가 복수의 가능한 조합을 포함할 때, 상위 계층 시그널링을 통해 기지국에 의해 전송된 통지를 통해 동적으로 통지될 필요가 있는 M유형의 슬롯의 구조를 획득한다 ,여기서, M은 자연수이다.
실시할 때, 기지국은 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 하나 이상의 슬롯의 구조를 단말에게 통지한다.
실시할 때, 기지국이 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역 및 각 유형의 영역에 포함된 OFDM심볼의 수를 통지한다.
실시할 때, 수신 모듈은 또한 반 정적 방식으로 기지국에 의해 단말에 지시된 슬롯의 구조를 수신할 때, 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수이다.
설명의 편의를 위해, 전술한 장치의 다양한 부분은 기능 측면에서 다양한 모듈 또는 유닛으로 분할된 후에 설명된다. 물론, 다양한 모듈 또는 유닛의 기능은 본 발명의 구현 동안 하나 이상의 소프트웨어 또는 하드웨어로 구현될 수 있다.
본 발명의 실시예들에 의해 제공되는 기술 솔루션들은 다음 방식에 의해 구현될 수 있다.
도 8은 기지국의 개략적인 구조도이다. 도면에 도시된 바와 같이, 기지국은,
프로그램을 판독하고 슬롯의 구조를 결정하도록 구성된 프로세서 (800);
프로세서 (800)의 제어하에 데이터를 수신 및 송신하고, 동적 또는 반 정적 방식으로 단말에 슬롯의 구조를 지시하도록 구성되는 송수신기 (810)를 포함한다.
상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
업링크 영역은 업링크 데이터의 전송에 사용되며,
다운링크 영역은 다운링크 데이터의 전송에 사용되며,
미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
empty 영역은 데이터를 전송하지 않도록 구성되고,
가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성된다.
실시할 때, 슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있다.
실시할 때, 기지국은 group common PDCCH를 통해 단말에 대한 슬롯의 구조를 지시한다.
실시할 때, 상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반한다.
실시할 때, 복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용한다.
실시할 때, 상기 group common PDCCH의 슬롯 format지시 필드는 unknown 영역을 지시한다.
실시할 때, 기지국은 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 동일하거나 상이한 슬롯의 미지의 영역에서 데이터가 전송되도록 스케줄링하며, 상기 데이터는 업링크 및/또는 다운링크 데이터이다.
실시할 때, 슬롯의 구조가 복수의 가능한 조합을 포함할 때, 기지국은 상위 계층 시그널링을 통해 동적으로 통지될 필요가 있는 M유형의 슬롯의 구조를 단말에게 통지하고, 여기서, M은 자연수이다.
실시할 때, 기지국은 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 하나 이상의 슬롯의 구조를 단말에게 통지한다.
실시할 때, 기지국이 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역 및 각 유형의 영역에 포함된 OFDM심볼의 수를 통지한다.
실시할 때, 기지국이 반 정적 방식으로 단말에 슬롯의 구조를 지시할 때, 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수이다.
여기서, 도 8에서, 버스 아키텍처는 임의의 수량의 서로 접속하는 버스와 브릿지를 포함할 수 있으며, 구체적으로는 프로세서 (800)를 비롯한 하나 혹은 복수의 프로세서 및 메모리 (820)를 비롯한 메모리의 각 종 회로에의해 연결된다. 버스 아키텍처는 주변 장치, 전류 차단 장치 및 전력 관리 회로 등과 같은 각 종 다른 회로를 한데다 연결할 수 있다. 이는 본 발명의 분야에서 주지되는 사항이므로서 더 이상 설명하지 않는다. 버스 인터페이스는 인터페이스를 제공한다. 송수신기 (810) 는 복수의 요소, 즉 송신기 및 수신기를 포함할 수 있고, 전송 매체를 통해 다양한 다른 장치와 통신하기 위한 유닛을 제공한다. 프로세서 (800)는 버스 아키텍처과 일반 처리에 대한 관리를 담당하며, 메모리 (820)는 프로세서 (800)가 동작할 때 사용하는 데이터를 기억할 수 있다.
도 9는 단말의 개략적인 구조도이다. 도면에 도시된 바와 같이, 단말은,
프로세서 (900) 제어 하에 데이터를 수신 및 전송하고 동적 또는 반 정적 방식으로 기지국에 의해 단말에게 지시된 슬롯의 구조를 수신하도록 구성된 송수신기(910); 및
메모리 (920) 에서 프로그램을 판독하고 지시된 슬롯의 구조에 따라 하나 이상의 슬롯의 구조를 결정하도록 구성된 프로세서(900)를 포함한다.
상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
업링크 영역은 업링크 데이터의 전송에 사용되며,
다운링크 영역은 다운링크 데이터의 전송에 사용되며,
미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
empty 영역은 데이터를 전송하지 않도록 구성되고,
가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성된다.
실시할 때, 슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있다.
실시할 때, 기지국은 group common PDCCH를 통해 단말에 대한 슬롯의 구조를 지시한다.
실시할 때, 상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반한다.
실시할 때, 복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용한다.
실시할 때, 상기 group common PDCCH의 슬롯 format지시 필드는 unknown 영역을 지시한다.
실시할 때, 기지국은 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 동일하거나 상이한 슬롯의 미지의 영역에서 데이터가 전송되도록 스케줄링하며, 상기 데이터는 업링크 및/또는 다운링크 데이터이다.
실시할 때, 슬롯의 구조가 복수의 가능한 조합을 포함할 때, 단말은 상위 계층 시그널링을 통해 기지국에 의해 전송된 통지를 통해 동적으로 통지될 필요가 있는 M유형의 슬롯의 구조를 획득한다 ,여기서, M은 자연수이다.
실시할 때, 기지국은 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 하나 이상의 슬롯의 구조를 단말에게 통지한다.
실시할 때, 기지국이 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역 및 각 유형의 영역에 포함된 OFDM심볼의 수를 통지한다.
실시할 때, 기지국이 반 정적 방식으로 단말에 슬롯의 구조를 지시할 때, 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수이다.
여기서, 도 9에서, 버스 아키텍처는 임의의 수량의 서로 접속하는 버스와 브릿지를 포함할 수 있으며, 구체적으로는 프로세서 (900) 를 비롯한 하나 혹은 복수의 프로세서 및 메모리 (920)를 비롯한 메모리의 각 종 회로에 의해 연결된다. 버스 아키텍처는 주변 장치, 전류 차단 장치 및 전력 관리 회로 등과 같은 각 종 다른 회로를 한데다 연결할 수 있다. 이는 본 발명의 분야에서 주지되는 사항이므로서 더 이상 설명하지 않는다. 버스 인터페이스는 인터페이스를 제공한다. 송수신기 (910)는 복수의 부재일 수 있으며, 즉, 송신기와 수신기를 포함하여, 전송 매질에서 다른 다양한 장치와 통신하는 엘리먼트를 제공한다. 상이한 사용자 장치에 대해, 사용자 인터페이스 (930) 는 주변 연결 및 내부 연결을 만족할 수 있는 장치의 인터페이스일 수 있다. 연결된 장치는 키패드, 디스플레이, 스피커, 마이크로폰, 조이 스틱 등일 수 있으며, 이에 한정되지 않는다.
프로세서 (900)는 버스 아키텍처과 일반 처리에 대한 관리를 담당하며, 메모리 (920)는 프로세서 (900)가 동작할 때 사용하는 데이터를 기억할 수 있다.
요약하면, 본 발명의 실시예들에의해 제공되는 기술 솔루션에서, 기지국은 group common PDCCH를 통해 하나 이상의 슬롯의 구조를 동적으로 나타내거나, 기지국은 반 정적 방식으로 하나 이상의 슬롯의 구조를 구성한다 .
기지국은 UE 특정 DCI (UE-specific DCI)를 통해 unknown 영역에서 데이터를 전송하도록 단말을 스케줄링할 수 있다.
따라서, 슬롯 구조를 지시하는 솔루션이 제공되고, 미래의 이동 통신 시스템이 보다 낮은 네트워크 시간 지연을 제공하고 보다 다양한 것을 지원할 필요가 있을 때 시스템에 의해 지원되는 슬롯 구조를 보다 유연하고 다양하게 하도록 구성된다.
본 기술 분야내의 당업자들이 명백해야 할 것은, 본 출원의 실시예는 방법, 시스템, 또는 컴퓨터 프로그램 제품을 제공할 수 있다. 하여, 본 출원은 풀 하드웨어실시예, 풀 소프트웨어 실시예, 또는 소프트웨어 및 하드웨어 방면을 결합하는 실시예 형태를 사용할 수 있다. 또한, 본 출원은 하나 또는 다수의 컴퓨터 실행 가능 프로그램 코드를 포함한 컴퓨터 사용 가능 저장 메체(디스크 메모리, CD-ROM 및 광학 메모리를 포함하나 이에 한정되지 않는다)에서 실시된 컴퓨터 프로그램 제품 형식을 사용할 수 있다.
본 발명은 본 출원의 방법, 디바이스(장치) 및 컴퓨터 프로그램 제품의 흐름도 및/또는 블록도를 참조하여 설명하였다. 이해해야 할 것은 바로 컴퓨터 프로그램 명령으로 흐름도 및/또는 블록도중의 각 흐름 및/또는 블록, 및 흐름도 및/또는 블록도중의 흐름 및/또는 블록의 결합을 달성할 수 있는 것이다. 이러한 컴퓨터 프로그램 명령을 통용 컴퓨터, 전용 컴퓨터, 내장형 프로세서 또는 기타 프로그래머블 데이터 프로세스 디바이스의 프로세서에 제공하여 하나의 머신이 생성되도록 할 수 있으며, 이는 컴퓨터 또는 기타 프로그래머블 데이터 프로세스 디바이스의 프로세서로부터 수행한 명령을 통해 흐름도의 한개 흐름 및/또는 여러 흐름 및/또는 블록도의 한개 블록 및/또는 여러 블록에서 지정된 기능을 달성하도록 마련된 장치가 생성되도록 한다.
이러한 컴퓨터 프로그램 명령은 컴퓨터 또는 기타 프로그래머블 데이터 프로세스 디바이스를 유도하여 특정된 방식으로 작업하도록 하는 컴퓨터 가독 메모리에 저장될 수 있으며, 해당 컴퓨터 가독 메모리에 저장된 명령이 명령 장치를 포함한 제조품을 생성하도록 하며, 해당 명령 장치는 흐름도의 한개 흐름 및/또는 여러 흐름 및/또는 블록도의 한개 블록 및/또는 여러 블록에서 지정된 기능을 실행한다.
이러한 컴퓨터 프로그램 명령은 컴퓨터 또는 기타 프로그래머블 데이터 프로세스 디바이스에 장착될 수도 있으며, 이는 컴퓨터 또는 기타 프로그래머블 데이터 프로세스 디바이스에서 일련의 오퍼레이션 절차를 수행하여 컴퓨터가 실시하는 프로세스가 생성되도록 하며, 따라서 컴퓨터 또는 기타 프로그래머블 데이터 프로세스 디바이스에서 수행한 명령은 흐름도의 한개 흐름 및/또는 여러 흐름 및/또는 블록도의 한개 블록 및/또는 여러 블록에서 지정된 기능을 달성하도록 마련된 절차를 제공하도록 한다.
분명한 것은, 본 분야의 동상 지식을 가진 당업자들은 본 출원에 대해 각종 수정 및 변경을 실행하며 또한 본 출원의 주제 및 범위를 떠나지 않을 수 있다. 이렇게, 본 출원의 이러한 수정 및 변경이 본 출원의 청구항 및 동등 기술 범위내에 속하는 경우, 본 출원은 이러한 수정 및 변경을 포함하는 것을 의도한다.

Claims (62)

  1. 기지국은 슬롯 슬롯의 구조를 결정하는 단계; 및
    기지국은 동적 또는 반 정적 방식으로 단말에 슬롯의 구조를 지시하는 단계를 포함하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 방법.
  2. 제1항에 있어서,
    상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
    업링크 영역은 업링크 데이터의 전송에 사용되며,
    다운링크 영역은 다운링크 데이터의 전송에 사용되며,
    미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
    empty 영역은 데이터를 전송하지 않도록 구성되고,
    가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성된 것을 특징으로 하는 슬롯 구조를 지시하기 위한 방법.
  3. 제2항에 있어서,
    슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
    슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
    슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
    슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 방법.
  4. 제1항 내지 제3항 중 어느 한 항에 있어서,
    기지국은 그룹 공통 물리 다운링크 제어 채널 (group common PDCCH)을 통해 단말에 대한 슬롯의 구조를 지시하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 방법.
  5. 제4항에 있어서,
    상기 group common PDCCH는 단말 그룹에 대한 제어 정보를 운반하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 방법.
  6. 제4항에 있어서,
    복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
    하나의 group common PDCCH는 상기 N개 슬롯의 구조 (structure)를 나타내는 슬롯 포맷 (slot format) 지시 필드 하나를 사용하고,
    또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 방법.
  7. 제4항에 있어서,
    기지국은 상기 슬롯의 다운링크 영역에서 전송되는 다운링크 제어 정보 (DCI)를 통해 동일하거나 상이한 슬롯의 미지의 영역에서 데이터가 전송되도록 스케줄링하며, 상기 데이터는 업링크 및/또는 다운링크 데이터. 하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 방법.
  8. 제4항 내지 제7항 중 어느 한 항에 있어서,
    슬롯의 구조가 복수의 가능한 조합을 포함할 때, 기지국은 상위 계층 시그널링을 통해 동적으로 통지될 필요가 있는 M유형의 슬롯의 구조를 단말에게 통지하고, 여기서, M은 자연수인 것을 특징으로 하는 슬롯 구조를 지시하기 위한 방법.
  9. 제8항에 있어서,
    기지국은 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 하나 이상의 슬롯의 구조를 단말에게 통지하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 방법.
  10. 제8항에 있어서,
    기지국이 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역 및 각 유형의 영역에 포함된 OFDM심볼의 수를 통지하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 방법.
  11. 제1항에 있어서,
    기지국이 반 정적 방식으로 단말에 슬롯의 구조를 지시할 때, 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수인 것을 특징으로 하는 슬롯 구조를 지시하기 위한 방법.
  12. 기지국에 의해 동적 또는 반 정적 방식으로 지시된 단말에 대한 슬롯의 구조를 수신하는 단계; 및
    단말은 지시된 슬롯의 구조에 따라 하나 이상의 슬롯의 구조를 결정하는 단계를 포함하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 방법.
  13. 제12항에 있어서,
    상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
    업링크 영역은 업링크 데이터의 전송에 사용되며,
    다운링크 영역은 다운링크 데이터의 전송에 사용되며,
    미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
    empty 영역은 데이터를 전송하지 않도록 구성되고,
    가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성되는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 방법.
  14. 제13항에 있어서,
    슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
    슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
    슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
    슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 방법.
  15. 제12항 내지 제14항 중 어느 한 항에 있어서,
    기지국은 group common PDCCH를 통해 단말에 대한 슬롯의 구조를 지시하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 방법.
  16. 제15항에 있어서,
    상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 방법.
  17. 제15항에 있어서,
    복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고, 또한,
    하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
    또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 방법.
  18. 제15항에 있어서,
    기지국은 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 동일하거나 상이한 슬롯의 미지의 영역에서 데이터가 전송되도록 스케줄링하며, 상기 데이터는 업링크 및/또는 다운링크 데이터인 것을 특징으로 하는 슬롯 구조를 결정하기 위한 방법.
  19. 제15항 내지 제18항 중 어느 한 항에 있어서,
    슬롯의 구조가 복수의 가능한 조합을 포함할 때, 단말은 상위 계층 시그널링을 통해 기지국에 의해 전송된 통지를 통해 동적으로 통지될 필요가 있는 M유형의 슬롯의 구조를 획득하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 방법.
  20. 제19항에 있어서,
    기지국은 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 하나 이상의 슬롯의 구조를 단말에게 통지하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 방법.
  21. 제19항에 있어서,
    기지국이 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역 및 각 유형의 영역에 포함된 OFDM심볼의 수를 통지하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 방법.
  22. 제12항에 있어서,
    기지국이 반 정적 방식으로 단말에 슬롯의 구조를 지시할 때, 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수인 것을 특징으로 하는 슬롯 구조를 결정하기 위한 방법.
  23. 기지국에서 슬롯의 구조를 결정하도록 구성된 구조 결정 모듈; 및
    기지국에서 동적 또는 반 정적 방식으로 단말에 슬롯의 구조를 지시하도록 구성된 지시 모듈을 포함하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  24. 제23항에 있어서,
    상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
    업링크 영역은 업링크 데이터의 전송에 사용되며,
    다운링크 영역은 다운링크 데이터의 전송에 사용되며,
    미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
    empty 영역은 데이터를 전송하지 않도록 구성되고,
    가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성되는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  25. 제24항에 있어서,
    슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
    슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
    슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
    슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  26. 제23항 내지 제25항 중 어느 한 항에 있어서,
    상기 지시 모듈은 group common PDCCH을 통해 단말에 상기 슬롯의 구조를 지시하도록 추가로 구성되는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  27. 제26항에 있어서,
    상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  28. 제26항에 있어서,
    지시 모듈은 또한, 복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N를 상위 계층 시그널링에 의해 통지하고,
    하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
    또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  29. 제26항에 있어서,
    지시 모듈은 또한, 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 동일하거나 상이한 슬롯의 미지의 영역에서 데이터가 전송되도록 스케줄링하며, 상기 데이터는 업링크 및/또는 다운링크 데이터인 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  30. 제26항 내지 제29항 중 어느 한 항에 있어서,
    지시 모듈은 또한, 슬롯의 구조가 복수의 가능한 조합을 포함할 때, 상위 계층 시그널링을 통해 동적으로 통지될 필요가 있는 M유형의 슬롯의 구조를 단말에게 통지하고, 여기서, M은 자연수인 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  31. 제30항에 있어서,
    지시 모듈은 또한 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 하나 이상의 슬롯의 구조를 단말에게 통지하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  32. 제30항에 있어서,
    지시 모듈은 또한 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역 및 각 유형의 영역에 포함된 OFDM심볼의 수를 통지하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  33. 제23항에 있어서,
    지시 모듈은 또한 반 정적 방식으로 단말에 슬롯의 구조를 지시할 때 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수인 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  34. 기지국에 의해 동적 또는 반 정적 방식으로 지시된 단말에 대한 슬롯의 구조를 수신하도록 구성된 수신 모듈; 및
    단말에서 지시된 슬롯의 구조에 따라 하나 이상의 슬롯의 구조를 결정하도록 구성된 슬롯 결정 모듈을 포함하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  35. 제34항에 있어서,
    상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
    업링크 영역은 업링크 데이터의 전송에 사용되며,
    다운링크 영역은 다운링크 데이터의 전송에 사용되며,
    미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
    empty 영역은 데이터를 전송하지 않도록 구성되고,
    가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성되는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  36. 제35항에 있어서,
    슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
    슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
    슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
    슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  37. 제34항 내지 제36항 중 어느 한 항에 있어서,
    수신 모듈은 또한 group common PDCCH를 통해 기지국에 의해 단말에 전송된 지시를 수신하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  38. 제37항에 있어서,
    상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  39. 제37항에 있어서,
    복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고, 또한,
    하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
    또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  40. 제37항에 있어서,
    기지국은 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 데이터가 동일하거나 상이한 슬롯의 unknown 영역에서 전송되도록 스케줄링하고, 상기 데이터는 업링크 및/또는 다운링크 데이터인 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  41. 제37항 내지 제40항 중 어느 한 항에 있어서,
    슬롯 결정 모듈은 또한 슬롯의 구조가 복수의 가능한 조합을 포함할 때, 상위 계층 시그널링을 통해 기지국에 의해 전송된 통지를 통해 동적으로 통지될 필요가 있는 M유형의 슬롯의 구조를 획득한다 ,여기서, M은 자연수인 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  42. 제41항에 있어서,
    기지국은 group common PDCCH를 통해 ceil(log2(M))bit가 포함된 지시 정보를 전송하고, 하나 이상의 슬롯의 구조를 단말에게 통지하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  43. 제41항에 있어서,
    기지국이 상위 계층 시그널링을 통해 동적으로 지시될 필요가 있는 M유형의 슬롯의 구조를 통지할 때, 각 유형의 슬롯의 구조에 포함된 영역 및 각 유형의 영역에 포함된 OFDM심볼의 수를 통지하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  44. 제34항에 있어서,
    수신 모듈은 또한 반 정적 방식으로 기지국에 의해 단말에 지시된 슬롯의 구조를 수신할 때, 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수인 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  45. 메모리 내의 프로그램을 판독하고 슬롯의 구조를 결정하도록 구성된 프로세서; 및
    프로세서하에 데이터를 수신 및 전송하고 동적 또는 반 정적 방식으로 단말에 슬롯의 구조를 지시하도록 구성된 송수신기를 포함하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  46. 제45항에 있어서,
    상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
    업링크 영역은 업링크 데이터의 전송에 사용되며,
    다운링크 영역은 다운링크 데이터의 전송에 사용되며,
    미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
    empty 영역은 데이터를 전송하지 않도록 구성되고,
    가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성되는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  47. 제46항에 있어서,
    슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
    슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
    슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
    슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  48. 제45항 내지 제47항 중 어느 한 항에 있어서,
    상기 송수신기는 group common PDCCH를 통해 단말에 대한 슬롯의 구조를 지시하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  49. 제48항에 있어서,
    상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  50. 제48항에 있어서,
    송수신기는 또한, 복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
    하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
    또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  51. 제48항에 있어서,
    상기 group common PDCCH의 슬롯 format지시 필드는 unknown 영역을 지시하는 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  52. 제48항에 있어서,
    송수신기는 또한, 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 동일하거나 상이한 슬롯의 미지의 영역에서 데이터가 전송되도록 스케줄링하며, 상기 데이터는 업링크 및/또는 다운링크 데이터인 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  53. 제45항에 있어서,
    송수신기는 또한, 반 정적 방식으로 단말에 슬롯의 구조를 지시할 때 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수인 것을 특징으로 하는 슬롯 구조를 지시하기 위한 장치.
  54. 프로세서하에 데이터를 수신 및 전송하고 기지국에 의해 동적 또는 반 정적 방식으로 지시된 단말에 대한 슬롯의 구조를 수신하하도록 구성된 송수신기; 및
    메모리 내의 프로그램을 판독하고 지시된 슬롯의 구조에 따라 하나 이상의 슬롯의 구조를 결정하도록 구성된 프로세서를 포함하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  55. 제54항에 있어서,
    상기 슬롯는 업링크 영역, 다운링크 영역, 미지의 영역, empty 영역, 및 가드 기간 영역 중의 하나 또는 그 조합의 구조를 포함하며, 각 영역은 하나 이상의 직교 주파수 분할 다중화 (OFDM) 심볼을 포함하고, 여기서,
    업링크 영역은 업링크 데이터의 전송에 사용되며,
    다운링크 영역은 다운링크 데이터의 전송에 사용되며,
    미지의 영역은 기지국이 수요에 따라 관련 동작을 수행하며, 단말 측이 어떠한 가정도 하지 않고 미지의 영역 내의 OFDM 심볼에서 데이터의 송수신을 수행하지 않도록 구성되고,
    empty 영역은 데이터를 전송하지 않도록 구성되고,
    가드 기간 영역은 기지국 측에서 다운링크를 업링크로 변환하도록 구성되는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  56. 제55항에 있어서,
    슬롯이 업링크 영역 및 다운링크 영역을 포함하면 상기 업링크 영역은 상기 다운링크 영역 뒤에 있고,
    슬롯이 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 있고,
    슬롯이 업링크 영역 및 미지의 영역을 포함하면 미지의 영역은 업링크 영역의 앞 또는 뒤에 있고,
    슬롯이 업링크 영역, 다운링크 영역 및 미지의 영역을 포함하면 미지의 영역은 다운링크 영역 뒤에 그리고 다운링크 영역의 앞에 있는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  57. 제54항 내지 제56항에 있어서,
    상기 송수신기는 group common PDCCH를 통해 단말에 대한 슬롯의 구조를 지시하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  58. 제57항에 있어서,
    상기 group common PDCCH은 단말 그룹에 대한 제어 정보를 운반하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  59. 제57항에 있어서,
    송수신기는 또한, 복수의 슬롯의 구조가 group common PDCCH를 통해 지시될 때, group common PDCCH에 의해 지시된 복수의 슬롯의 개수 N은 상위 계층 시그널링에 의해 통지되고,
    하나의 group common PDCCH는 상기 N개 슬롯의 구조를 나타내는 하나의 슬롯 format지시 필드를 사용하고,
    또는, group common PDCCH는 상기 N 개의 슬롯의 구조를 각각 나타내는 N 개의 슬롯 format지시 필드를 사용하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  60. 제57항에 있어서,
    상기 group common PDCCH의 슬롯 format지시 필드는 unknown 영역을 지시하는 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  61. 제57항에 있어서,
    송수신기는 또한, 상기 슬롯의 다운링크 영역에서 전송된 DCI를 통해 동일하거나 상이한 슬롯의 미지의 영역에서 데이터가 전송되도록 스케줄링하며, 상기 데이터는 업링크 및/또는 다운링크 데이터인 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
  62. 제54항에 있어서,
    송수신기는 또한, 반 정적 방식으로 단말에 슬롯의 구조를 지시할 때 상위 계층 시그널링을 통해 Nms내에 각 슬롯의 업링크 및 다운링크 구조를 구성하고, N은 0보다 큰 양의 정수인 것을 특징으로 하는 슬롯 구조를 결정하기 위한 장치.
KR1020207002268A 2017-06-23 2018-06-20 슬롯 구조를 지시 및 결정하기 위한 방법 및 장치 KR20200017532A (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
CN201710486790 2017-06-23
CN201710486790.2 2017-06-23
CN201710685486.0 2017-08-11
CN201710685486.0A CN109121213A (zh) 2017-06-23 2017-08-11 一种指示、确定时隙结构的方法及装置
PCT/CN2018/092032 WO2018233640A1 (zh) 2017-06-23 2018-06-20 一种指示、确定时隙结构的方法及装置

Publications (1)

Publication Number Publication Date
KR20200017532A true KR20200017532A (ko) 2020-02-18

Family

ID=64821823

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020207002268A KR20200017532A (ko) 2017-06-23 2018-06-20 슬롯 구조를 지시 및 결정하기 위한 방법 및 장치

Country Status (5)

Country Link
US (1) US11212795B2 (ko)
EP (1) EP3644674A4 (ko)
JP (1) JP2020524965A (ko)
KR (1) KR20200017532A (ko)
CN (1) CN109121213A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109644461B (zh) 2018-01-12 2020-12-08 Oppo广东移动通信有限公司 一种资源配置方法及装置、计算机存储介质
CN110086569B (zh) * 2019-04-03 2022-04-15 上海无线通信研究中心 车联网可变帧通信方法、终端及系统

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101365187B (zh) * 2007-08-09 2011-08-10 华为技术有限公司 一种实现上行资源指示的方法、基站和用户终端
CN104363975B (zh) * 2013-03-14 2018-07-03 华为技术有限公司 一种上行和下行帧定时的方法、装置和设备
US20180227934A1 (en) * 2017-02-06 2018-08-09 Mediatek Inc. Group Common Physical Downlink Control Channel Design In Mobile Communications
CN110431770B (zh) * 2017-05-03 2021-09-10 Lg电子株式会社 在无线通信系统中发送或接收信号的方法和用于其的设备
US10660090B2 (en) * 2017-06-26 2020-05-19 Qualcomm Incorporated Slot format indicator signaling in wireless communication systems

Also Published As

Publication number Publication date
US20200128538A1 (en) 2020-04-23
US11212795B2 (en) 2021-12-28
JP2020524965A (ja) 2020-08-20
EP3644674A1 (en) 2020-04-29
EP3644674A4 (en) 2020-06-10
CN109121213A (zh) 2019-01-01

Similar Documents

Publication Publication Date Title
KR102140550B1 (ko) 업링크 제어 정보의 전송 방법 및 장치
US11737070B2 (en) Communication device, communication method, and program for selectively switching between a first physical uplink channel and a second physical uplink channel
WO2016163623A1 (ko) 무선 통신 시스템에서 데이터를 송수신하기 위한 방법 및 이를 위한 장치
TWI670982B (zh) 一種短傳輸時間間隔的監聽指示及監聽方法、裝置
JP2019518377A (ja) 無線通信システムにおける新しい無線アクセス技術に対するフレーム構造を構成するための方法及び装置
CN115380602A (zh) 能力降低的新无线电设备的控制资源集零
EP3648389A1 (en) Communication method, network device, and relay device
JP7027532B2 (ja) ダウンリンクデータを送信するためのリソースを決定および構成する方法、端末および基地局
RU2713411C1 (ru) Способ и устройство для передачи пилот-сигнала
KR20190002650A (ko) 업링크 공유 채널의 파일럿 전송 방법 및 관련 장치
CN114826512A (zh) 一种dmrs绑定窗口确定方法、装置及存储介质
EP4037423A1 (en) Method and device for processing sidelink operation, and storage medium
JP2022517473A (ja) ネットワーク装置、端末、及び方法
IL267058A (en) Method for transmitting information, network device and terminal device
KR20210046869A (ko) 데이터 전송 방법 및 장치
IL266544A (en) Method for setting a schedule, network device and terminal device
JP2022508454A (ja) マルチtrp送信のための方法、ネットワークデバイス、端末デバイス、及びコンピュータ読み取り可能な媒体
Mukherjee 5G New Radio: Beyond Mobile Broadband
KR102297080B1 (ko) 정보 전송 방법 및 장치
KR20200017532A (ko) 슬롯 구조를 지시 및 결정하기 위한 방법 및 장치
WO2016169479A1 (zh) 一种数据传输方法及设备
CN111034242B (zh) 一种发送小区配置信息的方法及装置
KR20190038899A (ko) 채널 자원 결정 및 자원 매핑을 위한 방법 및 장치
KR20190028145A (ko) 무선 통신시스템에서 하향링크 제어 정보 설계 방법, 장치 및 시스템
WO2023133868A1 (zh) 控制信道的监听方法、发送方法、装置、设备及介质

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application