KR20200005229A - 메모리 시스템 및 메모리 시스템의 동작방법 - Google Patents

메모리 시스템 및 메모리 시스템의 동작방법 Download PDF

Info

Publication number
KR20200005229A
KR20200005229A KR1020180078695A KR20180078695A KR20200005229A KR 20200005229 A KR20200005229 A KR 20200005229A KR 1020180078695 A KR1020180078695 A KR 1020180078695A KR 20180078695 A KR20180078695 A KR 20180078695A KR 20200005229 A KR20200005229 A KR 20200005229A
Authority
KR
South Korea
Prior art keywords
write data
transaction
write
information
data
Prior art date
Application number
KR1020180078695A
Other languages
English (en)
Inventor
최해기
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020180078695A priority Critical patent/KR20200005229A/ko
Priority to US16/287,626 priority patent/US11163689B2/en
Priority to CN201910261130.3A priority patent/CN110688061B/zh
Publication of KR20200005229A publication Critical patent/KR20200005229A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0891Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches using clearing, invalidating or resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1605Handling requests for interconnection or transfer for access to memory bus based on arbitration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation
    • G06F12/1009Address translation using page tables, e.g. page table structures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0625Power saving in storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0656Data buffering arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/068Hybrid storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/466Transaction processing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication
    • G06F9/544Buffers; Shared memory; Pipes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7203Temporary buffering, e.g. using volatile buffer or dedicated buffer blocks

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Software Systems (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

본 기술은 트랜젝션(transaction)으로 그룹화되는 다수의 라이트 데이터들을 저장하는 메모리 시스템에 관한 것으로서, 비휘발성 메모리 장치와, 호스트로부터 입력된 다수의 라이트 데이터들을 임시로 저장하기 위한 라이트 버퍼, 및 트랜젝션(transaction)으로 그룹화된 제1 라이트 데이터들 및 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들이 호스트로부터의 입력순서에 따라 섞여서 라이트 버퍼에 저장된 경우, 라이트 버퍼에 대한 플러시(flush)동작을 수행하는 시점에서 제1 라이트 데이터들에 대한 커밋(commit)여부를 확인하고, 확인결과에 따라 플러시동작을 겹쳐지지 않고 연속된 제1 및 제2 플러시동작으로 분리하여 수행하는 컨트롤러를 포함하며, 컨트롤러는, 라이트 버퍼에 저장된 라이트 데이터들 중, 제1 플러시동작에서 커밋이 완료된 제1 라이트 데이터들을 선택하여 비휘발성 메모리 장치의 제1 저장영역에 저장하고, 제2 플러시동작에서 커밋이 완료되지 않은 제1 라이트 데이터들 및 제2 라이트 데이터들을 선택하여 비휘발성 메모리 장치의 제2 저장영역에 저장한다.

Description

메모리 시스템 및 메모리 시스템의 동작방법{MEMORY SYSTEM AND OPERATING METHOD THEREOF}
본 발명은 메모리 시스템에 관한 것으로서, 구체적으로 구체적으로 트랜젝션(transaction)으로 그룹화되는 다수의 라이트 데이터들을 저장하는 메모리 시스템에 관한 것이다.
최근 컴퓨터 환경에 대한 패러다임(paradigm)이 언제, 어디서나 컴퓨터 시스템을 사용할 수 있도록 하는 유비쿼터스 컴퓨팅(ubiquitous computing)으로 전환되고 있다. 이로 인해 휴대폰, 디지털 카메라, 노트북 컴퓨터 등과 같은 휴대용 전자 장치의 사용이 급증하고 있다. 이와 같은 휴대용 전자 장치는 일반적으로 메모리 장치를 이용하는 메모리 시스템, 다시 말해 데이터 저장 장치를 사용한다. 데이터 저장 장치는 휴대용 전자 장치의 주 기억 장치 또는 보조 기억 장치로 사용된다.
메모리 장치를 이용한 데이터 저장 장치는 기계적인 구동부가 없어서 안정성 및 내구성이 뛰어나며, 또한 정보의 액세스 속도가 매우 빠르고 전력 소모가 적다는 장점이 있다. 이러한 장점을 갖는 메모리 시스템의 일 예로 데이터 저장 장치는, USB(Universal Serial Bus) 메모리 장치, 다양한 인터페이스를 갖는 메모리 카드, 솔리드 스테이트 드라이브(SSD: Solid State Drive) 등을 포함한다.
본 발명의 실시예는 트랜젝션(transaction)으로 그룹화된 다수의 라이트 데이터들을 효과적으로 저장할 수 있는 메모리 시스템 및 메모리 시스템의 동작방법을 제공한다.
본 발명의 실시예에 따른 메모리 시스템은, 비휘발성 메모리 장치; 호스트로부터 입력된 다수의 라이트 데이터들을 임시로 저장하기 위한 라이트 버퍼; 및 트랜젝션(transaction)으로 그룹화된 제1 라이트 데이터들 및 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들이 상기 호스트로부터의 입력순서에 따라 섞여서 상기 라이트 버퍼에 저장된 경우, 상기 라이트 버퍼에 대한 플러시(flush)동작을 수행하는 시점에서 상기 제1 라이트 데이터들에 대한 커밋(commit)여부를 확인하고, 확인결과에 따라 상기 플러시동작을 겹쳐지지 않고 연속된 제1 및 제2 플러시동작으로 분리하여 수행하는 컨트롤러를 포함하며, 상기 컨트롤러는, 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중, 상기 제1 플러시동작에서 커밋이 완료된 상기 제1 라이트 데이터들을 선택하여 상기 비휘발성 메모리 장치의 제1 저장영역에 저장하고, 상기 제2 플러시동작에서 커밋이 완료되지 않은 상기 제1 라이트 데이터들 및 상기 제2 라이트 데이터들을 선택하여 상기 비휘발성 메모리 장치의 제2 저장영역에 저장할 수 있다.
또한, 상기 컨트롤러는, 상기 라이트 데이터들 각각에 대응하는 다수의 라이트 커맨드들을 상기 호스트로부터 입력받으며, 상기 라이트 커맨드들 각각에는, 그에 대응하는 상기 라이트 데이터들 각각의 트랜젝션정보가 포함되고, 상기 라이트 데이터들 각각의 트랜젝션정보에는, 트랜젝션 아이디(IDentify)정보와, 커밋(commit)정보, 및 어보트(abort)정보가 포함될 수 있다.
또한, 상기 컨트롤러는, 상기 라이트 데이터들 각각의 트랜젝션정보 중 트랜젝션 아이디(IDentity)정보를 확인하여, 트랜젝션 아이디정보가 설정되어 있지 않은 상기 라이트 데이터들을 상기 제2 라이트 데이터들로 구분하고, 트랜젝션 아이디정보가 특정값으로 설정된 상기 라이트 데이터들을 상기 제1 라이트 데이터들로 구분할 수 있다.
또한, 상기 컨트롤러는, 상기 라이트 버퍼의 예정된 저장공간이 모두 사용된 것에 응답하여 상기 플러시동작을 수행하며, 상기 플러시동작을 수행하는 시점에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 커밋(commit)정보가 포함된 것으로 확인되는 경우, 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중, 상기 제1 플러시동작에서 커밋이 완료된 상기 제1 라이트 데이터들을 선택하여 상기 제1 저장영역에 저장하고, 상기 제2 플러시동작에서 커밋이 완료되지 않은 상기 제1 라이트 데이터들 및 상기 제2 라이트 데이터들을 선택하여 상기 제2 저장영역에 저장할 수 있다.
또한, 상기 컨트롤러는, 상기 플러시동작을 수행하는 시점에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 커밋(commit)정보가 포함되지 않은 것으로 확인되는 경우, 상기 플러시동작에서 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중 커밋이 완료되지 않은 상기 제1 라이트 데이터들 및 상기 제2 라이트 데이터들을 선택하여 상기 비휘발성 메모리 장치에 프로그램할 수 있다.
또한, 상기 컨트롤러는, 상기 플러시동작을 수행하는 시점에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 어보트(abort)정보가 포함된 것으로 확인된 경우, 상기 플러시동작에서도 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중 어보트된 상기 제1 라이트 데이터들을 상기 비휘발성 메모리 장치에 프로그램하지 않을 수 있다.
또한, 상기 비휘발성 메모리 장치는, 다수의 메모리 블록(memory block)들을 포함하고, 상기 메모리 블록들 각각은 다수의 페이지(page)들을 각각 포함하며, 상기 라이트 데이터들 각각이 적어도 하나의 페이지에 대응하는 크기로 설정되는 경우, 상기 컨트롤러는, 상기 메모리 블록들 중 한 번의 리드동작을 위해 동시 또는 연속으로 액세스되는 적어도 하나의 특정 메모리 블록을 상기 제1 저장영역으로 설정하고, 상기 메모리 블록들에서 상기 특정 메모리 블록을 제외한 나머지 중 적어도 하나의 메모리 블록을 상기 제2 저장영역으로 설정할 수 있다.
또한, 상기 비휘발성 메모리 장치는, 다수의 메모리 블록(memory block)들을 포함하며, 상기 메모리 블록들 각각은 다수의 페이지(page)들을 각각 포함하고, 상기 페이지들 각각은 다수의 섹션(section)들을 각각 포함하며, 상기 라이트 데이터들 각각이 적어도 하나의 섹션에 대응하는 크기로 설정되는 경우, 상기 컨트롤러는, 상기 메모리 블록들 중 한 번의 리드동작을 위해 동시 또는 연속으로 액세스되는 적어도 하나의 특정 메모리 블록에 포함된 적어도 하나의 특정 페이지를 상기 제1 저장영역으로 설정하고, 상기 특정 메모리 블록에서 상기 특정 페이지를 제외한 나머지 중 적어도 하나의 페이지를 상기 제2 저장영역으로 설정할 수 있다.
또한, 상기 컨트롤러는, 상기 제1 및 제2 플러시동작을 통해 상기 제1 및 제2 저장영역에 상기 제1 및 제2 라이트 데이터들이 저장된 뒤, 상기 제1 및 제2 저장영역에서 유효한(valid) 상태의 상기 제1 및 제2 라이트 데이터들을 상기 비휘발성 메모리 장치의 다른 저장영역으로 이동시키기 위한 병합동작을 수행할 때, 상기 제1 저장영역에 저장된 상기 제1 라이트 데이터들 각각이 모두 유효한 상태인지 여부를 확인하고, 확인결과에 따라 상기 병합동작의 수행방식을 변경할 수 있다.
또한, 상기 컨트롤러는, 트랜젝션 아이디정보가 제1값으로 설정된 상기 제1 라이트 데이터들 및 제2값으로 설정된 상기 제1 라이트 데이터들이 상기 제1 저장영역에 저장된 이후, 상기 병합동작을 수행할 때, 트랜젝션 아이디정보가 제1값으로 설정된 상기 제1 라이트 데이터들 각각이 모두 유효한 것으로 확인되고, 트랜젝션 아이디정보가 제2값으로 설정된 상기 제1 라이트 데이터들 중 일부만 유효한 것으로 확인되는 경우, 트랜젝션 아이디정보가 제1값으로 설정된 상기 제1 라이트 데이터들을 상기 비휘발성 메모리 장치의 제3 저장영역으로 이동시키고, 이어서 트랜젝션 아이디정보가 제2값으로 설정된 상기 제1 라이트 데이터들 중 유효한 데이터 및 상기 제2 라이트 데이터들 중 유효한 데이터를 상기 비휘발성 메모리 장치의 제4 저장영역으로 이동시킬 수 있다.
본 발명의 또 다른 실시예에 따른 메모리 시스템의 동작방법은, 비휘발성 메모리 장치 및 호스트로부터 입력된 다수의 라이트 데이터들을 임시로 저장하기 위한 라이트 버퍼를 포함하는 메모리 시스템의 동작방법에 있어서, 트랜젝션(transaction)으로 그룹화된 제1 라이트 데이터들 및 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들이 상기 호스트로부터의 입력순서에 따라 섞여서 상기 라이트 버퍼에 저장되는 저장단계; 상기 라이트 버퍼에 대한 플러시(flush)동작을 수행하는 시점에서 상기 제1 라이트 데이터들에 대한 커밋(commit)여부를 확인하는 확인단계; 및 상기 확인단계에서 상기 제1 라이트 데이터들에 대한 커밋여부가 확인되는 경우, 상기 라이트 버퍼에 대한 플러시 동작을 겹쳐지지 않고 연속된 제1 및 제2 플러시동작으로 분리한 뒤, 상기 제1 플러시동작에서 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중 커밋이 완료된 상기 제1 라이트 데이터들을 선택하여 상기 비휘발성 메모리 장치의 제1 저장영역에 저장하고, 상기 제2 플러시동작에서 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중 커밋이 완료되지 않은 상기 제1 라이트 데이터들 및 상기 제2 라이트 데이터들을 선택하여 상기 비휘발성 메모리 장치의 제2 저장영역에 저장하는 분리저장단계를 포함할 수 있다.
또한, 상기 라이트 데이터들 각각에 대응하는 다수의 라이트 커맨드들을 상기 호스트로부터 입력받는 단계를 더 포함하며, 상기 라이트 커맨드들 각각에는, 그에 대응하는 상기 라이트 데이터들 각각의 트랜젝션정보가 포함되고, 상기 라이트 데이터들 각각의 트랜젝션정보에는, 트랜젝션 아이디(IDentify)정보와, 커밋(commit)정보, 및 어보트(abort)정보가 포함될 수 있다.
또한, 상기 라이트 데이터들 각각의 트랜젝션정보 중 트랜젝션 아이디(IDentity)정보를 확인하여, 트랜젝션 아이디정보가 설정되어 있지 않은 상기 라이트 데이터들을 상기 제2 라이트 데이터들로 구분하는 제1 구분단계; 및 상기 라이트 데이터들 각각의 트랜젝션정보 중 트랜젝션 아이디(IDentity)정보를 확인하여, 트랜젝션 아이디정보가 특정값으로 설정된 상기 라이트 데이터들을 상기 제1 라이트 데이터들로 구분하는 제2 구분단계를 더 포함할 수 있다.
또한, 상기 라이트 버퍼의 예정된 저장공간이 모두 사용된 것에 응답하여 상기 플러시 동작을 수행하는 플러시수행단계를 더 포함하고, 상기 확인단계는, 상기 플러시수행단계의 수행시점에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 커밋(commit)정보가 포함되는지 여부를 확인할 수 있다.
또한, 상기 플러시수행단계의 수행을 시작할 때, 상기 확인단계에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 커밋(commit)정보가 포함되는 경우, 상기 분리저장단계를 수행하는 단계; 및 상기 플러시수행단계의 수행을 시작할 때, 상기 확인단계에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 커밋(commit)정보가 포함되지 않는 경우, 상기 플러시동작에서 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중 커밋이 완료되지 않은 상기 제1 라이트 데이터들 및 상기 제2 라이트 데이터들을 선택하여 상기 비휘발성 메모리 장치에 프로그램하는 단계를 더 포함할 수 있다.
또한, 상기 플러시수행단계의 수행을 시작할 때, 상기 확인단계에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 어보트(abort)정보가 포함되는 경우, 상기 플러시동작에서도 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중 어보트된 상기 제1 라이트 데이터들을 상기 비휘발성 메모리 장치에 프로그램하지 않는 단계를 더 포함할 수 있다.
또한, 상기 비휘발성 메모리 장치는, 다수의 메모리 블록(memory block)들을 포함하고, 상기 메모리 블록들 각각은 다수의 페이지(page)들을 각각 포함하며, 상기 라이트 데이터들 각각이 적어도 하나의 페이지에 대응하는 크기로 설정되는 경우, 상기 메모리 블록들 중 한 번의 리드동작을 위해 동시 또는 연속으로 액세스되는 적어도 하나의 특정 메모리 블록을 상기 제1 저장영역으로 설정하고, 상기 메모리 블록들에서 상기 특정 메모리 블록을 제외한 나머지 중 적어도 하나의 메모리 블록을 상기 제2 저장영역으로 설정하는 단계를 더 포함할 수 있다.
또한, 상기 비휘발성 메모리 장치는, 다수의 메모리 블록(memory block)들을 포함하며, 상기 메모리 블록들 각각은 다수의 페이지(page)들을 각각 포함하고, 상기 페이지들 각각은 다수의 섹션(section)들을 각각 포함하며, 상기 라이트 데이터들 각각이 적어도 하나의 섹션에 대응하는 크기로 설정되는 경우, 상기 메모리 블록들 중 한 번의 리드동작을 위해 동시 또는 연속으로 액세스되는 적어도 하나의 특정 메모리 블록에 포함된 적어도 하나의 특정 페이지를 상기 제1 저장영역으로 설정하고, 상기 특정 메모리 블록에서 상기 특정 페이지를 제외한 나머지 중 적어도 하나의 페이지를 상기 제2 저장영역으로 설정하는 단계를 더 포함할 수 있다.
또한, 상기 분리저장단계에서 상기 제1 및 제2 플러시동작을 통해 상기 제1 및 제2 저장영역에 상기 제1 및 제2 라이트 데이터들이 저장된 뒤, 상기 제1 및 제2 저장영역에서 유효한(valid) 상태의 상기 제1 및 제2 라이트 데이터들을 상기 비휘발성 메모리 장치의 다른 저장영역으로 이동시키기 위한 병합동작을 수행할 때, 상기 제1 저장영역에 저장된 상기 제1 라이트 데이터들 각각이 모두 유효한 상태인지 여부를 확인하는 제4 확인단계; 및 상기 제4 확인단계의 결과에 따라 상기 병합동작의 수행방식을 변경하는 병합동작단계를 더 포함할 수 있다.
또한, 상기 제2 구분단계에서 트랜젝션 아이디정보가 제1값으로 설정된 상기 제1 라이트 데이터들 및 제2값으로 설정된 상기 제1 라이트 데이터들이 상기 제1 저장영역에 저장된 이후, 상기 병합동작을 수행할 때, 상기 제4 확인단계에서 트랜젝션 아이디정보가 제1값으로 설정된 상기 제1 라이트 데이터들 각각이 모두 유효한 것으로 확인되고, 트랜젝션 아이디정보가 제2값으로 설정된 상기 제1 라이트 데이터들 중 일부만 유효한 것으로 확인되는 경우 상기 병합동작단계는, 트랜젝션 아이디정보가 제1값으로 설정된 상기 제1 라이트 데이터들을 상기 비휘발성 메모리 장치의 제3 저장영역으로 이동시키고, 이어서 트랜젝션 아이디정보가 제2값으로 설정된 상기 제1 라이트 데이터들 중 유효한 데이터 및 상기 제2 라이트 데이터들 중 유효한 데이터를 상기 비휘발성 메모리 장치의 제4 저장영역으로 이동시킬 수 있다.
본 기술은 트랜젝션(transaction)으로 그룹화된 다수의 라이트 데이터들을 메모리 시스템 내부의 라이트 버퍼에 임시로 저장한 뒤, 라이트 버퍼에 대한 플러시(flush)동작을 통해 메모리 블록들에 저장할 때, 트랜젝션의 커밋(commit)여부에 따라 트랜젝션으로 그룹화된 다수의 라이트 데이터을 메모리 블록들에 저장하는 방식을 조절한다.
이로 인해, 메모리 블록들에 저장이 완료된 트랜젝션으로 그룹화된 다수의 라이트 데이터들에 대해 보다 효과적으로 리드하는 것이 가능하다.
도 1은 본 발명의 실시 예에 따른 메모리 시스템을 포함하는 데이터 처리 시스템의 일 예를 개략적으로 도시한 도면.
도 2는 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치의 일 예를 개략적으로 도시한 도면.
도 3은 본 발명의 실시 예에 따른 메모리 장치에서 메모리 블록들의 메모리 셀 어레이 회로를 개략적으로 도시한 도면.
도 4는 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치 구조를 개략적으로 도시한 도면.
도 5와 도 6a 내지 도 6d는 본 발명의 실시 예에 따른 메모리 시스템에서 트랜젝션(transaction)으로 그룹화되는 다수의 라이트 데이터들을 비휘발성 메모리 장치에 저장하는 동작을 설명하기 위해 도시한 블록다이어그램.
도 7은 전술한 도 5와 도 6a 내지 도 6d에서 설명한 동작에 따라 트랜젝션(transaction)으로 그룹화되는 다수의 라이트 데이터들을 비휘발성 메모리 장치에 저장한 후, 병합동작이 수행되는 방식을 설명하기 위해 도시한 블록다이어그램.
도 8은 본 발명의 실시 예에 따른 메모리 시스템에서 트랜젝션(transaction)으로 그룹화되는 다수의 라이트 데이터들을 비휘발성 메모리 장치에 저장하는 동작을 설명하기 위해 도시한 순서도.
도 9 내지 도 17은 본 발명의 실시 예에 따른 메모리 시스템을 포함하는 데이터 처리 시스템의 다른 일 예들을 개략적으로 도시한 도면.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 설명하기로 한다. 그러나, 본 발명은 이하에서 개시되는 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구성될 수 있으며, 단지 본 실시예는 본 발명의 개시가 완전하도록하며 통상의 지식을 가진자에게 본 발명의 범주를 완전하게 알려주기 위해 제공되는 것이다.
도 1은 본 발명의 실시 예에 따른 메모리 시스템을 포함하는 데이터 처리 시스템의 일 예를 개략적으로 도시한 도면이다.
도 1을 참조하면, 데이터 처리 시스템(100)은, 호스트(Host)(102) 및 메모리 시스템(110)을 포함한다.
그리고, 호스트(102)는, 전자 장치, 예컨대 휴대폰, MP3 플레이어, 랩탑 컴퓨터 등과 같은 휴대용 전자 장치들, 또는 데스크탑 컴퓨터, 게임기, TV, 프로젝터 등과 같은 전자 장치들을 포함, 즉 유무선 전자 장치들을 포함한다.
또한, 호스트(102)는, 적어도 하나의 운영 시스템(OS: operating system)를 포함하며, 운영 시스템은, 호스트(102)의 기능 및 동작을 전반적으로 관리 및 제어하고, 데이터 처리 시스템(100) 또는 메모리 시스템(110)을 사용하는 사용자와 호스트(102) 간에 상호 동작을 제공한다. 여기서, 운영 시스템은, 사용자의 사용 목적 및 용도에 상응한 기능 및 동작을 지원하며, 예컨대, 호스트(102)의 이동성(mobility)에 따라 일반 운영 시스템과 모바일 운용 시스템으로 구분할 수 있다. 또한, 운영 시스템에서의 일반 운영 시스템 시스템은, 사용자의 사용 환경에 따라 개인용 운영 시스템과 기업용 운영 시스템으로 구분할 수 있으며, 일 예로, 개인용 운영 시스템은, 일반 사용자를 위한 서비스 제공 기능을 지원하도록 특성화된 시스템으로, 윈도우(windows) 및 크롬(chrome) 등을 포함하고, 기업용 운영 시스템은, 고성능을 확보 및 지원하도록 특성화된 시스템으로, 윈도 서버(windows server), 리눅스(linux) 및 유닉스(unix) 등을 포함할 수 있다. 아울러, 운영 시스템에서의 모바일 운영 시스템은, 사용자들에게 이동성 서비스 제공 기능 및 시스템의 절전 기능을 지원하도록 특성화된 시스템으로, 안드로이드(android), iOS, 윈도 모바일(windows mobile) 등을 포함할 수 있다. 이때, 호스트(102)는, 복수의 운영 시스템들을 포함할 수 있으며, 또한 사용자 요청(user request)에 상응한 메모리 시스템(110)과의 동작 수행을 위해 운영 시스템을 실행한다, 여기서, 호스트(102)는, 사용자 요청에 해당하는 복수의 커맨드들을 메모리 시스템(110)으로 전송하며, 그에 따라 메모리 시스템(110)에서는 커맨드들에 해당하는 동작들, 즉 사용자 요청에 상응하는 동작들을 수행한다.
또한, 메모리 시스템(110)은, 호스트(102)의 요청에 응답하여 동작하며, 특히 호스트(102)에 의해서 액세스되는 데이터를 저장한다. 다시 말해, 메모리 시스템(110)은, 호스트(102)의 주 기억 장치 또는 보조 기억 장치로 사용될 수 있다. 여기서, 메모리 시스템(110)은 호스트(102)와 연결되는 호스트 인터페이스 프로토콜에 따라, 다양한 종류의 저장 장치들 중 어느 하나로 구현될 수 있다. 예를 들면, 메모리 시스템(110)은, 솔리드 스테이트 드라이브(SSD: Solid State Drive), MMC, eMMC(embedded MMC), RS-MMC(Reduced Size MMC), micro-MMC 형태의 멀티 미디어 카드(MMC: Multi Media Card), SD, mini-SD, micro-SD 형태의 시큐어 디지털(SD: Secure Digital) 카드, USB(Universal Storage Bus) 저장 장치, UFS(Universal Flash Storage) 장치, CF(Compact Flash) 카드, 스마트 미디어(Smart Media) 카드, 메모리 스틱(Memory Stick) 등과 같은 다양한 종류의 저장 장치들 중 어느 하나로 구현될 수 있다.
아울러, 메모리 시스템(110)을 구현하는 저장 장치들은, DRAM(Dynamic Random Access Memory), SRAM(Static RAM) 등과 같은 휘발성 메모리 장치와, ROM(Read Only Memory), MROM(Mask ROM), PROM(Programmable ROM), EPROM(Erasable ROM), EEPROM(Electrically Erasable ROM), FRAM(Ferromagnetic ROM), PRAM(Phase change RAM), MRAM(Magnetic RAM), RRAM(Resistive RAM), 플래시 메모리 등과 같은 비휘발성 메모리 장치로 구현될 수 있다.
그리고, 메모리 시스템(110)은, 호스트(102)에 의해서 액세스되는 데이터를 저장하는 메모리 장치(150), 및 메모리 장치(150)로의 데이터 저장을 제어하는 컨트롤러(130)를 포함한다.
여기서, 컨트롤러(130) 및 메모리 장치(150)는 하나의 반도체 장치로 집적될 수 있다. 일 예로, 컨트롤러(130) 및 메모리 장치(150)는 하나의 반도체 장치로 집적되어 SSD를 구성할 수 있다. 메모리 시스템(110)이 SSD로 이용되는 경우, 메모리 시스템(110)에 연결되는 호스트(102)의 동작 속도는 보다 개선될 수 있다. 아울러, 컨트롤러(130) 및 메모리 장치(150)는, 하나의 반도체 장치로 집적되어 메모리 카드를 구성할 수도 있으며, 일 예로 PC 카드(PCMCIA: Personal Computer Memory Card International Association), 컴팩트 플래시 카드(CF), 스마트 미디어 카드(SM, SMC), 메모리 스틱, 멀티미디어 카드(MMC, RS-MMC, MMCmicro), SD 카드(SD, miniSD, microSD, SDHC), 유니버설 플래시 기억 장치(UFS) 등과 같은 메모리 카드를 구성할 수 있다.
또한, 다른 일 예로, 메모리 시스템(110)은, 컴퓨터, UMPC(Ultra Mobile PC), 워크스테이션, 넷북(net-book), PDA(Personal Digital Assistants), 포터블(portable) 컴퓨터, 웹 타블렛(web tablet), 태블릿 컴퓨터(tablet computer), 무선 전화기(wireless phone), 모바일 폰(mobile phone), 스마트폰(smart phone), e-북(e-book), PMP(portable multimedia player), 휴대용 게임기, 네비게이션(navigation) 장치, 블랙박스(black box), 디지털 카메라(digital camera), DMB(Digital Multimedia Broadcasting) 재생기, 3차원 텔레비전(3-dimensional television), 스마트 텔레비전(smart television), 디지털 음성 녹음기(digital audio recorder), 디지털 음성 재생기(digital audio player), 디지털 영상 녹화기(digital picture recorder), 디지털 영상 재생기(digital picture player), 디지털 동영상 녹화기(digital video recorder), 디지털 동영상 재생기(digital video player), 데이터 센터를 구성하는 스토리지, 정보를 무선 환경에서 송수신할 수 있는 장치, 홈 네트워크를 구성하는 다양한 전자 장치들 중 하나, 컴퓨터 네트워크를 구성하는 다양한 전자 장치들 중 하나, 텔레매틱스 네트워크를 구성하는 다양한 전자 장치들 중 하나, RFID(radio frequency identification) 장치, 또는 컴퓨팅 시스템을 구성하는 다양한 구성 요소들 중 하나 등을 구성할 수 있다.
한편, 메모리 시스템(110)에서의 메모리 장치(150)는, 전원이 공급되지 않아도 저장된 데이터를 유지할 수 있으며, 특히 라이트(write) 동작을 통해 호스트(102)로부터 제공된 데이터를 저장하고, 리드(read) 동작을 통해 저장된 데이터를 호스트(102)로 제공한다. 여기서, 메모리 장치(150)는, 복수의 메모리 블록(memory block)들(152,154,156)을 포함하며, 각각의 메모리 블록들(152,154,156)은, 복수의 페이지들(pages)을 포함하며, 또한 각각의 페이지들은, 복수의 워드라인(WL: Word Line)들이 연결된 복수의 메모리 셀들을 포함한다. 또한, 메모리 장치(150)는, 복수의 메모리 블록들(152,154,156)이 각각 포함된 복수의 플래인들(plane)을 포함하며, 특히 복수의 플래인들이 각각 포함된 복수의 메모리 다이(memory die)들을 포함할 수 있다. 아울러, 메모리 장치(150)는, 비휘발성 메모리 장치, 일 예로 플래시 메모리가 될 수 있으며, 이때 플래시 메모리는 3차원(dimension) 입체 스택(stack) 구조가 될 수 있다.
여기서, 메모리 장치(150)의 구조 및 메모리 장치(150)의 3차원 입체 스택 구조에 대해서는, 이하 도 2 내지 도 4에서 보다 구체적으로 설명하도록 하겠다.
그리고, 메모리 시스템(110)에서의 컨트롤러(130)는, 호스트(102)로부터의 요청에 응답하여 메모리 장치(150)를 제어한다. 예컨대, 컨트롤러(130)는, 메모리 장치(150)로부터 리드된 데이터를 호스트(102)로 제공하고, 호스트(102)로부터 제공된 데이터를 메모리 장치(150)에 저장하며, 이를 위해 컨트롤러(130)는, 메모리 장치(150)의 리드, 라이트, 프로그램(program), 이레이즈(erase) 등의 동작을 제어한다.
보다 구체적으로 설명하면, 컨트롤러(130)는, 호스트 인터페이스(Host I/F) 유닛(132), 프로세서(Processor)(134), 에러 정정 코드(ECC: Error Correction Code) 유닛(138), 파워 관리 유닛(PMU: Power Management Unit)(140), 메모리 인터페이스(Memory I/F) 유닛(142), 및 메모리(Memory)(144)를 포함한다.
또한, 호스트 인터페이스 유닛(132)은, 호스트(102)의 커맨드(command) 및 데이터를 처리하며, USB(Universal Serial Bus), MMC(Multi-Media Card), PCI-E(Peripheral Component Interconnect-Express), SAS(Serial-attached SCSI), SATA(Serial Advanced Technology Attachment), PATA(Parallel Advanced Technology Attachment), SCSI(Small Computer System Interface), ESDI(Enhanced Small Disk Interface), IDE(Integrated Drive Electronics), MIPI(Mobile Industry Processor Interface) 등과 같은 다양한 인터페이스 프로토콜들 중 적어도 하나를 통해 호스트(102)와 통신하도록 구성될 수 있다. 여기서, 호스트 인터페이스 유닛(132)은, 호스트(102)와 데이터를 주고 받는 영역으로 호스트 인터페이스 계층(HIL: Host Interface Layer, 이하 'HIL'이라 칭하기로 함)이라 불리는 펌웨어(firmware)를 통해 구동될 수 있다.
아울러, ECC 유닛(138)은, 메모리 장치(150)에서 처리되는 데이터의 에러 비트를 정정하며, ECC 인코더와 ECC 디코더를 포함할 수 있다. 여기서, ECC 인코더(ECC encoder)는 메모리 장치(150)에 프로그램될 데이터를 에러 정정 인코딩(error correction encoding)하여, 패리티(parity) 비트가 부가된 데이터를 생성하며, 패리티 비트가 부가된 데이터는, 메모리 장치(150)에 저장될 수 있다. 그리고, ECC 디코더(ECC decoder)는, 메모리 장치(150)에 저장된 데이터를 리드할 경우, 메모리 장치(150)로부터 리드된 데이터에 포함되는 에러를 검출 및 정정한다. 다시 말해, ECC 유닛(138)은, 메모리 장치(150)로부터 리드한 데이터를 에러 정정 디코딩(error correction decoding)한 후, 에러 정정 디코딩의 성공 여부를 판단하고, 판단 결과에 따라 지시 신호, 예컨대 에러 정정 성공(success)/실패(fail) 신호를 출력하며, ECC 인코딩 과정에서 생성된 패리티(parity) 비트를 사용하여 리드된 데이터의 에러 비트를 정정할 수 있다. 이때, ECC 유닛(138)은, 에러 비트 개수가 정정 가능한 에러 비트 한계치 이상 발생하면, 에러 비트를 정정할 수 없으며, 에러 비트를 정정하지 못함에 상응하는 에러 정정 실패 신호를 출력할 수 있다.
여기서, ECC 유닛(138)은, LDPC(low density parity check) 코드(code), BCH(Bose, Chaudhri, Hocquenghem) 코드, 터보 코드(turbo code), 리드-솔로몬 코드(Reed-Solomon code), 컨벌루션 코드(convolution code), RSC(recursive systematic code), TCM(trellis-coded modulation), BCM(Block coded modulation) 등의 코디드 모듈레이션(coded modulation)을 사용하여 에러 정정을 수행할 수 있으며, 이에 한정되는 것은 아니다. 또한, ECC 유닛(138)는 오류 정정을 위한 회로, 모듈, 시스템, 또는 장치를 모두 포함할 수 있다.
그리고, PMU(140)는, 컨트롤러(130)의 파워, 즉 컨트롤러(130)에 포함된 구성 요소들의 파워를 제공 및 관리한다.
또한, 메모리 인터페이스 유닛(142)은, 컨트롤러(130)가 호스트(102)로부터의 요청에 응답하여 메모리 장치(150)를 제어하기 위해, 컨트롤러(130)와 메모리 장치(150) 간의 인터페이싱을 수행하는 메모리/스토리지(storage) 인터페이스가 된다. 여기서, 메모리 인터페이스 유닛(142)은, 메모리 장치(150)가 플래시 메모리, 특히 일 예로 메모리 장치(150)가 NAND 플래시 메모리일 경우에 NAND 플래시 컨트롤러(NFC: NAND Flash Controller)로서, 프로세서(134)의 제어에 따라, 메모리 장치(150)의 제어 신호를 생성하고 데이터를 처리한다. 그리고, 메모리 인터페이스 유닛(142)은, 컨트롤러(130)와 메모리 장치(150) 간의 커맨드 및 데이터를 처리하는 인터페이스, 일 예로 NAND 플래시 인터페이스의 동작, 특히 컨트롤러(130)와 메모리 장치(150) 간 데이터 입출력을 지원하며, 메모리 장치(150)와 데이터를 주고 받는 영역으로 플래시 인터페이스 계층(FIL: Flash Interface Layer, 이하 'FIL'이라 칭하기로 함)이라 불리는 펌웨어(firmware)를 통해 구동될 수 있다.
아울러, 메모리(144)는, 메모리 시스템(110) 및 컨트롤러(130)의 동작 메모리로서, 메모리 시스템(110) 및 컨트롤러(130)의 구동을 위한 데이터를 저장한다. 보다 구체적으로 설명하면, 메모리(144)는, 컨트롤러(130)가 호스트(102)로부터의 요청에 응답하여 메모리 장치(150)를 제어, 예컨대 컨트롤러(130)가, 메모리 장치(150)로부터 리드된 데이터를 호스트(102)로 제공하고, 호스트(102)로부터 제공된 데이터를 메모리 장치(150)에 저장하며, 이를 위해 컨트롤러(130)가, 메모리 장치(150)의 리드, 라이트, 프로그램, 이레이즈(erase) 등의 동작을 제어할 경우, 이러한 동작을 메모리 시스템(110), 즉 컨트롤러(130)와 메모리 장치(150) 간이 수행하기 위해 필요한 데이터를 저장한다.
여기서, 메모리(144)는, 휘발성 메모리로 구현될 수 있으며, 예컨대 정적 랜덤 액세스 메모리(SRAM: Static Random Access Memory), 또는 동적 랜덤 액세스 메모리(DRAM: Dynamic Random Access Memory) 등으로 구현될 수 있다. 아울러, 메모리(144)는, 도 1에서 도시한 바와 같이, 컨트롤러(130)의 내부에 존재하거나, 또는 컨트롤러(130)의 외부에 존재할 수 있으며, 이때 메모리 인터페이스를 통해 컨트롤러(130)로부터 데이터가 입출력되는 외부 휘발성 메모리로 구현될 수도 있다.
또한, 메모리(144)는, 전술한 바와 같이, 호스트(102)와 메모리 장치(150) 간 데이터 라이트 및 리드 등의 동작을 수행하기 위해 필요한 데이터, 및 데이터 라이트 및 리드 등의 동작 수행 시의 데이터를 저장하며, 이러한 데이터 저장을 위해, 프로그램 메모리, 데이터 메모리, 라이트 버퍼(buffer)/캐시(cache), 리드 버퍼/캐시, 데이터 버퍼/캐시, 맵(map) 버퍼/캐시 등을 포함한다.
그리고, 프로세서(134)는, 메모리 시스템(110)의 전체적인 동작을 제어하며, 특히 호스트(102)로부터의 라이트 요청 또는 리드 요청에 응답하여, 메모리 장치(150)에 대한 프로그램 동작 또는 리드 동작을 제어한다. 여기서, 프로세서(134)는, 메모리 시스템(110)의 제반 동작을 제어하기 위해 플래시 변환 계층(FTL: Flash Translation Layer, 이하 'FTL'이라 칭하기로 함)이라 불리는 펌웨어(firmware)를 구동한다. 또한, 프로세서(134)는, 마이크로프로세서 또는 중앙 처리 장치(CPU) 등으로 구현될 수 있다.
일 예로, 컨트롤러(130)는, 마이크로프로세서 또는 중앙 처리 장치(CPU) 등으로 구현된 프로세서(134)를 통해, 호스트(102)로부터 요청된 동작을 메모리 장치(150)에서 수행, 다시 말해 호스트(102)로부터 수신된 커맨드에 해당하는 커맨드 동작을, 메모리 장치(150)와 수행한다. 여기서, 컨트롤러(130)는, 호스트(102)로부터 수신된 커맨드에 해당하는 커맨드 동작으로 포그라운드(foreground) 동작을 수행, 예컨대 라이트 커맨드에 해당하는 프로그램 동작, 리드 커맨드에 해당하는 리드 동작, 이레이즈 커맨드(erase command)에 해당하는 이레이즈 동작, 셋 커맨드(set command)로 셋 파라미터 커맨드(set parameter command) 또는 셋 픽쳐 커맨드(set feature command)에 해당하는 파라미터 셋 동작 등을 수행할 수 있다.
그리고, 컨트롤러(130)는, 마이크로프로세서 또는 중앙 처리 장치(CPU) 등으로 구현된 프로세서(134)를 통해, 메모리 장치(150)에 대한 백그라운드(background) 동작을 수행할 수도 있다. 여기서, 메모리 장치(150)에 대한 백그라운드 동작은, 메모리 장치(150)의 메모리 블록들(152,154,156)에서 임의의 메모리 블록에 저장된 데이터를 다른 임의의 메모리 블록으로 카피(copy)하여 처리하는 동작, 일 예로 가비지 컬렉션(GC: Garbage Collection) 동작, 메모리 장치(150)의 메모리 블록들(152,154,156) 간 또는 메모리 블록들(152,154,156)에 저장된 데이터 간을 스왑(swap)하여 처리하는 동작, 일 예로 웨어 레벨링(WL: Wear Leveling) 동작, 컨트롤러(130)에 저장된 맵 데이터를 메모리 장치(150)의 메모리 블록들(152,154,156)로 저장하는 동작, 일 예로 맵 플러시(map flush) 동작, 또는 메모리 장치(150)에 대한 배드 관리(bad management)하는 동작, 일 예로 메모리 장치(150)에 포함된 복수의 메모리 블록들(152,154,156)에서 배드 블록을 확인하여 처리하는 배드 블록 관리(bad block management) 동작 등을 포함한다.
그리고, 컨트롤러(130)는, 마이크로프로세서 또는 중앙 처리 장치(CPU) 등으로 구현된 프로세서(134)를 통해, 메모리 장치(150)의 메모리 블록들(152,154,156)에 액세스(access)하는 동작에 대응하여 로그(log) 데이터를 생성 및 관리할 수도 있다. 여기서, 메모리 장치(150)의 메모리 블록들(152, 154, 156)에 액세스하는 동작은, 메모리 장치(150)의 메모리 블록들(152, 154, 156)에 대한 포어그라운드(foreground) 동작을 수행하거나 백그라운드(background) 동작을 수행하는 것을 모두 포함한다.
아울러, 컨트롤러(130)의 프로세서(134)에는, 메모리 장치(150)의 배드 관리를 수행하기 위한 관리 유닛(도시하지 않음)이 포함될 수 있으며, 관리 유닛은, 메모리 장치(150)에 포함된 복수의 메모리 블록들(152,154,156)에서 배드 블록을 확인한 후, 확인된 배드 블록을 배드 처리하는 배드 블록 관리를 수행한다. 여기서, 배드 관리는, 메모리 장치(150)가 플래시 메모리, 예컨대 낸드 플래시 메모리일 경우, 낸드의 특성으로 인해 데이터 라이트, 예컨대 데이터 프로그램(program) 시에 프로그램 실패(program fail)가 발생할 수 있으며, 프로그램 실패가 발생한 메모리 블록을 배드(bad) 처리한 후, 프로그램 실패된 데이터를 새로운 메모리 블록에 라이트, 즉 프로그램하는 것을 의미한다. 또한, 메모리 장치(150)가, 전술한 바와 같이, 3차원 입체 스택 구조를 가질 경우에는, 프로그램 실패에 따라 해당 블록을 배드 블록으로 처리하면, 메모리 장치(150)의 사용 효율 및 메모리 시스템(100)의 신뢰성이 급격하게 저하되므로, 보다 신뢰성 있는 배드 블록 관리 수행이 필요하다. 그러면 이하에서는, 도 2 내지 도 4를 참조하여 본 발명의 실시 예에 따른 메모리 시스템에서의 메모리 장치에 대해서 보다 구체적으로 설명하기로 한다.
도 2는 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치의 일 예를 개략적으로 도시한 도면이고, 도 3은 본 발명의 실시 예에 따른 메모리 장치에서 메모리 블록들의 메모리 셀 어레이 회로를 개략적으로 도시한 도면이며, 도 4는 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치 구조를 개략적으로 도시한 도면으로, 메모리 장치가 3차원 비휘발성 메모리 장치로 구현될 경우의 구조를 개략적으로 도시한 도면이다.
우선, 도 2를 참조하면, 메모리 장치(150)는, 복수의 메모리 블록들, 예컨대 블록0(BLK(Block)0)(210), 블록1(BLK1)(220), 블록2(BLK2)(230), 및 블록N-1(BLKN-1)(240)을 포함하며, 각각의 블록들(210,220,230,240)은, 복수의 페이지들(Pages), 예컨대 2M개의 페이지들(2MPages)을 포함한다. 여기서, 설명의 편의를 위해, 복수의 메모리 블록들이 각각 2M개의 페이지들을 포함하는 것을 일 예로 하여 설명하지만, 복수의 메모리들은, 각각 M개의 페이지들을 포함할 수도 있다. 그리고, 각각의 페이지들은, 복수의 워드라인(WL: Word Line)들이 연결된 복수의 메모리 셀들을 포함한다.
또한, 메모리 장치(150)는, 복수의 메모리 블록들을, 하나의 메모리 셀에 저장 또는 표현할 수 있는 비트의 수에 따라, 단일 레벨 셀(SLC: Single Level Cell) 메모리 블록 및 멀티 레벨 셀(MLC: Multi Level Cell) 메모리 블록 등으로 포함할 수 있다. 여기서, SLC 메모리 블록은, 하나의 메모리 셀에 1 비트 데이터를 저장하는 메모리 셀들에 의해 구현된 복수의 페이지들을 포함하며, 데이터 연산 성능이 빠르며 내구성이 높다. 그리고, MLC 메모리 블록은, 하나의 메모리 셀에 멀티 비트 데이터(예를 들면, 2 비트 또는 그 이상의 비트)를 저장하는 메모리 셀들에 의해 구현된 복수의 페이지들을 포함하며, SLC 메모리 블록보다 큰 데이터 저장 공간을 가짐, 다시 말해 고집적화할 수 있다. 특히, 메모리 장치(150)는, MLC 메모리 블록으로, 하나의 메모리 셀에 2 비트 데이터를 저장할 수 있는 메모리 셀들에 의해 구현된 복수의 페이지들을 포함하는 MLC 메모리 블록뿐만 아니라, 하나의 메모리 셀에 3 비트 데이터를 저장할 수 있는 메모리 셀들에 의해 구현된 복수의 페이지들을 포함하는 트리플 레벨 셀(TLC: Triple Level Cell) 메모리 블록, 하나의 메모리 셀에 4 비트 데이터를 저장할 수 있는 메모리 셀들에 의해 구현된 복수의 페이지들을 포함하는 쿼드러플 레벨 셀(QLC: Quadruple Level Cell) 메모리 블록, 또는 하나의 메모리 셀에 5 비트 또는 그 이상의 비트 데이터를 저장할 수 있는 메모리 셀들에 의해 구현된 복수의 페이지들을 포함하는 다중 레벨 셀(multiple level cell) 메모리 블록 등을 포함할 수 있다.
여기서, 본 발명의 실시 예에서는, 설명의 편의를 위해, 메모리 장치(150)가, 플래시 메모리, 예컨대 NAND 플래시 메모리 등과 같은 비휘발성 메모리 등으로 구현되는 것을 일 예로 설명하지만, 상변환 메모리(PCRAM: Phase Change Random Access Memory), 저항 메모리(RRAM(ReRAM): Resistive Random Access Memory), 강유전체 메모리(FRAM: Ferroelectrics Random Access Memory), 및 스핀 주입 자기 메모리(STT-RAM(STT-MRAM): Spin Transfer Torque Magnetic Random Access Memory) 등과 같은 메모리들 중 어느 하나의 메모리로 구현될 수도 있다.
그리고, 각각의 블록들(210,220,230,240)은, 프로그램 동작을 통해 호스트(102)로부터 제공된 데이터를 저장하고, 리드 동작을 통해 저장된 데이터를 호스트(102)에게 제공한다.
다음으로, 도 3을 참조하면, 메모리 시스템(110)의 메모리 장치(150)에 포함된 복수의 메모리 블록들(152,154,156)에서 각 메모리 블록(330), 메모리 셀 어레이로 구현되어 비트라인들(BL0 to BLm-1)에 각각 연결된 복수의 셀 스트링들(340)을 포함할 수 있다. 각 열(column)의 셀 스트링(340)은, 적어도 하나의 드레인 선택 트랜지스터(DST)와, 적어도 하나의 소스 선택 트랜지스터(SST)를 포함할 수 있다. 선택 트랜지스터들(DST, SST) 사이에는, 복수 개의 메모리 셀들, 또는 메모리 셀 트랜지스터들(MC0 to MCn-1)이 직렬로 연결될 수 있다. 각각의 메모리 셀(MC0 to MCn-1)은, 셀 당 복수의 비트들의 데이터 정보를 저장하는 MLC로 구성될 수 있다. 셀 스트링들(340)은 대응하는 비트라인들(BL0 to BLm-1)에 각각 전기적으로 연결될 수 있다.
여기서, 도 3은, 낸드 플래시 메모리 셀로 구성된 각 메모리 블록(330)을 일 예로 도시하고 있으나, 본 발명의 실시 예에 따른 메모리 장치(150)에 포함된 복수의 메모리 블록(152,154,156)은, 낸드 플래시 메모리에만 국한되는 것은 아니라 노어 플래시 메모리(NOR-type Flash memory), 적어도 두 종류 이상의 메모리 셀들이 혼합된 하이브리드 플래시 메모리, 메모리 칩 내에 컨트롤러가 내장된 One-NAND 플래시 메모리 등으로도 구현될 수 있다. 아울러, 본 발명의 실시 예에 따른 메모리 장치(150)는, 전하 저장층이 전도성 부유 게이트로 구성된 플래시 메모리 장치는 물론, 전하 저장층이 절연막으로 구성된 차지 트랩형 플래시(Charge Trap Flash; CTF) 메모리 장치 등으로도 구현될 수 있다.
그리고, 메모리 장치(150)의 전압 공급부(310)는, 동작 모드에 따라서 각각의 워드라인들로 공급될 워드라인 전압들(예를 들면, 프로그램 전압, 리드 전압, 패스 전압 등)과, 메모리 셀들이 형성된 벌크(예를 들면, 웰 영역)로 공급될 전압을 제공할 수 있으며, 이때 전압 공급 회로(310)의 전압 발생 동작은 제어 회로(도시하지 않음)의 제어에 의해 수행될 수 있다. 또한, 전압 공급부(310)는, 다수의 리드 데이터를 생성하기 위해 복수의 가변 리드 전압들을 생성할 수 있으며, 제어 회로의 제어에 응답하여 메모리 셀 어레이의 메모리 블록들(또는 섹터들) 중 하나를 선택하고, 선택된 메모리 블록의 워드라인들 중 하나를 선택할 수 있으며, 워드라인 전압을 선택된 워드라인 및 비선택된 워드라인들로 각각 제공할 수 있다.
아울러, 메모리 장치(150)의 리드/라이트(read/write) 회로(320)는, 제어 회로에 의해서 제어되며, 동작 모드에 따라 감지 증폭기(sense amplifier)로서 또는 라이트 드라이버(write driver)로서 동작할 수 있다. 예를 들면, 검증/정상 리드 동작의 경우 리드/라이트 회로(320)는, 메모리 셀 어레이로부터 데이터를 리드하기 위한 감지 증폭기로서 동작할 수 있다. 또한, 프로그램 동작의 경우 리드/라이트 회로(320)는, 메모리 셀 어레이에 저장될 데이터에 따라 비트라인들을 구동하는 라이트 드라이버로서 동작할 수 있다. 리드/라이트 회로(320)는, 프로그램 동작 시 셀 어레이에 라이트될 데이터를 버퍼(미도시)로부터 수신하고, 입력된 데이터에 따라 비트라인들을 구동할 수 있다. 이를 위해, 리드/라이트 회로(320)는, 열(column)들(또는 비트라인들) 또는 열쌍(column pair)(또는 비트라인 쌍들)에 각각 대응되는 복수 개의 페이지 버퍼들(PB)(322,324,326)을 포함할 수 있으며, 각각의 페이지 버퍼(page buffer)(322,324,326)에는 복수의 래치들(도시하지 않음)이 포함될 수 있다.
또한, 메모리 장치(150)는, 2차원 또는 3차원의 메모리 장치로 구현될 수 있으며, 특히 도 4에 도시한 바와 같이, 3차원 입체 스택 구조의 비휘발성 메모리 장치로 구현될 수 있으며, 3차원 구조로 구현될 경우, 복수의 메모리 블록들(BLK0 to BLKN-1)을 포함할 수 있다. 여기서, 도 4는, 도 1에 도시한 메모리 장치(150)의 메모리 블록들(152,154,156)을 보여주는 블록도로서, 각각의 메모리 블록들(152,154,156)은, 3차원 구조(또는 수직 구조)로 구현될 수 있다. 예를 들면, 각각의 메모리 블록들(152,154,156)은 제1방향 내지 제3방향들, 예컨대 x-축 방향, y-축 방향, 및 z-축 방향을 따라 신장된 구조물들을 포함하여, 3차원 구조로 구현될 수 있다.
그리고, 메모리 장치(150)에 포함된 각 메모리 블록(330)은, 제2방향을 따라 신장된 복수의 낸드 스트링들(NS)을 포함할 수 있으며, 제1방향 및 제3방향들을 따라 복수의 낸드 스트링들(NS)이 제공될 수 있다. 여기서, 각 낸드 스트링(NS)은, 비트라인(BL), 적어도 하나의 스트링 선택라인(SSL), 적어도 하나의 접지 선택라인(GSL), 복수의 워드라인들(WL), 적어도 하나의 더미 워드라인(DWL), 그리고 공통 소스라인(CSL)에 연결될 수 있으며, 복수의 트랜지스터 구조들(TS)을 포함할 수 있다.
즉, 메모리 장치(150)의 복수의 메모리 블록들(152,154,156)에서 각 메모리 블록(330)은, 복수의 비트라인들(BL), 복수의 스트링 선택라인들(SSL), 복수의 접지 선택라인들(GSL), 복수의 워드라인들(WL), 복수의 더미 워드라인들(DWL), 그리고 복수의 공통 소스라인(CSL)에 연결될 수 있으며, 그에 따라 복수의 낸드 스트링들(NS)을 포함할 수 있다. 또한, 각 메모리 블록(330)에서, 하나의 비트라인(BL)에 복수의 낸드 스트링들(NS)이 연결되어, 하나의 낸드 스트링(NS)에 복수의 트랜지스터들이 구현될 수 있다. 아울러, 각 낸드 스트링(NS)의 스트링 선택 트랜지스터(SST)는, 대응하는 비트라인(BL)과 연결될 수 있으며, 각 낸드 스트링(NS)의 접지 선택 트랜지스터(GST)는, 공통 소스라인(CSL)과 연결될 수 있다. 여기서, 각 낸드 스트링(NS)의 스트링 선택 트랜지스터(SST) 및 접지 선택 트랜지스터(GST) 사이에 메모리 셀들(MC)이 제공, 즉 메모리 장치(150)의 복수의 메모리 블록들(152,154,156)에서 각 메모리 블록(330)에는 복수의 메모리 셀들이 구현될 수 있다.
도 5와 도 6a 내지 도 6d는 본 발명의 실시 예에 따른 메모리 시스템에서 트랜젝션(transaction)으로 그룹화되는 다수의 라이트 데이터들을 비휘발성 메모리 장치에 저장하는 동작을 설명하기 위해 도시한 블록다이어그램이다.
먼저, 도 5를 참조하면, 도 1에 도시된 데이터 처리 시스템(100)의 구성을 참조하여 호스트(102) 및 메모리 시스템(110)을 포함하는 데이터 처리 시스템(100)의 구성이 도시된 것을 알 수 있다.
여기서, 메모리 시스템(110)은, 도 1에서 설명한 것과 같이 컨트롤러(130) 및 메모리 장치(150)를 포함한다.
또한, 메모리 장치(150)는, 도 1에서 설명한 것과 같이 다수의 메모리 블록들(152, 154, 156)을 포함한다. 또한, 메모리 블록들(152, 154, 156)은 다수의 페이지들(P<10, 11, 12, 13, 14, 15>, P<20, 21, 22, 23, 24, 25>, P<30, 31, 32, 33, 34, 35>)을 포함한다.
참고로, 도 5에서는 메모리 시스템(110)에 하나의 비휘발성 메모리 장치(150)만 포함되는 구성을 개시하였는데, 이는 설명의 편의를 위해 예시한 것일뿐이며, 실제로는 더 많은 개수의 비휘발성 메모리 장치가 메모리 시스템(110)에 포함될 수 있다. 또한, 도 5에서는 비휘발성 메모리 장치(150)에 3개의 메모리 블록들(152, 154, 156)이 포함되는 구성을 개시하였는데, 이는 설명의 편의를 위해 예시한 것일뿐이며, 실제로는 더 많거나 더 적은 개수의 메모리 블록들이 비휘발성 메모리 장치(150)에 포함될 수 있다. 또한, 도 5에서는 메모리 블록들(152, 154, 156) 각각에 6개의 페이지들(P<10, 11, 12, 13, 14, 15>, P<20, 21, 22, 23, 24, 25>, P<30, 31, 32, 33, 34, 35>)이 포함되는 구성을 개시하였는데, 이는 설명의 편의를 위해 예시한 것일뿐이며, 실제로는 더 많거나 더 적은 개수의 페이지들이 메모리 블록들(152, 154, 156) 각각에 포함될 수 있다.
또한, 도 1에서는 컨트롤러(130)에 포함된 것으로 도시되었던, 호스트 인터페이스(132)와, 프로세서(134)와, ECC 유닛(138)과, 파워 관리 유닛(140), 및 낸드 플래시 컨트롤러(142)가 도 5에는 컨트롤러(130)에 포함되지 않은 것으로 도시되어 있는데, 이는, 어디까지나 설명의 편의를 위해 도면에서 생략된 것일 뿐, 실제로는 컨트롤러(130)에 포함되어 있을 것이다.
그리고, 하기에 설명되는 메모리 시스템(110)은, 트랜젝션(transaction)으로 그룹화되는 라이트 데이터들(WDATA)을 처리하는 동작을 수행한다.
이때, 라이트 데이터들(WDATA)이 트랜젝션으로 그룹화된다는 것은, 라이트 데이터들(WDATA) 중 같은 용도로 사용되는 여러개의 라이트 데이터들(WDATA)이 하나의 트랜젝션으로 그룹화된다는 것을 의미한다.
예컨대, 데이터 베이스(data base)에서 이미 저장된 데이터의 수정/추가/업데이트 등의 용도를 위해 사용되는 데이터들이 각각의 용도에 따라 각각의 트랜젝션으로 그룹화될 수 있다. 이때, 데이터 베이스의 수정을 위한 용도의 데이터들이 하나의 트랜젝션 그룹이되고, 데이터 베이스의 추가를 위한 용도의 데이터들이 또 다른 하나의 트랜젝션 그룹이 되는 방식으로 설정될 수 있다.
따라서, 하나의 트랜젝션으로 그룹화된 라이트 데이터들(WDATA)이 호스트(102)에서 메모리 시스템(110)으로 전송될 때는, 모두 정상적으로 전송 및 저장되어 모두 유효(valid)한 커밋(commit)상태 아니면, 어느 하나라도 제대로 전송 및 저장되지 못하거나 호스트(102)의 어보트(abort) 요청에 따라 모두 무효(invalid)한 어보트(abort)상태만 존재한다. 즉, 하나의 트랜젝션으로 그룹화된 라이트 데이터들(WDATA)은 모두 정상적으로 전송 및 저장되어 모두 유효한 커밋상태일 때에만 의미가 있다.
예컨대, 호스트(102)에서 메모리 시스템(110)으로 전송된 라이트 데이터들(WDATA) 중 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이 메모리 시스템(110)에서 커밋상태로 확인되기 위해서는, 다수의 제1 라이트 데이터들(TRAN_WDATA)이 모두 호스트(102)에서 메모리 시스템(110)으로 정상적으로 전송 및 저장이 완료되어야 하고, 동시에 호스트(102)로부터 어보트 요청이 없어야 한다. 만약, 다수의 제1 라이트 데이터들(TRAN_WDATA) 중 어느 하나라도 정상적으로 전송 및 저장되지 못하거나 호스트(102)로부터 어보트 요청이 있게되면, 제1 라이트 데이터들(TRAN_WDATA)은 모두 메모리 시스템(110)에서 어보트상태로 확인될 것이다.
참고로, 전술한 것과 같이 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)을 커밋상태 또는 어보트상태로 구분하여 관리하는 동작을, 일반적으로는 트랜젝션의 어토믹(atomic)을 보장하기 위한 동작이라고 한다.
구체적으로, 도 5를 참조하면, 컨트롤러(130)는, 비휘발성 메모리 장치(150)와, 휘발성 메모리 장치(144), 및 트랜젝션 관리부(1300)를 포함한다.
여기서, 비휘발성 메모리 장치(150)는, 다수의 메모리 블록들(152, 154, 156)을 포함하고, 메모리 블록들(152, 154, 156) 각각은 다수의 페이지들(P<10, 11, 12, 13, 14, 15>, P<20, 21, 22, 23, 24, 25>, P<30, 31, 32, 33, 34, 35>)을 포함하며, 페이지들 각각은 다수의 섹션들(section, N<1:4>)을 포함한다.
그리고, 휘발성 메모리 장치(144)는, 라이트 버퍼(1442)를 포함한다. 여기서, 라이트 버퍼(1442)는, 호스트(102)로부터 입력된 다수의 라이트 데이터들(WDATA)을 임시로 저장한다(1443).
그리고, 컨트롤러(130)는, 라이트 버퍼(1442)의 예정된 저장공간이 모두 사용되는 것에 응답하여 라이트 버퍼(1442)에 대한 플러시동작을 수행한다(1444). 예컨대, 휘발성 메모리 장치(144)에서 라이트 버퍼(1442)로서 할당된 모든 저장공간이 꽉 차는 것(full)에 응답하여 라이트 버퍼(1442)에 대한 플러시동작을 수행한다.
그리고, 트랜젝션 관리부(1300)는, 호스트(102)로부터 입력되어 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA)을 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA), 및 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)로 구분한다(1301). 즉, 트랜젝션 관리부(1300)는, 호스트(102)로부터 입력되어 라이트 버퍼(1442)에 저장된 후, 아직 비휘발성 메모리 장치(150)에 저장되기 이전인 라이트 데이터들(WDATA)을 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA), 및 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)로 구분한다(1301).
이때, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA)은, 호스트(102)로부터의 입력순서에 따라서 순차적으로 저장된다. 때문에, 트랜젝션으로 그룹화된 라이트 데이터들(WDATA), 즉, 제1 라이트 데이터들(TRAN_WDATA)과 트랜젝션으로 그룹화되지 않은 라이트 데이터들(WDATA), 즉, 제2 라이트 데이터들(NMAL_WDATA)이 단지 호스트(102)로부터의 입력순서에 따라 라이트 버퍼(1442)에 섞여서 저장될 수 있다.
따라서, 트랜젝션 관리부(1300)는, 호스트(102)로부터의 입력순서에 따라 섞여서 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA)을 트랜젝션으로 그룹화되었는지 여부에 따라 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)과 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)로 구분한다.
좀 더 구체적으로, 1301동작을 살펴보면 다음과 같다.
먼저, 호스트(102)로부터 라이트 데이터들(WDATA)이 입력될 때는, 라이트 데이터들(WDATA) 각각에 대응하는 라이트 커맨드들(WCMD)이 함께 입력된다.
이때, 라이트 커맨드들(WCMD) 각각에는, 라이트 커맨드들(WCMD) 각각에 대응하는 라이트 데이터들(WDATA) 각각의 트랜젝션정보(TRINFO)가 포함된다.
또한, 라이트 데이터들(WDATA) 각각의 트랜젝션정보(TRINFO)에는, 트랜젝션 아이디(IDentify)정보(TRID)와, 트랜젝션 커밋(commit)정보(CMIF), 및 트랜젝션 어보트(abort)정보(ABIF)가 포함된다.
이렇게, 트랜젝션 아이디정보(TRID)와 트랜젝션 커밋정보(CMIF) 및 트랜젝션 어보트정보(ABIF)를 포함하는 트랜젝션정보(TRINFO)가 내부에 포함된 라이트 커맨드들(WCMD)은, 호스트(102)에서 생성(1021)되어, 라이트 데이터들(WDATA)과 함께 메모리 시스템(110)의 컨트롤러(130)로 입력된다.
그에 따라, 메모리 시스템(110)의 컨트롤러(130)는, 라이트 커맨드들(WCMD)에 응답하여 라이트 데이터들(WDATA)을 라이트 버퍼(1442)에 저장한다. 이어서, 컨트롤러(130)는, 라이트 버퍼(1442)의 예정된 저장공간이 모두 사용된 것에 응답하여 라이트 버퍼(1442)에 대한 플러시(flush)동작을 수행함으로써, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA)을 비휘발성 메모리 장치(150)에 저장한다.
한편, 컨트롤러(130)에 포함된 트랜젝션 관리부(1300)는, 라이트 커맨드들(WCMD)에 포함된 트랜젝션정보(TRINFO) 중 트랜젝션 아이디정보(TRID)를 확인하여, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA)을 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 또는 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)로 구분한다(1304).
즉, 트랜젝션 관리부(1300)는, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 각각의 트랜젝션정보(TRINFO) 중 트랜젝션 아이디정보(TRID)를 확인하여, 트랜젝션 아이디정보(TRID)가 특정값으로 설정된 라이트 데이터들(WDATA)을 제1 라이트 데이터들(TRAN_WDATA)로 구분한다.
또한, 트랜젝션 관리부(1300)는, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 각각의 트랜젝션정보(TRINFO) 중 트랜젝션 아이디정보(TRID)를 확인하여, 트랜젝션 아이디정보(TRID)가 설정되어 있지 않은 라이트 데이터들(WDATA)을 제2 라이트 데이터들(NMAL_WDATA)로 구분한다.
예컨대, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 중 트랜젝션 아이디정보(TRID)가 제1 값을 갖는 라이트 데이터들(WDATA)을 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이라고 가정할 수 있다.
마찬가지로, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 중 트랜젝션 아이디정보(TRID)가 제2 값을 갖는 라이트 데이터들(WDATA)을 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이라고 가정할 수 있다.
반대로, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 중 트랜젝션 아이디정보(TRID)가 어떠한 값으로도 설정되지 않은 라이트 데이터들(WDATA)을 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)이라고 가정할 수 있다.
참고로, 트랜젝션 아이디정보(TRID)가 어떠한 값으로도 설정되지 않았다는 것은, 미리 정의된 초기값 또는 트랜젝션 아이디정보로서의 의미가 없는 값으로 설정된 경우를 의미할 수도 있다.
그리고, 트랜젝션 관리부(1300)는, 라이트 버퍼(1442)에 대한 플러시(flush)동작을 수행하는 시점에서 라이트 버퍼(1442)에 저장된 제1 라이트 데이터들(TRAN_WDATA)에 대한 커밋(commit)여부를 확인한다(1302).
이때, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 중 1301동작을 통해 트랜젝션으로 그룹화된 데이터로서 구분된 제1 라이트 데이터들(TRAN_WDATA)은, 트랜젝션으로 그룹화된 데이터의 특성으로 인해 커밋(commit)여부에 따라 메모리 블록들(152, 154, 156)에 라이트되는 방식이 달라져야 한다.
때문에, 트랜젝션 관리부(1300)는, 라이트 버퍼에 대한 플러시동작을 수행하는 시점에서 먼저 라이트 버퍼(1442)에 저장된 제1 라이트 데이터들(TRAN_WDATA)에 대한 커밋여부를 확인한다.
예컨대, 라이트 버퍼(1442)에 저장된 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 각각의 트랜젝션정보(TRINFO) 중에 설정된 커밋정보(CMIF)가 포함되는 경우, 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)은 커밋이 완료되었다고 볼 수 있다(1306).
또한, 라이트 버퍼(1442)에 저장된 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 각각의 트랜젝션정보(TRINFO) 중에 설정된 커밋정보(CMIF)가 포함되지 않는 경우, 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)은 커밋이 완료되지 않았다고 볼 수 있다(1308).
또한, 라이트 버퍼(1442)에 저장된 제3 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 각각의 트랜젝션정보(TRINFO) 중에 설정된 어보트정보(ABIF)가 포함되는 경우, 제3 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)은 어보트되었다고 볼 수 있다(1307).
참고로, 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 각각은, 트랜젝션정보(TRINFO) 중 트랜젝션 아이디정보(TRID)가 제1 값을 갖는 상태일 것이다. 또한, 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 각각은, 트랜젝션정보(TRINFO) 중 트랜젝션 아이디정보(TRID)가 제2 값을 갖는 상태일 것이다. 또한, 제3 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 각각은, 트랜젝션정보(TRINFO) 중 트랜젝션 아이디정보(TRID)가 제3 값을 갖는 상태일 것이다.
이렇게, 라이트 버퍼(1442)에 저장된 제1 라이트 데이터들(TRAN_WDATA) 각각은, 트랜젝션정보(TRINFO) 중 트랜젝션 아이디정보(TRID)가 어떤 값으로 특정된 상태인지에 따라 서로 다른 트랜젝션 그룹으로 판단된다.
즉, 라이트 버퍼(1442)에 저장된 제1 라이트 데이터들(TRAN_WDATA)에는 여러개의 트랜젝션 그룹이 섞여 있을 수 있으며, 여러개의 트랜젝션 그룹 중 어떤 트랜젝션은 커밋이 완료된 상태일 수 있고, 어떤 트랜젝션은 커밋이 완료되지 못한 상태일 수 있으며, 어떤 트랜젝션은 어보트된 상태일 수 있다.
한편, 트랜젝션 관리부(1300)는, 1302동작을 통해 라이트 버퍼(1442)에 저장된 제1 라이트 데이터들(TRAN_WDATA)에 대한 커밋여부를 확인한 후, 확인결과에 따라 라이트 버퍼(1442)에 대한 플러시동작을 그대로 수행할 수도 있고, 플러시동작을 겹쳐지지 않고 연속된 제1 플러시동작(FLUSH1) 및 제2 플러시동작(FLUSH2)으로 분리하여 수행할 수도 있다.
구체적으로, 트랜젝션 관리부(1300)는, 1302동작을 통해 라이트 버퍼(1442)에 저장된 제1 라이트 데이터들(TRAN_WDATA)에 대한 커밋여부를 확인한 결과, 제1 라이트 데이터들(TRAN_WDATA)에 커밋이 완료된 제1 라이트 데이터들(TRAN_WDATA)이 포함되는 경우(1306), 즉, 제1 라이트 데이터들(TRAN_WDATA) 각각의 트랜젝션정보(TRINFO) 중에 설정된 커밋정보(CMIF)가 포함된 것으로 확인된 경우, 라이트 버퍼(1442)에 대한 플러시동작을 겹쳐지지 않고 연속된 제1 플러시동작(FLUSH1) 및 제2 플러시동작(FLUSH2)으로 분리하여 수행한다(1303).
이때, 제1 플러시동작(FLUSH1)은, 라이트 버퍼(1442)에 저장된 제1 라이트 데이터들(TRAN_WDATA) 중 커밋이 완료된 제1 라이트 데이터들(TRAN_WDATA)을 선택하여 비휘발성 메모리 장치(150)의 '제1 저장영역'에 저장하는 동작이다(1309).
또한, 제2 플러시동작(FLUSH2)은, 라이트 버퍼(1442)에 저장된 제1 라이트 데이터들(TRAN_WDATA) 중 커밋이 완료되지 않은 제1 라이트 데이터들(TRAN_WDATA) 및 제2 라이트 데이터들(NMAL_WDATA)을 선택하여 비휘발성 메모리 장치(150)의 '제2 저장영역'에 저장하는 동작이다(1310).
즉, 트랜젝션 관리부(1300)는, 1302동작을 통해 라이트 버퍼(1442)에 저장된 제1 라이트 데이터들(TRAN_WDATA)에 커밋이 완료된 제1 라이트 데이터들(TRAN_WDATA)이 포함된 경우, 제1 플러시동작(FLUSH1)을 통해 커밋이 완료된 제1 라이트 데이터들(TRAN_WDATA)만을 선택하여 비휘발성 메모리 장치(150)의 '제1 저장영역'에 저장한다(1309). 이렇게, 트랜젝션 관리부(1300)는, 제1 플러시동작(FLUSH1)을 수행한 이후, 이어서 제2 플러시동작(FLUSH2)을 통해 커밋이 완료되지 않은 제1 라이트 데이터들(TRAN_WDATA) 및 제2 라이트 데이터들(NMAL_WDATA)을 선택하여 비휘발성 메모리 장치(150)의 '제2 저장영역'에 저장한다(1310).
따라서, 트랜젝션 관리부(1300)는, 라이트 버퍼(1442)에 저장된 제1 라이트 데이터들(TRAN_WDATA)에 커밋이 완료된 제1 라이트 데이터들(TRAN_WDATA)이 포함될 경우(1306), 비휘발성 메모리 장치(150)의 '제1 저장영역'에는 커밋이 완료된 제1 라이트 데이터들(TRAN_WDATA)만 선택하여 저장하고, '제2 저장영역'에는 커밋이 완료되지 않은 제1 라이트 데이터들(TRAN_WDATA) 및 제2 라이트 데이터들을 선택하여 저장할 수 있다.
예컨대, 라이트 버퍼(1442)에는, 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)과 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 및 제2 라이트 데이터들(NMAL_WDATA)이 저장되었다고 가정할 수 있다. 또한, 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 각각의 트랜젝션정보(TRINFO) 중에 설정된 커밋정보(CMIF)가 포함되고, 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 각각의 트랜젝션정보(TRINFO) 중에는 설정된 커밋정보(CMIF) 및 설정된 어보트정보(ABIF)가 포함되어 있지 않다고 가정할 수 있다.
이와 같은 경우, 트랜젝션 관리부(1300)는, 1302동작을 통해 라이트 버퍼(1442)에 저장된 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이 커밋이 완료된 것을 확인하고, 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이 커밋이 완료되지 않은 것을 확인한다.
따라서, 트랜젝션 관리부(1300)는, 1309동작을 통해 제1 플러시동작(FLUSH1)을 수행하여 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)을 비휘발성 메모리 장치(150)의 '제1 저장영역'에 저장한다. 이어서, 트랜젝션 관리부(1300)는, 1310동작을 통해 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 및 제2 라이트 데이터들(NMAL_WDATA)을 비휘발성 메모리 장치(150)의 '제2 저장영역'에 저장한다.
그리고, 트랜젝션 관리부(1300)는, 1302동작을 통해 라이트 버퍼(1442)에 저장된 제1 라이트 데이터들(TRAN_WDATA)에 대한 커밋여부를 확인한 결과, 제1 라이트 데이터들(TRAN_WDATA)에 커밋이 완료된 제1 라이트 데이터들(TRAN_WDATA)이 포함되지 않는 경우(1308), 즉, 제1 라이트 데이터들(TRAN_WDATA) 각각의 트랜젝션정보(TRINFO)를 모두 확인하였지만 설정된 커밋정보(CMIF) 및 설정된 어보트정보(ABIF)가 포함되지 않는 경우, 라이트 버퍼(1442)에 대한 플러시동작을 그대로 수행하여 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 중 커밋이 완료되지 않은 제1 라이트 데이터들(TRAN_WDATA) 및 제2 라이트 데이터들(NMAL_WDATA)을 선택하여 비휘발성 메모리 장치(150)에 저장한다(1312).
예컨대, 라이트 버퍼(1442)에는, 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)과 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 및 제2 라이트 데이터들(NMAL_WDATA)이 저장되었다고 가정할 수 있다. 또한, 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 각각의 트랜젝션정보(TRINFO) 중에 설정된 커밋정보(CMIF) 및 설정된 어보트정보(ABIF)가 포함되어 있지 않고, 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 각각의 트랜젝션정보(TRINFO) 중에도 설정된 커밋정보(CMIF) 및 설정된 어보트정보(ABIF)가 포함되어 있지 않다고 가정할 수 있다.
이와 같은 경우, 트랜젝션 관리부(1300)는, 1302동작을 통해 라이트 버퍼(1442)에 저장된 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이 커밋이 완료되지 않은 것을 확인하고, 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이 커밋이 완료되지 않은 것을 확인한다.
따라서, 트랜젝션 관리부(1300)는, 1312동작을 통해 플러시동작을 수행하여 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)과 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 및 제2 라이트 데이터들(NMAL_WDATA)을 비휘발성 메모리 장치(150)에 저장한다.
그리고, 트랜젝션 관리부(1300)는, 1302동작을 통해 라이트 버퍼(1442)에 저장된 제1 라이트 데이터들(TRAN_WDATA)에 대한 커밋여부를 확인한 결과, 제1 라이트 데이터들(TRAN_WDATA) 각각의 트랜젝션정보(TRINFO) 중에 설정된 어보트정보(ABIF)가 포함된 것으로 확인된 경우(1307), 라이트 버퍼(1442)에 대한 플러시동작을 그대로 수행하되, 플러시동작에서도 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 중 어보트된 제1 라이트 데이터들(TRAN_WDATA)을 비휘발성 메모리 장치(150)에 프로그램하지 않는다(1311).
예컨대, 라이트 버퍼(1442)에는, 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)과 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 및 제2 라이트 데이터들(NMAL_WDATA)이 저장되었다고 가정할 수 있다. 또한, 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 각각의 트랜젝션정보(TRINFO) 중에 설정된 커밋정보(CMIF) 및 설정된 어보트정보(ABIF)가 포함되어 있지 않고, 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 각각의 트랜젝션정보(TRINFO) 중에도 설정된 어보트정보(ABIF)가 포함되어 있다고 가정할 수 있다.
이와 같은 경우, 트랜젝션 관리부(1300)는, 1302동작을 통해 라이트 버퍼(1442)에 저장된 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이 커밋이 완료되지 않은 것을 확인하고, 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이 어보트된 것을 확인한다.
따라서, 트랜젝션 관리부(1300)는, 1311동작을 통해 플러시동작을 수행하되, 플러시동작에서도 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)은 비휘발성 메모리 장치(150)에 저장하지 않는다. 즉, 트랜젝션 관리부(1300)는, 플러시동작에서 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 및 제2 라이트 데이터들(NMAL_WDATA)만 선택하여 비휘발성 메모리 장치(150)에 저장한다.
도 6a 내지 도 6d를 참조하면, 라이트 버퍼(1442)에 커밋이 완료된 제1 라이트 데이터들(TRAN_WDATA)인 '0, 1, 2, 3' 및 제2 라이트 데이터들(NMAL_WDATA)인 'A, B, C, D'가 섞여서 저장되어 있는 것을 알 수 있다.
또한, 도 6a 및 도 6b를 참조하면, 트랜젝션 관리부(1300)가 1303동작을 통해 제1 플러시동작(FLUSH1)에서 제1 라이트 데이터들(TRAN_WDATA)인 '0, 1, 2, 3'을 비휘발성 메모리 장치(150)의 '제1 저장영역'에 저장하고, 제2 플러시동작(FLUSH2)에서 제2 라이트 데이터들(NMAL_WDATA)인 'A, B, C, D'를 비휘발성 메모리 장치(150)의 '제2 저장영역'에 저장하는 동작을 수행하는 것을 알 수 있다. 즉, 제1 라이트 데이터들(TRAN_WDATA)인 '0, 1, 2, 3'에 대응하는 트랜젝션정보(TRINFO)에 설정된 커밋정보(CMIF)가 포함되며, 그에 따라, 트랜젝션 관리부(1300)가 1303동작을 수행하는 것을 알 수 있다.
또한, 도 6a를 참조하면, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 각각이 적어도 하나의 '섹션'에 대응하는 크기로 설정되는 경우, 1303동작에서 사용되는 비휘발성 메모리 장치(150)의 '제1 저장영역' 및 '제2 저장영역'이 어떻게 설정되는지 알 수 있다.
그리고, 도 6b를 참조하면, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 각각이 적어도 하나의 '페이지'에 대응하는 크기로 설정되는 경우, 1303동작에서 사용되는 비휘발성 메모리 장치(150)의 '제1 저장영역' 및 '제2 저장영역'이 어떻게 설정되는지 알 수 있다.
먼저, 전술한 도 5에서 설명한 바와 같이 비휘발성 메모리 장치(150)는, 다수의 메모리 블록들(152, 154, 156)을 포함하고, 메모리 블록들(152, 154, 156) 각각은 다수의 페이지들(P<10, 11, 12, 13, 14, 15>, P<20, 21, 22, 23, 24, 25>, P<30, 31, 32, 33, 34, 35>)을 포함하며, 페이지들(P<10, 11, 12, 13, 14, 15>, P<20, 21, 22, 23, 24, 25>, P<30, 31, 32, 33, 34, 35>) 각각은 다수의 섹션들(N<1:4>)을 포함한다.
다시, 도 6a를 참조하면, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 각각이 적어도 하나의 '섹션'에 대응하는 크기로 설정되는 경우를 예시한 것을 알 수 있다. 이렇게, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 각각은 페이지보다 작은 단위인 적어도 하나 이상의 섹션에 대응하는 크기로 설정될 수 있다.
따라서, 컨트롤러(130)는, 메모리 블록들(152, 154, 156) 중 한 번의 리드동작을 위해 동시 또는 연속으로 액세스(access)되는 적어도 하나의 '특정 메모리 블록'에 포함된 적어도 하나의 '특정 페이지'를 '제1 저장영역'으로 설정할 수 있다. 또한, 컨트롤러(130)는, '특정 메모리 블록'에서 '제1 저장영역'으로 설정된 '특정 페이지'를 제외한 나머지 페이지들 중 적어도 하나의 페이지를 '제2 저장영역'으로 설정할 수 있다.
여기서, 적어도 하나의 '특정 메모리 블록'은, 한 번의 리드동작을 위해 동시 또는 연속으로 액세스될 수 있는 적어도 하나의 메모리 블록을 의미한다. 즉, 한 번의 리드동작을 위해 선택되는 하나의 메모리 블록을 의미할 수도 있고, 한 번의 리드동작을 위해 동시 또는 연속으로 선택되는 적어도 두 개 이상의 메모리 블록이 슈퍼블록(super block) 형태로 그룹화되는 경우를 의미할 수도 있으며, 한 번의 리드동작을 위해 인터리빙(interleaving) 방식을 통해 연속으로 액세스 될 수 있는 적어도 두 개 이상의 메모리 블록을 의미할 수 도 있다.
예컨대, 라이트 버퍼(1442)에 저장된 총 8개의 라이트 데이터들(WDATA)인 '0, 1, 2, A, B, C, D, 3' 각각은 하나의 섹션에 대응하는 크기라고 가정할 수 있다. 따라서, 라이트 버퍼(1442)는 총 8개의 섹터에 대응하는 크기를 갖는다고 가정할 수 있고, 하나의 페이지가 4개의 섹터를 포함한다고 가정하였을 때, 총 2개의 페이지에 대응하는 크기를 갖는다고 가정할 수 있다.
따라서, 컨트롤러(130)는, 메모리 블록들(152, 154, 156) 중 첫 번째 메모리 블록(152)을 '특정 메모리 블록'으로 설정할 수 있다. 또한, 컨트롤러(130)는, '특정 메모리 블록'으로 설정된 첫 번째 메모리 블록(152)의 첫 번째 페이지(P10)를 '제1 저장영역'으로 설정할 수 있다. 또한, 컨트롤러(130)는, '특정 메모리 블록'으로 설정된 첫 번째 메모리 블록(152)에서 '제1 저장영역'으로 설정된 첫 번째 페이지(P10)를 제외한 나머지 페이지들(P<11, 12, 13, 14, 15>) 중 어느 하나의 페이지(P11)를 '제2 저장영역'으로 설정할 수 있다.
이와 같은 상태에서, 컨트롤러(130)에 포함된 트랜젝션 관리부(1300)는, 라이트 버퍼(1442)에 저장된 8개의 라이트 데이터들(WDATA)인 '0, 1, 2, A, B, C, D, 3' 중에서 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '0, 1, 2, 3'을 선택하여 제1 플러시동작(FLUSH1)을 통해 첫 번째 메모리 블록(152)의 첫 번째 페이지(P10)에 포함된 4개의 섹터에 저장한 뒤, 제2 라이트 데이터들(NMAL_WDATA)인 'A, B, C, D'를 선택하여 제2 플러시동작(FLUSH2)을 통해 첫 번째 메모리 블록(152)의 두 번째 페이지(P11)에 포함된 4개의 섹터에 저장하는 1303동작을 수행한다.
정리하면, 라이트 버퍼(1442)에는, 단지 호스트(102)로부터의 입력순서에 따라 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)과 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)이 섞여서 저장된다. 하지만, 트랜젝션 관리부(1300)에서 1303동작을 통해 라이트 버퍼(1442)의 플러시동작을 제1 플러시동작(FLUSH1)과 제2 플러시동작(FLUSH2)으로 분리하여 수행함으로써, 비휘발성 메모리 장치(150)에서는 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이 저장되는 제1 저장공간, 즉, 첫 번째 메모리 블록(152)의 첫 번째 페이지(P10)와 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)이 저장되는 제2 저장공간, 즉, 첫 번째 메모리 블록(152)의 두 번째 페이지(P11)가 물리적으로 완전하게 구분될 수 있는 것을 알 수 있다.
그리고, 도 6b를 참조하면, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 각각이 적어도 하나의 '페이지'에 대응하는 크기로 설정되는 경우를 예시한 것을 알 수 있다. 이렇게, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 각각은 메모리 블록보다 작은 단위인 적어도 하나 이상의 페이지에 대응하는 크기로 설정될 수 있다.
따라서, 컨트롤러(130)는, 메모리 블록들(152, 154, 156) 중 한 번의 리드동작을 위해 동시 또는 연속으로 액세스(access)되는 적어도 하나의 '특정 메모리 블록'을 '제1 저장영역'으로 설정할 수 있다. 또한, 컨트롤러(130)는, 메모리 블록들(152, 154, 156) 중 '제1 저장영역'으로 설정된 '특정 메모리 블록'을 제외한 나머지 중 적어도 하나의 메모리 블록을 '제2 저장영역'으로 설정할 수 있다.
여기서, 적어도 하나의 '특정 메모리 블록'은, 한 번의 리드동작을 위해 동시 또는 연속으로 액세스될 수 있는 적어도 하나의 메모리 블록을 의미한다. 즉, 한 번의 리드동작을 위해 선택되는 하나의 메모리 블록을 의미할 수도 있고, 한 번의 리드동작을 위해 동시 또는 연속으로 선택되는 적어도 두 개 이상의 메모리 블록이 슈퍼블록(super block) 형태로 그룹화되는 경우를 의미할 수도 있으며, 한 번의 리드동작을 위해 인터리빙(interleaving) 방식을 통해 연속으로 액세스 될 수 있는 적어도 두 개 이상의 메모리 블록을 의미할 수 도 있다.
예컨대, 라이트 버퍼(1442)에 저장된 총 8개의 라이트 데이터들(WDATA)인 '0, 1, 2, A, B, C, D, 3' 각각은 하나의 페이지에 대응하는 크기라고 가정할 수 있다. 따라서, 라이트 버퍼(1442)는 총 8개의 페이지에 대응하는 크기를 갖는다고 가정할 수 있다.
따라서, 컨트롤러(130)는, 메모리 블록들(152, 154, 156) 중 첫 번째 메모리 블록(152)을 '특정 메모리 블록'으로 선택하여 '제1 저장영역'으로 설정할 수 있다. 또한, 컨트롤러(130)는, 메모리 블록들(152, 154, 156) 중 '특정 메모리 블록'으로 선택되어 '제1 저장영역'으로 설정된 첫 번째 메모리 블록(152)을 제외한 나머지 메모리 블록들(154, 156) 중 어느 하나의 메모리 블록(154)을 '제2 저장영역'으로 설정할 수 있다.
이와 같은 상태에서, 컨트롤러(130)에 포함된 트랜젝션 관리부(1300)는, 라이트 버퍼(1442)에 저장된 8개의 라이트 데이터들(WDATA)인 '0, 1, 2, A, B, C, D, 3' 중에서 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '0, 1, 2, 3'을 선택하여 제1 플러시동작(FLUSH1)을 통해 첫 번째 메모리 블록(152)에 포함된 4개의 페이지(P<10, 11, 12, 13>)에 저장한 뒤, 제2 라이트 데이터들(NMAL_WDATA)인 'A, B, C, D'를 선택하여 제2 플러시동작(FLUSH2)을 통해 두 번째 메모리 블록(154)에 포함된 4개의 페이지(P<20, 21, 22, 23>)에 저장하는 1303동작을 수행한다.
정리하면, 라이트 버퍼(1442)에는, 단지 호스트(102)로부터의 입력순서에 따라 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)과 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)이 섞여서 저장된다. 하지만, 트랜젝션 관리부(1300)에서 1303동작을 통해 라이트 버퍼(1442)의 플러시동작을 제1 플러시동작(FLUSH1)과 제2 플러시동작(FLUSH2)으로 분리하여 수행함으로써, 비휘발성 메모리 장치(150)에서는 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이 저장되는 제1 저장공간, 즉, 첫 번째 메모리 블록(152)와 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)이 저장되는 제2 저장공간, 즉, 두 번째 메모리 블록(154)이 물리적으로 완전하게 구분될 수 있는 것을 알 수 있다.
그리고, 도 6c를 참조하면, 트랜젝션 관리부(1300)가 1311동작을 통해 플러시동작에서 제1 라이트 데이터들(TRAN_WDATA)인 '0, 1, 2, 3'을 비휘발성 메모리 장치(150)에 저장하지 않고, 제2 라이트 데이터들(NMAL_WDATA)인 'A, B, C, D'만 선택하여 비휘발성 메모리 장치(150)에 저장하는 동작을 수행하는 것을 알 수 있다. 즉, 제1 라이트 데이터들(TRAN_WDATA)인 '0, 1, 2, 3'에 대응하는 트랜젝션정보(TRINFO)에 설정된 어보트정보(ABIF)가 포함되며, 그에 따라, 트랜젝션 관리부(1300)가 1311동작을 수행하는 것을 알 수 있다.
구체적으로, 도 6c에서는 도 6a에서와 마찬가지로, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 각각이 적어도 하나의 '섹션'에 대응하는 크기로 설정되는 경우를 예시하는 것을 알 수 있다. 즉, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 각각은 페이지보다 작은 단위인 적어도 하나 이상의 섹션에 대응하는 크기로 설정될 수 있다.
따라서, 컨트롤러(130)는, 메모리 블록들(152, 154, 156) 중 한 번의 리드동작을 위해 동시 또는 연속으로 액세스(access)되는 적어도 하나의 '특정 메모리 블록'을 설정한 뒤, 1311동작에서 선택된 제2 라이트 데이터들(NMAL_WDATA)을 저장하기 위한 공간으로 사용한다.
예컨대, 라이트 버퍼(1442)에 저장된 총 8개의 라이트 데이터들(WDATA)인 '0, 1, 2, A, B, C, D, 3' 각각은 하나의 섹션에 대응하는 크기라고 가정할 수 있다. 따라서, 라이트 버퍼(1442)는 총 8개의 섹터에 대응하는 크기를 갖는다고 가정할 수 있고, 하나의 페이지가 4개의 섹터를 포함한다고 가정하였을 때, 총 2개의 페이지에 대응하는 크기를 갖는다고 가정할 수 있다.
따라서, 컨트롤러(130)는, 메모리 블록들(152, 154, 156) 중 첫 번째 메모리 블록(152)을 '특정 메모리 블록'으로 설정할 수 있다. 이와 같은 상태에서, 컨트롤러(130)에 포함된 트랜젝션 관리부(1300)는, 라이트 버퍼(1442)에 저장된 8개의 라이트 데이터들(WDATA)인 '0, 1, 2, A, B, C, D, 3' 중에서 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)인 'A, B, C, D'를 선택하여 플러시동작을 통해 '특정 메모리 블록'으로 설정된 첫 번째 메모리 블록(152)의 첫 번째 페이지(P10)에 포함된 4개의 섹터에 저장한다. 이때, 라이트 버퍼(1442)에 저장된 8개의 라이트 데이터들(WDATA)인 '0, 1, 2, A, B, C, D, 3' 중 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '0, 1, 2, 3'은, 그에 대응하는 트랜젝션정보(TRINFO)에 설정된 어보트정보(ABIF)가 포함되기 때문에 '특정 메모리 블록'으로 설정된 첫 번째 메모리 블록(152)에 저장되지 않는다.
그리고, 도 6c를 참조하면, 트랜젝션 관리부(1300)가 1312동작을 통해 플러시동작에서 라이트 버퍼(1442)에 저장되어 있는 라이트 데이터들(WDATA)을 그대로 비휘발성 메모리 장치(150)에 저장하는 동작을 수행하는 것을 알 수 있다. 즉, 제1 라이트 데이터들(TRAN_WDATA)인 '0, 1, 2, 3'에 대응하는 트랜젝션정보(TRINFO)에는 설정된 커밋정보(CMIF) 및 설정된 어보트정보(ABIF)가 포함되지 않으며, 그에 따라, 트랜젝션 관리부(1300)가 1312동작을 수행하는 것을 알 수 있다.
구체적으로, 도 6d에서는 도 6a에서와 마찬가지로, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 각각이 적어도 하나의 '섹션'에 대응하는 크기로 설정되는 경우를 예시하는 것을 알 수 있다. 즉, 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 각각은 페이지보다 작은 단위인 적어도 하나 이상의 섹션에 대응하는 크기로 설정될 수 있다.
따라서, 컨트롤러(130)는, 메모리 블록들(152, 154, 156) 중 한 번의 리드동작을 위해 동시 또는 연속으로 액세스(access)되는 적어도 하나의 '특정 메모리 블록'을 설정한 뒤, 1312동작에서 선택된 커밋이 완료되지 않은 제1 라이트 데이터들(TRAN_WDATA) 및 제2 라이트 데이터들(NMAL_WDATA)을 저장하기 위한 공간으로 사용한다.
예컨대, 라이트 버퍼(1442)에 저장된 총 8개의 라이트 데이터들(WDATA)인 '0, 1, 2, A, B, C, D, 3' 각각은 하나의 섹션에 대응하는 크기라고 가정할 수 있다. 따라서, 라이트 버퍼(1442)는 총 8개의 섹터에 대응하는 크기를 갖는다고 가정할 수 있고, 하나의 페이지가 4개의 섹터를 포함한다고 가정하였을 때, 총 2개의 페이지에 대응하는 크기를 갖는다고 가정할 수 있다.
따라서, 컨트롤러(130)는, 메모리 블록들(152, 154, 156) 중 첫 번째 메모리 블록(152)을 '특정 메모리 블록'으로 설정할 수 있다. 이와 같은 상태에서, 컨트롤러(130)에 포함된 트랜젝션 관리부(1300)는, 라이트 버퍼(1442)에 저장된 8개의 라이트 데이터들(WDATA)인 '0, 1, 2, A, B, C, D, 3'을 그대로 '특정 메모리 블록'으로 설정된 첫 번째 메모리 블록(152)의 첫 번째 페이지(P10) 및 두 번째 페이지(P11)에 포함된 8개의 섹터에 저장한다. 이때, 라이트 버퍼(1442)에 저장된 8개의 라이트 데이터들(WDATA)인 '0, 1, 2, A, B, C, D, 3' 중 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '0, 1, 2, 3'은, 그에 대응하는 트랜젝션정보(TRINFO)에 설정된 커밋정보(CMIF) 및 설정된 어보트정보(ABIF)가 포함되지 않기 때문에 제1 라이트 데이터들(TRAN_WDATA)만 선택하여 분리된 별도의 저장공간에 저장하지 않는다.
도 7은 전술한 도 5와 도 6a 내지 도 6d에서 설명한 동작에 따라 트랜젝션(transaction)으로 그룹화되는 다수의 라이트 데이터들을 비휘발성 메모리 장치에 저장한 후, 병합동작이 수행되는 방식을 설명하기 위해 도시한 블록다이어그램이다.
도 7을 참조하면, 전술한 도 5와 도 6a 내지 도 6d에서 설명한 동작에 따라 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)을 '제1 저장영역'에 저장하고, 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)을 '제2 저장영역'에 저장한 뒤, '제1 저장영역' 및 '제2 저장영역'에서 유효(valid)상태의 제1 라이트 데이터들(TRAN_WDATA) 및 제2 라이트 데이터들(NMAL_WDATA)을 비휘발성 메모리 장치(150)의 다른 저장영역으로 이동시키기 위한 병합동작을 수행할 때, '제1 저장영역'에 저장된 제1 라이트 데이터들(TRAN_WDATA) 각각이 모두 유효상태인지 여부를 확인하고, 확인결과에 따라 병합동작의 수행방식을 변경하는 것을 알 수 있다.
구체적으로, 도면에서와 같이 비휘발성 메모리 장치(150)의 메모리 블록들(152, 154, 156) 중 첫 번째 메모리 블록(152)이 '특정 메모리 블록'으로 선택되어, 첫 번째 메모리 블록(152)의 첫 번째 페이지(P10) 및 네 번째 페이지(P13) 각각이 '제1 저장영역'으로 설정되고, 첫 번째 메모리 블록(152)의 두 번째 페이지(P11)와 세 번째 페이지(P12)와 다섯 번째 페이지(P14) 및 여섯 번째 페이지(P15) 각각이 '제2 저장영역'으로 설정된 것을 알 수 있다.
이때, '제1 저장영역'으로 설정된 첫 번째 메모리 블록(152)의 첫 번째 페이지(P10)에 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '0, 1, 2, 3'이 저장되어 있다고 가정할 수 있다. 또한, '제1 저장영역'으로 설정된 첫 번째 메모리 블록(152)의 네 번째 페이지(P13)에 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '4, 5, 6, 7'이 저장되어 있는 상태라고 가정할 수 있다. 마찬가지로, '제2 저장영역'으로 설정된 첫 번째 메모리 블록(152)의 두 번째 페이지(P11)와 네 번째 페이지(P13)와 다섯 번째 페이지(P14) 및 여섯 번째 페이지(P15)에 제2 라이트 데이터들(NMAL_WDATA)인 'A, B, C, D, E, F, G, H, I, J, K, L, M, N, O, P'가 저장되어 있는 상태라고 가정할 수 있다.
이후, 메모리 시스템(110)이 동작하면서, 첫 번째 메모리 블록(152)에 저장된 일부 데이터들의 상태가 무효(INVALID)상태로 전환될 수 있다.
예컨대, 도면에서와 같이, 첫 번째 메모리 블록(152)의 두 번째 페이지(P11)의 네 번째 섹션(N4)에 저장된 데이터 'D'와, 세 번째 페이지(P12)의 두 번째와 세 번째 및 네 번째 섹션(N2, N3, N4)에 저장된 데이터 'F, G, H'와, 네 번째 페이지(P13)의 두 번째 및 세 번째 섹션(N2, N3)에 저장된 데이터 '5, 6'과, 다섯 번째 페이지(P14)의 두 번째 및 네 번째 섹션(N2, N4)에 저장된 데이터 'J, L', 및 여섯 번째 페이지(P15)의 두 번째 및 세 번째 섹션(N2, N3)에 저장된 데이터 'N, O'의 상태가 무효(INVALID)상태로 전환될 수 있다.
이와 같은 상태에서, 컨트롤러(130)는, 첫 번째 메모리 블록(152)을 병합동작을 위해 희생블록(VICTIM BLOCK)로 선택할 수 있다. 따라서, 컨트롤러(130)는, 첫 번째 메모리 블록(152)에 저장된 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 각각이 모두 유효한 상태인지를 확인하고, 확인결과에 따라 병합동작의 수행방식을 변경한다.
따라서, 컨트롤러(130)는, 병합동작을 수행하기 이전에 첫 번째 메모리 블록(152)에 저장된 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '1, 2, 3, 4' 각각이 모두 유효상태인지를 확인하고, 이어서, 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '4, 5, 6, 7' 각각이 모두 유효상태인지를 확인한다.
확인결과, 컨트롤러(130)는, 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '1, 2, 3, 4'는 모두 유효(valid)상태를 유지하는 반면, 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '4, 5, 6, 7' 중에서는 '5, 6'이 무효(INVALID)상태로 전환되고 '4, 7'만 유효상태를 유지하는 것을 알 수 있다. 즉, 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '1, 2, 3, 4'는 각각이 모두 유효상태이고, 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '4, 5, 6, 7'은 일부만 유효상태인 것을 알 수 있다.
따라서, 병합동작을 수행할 때, 컨트롤러(130)는, 먼저 모두 유효한 것으로 확인된 제1 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '1, 2, 3, 4'을 비휘발성 메모리 장치(150)의 '제3 저장영역', 예컨대, 비휘발성 메모리 장치(150)에 포함된 메모리 블록들(152, 154, 156) 중 두 번째 메모리 블록(154)의 첫 번째 페이지(P10)으로 이동시킨다. 이어서, 컨트롤러(130)는, 일부만 유효한 것으로 확인된 제2 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)인 '4, 5, 6, 7' 중 일부 유효한 데이터인 '4, 7', 및 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA) 중 유효한 데이터인 'A, B, C, E, I, K, M, P'를 비휘발성 메모리 장치(150)의 '제4 저장영역', 예컨대, 비휘발성 메모리 장치(150)에 포함된 메모리 블록들(152, 154, 156) 중 두 번째 메모리 블록(154)의 두 번째 페이지(P11)와 세 번째 페이지(P12) 및 네 번째 페이지(P13)으로 이동시킨다.
정리하면, 비휘발성 메모리 장치(150)의 '제1 저장영역'에는, 포함된 모든 데이터가 유효상태를 유지하는 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 및 포함된 데이터 중 일부만 유효한 상태를 유지하는 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이 섞여서 저장되어 있을 수 있다. 또한, 비휘발성 메모리 장치(150)의 '제2 저장영역'에는, 유효상태 또는 무효상태의 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)이 섞여서 저장되어 있을 수 있다.
이와 같은 상태에서 비휘발성 메모리 장치(150)의 '제1 저장영역' 및 '제2 저장영역'을 희생영역으로 선택하여 병합동작을 수행해야 하는 경우, 포함된 모든 데이터가 유효상태를 유지하는 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)을 먼저 선택하여 별도의 저장공간인 '제3 저장영역'으로 이동시키고, 이어서, 일부만 유효한 상태를 유지하는 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 중 유효한 데이터 및 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA) 중 유효한 데이터를 섞어서 '제4 저장영역'으로 이동시킨다. 따라서, 포함된 모든 데이터가 유효상태를 유지하는 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)의 경우, 병합동작이 수행된 이후에도 나머지 다른 데이터들과는 물리적으로 구분되는 저장공간에 모여서 저장될 수 있는 것을 알 수 있다.
참고로, 비휘발성 메모리 장치(150)의 '제2 저장영역'에는, 유효상태 또는 무효상태의 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)뿐만 아니라 트랜젝선으로 그룹화되었지만 커밋완료되지 않은 제1 라이트 데이터들(TRAN_WDATA)이 유효상태 또는 무효상태로서 더 저장될 수 있다. 하지만, 전술한 1312동작에서와 같이 '제2 저장영역'에 저장되는 시점에서 이미 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)과 구별하지 않고 섞어서 관리하는 것을 알 수 있다. 즉, 트랜젝선으로 그룹화되었지만 커밋완료되지 않은 제1 라이트 데이터들(TRAN_WDATA)이 비휘발성 메모리 장치(150)의 '제2 저장영역'에 저장되는 시점부터는 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA)과 구별하지 않고 동일한 형태로 관리된다.
그리고, 전술한 실시예에서 '병합동작'은, 가비지 컬렉션(garbage collection) 동작을 의미한다. 하지만, '병합동작'이 가비지 컬렉션 동작에만 한정되는 것은 아니며, 적어도 두 개 이상의 블록을 병합하는 동작, 예컨대, 리드 리클래임(read reclaim) 동작이나 웨어 레벨링(wear leveling) 동작 등도 얼마든지 '병합동작'에 포함될 수 있다.
도 8은 본 발명의 실시 예에 따른 메모리 시스템에서 트랜젝션(transaction)으로 그룹화되는 다수의 라이트 데이터들을 비휘발성 메모리 장치에 저장하는 동작을 설명하기 위해 도시한 순서도이다.
도 8을 참조하면, 전술한 도 5와 도 6a 내지 도 6d를 통해 설명한 본 발명의 실시 예에 따른 메모리 시스템(110)에서 트랜젝션(transaction)으로 그룹화되는 다수의 라이트 데이터들을 비휘발성 메모리 장치에 저장하는 동작의 순서를 알 수 있다.
먼저, 호스트(102)로부터 라이트 데이터들(WDATA)이 전달되어 라이트 버퍼(1442)에 저장된다(S10).
이후, 라이트 버퍼(1442)의 예정된 저장공간이 모두 사용되었는지 여부를 확인한다(S20). 이때, S20동작의 예시로서 휘발성 메모리 장치(144)에서 라이트 버퍼(1442)로서 할당된 저장공간을 모두 사용(full)하였는지 여부가 있을 수 있다.
S20동작에서 라이트 버퍼(1442)의 예정된 저장공간이 모두 사용되지 않은 경우(NO), 다시 S10동작을 수행한다.
S20동작에서 라이트 버퍼(1442)의 예정된 저장공간이 모두 사용된 경우(YES), 라이트 버퍼(1442)에 대해 플러시(flush)동작을 수행해야 한다. 이때, 라이트 버퍼(1442)에 대한 플러시동작을 수행하기 이전에 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 중 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이 존재하는지 여부를 확인한다(S30).
S30동작의 결과, 라이트 버퍼(1442)에 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이 존재하지 않는 경우(NO), 라이트 버퍼(1442)에 대해 플러시동작을 수행한다(S40). 즉, 라이트 버퍼(1442)에 저장된 모든 라이트 데이터들(WDATA)을 비휘발성 메모리 장치(150)에 저장한다.
S30동작의 결과, 라이트 버퍼(1442)에 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)이 존재하는 경우(YES), 라이트 버퍼(1442)에 저장되어 있는 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)의 상태가 어떤 상태인지를 확인한다(S50). 즉, S50동작을 통해 라이트 버퍼(1442)에 저장되어 있는 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)의 상태가 커밋이 완료된 상태(Commit)인지 아니면 어보트상태(Avort)인지 아니면 커밋이 완료되지 않은 상태(Continues)인지를 확인한다.
S50동작의 결과, S50동작을 통해 라이트 버퍼(1442)에 저장되어 있는 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 중 커밋완료된 상태의 제1 라이트 데이터들(TRAN_WDATA)이 포함된 경우(Commit), 제1 플러시동작(FLUSH1)을 통해 커밋이 완료된 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA, commit data)만 먼저 선택하여 비휘발성 메모리 장치(150)의 '제1 저장영역'에 저장한다(S70). S70동작이 수행되는 경우, S70동작에 이어서 라이트 버퍼(1442)에 저장된 나머지 데이터들, 즉, 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA, normal data) 및 트랜젝션으로 그룹화되었지만 커밋이 완료되지 않은 제1 라이트 데이터들(TRAN_WDATA, continues data)을 선택하여 비휘발성 메모리 장치(150)의 '제2 저장영역'에 저장한다(S60).
S50동작의 결과, S50동작을 통해 라이트 버퍼(1442)에 저장되어 있는 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA) 중 어보트상태의 제1 라이트 데이터들(TRAN_WDATA)이 포함된 경우(Abort), 플러시동작을 통해 라이트 버퍼(1442)에 저장된 라이트 데이터들(WDATA) 중 트랜젝션으로 그룹화되었지만 어보트상태인 제1 라이트 데이터들(TRAN_WDATA)를 제외한 나머지 데이터들, 즉, 즉, 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들(NMAL_WDATA, normal data) 및 트랜젝션으로 그룹화되었지만 커밋이 완료되지 않은 제1 라이트 데이터들(TRAN_WDATA, continues data)을 선택하여 비휘발성 메모리 장치(150)에 저장한다.
S50동작의 결과, S50동작을 통해 라이트 버퍼(1442)에 저장되어 있는 트랜젝션으로 그룹화된 제1 라이트 데이터들(TRAN_WDATA)에 커밋완료 상태의 제1 라이트 데이터들(TRAN_WDATA) 및 어보트상태의 제1 라이트 데이터들(TRAN_WDATA)이 모두 포함되어 있지 않고, 오직 커밋이 완료되지 않은 상태의 제1 라이트 데이터들(TRAN_WDATA)만 포함되는 경우(Continues), 라이트 버퍼(1442)에 대해 플러시동작을 수행한다(S40). 즉, 라이트 버퍼(1442)에 저장된 모든 라이트 데이터들(WDATA)을 비휘발성 메모리 장치(150)에 저장한다.
그러면 이하에서는, 도 9 내지 도 17을 참조하여, 본 발명의 실시 예에 따라 도 1 내지 도 8에서 설명한 메모리 장치(150) 및 컨트롤러(130)를 포함하는 메모리 시스템(110)이 적용된 데이터 처리 시스템 및 전자 기기들에 대해서 보다 구체적으로 설명하기로 한다.
도 9는 본 발명의 실시 예에 따른 메모리 시스템을 포함하는 데이터 처리 시스템의 다른 일 예를 개략적으로 도시한 도면이다. 여기서, 도 9는 본 발명의 실시 예에 따른 메모리 시스템이 적용된 메모리 카드 시스템을 개략적으로 도시한 도면이다.
도 9를 참조하면, 메모리 카드 시스템(6100)은, 메모리 컨트롤러(6120), 메모리 장치(6130), 및 커넥터(6110)를 포함한다.
보다 구체적으로 설명하면, 메모리 컨트롤러(6120)는, 비휘발성 메모리로 구현된 메모리 장치(6130)와 연결되며, 메모리 장치(6130)를 액세스하도록 구현된다. 예컨대, 메모리 컨트롤러(6120)는, 메모리 장치(6130)의 리드, 라이트, 이레이즈, 및 백그라운드(background) 동작 등을 제어하도록 구현된다. 그리고, 메모리 컨트롤러(6120)는, 메모리 장치(6130) 및 호스트(Host) 사이에 인터페이스를 제공하도록 구현되며, 메모리 장치(6130)를 제어하기 위한 펌웨어(firmware)를 구동하도록 구현된다. 즉, 메모리 컨트롤러(6120)는, 도 1에서 설명한 메모리 시스템(110)에서의 컨트롤러(130)에 대응되며, 메모리 장치(6130)는, 도 1에서 설명한 메모리 시스템(110)에서의 메모리 장치(150)에 대응될 수 있다.
그에 따라, 메모리 컨트롤러(6120)는, 램(RAM: Random Access Memory), 프로세싱 유닛(processing unit), 호스트 인터페이스(host interface), 메모리 인터페이스(memory interface), 에러 정정부와 같은 구성 요소들을 포함할 수 있다.
아울러, 메모리 컨트롤러(6120)는, 커넥터(6110)를 통해 외부 장치, 예컨대 도 1에서 설명한 호스트(102)와 통신할 수 있다. 예컨대, 메모리 컨트롤러(6120)는, 도 1에서 설명한 바와 같이, USB(Universal Serial Bus), MMC(multimedia card), eMMC(embeded MMC), PCI(peripheral component interconnection), PCIe(PCI express), ATA(Advanced Technology Attachment), Serial-ATA, Parallel-ATA, SCSI(small computer small interface), ESDI(enhanced small disk interface), IDE(Integrated Drive Electronics), 파이어와이어(Firewire), UFS(Universal Flash Storage), WIFI, Bluetooth 등과 같은 다양한 통신 규격들 중 적어도 하나를 통해 외부 장치와 통신하도록 구성될 수 있으며, 그에 따라 유선/무선 전자 기기들, 특히 모바일 전자 기기 등에 본 발명의 실시 예에 따른 메모리 시스템 및 데이터 처리 시스템이 적용될 수 있다.
그리고, 메모리 장치(6130)는, 비휘발성 메모리로 구현, 예컨대 EPROM(Electrically Erasable and Programmable ROM), 낸드 플래시 메모리, 노어 플래시 메모리, PRAM(Phase-change RAM), ReRAM(Resistive RAM), FRAM(Ferroelectric RAM), STT-MRAM(Spin-Torque Magnetic RAM) 등과 같은 다양한 비휘발성 메모리들로 구현될 수 있다.
아울러, 메모리 컨트롤러(6120) 및 메모리 장치(6130)는, 하나의 반도체 장치로 집적될 수 있으며, 일 예로 하나의 반도체 장치로 집적되어 솔리드 스테이트 드라이브(SSD: Solid State Drive)를 구성할 수 있으며, PC 카드(PCMCIA), 컴팩트 플래시 카드(CF), 스마트 미디어 카드(SM, SMC), 메모리 스틱, 멀티미디어 카드(MMC, RS-MMC, MMCmicro, eMMC), SD 카드(SD, miniSD, microSD, SDHC), 유니버설 플래시 기억장치(UFS) 등과 같은 메모리 카드를 구성할 수 있다.
도 10은 본 발명의 실시 예에 따른 메모리 시스템을 포함하는 데이터 처리 시스템의 다른 일 예를 개략적으로 도시한 도면이다.
도 10을 참조하면, 데이터 처리 시스템(6200)은, 적어도 하나의 비휘발성 메모리로 구현된 메모리 장치(6230), 및 메모리 장치(6230)를 제어하는 메모리 컨트롤러(6220)를 포함한다. 여기서, 도 10에 도시한 데이터 처리 시스템(6200)은, 도 1에서 설명한 바와 같이, 메모리 카드(CF, SD, microSD, 등), USB 저장 장치 등과 같은 저장 매체가 될 수 있으며, 메모리 장치(6230)는, 도 1에서 설명한 메모리 시스템(110)에서의 메모리 장치(150)에 대응되고, 메모리 컨트롤러(6220)는, 도 1에서 설명한 메모리 시스템(110)에서의 컨트롤러(130)에 대응될 수 있다.
그리고, 메모리 컨트롤러(6220)는, 호스트(6210)의 요청에 응답하여 메모리 장치(6230)에 대한 리드, 라이트, 이레이즈 동작 등을 제어하며, 메모리 컨트롤러(6220)는 적어도 하나의 CPU(6221), 버퍼 메모리, 예컨대 RAM(6222), ECC 회로(6223), 호스트 인터페이스(6224), 및 메모리 인터페이스, 예컨대 NVM 인터페이스(6225)를 포함한다.
여기서, CPU(6221)는, 메모리 장치(6230)에 대한 전반적인 동작, 예컨대 읽기, 쓰기, 파일 시스템 관리, 배드 페이지 관리 등)을 제어할 수 있다. 그리고, RAM(6222)는, CPU(6221)의 제어에 따라 동작하며, 워크 메모리(work memory), 버퍼 메모리(buffer memory), 캐시 메모리(cache memory) 등으로 사용될 수 있다. 여기서, RAM(6222)이 워크 메모리로 사용되는 경우에, CPU(6221)에서 처리된 데이터가 임시 저장되며, RAM(6222)이 버퍼 메모리로 사용되는 경우에는, 호스트(6210)에서 메모리 장치(6230)로 또는 메모리 장치(6230)에서 호스트(6210)로 전송되는 데이터의 버퍼링을 위해 사용되며, RAM(6222)이 캐시 메모리로 사용되는 경우에는 저속의 메모리 장치(6230)가 고속으로 동작하도록 사용될 수 있다.
아울러, ECC 회로(6223)는, 도 1에서 설명한 컨트롤러(130)의 ECC 유닛(138)에 대응하며, 도 1에서 설명한 바와 같이, 메모리 장치(6230)로부터 수신된 데이터의 페일 비트(fail bit) 또는 에러 비트(error bit)를 정정하기 위한 에러 정정 코드(ECC: Error Correction Code)를 생성한다. 또한, ECC 회로(6223)는, 메모리 장치(6230)로 제공되는 데이터의 에러 정정 인코딩을 수행하여, 패리티(parity) 비트가 부가된 데이터를 형성한다. 여기서, 패리티 비트는, 메모리 장치(6230)에 저장될 수 있다. 또한, ECC 회로(6223)는, 메모리 장치(6230)로부터 출력된 데이터에 대하여 에러 정정 디코딩을 수행할 수 있으며, 이때 ECC 회로(6223)는 패리티(parity)를 사용하여 에러를 정정할 수 있다. 예컨대, ECC 회로(6223)는, 도 1에서 설명한 바와 같이, LDPC code, BCH code, turbo code, 리드-솔로몬 코드, convolution code, RSC, TCM, BCM 등의 다양한 코디드 모듈레이션(coded modulation)을 사용하여 에러를 정정할 수 있다.
그리고, 메모리 컨트롤러(6220)는, 호스트 인터페이스(6224)를 통해 호스트(6210)와 데이터 등을 송수신하며, NVM 인터페이스(6225)를 통해 메모리 장치(6230)와 데이터 등을 송수신한다. 여기서, 호스트 인터페이스(6224)는, PATA 버스, SATA 버스, SCSI, USB, PCIe, 낸드 인터페이스 등을 통해 호스트(6210)와 연결될 수 있다. 또한, 메모리 컨트롤러(6220)는, 무선 통신 기능, 모바일 통신 규격으로 WiFi 또는 LTE(Long Term Evolution) 등이 구현되어, 외부 장치, 예컨대 호스트(6210) 또는 호스트(6210) 이외의 다른 외부 장치와 연결된 후, 데이터 등을 송수신할 수 있으며, 특히 다양한 통신 규격들 중 적어도 하나를 통해 외부 장치와 통신하도록 구성됨에 따라, 유선/무선 전자 기기들, 특히 모바일 전자 기기 등에 본 발명의 실시 예에 따른 메모리 시스템 및 데이터 처리 시스템이 적용될 수 있다.
도 11은 본 발명의 실시 예에 따른 메모리 시스템을 포함하는 데이터 처리 시스템의 다른 일 예를 개략적으로 도시한 도면이다. 여기서, 도 11은 본 발명의 실시 예에 따른 메모리 시스템이 적용된 솔리드 스테이트 드라이브(SSD: Solid State Drive)를 개략적으로 도시한 도면이다.
도 11을 참조하면, SSD(6300)는, 복수의 비휘발성 메모리들을 포함하는 메모리 장치(6340) 및 컨트롤러(6320)를 포함한다. 여기서, 컨트롤러(6320)는, 도 1에서 설명한 메모리 시스템(110)에서의 컨트롤러(130)에 대응되며, 메모리 장치(6340)는, 도 1에서 설명한 메모리 시스템(110)에서의 메모리 장치(150)에 대응될 수 있다.
보다 구체적으로 설명하면, 컨트롤러(6320)는, 복수의 채널들(CH1, CH2, CH3, …, CHi)을 통해 메모리 장치(6340)와 연결된다. 그리고, 컨트롤러(6320)는, 적어도 하나의 프로세서(6321), 버퍼 메모리(6325), ECC 회로(6322), 호스트 인터페이스(6324), 및 메모리 인터페이스, 예컨대 비휘발성 메모리 인터페이스(6326)를 포함한다.
여기서, 버퍼 메모리(6325)는, 호스트(6310)로부터 수신된 데이터 또는 메모리 장치(6340)에 포함된 복수의 플래시 메모리들(NVMs)로부터 수신된 데이터를 임시 저장하거나, 복수의 플래시 메모리들(NVMs)의 메타 데이터, 예컨대 매핑 테이블을 포함하는 맵 데이터를 임시 저장한다. 또한, 버퍼 메모리(6325)는, DRAM, SDRAM, DDR SDRAM, LPDDR SDRAM, GRAM 등과 같은 휘발성 메모리 또는 FRAM, ReRAM, STT-MRAM, PRAM 등과 같은 비휘발성 메모리들로 구현될 수 있으며, 도 11에서는 설명의 편의를 위해 컨트롤러(6320) 내부에 존재하지만, 컨트롤러(6320) 외부에도 존재할 수 있다.
그리고, ECC 회로(6322)는, 프로그램 동작에서 메모리 장치(6340)로 프로그램될 데이터의 에러 정정 코드 값을 계산하고, 리드 동작에서 메모리 장치(6340)로부터 리드된 데이터를 에러 정정 코드 값에 근거로 하여 에러 정정 동작을 수행하며, 페일된 데이터의 복구 동작에서 메모리 장치(6340)로부터 복구된 데이터의 에러 정정 동작을 수행한다.
또한, 호스트 인터페이스(6324)는, 외부의 장치, 예컨대 호스트(6310)와 인터페이스 기능을 제공하며, 비휘발성 메모리 인터페이스(6326)는, 복수의 채널들을 통해 연결된 메모리 장치(6340)와 인터페이스 기능을 제공한다.
아울러, 도 1에서 설명한 메모리 시스템(110)이 적용된 SSD(6300)는, 복수개가 적용되어 데이터 처리 시스템, 예컨대 RAID(Redundant Array of Independent Disks) 시스템을 구현할 수 있으며, 이때 RAID 시스템에는, 복수의 SSD(6300)들과, 복수의 SSD(6300)들을 제어하는 RAID 컨트롤러가 포함될 수 있다. 여기서, RAID 컨트롤러는, 호스트(6310)로부터 라이트 커맨드를 수신하여, 프로그램 동작을 수행할 경우, 라이트 커맨드에 해당하는 데이터를, 복수의 RAID 레벨들, 즉 복수의 SSD(6300)들에서 호스트(6310)로부터 수신된 라이트 커맨드의 RAID 레벨 정보에 상응하여, 적어도 하나의 메모리 시스템, 다시 말해 SSD(6300)을 선택한 후, 선택한 SSD(6300)로 출력할 수 있다. 또한, RAID 컨트롤러는, 호스트(6310)로부터 리드 커맨드를 수신하여 리드 동작을 수행할 경우, 복수의 RAID 레벨들, 즉 복수의 SSD(6300)들에서 호스트(6310)로부터 수신된 리드 커맨드의 RAID 레벨 정보에 상응하여, 적어도 하나의 메모리 시스템, 다시 말해 SSD(6300)을 선택한 후, 선택한 SSD(6300)로부터 데이터를 호스트(6310)로 제공할 수 있다.
도 12는 본 발명의 실시 예에 따른 메모리 시스템을 포함하는 데이터 처리 시스템의 다른 일 예를 개략적으로 도시한 도면이다. 여기서, 도 12는 본 발명의 실시 예에 따른 메모리 시스템이 적용된 eMMC(embedded multimedia card)를 개략적으로 도시한 도면이다.
도 12를 참조하면, eMMC(6400)는, 적어도 하나의 낸드 플래시 메모리로 구현된 메모리 장치(6440), 및 컨트롤러(6430)를 포함한다. 여기서, 컨트롤러(6430)는, 도 1에서 설명한 메모리 시스템(110)에서의 컨트롤러(130)에 대응되며, 메모리 장치(6440)는, 도 1에서 설명한 메모리 시스템(110)에서의 메모리 장치(150)에 대응될 수 있다.
보다 구체적으로 설명하면, 컨트롤러(6430)는, 복수의 채널들을 통해, 메모리 장치(2100)와 연결된다. 그리고, 컨트롤러(6430)는, 적어도 하나의 코어(6432), 호스트 인터페이스(6431), 및 메모리 인터페이스, 예컨대 낸드 인터페이스(6433)를 포함한다.
여기서, 코어(6432)는, eMMC(6400)의 전반적인 동작을 제어하며, 호스트 인터페이스(6431)는, 컨트롤러(6430)와 호스트(6410) 간의 인터페이스 기능을 제공하며, 낸드 인터페이스(6433)는, 메모리 장치(6440)와 컨트롤러(6430) 간의 인터페이스 기능을 제공한다. 예컨대, 호스트 인터페이스(6431)는, 도 1에서 설명한 바와 같이, 병렬 인터페이스, 일 예로 MMC 인터페이스가 될 수 있으며, 아울러 직렬 인터페이스, 일 예로 UHS((Ultra High Speed)-Ⅰ/UHS-Ⅱ, UFS 인터페이스가 될 수 있다.
도 13 내지 도 16은 본 발명의 실시 예에 따른 메모리 시스템을 포함하는 데이터 처리 시스템의 다른 일 예를 개략적으로 도시한 도면이다. 여기서, 도 13 내지 도 16은 본 발명의 실시 예에 따른 메모리 시스템이 적용된 UFS(Universal Flash Storage)를 개략적으로 도시한 도면이다.
도 13 내지 도 16을 참조하면, 각각의 UFS 시스템들(6500,6600,6700,6800)은, 호스트들(6510,6610,6710,6810), UFS 장치들(6520,6620,6720,6820), 및 UFS 카드들(6530,6630,6730,6830)을 각각 포함할 수 있다. 여기서, 각각의 호스트(6510,6610,6710,6810)은, 유선/무선 전자 기기들, 특히 모바일 전자 기기 등의 어플리케이션 프로세서가 될 수 있으며, 또한 각각의 UFS 장치들(6520,6620,6720,6820)은, 임베디드 UFS(Embedded UFS) 장치들이 되고, 아울러 각각의 UFS 카드들(6530,6630,6730,6830)은, 외부 임베디드 UFS(External Embedded UFS) 장치 또는 리무벌 UFS 카드(Removable UFS Card)가 될 수 있다.
또한, 각 UFS 시스템들(6500,6600,6700,6800)에서, 각각의 호스트들(6510,6610,6710,6810), UFS 장치들(6520,6620,6720,6820), 및 UFS 카드들(6530,6630,6730,6830) 간은, 각각 UFS 프로토콜을 통해 외부의 장치들, 예컨대 유선/무선 전자 기기들, 특히 모바일 전자 기기 등과 통신할 수 있으며, UFS 장치들(6520,6620,6720,6820)과 UFS 카드들(6530,6630,6730,6830)은, 도 1에서 설명한 메모리 시스템(110)으로 구현될 수 있다. 예컨대, 각 UFS 시스템들(6500,6600,6700,6800)에서, UFS 장치들(6520,6620,6720,6820)은, 도 10 내지 도 12에서 설명한 데이터 처리 시스템(6200), SSD(6300), 또는 eMMC(6400) 형태로 구현될 수 있으며, UFS 카드들(6530,6630,6730,6830)은, 도 9에서 설명한 메모리 카드 시스템(6100) 형태로 구현될 수 있다.
아울러, 각 UFS 시스템들(6500,6600,6700,6800)에서, 각각의 호스트들(6510,6610,6710,6810), UFS 장치들(6520,6620,6720,6820), 및 UFS 카드들(6530,6630,6730,6830) 간은, UFS(Universal Flash Storage) 인터페이스, 예컨대 MIPI(Mobile Industry Processor Interface)에서의 MIPI M-PHY 및 MIPI UniPro(Unified Protocol)을 통해 통신을 수행할 수 있으며, 아울러 UFS 장치들(6520,6620,6720,6820)과 UFS 카드들(6530,6630,6730,6830) 간은, UFS 프로토콜이 아닌 다른 프로토콜을 통해 통신할 수 있으며, 예컨대 다양한 카드 프로토콜, 일 예로 UFDs, MMC, SD(secure digital), mini SD, Micro SD 등을 통해 통신할 수 있다.
그리고, 도 13에 도시한 UFS 시스템(6500)에서, 호스트(6510), UFS 장치(6520), 및 UFS 카드(6530)에는, UniPro이 각각 존재하며, 호스트(6510)는, UFS 장치(6520) 및 UFS 카드(6530)와 각각 통신을 수행하기 위해, 스위칭(swtiching) 동작을 수행하며, 특히 호스트(6510)는, UniPro에서의 링크 레이어(Link Layer) 스위칭, 예컨대 L3 스위칭을 통해, UFS 장치(6520)와 통신을 수행하거나 또는 UFS 카드(6530)와 통신을 수행한다. 이때, UFS 장치(6520)와 UFS 카드(6530) 간은, 호스트(6510)의 UniPro에서 링크 레이어 스위칭을 통해, 통신을 수행할 수도 있다. 여기서, 본 발명의 실시 예에서는, 설명의 편의를 위해, 호스트(6510)에 각각 하나의 UFS 장치(6520) 및 UFS 카드(6530)가 연결되는 것을 일 예로 하여 설명하였지만, 복수의 UFS 장치들과 UFS 카드들이, 호스트(6410)에 병렬 형태 또는 스타 형태로 연결될 수도 있으며, 또한 복수의 UFS 카드들이, UFS 장치(6520)에, 병렬 형태 또는 스타 형태로 연결되거나 직렬 형태 또는 체인 형태로 연결될 수도 있다.
또한, 도 14에 도시한 UFS 시스템(6600)에서, 호스트(6610), UFS 장치(6620), 및 UFS 카드(6630)에는, UniPro이 각각 존재하며, 스위칭 동작을 수행하는 스위칭 모듈(6640), 특히 UniPro에서의 링크 레이어 스위칭, 예컨대 L3 스위칭 동작을 수행하는 스위칭 모듈(6640)을 통해, 호스트(6610)는, UFS 장치(6620)와 통신을 수행하거나 또는 UFS 카드(6630)와 통신을 수행한다. 이때, UFS 장치(6520)와 UFS 카드(6530) 간은, 스위칭 모듈(6640)의 UniPro에서 링크 레이어 스위칭을 통해, 통신을 수행할 수도 있다. 여기서, 본 발명의 실시 예에서는, 설명의 편의를 위해, 스위칭 모듈(6640)에 각각 하나의 UFS 장치(6620) 및 UFS 카드(6630)가 연결되는 것을 일 예로 하여 설명하였지만, 복수의 UFS 장치들과 UFS 카드들이, 스위칭 모듈(6640)에 병렬 형태 또는 스타 형태로 연결될 수도 있으며, 또한 복수의 UFS 카드들이, UFS 장치(6620)에, 병렬 형태 또는 스타 형태로 연결되거나 직렬 형태 또는 체인 형태로 연결될 수도 있다.
아울러, 도 15에 도시한 UFS 시스템(6700)에서, 호스트(6710), UFS 장치(6720), 및 UFS 카드(6730)에는, UniPro이 각각 존재하며, 스위칭 동작을 수행하는 스위칭 모듈(6740), 특히 UniPro에서의 링크 레이어 스위칭, 예컨대 L3 스위칭 동작을 수행하는 스위칭 모듈(6740)을 통해, 호스트(6710)는, UFS 장치(6720)와 통신을 수행하거나 또는 UFS 카드(6730)와 통신을 수행한다. 이때, UFS 장치(6720)와 UFS 카드(6730) 간은, 스위칭 모듈(6740)의 UniPro에서 링크 레이어 스위칭을 통해, 통신을 수행할 수도 있으며, 스위칭 모듈(6740)은, UFS 장치(6720)의 내부 또는 외부에서 UFS 장치(6720)와 하나의 모듈로 구현될 수 있다. 여기서, 본 발명의 실시 예에서는, 설명의 편의를 위해, 스위칭 모듈(6740)에 각각 하나의 UFS 장치(6620) 및 UFS 카드(6630)가 연결되는 것을 일 예로 하여 설명하였지만, 스위칭 모듈(6740)과 UFS 장치(6720)가 각각 구현된 복수의 모듈들이, 호스트(6710)에 병렬 형태 또는 스타 형태로 연결되거나, 각각의 모듈들 간이 직렬 형태 또는 체인 형태로 연결될 수도 있으며, 또한 복수의 UFS 카드들이 스위칭 모듈(6740)에 병렬 형태 또는 스타 형태로 연결될 수도 있다.
그리고, 도 16에 도시한 UFS 시스템(6800)에서, 호스트(6810), UFS 장치(6820), 및 UFS 카드(6830)에는, M-PHY 및 UniPro이 각각 존재하며, UFS 장치(6820)는, 호스트(6810) 및 UFS 카드(6830)와 각각 통신을 수행하기 위해, 스위칭 동작을 수행하며, 특히 UFS 장치(6820)는, 호스트(6810)와의 통신을 위한 M-PHY 및 UniPro 모듈과, UFS 카드(6830)와의 통신을 위한 M-PHY 및 UniPro 모듈 간, 스위칭, 예컨대 타겟(Target) ID(identifier) 스위칭을 통해, 호스트(6810)와 통신을 수행하거나 또는 UFS 카드(6830)와 통신을 수행한다. 이때, 호스트(6810)와 UFS 카드(6530) 간은, UFS 장치(6820)의 M-PHY 및 UniPro 모듈 간 타겟 ID 스위칭을 통해, 통신을 수행할 수도 있다. 여기서, 본 발명의 실시 예에서는, 설명의 편의를 위해, 호스트(6810)에 하나의 UFS 장치(6820)가 연결되고, 또한 하나의 UFS 장치(6820)에 하나의 UFS 카드(6830)가 연결되는 것을 일 예로 하여 설명하였지만, 호스트(6810)에 복수의 UFS 장치들이 병렬 형태 또는 스타 형태로 연결되거나 직렬 형태 또는 체인 형태로 연결될 수도 있으며, 하나의 UFS 장치(6820)에 복수의 UFS 카드들이 병렬 형태 또는 스타 형태로 연결되거나 직렬 형태 또는 체인 형태로 연결될 수도 있다.
도 17은 본 발명의 실시 예에 따른 메모리 시스템을 포함하는 데이터 처리 시스템의 또 다른 일 예를 개략적으로 도시한 도면이다. 여기서, 도 17은 본 발명에 따른 메모리 시스템이 적용된 사용자 시스템을 개략적으로 도시한 도면이다.
도 17을 참조하면, 사용자 시스템(6900)은, 애플리케이션 프로세서(6930), 메모리 모듈(6920), 네트워크 모듈(6940), 스토리지 모듈(6950), 및 사용자 인터페이스(6910)를 포함한다.
보다 구체적으로 설명하면, 애플리케이션 프로세서(6930)는, 사용자 시스템(6900)에 포함된 구성 요소들, 운영 시스템(OS: Operating System)을 구동시키며, 일 예로 사용자 시스템(6900)에 포함된 구성 요소들을 제어하는 컨트롤러들, 인터페이스들, 그래픽 엔진 등을 포함할 수 있다. 여기서, 애플리케이션 프로세서(6930)는 시스템-온-칩(SoC: System-on-Chip)으로 제공될 수 있다.
그리고, 메모리 모듈(6920)은, 사용자 시스템(6900)의 메인 메모리, 동작 메모리, 버퍼 메모리, 또는 캐시 메모리로 동작할 수 있다. 여기서, 메모리 모듈(6920)은, DRAM, SDRAM, DDR SDRAM, DDR2 SDRAM, DDR3 SDRAM, LPDDR SDARM, LPDDR3 SDRAM, LPDDR3 SDRAM 등과 같은 휘발성 랜덤 액세스 메모리 또는 PRAM, ReRAM, MRAM, FRAM 등과 같은 비휘발성 랜덤 액세스 메모리를 포함할 수 있다. 예컨대, 애플리케이션 프로세서(6930) 및 메모리 모듈(6920)은, POP(Package on Package)를 기반으로 패키지화되어 실장될 수 있다.
또한, 네트워크 모듈(6940)은, 외부 장치들과 통신을 수행할 수 있다. 예를 들어, 네트워크 모듈(6940)은, 유선 통신을 지원할뿐만 아니라, CDMA(Code Division Multiple Access), GSM(Global System for Mobile communication), WCDMA(wideband CDMA), CDMA-2000, TDMA(Time Dvision Multiple Access), LTE(Long Term Evolution), Wimax, WLAN, UWB, 블루투스, WI-DI 등과 같은 다양한 무선 통신을 지원함으로써, 유선/무선 전자 기기들, 특히 모바일 전자 기기 등과 통신을 수행할 수 있으며, 그에 따라 본 발명의 실시 예에 따른 메모리 시스템 및 데이터 처리 시스템이 유선/무선 전자 기기들에 적용될 수 있다. 여기서, 네트워크 모듈(6940)은, 애플리케이션 프로세서(6930)에 포함될 수 있다.
아울러, 스토리지 모듈(6950)은, 데이터를 저장, 예컨대 애플리케이션 프로세서(6930)로부터 수신한 데이터를 저장한 후, 스토리지 모듈(6950)에 저장된 데이터를 애플리케이션 프로세서(6930)로 전송할 수 있다. 여기서, 스토리지 모듈(6950)은, PRAM(Phasechange RAM), MRAM(Magnetic RAM), RRAM(Resistive RAM), NAND flash, NOR flash, 3차원 구조의 NAND 플래시 등과 같은 비휘발성 메모리 등으로 구현될 수 있으며, 또한 사용자 시스템(6900)의 메모리 카드, 외장형 드라이브 등과 같은 탈착식 저장 매체(removable drive)로 제공될 수 있다. 즉, 스토리지 모듈(6950)은, 도 1에서 설명한 메모리 시스템(110)에 대응될 수 있으며, 아울러 도 11 내지 도 16에서 설명한 SSD, eMMC, UFS로 구현될 수도 있다.
그리고, 사용자 인터페이스(6910)는, 애플리케이션 프로세서(6930)에 데이터 또는 명령어를 입력하거나 또는 외부 장치로 데이터를 출력하는 인터페이스들을 포함할 수 있다. 예컨대, 사용자 인터페이스(6910)는, 키보드, 키패드, 버튼, 터치 패널, 터치 스크린, 터치 패드, 터치 볼, 카메라, 마이크, 자이로스코프 센서, 진동 센서, 압전 소자 등과 같은 사용자 입력 인터페이스들을 포함할 수 있으며, 아울러 LCD(Liquid Crystal Display), OLED(Organic Light Emitting Diode) 표시 장치, AMOLED(Active Matrix OLED) 표시 장치, LED, 스피커, 모터 등과 같은 사용자 출력 인터페이스들을 포함할 수 있다.
또한, 본 발명의 실시 예에 따라 도 1에서 설명한 메모리 시스템(110)이, 사용자 시스템(6900)의 모바일 전자 기기에 적용될 경우, 어플리케이션 프로세서(6930)는, 모바일 전자 기기의 전반적인 동작을 제어하며, 네트워크 모듈(6940)은, 통신 모듈로서, 전술한 바와 같이 외부 장치와의 유선/무선 통신을 제어한다. 아울러, 사용자 인터페이스(6910)는, 모바일 전자 기기의 디스플레이/터치 모듈로 어플리케이션 프로세서(6930)에서 처리된 데이터를 디스플레이하거나, 터치 패널로부터 데이터를 입력 받도록 지원한다.
한편, 본 발명의 상세한 설명에서는 구체적인 실시 예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 물론이다. 그러므로, 본 발명의 범위는 설명된 실시 예에 국한되어 정해져서는 안되며 후술하는 특허청구의 범위뿐만 아니라 이 특허청구의 범위와 균등한 것들에 의해 정해져야 한다.

Claims (20)

  1. 비휘발성 메모리 장치;
    호스트로부터 입력된 다수의 라이트 데이터들을 임시로 저장하기 위한 라이트 버퍼; 및
    트랜젝션(transaction)으로 그룹화된 제1 라이트 데이터들 및 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들이 상기 호스트로부터의 입력순서에 따라 섞여서 상기 라이트 버퍼에 저장된 경우, 상기 라이트 버퍼에 대한 플러시(flush)동작을 수행하는 시점에서 상기 제1 라이트 데이터들에 대한 커밋(commit)여부를 확인하고, 확인결과에 따라 상기 플러시동작을 겹쳐지지 않고 연속된 제1 및 제2 플러시동작으로 분리하여 수행하는 컨트롤러를 포함하며,
    상기 컨트롤러는,
    상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중, 상기 제1 플러시동작에서 커밋이 완료된 상기 제1 라이트 데이터들을 선택하여 상기 비휘발성 메모리 장치의 제1 저장영역에 저장하고, 상기 제2 플러시동작에서 커밋이 완료되지 않은 상기 제1 라이트 데이터들 및 상기 제2 라이트 데이터들을 선택하여 상기 비휘발성 메모리 장치의 제2 저장영역에 저장하는 메모리 시스템.
  2. 제1항에 있어서,
    상기 컨트롤러는, 상기 라이트 데이터들 각각에 대응하는 다수의 라이트 커맨드들을 상기 호스트로부터 입력받으며,
    상기 라이트 커맨드들 각각에는, 그에 대응하는 상기 라이트 데이터들 각각의 트랜젝션정보가 포함되고,
    상기 라이트 데이터들 각각의 트랜젝션정보에는, 트랜젝션 아이디(IDentify)정보와, 커밋(commit)정보, 및 어보트(abort)정보가 포함되는 메모리 시스템.
  3. 제2항에 있어서,
    상기 컨트롤러는,
    상기 라이트 데이터들 각각의 트랜젝션정보 중 트랜젝션 아이디(IDentity)정보를 확인하여,
    트랜젝션 아이디정보가 설정되어 있지 않은 상기 라이트 데이터들을 상기 제2 라이트 데이터들로 구분하고,
    트랜젝션 아이디정보가 특정값으로 설정된 상기 라이트 데이터들을 상기 제1 라이트 데이터들로 구분하는 메모리 시스템.
  4. 제3항에 있어서,
    상기 컨트롤러는,
    상기 라이트 버퍼의 예정된 저장공간이 모두 사용된 것에 응답하여 상기 플러시동작을 수행하며,
    상기 플러시동작을 수행하는 시점에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 커밋(commit)정보가 포함된 것으로 확인되는 경우,
    상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중, 상기 제1 플러시동작에서 커밋이 완료된 상기 제1 라이트 데이터들을 선택하여 상기 제1 저장영역에 저장하고, 상기 제2 플러시동작에서 커밋이 완료되지 않은 상기 제1 라이트 데이터들 및 상기 제2 라이트 데이터들을 선택하여 상기 제2 저장영역에 저장하는 메모리 시스템.
  5. 제4항에 있어서,
    상기 컨트롤러는,
    상기 플러시동작을 수행하는 시점에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 커밋(commit)정보가 포함되지 않은 것으로 확인되는 경우, 상기 플러시동작에서 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중 커밋이 완료되지 않은 상기 제1 라이트 데이터들 및 상기 제2 라이트 데이터들을 선택하여 상기 비휘발성 메모리 장치에 프로그램하는 메모리 시스템.
  6. 제5항에 있어서,
    상기 컨트롤러는,
    상기 플러시동작을 수행하는 시점에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 어보트(abort)정보가 포함된 것으로 확인된 경우, 상기 플러시동작에서도 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중 어보트된 상기 제1 라이트 데이터들을 상기 비휘발성 메모리 장치에 프로그램하지 않는 메모리 시스템.
  7. 제1항에 있어서,
    상기 비휘발성 메모리 장치는, 다수의 메모리 블록(memory block)들을 포함하고, 상기 메모리 블록들 각각은 다수의 페이지(page)들을 각각 포함하며, 상기 라이트 데이터들 각각이 적어도 하나의 페이지에 대응하는 크기로 설정되는 경우,
    상기 컨트롤러는, 상기 메모리 블록들 중 한 번의 리드동작을 위해 동시 또는 연속으로 액세스되는 적어도 하나의 특정 메모리 블록을 상기 제1 저장영역으로 설정하고, 상기 메모리 블록들에서 상기 특정 메모리 블록을 제외한 나머지 중 적어도 하나의 메모리 블록을 상기 제2 저장영역으로 설정하는 메모리 시스템.
  8. 제1항에 있어서,
    상기 비휘발성 메모리 장치는, 다수의 메모리 블록(memory block)들을 포함하며, 상기 메모리 블록들 각각은 다수의 페이지(page)들을 각각 포함하고, 상기 페이지들 각각은 다수의 섹션(section)들을 각각 포함하며, 상기 라이트 데이터들 각각이 적어도 하나의 섹션에 대응하는 크기로 설정되는 경우,
    상기 컨트롤러는, 상기 메모리 블록들 중 한 번의 리드동작을 위해 동시 또는 연속으로 액세스되는 적어도 하나의 특정 메모리 블록에 포함된 적어도 하나의 특정 페이지를 상기 제1 저장영역으로 설정하고, 상기 특정 메모리 블록에서 상기 특정 페이지를 제외한 나머지 중 적어도 하나의 페이지를 상기 제2 저장영역으로 설정하는 메모리 시스템.
  9. 제3항에 있어서,
    상기 컨트롤러는,
    상기 제1 및 제2 플러시동작을 통해 상기 제1 및 제2 저장영역에 상기 제1 및 제2 라이트 데이터들이 저장된 뒤, 상기 제1 및 제2 저장영역에서 유효한(valid) 상태의 상기 제1 및 제2 라이트 데이터들을 상기 비휘발성 메모리 장치의 다른 저장영역으로 이동시키기 위한 병합동작을 수행할 때,
    상기 제1 저장영역에 저장된 상기 제1 라이트 데이터들 각각이 모두 유효한 상태인지 여부를 확인하고, 확인결과에 따라 상기 병합동작의 수행방식을 변경하는 메모리 시스템.
  10. 제9항에 있어서,
    상기 컨트롤러는,
    트랜젝션 아이디정보가 제1값으로 설정된 상기 제1 라이트 데이터들 및 제2값으로 설정된 상기 제1 라이트 데이터들이 상기 제1 저장영역에 저장된 이후, 상기 병합동작을 수행할 때,
    트랜젝션 아이디정보가 제1값으로 설정된 상기 제1 라이트 데이터들 각각이 모두 유효한 것으로 확인되고, 트랜젝션 아이디정보가 제2값으로 설정된 상기 제1 라이트 데이터들 중 일부만 유효한 것으로 확인되는 경우,
    트랜젝션 아이디정보가 제1값으로 설정된 상기 제1 라이트 데이터들을 상기 비휘발성 메모리 장치의 제3 저장영역으로 이동시키고, 이어서 트랜젝션 아이디정보가 제2값으로 설정된 상기 제1 라이트 데이터들 중 유효한 데이터 및 상기 제2 라이트 데이터들 중 유효한 데이터를 상기 비휘발성 메모리 장치의 제4 저장영역으로 이동시키는 메모리 시스템.
  11. 비휘발성 메모리 장치 및 호스트로부터 입력된 다수의 라이트 데이터들을 임시로 저장하기 위한 라이트 버퍼를 포함하는 메모리 시스템의 동작방법에 있어서,
    트랜젝션(transaction)으로 그룹화된 제1 라이트 데이터들 및 트랜젝션으로 그룹화되지 않은 제2 라이트 데이터들이 상기 호스트로부터의 입력순서에 따라 섞여서 상기 라이트 버퍼에 저장되는 저장단계;
    상기 라이트 버퍼에 대한 플러시(flush)동작을 수행하는 시점에서 상기 제1 라이트 데이터들에 대한 커밋(commit)여부를 확인하는 확인단계; 및
    상기 확인단계에서 상기 제1 라이트 데이터들에 대한 커밋여부가 확인되는 경우, 상기 라이트 버퍼에 대한 플러시 동작을 겹쳐지지 않고 연속된 제1 및 제2 플러시동작으로 분리한 뒤, 상기 제1 플러시동작에서 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중 커밋이 완료된 상기 제1 라이트 데이터들을 선택하여 상기 비휘발성 메모리 장치의 제1 저장영역에 저장하고, 상기 제2 플러시동작에서 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중 커밋이 완료되지 않은 상기 제1 라이트 데이터들 및 상기 제2 라이트 데이터들을 선택하여 상기 비휘발성 메모리 장치의 제2 저장영역에 저장하는 분리저장단계를 포함하는 메모리 시스템의 동작방법.
  12. 제11항에 있어서,
    상기 라이트 데이터들 각각에 대응하는 다수의 라이트 커맨드들을 상기 호스트로부터 입력받는 단계를 더 포함하며,
    상기 라이트 커맨드들 각각에는, 그에 대응하는 상기 라이트 데이터들 각각의 트랜젝션정보가 포함되고,
    상기 라이트 데이터들 각각의 트랜젝션정보에는, 트랜젝션 아이디(IDentify)정보와, 커밋(commit)정보, 및 어보트(abort)정보가 포함되는 메모리 시스템의 동작방법.
  13. 제12항에 있어서,
    상기 라이트 데이터들 각각의 트랜젝션정보 중 트랜젝션 아이디(IDentity)정보를 확인하여, 트랜젝션 아이디정보가 설정되어 있지 않은 상기 라이트 데이터들을 상기 제2 라이트 데이터들로 구분하는 제1 구분단계; 및
    상기 라이트 데이터들 각각의 트랜젝션정보 중 트랜젝션 아이디(IDentity)정보를 확인하여, 트랜젝션 아이디정보가 특정값으로 설정된 상기 라이트 데이터들을 상기 제1 라이트 데이터들로 구분하는 제2 구분단계를 더 포함하는 메모리 시스템의 동작방법.
  14. 제13항에 있어서,
    상기 라이트 버퍼의 예정된 저장공간이 모두 사용된 것에 응답하여 상기 플러시 동작을 수행하는 플러시수행단계를 더 포함하며,
    상기 확인단계는,
    상기 플러시수행단계의 수행시점에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 커밋(commit)정보가 포함되는지 여부를 확인하는 메모리 시스템의 동작방법.
  15. 제14항에 있어서,
    상기 플러시수행단계의 수행을 시작할 때, 상기 확인단계에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 커밋(commit)정보가 포함되는 경우, 상기 분리저장단계를 수행하는 단계; 및
    상기 플러시수행단계의 수행을 시작할 때, 상기 확인단계에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 커밋(commit)정보가 포함되지 않는 경우, 상기 플러시동작에서 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중 커밋이 완료되지 않은 상기 제1 라이트 데이터들 및 상기 제2 라이트 데이터들을 선택하여 상기 비휘발성 메모리 장치에 프로그램하는 단계를 더 포함하는 메모리 시스템의 동작방법.
  16. 제15항에 있어서,
    상기 플러시수행단계의 수행을 시작할 때, 상기 확인단계에서 상기 제1 라이트 데이터들 각각의 트랜젝션정보 중에 설정된 어보트(abort)정보가 포함되는 경우, 상기 플러시동작에서도 상기 라이트 버퍼에 저장된 상기 라이트 데이터들 중 어보트된 상기 제1 라이트 데이터들을 상기 비휘발성 메모리 장치에 프로그램하지 않는 단계를 더 포함하는 메모리 시스템의 동작방법.
  17. 제11항에 있어서,
    상기 비휘발성 메모리 장치는, 다수의 메모리 블록(memory block)들을 포함하고, 상기 메모리 블록들 각각은 다수의 페이지(page)들을 각각 포함하며, 상기 라이트 데이터들 각각이 적어도 하나의 페이지에 대응하는 크기로 설정되는 경우,
    상기 메모리 블록들 중 한 번의 리드동작을 위해 동시 또는 연속으로 액세스되는 적어도 하나의 특정 메모리 블록을 상기 제1 저장영역으로 설정하고, 상기 메모리 블록들에서 상기 특정 메모리 블록을 제외한 나머지 중 적어도 하나의 메모리 블록을 상기 제2 저장영역으로 설정하는 단계를 더 포함하는 메모리 시스템의 동작방법.
  18. 제11항에 있어서,
    상기 비휘발성 메모리 장치는, 다수의 메모리 블록(memory block)들을 포함하며, 상기 메모리 블록들 각각은 다수의 페이지(page)들을 각각 포함하고, 상기 페이지들 각각은 다수의 섹션(section)을 각각 포함하며, 상기 라이트 데이터들 각각이 적어도 하나의 섹션에 대응하는 크기로 설정되는 경우,
    상기 메모리 블록들 중 한 번의 리드동작을 위해 동시 또는 연속으로 액세스되는 적어도 하나의 특정 메모리 블록에 포함된 적어도 하나의 특정 페이지를 상기 제1 저장영역으로 설정하고, 상기 특정 메모리 블록에서 상기 특정 페이지를 제외한 나머지 중 적어도 하나의 페이지를 상기 제2 저장영역으로 설정하는 단계를 더 포함하는 메모리 시스템의 동작방법.
  19. 제13항에 있어서,
    상기 분리저장단계에서 상기 제1 및 제2 플러시동작을 통해 상기 제1 및 제2 저장영역에 상기 제1 및 제2 라이트 데이터들이 저장된 뒤, 상기 제1 및 제2 저장영역에서 유효한(valid) 상태의 상기 제1 및 제2 라이트 데이터들을 상기 비휘발성 메모리 장치의 다른 저장영역으로 이동시키기 위한 병합동작을 수행할 때,
    상기 제1 저장영역에 저장된 상기 제1 라이트 데이터들 각각이 모두 유효한 상태인지 여부를 확인하는 제4 확인단계; 및
    상기 제4 확인단계의 결과에 따라 상기 병합동작의 수행방식을 변경하는 병합동작단계를 더 포함하는 메모리 시스템.
  20. 제19항에 있어서,
    상기 제2 구분단계에서 트랜젝션 아이디정보가 제1값으로 설정된 상기 제1 라이트 데이터들을 제1 트랜젝션 데이터들로 구분하고, 트랜젝션 아이디정보가 제2값으로 설정된 상기 제1 라이트 데이터들을 제2 트랜젝션 데이터들로 구분한 뒤, 상기 병합동작을 수행할 때, 상기 제4 확인단계에서 상기 제1 저장영역에 저장된 상기 제1 트랜젝션 데이터들 각각이 모두 유효한 것으로 확인되고, 상기 제2 트랜젝션 데이터들 중 일부만 유효한 것으로 확인되는 경우,
    상기 병합동작단계는, 상기 제1 저장영역의 상기 제1 트랜젝션 데이터들을 상기 비휘발성 메모리 장치의 제3 저장영역으로 이동시키고, 상기 제1 저장영역에서 유효한 일부 상기 제2 트랜젝션 데이터들 및 상기 제2 저장영역에서 유효한 상기 제2 라이트 데이터들을 상기 비휘발성 메모리 장치의 제4 저장영역으로 이동시키며,
    상기 제1 및 제3 저장영역 각각은, 한 번의 리드동작을 위해 동시 또는 연속으로 액세스 가능한 저장영역으로 설정되는 메모리 시스템의 동작방법.
KR1020180078695A 2018-07-06 2018-07-06 메모리 시스템 및 메모리 시스템의 동작방법 KR20200005229A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020180078695A KR20200005229A (ko) 2018-07-06 2018-07-06 메모리 시스템 및 메모리 시스템의 동작방법
US16/287,626 US11163689B2 (en) 2018-07-06 2019-02-27 Memory system and operating method thereof
CN201910261130.3A CN110688061B (zh) 2018-07-06 2019-04-02 存储器系统及其操作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180078695A KR20200005229A (ko) 2018-07-06 2018-07-06 메모리 시스템 및 메모리 시스템의 동작방법

Publications (1)

Publication Number Publication Date
KR20200005229A true KR20200005229A (ko) 2020-01-15

Family

ID=69102018

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180078695A KR20200005229A (ko) 2018-07-06 2018-07-06 메모리 시스템 및 메모리 시스템의 동작방법

Country Status (3)

Country Link
US (1) US11163689B2 (ko)
KR (1) KR20200005229A (ko)
CN (1) CN110688061B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220102540A (ko) * 2021-01-13 2022-07-20 삼성전자주식회사 호스트 메모리 버퍼를 이용하는 프로세서 및 이를 포함하는 스토리지 시스템

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220283735A1 (en) * 2021-03-08 2022-09-08 Micron Technology, Inc. Enabling memory access transactions for persistent memory

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101734199B1 (ko) * 2010-12-29 2017-05-24 삼성전자주식회사 멀티-비트 메모리 장치를 포함한 데이터 저장 시스템 및 그것의 동작 방법
US8966191B2 (en) 2011-03-18 2015-02-24 Fusion-Io, Inc. Logical interface for contextual storage
US9141531B1 (en) * 2012-12-14 2015-09-22 Western Digital Technologies, Inc. Data flush from cache to disk based on track limit
US9330749B1 (en) 2014-10-21 2016-05-03 Xilinx, Inc. Dynamic selection of output delay in a memory control device
US10009438B2 (en) 2015-05-20 2018-06-26 Sandisk Technologies Llc Transaction log acceleration
WO2017012667A1 (en) * 2015-07-22 2017-01-26 Huawei Technologies Co., Ltd. Hardware transactional memory in non volatile memory with log and no lock
KR20180011376A (ko) * 2016-07-21 2018-02-01 에스케이하이닉스 주식회사 메모리 시스템 및 메모리 시스템의 동작 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220102540A (ko) * 2021-01-13 2022-07-20 삼성전자주식회사 호스트 메모리 버퍼를 이용하는 프로세서 및 이를 포함하는 스토리지 시스템

Also Published As

Publication number Publication date
CN110688061A (zh) 2020-01-14
US20200012603A1 (en) 2020-01-09
US11163689B2 (en) 2021-11-02
CN110688061B (zh) 2023-07-14

Similar Documents

Publication Publication Date Title
KR102420025B1 (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR20190123502A (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR20200011831A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR102468751B1 (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR102605609B1 (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR102559528B1 (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR20180039785A (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR20190040604A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR102495539B1 (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR102583726B1 (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR102666489B1 (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR102583810B1 (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR20180079584A (ko) 컨트롤러 및 컨트롤러의 동작 방법
KR20190118030A (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR20200032463A (ko) 메모리 시스템 혹은 데이터 처리 시스템의 동작을 진단하는 장치 혹은 진단을 통해 신뢰성을 확보하는 방법
KR20180085107A (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR20190113443A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20180135188A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR102322740B1 (ko) 복수의 프로세서를 포함하는 컨트롤러 및 컨트롤러의 동작방법
KR20180076715A (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR102671760B1 (ko) 컨트롤러 및 컨트롤러의 동작 방법
KR20190128392A (ko) 메모리 시스템 및 메모리 시스템의 동작방법
KR102612918B1 (ko) 컨트롤러 및 컨트롤러의 동작방법
KR20180111157A (ko) 컨트롤러 및 컨트롤러의 동작 방법
KR20190108788A (ko) 메모리 시스템 및 메모리 시스템의 동작방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right