KR20190107776A - 표시 패널 구동 제어 회로 및 이를 포함하는 표시 장치 - Google Patents

표시 패널 구동 제어 회로 및 이를 포함하는 표시 장치 Download PDF

Info

Publication number
KR20190107776A
KR20190107776A KR1020180028825A KR20180028825A KR20190107776A KR 20190107776 A KR20190107776 A KR 20190107776A KR 1020180028825 A KR1020180028825 A KR 1020180028825A KR 20180028825 A KR20180028825 A KR 20180028825A KR 20190107776 A KR20190107776 A KR 20190107776A
Authority
KR
South Korea
Prior art keywords
lane
input unit
connector
connection state
display panel
Prior art date
Application number
KR1020180028825A
Other languages
English (en)
Inventor
박보윤
김가나
김홍규
조정환
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020180028825A priority Critical patent/KR20190107776A/ko
Priority to US16/351,321 priority patent/US20190279556A1/en
Publication of KR20190107776A publication Critical patent/KR20190107776A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/22Detection of presence or absence of input display information or of connection or disconnection of a corresponding information source

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

표시 패널 구동 제어 회로는 컨피규레이션 채널부 및 타이밍 컨트롤부를 포함한다. 상기 컨피규레이션 채널부는 상하의 구별이 없는 리버서블 커넥터가 제1 연결 상태로 접속되었는지 제2 연결 상태로 접속되었는지 판단하여 선택 신호를 생성한다. 상기 타이밍 컨트롤부는 상기 선택 신호를 기초로 상기 제1 연결 상태일 때의 영상 데이터 및 상기 제2 연결 상태의 영상 데이터를 호스트로부터 수신하며, 상기 수신된 제1 연결 상태일 때의 상기 영상 데이터 및 상기 제2 연결 상태의 상기 영상 데이터를 처리하여 데이터 신호를 생성한다.

Description

표시 패널 구동 제어 회로 및 이를 포함하는 표시 장치 {DISPLAY PANEL DRIVING CONTROL CIRCUIT AND DISPLAY APPARATUS INCLUDING THE SAME}
본 발명은 표시 패널 구동 제어 회로 및 상기 표시 패널 구동 제어 회로를 포함하는 표시 장치에 관한 것으로, 멀티 플렉서 칩 없이도 상하 방향이 정해져 있지 않은 리버서블 커넥터를 통해 데이터를 정상적으로 처리할 수 있는 표시 패널 구동 제어 회로 및 상기 표시 패널 구동 제어 회로를 포함하는 표시 장치에 관한 것이다.
일반적으로, 표시 장치는 표시 패널 및 표시 패널 구동부를 포함한다. 상기 표시 패널은 복수의 게이트 라인들, 복수의 데이터 라인들 및 복수의 픽셀들을 포함한다. 상기 표시 패널 구동부는 상기 복수의 게이트 라인들에 게이트 신호를 제공하는 게이트 구동부, 상기 데이터 라인들에 데이터 전압을 제공하는 데이터 구동부 및 상기 게이트 구동부 및 상기 데이터 구동부를 제어하는 구동 제어부를 포함한다.
상기 구동 제어부는 호스트(e.g. TV 세트)와 통신하여 입력 영상 데이터 및 입력 제어 신호를 수신할 수 있다.
사용자의 편의를 증대시키기 위해 상기 호스트 및 상기 구동 제어부를 연결하는 커넥터는 상하 방향이 정해져 있지 않은 리버서블 방식이 사용되고 있다.
따라서, 상기 구동 제어부는 상기 커넥터가 제1 상태로 연결된 경우와 제2 상태로 연결된 경우에 따라, 상기 입력되는 데이터를 처리하기 위한 멀티 플렉서 칩이 필요할 수 있다.
상기 멀티 플렉서 칩의 추가적인 사용으로 인해 부품 단가의 증가 및 신호 감쇄의 문제점이 있다.
본 발명의 목적은 멀티 플렉서 칩 없이도 상하 방향이 정해져 있지 않은 리버서블 커넥터를 통해 데이터를 정상적으로 처리할 수 있는 표시 패널 구동 제어 회로를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 패널 구동 제어 회로를 포함하는 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널 구동 제어 회로는 컨피규레이션 채널부 및 타이밍 컨트롤부를 포함한다. 상기 컨피규레이션 채널부는 상하의 구별이 없는 리버서블 커넥터가 제1 연결 상태로 접속되었는지 제2 연결 상태로 접속되었는지 판단하여 선택 신호를 생성한다. 상기 타이밍 컨트롤부는 상기 선택 신호를 기초로 상기 제1 연결 상태일 때의 영상 데이터 및 상기 제2 연결 상태의 영상 데이터를 호스트로부터 수신하며, 상기 수신된 제1 연결 상태일 때의 상기 영상 데이터 및 상기 제2 연결 상태의 상기 영상 데이터를 처리하여 데이터 신호를 생성한다.
본 발명의 일 실시예에 있어서, 상기 표시 패널 구동 제어 회로는 상기 표시 패널 구동 제어 회로를 구동하기 위한 전원을 상기 호스트로부터 수신하는 전압 생성부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 컨피규레이션 채널부는 상기 전압 생성부가 필요로 하는 상기 전원을 상기 호스트에 전달할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널 구동 제어 회로는 상기 표시 패널 구동 제어 회로를 구동하기 위한 전원을 외부의 장치로부터 수신하는 전압 생성부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤부는 제1 입력부, 제2 입력부, 제3 입력부 및 제4 입력부를 포함할 수 있다. 상기 호스트는 상기 커넥터의 제1 레인, 제2 레인, 제3 레인 및 제4 레인을 통해 상기 영상 데이터를 전송할 수 있다. 상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제1 연결 상태일 때 상기 제1 입력부, 상기 제2 입력부, 상기 제3 입력부 및 상기 제4 입력부를 상기 커넥터의 상기 제1 레인, 상기 제2 레인, 상기 제3 레인 및 상기 제4 레인에 순차적으로 연결할 수 있다. 상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제2 연결 상태일 때 상기 제1 입력부, 상기 제2 입력부, 상기 제3 입력부 및 상기 제4 입력부를 상기 커넥터의 상기 제4 레인, 상기 제3 레인, 상기 제2 레인 및 상기 제1 레인에 순차적으로 연결할 수 있다.
본 발명의 일 실시예에 있어서, 상기 커넥터의 상기 제1 레인, 상기 제2 레인, 상기 제3 레인 및 상기 제4 레인은 제1 RX 레인, 제1 TX 레인, 제2 RX 레인 및 제2 TX 레인에 대응할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제1 연결 상태일 때 상기 제1 입력부 및 상기 제2 입력부를 상기 커넥터의 상기 제1 레인 및 상기 제2 레인에 순차적으로 연결할 수 있다. 상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제2 연결 상태일 때 상기 제3 입력부 및 상기 제4 입력부를 상기 커넥터의 상기 제2 레인 및 상기 제1 레인에 순차적으로 연결할 수 있다.
본 발명의 일 실시예에 있어서, 상기 커넥터의 상기 제1 레인 및 제2 레인은 제1 RX 레인, 제1 TX 레인에 대응할 수 있다.
본 발명의 일 실시예에 있어서, 상기 컨피규레이션 채널부 및 상기 타이밍 컨트롤부는 하나의 칩으로 형성될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널 구동 제어 회로는 상기 호스트 및 상기 컨피규레이션 채널부 사이에 배치되고, 상기 호스트로부터 상기 컨피규레이션 채널부로 전달되는 상기 전원의 레벨을 설정 레벨 이하로 유지하는 로우 드랍 아웃풋 레귤레이터(Low Drop Output Regulator)를 더 포함할 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널, 게이트 구동부, 데이터 구동부 및 구동 제어부를 포함한다. 상기 표시 패널은 영상을 표시한다. 상기 게이트 구동부는 상기 표시 패널에 게이트 신호를 출력한다. 상기 데이터 구동부는 상기 표시 패널에 데이터 전압을 출력한다. 상기 구동 제어부는 상기 게이트 구동부 및 상기 데이터 구동부를 제어한다. 상기 구동 제어부는 상하의 구별이 없는 리버서블 커넥터가 제1 연결 상태로 접속되었는지 제2 연결 상태로 접속되었는지 판단하여 선택 신호를 생성하는 컨피규레이션 채널부 및 상기 선택 신호를 기초로 상기 제1 연결 상태일 때의 영상 데이터 및 상기 제2 연결 상태의 영상 데이터를 호스트로부터 수신하며, 상기 수신된 제1 연결 상태일 때의 상기 영상 데이터 및 상기 제2 연결 상태의 상기 영상 데이터를 처리하여 상기 데이터 전압에 대응되는 데이터 신호를 생성하고, 상기 데이터 신호를 상기 데이터 구동부로 출력하는 타이밍 컨트롤부를 포함한다.
본 발명의 일 실시예에 있어서, 상기 구동 제어부는 상기 표시 장치를 구동하기 위한 전원을 상기 호스트로부터 수신하고, 상기 표시 패널의 공통 전압, 상기 게이트 구동부의 게이트 온 전압 및 상기 타이밍 컨트롤부를 구동하기 위한 로직 전압을 생성하는 전압 생성부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 컨피규레이션 채널부는 상기 전압 생성부가 필요로 하는 상기 전원을 상기 호스트에 전달할 수 있다.
본 발명의 일 실시예에 있어서, 상기 구동 제어부는 상기 표시 장치를 구동하기 위한 전원을 외부의 장치로부터 수신하고, 상기 표시 패널의 공통 전압, 상기 게이트 구동부의 게이트 온 전압 및 상기 타이밍 컨트롤부를 구동하기 위한 로직 전압을 생성하는 전압 생성부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤부는 제1 입력부, 제2 입력부, 제3 입력부 및 제4 입력부를 포함할 수 있다. 상기 호스트는 상기 커넥터의 제1 레인, 제2 레인, 제3 레인 및 제4 레인을 통해 상기 영상 데이터를 전송할 수 있다. 상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제1 연결 상태일 때 상기 제1 입력부, 상기 제2 입력부, 상기 제3 입력부 및 상기 제4 입력부를 상기 커넥터의 제1 레인, 제2 레인, 제3 레인 및 제4 레인에 순차적으로 연결할 수 있다. 상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제2 연결 상태일 때 상기 제1 입력부, 상기 제2 입력부, 상기 제3 입력부 및 상기 제4 입력부를 상기 커넥터의 상기 제4 레인, 상기 제3 레인, 상기 제2 레인 및 상기 제1 레인에 순차적으로 연결할 수 있다.
본 발명의 일 실시예에 있어서, 상기 커넥터의 상기 제1 레인, 제2 레인, 제3 레인 및 제4 레인은 제1 RX 레인, 제1 TX 레인, 제2 RX 레인 및 제2 TX 레인에 대응할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제1 연결 상태일 때 상기 제1 입력부 및 상기 제2 입력부를 상기 커넥터의 제1 레인 및 제2 레인에 순차적으로 연결할 수 있다. 상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제2 연결 상태일 때 상기 제3 입력부 및 상기 제4 입력부를 상기 커넥터의 상기 제2 레인 및 상기 제1 레인에 순차적으로 연결할 수 있다.
본 발명의 일 실시예에 있어서, 상기 커넥터의 상기 제1 레인 및 제2 레인은 제1 RX 레인, 제1 TX 레인에 대응할 수 있다.
이와 같은 표시 패널 구동 제어 회로 및 상기 표시 패널 구동 제어 회로를 포함하는 표시 장치에 따르면, 멀티 플렉서 칩 없이도 상하 방향이 정해져 있지 않은 리버서블 커넥터를 통해 데이터를 정상적으로 처리할 수 있다.
이에 따라, 멀티 플렉서 칩의 구성을 추가하기 위한 부품 단가의 증가를 방지할 수 있다. 따라서, 상기 표시 장치의 제조 비용을 감소시킬 수 있다.
또한, 멀티 플렉서 칩을 통과하는 과정에서 발생하는 신호 감쇄를 방지할 수 있다. 따라서, 상기 표시 패널의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2a는 도 1의 호스트 및 구동 제어부를 연결하는 커넥터를 나타내는 사시도이다.
도 2b는 도 2a의 커넥터의 단자 부분을 나타내는 정면도이다.
도 3a는 도 2a의 커넥터가 제1 연결 상태로 연결될 때 상기 커넥터의 단자의 위치를 나타내는 개념도이다.
도 3b는 도 2a의 커넥터가 제2 연결 상태로 연결될 때 상기 커넥터의 단자의 위치를 나타내는 개념도이다.
도 4는 도 1의 호스트 및 구동 제어부를 나타내는 블록도이다.
도 5는 도 4의 타이밍 컨트롤부가 선택 신호에 따라 상기 입력 영상 데이터를 처리하는 방식을 나타내는 개념도이다.
도 6은 본 발명의 일 실시예에 따른 호스트 및 구동 제어부를 나타내는 블록도이다.
도 7은 본 발명의 일 실시예에 따른 구동 제어부를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 표시 장치는 상기 구동 제어부(200)로 입력 영상 데이터(IMG) 및 입력 제어 신호(CONT)를 출력하는 호스트(600)를 더 포함한다. 이와는 달리, 상기 호스트(600)는 상기 표시 장치의 외부의 장치로 볼 수도 있다.
상기 구동 제어부(200) 및 상기 호스트(600)는 커넥터에 의해 연결될 수 있다. 상기 커넥터의 구성에 대해서는 도 2a 내지 도 3b를 참조하여 상세히 후술한다.
상기 표시 패널(100)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되는 주변부를 포함한다.
상기 표시 패널(100)은 복수의 게이트 라인들(GL), 복수의 데이터 라인들(DL) 및 상기 게이트 라인들(GL)과 상기 데이터 라인들(DL) 각각에 전기적으로 연결된 복수의 픽셀들을 포함한다. 상기 게이트 라인들(GL)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
상기 구동 제어부(200)는 상기 호스트(600)로부터 상기 입력 영상 데이터(IMG) 및 상기 입력 제어 신호(CONT)를 수신한다. 예를 들어, 상기 입력 영상 데이터(IMG)는 적색 영상 데이터, 녹색 영상 데이터 및 청색 영상 데이터를 포함할 수 있다. 상기 입력 영상 데이터(IMG)는 백색 영상 데이터를 포함할 수 있다. 상기 입력 영상 데이터(IMG)는 마젠타색(magenta) 영상 데이터, 황색(yellow) 영상 데이터 및 시안색(cyan) 영상 데이터를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 영상 데이터(IMG) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3) 및 데이터 신호(DATA)를 생성한다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(500)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(500)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 영상 데이터(IMG)를 근거로 데이터 신호(DATA)를 생성한다. 상기 구동 제어부(200)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(500)에 출력한다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(400)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성하여 상기 감마 기준 전압 생성부(400)에 출력한다.
상기 게이트 구동부(300)는 상기 구동 제어부(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GL)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GL)에 순차적으로 출력한다.
상기 감마 기준 전압 생성부(400)는 상기 구동 제어부(200)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다.
예를 들어, 상기 감마 기준 전압 생성부(400)는 상기 구동 제어부(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다.
상기 데이터 구동부(500)는 상기 구동 제어부(200)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마 기준 전압 생성부(400)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DATA)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환한다. 상기 데이터 구동부(500)는 상기 데이터 전압을 상기 데이터 라인(DL)에 출력한다.
도 2a는 도 1의 호스트(600) 및 구동 제어부(200)를 연결하는 커넥터(700)를 나타내는 사시도이다. 도 2b는 도 2a의 커넥터(700)의 단자 부분을 나타내는 정면도이다. 도 3a는 도 2a의 커넥터(700)가 제1 연결 상태로 연결될 때 상기 커넥터(700)의 단자의 위치를 나타내는 개념도이다. 도 3b는 도 2a의 커넥터(700)가 제2 연결 상태로 연결될 때 상기 커넥터(700)의 단자의 위치를 나타내는 개념도이다.
도 1 내지 도 3b를 참조하면, 상기 커넥터(700)는 상하의 구별이 없는 리버서블 커넥터일 수 있다. 예를 들어, 사용자는 상기 커넥터(700)를 제1 연결 상태로 상기 구동 제어부(200)에 삽입할 수 있다. 반대로, 사용자는 상기 커넥터(700)를 상기 제1 연결 상태로부터 상하가 뒤바뀐 제2 연결 상태로 상기 구동 제어부(200)에 삽입할 수 있다.
상기 커넥터(700)가 상기 제1 연결 상태를 갖든 상기 제2 연결 상태를 갖든 상기 구동 제어부(200)는 상기 호스트(600)로부터 상기 입력 영상 데이터(IMG)를 정상적으로 수신할 수 있다.
상기 커넥터(700)는 제1 층에 배치되는 12개의 핀(A1 내지 A12) 및 제2 층에 배치되는 12개의 핀(B1 내지 B12)을 포함할 수 있다.
예를 들어, 상기 커넥터(700)의 A1, A12, B1, B12는 접지 핀일 수 있다.
상기 커넥터(700)의 A2, A3, A10, A11, B2, B3, B19, B11은 고속 데이터 경로일 수 있다. 상기 호스트(600)가 상기 커넥터(700)를 통해 상기 구동 제어부(200)로 상기 입력 영상 데이터(IMG)를 출력하는 경우, 상기 커넥터(700)의 A2, A3, A10, A11, B2, B3, B19, B11을 이용할 수 있다.
상기 커넥터(700)의 A4, A9, B4, B9는 상기 호스트(600)가 상기 구동 제어부(200)로 전원을 전달하는 파워 버스일 수 있다. 이와는 달리, 상기 표시 장치는 A4, A9, B4, B9를 통해 충전될 수도 있다.
상기 커넥터(700)의 A5, B5는 컨피규레이션 채널용으로 사용될 수 있다. 상기 커넥터(700)의 A5, B5는 상기 호스트(600)와 상기 구동 제어부(200) 간의 연결에 있어서 프로토콜과 전력 공급을 결정할 수 있다. A5, B5를 통해 상기 호스트(600)와 상기 구동 제어부(200)는 서로 간의 컨피규레이션을 확인할 수 있다. 또한, 상기 구동 제어부(200)는 A5, B5를 통해 상기 표시 장치에서 필요로 하는 전원 정보를 상기 호스트(600)에 출력할 수 있다. 또한, A5, B5를 통해 상기 호스트(600)와 상기 구동 제어부(200) 간의 다양한 연결 상태를 확인할 수 있다. 또한, B5는 실시예에 따라 전원을 제공하는 Vconn 단자로 동작할 수 있다.
상기 커넥터(700)의 A5, A7, B6, B7은 상대적으로 저속 데이터 통신을 수행한다. A5, A7, B6, B7은 USB 2.0과 호환 가능한 데이터 전송 핀이다.
상기 커넥터(700)의 A8, B8은 사이드 밴드용 핀이고, USB 통신에서는 사용되지 않으나, 영상 전송 시에 예비 단자로 사용될 수 있다.
도 3a는 상기 커넥터(700)가 제1 연결 상태로 연결되는 경우를 예시한 것이고, 도 3b는 상기 커넥터(700)가 제2 연결 상태로 연결되는 경우를 예시한 것이다. 도 3b의 커넥터의 핀들은 상기 도 3a의 커넥터의 핀들로부터 상기 커넥터의 중심을 기준으로 180도 회전한 상태로 배치된다.
도 4는 도 1의 호스트(600) 및 구동 제어부(200)를 나타내는 블록도이다.
도 1 내지 도 4를 참조하면, 상기 호스트(600)는 마이크로 컨트롤 유닛(MCU, 610), 전원 공급 유닛(Vconn, 620) 및 전압 생성 유닛(PMIC, 630)을 포함할 수 있다. 상기 마이크로 컨트롤 유닛(MCU, 610)은 상기 호스트(600)의 전반적인 동작을 제어합니다. 상기 전원 공급 유닛(Vconn, 620)은 상기 구동 제어부(200)에 출력하기 위한 전원을 생성할 수 있다. 상기 전압 생성 유닛(PMIC, 630)은 상기 호스트(600) 내부에 필요한 전압 및 상기 구동 제어부(200)에 출력하기 위한 전원(Power)을 생성할 수 있다.
제1 및 제2 컨피규레이션 채널 핀(CC1, CC2, 640, 650)은 상기 구동 제어부(200)의 컨피규레이션 채널부(CC, 220)와 통신한다. 상기 제2 컨피규레이션 채널 핀(CC2, 650)은 상기 전원 공급 유닛(Vconn, 620)에서 생성된 전원을 상기 컨피규레이션 채널부(CC, 220)에 출력할 수 있다.
전압 공급 핀(Vbus, 660)은 상기 구동 제어부(200)에 전원(Power)을 공급한다. 전압 공급 핀(Vbus, 660)은 상기 구동 제어부(200)의 전압 생성부(PMIC, 260)에 상기 전원(Power)을 공급할 수 있다.
상기 호스트(600)는 입력 영상 데이터(DPD)를 상기 구동 제어부(200)의 타이밍 컨트롤부(240)에 출력하는 디스플레이 포트 핀(DP, 670)을 더 포함할 수 있다.
상기 구동 제어부(200)는 컨피규레이션 채널부(CC, 220) 및 타이밍 컨트롤부(TCON, 240)를 포함한다.
상기 컨피규레이션 채널부(CC, 220)는 상기 제1 및 제2 컨피규레이션 채널 핀(CC1, CC2, 640, 650)을 통해 상기 호스트(600)와 통신하며, 상기 호스트(600)와의 연결에 있어서 프로토콜과 전력 공급을 결정할 수 있다.
상기 컨피규레이션 채널부(CC, 220)는 상하의 구별이 없는 상기 리버서블 커넥터(700)가 제1 연결 상태로 접속되었는지 제2 연결 상태로 접속되었는지 판단하여 선택 신호(SS)를 생성한다. 예를 들어, 상기 컨피규레이션 채널부(CC, 220)는 상기 CC1의 신호가 도 3a와 같이 상층 좌측에서 5번째 위치에서 인지되는지, 도 3b와 같이 하층 우측에서 5번째 위치에서 인지되는지에 따라 상기 리버서블 커넥터(700)가 상기 제1 연결 상태로 접속되었는지 상기 제2 연결 상태로 접속되었는지 판단할 수 있다. 이와는 달리, 상기 컨피규레이션 채널부(CC, 220)는 다른 핀의 신호를 이용하여 상기 리버서블 커넥터(700)가 상기 제1 연결 상태로 접속되었는지 상기 제2 연결 상태로 접속되었는지 판단할 수 있다.
상기 타이밍 컨트롤부(240)는 상기 선택 신호(SS)를 기초로 상기 제1 연결 상태일 때의 영상 데이터(DPD) 및 상기 제2 연결 상태의 영상 데이터(DPD)를 호스트(600)로부터 수신한다. 상기 타이밍 컨트롤부(240)는 상기 수신된 제1 연결 상태일 때의 상기 영상 데이터(DPD) 및 상기 제2 연결 상태의 상기 영상 데이터(DPD)를 처리하여 데이터 신호(DATA)를 생성한다. 상기 타이밍 컨트롤부(240)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(500)에 출력한다.
상기 구동 제어부(200)는 상기 표시 장치를 구동하기 위한 전원(Power)을 상기 호스트(600)로부터 수신하는 전압 생성부(PMIC, 260)를 더 포함할 수 있다. 예를 들어, 상기 전압 생성부(PMIC, 260)는 상기 표시 패널(100)의 공통 전압, 상기 게이트 구동부(300)의 게이트 온 전압 및 상기 타이밍 컨트롤부(240)를 구동하기 위한 로직 전압을 생성할 수 있다. 상기 전압 생성부(PMIC, 260)는 상기 데이터 구동부(500)의 상기 데이터 전압을 생성하기 위한 전원 전압을 더 생성할 수 있다.
상기 컨피규레이션 채널부(CC, 220)는 상기 전압 생성부(PMIC, 260)가 필요로 하는 상기 전원(Power)을 상기 호스트(600)에 전달할 수 있다. 예를 들어, 상기 전압 생성부(PMIC, 260)가 필요로 하는 상기 전원(Power)은 5V, 12V 또는 20V일 수 있다.
상기 호스트(600)의 상기 전압 생성 유닛(PMIC, 630)은 상기 구동 제어부(200)의 상기 전압 생성부(PMIC, 260)가 필요로 하는 상기 전원(Power)을 생성하여 상기 전압 공급 핀(Vbus, 660)을 통해 상기 구동 제어부(200)의 상기 전압 생성부(PMIC, 260)로 출력할 수 있다.
도 5는 도 4의 타이밍 컨트롤부(240)가 선택 신호(SS)에 따라 상기 입력 영상 데이터를 처리하는 방식을 나타내는 개념도이다.
도 1 내지 도 5를 참조하면, 상기 타이밍 컨트롤부(240)는 입력 레인의 위치를 변경하는 레인 스왑(Lane Swap) 기능을 포함할 수 있다.
상기 타이밍 컨트롤부(240)는 제1 입력부(IN1), 제2 입력부(IN2), 제3 입력부(IN3) 및 제4 입력부(IN4)를 포함할 수 있다.
상기 호스트(600)는 상기 커넥터(700)의 제1 레인(Lane1), 제2 레인(Lane2), 제3 레인(Lane3) 및 제4 레인(Lane4)을 통해 상기 입력 영상 데이터를 전송할 수 있다.
상기 타이밍 컨트롤부(240)는 상기 선택 신호(SS)를 이용하여 상기 커넥터(700)가 상기 제1 연결 상태일 때(RX Case 1), 상기 제1 입력부(IN1), 상기 제2 입력부(IN2), 상기 제3 입력부(IN3) 및 상기 제4 입력부(IN4)를 상기 커넥터(700)의 제1 레인(Lane1), 제2 레인(Lane2), 제3 레인(Lane3) 및 제4 레인(Lane4)에 순차적으로 연결할 수 있다.
상기 타이밍 컨트롤부(240)는 상기 선택 신호(SS)를 이용하여 상기 커넥터(700)가 상기 제2 연결 상태일 때(RX Case 2), 상기 제1 입력부(IN1), 상기 제2 입력부(IN2), 상기 제3 입력부(IN3) 및 상기 제4 입력부(IN4)를 상기 커넥터(700)의 제4 레인(Lane4), 제3 레인(Lane3), 제2 레인(Lane2) 및 제1 레인(Lane1)에 순차적으로 연결할 수 있다.
상기 RX Case 1, RX Case 2는 상기 호스트(600)가 상기 커넥터(700)의 4개의 레인을 이용하여 상기 영상 데이터를 전송하는 경우에, 상기 커넥터(700)가 각각 상기 제1 연결 상태 및 상기 제2 연결 상태를 갖는 경우를 의미한다.
예를 들어, 상기 커넥터(700)의 상기 제1 레인(Lane1), 제2 레인(Lane2), 제3 레인(Lane3) 및 제4 레인(Lane4)은 제1 RX 레인(RX1+, RX1-), 제1 TX 레인(TX1+, TX1-), 제2 RX 레인(RX2+, RX2-) 및 제2 TX 레인(TX2+, TX2-)에 대응할 수 있다. 예를 들어, 상기 커넥터(700)의 상기 제1 내지 제4 레인들(Lane1, Lane2, Lane3, Lane4) 각각은 디퍼런셜 신호 전송 모드에서 2개의 핀들에 대응할 수 있다.
예를 들어, 상기 RX Case 1, RX Case 2를 커버하기 위해, 상기 선택 신호(SS)는 1 bit를 가질 수 있다.
또한, 상기 타이밍 컨트롤부(240)는 상기 선택 신호(SS)를 이용하여 상기 커넥터(700)가 상기 제1 연결 상태일 때(RX Case 3), 상기 제1 입력부(IN1) 및 상기 제2 입력부(IN2)를 상기 커넥터(700)의 상기 제1 레인(Lane1) 및 상기 제2 레인(Lane2)에 순차적으로 연결할 수 있다.
상기 타이밍 컨트롤부(240)는 상기 선택 신호(SS)를 이용하여 상기 커넥터(700)가 상기 제2 연결 상태일 때(RX Case 4), 상기 제3 입력부(IN3) 상기 제4 입력부(IN4)를 상기 커넥터(700)의 상기 제2 레인(Lane2) 및 상기 제1 레인(Lane1)에 순차적으로 연결
상기 RX Case 3, RX Case 4는 상기 호스트(600)가 상기 커넥터(700)의 2개의 레인을 이용하여 상기 영상 데이터를 전송하는 경우에, 상기 커넥터(700)가 각각 상기 제1 연결 상태 및 상기 제2 연결 상태를 갖는 경우를 의미한다.
예를 들어, 상기 커넥터(700)의 상기 제1 레인(Lane1) 및 제2 레인(Lane2)은 제1 RX 레인(RX1+, RX1-) 및 제1 TX 레인(TX1+, TX1-)에 대응할 수 있다.
예를 들어, 상기 RX Case 1, RX Case 2, RX Case 3 및 RX Case 4를 커버하기 위해, 상기 선택 신호(SS)는 2 bits를 가질 수 있다.
본 실시예에 따르면, 멀티 플렉서 칩 없이도 상하 방향이 정해져 있지 않은 리버서블 커넥터(700)를 통해 데이터를 정상적으로 처리할 수 있다.
이에 따라, 멀티 플렉서 칩의 구성을 추가하기 위한 부품 단가의 증가를 방지할 수 있다. 따라서, 상기 표시 장치의 제조 비용을 감소시킬 수 있다.
또한, 멀티 플렉서 칩을 통과하는 과정에서 발생하는 신호 감쇄를 방지할 수 있다. 따라서, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 6은 본 발명의 일 실시예에 따른 호스트(600) 및 구동 제어부(200A)를 나타내는 블록도이다.
본 실시예에 따른 표시 장치는 상기 구동 제어부의 상기 전압 생성부가 외부로부터 전원을 인가 받는 것을 제외하면, 도 1 내지 도 5의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 내지 도 3b, 도 5 및 도 6을 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200A), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 표시 장치는 상기 구동 제어부(200A)로 입력 영상 데이터(IMG) 및 입력 제어 신호(CONT)를 출력하는 호스트(600)를 더 포함한다. 이와는 달리, 상기 호스트(600)는 상기 표시 장치의 외부의 장치로 볼 수도 있다.
상기 구동 제어부(200A) 및 상기 호스트(600)는 커넥터(700)에 의해 연결될 수 있다. 상기 커넥터(700)는 상하의 구별이 없는 리버서블 커넥터일 수 있다. 상기 커넥터(700)가 상기 제1 연결 상태를 갖든 상기 제2 연결 상태를 갖든 상기 구동 제어부(200A)는 상기 호스트(600)로부터 상기 입력 영상 데이터(IMG)를 정상적으로 수신할 수 있다.
상기 호스트(600)는 마이크로 컨트롤 유닛(MCU, 610), 전원 공급 유닛(Vconn, 620) 및 전압 생성 유닛(PMIC, 630)을 포함할 수 있다. 상기 마이크로 컨트롤 유닛(MCU, 610)은 상기 호스트(600)의 전반적인 동작을 제어합니다. 상기 전원 공급 유닛(Vconn, 620)은 상기 구동 제어부(200A)에 출력하기 위한 전원을 생성할 수 있다. 상기 전압 생성 유닛(PMIC, 630)은 상기 호스트(600) 내부에 필요한 전압 및 상기 구동 제어부(200A)에 출력하기 위한 전원(Power)을 생성할 수 있다.
상기 호스트(600)는 입력 영상 데이터(DPD)를 상기 구동 제어부(200A)의 타이밍 컨트롤부(240)에 출력하는 디스플레이 포트 핀(DP, 670)을 더 포함할 수 있다.
상기 구동 제어부(200A)는 컨피규레이션 채널부(CC, 220) 및 타이밍 컨트롤부(TCON, 240)를 포함한다.
상기 컨피규레이션 채널부(CC, 220)는 상하의 구별이 없는 상기 리버서블 커넥터(700)가 제1 연결 상태로 접속되었는지 제2 연결 상태로 접속되었는지 판단하여 선택 신호(SS)를 생성한다.
상기 타이밍 컨트롤부(240)는 상기 선택 신호(SS)를 기초로 상기 제1 연결 상태일 때의 영상 데이터(DPD) 및 상기 제2 연결 상태의 영상 데이터(DPD)를 호스트(600)로부터 수신한다. 상기 타이밍 컨트롤부(240)는 상기 수신된 제1 연결 상태일 때의 상기 영상 데이터(DPD) 및 상기 제2 연결 상태의 상기 영상 데이터(DPD)를 처리하여 데이터 신호(DATA)를 생성한다. 상기 타이밍 컨트롤부(240)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(500)에 출력한다.
본 실시예에서, 상기 구동 제어부(200A)는 상기 표시 장치를 구동하기 위한 전원(Power)을 외부로부터 수신하는 전압 생성부(PMIC, 260)를 더 포함할 수 있다. 예를 들어, 상기 표시 장치는 전원 플러그를 통해 상기 전원(Power)을 외부로부터 수신할 수 있다. 예를 들어, 상기 전압 생성부(PMIC, 260)는 상기 표시 패널(100)의 공통 전압, 상기 게이트 구동부(300)의 게이트 온 전압 및 상기 타이밍 컨트롤부(240)를 구동하기 위한 로직 전압을 생성할 수 있다. 상기 전압 생성부(PMIC, 260)는 상기 데이터 구동부(500)의 상기 데이터 전압을 생성하기 위한 전원 전압을 더 생성할 수 있다.
본 실시예에 따르면, 멀티 플렉서 칩 없이도 상하 방향이 정해져 있지 않은 리버서블 커넥터(700)를 통해 데이터를 정상적으로 처리할 수 있다.
이에 따라, 멀티 플렉서 칩의 구성을 추가하기 위한 부품 단가의 증가를 방지할 수 있다. 따라서, 상기 표시 장치의 제조 비용을 감소시킬 수 있다.
또한, 멀티 플렉서 칩을 통과하는 과정에서 발생하는 신호 감쇄를 방지할 수 있다. 따라서, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 7은 본 발명의 일 실시예에 따른 구동 제어부를 나타내는 블록도이다.
본 실시예에 따른 표시 장치는 상기 구동 제어부의 구성을 제외하면, 도 1 내지 도 5의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 내지 도 3b, 도 5 및 도 7을 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200B), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 표시 장치는 상기 구동 제어부(200B)로 입력 영상 데이터(IMG) 및 입력 제어 신호(CONT)를 출력하는 호스트(600)를 더 포함한다. 이와는 달리, 상기 호스트(600)는 상기 표시 장치의 외부의 장치로 볼 수도 있다.
상기 구동 제어부(200B) 및 상기 호스트(600)는 커넥터(700)에 의해 연결될 수 있다. 상기 커넥터(700)는 상하의 구별이 없는 리버서블 커넥터일 수 있다. 상기 커넥터(700)가 상기 제1 연결 상태를 갖든 상기 제2 연결 상태를 갖든 상기 구동 제어부(200B)는 상기 호스트(600)로부터 상기 입력 영상 데이터(IMG)를 정상적으로 수신할 수 있다.
상기 호스트(600)는 마이크로 컨트롤 유닛(MCU, 610), 전원 공급 유닛(Vconn, 620) 및 전압 생성 유닛(PMIC, 630)을 포함할 수 있다. 상기 마이크로 컨트롤 유닛(MCU, 610)은 상기 호스트(600)의 전반적인 동작을 제어합니다. 상기 전원 공급 유닛(Vconn, 620)은 상기 구동 제어부(200B)에 출력하기 위한 전원을 생성할 수 있다. 상기 전압 생성 유닛(PMIC, 630)은 상기 호스트(600) 내부에 필요한 전압 및 상기 구동 제어부(200B)에 출력하기 위한 전원(Power)을 생성할 수 있다.
상기 호스트(600)는 입력 영상 데이터(DPD)를 상기 구동 제어부(200B)의 타이밍 컨트롤 로직(244)에 출력하는 디스플레이 포트 핀(DP, 670)을 더 포함할 수 있다.
상기 구동 제어부(200B)는 컨피규레이션 채널 로직(CC LOGIC, 242) 및 타이밍 컨트롤 로직(TCON LOGIC, 244)을 포함한다. 본 실시예에서 상기 컨피규레이션 채널 로직(CC LOGIC, 242) 및 타이밍 컨트롤 로직(TCON LOGIC, 244)은 하나의 칩(240)으로 형성된다.
상기 컨피규레이션 채널 로직(242)은 상하의 구별이 없는 상기 리버서블 커넥터(700)가 제1 연결 상태로 접속되었는지 제2 연결 상태로 접속되었는지 판단하여 선택 신호(SS)를 생성한다.
상기 타이밍 컨트롤 로직(244)은 상기 선택 신호(SS)를 기초로 상기 제1 연결 상태일 때의 영상 데이터(DPD) 및 상기 제2 연결 상태의 영상 데이터(DPD)를 호스트(600)로부터 수신한다. 상기 타이밍 컨트롤부(240)는 상기 수신된 제1 연결 상태일 때의 상기 영상 데이터(DPD) 및 상기 제2 연결 상태의 상기 영상 데이터(DPD)를 처리하여 데이터 신호(DATA)를 생성한다. 상기 타이밍 컨트롤부(240)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(500)에 출력한다.
상기 구동 제어부(200B)는 상기 표시 장치를 구동하기 위한 전원(Power)을 상기 호스트(600)로부터 수신하는 전압 생성부(PMIC, 260)를 더 포함할 수 있다. 예를 들어, 상기 전압 생성부(PMIC, 260)는 상기 표시 패널(100)의 공통 전압, 상기 게이트 구동부(300)의 게이트 온 전압 및 상기 타이밍 컨트롤 로직(244)을 구동하기 위한 로직 전압(POWERT)을 생성할 수 있다. 상기 전압 생성부(PMIC, 260)는 상기 데이터 구동부(500)의 상기 데이터 전압을 생성하기 위한 전원 전압을 더 생성할 수 있다.
상기 구동 제어부(200B)는 상기 호스트(600) 및 상기 컨피규레이션 채널 로직(242) 사이에 배치되고, 상기 호스트(600)로부터 상기 컨피규레이션 채널 로직(242)으로 전달되는 상기 전원(POWERC)의 레벨을 설정 레벨 이하로 유지하는 로우 드랍 아웃풋 레귤레이터(Low Drop Output Regulator, LDO, 280)를 더 포함한다.
상기 로우 드랍 아웃풋 레귤레이터(280)는 상기 호스트(600)의 상기 전압 생성 유닛(PMIC, 630)으로부터 어떠한 입력(Power)이 들어와도 설정 레벨의 전원(POWERC)이 상기 컨피규레이션 채널 로직(242)으로 전달되도록 한다. 따라서, 초기 입력 전원 레벨에 무관하게 상기 컨피규레이션 채널 로직(242)은 정상적인 동작이 가능하다.
상기 호스트(600) 및 상기 구동 제어부(200B) 간에 컨피규레이션 채널 통신이 완료되면, 상기 구동 제어부(200B)는 상기 구동 제어부(200B)에서 필요로 하는 전원 레벨을 상기 호스트(600)에 전송하고, 상기 전압 생성부(PMIC, 260)는 상기 컨피규레이션 채널 로직(242)의 제어에 따라 적절한 전원 전압을 생성하여 상기 표시 패널(100), 상기 게이트 구동부(300), 상기 데이터 구동부(500) 및 상기 타이밍 컨트롤 로직(244)에 출력한다.
본 실시예에 따르면, 멀티 플렉서 칩 없이도 상하 방향이 정해져 있지 않은 리버서블 커넥터(700)를 통해 데이터를 정상적으로 처리할 수 있다.
이에 따라, 멀티 플렉서 칩의 구성을 추가하기 위한 부품 단가의 증가를 방지할 수 있다. 따라서, 상기 표시 장치의 제조 비용을 감소시킬 수 있다.
또한, 멀티 플렉서 칩을 통과하는 과정에서 발생하는 신호 감쇄를 방지할 수 있다. 따라서, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
이상에서 설명한 본 발명에 따른 표시 장치 및 표시 패널의 구동 방법에 따르면, 별도의 클럭 신호나 클럭 비트 없이 데이터를 전송할 수 있다. 표시 패널의 표시 품질을 향상시키며, 표시 장치의 소비 전력을 감소시킬 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 패널 200, 200A, 200B: 구동 제어부
220: 컨피규레이션 채널부 240: 타이밍 컨트롤부
242: 컨피규레이션 채널 로직 244: 타이밍 컨트롤 로직
260: 전압 생성부 280: 로우 드랍 아웃풋 레귤레이터
300: 게이트 구동부 400: 감마 기준 전압 생성부
500: 데이터 구동부 600: 호스트
610: 마이크로 컨트롤 유닛 620: 전원 공급 유닛
630: 전압 생성 유닛 640: 제1 컨피규레이션 채널 핀
650: 제2 컨피규레이션 채널 핀 660: 전압 공급 핀
670: 디스플레이 포트 핀 700: 커넥터

Claims (18)

  1. 상하의 구별이 없는 리버서블 커넥터가 제1 연결 상태로 접속되었는지 제2 연결 상태로 접속되었는지 판단하여 선택 신호를 생성하는 컨피규레이션 채널부; 및
    상기 선택 신호를 기초로 상기 제1 연결 상태일 때의 영상 데이터 및 상기 제2 연결 상태의 영상 데이터를 호스트로부터 수신하며, 상기 수신된 제1 연결 상태일 때의 상기 영상 데이터 및 상기 제2 연결 상태의 상기 영상 데이터를 처리하여 데이터 신호를 생성하는 타이밍 컨트롤부를 포함하는 표시 패널 구동 제어 회로.
  2. 제1항에 있어서, 상기 표시 패널 구동 제어 회로를 구동하기 위한 전원을 상기 호스트로부터 수신하는 전압 생성부를 더 포함하는 것을 특징으로 하는 표시 패널 구동 제어 회로.
  3. 제2항에 있어서, 상기 컨피규레이션 채널부는 상기 전압 생성부가 필요로 하는 상기 전원을 상기 호스트에 전달하는 것을 특징으로 하는 표시 패널 구동 제어 회로.
  4. 제1항에 있어서, 상기 표시 패널 구동 제어 회로를 구동하기 위한 전원을 외부의 장치로부터 수신하는 전압 생성부를 더 포함하는 것을 특징으로 하는 표시 패널 구동 제어 회로.
  5. 제1항에 있어서, 상기 타이밍 컨트롤부는 제1 입력부, 제2 입력부, 제3 입력부 및 제4 입력부를 포함하고,
    상기 호스트는 상기 커넥터의 제1 레인, 제2 레인, 제3 레인 및 제4 레인을 통해 상기 영상 데이터를 전송하고,
    상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제1 연결 상태일 때 상기 제1 입력부, 상기 제2 입력부, 상기 제3 입력부 및 상기 제4 입력부를 상기 커넥터의 상기 제1 레인, 상기 제2 레인, 상기 제3 레인 및 상기 제4 레인에 순차적으로 연결하고,
    상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제2 연결 상태일 때 상기 제1 입력부, 상기 제2 입력부, 상기 제3 입력부 및 상기 제4 입력부를 상기 커넥터의 상기 제4 레인, 상기 제3 레인, 상기 제2 레인 및 상기 제1 레인에 순차적으로 연결하는 것을 특징으로 하는 표시 패널 구동 제어 회로.
  6. 제5항에 있어서, 상기 커넥터의 상기 제1 레인, 상기 제2 레인, 상기 제3 레인 및 상기 제4 레인은 제1 RX 레인, 제1 TX 레인, 제2 RX 레인 및 제2 TX 레인에 대응하는 것을 특징으로 하는 표시 패널 구동 제어 회로.
  7. 제5항에 있어서, 상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제1 연결 상태일 때 상기 제1 입력부 및 상기 제2 입력부를 상기 커넥터의 상기 제1 레인 및 상기 제2 레인에 순차적으로 연결하고,
    상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제2 연결 상태일 때 상기 제3 입력부 및 상기 제4 입력부를 상기 커넥터의 상기 제2 레인 및 상기 제1 레인에 순차적으로 연결하는 것을 특징으로 하는 표시 패널 구동 제어 회로.
  8. 제7항에 있어서, 상기 커넥터의 상기 제1 레인 및 상기 제2 레인은 제1 RX 레인, 제1 TX 레인에 대응하는 것을 특징으로 하는 표시 패널 구동 제어 회로.
  9. 제1항에 있어서, 상기 컨피규레이션 채널부 및 상기 타이밍 컨트롤부는 하나의 칩으로 형성되는 것을 특징으로 하는 표시 패널 구동 제어 회로.
  10. 제9항에 있어서, 상기 호스트 및 상기 컨피규레이션 채널부 사이에 배치되고, 상기 호스트로부터 상기 컨피규레이션 채널부로 전달되는 상기 전원의 레벨을 설정 레벨 이하로 유지하는 로우 드랍 아웃풋 레귤레이터(Low Drop Output Regulator)를 더 포함하는 것을 특징으로 하는 표시 패널 구동 제어 회로.
  11. 영상을 표시하는 표시 패널;
    상기 표시 패널에 게이트 신호를 출력하는 게이트 구동부;
    상기 표시 패널에 데이터 전압을 출력하는 데이터 구동부; 및
    상기 게이트 구동부 및 상기 데이터 구동부를 제어하는 구동 제어부를 포함하고,
    상기 구동 제어부는
    상하의 구별이 없는 리버서블 커넥터가 제1 연결 상태로 접속되었는지 제2 연결 상태로 접속되었는지 판단하여 선택 신호를 생성하는 컨피규레이션 채널부; 및
    상기 선택 신호를 기초로 상기 제1 연결 상태일 때의 영상 데이터 및 상기 제2 연결 상태의 영상 데이터를 호스트로부터 수신하며, 상기 수신된 제1 연결 상태일 때의 상기 영상 데이터 및 상기 제2 연결 상태의 상기 영상 데이터를 처리하여 상기 데이터 전압에 대응되는 데이터 신호를 생성하고, 상기 데이터 신호를 상기 데이터 구동부로 출력하는 타이밍 컨트롤부를 포함하는 표시 장치.
  12. 제11항에 있어서, 상기 구동 제어부는
    상기 표시 장치를 구동하기 위한 전원을 상기 호스트로부터 수신하고, 상기 표시 패널의 공통 전압, 상기 게이트 구동부의 게이트 온 전압 및 상기 타이밍 컨트롤부를 구동하기 위한 로직 전압을 생성하는 전압 생성부를 더 포함하는 것을 특징으로 하는 표시 장치.
  13. 제12항에 있어서, 상기 컨피규레이션 채널부는 상기 전압 생성부가 필요로 하는 상기 전원을 상기 호스트에 전달하는 것을 특징으로 하는 표시 장치.
  14. 제11항에 있어서, 상기 구동 제어부는
    상기 표시 장치를 구동하기 위한 전원을 외부의 장치로부터 수신하고, 상기 표시 패널의 공통 전압, 상기 게이트 구동부의 게이트 온 전압 및 상기 타이밍 컨트롤부를 구동하기 위한 로직 전압을 생성하는 전압 생성부를 더 포함하는 것을 특징으로 하는 표시 장치.
  15. 제11항에 있어서, 상기 타이밍 컨트롤부는 제1 입력부, 제2 입력부, 제3 입력부 및 제4 입력부를 포함하고,
    상기 호스트는 상기 커넥터의 제1 레인, 제2 레인, 제3 레인 및 제4 레인을 통해 상기 영상 데이터를 전송하고,
    상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제1 연결 상태일 때 상기 제1 입력부, 상기 제2 입력부, 상기 제3 입력부 및 상기 제4 입력부를 상기 커넥터의 제1 레인, 제2 레인, 제3 레인 및 제4 레인에 순차적으로 연결하고,
    상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제2 연결 상태일 때 상기 제1 입력부, 상기 제2 입력부, 상기 제3 입력부 및 상기 제4 입력부를 상기 커넥터의 상기 제4 레인, 상기 제3 레인, 상기 제2 레인 및 상기 제1 레인에 순차적으로 연결하는 것을 특징으로 하는 표시 장치.
  16. 제15항에 있어서, 상기 커넥터의 상기 제1 레인, 상기 제2 레인, 상기 제3 레인 및 상기 제4 레인은 제1 RX 레인, 제1 TX 레인, 제2 RX 레인 및 제2 TX 레인에 대응하는 것을 특징으로 하는 표시 장치.
  17. 제15항에 있어서, 상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제1 연결 상태일 때 상기 제1 입력부 및 상기 제2 입력부를 상기 커넥터의 상기 제1 레인 및 상기 제2 레인에 순차적으로 연결하고,
    상기 타이밍 컨트롤부는 상기 선택 신호를 이용하여 상기 커넥터가 상기 제2 연결 상태일 때 상기 제3 입력부 및 상기 제4 입력부를 상기 커넥터의 상기 제2 레인 및 상기 제1 레인에 순차적으로 연결하는 것을 특징으로 하는 표시 장치.
  18. 제17항에 있어서, 상기 커넥터의 상기 제1 레인 및 상기 제2 레인은 제1 RX 레인, 제1 TX 레인에 대응하는 것을 특징으로 하는 표시 장치.
KR1020180028825A 2018-03-12 2018-03-12 표시 패널 구동 제어 회로 및 이를 포함하는 표시 장치 KR20190107776A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020180028825A KR20190107776A (ko) 2018-03-12 2018-03-12 표시 패널 구동 제어 회로 및 이를 포함하는 표시 장치
US16/351,321 US20190279556A1 (en) 2018-03-12 2019-03-12 Display panel driving control circuit and display apparatus having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180028825A KR20190107776A (ko) 2018-03-12 2018-03-12 표시 패널 구동 제어 회로 및 이를 포함하는 표시 장치

Publications (1)

Publication Number Publication Date
KR20190107776A true KR20190107776A (ko) 2019-09-23

Family

ID=67843443

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180028825A KR20190107776A (ko) 2018-03-12 2018-03-12 표시 패널 구동 제어 회로 및 이를 포함하는 표시 장치

Country Status (2)

Country Link
US (1) US20190279556A1 (ko)
KR (1) KR20190107776A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102556917B1 (ko) 2018-03-09 2023-07-19 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법

Also Published As

Publication number Publication date
US20190279556A1 (en) 2019-09-12

Similar Documents

Publication Publication Date Title
EP3032426B1 (en) System and circuit using usb type-c interface
US10002105B2 (en) Display device
EP3657778B1 (en) Terminal device and control method therefor
CN110928439B (zh) 信号传输装置以及使用其的显示器
TWI620165B (zh) 用於減少電力消耗之電荷共享方法及實行該方法之設備
US8151018B2 (en) Dual-mode data transfer of uncompressed multimedia contents or data communications
KR100531426B1 (ko) 메모리 제어기와 메모리 모듈 사이에 버퍼 데이지-체인커넥션을 구현하기 위한 장치
US8195863B2 (en) Information processor capable of supplying power to an electronic device connected thereto
KR20160037850A (ko) 성능 정보를 통신하기 위한 회로부를 갖는 케이블
EP2166530A2 (en) Liquid crystal display and display system comprising the same
US7724225B2 (en) Display panel for liquid crystal display
KR20090049388A (ko) 회로 기판 및 이를 포함하는 액정 표시 장치
KR20160080464A (ko) 멀티 임베디드 타이밍 컨트롤러, 디스플레이 패널, 그리고 이를 포함하는 컴퓨터 시스템
US8122173B2 (en) Serial peripheral interface (SPI) circuit having driving circuit with data input and output common pin and display using the same
US20140085353A1 (en) Semiconductor integrated device, display device, and debugging method for semiconductor integrated device
KR20190107776A (ko) 표시 패널 구동 제어 회로 및 이를 포함하는 표시 장치
KR101957738B1 (ko) 영상표시장치 및 그 제조방법
EP2573681B1 (en) Electric device with multiple data connection ports
KR102391480B1 (ko) 디스플레이 구동 집적 회로 및 이를 포함하는 디스플레이 장치
CN104239257B (zh) 接口装置及信息处理装置
CN108172158A (zh) 显示设备及其驱动方法
CN110113869B (zh) 模块化装置及其控制方法
KR20150021616A (ko) I2c 통신을 이용한 영상 표시장치의 구동장치와 그 구동방법
KR20130038683A (ko) 구동 장치 및 이를 포함하는 표시 장치
CN211321431U (zh) 一种主显示设备和显示系统

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E601 Decision to refuse application