KR20190105694A - 감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 - Google Patents

감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 Download PDF

Info

Publication number
KR20190105694A
KR20190105694A KR1020180025974A KR20180025974A KR20190105694A KR 20190105694 A KR20190105694 A KR 20190105694A KR 1020180025974 A KR1020180025974 A KR 1020180025974A KR 20180025974 A KR20180025974 A KR 20180025974A KR 20190105694 A KR20190105694 A KR 20190105694A
Authority
KR
South Korea
Prior art keywords
gamma
output node
reference voltage
voltage
voltage output
Prior art date
Application number
KR1020180025974A
Other languages
English (en)
Other versions
KR102515138B1 (ko
Inventor
황준호
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020180025974A priority Critical patent/KR102515138B1/ko
Priority to US16/215,598 priority patent/US10789907B2/en
Publication of KR20190105694A publication Critical patent/KR20190105694A/ko
Application granted granted Critical
Publication of KR102515138B1 publication Critical patent/KR102515138B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

감마 기준 전압 생성 회로는 제1 기준 전압과 제2 기준 전압 사이에 배치되는 제1 저항 스트링, 상기 제1 저항 스트링에 연결되어 제1 감마 기준 전압의 레벨을 결정하는 제1 멀티플렉서, 상기 제1 멀티플렉서에 연결되어 상기 제1 감마 기준 전압을 출력하는 제1 증폭기, 상기 제1 증폭기의 출력단과 현재 감마 전압 출력 노드의 제1 이전 감마 전압 출력 노드 사이에 연결되는 제1 저항, 상기 제1 증폭기의 출력단과 상기 현재 감마 전압 출력 노드의 제1 다음 감마 전압 출력 노드 사이에 연결되는 제2 저항, 상기 현재 감마 전압 출력 노드의 제2 이전 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 연결되는 제1 보상 저항 및 상기 현재 감마 전압 출력 노드의 제2 다음 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 연결되는 제2 보상 저항을 포함한다.

Description

감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 {GAMMA REFERENCE VOLTAGE GENERATING CIRCUIT, DISPLAY APPARATUS INCLUDING THE SAME AND METHOD OF DRIVING DISPLAY PANEL USING THE SAME}
본 발명은 감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법에 관한 것으로, 인접한 감마 전압을 기초로 감마 기준 전압을 생성하는 감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법에 관한 것이다.
일반적으로, 표시 장치는 표시 패널 및 표시 패널 구동부를 포함한다. 상기 표시 패널은 복수의 게이트 라인들, 복수의 데이터 라인들 및 복수의 픽셀들을 포함한다. 상기 표시 패널 구동부는 상기 복수의 게이트 라인들에 게이트 신호를 제공하는 게이트 구동부, 상기 데이터 라인들에 데이터 전압을 제공하는 데이터 구동부 및 상기 데이터 전압을 생성하기 위한 감마 기준 전압을 생성하는 감마 기준 전압 생성부를 포함한다.
상기 감마 기준 전압 생성부는 저항 스트링 및 멀티플렉서를 포함하며, 상기 저항 스트링의 전압 분배 원리를 이용하여 상기 감마 기준 전압을 생성한다. 특정 계조들에 대해 상기 감마 기준 전압을 생성하고, 상기 감마 기준 전압에 대응하지 않는 나머지 계조들에 대해서는 상기 감마 기준 전압을 인터폴레이션하여 감마 전압을 생성할 수 있다.
상기한 종래의 감마 기준 전압 생성 방식 및 인터폴레이션 방식에서는 특정 계조에서 감마 평활도(gamma smoothness)가 크게 감소하는 문제점이 있다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 인접한 감마 전압을 기초로 감마 기준 전압을 생성하는 감마 기준 전압 생성 회로를 제공하는 것이다.
본 발명의 다른 목적은 상기 감마 기준 전압 생성 회로를 포함하는 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 장치를 이용하는 표시 패널의 구동 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 감마 기준 전압 생성 회로는 제1 기준 전압과 제2 기준 전압 사이에 배치되는 제1 저항 스트링, 상기 제1 저항 스트링에 연결되어 제1 감마 기준 전압의 레벨을 결정하는 제1 멀티플렉서, 상기 제1 멀티플렉서에 연결되어 상기 제1 감마 기준 전압을 출력하는 제1 증폭기, 상기 제1 증폭기의 출력단과 현재 감마 전압 출력 노드의 제1 이전 감마 전압 출력 노드 사이에 연결되는 제1 저항, 상기 제1 증폭기의 출력단과 상기 현재 감마 전압 출력 노드의 제1 다음 감마 전압 출력 노드 사이에 연결되는 제2 저항, 상기 현재 감마 전압 출력 노드의 제2 이전 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 연결되는 제1 보상 저항 및 상기 현재 감마 전압 출력 노드의 제2 다음 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 연결되는 제2 보상 저항을 포함한다.
본 발명의 일 실시예에 있어서, 상기 제1 이전 감마 전압 출력 노드 및 상기 제2 이전 감마 전압 출력 노드는 동일하며, 상기 제1 이전 감마 전압 출력 노드 및 상기 제2 이전 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 바로 이전 출력 노드일 수 있다. 상기 제1 다음 감마 전압 출력 노드 및 상기 제2 다음 감마 전압 출력 노드는 동일하며, 상기 제1 다음 감마 전압 출력 노드 및 상기 제2 다음 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 바로 다음 출력 노드일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 이전 감마 전압 출력 노드 및 상기 제2 이전 감마 전압 출력 노드는 서로 상이할 수 있다. 상기 제1 다음 감마 전압 출력 노드 및 상기 제2 다음 감마 전압 출력 노드는 서로 상이할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 이전 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 바로 이전 출력 노드일 수 있다. 상기 제1 다음 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 바로 다음 출력 노드일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 이전 감마 전압 출력 노드는 상기 제1 이전 감마 전압 출력 노드의 이전 출력 노드들 중 어느 하나일 수 있다. 상기 제2 다음 감마 전압 출력 노드는 상기 제1 다음 감마 전압 출력 노드의 다음 출력 노드들 중 어느 하나일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 증폭기의 출력단과 상기 현재 감마 전압 출력 노드 사이에 배치되는 제1 스위치를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 이전 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 배치되며 상기 제1 보상 저항과 직렬로 연결되는 제2 스위치 및 상기 제2 다음 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 배치되며 상기 제2 보상 저항과 직렬로 연결되는 제3 스위치를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 제1 동작 모드에서 상기 제1 스위치는 턴 오프되고, 상기 제2 스위치 및 상기 제3 스위치는 턴 온될 수 있다. 제2 동작 모드에서 상기 제1 스위치는 턴 온되고, 상기 제2 스위치 및 상기 제3 스위치는 턴 오프될 수 있다.
본 발명의 일 실시예에 있어서, 상기 감마 기준 전압 생성 회로는 제3 기준 전압과 제4 기준 전압 사이에 배치되는 제2 저항 스트링, 상기 제2 저항 스트링에 연결되어 상기 제1 감마 기준 전압보다 저계조에 대응하는 제2 감마 기준 전압의 레벨을 결정하는 제2 멀티플렉서, 상기 제2 멀티플렉서에 연결되어 상기 제2 감마 기준 전압을 출력하는 제2 증폭기 및 상기 제1 증폭기의 출력단과 상기 제2 증폭기의 출력단 사이에 배치되는 제1 그룹의 저항들을 더 포함할 수 있다. 상기 제4 기준 전압은 상기 제1 증폭기의 상기 출력단의 전압일 수 있다.
본 발명의 일 실시예에 있어서, 상기 감마 기준 전압 생성 회로는 제5 기준 전압과 제6 기준 전압 사이에 배치되는 제3 저항 스트링, 상기 제3 저항 스트링에 연결되어 상기 제1 감마 기준 전압보다 고계조에 대응하는 제3 감마 기준 전압의 레벨을 결정하는 제3 멀티플렉서, 상기 제3 멀티플렉서에 연결되어 상기 제3 감마 기준 전압을 출력하는 제3 증폭기 및 상기 제2 증폭기의 출력단과 상기 제3 증폭기의 출력단 사이에 배치되는 제2 그룹의 저항들을 더 포함할 수 있다. 상기 제2 기준 전압은 상기 제3 증폭기의 상기 출력단의 전압일 수 있다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 감마 기준 전압 생성부, 데이터 구동부 및 표시 패널을 포함한다. 상기 감마 기준 전압 생성부는 제1 기준 전압과 제2 기준 전압 사이에 배치되는 제1 저항 스트링, 상기 제1 저항 스트링에 연결되어 제1 감마 기준 전압의 레벨을 결정하는 제1 멀티플렉서, 상기 제1 멀티플렉서에 연결되어 상기 제1 감마 기준 전압을 출력하는 제1 증폭기, 상기 제1 증폭기의 출력단과 현재 감마 전압 출력 노드의 제1 이전 감마 전압 출력 노드 사이에 연결되는 제1 저항, 상기 제1 증폭기의 출력단과 상기 현재 감마 전압 출력 노드의 제1 다음 감마 전압 출력 노드 사이에 연결되는 제2 저항, 상기 현재 감마 전압 출력 노드의 제2 이전 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 연결되는 제1 보상 저항 및 상기 현재 감마 전압 출력 노드의 제2 다음 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 연결되는 제2 보상 저항을 포함하고, 상기 제1 내지 제3 감마 기준 전압들을 포함하는 복수의 감마 기준 전압들을 생성한다. 상기 데이터 구동부는 상기 복수의 감마 기준 전압들을 기초로 데이터 전압을 출력한다. 상기 표시 패널은 상기 데이터 전압을 기초로 영상을 표시한다.
본 발명의 일 실시예에 있어서, 상기 표시 장치는 상기 표시 패널에 게이트 신호를 출력하는 게이트 구동부 및 상기 게이트 구동부 및 상기 데이터 구동부의 구동 타이밍을 제어하는 타이밍 컨트롤러를 더 포함할 수 있다. 상기 타이밍 컨트롤러, 상기 데이터 구동부 및 상기 감마 기준 전압 생성부는 하나의 칩으로 형성될 수 있다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널의 구동 방법은 제1 계조에 대응하는 제1 감마 기준 전압, 상기 제1 계조보다 높은 제2 계조에 대응하는 제2 감마 기준 전압 및 상기 제2 계조보다 높은 제3 계조에 대응하는 제3 감마 기준 전압을 생성하는 단계, 상기 제1 감마 기준 전압 및 상기 제2 감마 기준 전압을 이용하여 상기 제2 감마 기준 전압의 이전 감마 전압을 생성하고, 상기 제2 감마 기준 전압 및 상기 제3 감마 기준 전압을 이용하여 상기 제2 감마 기준 전압의 다음 감마 전압을 생성하는 단계, 상기 제2 감마 기준 전압의 이전 감마 전압 및 상기 제2 감마 기준 전압의 다음 감마 전압을 기초로 상기 제2 계조에 대응하는 제2 감마 보상 기준 전압을 생성하는 단계, 표시 패널에 게이트 신호를 출력하는 단계 및 상기 표시 패널에 상기 제1 내지 제3 감마 기준 전압들을 포함하는 복수의 감마 기준 전압들을 기초로 데이터 전압을 출력하는 단계를 포함한다.
본 발명의 일 실시예에 있어서, 제2 감마 보상 기준 전압은 상기 제2 감마 보상 기준 전압을 출력하는 현재 감마 전압 출력 노드와 상기 제2 감마 기준 전압의 이전 감마 전압을 출력하는 이전 감마 전압 출력 노드 사이에 배치되는 제1 저항 및 상기 현재 감마 전압 출력 노드와 상기 제2 감마 기준 전압의 다음 감마 전압을 출력하는 다음 감마 전압 출력 노드 사이에 배치되는 제2 저항을 이용하여 생성될 수 있다.
본 발명의 일 실시예에 있어서, 상기 이전 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 바로 이전 출력 노드일 수 있다. 상기 다음 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 바로 다음 출력 노드일 수 있다.
본 발명의 일 실시예에 있어서, 상기 이전 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 두 번째 이전 출력 노드일 수 있다. 상기 다음 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 두 번째 다음 출력 노드일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 감마 기준 전압을 생성하는 노드와 상기 제2 감마 보상 기준 전압을 출력하는 노드 사이에는 제1 스위치가 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 이전 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에는 제2 스위치가 배치될 수 있다. 상기 다음 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에는 제3 스위치가 배치될 수 있다.
본 발명의 일 실시예에 있어서, 제1 동작 모드에서 상기 제1 스위치는 턴 오프되고, 상기 제2 스위치 및 상기 제3 스위치는 턴 온될 수 있다. 제2 동작 모드에서 상기 제1 스위치는 턴 온되고, 상기 제2 스위치 및 상기 제3 스위치는 턴 오프될 수 있다.
이와 같은 감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법에 따르면, 인접한 감마 전압을 기초로 감마 기준 전압을 보상하는 감마 기준 전압 보상부를 포함하여, 특정 계조에서 나타나는 감마 평활도의 저하를 방지할 수 있다. 따라서, 표시 패널의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 감마 기준 전압 생성부의 일 예를 나타내는 회로도이다.
도 3은 도 1의 감마 기준 전압 생성부의 일 예를 나타내는 회로도이다.
도 4는 계조에 따른 감마값을 나타내는 그래프이다.
도 5는 계조에 따른 감마 평활도를 나타내는 그래프이다.
도 6은 도 1의 감마 기준 전압 생성부의 87 계조에 대응하는 감마 기준 전압을 생성하는 부분을 나타내는 회로도이다.
도 7은 본 발명의 일 실시예에 따른 감마 기준 전압 생성부의 87 계조에 대응하는 감마 기준 전압을 생성하는 부분을 나타내는 회로도이다.
도 8은 본 발명의 일 실시예에 따른 감마 기준 전압 생성부의 87 계조에 대응하는 감마 기준 전압을 생성하는 부분을 나타내는 회로도이다.
도 9는 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100), 게이트 구동부(300) 및 타이밍 컨트롤러 임베디드 데이터 구동부(200)를 포함한다. 상기 타이밍 컨트롤러 임베디드 구동부는 타이밍 컨트롤러(220), 감마 기준 전압 생성부(240) 및 데이터 구동부(260)를 포함한다. 예를 들어, 상기 타이밍 컨트롤러 임베디드 구동부는 하나의 칩으로 형성될 수 있다.
상기 표시 패널(100)은 복수의 게이트 라인들(GL), 복수의 데이터 라인들(DL) 및 상기 게이트 라인들(GL)과 상기 데이터 라인들(DL) 각각에 전기적으로 연결된 복수의 픽셀들을 포함한다. 상기 게이트 라인들(GL)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
상기 표시 패널(100)은 상기 게이트 라인들, 상기 데이터 라인들 및 상기 픽셀들을 포함할 수 있다. 상기 표시 패널(100)은 복수의 유기 발광 다이오드들을 포함하는 유기 발광 표시 패널일 수 있다. 이와는 달리, 상기 표시 패널(100)은 액정층을 포함하는 액정 표시 패널일 수 있다.
상기 타이밍 컨트롤러(220)는 외부의 장치(미도시)로부터 입력 영상 데이터(IMG) 및 입력 제어 신호(CONT)를 수신한다. 예를 들어, 상기 입력 영상 데이터(IMG)는 적색 영상 데이터, 녹색 영상 데이터 및 청색 영상 데이터를 포함할 수 있다. 상기 입력 영상 데이터(IMG)는 백색 영상 데이터를 포함할 수 있다. 상기 입력 영상 데이터(IMG)는 마젠타색(magenta) 영상 데이터, 황색(yellow) 영상 데이터 및 시안색(cyan) 영상 데이터 중 적어도 어느 하나를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 타이밍 컨트롤러(220)는 상기 입력 영상 데이터(IMG) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3) 및 데이터 신호(DATA)를 생성한다.
상기 타이밍 컨트롤러(220)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(220)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(260)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(260)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(220)는 상기 입력 영상 데이터(IMG)를 근거로 데이터 신호(DATA)를 생성한다. 상기 타이밍 컨트롤러(220)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(260)에 출력한다.
상기 타이밍 컨트롤러(220)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(240)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성하여 상기 감마 기준 전압 생성부(240)에 출력한다. 이와는 달리, 상기 감마 기준 전압 생성부(240)는 상기 타이밍 컨트롤러(220)로부터 제어 신호를 입력 받지 않고 독립적으로 동작할 수 있다.
상기 게이트 구동부(300)는 상기 타이밍 컨트롤러(220)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GL)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GL)에 출력한다.
상기 감마 기준 전압 생성부(240)는 상기 타이밍 컨트롤러(220)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(240)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(260)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다.
상기 감마 기준 전압 생성부(240)의 구성 및 동작에 대해서는 도 2 내지 도 6을 참조하여 상세히 후술한다.
상기 데이터 구동부(260)는 상기 타이밍 컨트롤러(220)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마 기준 전압 생성부(240)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(260)는 상기 데이터 신호(DATA)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환한다. 상기 데이터 구동부(260)는 상기 데이터 전압을 상기 데이터 라인(DL)에 출력한다.
도 2는 도 1의 감마 기준 전압 생성부(240)의 일 예를 나타내는 회로도이다.
도 1 및 도 2를 참조하면, 상기 감마 기준 전압 생성부(240)는 기준 전압들을 이용하여 특정 계조들에 대응하는 복수의 감마 기준 전압들을 먼저 생성하고, 상기 감마 기준 전압들을 인터폴레이션하여 상기 특정 계조들을 제외한 나머지 계조들에 대응하는 감마 전압들을 생성할 수 있다.
도 2에서, 상기 표시 패널(100)은 255 계조에 대응하는 감마 기준 전압들 및 감마 전압들을 생성하는 것을 예시하였다. 도 2에서, VR1 및 VR2는 상기 기준 전압들의 일 예이고, V0, V1, V7, V11, V23, V35, V51, V87, V151, V203, V255는 각각 0 계조, 1 계조, 7 계조, 11 계조, 23 계조, 35 계조, 51 계조, 87 계조, 151 계조, 203 계조, 255 계조에 대응하는 상기 감마 기준 전압들의 일 예이며, 나머지 계조들에 대응하는 전압들(V2 내지 V6, V8 내지 V10 등)은 상기 감마 기준 전압들을 인터폴레이션하여 생성한 감마 전압들의 일 예이다.
도 2의 실시예에서는 설명의 편의 상, 상기 기준 전압을 VR1 및 VR2로 간략히 예시하였으나, 본 발명은 이에 한정되지 않는다. 상기 감마 기준 전압들(e.g. V0, V1, V7, V11, V23, V35, V51, V87, V151, V203, V255) 및 상기 감마 전압들(e.g. V2 내지 V6, V8 내지 V10 등)을 생성하기 위한 기준 전압의 개수는 2개보다 많을 수 있다.
예를 들어, 0 계조에 대응하는 감마 기준 전압 V0은 상기 제1 기준 전압 VR1일 수 있다.
1 계조에 대응하는 감마 기준 전압 V1은 저항 스트링(RS1), 상기 저항 스트링(RS1)에 연결되어 상기 감마 기준 전압 V1의 레벨을 결정하는 멀티플렉서(MX1) 및 상기 멀티플렉서(MX1)에 연결되어 상기 감마 기준 전압 V1을 출력하는 증폭기(A1)를 이용하여 생성될 수 있다. 상기 저항 스트링(RS1)은 상기 제1 기준 전압(VR1)과 7 계조에 대응하는 감마 기준 전압 V7의 사이에 배치되는 복수의 저항들을 포함할 수 있다. 따라서, 1 계조에 대응하는 감마 기준 전압 V1의 레벨은 상기 제1 기준 전압(VR1)과 7 계조에 대응하는 감마 기준 전압 V7 사이의 레벨로 결정될 수 있다. 상기 멀티플렉서(MX1)는 상기 저항 스트링(RS1) 내의 어떤 위치와 상기 증폭기(A1)를 연결할지 결정할 수 있고, 상기 멀티플렉서(MX1)가 상기 저항 스트링(RS1) 내의 어떤 위치와 상기 증폭기(A1)를 연결되는지에 따라 상기 1 계조에 대응하는 감마 기준 전압 V1의 레벨이 결정된다.
7 계조에 대응하는 감마 기준 전압 V7은 저항 스트링(RS7), 상기 저항 스트링(RS7)에 연결되어 상기 감마 기준 전압 V7의 레벨을 결정하는 멀티플렉서(MX7) 및 상기 멀티플렉서(MX7)에 연결되어 상기 감마 기준 전압 V7을 출력하는 증폭기(A7)를 이용하여 생성될 수 있다. 상기 저항 스트링(RS7)은 상기 제1 기준 전압(VR1)과 11 계조에 대응하는 감마 기준 전압 V11의 사이에 배치되는 복수의 저항들을 포함할 수 있다. 따라서, 7 계조에 대응하는 감마 기준 전압 V7의 레벨은 상기 제1 기준 전압(VR1)과 11 계조에 대응하는 감마 기준 전압 V11 사이의 레벨로 결정될 수 있다. 상기 멀티플렉서(MX7)는 상기 저항 스트링(RS7) 내의 어떤 위치와 상기 증폭기(A7)를 연결할지 결정할 수 있고, 상기 멀티플렉서(MX7)가 상기 저항 스트링(RS7) 내의 어떤 위치와 상기 증폭기(A7)를 연결되는지에 따라 상기 7 계조에 대응하는 감마 기준 전압 V7의 레벨이 결정된다.
1 계조에 대응하는 상기 감마 기준 전압 V1 및 상기 7 계조에 대응하는 상기 감마 기준 전압 V7을 이용하여 2 계조 내지 6 계조에 대응하는 감마 전압 V2 내지 V6을 생성할 수 있다.
상기 감마 기준 전압 V1을 출력하는 증폭기(A1)와 상기 감마 기준 전압 V7을 출력하는 증폭기(A7) 사이에는 직렬로 연결되는 복수의 저항들이 배치될 수 있다. 상기 직렬로 연결되는 복수의 저항들에 의해 2 계조 내지 6 계조에 대응하는 상기 감마 전압들 V2 내지 V6이 생성될 수 있다. 예를 들어, 상기 감마 기준 전압 V1을 출력하는 증폭기(A1)와 상기 감마 기준 전압 V7을 출력하는 증폭기(A7) 사이에 배치되는 저항들의 값은 모두 동일할 수 있다. 상기 감마 기준 전압 V1을 출력하는 증폭기(A1)와 상기 감마 기준 전압 V7을 출력하는 증폭기(A7) 사이에 배치되는 저항들의 값이 모두 동일한 경우, 상기 감마 전압들 V2 내지 V6은 선형 보간법(linear interpolation)에 의해 생성될 수 있다.
11 계조에 대응하는 감마 기준 전압 V11은 저항 스트링(RS11), 상기 저항 스트링(RS11)에 연결되어 상기 감마 기준 전압 V11의 레벨을 결정하는 멀티플렉서(MX11) 및 상기 멀티플렉서(MX11)에 연결되어 상기 감마 기준 전압 V11을 출력하는 증폭기(A11)를 이용하여 생성될 수 있다.
7 계조에 대응하는 상기 감마 기준 전압 V7 및 상기 11 계조에 대응하는 상기 감마 기준 전압 V11을 이용하여 8 계조 내지 10 계조에 대응하는 감마 전압 V8 내지 V11을 생성할 수 있다.
상기 감마 기준 전압 V7을 출력하는 증폭기(A7)와 상기 감마 기준 전압 V11을 출력하는 증폭기(A11) 사이에는 직렬로 연결되는 복수의 저항들이 배치될 수 있다. 상기 직렬로 연결되는 복수의 저항들에 의해 8 계조 내지 10 계조에 대응하는 상기 감마 전압들 V8 내지 V10이 생성될 수 있다. 예를 들어, 상기 감마 기준 전압 V7을 출력하는 증폭기(A7)와 상기 감마 기준 전압 V11을 출력하는 증폭기(A11) 사이에 배치되는 저항들의 값은 모두 동일할 수 있다. 상기 감마 기준 전압 V7을 출력하는 증폭기(A7)와 상기 감마 기준 전압 V11을 출력하는 증폭기(A11) 사이에 배치되는 저항들의 값이 모두 동일한 경우, 상기 감마 전압들 V8 내지 V10은 선형 보간법(linear interpolation)에 의해 생성될 수 있다.
23 계조에 대응하는 감마 기준 전압 V23은 저항 스트링(RS23), 상기 저항 스트링(RS23)에 연결되어 상기 감마 기준 전압 V23의 레벨을 결정하는 멀티플렉서(MX23) 및 상기 멀티플렉서(MX23)에 연결되어 상기 감마 기준 전압 V23을 출력하는 증폭기(A23)를 이용하여 생성될 수 있다.
11 계조에 대응하는 상기 감마 기준 전압 V11 및 상기 23 계조에 대응하는 상기 감마 기준 전압 V23을 이용하여 12 계조 내지 22 계조에 대응하는 감마 전압 V12 내지 V22를 생성할 수 있다.
상기 감마 기준 전압 V11을 출력하는 증폭기(A11)와 상기 감마 기준 전압 V23을 출력하는 증폭기(A23) 사이에는 직렬로 연결되는 복수의 저항들이 배치될 수 있다. 상기 직렬로 연결되는 복수의 저항들에 의해 12 계조 내지 22 계조에 대응하는 상기 감마 전압들 V12 내지 V22가 생성될 수 있다.
35, 51, 87, 151, 203 계조에 대응하는 감마 기준 전압 V35, V51, V87, V151, V203은 각각의 저항 스트링(RS35, RS51, RS87, RS151, RS203), 상기 저항 스트링(RS35, RS51, RS87, RS151, RS203)에 연결되어 상기 감마 기준 전압 V35, V51, V87, V151, V203의 레벨을 결정하는 멀티플렉서(MX35, MX51, MX87, MX151, MX203) 및 상기 멀티플렉서(MX35, MX51, MX87, MX151, MX203)에 연결되어 상기 감마 기준 전압 V35, V51, V87, V151, V203을 출력하는 증폭기(A35, A51, A87, A151, A203, A255)를 이용하여 생성될 수 있다.
255 계조에 대응하는 감마 기준 전압 V255는 제1 기준 전압(VR1)과 제2 기준 전압(VR2) 사이에 형성되는 저항 스트링(RS255), 상기 저항 스트링(RS255)에 연결되는 멀티플렉서(MX255)를 이용하여 생성될 수 있다.
본 실시예에서는 상기 감마 기준 전압 V0, V1, V7, V11, V23, V35, V51, V87, V151, V203, V255는 모두 제1 기준 전압 VR1을 기초로 생성되는 것을 예시하였으나, 본 발명은 상기 감마 기준 전압 V0, V1, V7, V11, V23, V35, V51, V87, V151, V203, V255를 생성하기 위한 기준 전압에 한정되지 않는다.
또한, 본 실시예에서 상기 감마 기준 전압을 생성하는 특정 계조는 0 계조, 1 계조, 7 계조, 11 계조, 23 계조, 35 계조, 51 계조, 87 계조, 151 계조, 203 계조, 255 계조인 것으로 예시하였으나 본 발명은 상기 특정 계조에 한정되지 않는다.
또한, 본 실시예에서 상기 감마 기준 전압의 개수는 11개인 것으로 예시하였으나 본 발명은 상기 감마 기준 전압의 개수에 한정되지 않는다.
도 3은 도 1의 감마 기준 전압 생성부의 일 예를 나타내는 회로도이다.
본 실시예에 따른 감마 기준 전압 생성부는 상기 감마 기준 전압 및 감마 전압을 생성하기 위한 기준 전압을 제외하면, 도 2를 참조하여 설명한 감마 기준 전압 생성부와 실질적으로 동일하다. 따라서, 동일하거나 대응되는 구성 요소에 대해서는 동일한 참조번호를 이용하고, 중복되는 설명은 생략한다.
도 1 내지 도 3을 참조하면, 상기 감마 기준 전압 생성부(240A)는 기준 전압들을 이용하여 특정 계조들에 대응하는 복수의 감마 기준 전압들을 먼저 생성하고, 상기 감마 기준 전압들을 인터폴레이션하여 상기 특정 계조들을 제외한 나머지 계조들에 대응하는 감마 전압들을 생성할 수 있다.
예를 들어, 0 계조에 대응하는 감마 기준 전압 V0은 상기 제1 기준 전압 VR1일 수 있다.
1 계조에 대응하는 감마 기준 전압 V1을 생성하기 위한 저항 스트링(RS1)은 상기 제1 기준 전압(VR1)과 7 계조에 대응하는 감마 기준 전압 V7의 사이에 연결되므로, 1 계조에 대응하는 감마 기준 전압 V1의 레벨은 상기 제1 기준 전압(VR1)과 7 계조에 대응하는 감마 기준 전압 V7 사이의 레벨로 결정될 수 있다.
7 계조에 대응하는 감마 기준 전압 V7을 생성하기 위한 저항 스트링(RS7)은 상기 제1 기준 전압(VR1)과 11 계조에 대응하는 감마 기준 전압 V11의 사이에 연결되므로, 7 계조에 대응하는 감마 기준 전압 V7의 레벨은 상기 제1 기준 전압(VR1)과 11 계조에 대응하는 감마 기준 전압 V11 사이의 레벨로 결정될 수 있다.
본 실시예에서는, 11 계조에 대응하는 감마 기준 전압 V11을 생성하기 위한 저항 스트링(RS11)은 상기 제1 기준 전압(VR1)이 아닌 제2 기준 전압(VR2)과 23 계조에 대응하는 감마 기준 전압 V23의 사이에 연결되므로, 11 계조에 대응하는 감마 기준 전압 V11의 레벨은 상기 제2 기준 전압(VR2)과 23 계조에 대응하는 감마 기준 전압 V23 사이의 레벨로 결정될 수 있다.
23, 35, 51, 87, 151, 203 계조에 대응하는 감마 기준 전압 V23, V36, V51, V87, V151, V203을 생성하기 위한 저항 스트링(RS23, RS35, RS51, RS87, RS151, RS203)은 상기 제2 기준 전압(VR2)에 연결되므로, 23, 35, 51, 87, 151, 203 계조에 대응하는 감마 기준 전압 V23, V36, V51, V87, V151, V203의 레벨은 상기 제2 기준 전압(VR2)과 다음 감마 기준 전압 사이의 레벨로 결정될 수 있다.
255 계조에 대응하는 감마 기준 전압 V255는 제1 기준 전압(VR1) 및 상기 제1 및 제2 기준 전압(VR1, VR2)과 상이한 제3 기준 전압(VR3) 사이에 형성되는 저항 스트링(RS255), 상기 저항 스트링(RS255)에 연결되는 멀티플렉서(MX255)를 이용하여 생성될 수 있다.
도 4는 계조에 따른 감마값을 나타내는 그래프이다. 도 5는 계조에 따른 감마 평활도를 나타내는 그래프이다.
도 4를 참조하면, 도 2 및 도 3의 상기 감마 기준 전압 생성부(240A)에 의해 생성된 상기 계조에 따른 감마값을 나타낸다. 상기 감마값은 입력 영상의 선형 입력을 비선형 전달 함수를 사용하여 비선형적으로 변형하는 것을 의미하며, 일반적으로 감마값을 2.2로 설정할 경우, 표시 품질이 양호하다. 본 실시예에서 상기 감마값은 2.2를 기준으로 설정한 것을 예시한다.
계조, 휘도 및 감마값은 아래와 같은 수학식 1 및 수학식 2를 만족한다. gray는 특정 계조, Lgray는 특정 계조에서의 휘도, L255는 255 계조에서의 휘도, γ는 감마값을 의미한다.
[수학식 1]
Figure pat00001
[수학식 2]
Figure pat00002
도 2 및 도 3의 상기 감마 기준 전압 생성부(240A)는 설정 계조 포인트(e.g. 0 계조, 1 계조, 7 계조, 11 계조, 23 계조, 35 계조, 51 계조, 87 계조, 151 계조, 203 계조, 255 계조)에서 상기 감마값(γ)을 2.2 또는 2.2와 가까운 값으로 설정한다. 상기 설정 계조 포인트가 아닌 계조들에 대해서는 상기 도 2 및 도 3에서 설명한 방식으로 인터폴레이션하여 상기 감마 전압들을 생성한다.
설정 계조 포인트가 아닌 곳의 감마값은 선형 보간법에 의해 생성되는 반면, 상기 감마값은 로그 값으로 표현되기 때문에 상기 설정 계조 포인트가 아닌 곳에서는 상기 감마값 곡선이 도 4와 같이 볼록한 파형을 나타내게 된다.
감마 평활도(gamma smoothness)는 감마값의 변화량을 의미하며, 인접한 계조에서의 감마값을 비교하여 얻을 수 있다. 정규화된 감마 평활도(normalized gamma smoothness)는 수학식 3으로 표현할 수 있다. i는 특정 계조를 의미하고, i-1은 특정 계조의 바로 이전 계조, i+1은 특정 계조의 바로 다음 계조를 의미한다. L(i), L(i-1), L(i+1)은 각각 계조 I, i-1, i+1에서의 휘도를 나타낸다.
[수학식 3]
Figure pat00003
도 4를 보면, 상기 감마 기준 전압을 설정하는 설정 계조 포인트들(35 계조, 51 계조, 87 계조)에서 그래프의 꼭지점들이 형성되고, 설정 계조 포인트들(35 계조, 51 계조, 87 계조)의 전후에서 곡선의 기울기의 극성이 반대로 형성된다. 또한 도 5를 보면, 상기 감마 기준 전압을 설정하는 설정 계조 포인트들(35 계조, 51 계조, 87 계조)에서 정규화된 감마 평활도가 크게 감소한다. 상기 정규화된 감마 평활도가 0인 경우, 상기 감마값은 계조가 진행함에 따라 꾸준히 평활한 값을 갖는 것을 의미하므로, 상기 정규화된 감마 평활도가 0인 것이 가장 바람직하다.
도 5에서와 같이, 상기 감마 평활도가 0에서 크게 벗어나는 값을 갖게 되면, 계조가 서서히 변화하는 영상에서 영상의 왜곡이 사용자에게 시인될 수 있다. 이러한 영상의 왜곡은 표시 패널(100)의 표시 품질을 떨어뜨리게 된다.
도 6은 도 1의 감마 기준 전압 생성부(240)의 87 계조에 대응하는 감마 기준 전압을 생성하는 부분을 나타내는 회로도이다.
도 1 내지 도 6을 참조하면, 본 실시예에 따른 감마 기준 전압 생성부(240)는 상기 감마 기준 전압을 생성하는 설정 계조 포인트(e.g. 87 계조)에서 상기 증폭부(e.g. A87)의 출력을 그대로 출력하는 대신, 인접한 감마 전압들(e.g. V86, V88)을 이용하여 상기 감마 기준 전압(e.g. V87)을 생성할 수 있다. 이 때, 상기 증폭부(e.g. A87)의 출력단(e.g. OT87)은 상기 감마 기준 전압의 출력부(e.g. ON87)와 차단될 수 있다.
도 6의 회로도를 설명하면, 87 계조에 대응하는 감마 기준 전압을 생성부는 제1 기준 전압(e.g. 도 2의 VR1, 도 3의 VR2)과 제2 기준 전압(도 2 및 도 3의 V151) 사이에 배치되는 제1 저항 스트링(RS87), 상기 제1 저항 스트링(RS87)에 연결되어 제1 감마 기준 전압(V87TEMP)의 레벨을 결정하는 제1 멀티플렉서(MX87) 및 상기 제1 멀티플렉서(MX87)에 연결되어 상기 제1 감마 기준 전압(V87TEMP)을 출력하는 제1 증폭기(A87)를 포함한다.
상기 제1 증폭기(A87)의 출력단(OT87)과 현재 감마 전압 출력 노드(ON87)의 제1 이전 감마 전압 출력 노드(ON86) 사이에는 제1 저항(R86)이 배치될 수 있다. 상기 제1 저항(R86)은 상기 제1 증폭기(A87)와 이전 증폭기(A51) 사이에 배치되는 저항들 중 하나일 수 있다.
상기 제1 증폭기(A87)의 출력단(OT87)과 상기 현재 감마 전압 출력 노드(ON87)의 제1 다음 감마 전압 출력 노드(ON88) 사이에는 제2 저항(R87)이 배치될 수 있다. 상기 제2 저항(R87)은 상기 제1 증폭기(A87)와 다음 증폭기(A151) 사이에 배치되는 저항들 중 하나일 수 있다.
상기 현재 감마 전압 출력 노드(ON87)의 제2 이전 감마 전압 출력 노드(본 실시예에서, ON86)와 상기 현재 감마 전압 출력 노드(ON87) 사이에는 제1 보상 저항(RD1)이 배치될 수 있다.
상기 현재 감마 전압 출력 노드(ON87)의 제2 다음 감마 전압 출력 노드(본 실시예에서, ON88)와 상기 현재 감마 전압 출력 노드(ON87) 사이에는 제2 보상 저항(RD2)이 배치될 수 있다.
본 실시예에서는, 상기 제1 이전 감마 전압 출력 노드(ON86) 및 상기 제2 이전 감마 전압 출력 노드(ON86)는 동일하며, 상기 제1 이전 감마 전압 출력 노드(ON86) 및 상기 제2 이전 감마 전압 출력 노드(ON86)는 상기 현재 감마 전압 출력 노드(ON87)의 바로 이전 출력 노드(ON86)일 수 있다. 상기 바로 이전 출력 노드(ON86)는 상기 현재 감마 전압 출력 노드(ON87)와 바로 이웃하는 노드일 수 있다.
또한, 상기 제1 다음 감마 전압 출력 노드(ON88) 및 상기 제2 다음 감마 전압 출력 노드(ON88)는 동일하며, 상기 제1 다음 감마 전압 출력 노드(ON88) 및 상기 제2 다음 감마 전압 출력 노드(ON88)는 상기 현재 감마 전압 출력 노드(ON87)의 바로 다음 출력 노드(ON88)일 수 있다. 상기 바로 다음 출력 노드(ON88)는 상기 바로 이전 출력 노드(ON86)의 반대 측으로 상기 현재 감마 전압 출력 노드(ON87)와 바로 이웃하는 노드일 수 있다.
예를 들어, 상기 제1 보상 저항(RD1)은 상기 제2 보상 저항(RD2)과 동일한 저항을 가질 수 있다. 이때, 보정된 감마 기준 전압(V87)은 상기 바로 이전 출력 노드(ON86)의 전압 및 상기 현재 감마 전압 출력 노드(ON87)의 바로 다음 출력 노드(ON88)의 전압의 평균값으로 설정될 수 있다.
예를 들어, 상기 제1 증폭기(A87)의 출력단(OT87)의 전압은 제1 감마 기준 전압(V87TEMP)으로 부를 수 있고, 상기 현재 감마 전압 출력 노드(ON87)의 출력 전압은 상기 제1 감마 보상 기준 전압(V87)으로 부를 수 있다. 상기 데이터 구동부(260)로 출력되는 전압은 상기 제1 감마 보상 기준 전압(V87)이다.
본 실시예에서는 상기 87 계조에서 상기 증폭기(A87)의 출력 전압 대신 86 계조 및 88 계조의 전압의 평균 전압을 감마 보상 기준 전압으로 출력하는 경우만을 예시하였다. 그러나 본 발명은 이에 한정되지 않으며, 상기 설정 계조 포인트들(1 계조, 7 계조, 11 계조, 23 계조, 35 계조, 51 계조, 87 계조, 151 계조, 203 계조 등)에서 인접한 감마 전압을 기초로 감마 보상 기준 전압을 생성할 수 있다.
상기 감마 기준 전압 생성부(240)는 제3 기준 전압(e.g. 도 2의 VR1, 도 3의 VR2)과 제4 기준 전압(e.g. 도 6의 V87TEMP) 사이에 배치되는 제2 저항 스트링(RS51), 상기 제2 저항 스트링(RS51)에 연결되어 상기 제1 감마 기준 전압(V87TEMP)보다 저계조에 대응하는 제2 감마 기준 전압의 레벨을 결정하는 제2 멀티플렉서(MX51), 상기 제2 멀티플렉서(MX51)에 연결되어 상기 제2 감마 기준 전압을 출력하는 제2 증폭기(A51), 상기 제1 증폭기(A87)의 출력단(OT87)과 상기 제2 증폭기(A51)의 출력단 사이에 배치되는 제1 그룹의 저항들을 더 포함할 수 있다. 상기 제4 기준 전압은 상기 제1 증폭기(A87)의 상기 출력단(OT87)의 전압(V87TEMP)일 수 있다.
상기 감마 기준 전압 생성부(240)는 제5 기준 전압(e.g. 도 2의 VR1, 도 3의 VR2)과 제6 기준 전압(도 2 및 도 3의 V203) 사이에 배치되는 제3 저항 스트링(RS151), 상기 제3 저항 스트링(RS151)에 연결되어 상기 제1 감마 기준 전압(V87TEMP)보다 고계조에 대응하는 제3 감마 기준 전압의 레벨을 결정하는 제3 멀티플렉서(MX151), 상기 제3 멀티플렉서(MX151)에 연결되어 상기 제3 감마 기준 전압을 출력하는 제3 증폭기(A151) 및 상기 제1 증폭기(A87)의 출력단(OT87)과 상기 제3 증폭기(A151)의 출력단 사이에 배치되는 제2 그룹의 저항들을 더 포함할 수 있다. 상기 제2 기준 전압은 상기 제3 증폭기의 상기 출력단의 전압(V151)일 수 있다.
본 실시예에 따르면, 상기 제1 증폭기(A87)에서 출력되는 상기 감마 기준 전압(V87TEMP)을 출력하는 대신, 상기 현재 감마 전압 출력 노드(ON87)의 바로 이전 출력 노드(ON86)의 전압 및 상기 현재 감마 전압 출력 노드(ON87)의 바로 다음 출력 노드(ON88)의 전압을 이용하여 보상된 상기 감마 기준 전압(V87)을 상기 데이터 구동부(260)로 출력한다.
따라서, 상기 도 4의 87 계조에서의 꼭지점을 없앨 수 있고, 도 5의 87 계조에서의 상기 감마 평활도의 값을 0에 가까운 값으로 변경할 수 있다. 따라서, 상기 영상의 왜곡을 방지하여 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 7은 본 발명의 일 실시예에 따른 감마 기준 전압 생성부의 87 계조에 대응하는 감마 기준 전압을 생성하는 부분을 나타내는 회로도이다.
본 실시예에 따른 표시 장치는 감마 기준 전압 생성부의 구성을 제외하면, 도 1 내지 도 6을 참조하여 설명한 표시 장치와 실질적으로 동일하다. 따라서, 동일하거나 대응되는 구성 요소에 대해서는 동일한 참조번호를 이용하고, 중복되는 설명은 생략한다.
도 1 내지 도 5 및 도 7을 참조하면, 본 실시예에 따른 감마 기준 전압 생성부(240)는 상기 감마 기준 전압을 생성하는 설정 계조 포인트(e.g. 87 계조)에서 상기 증폭부(e.g. A87)의 출력을 그대로 출력하는 대신, 인접한 감마 전압들(e.g. V85, V89)을 이용하여 상기 감마 기준 전압(e.g. V87)을 생성할 수 있다. 이 때, 상기 증폭부(e.g. A87)의 출력단(e.g. OT87)은 상기 감마 기준 전압의 출력부(e.g. ON87)와 차단될 수 있다.
도 7의 회로도를 설명하면, 87 계조에 대응하는 감마 기준 전압을 생성부는 제1 기준 전압(e.g. 도 2의 VR1, 도 3의 VR2)과 제2 기준 전압(도 2 및 도 3의 V151) 사이에 배치되는 제1 저항 스트링(RS87), 상기 제1 저항 스트링(RS87)에 연결되어 제1 감마 기준 전압(V87TEMP)의 레벨을 결정하는 제1 멀티플렉서(MX87) 및 상기 제1 멀티플렉서(MX87)에 연결되어 상기 제1 감마 기준 전압(V87TEMP)을 출력하는 제1 증폭기(A87)를 포함한다.
상기 제1 증폭기(A87)의 출력단(OT87)과 현재 감마 전압 출력 노드(ON87)의 제1 이전 감마 전압 출력 노드(ON86) 사이에는 제1 저항(R86)이 배치될 수 있다. 상기 제1 저항(R86)은 상기 제1 증폭기(A87)와 이전 증폭기(A51) 사이에 배치되는 저항들 중 하나일 수 있다.
상기 제1 증폭기(A87)의 출력단(OT87)과 상기 현재 감마 전압 출력 노드(ON87)의 제1 다음 감마 전압 출력 노드(ON88) 사이에는 제2 저항(R87)이 배치될 수 있다. 상기 제2 저항(R87)은 상기 제1 증폭기(A87)와 다음 증폭기(A151) 사이에 배치되는 저항들 중 하나일 수 있다.
상기 현재 감마 전압 출력 노드(ON87)의 제2 이전 감마 전압 출력 노드(본 실시예에서, ON85)와 상기 현재 감마 전압 출력 노드(ON87) 사이에는 제3 보상 저항(RD3)이 배치될 수 있다.
상기 현재 감마 전압 출력 노드(ON87)의 제2 다음 감마 전압 출력 노드(본 실시예에서, ON89)와 상기 현재 감마 전압 출력 노드(ON87) 사이에는 제4 보상 저항(RD4)이 배치될 수 있다.
본 실시예에서는, 상기 제1 이전 감마 전압 출력 노드(ON86) 및 상기 제2 이전 감마 전압 출력 노드(ON85)는 서로 상이하고, 상기 제1 다음 감마 전압 출력 노드(ON88) 및 상기 제2 다음 감마 전압 출력 노드(ON89)는 서로 상이하다.
상기 제1 이전 감마 전압 출력 노드(ON86)는 상기 현재 감마 전압 출력 노드(ON87)의 바로 이전 출력 노드(ON86)이고, 상기 제1 다음 감마 전압 출력 노드(ON88)는 상기 현재 감마 전압 출력 노드(ON87)의 바로 다음 출력 노드(ON88)일 수 있다.
반면, 상기 제2 이전 감마 전압 출력 노드(e.g. ON85)는 상기 제1 이전 감마 전압 출력 노드(ON86)의 이전 출력 노드들 중 어느 하나이고, 상기 제2 다음 감마 전압 출력 노드(e.g. ON89)는 상기 제1 다음 감마 전압 출력 노드(ON88)의 다음 출력 노드들 중 어느 하나일 수 있다. 본 실시예에서, 상기 제2 이전 감마 전압 출력 노드(ON85)는 상기 제1 이전 감마 전압 출력 노드(ON86)의 바로 이전 출력 노드이고, 상기 제2 다음 감마 전압 출력 노드(ON89)는 상기 제1 다음 감마 전압 출력 노드(ON88)의 바로 다음 출력 노드이다.
예를 들어, 상기 제1 증폭기(A87)의 출력단(OT87)의 전압은 제1 감마 기준 전압(V87TEMP)으로 부를 수 있고, 상기 현재 감마 전압 출력 노드(ON87)의 출력 전압은 상기 제1 감마 보상 기준 전압(V87)으로 부를 수 있다. 상기 데이터 구동부(260)로 출력되는 전압은 상기 제1 감마 보상 기준 전압(V87)이다.
본 실시예에서는 상기 87 계조에서 상기 증폭기(A87)의 출력 전압 대신 85 계조 및 89 계조의 전압의 평균 전압을 감마 보상 기준 전압으로 출력하는 경우만을 예시하였다. 그러나 본 발명은 이에 한정되지 않으며, 상기 설정 계조 포인트들(1 계조, 7 계조, 11 계조, 23 계조, 35 계조, 51 계조, 87 계조, 151 계조, 203 계조 등)에서 인접한 감마 전압을 기초로 감마 보상 기준 전압을 생성할 수 있다.
본 실시예에 따르면, 상기 제1 증폭기(A87)에서 출력되는 상기 감마 기준 전압(V87TEMP)을 출력하는 대신, 상기 현재 감마 전압 출력 노드(ON87)의 두 번째 이전 출력 노드(ON85)의 전압 및 상기 현재 감마 전압 출력 노드(ON87)의 두 번째 다음 출력 노드(ON89)의 전압을 이용하여 보상된 상기 감마 기준 전압(V87)을 상기 데이터 구동부(260)로 출력한다.
따라서, 상기 도 4의 87 계조에서의 꼭지점을 없앨 수 있고, 도 5의 87 계조에서의 상기 감마 평활도의 값을 0에 가까운 값으로 변경할 수 있다. 따라서, 상기 영상의 왜곡을 방지하여 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 8은 본 발명의 일 실시예에 따른 감마 기준 전압 생성부의 87 계조에 대응하는 감마 기준 전압을 생성하는 부분을 나타내는 회로도이다.
본 실시예에 따른 표시 장치는 감마 기준 전압 생성부의 구성을 제외하면, 도 1 내지 도 6을 참조하여 설명한 표시 장치와 실질적으로 동일하다. 따라서, 동일하거나 대응되는 구성 요소에 대해서는 동일한 참조번호를 이용하고, 중복되는 설명은 생략한다.
본 실시예에 따른 감마 기준 전압 생성부(240)는 상기 감마 기준 전압을 생성하는 설정 계조 포인트(e.g. 87 계조)에서 상기 증폭부(e.g. A87)의 출력을 그대로 출력하는 대신, 인접한 감마 전압들(e.g. V86, V88)을 이용하여 상기 감마 기준 전압(e.g. V87)을 생성할 수 있다. 이 때, 상기 증폭부(e.g. A87)의 출력단(e.g. OT87)은 상기 감마 기준 전압의 출력부(e.g. ON87)와 차단될 수 있다.
도 8의 회로도를 설명하면, 87 계조에 대응하는 감마 기준 전압을 생성부는 제1 기준 전압(e.g. 도 2의 VR1, 도 3의 VR2)과 제2 기준 전압(도 2 및 도 3의 V151) 사이에 배치되는 제1 저항 스트링(RS87), 상기 제1 저항 스트링(RS87)에 연결되어 제1 감마 기준 전압(V87TEMP)의 레벨을 결정하는 제1 멀티플렉서(MX87) 및 상기 제1 멀티플렉서(MX87)에 연결되어 상기 제1 감마 기준 전압(V87TEMP)을 출력하는 제1 증폭기(A87)를 포함한다.
상기 제1 증폭기(A87)의 출력단(OT87)과 현재 감마 전압 출력 노드(ON87)의 제1 이전 감마 전압 출력 노드(ON86) 사이에는 제1 저항(R86)이 배치될 수 있다. 상기 제1 저항(R86)은 상기 제1 증폭기(A87)와 이전 증폭기(A51) 사이에 배치되는 저항들 중 하나일 수 있다.
상기 제1 증폭기(A87)의 출력단(OT87)과 상기 현재 감마 전압 출력 노드(ON87)의 제1 다음 감마 전압 출력 노드(ON88) 사이에는 제2 저항(R87)이 배치될 수 있다. 상기 제2 저항(R87)은 상기 제1 증폭기(A87)와 다음 증폭기(A151) 사이에 배치되는 저항들 중 하나일 수 있다.
상기 현재 감마 전압 출력 노드(ON87)의 제2 이전 감마 전압 출력 노드(본 실시예에서, ON86)와 상기 현재 감마 전압 출력 노드(ON87) 사이에는 제1 보상 저항(RD1)이 배치될 수 있다.
상기 현재 감마 전압 출력 노드(ON87)의 제2 다음 감마 전압 출력 노드(본 실시예에서, ON88)와 상기 현재 감마 전압 출력 노드(ON87) 사이에는 제2 보상 저항(RD2)이 배치될 수 있다.
본 실시예에서는, 상기 제1 이전 감마 전압 출력 노드(ON86) 및 상기 제2 이전 감마 전압 출력 노드(ON86)는 동일하며, 상기 제1 이전 감마 전압 출력 노드(ON86) 및 상기 제2 이전 감마 전압 출력 노드(ON86)는 상기 현재 감마 전압 출력 노드(ON87)의 바로 이전 출력 노드(ON86)일 수 있다.
또한, 상기 제1 다음 감마 전압 출력 노드(ON88) 및 상기 제2 다음 감마 전압 출력 노드(ON88)는 동일하며, 상기 제1 다음 감마 전압 출력 노드(ON88) 및 상기 제2 다음 감마 전압 출력 노드(ON88)는 상기 현재 감마 전압 출력 노드(ON87)의 바로 다음 출력 노드(ON88)일 수 있다.
이와는 달리, 상기 도 7에서 설명한 바와 같이, 상기 제2 이전 감마 전압 출력 노드(ON85)는 두 번째 이전 출력 노드(ON85)이고, 상기 제2 다음 감마 전압 출력 노드(ON89)는 두 번째 다음 출력 노드(ON89)일 수 있다.
본 실시예에서, 상기 감마 기준 전압 보상부(RD1, RD2)는 동작 모드에 따라 동작할 수 있다.
상기 제1 증폭기의 출력단(OT87)과 상기 현재 감마 전압 출력 노드(ON87) 사이에는 제1 스위치(SW1)가 배치될 수 있다. 상기 제2 이전 감마 전압 출력 노드(ON86)와 상기 현재 감마 전압 출력 노드(ON87) 사이에는 제2 스위치(SW2)가 배치될 수 있다. 상기 제2 스위치(SW2)는 상기 제1 보상 저항(RD1)과 직렬로 연결될 수 있다. 상기 제2 다음 감마 전압 출력 노드(ON88)와 상기 현재 감마 전압 출력 노드(ON87) 사이에는 제3 스위치(SW3)가 배치될 수 있다. 상기 제3 스위치(SW3)는 상기 제2 보상 저항(RD2)과 직렬로 연결될 수 있다.
제1 동작 모드에서, 상기 제1 스위치(SW1)는 턴 오프되고, 상기 제2 스위치(SW2) 및 상기 제3 스위치(SW3)는 턴 온될 수 있다. 상기 제1 스위치(SW1)가 턴 오프되고, 상기 제2 스위치(SW2) 및 상기 제3 스위치(SW3)가 턴 온되면, 상기 제1 증폭기(A87)의 출력단(OT87)과 상기 현재 감마 전압 출력 노드(ON87) 사이의 연결이 끊어지고, 상기 제2 이전 감마 전압(V86) 및 상기 제2 다음 감마 전압(V88)을 이용하여 상기 제1 감마 보상 기준 전압(V87)을 생성한다.
제2 동작 모드에서, 상기 제1 스위치(SW1)는 턴 온되고, 상기 제2 스위치(SW2) 및 상기 제3 스위치(SW3)는 턴 오프될 수 있다. 상기 제1 스위치(SW1)가 턴 온되고, 상기 제2 스위치(SW2) 및 상기 제3 스위치(SW3)가 턴 오프되면, 상기 제1 증폭기(A87)의 출력단(OT87)과 상기 현재 감마 전압 출력 노드(ON87) 사이가 연결되므로, 상기 제1 증폭기(A87)의 출력 전압(V87TEMP)이 보상 없이 상기 현재 감마 기준 전압(V87)으로 출력된다. 반면, 상기 제2 이전 감마 전압 출력 노드(ON86)와 상기 현재 감마 전압 출력 노드(ON87) 사이의 연결 및 상기 제2 다음 감마 전압 출력 노드(ON88)와 상기 현재 감마 전압 출력 노드(ON87) 사이의 연결은 끊어지게 된다.
예를 들어, 상기 제1 증폭기(A87)의 출력단(OT87)의 전압은 제1 감마 기준 전압(V87TEMP)으로 부를 수 있고, 상기 현재 감마 전압 출력 노드(ON87)의 출력 전압은 상기 제1 감마 보상 기준 전압(V87)으로 부를 수 있다. 상기 데이터 구동부(260)로 출력되는 전압은 상기 제1 감마 보상 기준 전압(V87)이다.
본 실시예에서는 상기 87 계조에서 상기 증폭기(A87)의 출력 전압 대신 86 계조 및 88 계조의 전압의 평균 전압을 감마 보상 기준 전압으로 출력하는 경우만을 예시하였다. 그러나 본 발명은 이에 한정되지 않으며, 상기 설정 계조 포인트들(1 계조, 7 계조, 11 계조, 23 계조, 35 계조, 51 계조, 87 계조, 151 계조, 203 계조 등)에서 인접한 감마 전압을 기초로 감마 보상 기준 전압을 생성할 수 있다.
본 실시예에 따르면, 상기 제1 증폭기(A87)에서 출력되는 상기 감마 기준 전압(V87TEMP)을 출력하는 대신, 상기 현재 감마 전압 출력 노드(ON87)의 바로 이전 출력 노드(ON86)의 전압 및 상기 현재 감마 전압 출력 노드(ON87)의 바로 다음 출력 노드(ON88)의 전압을 이용하여 보상된 상기 감마 기준 전압(V87)을 상기 데이터 구동부(260)로 출력한다.
따라서, 상기 도 4의 87 계조에서의 꼭지점을 없앨 수 있고, 도 5의 87 계조에서의 상기 감마 평활도의 값을 0에 가까운 값으로 변경할 수 있다. 따라서, 상기 영상의 왜곡을 방지하여 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
또한, 상기 제1 내지 제3 스위치(SW1, SW2, SW3)를 이용하여 상기 감마 기준 전압(V87)의 보상 여부를 선택적으로 적용할 수 있다.
도 9는 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
본 실시예에 따른 표시 장치는 타이밍 컨트롤러, 감마 기준 전압 생성부 및 데이터 구동부의 구성을 제외하면, 도 1 내지 도 6을 참조하여 설명한 표시 장치와 실질적으로 동일하다. 따라서, 동일하거나 대응되는 구성 요소에 대해서는 동일한 참조번호를 이용하고, 중복되는 설명은 생략한다.
도 2 내지 도 9를 참조하면, 상기 표시 장치는 표시 패널(100), 타이밍 컨트롤러(250), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
본 실시예에서는, 상기 타이밍 컨트롤러(250), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)가 독립된 별개의 형태를 가질 수 있다. 예를 들어, 상기 타이밍 컨트롤러(250)는 제1 칩으로 형성될 수 있다. 상기 데이터 구동부(500)는 제2 칩으로 형성될 수 있다. 상기 감마 기준 전압 생성부(400)는 제3 칩으로 형성될 수 있다. 이와는 달리, 상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(250) 또는 상기 데이터 구동부(500)와 결합될 수 있다.
상기 감마 기준 전압 생성부(400)는 기준 전압들을 이용하여 특정 계조들에 대응하는 복수의 감마 기준 전압들을 먼저 생성하고, 상기 감마 기준 전압들을 인터폴레이션하여 상기 특정 계조들을 제외한 나머지 계조들에 대응하는 감마 전압들을 생성할 수 있다.
본 실시예에 따른 감마 기준 전압 생성부(400)는 상기 감마 기준 전압을 생성하는 설정 계조 포인트(e.g. 87 계조)에서 상기 증폭부(e.g. A87)의 출력을 그대로 출력하는 대신, 인접한 감마 전압들(e.g. V86, V88)을 이용하여 상기 감마 기준 전압(e.g. V87)을 생성할 수 있다. 이 때, 상기 증폭부(e.g. A87)의 출력단(e.g. OT87)은 상기 감마 기준 전압의 출력부(e.g. V87)와 차단될 수 있다.
본 실시예에 따르면, 상기 제1 증폭기(A87)에서 출력되는 상기 감마 기준 전압(V87TEMP)을 출력하는 대신, 상기 현재 감마 전압 출력 노드(ON87)의 바로 이전 출력 노드(ON86)의 전압 및 상기 현재 감마 전압 출력 노드(ON87)의 바로 다음 출력 노드(ON88)의 전압을 이용하여 보상된 상기 감마 기준 전압(V87)을 상기 데이터 구동부(500)로 출력한다.
따라서, 상기 도 4의 87 계조에서의 꼭지점을 없앨 수 있고, 도 5의 87 계조에서의 상기 감마 평활도의 값을 0에 가까운 값으로 변경할 수 있다. 따라서, 상기 영상의 왜곡을 방지하여 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
이상에서 설명한 본 발명에 따른 감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법에 따르면, 인접한 감마 전압을 기초로 감마 기준 전압을 보상하여 표시 패널의 표시 품질을 향상시킬 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 패널
200: 타이밍 컨트롤러 임베디드 데이터 구동부
220, 250: 타이밍 컨트롤러
240, 240A, 400: 감마 기준 전압 생성부
300: 게이트 구동부 260, 500: 데이터 구동부

Claims (19)

  1. 제1 기준 전압과 제2 기준 전압 사이에 배치되는 제1 저항 스트링;
    상기 제1 저항 스트링에 연결되어 제1 감마 기준 전압의 레벨을 결정하는 제1 멀티플렉서;
    상기 제1 멀티플렉서에 연결되어 상기 제1 감마 기준 전압을 출력하는 제1 증폭기;
    상기 제1 증폭기의 출력단과 현재 감마 전압 출력 노드의 제1 이전 감마 전압 출력 노드 사이에 연결되는 제1 저항;
    상기 제1 증폭기의 출력단과 상기 현재 감마 전압 출력 노드의 제1 다음 감마 전압 출력 노드 사이에 연결되는 제2 저항;
    상기 현재 감마 전압 출력 노드의 제2 이전 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 연결되는 제1 보상 저항; 및
    상기 현재 감마 전압 출력 노드의 제2 다음 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 연결되는 제2 보상 저항을 포함하는 감마 기준 전압 생성 회로.
  2. 제1항에 있어서, 상기 제1 이전 감마 전압 출력 노드 및 상기 제2 이전 감마 전압 출력 노드는 동일하며, 상기 제1 이전 감마 전압 출력 노드 및 상기 제2 이전 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 바로 이전 출력 노드이고,
    상기 제1 다음 감마 전압 출력 노드 및 상기 제2 다음 감마 전압 출력 노드는 동일하며, 상기 제1 다음 감마 전압 출력 노드 및 상기 제2 다음 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 바로 다음 출력 노드인 것을 특징으로 하는 감마 기준 전압 생성 회로.
  3. 제1항에 있어서, 상기 제1 이전 감마 전압 출력 노드 및 상기 제2 이전 감마 전압 출력 노드는 서로 상이하고,
    상기 제1 다음 감마 전압 출력 노드 및 상기 제2 다음 감마 전압 출력 노드는 서로 상이한 것을 특징으로 하는 감마 기준 전압 생성 회로.
  4. 제3항에 있어서, 상기 제1 이전 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 바로 이전 출력 노드이고,
    상기 제1 다음 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 바로 다음 출력 노드인 것을 특징으로 하는 감마 기준 전압 생성 회로.
  5. 제4항에 있어서, 상기 제2 이전 감마 전압 출력 노드는 상기 제1 이전 감마 전압 출력 노드의 이전 출력 노드들 중 어느 하나이고,
    상기 제2 다음 감마 전압 출력 노드는 상기 제1 다음 감마 전압 출력 노드의 다음 출력 노드들 중 어느 하나인 것을 특징으로 하는 감마 기준 전압 생성 회로.
  6. 제1항에 있어서, 상기 제1 증폭기의 출력단과 상기 현재 감마 전압 출력 노드 사이에 배치되는 제1 스위치를 더 포함하는 것을 특징으로 하는 감마 기준 전압 생성 회로.
  7. 제6항에 있어서, 상기 제2 이전 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 배치되며 상기 제1 보상 저항과 직렬로 연결되는 제2 스위치; 및
    상기 제2 다음 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 배치되며 상기 제2 보상 저항과 직렬로 연결되는 제3 스위치를 더 포함하는 것을 특징으로 하는 감마 기준 전압 생성 회로.
  8. 제7항에 있어서, 제1 동작 모드에서 상기 제1 스위치는 턴 오프되고, 상기 제2 스위치 및 상기 제3 스위치는 턴 온되며,
    제2 동작 모드에서 상기 제1 스위치는 턴 온되고, 상기 제2 스위치 및 상기 제3 스위치는 턴 오프되는 것을 특징으로 하는 감마 기준 전압 생성 회로.
  9. 제1항에 있어서,
    제3 기준 전압과 제4 기준 전압 사이에 배치되는 제2 저항 스트링;
    상기 제2 저항 스트링에 연결되어 상기 제1 감마 기준 전압보다 저계조에 대응하는 제2 감마 기준 전압의 레벨을 결정하는 제2 멀티플렉서;
    상기 제2 멀티플렉서에 연결되어 상기 제2 감마 기준 전압을 출력하는 제2 증폭기; 및
    상기 제1 증폭기의 출력단과 상기 제2 증폭기의 출력단 사이에 배치되는 제1 그룹의 저항들을 더 포함하고,
    상기 제4 기준 전압은 상기 제1 증폭기의 상기 출력단의 전압인 것을 특징으로 하는 감마 기준 전압 생성 회로.
  10. 제9항에 있어서,
    제5 기준 전압과 제6 기준 전압 사이에 배치되는 제3 저항 스트링;
    상기 제3 저항 스트링에 연결되어 상기 제1 감마 기준 전압보다 고계조에 대응하는 제3 감마 기준 전압의 레벨을 결정하는 제3 멀티플렉서;
    상기 제3 멀티플렉서에 연결되어 상기 제3 감마 기준 전압을 출력하는 제3 증폭기; 및
    상기 제2 증폭기의 출력단과 상기 제3 증폭기의 출력단 사이에 배치되는 제2 그룹의 저항들을 더 포함하고,
    상기 제2 기준 전압은 상기 제3 증폭기의 상기 출력단의 전압인 것을 특징으로 하는 감마 기준 전압 생성 회로.
  11. 제1 기준 전압과 제2 기준 전압 사이에 배치되는 제1 저항 스트링, 상기 제1 저항 스트링에 연결되어 제1 감마 기준 전압의 레벨을 결정하는 제1 멀티플렉서, 상기 제1 멀티플렉서에 연결되어 상기 제1 감마 기준 전압을 출력하는 제1 증폭기, 상기 제1 증폭기의 출력단과 현재 감마 전압 출력 노드의 제1 이전 감마 전압 출력 노드 사이에 연결되는 제1 저항, 상기 제1 증폭기의 출력단과 상기 현재 감마 전압 출력 노드의 제1 다음 감마 전압 출력 노드 사이에 연결되는 제2 저항, 상기 현재 감마 전압 출력 노드의 제2 이전 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 연결되는 제1 보상 저항 및 상기 현재 감마 전압 출력 노드의 제2 다음 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에 연결되는 제2 보상 저항을 포함하고, 상기 제1 내지 제3 감마 기준 전압들을 포함하는 복수의 감마 기준 전압들을 생성하는 감마 기준 전압 생성부;
    상기 복수의 감마 기준 전압들을 기초로 데이터 전압을 출력하는 데이터 구동부; 및
    상기 데이터 전압을 기초로 영상을 표시하는 표시 패널을 포함하는 표시 장치.
  12. 제11항에 있어서, 상기 표시 패널에 게이트 신호를 출력하는 게이트 구동부; 및
    상기 게이트 구동부 및 상기 데이터 구동부의 구동 타이밍을 제어하는 타이밍 컨트롤러를 더 포함하고,
    상기 타이밍 컨트롤러, 상기 데이터 구동부 및 상기 감마 기준 전압 생성부는 하나의 칩으로 형성되는 것을 특징으로 하는 표시 장치.
  13. 제1 계조에 대응하는 제1 감마 기준 전압, 상기 제1 계조보다 높은 제2 계조에 대응하는 제2 감마 기준 전압 및 상기 제2 계조보다 높은 제3 계조에 대응하는 제3 감마 기준 전압을 생성하는 단계;
    상기 제1 감마 기준 전압 및 상기 제2 감마 기준 전압을 이용하여 상기 제2 감마 기준 전압의 이전 감마 전압을 생성하고, 상기 제2 감마 기준 전압 및 상기 제3 감마 기준 전압을 이용하여 상기 제2 감마 기준 전압의 다음 감마 전압을 생성하는 단계;
    상기 제2 감마 기준 전압의 이전 감마 전압 및 상기 제2 감마 기준 전압의 다음 감마 전압을 기초로 상기 제2 계조에 대응하는 제2 감마 보상 기준 전압을 생성하는 단계;
    표시 패널에 게이트 신호를 출력하는 단계; 및
    상기 표시 패널에 상기 제1 내지 제3 감마 기준 전압들을 포함하는 복수의 감마 기준 전압들을 기초로 데이터 전압을 출력하는 단계를 포함하는 표시 패널의 구동 방법.
  14. 제13항에 있어서, 제2 감마 보상 기준 전압은
    상기 제2 감마 보상 기준 전압을 출력하는 현재 감마 전압 출력 노드와 상기 제2 감마 기준 전압의 이전 감마 전압을 출력하는 이전 감마 전압 출력 노드 사이에 배치되는 제1 저항 및 상기 현재 감마 전압 출력 노드와 상기 제2 감마 기준 전압의 다음 감마 전압을 출력하는 다음 감마 전압 출력 노드 사이에 배치되는 제2 저항을 이용하여 생성되는 것을 특징으로 하는 표시 패널의 구동 방법.
  15. 제14항에 있어서, 상기 이전 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 바로 이전 출력 노드이고,
    상기 다음 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 바로 다음 출력 노드인 것을 특징으로 하는 표시 패널의 구동 방법.
  16. 제14항에 있어서, 상기 이전 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 두 번째 이전 출력 노드이고,
    상기 다음 감마 전압 출력 노드는 상기 현재 감마 전압 출력 노드의 두 번째 다음 출력 노드인 것을 특징으로 하는 표시 패널의 구동 방법.
  17. 제14항에 있어서, 상기 제2 감마 기준 전압을 생성하는 노드와 상기 제2 감마 보상 기준 전압을 출력하는 노드 사이에는 제1 스위치가 배치되는 것을 특징으로 하는 표시 패널의 구동 방법.
  18. 제17항에 있어서, 상기 이전 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에는 제2 스위치가 배치되고,
    상기 다음 감마 전압 출력 노드와 상기 현재 감마 전압 출력 노드 사이에는 제3 스위치가 배치되는 것을 특징으로 하는 표시 패널의 구동 방법.
  19. 제18항에 있어서, 제1 동작 모드에서 상기 제1 스위치는 턴 오프되고, 상기 제2 스위치 및 상기 제3 스위치는 턴 온되며,
    제2 동작 모드에서 상기 제1 스위치는 턴 온되고, 상기 제2 스위치 및 상기 제3 스위치는 턴 오프되는 것을 특징으로 하는 표시 패널의 구동 방법.
KR1020180025974A 2018-03-05 2018-03-05 감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 KR102515138B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020180025974A KR102515138B1 (ko) 2018-03-05 2018-03-05 감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
US16/215,598 US10789907B2 (en) 2018-03-05 2018-12-10 Gamma reference voltage generating circuit, display apparatus including the same and method of driving display panel using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180025974A KR102515138B1 (ko) 2018-03-05 2018-03-05 감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법

Publications (2)

Publication Number Publication Date
KR20190105694A true KR20190105694A (ko) 2019-09-18
KR102515138B1 KR102515138B1 (ko) 2023-03-29

Family

ID=67767759

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180025974A KR102515138B1 (ko) 2018-03-05 2018-03-05 감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법

Country Status (2)

Country Link
US (1) US10789907B2 (ko)
KR (1) KR102515138B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109285510B (zh) * 2018-09-11 2021-04-02 重庆惠科金渝光电科技有限公司 一种显示器、显示装置和接地电阻调节方法
CN111551348B (zh) * 2020-05-08 2022-03-25 昆山国显光电有限公司 gamma调试方法和装置
CN116153232B (zh) * 2023-04-18 2023-07-11 惠科股份有限公司 伽马电压补偿电路、补偿方法及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040021627A1 (en) * 2002-06-20 2004-02-05 Katsuhiko Maki Drive circuit, electro-optical device and drive method thereof
US20040124780A1 (en) * 2002-12-27 2004-07-01 Ha Yong Min Electro-luminescence display device and driving method thereof
US20060022925A1 (en) * 2004-07-27 2006-02-02 Seiko Epson Corporation Grayscale voltage generation circuit, driver circuit, and electro-optical device
US20160189635A1 (en) * 2014-12-29 2016-06-30 Lg Display Co., Ltd. Organic light emitting diode display and method for controlling luminance thereof

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8605122B2 (en) 2010-01-19 2013-12-10 Himax Technologies Limited Gamma voltage generation circuit
CN104464618B (zh) 2014-11-04 2017-02-15 深圳市华星光电技术有限公司 Amoled驱动装置及驱动方法
KR102232695B1 (ko) 2014-11-10 2021-03-29 삼성디스플레이 주식회사 감마 전압 생성 장치, 이를 포함하는 유기 발광 표시 장치 및 감마 전압 생성 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040021627A1 (en) * 2002-06-20 2004-02-05 Katsuhiko Maki Drive circuit, electro-optical device and drive method thereof
US20040124780A1 (en) * 2002-12-27 2004-07-01 Ha Yong Min Electro-luminescence display device and driving method thereof
US20060022925A1 (en) * 2004-07-27 2006-02-02 Seiko Epson Corporation Grayscale voltage generation circuit, driver circuit, and electro-optical device
US20160189635A1 (en) * 2014-12-29 2016-06-30 Lg Display Co., Ltd. Organic light emitting diode display and method for controlling luminance thereof

Also Published As

Publication number Publication date
KR102515138B1 (ko) 2023-03-29
US10789907B2 (en) 2020-09-29
US20190272798A1 (en) 2019-09-05

Similar Documents

Publication Publication Date Title
KR100426628B1 (ko) 화상표시장치에 사용되는 열전극 구동 회로 및 이를내장한 화상표시장치
US10152908B2 (en) Timing controller, display device, and method of driving the same
KR100798226B1 (ko) 표시 장치용 구동 장치
US20200265769A1 (en) Source driver and display device including the same
US20020063666A1 (en) Apparatus and method for correcting gamma voltage and video data in liquid crystal display
EP2404294A1 (en) Circuitry for independent gamma adjustment points
EP3767614A1 (en) Method of driving display panel and display apparatus for performing the same
KR20130117904A (ko) 계조 전압 발생기 및 디스플레이 구동 장치
KR102515138B1 (ko) 감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
JP2008122960A (ja) 表示装置及びその駆動装置
KR20170031277A (ko) 감마 전압 생성 장치, 이를 포함하는 표시 장치 및 감마 전압 생성 방법
KR20140122539A (ko) 표시 장치 및 그 구동 방법
KR20080067133A (ko) 액정 표시 장치 및 그의 구동 방법
KR20210111627A (ko) 디스플레이 구동 회로, 이를 포함하는 디스플레이 장치 및 디스플레이 구동 회로의 동작 방법
CN107808646B (zh) 显示驱动器、电光装置、电子设备及显示驱动器的控制方法
KR20120077751A (ko) 데이터 보상 방법, 이를 수행하기 위한 데이터 보상 장치 및 이 데이터 보상 장치를 포함하는 표시 장치
KR20190102113A (ko) 표시 장치 및 이의 구동 방법
CN113707083B (zh) 可应用于在显示模块中进行动态峰值亮度控制的时序控制器
US8605122B2 (en) Gamma voltage generation circuit
KR102673086B1 (ko) 표시 장치 및 표시 장치의 구동 방법
KR20170014578A (ko) 감마 보정 회로 및 그 구동방법과 그를 이용한 표시 장치
KR20210034165A (ko) 구동 제어부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR20060120899A (ko) 표시 장치 및 이의 구동 장치
JP2021033107A (ja) 電気光学装置および電子機器
JP3679884B2 (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant