KR20190021726A - 운영 체제의 운용 방법 및 이를 지원하는 전자 장치 - Google Patents

운영 체제의 운용 방법 및 이를 지원하는 전자 장치 Download PDF

Info

Publication number
KR20190021726A
KR20190021726A KR1020170106852A KR20170106852A KR20190021726A KR 20190021726 A KR20190021726 A KR 20190021726A KR 1020170106852 A KR1020170106852 A KR 1020170106852A KR 20170106852 A KR20170106852 A KR 20170106852A KR 20190021726 A KR20190021726 A KR 20190021726A
Authority
KR
South Korea
Prior art keywords
resources
classes
cores
threads
volatile memory
Prior art date
Application number
KR1020170106852A
Other languages
English (en)
Other versions
KR102372644B1 (ko
Inventor
이경석
김현준
권병수
김학열
김효종
최원서
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020170106852A priority Critical patent/KR102372644B1/ko
Priority to PCT/KR2018/008162 priority patent/WO2019039741A1/ko
Priority to US16/641,177 priority patent/US20200225992A1/en
Publication of KR20190021726A publication Critical patent/KR20190021726A/ko
Application granted granted Critical
Publication of KR102372644B1 publication Critical patent/KR102372644B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5011Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5027Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4406Loading of operating system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2209/00Indexing scheme relating to G06F9/00
    • G06F2209/50Indexing scheme relating to G06F9/50
    • G06F2209/5018Thread allocation

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Stored Programmes (AREA)
  • Debugging And Monitoring (AREA)

Abstract

전자 장치에 있어서, 디스플레이, 통신 회로, 상기 디스플레이 및 상기 통신 회로와 전기적으로 연결되고, 복수 개의 코어들을 포함하는 프로세서, 상기 프로세서와 전기적으로 연결된 휘발성 메모리, 및 상기 프로세서와 전기적으로 연결된 비휘발성 메모리를 포함하고, 상기 비휘발성 메모리는 적어도 하나의 어플리케이션 프로그램을 저장하도록 구성되고, 실행 시에, 상기 프로세서가, 상기 적어도 하나의 어플리케이션 프로그램을 위하여, 상기 비휘발성 메모리에, 운영 체제의 공유된 클래스들 및/또는 리소스들을 프리로드하는 프로세스를 수행하도록 하는 인스트럭션들을 저장하고, 상기 프로세스를 수행하는 동작은, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을, 상기 코어들 중 두 개 이상의 코어들에 할당하는 동작, 및 상기 두 개 이상의 코어들을 이용하여, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을 병렬적으로 상기 휘발성 메모리에 프리로드하는 동작을 포함하는 것을 특징으로 하는 전자 장치가 개시된다. 이 외에도 명세서를 통해 파악되는 다양한 실시 예가 가능하다.

Description

운영 체제의 운용 방법 및 이를 지원하는 전자 장치{Operation method of operating system and electronic device supporting the same}
본 문서에서 개시되는 실시 예들은 운영 체제의 운용 기술과 관련된다.
최근 모바일 전자 장치의 사용이 급증함에 따라, 전자 장치의 성능 향상에 대한 요구가 높아지고 있다. 예를 들어, 전자 장치의 사용자는 전자 장치의 전원 버튼을 눌렀을 때 전자 장치의 부팅이 완료되어 사용 가능하기까지의 시간이 단축되기를 기대하고 있다.
한편, 전자 장치가 점점 고도화되면서, 프로세서의 성능 또한 높아지고 있다. 일 예로, 프로세서는 데이터의 처리 속도가 향상되고 있을 뿐만 아니라 복수의 태스크(task)(또는 프로세스)를 동시에 처리할 수 있는 능력도 높아지고 있다. 프로세서는 최근 들어, 싱글 코어 프로세서에서 멀티 코어 프로세서로 진화하고 있다. 즉, 최근에는 스레드(thread)를 이용하여 응용 프로그램을 병렬처리 하는 방법에 있어서도, 싱글 코어 프로세서의 시간 분할 멀티플렉싱(time division multiplexing) 방식의 스레드 프로세싱에서 멀티 코어 프로세서의 복수의 코어들이 병렬로 동시에 멀티 스레드를 프로세싱하는 방식으로 변화되고 있다.
안드로이드 운영 체제를 적용한 전자 장치는, 부팅 중 자이고트 프로세스(zygote process)가 응용 프로그램의 사용자 프로세스(user process)에서 사용할 자바 클래스(java class)와 리소스(resource)들을 프리로드(preload)하게 된다. 그러나, 자이고트 프로세스는 싱글 스레드로 자바 클래스와 리소스들을 프리로드하기 때문에, 자바 클래스와 리소스들이 순차적으로 프리로드될 수밖에 없다. 또한, 부팅 중에는 많은 프로세스들의 수행으로 인해서 자이고트 프로세스가 스케줄링을 통해 코어에 할당될 확률이 낮아질 수 밖에 없다. 결과적으로 기존의 안드로이드 운용 체제에서는 부팅 시간이 길어질 수 있다.
본 문서에 개시되는 실시 예들은, 자이고트 프로세스가 멀티 스레드로 자바 클래스와 리소스들을 프리로드할 수 있는 운영 체제의 운용 방법 및 이를 지원하는 전자 장치를 제공할 수 있다.
본 문서에 개시되는 일 실시 예에 따른 전자 장치는, 디스플레이, 통신 회로, 상기 디스플레이 및 상기 통신 회로와 전기적으로 연결되고, 복수 개의 코어들을 포함하는 프로세서, 상기 프로세서와 전기적으로 연결된 휘발성 메모리, 및 상기 프로세서와 전기적으로 연결된 비휘발성 메모리를 포함하고, 상기 비휘발성 메모리는 적어도 하나의 어플리케이션 프로그램을 저장하도록 구성되고, 실행 시에, 상기 프로세서가, 상기 적어도 하나의 어플리케이션 프로그램을 위하여, 상기 비휘발성 메모리에, 운영 체제의 공유된 클래스들 및/또는 리소스들을 프리로드하는 프로세스를 수행하도록 하는 인스트럭션들을 저장하고, 상기 프로세스를 수행하는 동작은, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을, 상기 코어들 중 두 개 이상의 코어들에 할당하는 동작, 및 상기 두 개 이상의 코어들을 이용하여, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을 병렬적으로 상기 휘발성 메모리에 프리로드하는 동작을 포함할 수 있다.
또한, 본 문서에 개시되는 일 실시 예에 따른 전자 장치는, 복수 개의 코어들을 포함하는 프로세서, 상기 프로세서와 전기적으로 연결된 휘발성 메모리, 및 상기 프로세서와 전기적으로 연결되고, 적어도 하나의 어플리케이션 프로그램을 저장하는 비휘발성 메모리를 포함하고, 상기 비휘발성 메모리는, 실행 시에, 상기 프로세서가, 상기 적어도 하나의 어플리케이션 프로그램의 클래스들 및 리소스들 중 적어도 하나를 상기 휘발성 메모리에 프리로드하기 위한 프로세스를 실행시키도록 하는 인스트럭션들을 저장하고, 상기 프로세스를 실행시키는 동작은, 상기 프로세스에 대한 복수 개의 스레드들을 생성하는 동작, 상기 코어들 중 두 개 이상의 코어들에 상기 스레드들을 할당하는 동작, 및 상기 두 개 이상의 코어들을 이용하여, 상기 스레드들을 병렬적으로 실행시키는 동작을 포함할 수 있다.
또한, 본 문서에 개시되는 일 실시 예에 따른 복수 개의 코어들을 포함하는 프로세스를 구비한 전자 장치의 운영 체제 운용 방법은, 비휘발성 메모리에 저장된 적어도 하나의 어플리케이션 프로그램의 클래스들 및 리소스들 중 적어도 하나를 휘발성 메모리에 프리로드하기 위한 프로세스를 실행시키는 동작을 포함하고, 상기 프로세스를 실행시키는 동작은, 상기 프로세스에 대한 복수 개의 스레드들을 생성하는 동작, 상기 코어들 중 두 개 이상의 코어들에 상기 스레드들을 할당하는 동작, 및 상기 두 개 이상의 코어들을 이용하여, 상기 스레드들을 병렬적으로 실행시키는 동작을 포함할 수 있다.
본 문서에 개시되는 실시 예들에 따르면, 전자 장치가 자이고트 프로세스를 멀티 스레드를 이용하여 동작시킴으로써, 자바 클래스들과 리소스들을 병렬 또는 직렬로 프리로드할 수 있어 부팅하는데 걸리는 시간이 단축될 수 있다.
또한, 본 문서에 개시되는 실시 예들에 따르면, 자이고트 프로세스 이외의 다른 프로세스들이 한정된 코어에만 할당되기 때문에 자이고트 프로세스가 코어에 할당될 확률이 높아져 부팅 시간이 단축될 수 있다.
이 외에, 본 문서를 통해 직접적 또는 간접적으로 파악되는 다양한 효과들이 제공될 수 있다.
도 1은 다양한 실시 예에 따른 네트워크 환경 내의 전자 장치의 블록도이다.
도 2는 일 실시 예에 따른 운영 체제의 운용과 관련된 전자 장치의 구성을 설명하기 위한 도면이다.
도 3은 일 실시 예에 따른 운영 체제의 운용과 관련된 전자 장치의 운용 방법을 나타낸 도면이다.
도 4는 일 실시 예에 따른 운영 체제의 운용에 따른 코어별 태스크의 할당 상태를 설명하기 위한 도면이다.
도면의 설명과 관련하여, 동일 또는 유사한 구성 요소에 대해서는 동일 또는 유사한 참조 부호가 사용될 수 있다.
본 발명의 일 실시 예를 서술하기에 앞서, 본 발명의 일 실시 예가 적용될 수 있는 전자 장치에 대해 설명한다.
도 1은 다양한 실시 예들에 따른, 네트워크 환경(100) 내의 전자 장치(101)의 블럭도이다. 도 1을 참조하면, 네트워크 환경(100)에서 전자 장치(101)는 제1 네트워크(198)(예: 근거리 무선 통신)를 통하여 전자 장치(102)와 통신하거나, 또는 제2 네트워크(199)(예: 원거리 무선 통신)를 통하여 전자 장치(104) 또는 서버(108)와 통신할 수 있다. 일 실시 예에 따르면, 전자 장치(101)는 서버(108)를 통하여 전자 장치(104)와 통신할 수 있다. 일 실시 예에 따르면, 전자 장치(101)는 프로세서(120), 메모리(130), 입력 장치(150), 음향 출력 장치(155), 표시 장치(160), 오디오 모듈(170), 센서 모듈(176), 인터페이스(177), 햅틱 모듈(179), 카메라 모듈(180), 전력 관리 모듈(188), 배터리(189), 통신 모듈(190), 가입자 식별 모듈(196), 및 안테나 모듈(197)을 포함할 수 있다. 어떤 실시 예에서는, 전자 장치(101)에는, 이 구성 요소들 중 적어도 하나(예: 표시 장치(160) 또는 카메라 모듈(180))가 생략되거나 다른 구성 요소가 추가될 수 있다. 어떤 실시 예에서는, 예를 들면, 표시 장치(160)(예: 디스플레이)에 임베디드된 센서 모듈(176)(예: 지문 센서, 홍채 센서, 또는 조도 센서)의 경우와 같이, 일부의 구성 요소들이 통합되어 구현될 수 있다.
프로세서(120)는, 예를 들면, 소프트웨어(예: 프로그램(140))를 구동하여 프로세서(120)에 연결된 전자 장치(101)의 적어도 하나의 다른 구성 요소(예: 하드웨어 또는 소프트웨어 구성 요소)을 제어할 수 있고, 다양한 데이터 처리 및 연산을 수행할 수 있다. 프로세서(120)는 다른 구성 요소(예: 센서 모듈(176) 또는 통신 모듈(190))로부터 수신된 명령 또는 데이터를 휘발성 메모리(132)에 로드하여 처리하고, 결과 데이터를 비휘발성 메모리(134)에 저장할 수 있다. 일 실시 예에 따르면, 프로세서(120)는 메인 프로세서(121)(예: 중앙 처리 장치 또는 어플리케이션 프로세서), 및 이와는 독립적으로 운영되고, 추가적으로 또는 대체적으로, 메인 프로세서(121)보다 저전력을 사용하거나, 또는 지정된 기능에 특화된 보조 프로세서(123)(예: 그래픽 처리 장치, 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서)를 포함할 수 있다. 여기서, 보조 프로세서(123)는 메인 프로세서(121)와 별개로 또는 임베디드되어 운영될 수 있다.
이런 경우, 보조 프로세서(123)는, 예를 들면, 메인 프로세서(121)가 인액티브(예: 슬립) 상태에 있는 동안 메인 프로세서(121)를 대신하여, 또는 메인 프로세서(121)가 액티브(예: 어플리케이션 수행) 상태에 있는 동안 메인 프로세서(121)와 함께, 전자 장치(101)의 구성 요소들 중 적어도 하나의 구성 요소(예: 표시 장치(160), 센서 모듈(176), 또는 통신 모듈(190))와 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일 실시 예에 따르면, 보조 프로세서(123)(예: 이미지 시그널 프로세서 또는 커뮤니케이션 프로세서)는 기능적으로 관련 있는 다른 구성 요소(예: 카메라 모듈(180) 또는 통신 모듈(190))의 일부 구성 요소로서 구현될 수 있다.
메모리(130)는, 전자 장치(101)의 적어도 하나의 구성 요소(예: 프로세서(120) 또는 센서 모듈(176))에 의해 사용되는 다양한 데이터, 예를 들어, 소프트웨어(예: 프로그램(140)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 저장할 수 있다. 메모리(130)는 휘발성 메모리(132) 또는 비휘발성 메모리(134)를 포함할 수 있다.
프로그램(140)은 메모리(130)에 저장되는 소프트웨어로서, 예를 들면, 운영 체제(142), 미들 웨어(144) 또는 어플리케이션(146)을 포함할 수 있다.
입력 장치(150)는, 전자 장치(101)의 구성 요소(예: 프로세서(120))에 사용될 명령 또는 데이터를 전자 장치(101)의 외부(예: 사용자)로부터 수신하기 위한 장치로서, 예를 들면, 마이크, 마우스, 또는 키보드를 포함할 수 있다.
음향 출력 장치(155)는 음향 신호를 전자 장치(101)의 외부로 출력하기 위한 장치로서, 예를 들면, 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용되는 스피커와 전화 수신 전용으로 사용되는 리시버를 포함할 수 있다. 일 실시 예에 따르면, 리시버는 스피커와 일체 또는 별도로 형성될 수 있다.
표시 장치(160)는 전자 장치(101)의 사용자에게 정보를 시각적으로 제공하기 위한 장치로서, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일 실시 예에 따르면, 표시 장치(160)는 터치 회로(touch circuitry) 또는 터치에 대한 압력의 세기를 측정할 수 있는 압력 센서를 포함할 수 있다.
오디오 모듈(170)은 소리와 전기 신호를 쌍방향으로 변환시킬 수 있다. 일 실시 예에 따르면, 오디오 모듈(170)은, 입력 장치(150)를 통해 소리를 획득하거나, 음향 출력 장치(155), 또는 전자 장치(101)와 유선 또는 무선으로 연결된 외부 전자 장치(예: 전자 장치(102)(예: 스피커 또는 헤드폰))를 통해 소리를 출력할 수 있다.
센서 모듈(176)은 전자 장치(101)의 내부의 작동 상태(예: 전력 또는 온도), 또는 외부의 환경 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 센서 모듈(176)은, 예를 들면, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 근접 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서를 포함할 수 있다.
인터페이스(177)는 외부 전자 장치(예: 전자 장치(102))와 유선 또는 무선으로 연결할 수 있는 지정된 프로토콜을 지원할 수 있다. 일 실시 예에 따르면, 인터페이스(177)는 HDMI(high definition multimedia interface), USB(universal serial bus) 인터페이스, SD카드 인터페이스, 또는 오디오 인터페이스를 포함할 수 있다.
연결 단자(178)는 전자 장치(101)와 외부 전자 장치(예: 전자 장치(102))를 물리적으로 연결시킬 수 있는 커넥터, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터)를 포함할 수 있다.
햅틱 모듈(179)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 햅틱 모듈(179)은, 예를 들면, 모터, 압전 소자, 또는 전기 자극 장치를 포함할 수 있다.
카메라 모듈(180)은 정지 영상 및 동영상을 촬영할 수 있다. 일 실시 예에 따르면, 카메라 모듈(180)은 하나 이상의 렌즈, 이미지 센서, 이미지 시그널 프로세서, 또는 플래시를 포함할 수 있다.
전력 관리 모듈(188)은 전자 장치(101)에 공급되는 전력을 관리하기 위한 모듈로서, 예를 들면, PMIC(power management integrated circuit)의 적어도 일부로서 구성될 수 있다.
배터리(189)는 전자 장치(101)의 적어도 하나의 구성 요소에 전력을 공급하기 위한 장치로서, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지를 포함할 수 있다.
통신 모듈(190)은 전자 장치(101)와 외부 전자 장치(예: 전자 장치(102), 전자 장치(104), 또는 서버(108))간의 유선 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(190)은 프로세서(120)(예: 어플리케이션 프로세서)와 독립적으로 운영되는, 유선 통신 또는 무선 통신을 지원하는 하나 이상의 커뮤니케이션 프로세서를 포함할 수 있다. 일 실시 예에 따르면, 통신 모듈(190)은 무선 통신 모듈(192)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS(global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(194)(예: LAN(local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함하고, 그 중 해당하는 통신 모듈을 이용하여 제1 네트워크(198)(예: 블루투스, WiFi direct 또는 IrDA(infrared data association) 같은 근거리 통신 네트워크) 또는 제2 네트워크(199)(예: 셀룰러 네트워크, 인터넷, 또는 컴퓨터 네트워크(예: LAN 또는 WAN)와 같은 원거리 통신 네트워크)를 통하여 외부 전자 장치와 통신할 수 있다. 상술한 여러 종류의 통신 모듈(190)은 하나의 칩으로 구현되거나 또는 각각 별도의 칩으로 구현될 수 있다.
일 실시 예에 따르면, 무선 통신 모듈(192)은 가입자 식별 모듈(196)에 저장된 사용자 정보를 이용하여 통신 네트워크 내에서 전자 장치(101)를 구별 및 인증할 수 있다.
안테나 모듈(197)은 신호 또는 전력을 외부로 송신하거나 외부로부터 수신하기 위한 하나 이상의 안테나들을 포함할 수 있다. 일 실시 예에 따르면, 통신 모듈(190)(예: 무선 통신 모듈(192))은 통신 방식에 적합한 안테나를 통하여 신호를 외부 전자 장치로 송신하거나, 외부 전자 장치로부터 수신할 수 있다.
상기 구성 요소들 중 일부 구성 요소들은 주변 기기들간 통신 방식(예: 버스, GPIO(general purpose input/output), SPI(serial peripheral interface), 또는 MIPI(mobile industry processor interface))를 통해 서로 연결되어 신호(예: 명령 또는 데이터)를 상호간에 교환할 수 있다.
일 실시 예에 따르면, 명령 또는 데이터는 제2 네트워크(199)에 연결된 서버(108)를 통해서 전자 장치(101)와 외부의 전자 장치(104)간에 송신 또는 수신될 수 있다. 전자 장치(102, 104) 각각은 전자 장치(101)와 동일한 또는 다른 종류의 장치일 수 있다. 일 실시 예에 따르면, 전자 장치(101)에서 실행되는 동작들의 전부 또는 일부는 다른 하나 또는 복수의 외부 전자 장치에서 실행될 수 있다. 일 실시 예에 따르면, 전자 장치(101)가 어떤 기능이나 서비스를 자동으로 또는 요청에 의하여 수행해야 할 경우에, 전자 장치(101)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 그와 연관된 적어도 일부 기능을 외부 전자 장치에게 요청할 수 있다. 상기 요청을 수신한 외부 전자 장치는 요청된 기능 또는 추가 기능을 실행하고, 그 결과를 전자 장치(101)로 전달할 수 있다. 전자 장치(101)는 수신된 결과를 그대로 또는 추가적으로 처리하여 요청된 기능이나 서비스를 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅, 분산 컴퓨팅, 또는 클라이언트-서버 컴퓨팅 기술이 이용될 수 있다.
도 2는 일 실시 예에 따른 운영 체제의 운용과 관련된 전자 장치의 구성을 설명하기 위한 도면이다.
도 2를 참조하면, 프로세서(120)는 복수 개의 코어들을 포함할 수 있다. 도시된 도면에서는, 프로세서(120)가 제1 코어(125), 제2 코어(126), 제3 코어(127), 및 제4 코어(128)을 포함한 상태를 나타내지만, 프로세서(120)는 상술한 코어들 중 적어도 하나를 생략하거나, 적어도 하나의 다른 코어를 더 포함할 수도 있다.
상술한 코어들(예: 제1 코어(125), 제2 코어(126), 제3 코어(127), 또는 제4 코어(128))은 동일한 성능을 가질 수도 있고, 서로 다른 성능을 가질 수도 있다. 여기서, 서로 다른 성능을 가지는 복수의 코어들은 서로 다른 클럭(clock) 주파수로 동작하는 코어들을 의미할 수 있다.
멀티 코어 환경에서는, 프로세스 별로 요구되는 자원에 따라 프로세스를 코어에 할당할 수 있다. 예컨대, 상대적으로 많은 자원을 요구하는 프로세스와 상대적으로 적은 자원을 요구하는 프로세스가 코어의 성능 또는 코어의 프로세스 점유 상태 등에 따라 배분되어야 한다. 여기서, 프로세스라 함은 응용 프로그램의 일부 또는 응용 프로그램의 전체를 의미할 수 있다. 또한, 코어의 성능은 프로세스를 처리하는 능력을 의미할 수 있다. 즉, 하나의 동일한 프로세스를 처리하는데 요구되는 코어의 자원이 많을수록 낮은 성능을 가지는 코어이고, 하나의 동일한 프로세스를 처리하는데 요구되는 코어의 자원이 적을수록 높은 성능을 가지는 코어일 수 있다.
상술한 코어들 중 적어도 하나는 코어들에 할당되는 프로세스 및 프로세스의 스레드를 관리하는 코어일 수 있다. 예를 들어, 도시된 도면에서와 같이, 제1 코어(125)는 다른 코어(예: 제2 코어(126), 제3 코어(127), 또는 제4 코어(128))에 할당되는 프로세스 및 스레드를 관리하는 스케줄러(125a)를 포함할 수 있다.
일 실시 예에 따르면, 스케줄러(125a)는 예를 들면, 프로세스의 종류에 따라 상기 프로세스를 처리할 코어를 지정할 수 있다. 일 예로, 스케줄러(125a)는 자이고트 프로세스를 모든 코어들에서 처리될 수 있도록 지정할 수 있고, 다른 프로세스들 중 중요도가 비교적 낮은 프로세스는 한정된 코어들에서만 처리될 수 있도록 지정할 수 있다. 즉, 스케줄러(125a)는 자이고트 프로세스 이외의 다른 프로세스들이 한정된 코어들에만 할당(예: CPU affinity setting)되도록 하여 자이고트 프로세스가 스케줄링을 더 많이 받을 수 있도록 할 수 있다.
일 실시 예에 따르면, 스케줄러(125a)는 프로세스에 대한 스레드의 개수를 코어들(예: 제1 코어(125), 제2 코어(126), 제3 코어(127), 또는제4 코어(128))의 프로세싱 성능에 따라 다르게 결정할 수 있다. 일 예로, 스케줄러(125a)는 상기 코어들이 동일한 프로세싱 성능을 가질 경우(예: SMP(symmetric multiprocessing)의 경우), 스레드는 전체 코어의 개수에 절반에 해당하는 개수로 결정될 수 있다. 다른 예로, 스케줄러(125a)는 상기 코어들이 서로 다른 프로세싱 성능을 가질 경우(예: HMP(heterogeneous multiprocessing)의 경우), 스레드는 고성능의 코어(예: 빅 코어(big core))의 개수에 대응되도록 결정될 수 있다.
일 실시 예에 따르면, 스케줄러(125a)는 프로세스의 스레드들을 코어들에 할당할 수 있다. 예컨대, 스케줄러(125a)는 프로세스를 처리하도록 지정된 코어들에 상기 프로세스의 스레드들을 할당할 수 있다. 이 경우, 스케줄러(125a)는 스레드를 통해 처리할 기능 또는 루틴의 연계성(또는 종속성(dependency))을 고려하여, 코어들에 스레드들을 할당할 수 있다.
일 실시 예에 따르면, 스케줄러(125a)에 의해 프로세스 및 프로세스의 스레드들에 대한 스케줄링이 완료되면, 코어별로 할당된 프로세스의 스레드들이 수행될 수 있다. 코어별로 수행되는 스레드들은 오류 확인 모듈(125b)에 의해 모니터링될 수 있다. 오류 확인 모듈(125b)은 각 코어 및 스레드 별 수행 시간을 확인하고, 스레드의 수행 시간이 지정된 시간을 초과하는 경우, 스레드에 대한 정보(예: 스레드를 통해 처리할 기능)를 메모리(130)에 기록할 수 있다. 또한, 오류 확인 모듈(125b)은 수행 시간이 상기 지정된 시간을 초과한 스레드를 종료시키고, 해당 프로세스를 재시작시킬 수 있다. 이 경우, 스케줄러(125a)는 문제를 야기시킨 기능(수행 시간이 지정된 시간을 초과한 스레드를 통해 처리할 기능)이 다른 기능들의 수행 이후 처리될 수 있도록 스케줄링할 수 있다. 어떤 실시 예에서, 스케줄러(125a)는 스레드의 수행 시간이 상기 지정된 시간을 초과하게 되면, 해당 프로세스는 싱글 스레드로 동작시킬 수도 있다.
일 실시 예에 따르면, 오류 확인 모듈(125b)은 모든 프로세스의 수행이 완료되면, 프로세스의 수행 이력 정보를 메모리(130)에 저장할 수 있다. 예를 들어, 오류 확인 모듈(125b)은 부팅과 관련하여 자이고트 프로세스의 자바 클래스 및 리소스들에 대한 프리로드 이력 정보(139)를 메모리(130)에 저장할 수 있다. 프로세스 프리로드 이력 정보(139)는 다음 부팅 시에, 스케줄러(125a)가 프로세스 및 프로세스의 스레드들을 스케줄링하는데 이용할 수 있다. 일 예로, 스케줄러(125a)는 프로세스 프리로드 이력 정보(139)에서 각 코어 및 스레드 별 수행 시간을 확인하고, 수행 시간이 긴 스레드에는 프리로드할 자바 클래스들 또는 리소스들의 개수를 줄이고, 수행 시간이 짧은 스레드에는 프리로드할 자바 클래스들 또는 리소스들의 개수를 늘릴 수 있다.
일 실시 예에 따르면, 오류 확인 모듈(125b)은 수행 시간이 지정된 시간을 초과한 스레드에 대해서는 상기 스레드를 통해 프리로드하려고 했던 자바 클래스들 또는 리소스들에 대한 정보를 메모리(130)에 저장할 수 있다. 이 경우, 스케줄러(125a)는 다음 부팅 시에 메모리(130)에 저장된 상기 정보를 확인하고, 해당 자바 클래스들 또는 리소스들이 다른 자바 클래스들 및 리소스들이 프리로드된 후에 프리로드될 수 있도록 할 수 있다. 상기 정보는 예를 들어, 다른 자바 클래스들 또는 리소스들의 프리로드가 완료된 후에 프리로드되어야 하는 자바 클래스들 또는 리소스들에 대한 정보(예: 포스트 프리로드 정보(post preload information)(137))에 포함될 수 있다.
일 실시 예에 따르면, 상기 포스트 프리로드 정보(137)는 기정의되어 메모리(130)에 저장될 수 있다. 또한, 무선 펌웨어 업그레이드(firmware over the air(FOTA))를 통해 펌웨어가 업데이트되면, 상기 포스트 프리로드 정보(137)가 변경될 수도 있다.
이하에서는, 안드로이드 운영 체제가 적용된 전자 장치(예: 도 1의 전자 장치(101))에서의 프로세서(120) 기능에 대해 설명하도록 한다.
본 발명의 일 실시 예에 따른, 안드로이드 운영 체제가 적용된 전자 장치에서는, 부팅 과정 중에 이닛 프로세스(init process)가 시작된 후, 자이고트 프로세스가 시작될 수 있다. 즉, 자이고트 프로세스는 이닛 프로세스에 의해 시작이 되고, 달빅(Dalvik) 가상 머신을 초기화할 수 있다. 이후, 달빅 가상 머신의 제어 하에 어플리케이션 프레임워크 내에 있는 각종 자바 컴포넌트들이 실행되는데, 이중에서 시스템 서버들은 시스템 내에서 처음으로 수행되는 자바 컴포넌트들일 수 있다.
자이고트 프로세스가 시작되면, 자이고트 프로세스가 응용 프로그램의 사용자 프로세스에서 사용할 자바 클래스와 리소스들을 프리로드할 수 있다. 자이고트 프로세스는 프리로드할 자바 클래스들의 리스트를 지정된 파일(예: /system/etc/preloaded-classes)에서 읽어올 수 있다. 또한, 자이고트 프로세스는 프리로드할 리소스들의 리스트도 읽어올 수 있다. 이후, 자이고트 프로세스는 자바 클래스 리스트 및 리소스 리스트에 기반하여 자바 클래스와 리소스들을 각각 프리로드할 수 있다.
일 실시 예에 따르면, 자이고트 프로세스는 멀티 스레드를 통해 자바 클래스와 리소스들을 병렬적으로 프리로드할 수 있다. 자이고트 프로세스는 멀티 스레드를 통해 자바 클래스를 프리로드하고, 자바 클래스가 모두 프리로드되면, 멀티 스레드를 통해 리소스들을 프리로드할 수 있다. 즉, 자바 클래스들이 모두 프리로드된 이후에 리소스들이 프리로드될 수 있다. 이 경우, 스케줄러(125a)는 스레드들을 코어들에 할당할 수 있다.
일 실시 예에 따르면, 스케줄러(125a)는 복수의 자이고트 프로세스들이 존재하는 경우, 부팅과 직접적으로 관련된 자이고트 프로세스만 병렬화 즉, 부팅과 관련된 자이고트 프로세스에 대한 멀티 스레드를 생성하고 코어들에 멀티 스레드를 할당하여 수행시킬 수 있다.
일 실시 예에 따르면, 오류 확인 모듈(125b)은 자이고트 프로세스의 스레드들 중 어느 하나의 스레드가 지정된 시간을 초과하여 수행되는 경우, 상기 스레드를 종료시키고 해당 자이고트 프로세스를 재시작시킬 수 있다. 이 경우, 스케줄러(125a)는 문제를 야기시킨 기능 즉, 수행 시간이 지정된 시간을 초과한 스레드를 통해 프리로드할 자바 클래스 및 리소스들이 다른 자바 클래스들 및 리소스들이 프리로드된 후에 프리로드될 수 있도록 스케줄링할 수 있다. 어떤 실시 예에서, 스케줄러(125a)는 해당 자이고트 프로세스에 대해서는 싱글 스레드로 동작시킬 수 있다.
일 실시 예에 따르면, 오류 확인 모듈(125b)은 모든 자이고트 프레세스들의 수행이 완료되어 부팅 동작이 종료되면, 자이고트 프로세스의 프리로드 이력 정보(139)를 메모리(130)에 저장할 수 있다. 프로세스 프리로드 이력 정보(139)는 예를 들어, 자이고트 프로세스의 각 스레드의 수행 시간 정보 및 상기 스레드를 통해 프리로드한 자바 클래스(또는 리소스들)에 대한 정보를 포함할 수 있다.
일 실시 예에 따르면, 스케줄러(125a)는 부팅이 시작되면, 메모리(130)에 저장된 프로세스 프리로드 이력 정보(139)에 기초하여 자이고트 프로세스에 대한 멀티 스레드 생성 및 생성된 멀티 스레드의 할당 등을 결정할 수 있다.
상술한 바와 같이, 다양한 실시 예에 따르면, 전자 장치(예: 전자 장치(101))는 디스플레이(예: 표시 장치(160)), 통신 회로(예: 통신 모듈(190)), 상기 디스플레이 및 상기 통신 회로와 전기적으로 연결되고, 복수 개의 코어들을 포함하는 프로세서(예: 프로세서(120)), 상기 프로세서와 전기적으로 연결된 휘발성 메모리(예: 휘발성 메모리(132)), 및 상기 프로세서와 전기적으로 연결된 비휘발성 메모리(예: 비휘발성 메모리(134))를 포함하고, 상기 비휘발성 메모리는 적어도 하나의 어플리케이션 프로그램을 저장하도록 구성되고, 실행 시에, 상기 프로세서가, 상기 적어도 하나의 어플리케이션 프로그램을 위하여, 상기 비휘발성 메모리에, 운영 체제의 공유된 클래스들 및/또는 리소스들을 프리로드하는 프로세스를 수행하도록 하는 인스트럭션들을 저장하고, 상기 프로세스를 수행하는 동작은, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을, 상기 코어들 중 두 개 이상의 코어들에 할당하는 동작, 및 상기 두 개 이상의 코어들을 이용하여, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을 병렬적으로 상기 휘발성 메모리에 프리로드하는 동작을 포함할 수 있다.
다양한 실시 예에 따르면, 상기 프로세스를 수행하는 동작은, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을 프리로드하는 동작이 선택된 시간 범위 내에 완료되지 않거나, 또는 오류가 생기면, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을 순차적으로 프리로드하는 동작을 더 포함할 수 있다.
다양한 실시 예에 따르면, 상기 운영 체제는 안드로이드 운영 체제이고, 상기 프로세스는 자이고트 프로세스일 수 있다.
다양한 실시 예에 따르면, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을 할당하는 동작은, 프리로드를 위하여, 상기 클래스들 및/또는 리소스들의 다수의 리스트들을 제공하는 동작을 더 포함할 수 있다.
다양한 실시 예에 따르면, 상기 다수의 그룹들을 할당하는 동작 전에 상기 두 개 이상의 코어들을 선택하는 동작을 더 포함할 수 있다.
다양한 실시 예에 따르면, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을 할당하는 동작은, 상기 클래스들 및/또는 리소스들의 크기들 또는 종속성에 적어도 부분적으로 기반하여, 상기 클래스들 및/또는 리소스들을 그룹핑하는 동작을 포함할 수 있다.
다양한 실시 예에 따르면, 상기 자이고트 프로세스는, 프리로드 메소드를 포함하는 자이고트 메인 메소드를 포함하고, 상기 프리로드 메소드는, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을 상기 두 개 이상의 코어들에 할당하는 동작, 및 상기 두 개 이상의 코어들을 이용하여, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을 병렬적으로 상기 휘발성 메모리에 프리로드하는 동작을 포함할 수 있다.
상술한 바와 같이, 다양한 실시 예에 따르면, 전자 장치(예: 전자 장치(101))는 복수 개의 코어들을 포함하는 프로세서(예: 프로세서(120)), 상기 프로세서와 전기적으로 연결된 휘발성 메모리(예: 휘발성 메모리(132)), 및 상기 프로세서와 전기적으로 연결되고, 적어도 하나의 어플리케이션 프로그램을 저장하는 비휘발성 메모리(예: 비휘발성 메모리(134))를 포함하고, 상기 비휘발성 메모리는, 실행 시에, 상기 프로세서가, 상기 적어도 하나의 어플리케이션 프로그램의 클래스들 및 리소스들 중 적어도 하나를 상기 휘발성 메모리에 프리로드하기 위한 프로세스를 실행시키도록 하는 인스트럭션들을 저장하고, 상기 프로세스를 실행시키는 동작은, 상기 프로세스에 대한 복수 개의 스레드들을 생성하는 동작, 상기 코어들 중 두 개 이상의 코어들에 상기 스레드들을 할당하는 동작, 및 상기 두 개 이상의 코어들을 이용하여, 상기 스레드들을 병렬적으로 실행시키는 동작을 포함할 수 있다.
다양한 실시 예에 따르면, 상기 스레드들을 생성하는 동작은, 상기 코어들의 개수 및 상기 코어들의 성능 중 적어도 하나에 기반하여 상기 스레드들의 개수를 결정하는 동작을 더 포함할 수 있다.
다양한 실시 예에 따르면, 상기 스레드들을 생성하는 동작은, 상기 클래스들 및 리소스들 각각의 크기, 및 상기 클래스들 및 리소스들 간의 종속 관계 중 적어도 하나에 기반하여 상기 스레드들을 생성하는 동작을 포함할 수 있다.
다양한 실시 예에 따르면, 상기 프로세스를 실행시키는 동작은, 상기 스레드들 중 어느 하나의 스레드의 수행 시간이 지정된 시간을 초과하는 경우, 상기 프로세스를 재실행시키는 동작을 더 포함하고, 상기 프로세스를 재실행시키는 동작은, 상기 프로세스를 하나의 스레드를 통해 순차적으로 실행시키는 동작을 포함할 수 있다.
다양한 실시 예에 따르면, 상기 프로세스를 실행시키는 동작은, 상기 스레드들 중 어느 하나의 스레드의 수행 시간이 지정된 시간을 초과하는 경우, 상기 스레드를 통해 프리로드하려는 상기 클래스들 및 상기 리소스들 중 적어도 하나에 대한 정보를 상기 비휘발성 메모리에 저장하는 동작을 더 포함할 수 있다.
다양한 실시 예에 따르면, 상기 프로세스를 실행시키는 동작은, 상기 비휘발성 메모리에 저장된 상기 클래스들 및 상기 리소스들 중 적어도 하나에 대한 정보를 기반으로, 상기 프로세스를 순차적으로 실행할지 또는 병렬적으로 실행할지를 판단하는 동작을 더 포함할 수 있다.
다양한 실시 예에 따르면, 상기 비휘발성 메모리는, 실행 시에, 상기 프로세서가, 상기 프로세스와 다른 프로세스를 실행시키도록 하는 인스트럭션들을 더 저장하고, 상기 다른 프로세스를 실행시키는 동작은, 상기 코어들 중 지정된 적어도 하나의 코어를 제외한 다른 적어도 하나의 코어를 이용하여, 상기 다른 프로세스를 실행시키는 동작을 포함할 수 있다.
도 3은 일 실시 예에 따른 운영 체제의 운용과 관련된 전자 장치의 운용 방법을 나타낸 도면이다.
도 3을 참조하면, 전자 장치(101)의 프로세서(120)는 동작 310에서, 부팅 시 프로세스의 프리로드 기능이 병렬적으로 실행 가능한지를 판단할 수 있다. 예컨대, 프로세서(120)의 스케줄러(125a)는 자이고트 프로세스의 자바 클래스 및 리소스들의 프리로드가 병렬적으로 실행 가능한지를 판단할 수 있다. 일 실시 예에 따르면, 스케줄러(125a)는 메모리(130)에 저장된 프로세스 프리로드 이력 정보(139)를 통해, 기부팅 시에 발생한 오류 정보가 있는지를 확인할 수 있다. 스케줄러(125a)는 기부팅 시에 발생한 오류로 인해 자이고트 프로세스의 프리로드 기능이 병렬적으로 실행 가능하지 않는 경우, 동작 320에서, 자이고트 프로세스의 프리로드 기능을 순차적으로 실행할 수 있다. 예컨대, 스케줄러(125a)는 자이고트 프로세스를 싱글 스레드로 동작시킬 수 있다. 자이고트 프로세스의 프리로드 기능이 병렬적으로 실행 가능하지 않는 경우는, 예를 들어, 무선 펌웨어 업그레이드(firmware over the air(FOTA))를 통해 새로운 자바 클래스가 업데이트된 경우, 또는 사용자의 수정이나 외부 해킹 동작에 의해 펌웨어와 관련된 무결성(integrity) 문제가 발생한 경우 등을 포함할 수 있다.
일 실시 예에 따르면, 스케줄러(125a)는 자이고트 프로세스의 프리로드 기능이 병렬적으로 실행 가능한 경우, 동작 330에서, 자이고트 프로세스에 대한 복수 개의 스레드들을 생성할 수 있다. 일 실시 예에 따르면, 스케줄러(125a)는 자이고트 프로세스에 대한 스레드의 개수를 코어들(예: 제1 코어(125), 제2 코어(126), 제3 코어(127), 또는제4 코어(128))의 프로세싱 성능에 따라 다르게 결정할 수 있다. 일 예로, 스케줄러(125a)는 상기 코어들이 동일한 프로세싱 성능을 가질 경우, 스레드의 개수를 전체 코어의 개수에 절반에 해당하는 개수로 결정할 수 있고, 상기 코어들이 서로 다른 프로세싱 성능을 가질 경우, 스레드의 개수는 고성능의 코어의 개수에 대응되도록 결정할 수 있다. 또한, 스케줄러(125a)는 프로세스 프리로드 이력 정보(139)를 통해, 자이고트 프로세스의 각 스레드의 수행 시간 및 각 스레드를 통해 프리로드한 데이터(예: 자바 클래스 또는 리소스들)를 확인할 수 있고, 각 스레드의 수행 시간을 기초로 하여 스레드를 통해 프리로드할 자바 클래스 또는 리소스들의 개수를 결정할 수 있다. 일 예로, 스케줄러(125a)는 스레드의 수행 오류로 판단될 수 있는 지정된 시간 내에서 수행 시간이 가장 오래 걸린 스레드에 대해서는 프리로드할 자바 클래스 또는 리소스들의 개수를 줄이고, 수행 시간이 가장 ?게 걸린 스레드에 대해서는 프리로드할 자바 클래스 또는 리소스들의 개수를 늘릴 수 있다. 즉, 스케줄러(125a)는 수행 시간이 상기 지정된 시간(스레드의 수행 오류로 판단하는 기준 시간) 이내인 경우에 해당하는 스레드에 대해서, 스레드에 할당되는 클래스들 또는 리소스들을 재분배하여 다음 부팅 시에 반영할 수 있다.
동작 340에서, 스케줄러(125a)는 코어별로 스레드를 할당할 수 있다. 일 예로, 스케줄러(125a)는 자이고트 프로세스의 스레드들은 모든 코어들에 할당할 수 있다. 다른 예로, 스케줄러(125a)는 자이고트 프로세스 외의 다른 프로세스는 한정된 코어들에만 할당할 수 있다.
일 실시 예에 따르면, 스케줄러(125a)는 이전 부팅 시에 오류를 야기했던 스레드(예: 수행 시간이 지정된 시간을 초과한 스레드)를 통해 프리로드하려고 했던 자바 클래스 또는 리소스들에 대해서는 다른 자바 클래스들 및 리소스들이 프리로드된 후에 프리로드될 수 있도록 할 수 있다. 예컨대, 스케줄러(125a)는 해당 자바 클래스 또는 리소스들을 프리로드하기 위한 스레드가 다른 자바 클래스 또는 리소스들을 프리로드하기 위한 스레드가 수행된 후에 코어에 할당될 수 있도록 순서를 지정할 수 있다.
일 실시 예에 따르면, 스케줄러(125a)는 자이고트 프로세스의 스레드를 통해 프리로드할 자바 클래스 또는 리소스들의 연계성(또는 종속성)을 고려하여, 스레드들을 코어들에 할당할 수 있다. 일 예로, 스케줄러(125a)는 자바 클래스를 프리로드하기 위한 스레드가 리소스들을 프리로드하기 위한 스레드보다 우선적으로 수행될 수 있도록 스레드의 순서를 지정할 수 있다.
일 실시 예에 따르면, 메모리(130)는 다른 자바 클래스의 프리로드가 완료된 후에 프리로드되어야 하는 자바 클래스들 또는 리소스들에 대한 정보 예컨대, 포스트 프리로드 정보(post preload information)(137)를 저장할 수 있다. 예컨대, 메모리(130)는 자바 클래스들 또는 리소스들에 대한 연계성(또는 종속성)에 대한 정보를 저장할 수 있다. 이 경우, 스케줄러(125a)는 자바 클래스들에 대한 연계성(또는 종속성)에 대한 정보(예: 포스트 프리로드 정보(137))를 메모리(130)로부터 수신하여, 자바 클래스들의 프리로드 순서를 지정할 수 있다. 어떤 실시 예에서, 메모리(130)는 우선적으로 프리로드되어야 하는 자바 클래스들의 리스트만을 저장할 수도 있다. 이 경우, 스케줄러(125a)는 우선적으로 프리로드되어야 하는 자바 클래스들을 우선적으로 멀티 스레드를 이용해 코어에 할당할 수 있다.
동작 350에서, 프로세서(120)의 각 코어들(예: 제1 코어(125), 제2 코어(126), 제3 코어(127), 또는 제4 코어(128))은 할당된 스레드들을 수행할 수 있다. 코어별로 수행되는 스레드들은 오류 확인 모듈(125b)에 의해 모니터링될 수 있다.
동작 360에서, 오류 확인 모듈(125b)은 각 스레드의 수행 중 오류의 발생 여부를 판단할 수 있다. 일 실시 예에 따르면, 오류 확인 모듈(125b)은 각 코어 및 스레드 별 수행 시간을 확인하고, 스레드의 수행 시간이 지정된 시간을 초과하는 경우, 스레드의 수행 오류가 발생되었다고 판단할 수 있다. 일 실시 예에 따르면, 오류 확인 모듈(125b)은 수행 오류가 발생된 스레드에 대해서는 상기 스레드를 통해 프리로드하려고 했던 자바 클래스들 또는 리소스들에 대한 정보를 메모리(130)에 저장할 수 있다. 이 경우, 스케줄러(125a)는 다음 부팅 시에 메모리(130)에 저장된 상기 자바 클래스들 또는 리소스들에 대한 정보를 확인하고, 상기 자바 클래스들 또는 리소스들이 다른 자바 클래스들 및 리소스들이 프리로드된 후에 프리로드될 수 있도록 포스트 프리로드 정보(137)에 저장하여 관리할 수 있다.
동작 370에서, 오류 확인 모듈(125b)은 스레드의 수행 오류가 발생되지 않고, 모든 자이고트 프로세스들의 스레드들이 수행이 완료되면, 스레드들의 수행 이력 정보(예: 프로세스 프리로드 이력 정보(139))을 메모리(130)에 저장할 수 있다. 예컨대, 오류 확인 모듈(125b)은 각 스레드의 수행 시간 정보 및 각 스레드를 통해 프리로드한 자바 클래스(또는 리소스들)에 대한 정보를 메모리(130)에 저장할 수 있다.
스레드의 수행 오류가 발생되면, 동작 380에서, 오류 확인 모듈(125b)은 오류 처리를 수행할 수 있다. 일 실시 예에 따르면, 오류 확인 모듈(125b)은 오류가 발생된 스레드를 종료시킬 수 있다. 다른 실시 예에 따르면, 오류 확인 모듈(125b)은 오류가 발생된 스레드에 대한 정보 예컨대, 스레드를 통해 프리로드할 자바 클래스(또는 리소스들)에 대한 정보를 메모리(130)에 저장할 수 있다.
오류 처리가 완료되면, 스케줄러(125a)는 동작 320에서, 자이고트 프로세스의 프리로드 기능을 순차적으로 실행할 수 있다. 예컨대, 스케줄러(125a)는 자이고트 프로세스를 싱글 스레드로 동작시킬 수 있다.
상술한 자이고트 프로세스의 프리로드 동작은 프리로드 메소드(예: preload())를 통해 구현될 수 있다. 다음의 표 1은 자이고트 프로세스의 메인 메소드(예: main()) 중 일부를 나타낸다.
public static void main(String argv[]){
try{
SamplingProfilerIntegration.start();
registerZygoteSocket();
EventLog.writeEvent(LOG_BOOT_PROGRESS_PRELOAD_START,
SystemClock.uptimeMillis());
preload();
EventLog.writeEvent(LOG_BOOT_PROGRESS_PRELOAD_END,
SystemClock.uptimeMillis());
SamplingProfilerIntegration.writeZygoteSnapshot();

...
}
}
일 실시 예에 따르면, 상기 프리로드 메소드는 자바 클래스들 및 리소스들을 다수의 그룹들로 묶어 상기 코어들에 할당하는 동작을 포함할 수 있다. 또한, 상기 프리로드 메소드는 상기 코어들을 이용하여, 상기 그룹들을 병렬적으로 프리로드하는 동작을 포함할 수 있다.
상술한 바와 같이, 다양한 실시 예에 따르면, 복수 개의 코어들을 포함하는 프로세서(예: 프로세서(120))를 구비한 전자 장치(예: 전자 장치(101))의 운영 체제의 운용 방법은, 비휘발성 메모리에 저장된 적어도 하나의 어플리케이션 프로그램의 클래스들 및 리소스들 중 적어도 하나를 휘발성 메모리에 프리로드하기 위한 프로세스를 실행시키는 동작을 포함하고, 상기 프로세스를 실행시키는 동작은, 상기 프로세스에 대한 복수 개의 스레드들을 생성하는 동작, 상기 코어들 중 두 개 이상의 코어들에 상기 스레드들을 할당하는 동작, 및 상기 두 개 이상의 코어들을 이용하여, 상기 스레드들을 병렬적으로 실행시키는 동작을 포함할 수 있다.
다양한 실시 예에 따르면, 상기 스레드들을 생성하는 동작은, 상기 코어들의 개수 및 상기 코어들의 성능 중 적어도 하나에 기반하여 상기 스레드들의 개수를 결정하는 동작을 더 포함할 수 있다.
다양한 실시 예에 따르면, 상기 스레드들을 생성하는 동작은, 상기 클래스들 및 리소스들 각각의 크기, 및 상기 클래스들 및 리소스들 간의 종속 관계 중 적어도 하나에 기반하여 상기 스레드들을 생성하는 동작을 포함할 수 있다.
다양한 실시 예에 따르면, 상기 프로세스를 실행시키는 동작은, 상기 스레드들 중 어느 하나의 스레드의 수행 시간이 지정된 시간을 초과하는 경우, 상기 프로세스를 재실행시키는 동작을 더 포함하고, 상기 프로세스를 재실행시키는 동작은, 상기 프로세스를 하나의 스레드를 통해 순차적으로 실행시키는 동작을 포함할 수 있다.
다양한 실시 예에 따르면, 상기 프로세스를 실행시키는 동작은, 상기 스레드들 중 어느 하나의 스레드의 수행 시간이 지정된 시간을 초과하는 경우, 상기 스레드를 통해 프리로드하려는 상기 클래스들 및 상기 리소스들 중 적어도 하나에 대한 정보를 상기 비휘발성 메모리에 저장하는 동작, 및 상기 비휘발성 메모리에 저장된 상기 클래스들 및 상기 리소스들 중 적어도 하나에 대한 정보를 기반으로, 상기 프로세스를 순차적으로 실행할지 또는 병렬적으로 실행할지를 판단하는 동작을 더 포함할 수 있다.
다양한 실시 예에 따르면, 운영 체제의 운용 방법은 상기 프로세스와 다른 프로세스를 실행시키는 동작을 더 포함하고, 상기 다른 프로세스를 실행시키는 동작은, 상기 코어들 중 지정된 적어도 하나의 코어를 제외한 다른 적어도 하나의 코어를 이용하여, 상기 다른 프로세스를 실행시키는 동작을 포함할 수 있다.
도 4는 일 실시 예에 따른 운영 체제의 운용에 따른 코어별 태스크의 할당 상태를 설명하기 위한 도면이다.
도 4를 참조하면, 전자 장치(101)의 프로세서(120)는 복수 개의 코어들(예: 제1 코어(411), 제2 코어(412), 제3 코어(413), 제4 코어(414), 제5 코어(415), 제6 코어(416), 제7 코어(417), 또는 제8 코어(418))을 포함할 수 있다.
도 4를 보면, 프로세스를 처리할 코어를 한정하는 경우 부팅 시간이 단축될 수 있음을 확인할 수 있다. 예컨대, 도 4의 상단 그래프는 프로세스를 처리할 코어를 한정하지 않은 경우, 코어별 태스크(또는 프로세스)의 할당 상태를 나타내고, 도 4의 하단 그래프는 자이고트 프로세스(431)를 제외한 나머지 프로세스를 처리할 코어(예: 저성능 코어(또는 리틀 코어(little core)))를 한정한 경우, 코어별 태스크의 할당 상태를 나타낸다.
도 4의 하단 그래프를 보면, 자이고트 프로세스(431)는 모든 코어들에서 수행되는 반면에, 다른 프로세스들(예: 제1 프로세스(432), 제2 프로세스(433), 제3 프로세스(434), 제4 프로세스(435), 제5 프로세스(436), 제6 프로세스(437), 및 제7 프로세스(438))은 한정된 코어에서만 실행됨을 확인할 수 있다.
도 4에 도시된 바와 같이, 자이고트 프로세스(431)를 제외한 나머지 프로세스를 처리할 코어를 한정한 경우, 자이고트 프로세스(431)의 수행 완료 시간이 단축되어 결과적으로 부팅 시간이 단축될 수 있음을 확인할 수 있다.
본 문서에 개시된 다양한 실시 예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치 (예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치, 또는 가전 장치 중 적어도 하나를 포함할 수 있다. 본 문서의 실시 예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시 예들 및 이에 사용된 용어들은 본 문서에 기재된 기술을 특정한 실시 형태에 대해 한정하려는 것이 아니며, 해당 실시예의 다양한 변경, 균등물, 및/또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 구성 요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및/또는 B 중 적어도 하나", "A, B 또는 C" 또는 "A, B 및/또는 C 중 적어도 하나" 등의 표현은 함께 나열된 항목들의 모든 가능한 조합을 포함할 수 있다. "제1", "제2", "첫째" 또는 "둘째" 등의 표현들은 해당 구성 요소들을, 순서 또는 중요도에 상관없이 수식할 수 있고, 한 구성 요소를 다른 구성 요소와 구분하기 위해 사용될 뿐 해당 구성 요소들을 한정하지 않는다. 어떤(예: 제1) 구성 요소가 다른(예: 제2) 구성 요소에 "(기능적으로 또는 통신적으로) 연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 상기 어떤 구성 요소가 상기 다른 구성 요소에 직접적으로 연결되거나, 다른 구성 요소(예: 제3 구성 요소)를 통하여 연결될 수 있다.
본 문서에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어로 구성된 유닛을 포함하며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로 등의 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 모듈은 ASIC(application-specific integrated circuit)으로 구성될 수 있다.
본 문서의 다양한 실시 예들은 기기(machine)(예: 컴퓨터)로 읽을 수 있는 저장 매체(machine-readable storage media)(예: 내장 메모리(136) 또는 외장 메모리(138))에 저장된 명령어를 포함하는 소프트웨어(예: 프로그램(140))로 구현될 수 있다. 기기는, 저장 매체로부터 저장된 명령어를 호출하고, 호출된 명령어에 따라 동작이 가능한 장치로서, 개시된 실시 예들에 따른 전자 장치(예: 전자 장치(101))를 포함할 수 있다. 상기 명령이 프로세서(예: 프로세서(120))에 의해 실행될 경우, 프로세서가 직접, 또는 상기 프로세서의 제어 하에 다른 구성 요소들을 이용하여 상기 명령에 해당하는 기능을 수행할 수 있다. 명령은 컴파일러 또는 인터프리터에 의해 생성 또는 실행되는 코드를 포함할 수 있다. 기기로 읽을 수 있는 저장 매체는, 비일시적(non-transitory) 저장 매체의 형태로 제공될 수 있다. 여기서, '비일시적'은 저장 매체가 신호(signal)를 포함하지 않으며 실재(tangible)한다는 것을 의미할 뿐 데이터가 저장 매체에 반영구적 또는 임시적으로 저장됨을 구분하지 않는다.
일 실시 예에 따르면, 본 문서에 개시된 다양한 실시 예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: compact disc read only memory (CD-ROM))의 형태로, 또는 어플리케이션 스토어(예: 플레이 스토어TM)를 통해 온라인으로 배포될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시 예들에 따른 구성 요소(예: 모듈 또는 프로그램) 각각은 단수 또는 복수의 개체로 구성될 수 있으며, 전술한 해당 서브 구성 요소들 중 일부 서브 구성 요소가 생략되거나, 또는 다른 서브 구성 요소가 다양한 실시 예에 더 포함될 수 있다. 대체적으로 또는 추가적으로, 일부 구성 요소들(예: 모듈 또는 프로그램)은 하나의 개체로 통합되어, 통합되기 이전의 각각의 해당 구성 요소에 의해 수행되는 기능을 동일 또는 유사하게 수행할 수 있다. 다양한 실시 예들에 따른, 모듈, 프로그램 또는 다른 구성 요소에 의해 수행되는 동작들은 순차적, 병렬적, 반복적 또는 휴리스틱하게 실행되거나, 적어도 일부 동작이 다른 순서로 실행되거나, 생략되거나, 또는 다른 동작이 추가될 수 있다.

Claims (20)

  1. 전자 장치에 있어서,
    디스플레이;
    통신 회로;
    상기 디스플레이 및 상기 통신 회로와 전기적으로 연결되고, 복수 개의 코어들을 포함하는 프로세서;
    상기 프로세서와 전기적으로 연결된 휘발성 메모리; 및
    상기 프로세서와 전기적으로 연결된 비휘발성 메모리를 포함하고,
    상기 비휘발성 메모리는 적어도 하나의 어플리케이션 프로그램을 저장하도록 구성되고, 실행 시에, 상기 프로세서가,
    상기 적어도 하나의 어플리케이션 프로그램을 위하여, 상기 비휘발성 메모리에, 운영 체제의 공유된 클래스들 및/또는 리소스들을 프리로드(preload)하는 프로세스를 수행하도록 하는 인스트럭션들을 저장하고,
    상기 프로세스를 수행하는 동작은,
    상기 클래스들 및/또는 리소스들의 다수의 그룹들을, 상기 코어들 중 두 개 이상의 코어들에 할당하는 동작; 및
    상기 두 개 이상의 코어들을 이용하여, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을 병렬적으로 상기 휘발성 메모리에 프리로드하는 동작을 포함하는 것을 특징으로 하는 전자 장치.
  2. 청구항 1에 있어서,
    상기 프로세스를 수행하는 동작은,
    상기 클래스들 및/또는 리소스들의 다수의 그룹들을 프리로드하는 동작이 선택된 시간 범위 내에 완료되지 않거나, 또는 오류가 생기면, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을 순차적으로 프리로드하는 동작을 더 포함하는 것을 특징으로 하는 전자 장치.
  3. 청구항 1에 있어서,
    상기 운영 체제는 안드로이드 운영 체제이고,
    상기 프로세스는 자이고트(Zygote) 프로세스인 것을 특징으로 하는 전자 장치.
  4. 청구항 3에 있어서,
    상기 클래스들 및/또는 리소스들의 다수의 그룹들을 할당하는 동작은,
    프리로드를 위하여, 상기 클래스들 및/또는 리소스들의 다수의 리스트들을 제공하는 동작을 더 포함하는 것을 특징으로 하는 전자 장치.
  5. 청구항 4에 있어서,
    상기 다수의 그룹들을 할당하는 동작 전에 상기 두 개 이상의 코어들을 선택하는 동작을 더 포함하는 것을 특징으로 하는 전자 장치.
  6. 청구항 4에 있어서,
    상기 클래스들 및/또는 리소스들의 다수의 그룹들을 할당하는 동작은,
    상기 클래스들 및/또는 리소스들의 크기들 또는 종속성에 적어도 부분적으로 기반하여, 상기 클래스들 및/또는 리소스들을 그룹핑하는 동작을 포함하는 것을 특징으로 하는 전자 장치.
  7. 청구항 3에 있어서,
    상기 자이고트 프로세스는,
    프리로드 메소드(method)를 포함하는 자이고트 메인 메소드를 포함하고,
    상기 프리로드 메소드는,
    상기 클래스들 및/또는 리소스들의 다수의 그룹들을 상기 두 개 이상의 코어들에 할당하는 동작; 및
    상기 두 개 이상의 코어들을 이용하여, 상기 클래스들 및/또는 리소스들의 다수의 그룹들을 병렬적으로 상기 휘발성 메모리에 프리로드하는 동작을 포함하는 것을 특징으로 하는 전자 장치.
  8. 전자 장치에 있어서,
    복수 개의 코어들을 포함하는 프로세서;
    상기 프로세서와 전기적으로 연결된 휘발성 메모리; 및
    상기 프로세서와 전기적으로 연결되고, 적어도 하나의 어플리케이션 프로그램을 저장하는 비휘발성 메모리를 포함하고,
    상기 비휘발성 메모리는, 실행 시에, 상기 프로세서가,
    상기 적어도 하나의 어플리케이션 프로그램의 클래스들 및 리소스들 중 적어도 하나를 상기 휘발성 메모리에 프리로드하기 위한 프로세스를 실행시키도록 하는 인스트럭션들을 저장하고,
    상기 프로세스를 실행시키는 동작은,
    상기 프로세스에 대한 복수 개의 스레드들을 생성하는 동작;
    상기 코어들 중 두 개 이상의 코어들에 상기 스레드들을 할당하는 동작; 및
    상기 두 개 이상의 코어들을 이용하여, 상기 스레드들을 병렬적으로 실행시키는 동작을 포함하는 것을 특징으로 하는 전자 장치.
  9. 청구항 8에 있어서,
    상기 스레드들을 생성하는 동작은,
    상기 코어들의 개수 및 상기 코어들의 성능 중 적어도 하나에 기반하여 상기 스레드들의 개수를 결정하는 동작을 더 포함하는 것을 특징으로 하는 전자 장치.
  10. 청구항 8에 있어서,
    상기 스레드들을 생성하는 동작은,
    상기 클래스들 및 리소스들 각각의 크기, 및 상기 클래스들 및 리소스들 간의 종속 관계 중 적어도 하나에 기반하여 상기 스레드들을 생성하는 동작을 포함하는 것을 특징으로 하는 전자 장치.
  11. 청구항 8에 있어서,
    상기 프로세스를 실행시키는 동작은,
    상기 스레드들 중 어느 하나의 스레드의 수행 시간이 지정된 시간을 초과하는 경우, 상기 프로세스를 재실행시키는 동작을 더 포함하고,
    상기 프로세스를 재실행시키는 동작은,
    상기 프로세스를 하나의 스레드를 통해 순차적으로 실행시키는 동작을 포함하는 것을 특징으로 하는 전자 장치.
  12. 청구항 11에 있어서,
    상기 프로세스를 실행시키는 동작은,
    상기 스레드들 중 어느 하나의 스레드의 수행 시간이 지정된 시간을 초과하는 경우, 상기 스레드를 통해 프리로드하려는 상기 클래스들 및 상기 리소스들 중 적어도 하나에 대한 정보를 상기 비휘발성 메모리에 저장하는 동작을 더 포함하는 것을 특징으로 하는 전자 장치.
  13. 청구항 12에 있어서,
    상기 프로세스를 실행시키는 동작은,
    상기 비휘발성 메모리에 저장된 상기 클래스들 및 상기 리소스들 중 적어도 하나에 대한 정보를 기반으로, 상기 프로세스를 순차적으로 실행할지 또는 병렬적으로 실행할지를 판단하는 동작을 더 포함하는 것을 특징으로 하는 전자 장치.
  14. 청구항 8에 있어서,
    상기 비휘발성 메모리는, 실행 시에, 상기 프로세서가,
    상기 프로세스와 다른 프로세스를 실행시키도록 하는 인스트럭션들을 더 저장하고,
    상기 다른 프로세스를 실행시키는 동작은,
    상기 코어들 중 지정된 적어도 하나의 코어를 제외한 다른 적어도 하나의 코어를 이용하여, 상기 다른 프로세스를 실행시키는 동작을 포함하는 것을 특징으로 하는 전자 장치.
  15. 복수 개의 코어들을 포함하는 프로세서를 구비한 전자 장치의 운영 체제의 운용 방법은,
    비휘발성 메모리에 저장된 적어도 하나의 어플리케이션 프로그램의 클래스들 및 리소스들 중 적어도 하나를 휘발성 메모리에 프리로드하기 위한 프로세스를 실행시키는 동작을 포함하고,
    상기 프로세스를 실행시키는 동작은,
    상기 프로세스에 대한 복수 개의 스레드들을 생성하는 동작;
    상기 코어들 중 두 개 이상의 코어들에 상기 스레드들을 할당하는 동작; 및
    상기 두 개 이상의 코어들을 이용하여, 상기 스레드들을 병렬적으로 실행시키는 동작을 포함하는 것을 특징으로 하는 운영 체제의 운용 방법.
  16. 청구항 15에 있어서,
    상기 스레드들을 생성하는 동작은,
    상기 코어들의 개수 및 상기 코어들의 성능 중 적어도 하나에 기반하여 상기 스레드들의 개수를 결정하는 동작을 더 포함하는 것을 특징으로 하는 운영 체제의 운용 방법
  17. 청구항 15에 있어서,
    상기 스레드들을 생성하는 동작은,
    상기 클래스들 및 리소스들 각각의 크기, 및 상기 클래스들 및 리소스들 간의 종속 관계 중 적어도 하나에 기반하여 상기 스레드들을 생성하는 동작을 포함하는 것을 특징으로 하는 운영 체제의 운용 방법.
  18. 청구항 15에 있어서,
    상기 프로세스를 실행시키는 동작은,
    상기 스레드들 중 어느 하나의 스레드의 수행 시간이 지정된 시간을 초과하는 경우, 상기 프로세스를 재실행시키는 동작을 더 포함하고,
    상기 프로세스를 재실행시키는 동작은,
    상기 프로세스를 하나의 스레드를 통해 순차적으로 실행시키는 동작을 포함하는 것을 특징으로 하는 운영 체제의 운용 방법.
  19. 청구항 18에 있어서,
    상기 프로세스를 실행시키는 동작은,
    상기 스레드들 중 어느 하나의 스레드의 수행 시간이 지정된 시간을 초과하는 경우, 상기 스레드를 통해 프리로드하려는 상기 클래스들 및 상기 리소스들 중 적어도 하나에 대한 정보를 상기 비휘발성 메모리에 저장하는 동작; 및
    상기 비휘발성 메모리에 저장된 상기 클래스들 및 상기 리소스들 중 적어도 하나에 대한 정보를 기반으로, 상기 프로세스를 순차적으로 실행할지 또는 병렬적으로 실행할지를 판단하는 동작을 더 포함하는 것을 특징으로 하는 운영 체제의 운용 방법.
  20. 청구항 15에 있어서,
    상기 프로세스와 다른 프로세스를 실행시키는 동작을 더 포함하고,
    상기 다른 프로세스를 실행시키는 동작은,
    상기 코어들 중 지정된 적어도 하나의 코어를 제외한 다른 적어도 하나의 코어를 이용하여, 상기 다른 프로세스를 실행시키는 동작을 포함하는 것을 특징으로 하는 운영 체제의 운용 방법.
KR1020170106852A 2017-08-23 2017-08-23 운영 체제의 운용 방법 및 이를 지원하는 전자 장치 KR102372644B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020170106852A KR102372644B1 (ko) 2017-08-23 2017-08-23 운영 체제의 운용 방법 및 이를 지원하는 전자 장치
PCT/KR2018/008162 WO2019039741A1 (ko) 2017-08-23 2018-07-19 운영 체제의 운용 방법 및 이를 지원하는 전자 장치
US16/641,177 US20200225992A1 (en) 2017-08-23 2018-07-19 Operating method of operating system and electronic device supporting same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170106852A KR102372644B1 (ko) 2017-08-23 2017-08-23 운영 체제의 운용 방법 및 이를 지원하는 전자 장치

Publications (2)

Publication Number Publication Date
KR20190021726A true KR20190021726A (ko) 2019-03-06
KR102372644B1 KR102372644B1 (ko) 2022-03-17

Family

ID=65439515

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170106852A KR102372644B1 (ko) 2017-08-23 2017-08-23 운영 체제의 운용 방법 및 이를 지원하는 전자 장치

Country Status (3)

Country Link
US (1) US20200225992A1 (ko)
KR (1) KR102372644B1 (ko)
WO (1) WO2019039741A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022163907A1 (ko) * 2021-01-28 2022-08-04 삼성전자주식회사 전자 장치 및 이의 제어 방법
US11435985B2 (en) 2018-02-23 2022-09-06 Samsung Electronics Co., Ltd. Electronic device and operation method thereof

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110688102B (zh) * 2019-09-29 2022-03-22 北京浪潮数据技术有限公司 捕获异步接口执行结果的方法、系统、装置及存储介质
CN117687708A (zh) * 2023-07-12 2024-03-12 荣耀终端有限公司 开机方法及电子设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103488495A (zh) * 2013-08-13 2014-01-01 广东欧珀移动通信有限公司 一种通过动态调整开机预加载资源加速开机的方法
CN104598254A (zh) * 2015-02-17 2015-05-06 福州瑞芯微电子有限公司 一种安卓系统快速开机的方法及装置
KR20170028930A (ko) * 2014-07-10 2017-03-14 하만인터내셔날인더스트리스인코포레이티드 운영 체제 스타트업 가속
US20170132026A1 (en) * 2016-06-07 2017-05-11 Hisense Electric Co., Ltd. Apparatus and method for optimizing startup of embedded system

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8296773B2 (en) * 2008-06-30 2012-10-23 International Business Machines Corporation Systems and methods for thread assignment and core turn-off for integrated circuit energy efficiency and high-performance
EP2813949B1 (en) * 2013-06-11 2019-08-07 ABB Schweiz AG Multicore processor fault detection for safety critical software applications
KR102388840B1 (ko) * 2014-07-10 2022-04-20 하만인터내셔날인더스트리스인코포레이티드 운영 체제 스타트업 가속
CN107783833B (zh) * 2016-08-25 2020-04-28 华为技术有限公司 一种终端后台应用程序的管理方法及装置
JP6903953B2 (ja) * 2017-03-02 2021-07-14 富士フイルムビジネスイノベーション株式会社 情報処理装置及びプログラム

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103488495A (zh) * 2013-08-13 2014-01-01 广东欧珀移动通信有限公司 一种通过动态调整开机预加载资源加速开机的方法
KR20170028930A (ko) * 2014-07-10 2017-03-14 하만인터내셔날인더스트리스인코포레이티드 운영 체제 스타트업 가속
CN104598254A (zh) * 2015-02-17 2015-05-06 福州瑞芯微电子有限公司 一种安卓系统快速开机的方法及装置
US20170132026A1 (en) * 2016-06-07 2017-05-11 Hisense Electric Co., Ltd. Apparatus and method for optimizing startup of embedded system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11435985B2 (en) 2018-02-23 2022-09-06 Samsung Electronics Co., Ltd. Electronic device and operation method thereof
WO2022163907A1 (ko) * 2021-01-28 2022-08-04 삼성전자주식회사 전자 장치 및 이의 제어 방법

Also Published As

Publication number Publication date
WO2019039741A1 (ko) 2019-02-28
US20200225992A1 (en) 2020-07-16
KR102372644B1 (ko) 2022-03-17

Similar Documents

Publication Publication Date Title
US20200364085A1 (en) Task scheduling based on performance control conditions for multiple processing units
KR102372644B1 (ko) 운영 체제의 운용 방법 및 이를 지원하는 전자 장치
US11435985B2 (en) Electronic device and operation method thereof
US11327739B2 (en) Method and apparatus for improving runtime performance after application update in electronic device
US11775319B2 (en) Method for preloading application based on history and condition and electronic device supporting same
US11157264B2 (en) Electronic device and method for controlling update of electronic device
US11630699B2 (en) Virtual process scheduling and execution using cores allocated via host operating system having host ready queue and virtual ready queue
KR20210037320A (ko) 어플리케이션 실행 방법 및 장치
US11675621B2 (en) Method for controlling execution of application, electronic device and storage medium for the same
KR20210046426A (ko) 어플리케이션의 최적화 방법 및 이를 지원하는 전자 장치
KR102516940B1 (ko) 부팅을 수행하는 전자 장치와 이의 동작 방법
KR20210007262A (ko) 어플리케이션을 관리하는 방법 및 그 장치
US11768702B2 (en) Electronic device for scheduling based on heterogeneous multi-processor and operating method thereof
US11609596B2 (en) Electronic device for controlling frequency of processor and method of operating the same
EP3819763B1 (en) Electronic device and operating method thereof
KR20190035347A (ko) 복수의 스레드들에 포함된 복수의 명령어들을 처리하기 위한 방법 및 그 전자 장치
KR20210123889A (ko) 전자 장치 및 이를 이용한 태스크 스케쥴링 방법
EP3987395B1 (en) Electronic device for executing instructions using processor cores and various versions of instruction set architectures
KR102408961B1 (ko) 처리가 지연되고 있는 태스크의 처리 방법 및 이를 지원하는 전자 장치
EP4293509A1 (en) Electronic device including multiprocessor and operation method thereof
TWI791699B (zh) 電子裝置及使用其處理指令的方法
KR20220077694A (ko) 하이퍼바이저를 이용한 가상 머신 모니터링 방법 및 이를 지원하는 전자 장치
KR20210104521A (ko) 상수 값의 비교 결과에 기반하여 리스토어를 수행하는 전자 장치 및 그 제어 방법
KR20230083186A (ko) 복수의 코어를 사용하여 운영체제를 부팅하는 전자 장치 및 그의 동작 방법
CN115080095A (zh) 固件下载方法、装置、存储介质及计算机设备

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right