KR20180091839A - 최소 경계들을 갖는 디스플레이 패널 - Google Patents

최소 경계들을 갖는 디스플레이 패널 Download PDF

Info

Publication number
KR20180091839A
KR20180091839A KR1020187016430A KR20187016430A KR20180091839A KR 20180091839 A KR20180091839 A KR 20180091839A KR 1020187016430 A KR1020187016430 A KR 1020187016430A KR 20187016430 A KR20187016430 A KR 20187016430A KR 20180091839 A KR20180091839 A KR 20180091839A
Authority
KR
South Korea
Prior art keywords
substrate
connection pads
facets
circuit board
arms
Prior art date
Application number
KR1020187016430A
Other languages
English (en)
Inventor
존 홍
얀 보스
이-난 추
천홍 김
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Publication of KR20180091839A publication Critical patent/KR20180091839A/ko

Links

Images

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G17/00Structural details; Housings
    • G04G17/02Component assemblies
    • G04G17/04Mounting of electronic components
    • G04G17/045Mounting of the display
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G17/00Structural details; Housings
    • G04G17/02Component assemblies
    • G04G17/06Electric connectors, e.g. conductive elastomers
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G9/00Visual time or date indication means
    • G04G9/0064Visual time or date indication means in which functions not related to time can be displayed
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G9/00Visual time or date indication means
    • G04G9/08Visual time or date indication means by building-up characters using a combination of indicating elements, e.g. by using multiplexing techniques
    • G04G9/10Visual time or date indication means by building-up characters using a combination of indicating elements, e.g. by using multiplexing techniques by controlling light sources, e.g. electroluminescent diodes
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G9/00Visual time or date indication means
    • G04G9/08Visual time or date indication means by building-up characters using a combination of indicating elements, e.g. by using multiplexing techniques
    • G04G9/12Visual time or date indication means by building-up characters using a combination of indicating elements, e.g. by using multiplexing techniques using light valves, e.g. liquid crystals
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/148Arrangements of two or more hingeably connected rigid printed circuit boards, i.e. connected by flexible means
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/56Substrates having a particular shape, e.g. non-rectangular
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/05Flexible printed circuits [FPCs]
    • H05K2201/052Branched
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/05Flexible printed circuits [FPCs]
    • H05K2201/053Tails
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/05Flexible printed circuits [FPCs]
    • H05K2201/056Folded around rigid support or component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10128Display

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Electric Clocks (AREA)
  • Structure Of Printed Boards (AREA)
  • Combinations Of Printed Boards (AREA)

Abstract

디바이스는 복수의 패싯들에 인접된 곡선 주변부 세그먼트, 디스플레이 영역, 디스플레이 영역을 둘러싸는 경계 영역, 및 경계 영역에서 패싯들에 대응하는 그룹들로 분할된 접속 패드들을 가지는 기판을 포함한다. 접속 패드들의 그룹들에 커플링된 아암들을 갖는 가요성 회로 보드가 포함된다. 다른 디바이스는 디스플레이 영역을 가지는 기판; 디스플레이 영역 주변의 경계 영역 내 제 1 접속 패드들; 및 제 1 접속 패드들에 커플링되도록 구성된 제 2 접속 패드들을 포함하는 제 1 부분, 및 제 2 접속 패드들로부터 연장하는 복수의 전송 라인들을 수용하도록 구성된 제 2 부분을 가지는 가요성 회로 보드를 포함한다. 제 1 부분의 아크 길이는 제 2 부분의 아크 길이보다 더 클 수 있으며, 제 2 접속 패드들의 중심들 간 피치는 전송 라인들의 중심들 간 피치보다 더 클 수 있다.

Description

최소 경계들을 갖는 디스플레이 패널
관련 출원들에 대한 상호-참조
본 출원은 2015년 12월 15일에 미국 특허청에 출원된 가출원 번호 제 62/267,726호, 및 2016년 5월 13일에 미국 특허청에 출원된 정규 출원 번호 제 15/154,774호에 대한 우선권 및 이익을 주장하며, 이의 전체 내용들이 본원에 참조로 포함된다.
본 개시물의 분야
다양한 특징들은 착용식 디스플레이들, 좀더 구체적으로는, 최소 경계들을 갖는 디스플레이 패널들을 포함하는 손목시계형 착용식 디바이스들에 관한 것이다.
손목시계형 착용식 디바이스들은 종종 스마트시계들로서 지칭된다. 스마트시계들은 세련된 패선 액세서리와 기능적 디바이스의 이중 역할을 한다. 스마트시계들의 제조업자들은 시계 하우징의 외부의 특정 형상 및 시계 하우징 내에 포함된 디스플레이 패널의 디스플레이 영역 (예컨대, 활성 픽셀들을 포함하는 디스플레이 패널의 부분) 의 형상을 원한다. 라운드형 (round) 은 가장 우아하고 및/또는 세련된 형상들로 인지될 수도 있다. 라운드형 하우징 내 라운드형 디스플레이 영역의 인지되는 우아함 및 세련됨은 스마트시계의 디스플레이 영역을 둘러싸는 좁은 베젤에 의해 향상된다.
가능한 한 좁은 베젤들 및 가능한 한 큰 디스플레이 영역들을 제공하는 것이 바람직하다. 좁은 베젤은 디스플레이 영역을 최대화하고 긍정적인 시각적 인상을 준다. 베젤이 디스플레이 영역의 외측 에지에 인접한 경계 영역을 감출 수 있기 때문에, 경계 영역은 또한 가능한 한 좁아야 한다. 그러나, 경계 영역에서의 전송 라인들 (예컨대, 제어 라인들, 디스플레이 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들) 은 디스플레이 영역 및 경계 영역에서의 회로부를 접속 패드들에 커플링한다. 접속 패드들은 가요성 회로 보드에의 접속을 용이하게 하기 위해서 선형 로우로 배열될 수도 있다. 접속 패드들의 구성은 설계 선택이 아니다; 접속 패드들의 구성은 예를 들어, 스마트시계들의 제조업자들 및 설계자들에 의해 선택된 스마트시계들의 세련된 형상들에 의해 당업자들에게 강제되는 기술적인 문제이다. 경계 영역들을 최소화하고 라운드형 및 비-라운드형 디스플레이 패널들에 대한 디스플레이 영역들을 최대화하도록 접속 패드들을 구성하는 것은 당업자들에게 현실 세계 문제를 제시한다.
일 양태에 따르면, 최소 경계들을 갖는 디스플레이 패널은 기판을 갖는 디바이스를 포함할 수도 있고, 기판은, 복수의 패싯들에 인접한 곡선 세그먼트를 포함하는 주변부로서, 복수의 패싯들의 각각의 인접한 쌍은 둔각으로 인접한, 상기 주변부; 기판의 표면 상의 픽셀들을 포함하는 디스플레이 영역; 디스플레이 영역을 둘러싸는 경계 영역; 및 경계 영역에서, 픽셀들에 커플링되고 제 1 접속 패드들의 그룹들로 분할되는 복수의 제 1 접속 패드들로서, 제 1 접속 패드들의 그룹들의 각각은 복수의 패싯들 중 대응하는 패싯에 인접한, 상기 복수의 제 1 접속 패드들을 포함한다. 디바이스는 복수의 패싯들에 대응하는 복수의 아암들을 갖는 가요성 회로 보드를 더 포함할 수도 있으며, 복수의 아암들의 각각은 제 1 접속 패드들의 그룹들 중 대응하는 그룹에 커플링된다.
일 구현예에서, 곡선 세그먼트는 반원형일 수도 있다. 디스플레이 영역은 라운드형일 수도 있다. 경계 영역은 환형일 수도 있다.
일 양태에 따르면, 경계 영역은 폭을 가질 수 있으며, 주어진 직경 기판 및 주어진 양의 제 1 접속 패드들에 대해, 제 1 접속 패드들의 그룹들의 각각에서의 제 1 접속 패드들의 수를 감소시키기 위해 복수의 패싯들에 패싯들을 부가함으로써 경계 영역의 폭이 감소될 수 있다.
일 구현예에서, 디바이스는 가요성 회로 보드에 동작가능하게 커플링된 디스플레이 드라이버를 더 포함할 수 있으며, 여기서, 복수의 패싯들에 인접한 제 1 접속 패드들의 그룹들은 가요성 회로 보드의 복수의 아암들을 통해서 디스플레이 드라이버에 커플링된다. 일 구현예에서, 가요성 회로 보드는 오직 하나의 디스플레이 드라이버를 포함한다.
일 구현예에서, 복수의 아암들의 각각의 아암은, 각각의 아암의 복수의 제 2 접속 패드들이 기판의 대응하는 제 1 접속 패드들에 커플링되기 전에, 각각의 아암을 기판의 주변부 둘레에 감싸고 가요성 회로 보드를 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯의 에지에 평행한 오직 하나의 폴드를 포함할 수도 있다.
다른 구현예에서, 복수의 아암들의 아암은, 복수의 아암들의 각각의 아암의 복수의 제 2 접속 패드들이 기판 상의 대응하는 제 1 접속 패드들에 커플링된 후, 아암을 기판의 주변부 둘레에 감싸고 가요성 회로 보드를 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯의 에지에 평행한 하나의 폴드 및 복수의 비-평행 폴드들을 포함할 수도 있다.
일 양태에서, 디바이스는 착용식 디바이스 및 손목시계형 착용식 디바이스 중 적어도 하나를 포함하는 그룹 중에서 선택된 전자 디바이스에 포함될 수 있다.
일 양태에 따르면, 디바이스는, 복수의 패싯들에 인접한 곡선 세그먼트를 포함하는 주변부로서, 복수의 패싯들의 각각의 인접한 쌍은 둔각으로 인접한, 상기 주변부, 기판의 표면 상의 픽셀들을 포함하는 디스플레이 영역, 디스플레이 영역을 둘러싸는 경계 영역, 및 경계 영역에서, 픽셀들에 커플링되고 제 1 접속 패드들의 그룹들로 분할되는 복수의 제 1 접속 패드들로서, 제 1 접속 패드들의 그룹들의 각각은 복수의 패싯들 중 대응하는 패싯에 인접한, 상기 복수의 제 1 접속 패드들을 포함하는 기판; 및 복수의 제 1 접속 패드들에 커플링하는 수단을 포함할 수 있다.
일 구현예에서, 복수의 제 1 접속 패드들에 커플링하는 수단은, 복수의 패싯들에 대응하는 복수의 아암들을 가지는 가요성 회로 보드를 포함할 수 있으며, 복수의 아암들의 각각은 제 1 접속 패드들의 그룹들 중 대응하는 그룹에 커플링된다.
일 양태에서, 복수의 아암들의 각각의 아암은, 각각의 아암의 복수의 제 2 접속 패드들이 기판의 대응하는 제 1 접속 패드들에 커플링되기 전에, 각각의 아암을 기판의 주변부 둘레에 감싸고 가요성 회로 보드를 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯의 에지에 평행한 오직 하나의 폴드를 포함할 수도 있다. 다른 양태에서, 복수의 아암들의 아암은, 복수의 아암들의 각각의 아암의 복수의 제 2 접속 패드들이 기판 상의 대응하는 제 1 접속 패드들에 커플링된 후, 아암을 기판의 주변부 둘레에 감싸고 가요성 회로 보드를 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯의 에지에 평행한 하나의 폴드 및 복수의 비-평행 폴드들을 포함할 수도 있다.
일 구현예에서, 디바이스는, 제 1 표면, 대향하는 제 2 표면, 및 기판의 주변부에서의 에지; 기판의 디스플레이 영역 내 복수의 픽셀들; 디스플레이 영역 주변의 경계 영역 내에서 복수의 픽셀들에 커플링된 접속 패드들의 N 개의 그룹들을 포함하는 기판을 포함할 수도 있으며, 여기서, 에지는 N 개의 패싯들에 인접한 곡선 세그먼트를 포함하며, N 개의 패싯들의 인접한 쌍들은 둔각으로 인접하며, 여기서 N 은 2 이상일 수 있으며, 접속 패드들의 N 개의 그룹들의 각각은 N 개의 패싯들 중 대응하는 패싯에 인접하다. 디바이스는 N 개의 아암들로 구성된 가요성 회로 보드를 더 포함할 수도 있으며, 여기서, N 개의 아암들의 각각은 접속 패드들의 N 개의 그룹들 중 대응하는 그룹에 커플링될 수 있다. 일 양태에서, 곡선 세그먼트는 반원형일 수도 있다. 디스플레이 영역은 라운드형일 수 있다. 경계 영역은 환형일 수도 있다.
일 양태에 따르면, 경계 영역은 폭을 가질 수 있으며, 제 1 직경 기판에 있어서, 경계 영역의 폭은 N 의 값을 증가시킴으로써 감소될 수 있다.
일 구현예에서, 디바이스는 디스플레이 드라이버를 더 포함할 수도 있으며, 여기서, 접속 패드들의 N 개의 그룹들의 각각은 가요성 회로 보드의 N 개의 아암들을 통해서 디스플레이 드라이버에 커플링될 수 있다.
일 양태에서, N 개의 아암들의 각각은 N 개의 아암들이 접속 패드들의 N 개의 그룹들에 커플링되기 전에, N 개의 아암들을 기판의 에지 둘레에 감싸고 가요성 회로 보드를 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯의 에지에 평행한 오직 하나의 폴드를 포함할 수도 있다.
다른 양태에서, N 개의 아암들의 각각은, N 개의 아암들이 접속 패드들의 N 개의 그룹들에 커플링된 후에, N 개의 아암들을 기판의 에지 둘레에 감싸고 가요성 회로 보드를 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯의 에지에 평행한 하나의 폴드 및 복수의 비-평행 폴드들을 포함할 수도 있다.
다른 양태에 따르면, 디바이스는, 외측 주변부를 가지는 기판; 디스플레이 영역 내, 기판의 제 1 면 상의 복수의 픽셀들; 및 디스플레이 영역 주변에 그리고 외측 주변부에 인접한 환형 경계 영역 내, 기판의 제 1 면 상의 복수의 제 1 접속 패드들을 포함할 수도 있으며, 상기 복수의 픽셀들은 복수의 제 1 접속 패드들에 커플링된다. 디바이스는, 복수의 제 1 접속 패드들의 대응하는 접속 패드들에 커플링되도록 구성된 복수의 제 2 접속 패드들을 포함하는 제 1 부분으로서, 제 1 부분은 환형 경계 영역의 세그먼트에 대응하는 형상을 가질 수도 있는, 상기 제 1 부분; 및 제 2 접속 패드들로부터 연장하는 복수의 전송 라인들을 수용하도록 구성된 제 2 부분으로서, 복수의 전송 라인들은 제 1 부분 상에서 및/또는 제 1 부분에서 제 2 부분으로 라우팅되며 제 2 부분 상에 및/또는 그 내의 영역을 점유할 수 있으며, 제 1 부분의 아크 길이는 제 2 부분의 아크 길이보다 더 클 수 있는, 상기 제 2 부분을 포함하는 가요성 회로 보드를 더 포함할 수도 있으며, 제 1 부분에서의 복수의 제 2 접속 패드들의 중심들 간 피치는 제 2 부분 상 및/또는 제 2 부분 내 영역에서의 복수의 전송 라인들의 중심들 간 피치보다 더 클 수 있다.
일 구현예에서, 외측 주변부는 라운드형일 수 있다. 다른 구현예에서, 외측 주변부는 패싯에 인접한 곡선 세그먼트를 포함할 수 있으며, 제 2 부분은 패싯에 인접한 기판의 에지 둘레를 감싸도록 구성될 수 있다. 일 양태에서, 디스플레이 영역은 라운드형일 수 있다. 일 구현예에서, 디스플레이 영역의 에지에 근접하는 제 1 부분의 에지는 디스플레이 영역의 에지까지 연장될 수 있다. 일 구현예에서, 디스플레이 영역의 에지에 근접하는 제 1 부분의 에지는 기판의 프릿 경계로 연장될 수 있다.
유사한 참조 부호들이 전체적으로 대응하여 식별되는 도면들을 함께 취할 때, 아래에 개시되는 상세한 설명으로부터, 다양한 특징들, 성질, 및 이점들을 명백히 알 수 있을 것이다.
도 1 은 종래 기술에 따른, 디스플레이 패널의 "플랫 타이어 (flat tire)" 구성의 평면도를 예시한다.
도 2 는 종래 기술에 따른, 디스플레이 패널의 "탭" 구성의 평면도를 예시한다.
도 3a 는 본원에서 설명되는 양태에 따른, 최소 폭 경계 영역을 가지는 디스플레이 패널의 평면도를 예시한다.
도 3b 는 도 3a 의 디스플레이 패널의 측면도를 예시한다.
도 4 는 본원에서 설명되는 양태에 따른, 도 3 의 기판과 유사한, 기판의 평면도를 예시한다.
도 5 는 본원에서 설명되는 양태에 따른, 전송 라인들 및 접속 패드들의 샘플이 도시된 기판의 평면도를 예시한다.
도 6 은 본원에서 설명되는 양태에 따른, 하우징의 리세스 내 디스플레이 패널을 예시한다.
도 7 은 본원에서 설명되는 제 1 양태에 따른, 디스플레이 드라이버 어셈블리를 예시한다.
도 8 은 본원에서 설명되는 양태에 따른, 디스플레이 드라이버 어셈블리에 커플링된 디스플레이 패널을 예시한다.
도 9a 및 도 9b 는 본원에서 설명되는 양태에 따른, 디스플레이 드라이버 어셈블리 상부에 위치된 디스플레이 패널을 예시한다.
도 10 은 본원에서 설명되는 양태에 따른, 하우징의 리세스 내 디스플레이 패널의 에지 부분을 예시한다.
도 11a 는 본원에서 설명되는 양태에 따른, 하우징의 리세스 내 디스플레이 패널의 평면도이다.
도 11b 는 도 11a 에서 11B-11B 로 표시된 라인을 따라서 취한 단면도이다.
도 12 는 본원에서 설명되는 양태에 따른, 가요성 회로 보드에 결합된 기판의 부분도를 예시한다.
도 13a 는 본원에서 설명되는 도 3 내지 도 12 의 기판들 중 임의의 기판을 포함할 수도 있는 전자 디바이스의 일 구현예의 상부측 평면도를 예시한다.
도 13b 는 도 13a 에서 라인 13B-13B 를 따라서 취한 단면도를 예시한다.
다음의 설명에서, 본 개시물의 여러 양태들의 완전한 이해를 제공하기 위해 구체적인 세부 사항들이 제공된다. 그러나, 이들 구체적인 세부 사항들 없이도 양태들이 실시될 수도 있음을 당업자들은 알 수 있을 것이다. 예를 들어, 회로들은 양태들을 불필요하게 상세하게 흐리는 것을 피하기 위해 블록도들로 도시될 수도 있다. 다른 경우, 널리 공지된 회로들, 구조들, 및 기법들은 본 개시물의 양태들을 흐리지 않게 하기 위해 자세히 도시되지 않을 수도 있다.
본원에서 사용될 때, 용어 "베젤" 은 하우징 (예컨대, 스마트시계 하우징) 의 투명한 덮개 (covering) (예컨대, 시계 크리스탈) 를 둘러싸는 림을 지칭하기 위해 사용될 수도 있다. 베젤은 투명한 덮개를 하우징에 고정하거나 또는 고정한 것 처럼 보일 수도 있다. 베젤은 디스플레이 패널의 디스플레이 영역의 외측 에지에 인접한 경계 영역의 적어도 일부를 감출 수도 있다.
본원에서 사용될 때, 용어 "기판" 은 디스플레이 패널의 유리 또는 플라스틱 조각을 지칭하기 위해 사용될 수도 있다.
본원에서 사용될 때, 용어 "라운드형 (round)" 은 원, 디스크, 또는 실린더와 유사하거나 또는 거의 유사한 형상을 의미할 수도 있다. 용어들 "라운드형" 및 "원형" 은 교환가능하게 사용될 수도 있다. 용어 "비-라운드형" 은 선형 및/또는 곡선 세그먼트들에 의해 경계 지어지는 폐쇄된 평면 도형 (plane figure) 과 유사하거나 또는 거의 유사한 형상을 의미할 수도 있다. 용어 "곡선" 은 곡선들로 구성되거나 또는 경계 지어지는 것을 의미할 수도 있다.
본원에서 사용될 때, 용어 "디스플레이 영역" 은 활성 픽셀들을 포함하는 디스플레이 패널의 부분을 의미할 수도 있다. 디스플레이 영역은 디스플레이 패널이 하우징 (예컨대, 스마트시계 하우징) 내에 수납될 때 사용자가 볼수 있는 디스플레이 패널의 부분일 수도 있다.
본원에서 사용될 때, 용어 "상부 (above)" 는 무언가의 위에 있는 공간을 점유하는 것을 의미할 수도 있다. 용어 "상부" 의 사용은 인용된 엘리먼트와 인용된 엘리먼트 "상부" 에 있는 것으로 설명된 아이템 사이의 공간을 점유하는 하나 이상의 중간 엘리먼트들의 존재를 의도할 수도 있다.
일부 구현예들에서, 기판의 높이는 본 개시물의 도면들에 나타낸 기판의 Z-방향을 따라서 정의될 수도 있다. 일부 구현예들에서, 기판의 Z-방향은 기판의 상부측 표면 (또한, 본원에서 전면측 표면으로서 지칭됨) 과 후면 표면 (또한, 본원에서 저부측 또는 후면측 표면으로 지칭됨) 사이의 축을 따라서 정의될 수도 있다. 용어들 상부측 (또는, 상부) 및 후면 (또는, 저부) 은 임의로 할당될 수도 있다; 그러나, 일 예로서, 기판의 상부측 표면은 대부분의 입력/출력 접속 패드들을 포함하는 부분 및 디스플레이 영역일 수도 있으며, 반면 기판의 후면 표면은 후면에 대향하는 부분일 수도 있다. 상부측 부분은 낮은 후면 부분에 비해 더 높은 부분일 수도 있다. 후면 부분은 높은 부분에 비해 더 낮은 부분일 수도 있다. 상부측 부분들 및 후면 부분들의 추가적인 예들이 아래에서 추가로 설명될 것이다. 기판의 X-Y 방향들은 기판의 측면 방향 및/또는 풋프린트를 지칭할 수도 있다. X-Y 방향들의 예들이 본 개시물의 도면들에 도시되며 및/또는 아래에 추가로 설명된다.
착용식 디바이스들의 하나의 클래스는 손목시계형 디바이스들을 포함한다. 손목시계형 착용식 디바이스들은 전통적인 손목시계와 동일한 방법으로 사용자의 손목 상에 스트랩 (strap) 할 수도 있다. 착용식 디바이스들은 화려한 칼라들을 가진 고해상도 비디오 디스플레이들을 포함할 수도 있다. 착용식 디바이스들은 다수의 애플리케이션들을 실행가능한 프로세싱 회로들을 포함할 수도 있다.
개관
일부 특징들은 복수의 인접한 패싯들을 갖는 주변부를 가지는 전자 디바이스 (예컨대, 스마트시계) 의 디스플레이 패널의 기판에 관한 것이다. 기판은 활성 픽셀들을 포함하는 디스플레이 영역을 포함한다. 기판은 또한 디스플레이 영역 주변의 경계 영역을 포함한다. 경계 영역은 활성 픽셀들에 커플링된 접속 패드들을 포함한다. 복수의 인접한 패싯들의 각각은 접속 패드들의 그룹이 인접하게 형성될 수 있는 에지 (예컨대, 직선 에지) 를 제공한다. 접속 패드들의 그룹들은 복수의 인접한 패싯들 사이에 분산될 수 있다. 일 양태에서, 각각의 패싯에 인접하게 형성된 접속 패드들의 각각의 그룹은 다중-아암 가요성 회로 보드 (예컨대, 가요성 기판 회로 보드, 가요성 리본 회로 보드, 가요성 필름 회로 보드) 의 아암의 접속 패드들 중 대응하는 그룹에 커플링될 수 있다. 패싯 당 하나의 아암이 다중-아암 가요성 회로 보드로부터 연장될 수 있다. 아암들은 기판 둘레를 감쌀 수 있다. 본 개시물의 양태들에 따르면, 제 1 직경 기판 및 제 1 개수의 접속 패드들에 있어서, 경계 영역의 폭이, 다량의 패싯들을 증가시키고 그에 따라서 접속 패드들의 각각의 그룹에서의 접속 패드들의 수를 감소시킴으로써, 감소될 수도 있다.
종래 기술 디스플레이 패널들
도 1 은 종래 기술에 따른, 디스플레이 패널 (100) 의 "플랫 타이어" 구성의 평면도를 예시한다. 디스플레이 패널 (100) 은 기판 (102) (예컨대, 저부 유리) 을 포함한다. 기판 (102) 은 디스플레이 영역 (104) 을 포함한다. 디스플레이 영역 (104) 은 라운드형 형상을 갖지 않는다. 플랫 타이어 영역 (110) 을 제공하기 위해, 라운드형 디스플레이 영역을 형성하는데 사용될 수 있는 기판 (102) 의 부분이 제거된다. 플랫 타이어 구성에서, 라인 (108) 은 디스플레이 영역 (104) 의 저부 부분을 가로질러 사실상 도시될 수 있으며, 여기서, 라인 (108) 은 기판 (102) 의 좌측 외측 에지로부터 기판 (102) 의 우측 외측 에지로 연장된다. 플랫 타이어 영역 (110) 은 라인 (108) 아래의 컷-오프 (예컨대, 트렁케이트된) 원형 영역에 의해 한정될 수도 있다. 플랫 타이어 영역 (110) 은 전송 라인들을 통해서 디스플레이 영역 (104) 의 픽셀들에 커플링된, 기판 (102) 의 접속 패드들을 포함한다. 전송 라인들은 플랫 타이어 영역 (110) 에서의 접속 패드들로 라우팅될 수도 있다. 기판 (102) 의 접속 패드들은 플랫 타이어 영역 (110) 에서의 가요성 회로 보드의 대응하는 접속 패드들에 결합될 수도 있다. 경계 영역 (106) 은 디스플레이 영역 (104) 의 외측 에지와 기판 (102) 의 외측 에지의 부분 사이에 한정될 수 있다; 그러나, 경계 영역 (106) 은 플랫 타이어 영역 (110) 과는 상이하다. 접속 패드들은 도 1 의 예시적인 "플랫 타이어" 구성의 경계 영역 (106) 에 로케이트되지 않는다.
플랫 타이어 영역 (110) 의 치수들은 예를 들어, 플랫 타이어 영역 (110) 에 로케이트된 접속 패드들 및 전송 라인들 (116) 의 개수, 전송 라인들 (116) 의 폭, 및 전송 라인들 (116) 사이의 최소 간격, 등에 의존할 수도 있다. 주어진 직경을 가진 기판 (102) 에 대해, (전송 라인들의 폭 및 간격이 일정하게 유지된다고 가정하면) 전송 라인들의 개수가 증가함에 따라, 플랫 타이어 영역 (110) 에 의해 점유되는 공간이 증가할 수 있다; 따라서, 전송 라인들 및/또는 접속 패드들의 개수가 증가함에 따라, 플랫 타이어 영역 (110) 이 디스플레이 영역 (104) 으로 추가로 침범할 것이다. 따라서, 플랫 타이어 영역 (110) 으로 구성된 기판 (102) 은 라운드형의 (예컨대, 원형의) 디스플레이 영역과 양립불가능할 수도 있다.
가요성 회로 보드 (112) 는 기판 (102) 의 외측 에지 아래에 감싸질 수도 있다. 가요성 회로 보드 (112) 는 커넥터 (114) 를 통해서 기판 (102) 의 후면에 인접한 인쇄 회로 보드 (미도시) 에 커플링될 수도 있다. 도 1 의 가요성 회로 보드 (112) 는 플랫 타이어 영역 (110) 내 복수의 접속 패드들 상에 존재하는 신호들을 커넥터 (114) 로 전송하기 위해 채용될 수도 있다.
디스플레이 패널 (100) 이 라운드형 개구를 가지는 하우징 (미도시) 에 삽입될 때, 플랫 타이어 영역 (110) 및 플랫 타이어 영역 (110) 에 인접한 디스플레이 영역 (104) (예컨대, 트렁케이트된 영역) 은 모두 라운드형 개구에 위치할 수도 있다. 추가적인 덮개가 없으면, 양자 모두가 사용자에게 시인가능하다.
사용자로부터, 플랫 타이어 영역 (110), 및 기판 (102) 의 외측 에지 아래에 감싸지지 않은 가요성 회로 보드 (112) 의 임의의 부분을 숨기기 위해, 불투명한 (예컨대, 비-광 투과) 층이 사용될 수도 있다. 플랫 타이어 영역 (110), 및 가요성 회로 보드 (112) 의 임의의 노출된 부분을 숨기기 위한 불투명한 층의 사용은, 디스플레이 영역 (104) 의 저부가 사라졌거나 또는 시야로부터 숨겨진 외관 (appearance) 을 제공하는 시각 효과를 초래한다. 이러한 시각 효과는 자동차 상의 플랫 타이어의 외관을 연상시킬 수 있다. 따라서, 이러한 유형의 디스플레이는 플랫 타이어 디스플레이로서 지칭될 수 있다. 플랫 타이어 디스플레이는 디스플레이 영역 (104) 의 심미적으로 만족스러운 라운드형의 형상의 적어도 (예컨대, 디스플레이 영역 (104) 의 트렁케이션에 의해 야기되는) 왜곡 및 기판 (102) 의 경계 영역 (106) 을 최소화하는데 있어서의 불능의 문제들을 갖는다.
도 2 는 종래 기술에 따른, 디스플레이 패널 (200) 의 "탭" 구성의 평면도를 예시한다. 탭 구성은 탭 구조 (210) 를 수용하도록 형성된 연장 부분을 갖는 하우징을 가지는 스마트시계들에서 발견될 수도 있다. 탭 구조 (210) 는 기판 (202) 으로부터 연장될 수도 있으며 기판 (202) 에 통합될 수도 있다. 일부 구현예들에서, 하우징의 연장 부분이 바람직하지 않다.
디스플레이 패널 (200) 의 "탭" 구성에서, 디스플레이 영역 (204) 에서의 픽셀들 사이에 커플링된 전송 라인들 (216) 은 탭 구조 (210) 에서 및/또는 탭 구조 (210) 상에서 탭 구조 (210) 의 말단부에 로케이트된 접속 패드들까지 라우팅될 수도 있다. 도 2 의 예에서, 접속 패드들이 디스플레이 패널 (200) 의 중심으로부터 원위에 있는 탭 구조 (210) 의 에지를 따라서 위치될 수도 있다. 따라서, 접속 패드들이 탭 구조 (210) 의 폭과 동일한 폭을 점유할 수 있다. 추가적으로, 접속 패드들에 커플링될 수도 있는, 가요성 회로 보드 (212) 가 또한 탭 구조 (210) 의 폭과 동일한 폭을 점유할 수 있다. 이러한 구성에서, 탭 구조의 전송 라인들 및 탭 구조 (210) 의 말단부에서의 이들의 연관된 접속 패드들이 동일한 중심들 간 피치를 가질 수 있다. 더욱이, 이러한 구성에서, 가요성 회로 보드 (212) 에서의 전송 라인들 및 탭 구조 (210) 의 단부에서의 접속 패드들에 커플링된 이들의 연관된 접속 패드들이 동일한 중심들 간 피치를 가질 수 있다.
디스플레이 패널 (200) 은 기판 (202) (예컨대, 저부 유리) 을 포함한다. 디스플레이 영역 (204) 은 기판 (202) 에 대해 한정될 수 있다. 경계 영역 (206) 은 디스플레이 영역 (204) 의 외측 에지와 기판 (202) 의 외측 에지의 부분 사이에 한정될 수 있다; 그러나, 경계 영역 (206) 은 탭 구조 (210) 와는 상이하다. 접속 패드들은 도 2 의 예시적인 "탭" 구성의 경계 영역 (206) 에 로케이트되지 않는다.
탭 구조 (210) 의 치수들은 전송 라인들 (216) 의 폭 뿐만 아니라, 전송 라인들 (216) 의 개수에 의존할 수도 있다.
가요성 회로 보드 (212) 는 탭 구조 (210) 내 복수의 접속 패드들에 커플링될 (예컨대, 결합될) 수도 있다.
가요성 회로 보드 (212) 는 탭 구조 (210) 기판 (202) 의 외측 에지 아래에 감겨질 수도 있다. 가요성 회로 보드 (212) 는 커넥터 (214) 를 통해서 기판 (202) 의 후면에 인접한 인쇄 회로 보드에 커플링될 수도 있다. 특히, 복수의 접속 패드들로의 전송 라인들 (216) 의 라우팅이 탭 구조 (210) 에서 발생한다. 도 2 의 가요성 회로 보드 (212) 는 탭 구조 (210) 에서의 복수의 접속 패드들 상에 존재하는 신호들을 커넥터 (214) 로 전송하도록 구성될 수도 있다.
디스플레이 패널 (200) 의 "탭 구성" 은 디스플레이 패널 (200) 을 유지하는 하우징에 탭 구조 (210) 를 수용하기 위해, 디스플레이 패널 (200) 을 유지하는 하우징의 적어도 하나의 영역의 돌출 또는 확장에 의해 추가되는 적어도 여분의 폭의 문제들을 갖고 있다.
패싯된 에지들 (Faceted Edges) 을 갖는 예시적인 디스플레이 패널들
본원에서 설명되는 구현예들은 기판의 경계 영역 내 복수의 접속 영역들에 걸쳐서 접속부들을 분산할 수도 있다. 접속 영역들의 개수가 증가함에 따라, 각각의 접속 영역에서의 접속 패드들의 개수가 감소할 수도 있다. 각각의 접속 영역에서 더 적은 접속 패드들을 처리하는 하나의 결과는 더 적은 전송 라인들이 각각의 접속 영역에 커플링된다는 것일 수도 있다. 더 적은 전송 라인들은 경계 영역에서 전송 라인들의 좀더 컴팩트한 라우팅 (예컨대, 더 적은 팬-아웃) 을 가능하게 할 수도 있으며, 그 결과, 경계가 좁아질 수 있다.
접속 패드들의 구성 및/또는 본원에서 설명되는 가요성 회로 보드들의 사용 및 구성은 설계 선택이 아니며; 오히려, 그 구성들은 예를 들어, 스마트시계들의 제조업자들 및 설계자들에 의해 선택된 스마트시계들의 형상들에 의해 당업자들에게 강제될 수 있는 기술적인 문제이다. 경계 영역을 최소화하고 디스플레이 영역을 최대화하도록 접속 패드들을 구성하는 것, 및 라운드형 및 실질적으로 라운드형 디스플레이 패널들에 대해 본원에서 설명되는 가요성 회로 보드들의 구성은 본원에서 설명하는 양태들에 의해 해결될 수도 있는 현실 세계 문제를 당업자들에게 제시한다.
도 3a 는 본원에서 설명되는 양태에 따른, 최소 폭 경계 영역을 갖는 디스플레이 패널 (300) 의 평면도를 예시한다. 도 3b 는 도 3a 의 디스플레이 패널 (300) 의 측면도를 예시한다. 디스플레이 패널 (300) 은 기판 (302) 및 기판 (302) 의 상부측 (예컨대, 전면측) 상에 형성된 다수의 전도성 및 유전체 층들 (일괄하여 "상부 층들" (304)) 을 포함할 수도 있다. 본원에서는, 기판 (302) 의 후면 상에의 하나 이상의 전도성 및 유전체 층들의 형성을 금지하지 않는다. 기판은 예를 들어, 저온 폴리실리콘 (LTPS) 유리로 제조될 수도 있다.
일 구현예에서, 기판 (302) 은 반원형 에지 (314) (예컨대, 곡선 세그먼트) 및 복수의 패싯들 (316, 318, 320, 322, 324) (예컨대, 평평한 표면들, 평면 측면들, 평면 표면들, 선형 세그먼트들) 을 포함하는 주변부 (예컨대, 폐쇄된 평면 도형의 경계) 를 가질 수도 있다. 복수의 패싯들 (316, 318, 320, 322, 324) 의 각각의 인접한 쌍은 둔각으로 인접될 수도 있다. 일 구현예에서, 기판 (302) 은 제 1 표면 (예컨대, 상부측 (topside) (310)), 대향하는 제 2 표면 (예컨대, 저부측 (bottom side) (312)), 및 기판의 주변부에서의 에지를 포함할 수도 있으며, 여기서, 에지는 개수 N 의 선형 세그먼트들 (예컨대, 복수의 패싯들 (316, 318, 320, 322, 324)) 에 인접한 곡선 세그먼트 (예컨대, 반원형 에지 (314)) 를 포함하며, 여기서, N 의 값은 2 이상일 수 있다. 도 3a 및 도 3b 의 예시적인 구현예에서, N 은 5 와 동일하다.
디스플레이 영역 (306) 은 활성인 픽셀들 (예컨대, 광 방출 활성 픽셀 회로들) 을 포함할 수도 있다. 일 양태에서, 디스플레이 영역 (306) 의 모두는 활성인 픽셀들을 포함한다. 디스플레이 영역 (306) 의 모두가 활성인 픽셀들을 포함하는 디스플레이 영역 (306) 은 본원에서 활성 디스플레이 영역으로 지칭될 수도 있다. 픽셀들은 기판 (302) 및 상부 층들 (304) 상에, 기판 (302) 및 상부 층들 (304) 에, 및/또는 그 상부에 제조될 수도 있다. 디스플레이 영역 (306) 은 라운드형일 수도 있다. 디스플레이 영역 (306) 은 디스플레이 패널 (300) 내에 중앙에 위치될 수도 있다. 디스플레이 영역 (306) 에 로케이트되는 디스플레이의 유형은 예를 들어, 액정 디스플레이 (백라이트, 투과형) 또는 상부 발광 유기 발광 다이오드 (OLED) 디스플레이로서 제조될 수도 있다. 다른 유형들의 디스플레이들이 허용가능하다.
손목 상에 착용가능한 스마트시계와 같은, 착용식 디바이스들의 사이즈들은 변할 수도 있다. 본원에서 제공되는 치수들은 예시적이며 임의의 양태에 한정하는 것으로 의도되지 않는다. 이들은 본원에서 설명하는 예시적인 양태들을 가시화하는데 독자를 돕기 위해 제공된다. 예를 들어, 일부 구현예들에서, 디스플레이 영역 (306) 은 대략 15 mm 내지 대략 50 mm 의 직경을 점유할 수도 있으며, 일부 구현예들에서, 디스플레이 영역 (306) 은 대략 33 mm 의 직경을 점유할 수도 있으며; 그러나, 더 크거나 또는 작은 직경이 허용가능할 수 있다. 추가적인 예로서, 일부 구현예들에서, 디스플레이 영역 (306) 은 대략 100x100 내지 대략 1000x1000 픽셀들을 가질 수도 있으며, 일부 구현예들에서, 디스플레이 영역 (306) 은 대략 320x320 픽셀들을 가질 수도 있으며; 그러나, 더 크거나 또는 적은 수의 픽셀들이 허용가능할 수 있다.
일 예로서, 본원에서 설명하는 예시적인 양태들을 한정하려는 어떠한 의도도 없이, 약 320x320 픽셀들을 갖는 디스플레이 영역 (306) 은 대략 360 개의 접속부들을 가지는 디스플레이 드라이버 (예컨대, 디스플레이 드라이버 칩, 디스플레이 드라이버 주문형 집적회로 (ASIC)) 에 의해 수용될 수도 있다. 따라서, 기판 (302) 의 표면은 약 320x320 픽셀들을 갖는 디스플레이 영역 (306) 을 수용하기 위해 대략 360 개의 접속 패드들을 포함할 수도 있다. 그러나, 일부 구현예들에서, 디스플레이 드라이버는 디스플레이 영역 (306) 에서의 픽셀들의 개수에 따라서, 개수가 대략 4 내지 대략 1000 의 범위인 접속부들을 가질 수도 있다. 구상될 수도 있는 유리 또는 플라스틱 상에의 회로 집적에서의 향상들을 고려하여, 디스플레이 드라이버에의 더 적은 수의 접속부들이 본원에서, 적어도 일부, 고려될 수도 있다.
디스플레이 영역 (306) 내에, 디스플레이를 형성하는 트랜지스터들 및/또는 다이오드들이 존재할 수도 있다. 당업자들이 주지하고 있는 바와 같이, 디스플레이 영역 (306) 은 픽셀들 (330) 의 교차하는 로우들 및 칼럼들 (예컨대, 디스플레이 영역 (306) 에 걸쳐서 분포된 픽셀들의 로우들 및 칼럼들) 로 형성될 수도 있다. 도 3a 및 도 3b 의 예시적인 양태에서, 320 개의 로우들 및 320 개의 칼럼들이 존재하며, 따라서 320x320 픽셀들을 수용할 수도 있다. 전송 라인들은 디스플레이 영역 (306) 내에 포함된 픽셀들의 칼럼 라인들 및 로우 라인들 (예컨대, 광 방출 활성 픽셀 회로들) 에 커플링될 수도 있다. 전송 라인들은 기판 (302) 의 복수의 접속 패드들에 커플링될 수도 있다. 대부분의 복수의 접속 패드들은 칼럼 드라이버 라인들에 커플링될 수도 있으며, 반면 복수의 접속 패드들의 다른 접속 패드들은 예를 들어, 로우 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들 (미도시) 에 커플링될 수도 있다.
일 양태에서, 경계 영역 (308) 은 디스플레이 영역 (306) 을 둘러쌀 수도 있다. 일 양태에서, 경계 영역 (308) 은 디스플레이 영역 (306) 의 주변에 (예컨대, 그의 외부에, 외측으로 인접하게) 있을 수도 있다. 일 양태에서, 경계 영역 (308) 은 디스플레이 영역 (306) 의 외측 에지와 기판 (302) 의 외측 에지의 내부 사이의 영역을 점유할 수도 있다. 경계 영역 (308) 은 예를 들어, 전송 라인들 (예컨대, 제어 라인들, 디스플레이 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들), 온-글래스 회로부의 분산을 포함하는 디스플레이 패널 (300) 에 의해 사용되는 기능들을 위해 제공할 수도 있으며, 밀봉 경계들은 경계 영역 (308) 에 수용될 수도 있다. 경계 영역 (308) 내에, 디스플레이의 로우들에 대한 드라이버 회로들이 있을 수도 있다. 경계 영역 (308) 내에, 또한 디스플레이 영역 (306) 의 칼럼들 및 로우들의 각각에 커플링된 회로 트레이스들 (예컨대, 전도성 상호접속부들, 콘택 금속) 이 있을 수도 있다. 따라서, 경계 영역 (308) 은 전송 라인들 (예컨대, 제어 라인들, 디스플레이 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들) 및/또는 활성 주변 회로들 (예컨대, 드라이버 회로들) 을 포함할 수도 있다. 일부 구현예들에서, 경계 영역 (308) 은 대략 0.2 mm 내지 대략 3 mm 의 폭을 가질 수도 있으며, 일부 구현예에서, 경계 영역 (308) 은 대략 1.5 mm 의 폭을 가질 수도 있으며; 다른 폭들이 허용가능하다. 예를 들어, 도 3 의 구현예에서, 디스플레이 영역 (306) 이 대략 33 mm 의 직경을 가지고 경계 영역 (308) 이 대략 1.5 mm 의 폭을 가지면, 예시적인 도 3 의 디스플레이 패널 (300) 의 기판 (302) 은 직경이 약 36 mm 일 수도 있다. 다른 구현예들에서, 디스플레이 패널 (300) 의 기판 (302) 의 직경은 대략 15 mm 내지 대략 60 mm 의 범위일 수도 있다. 기판들 및 디스플레이 패널들의 다른 사이즈들 및 형상들은 본원에서 설명하는 양태들에 따라서 제조될 수 있다.
도 3 의 양태에서, 기판 (302) 의 에지는 본원에서 "패싯들" 로서 지칭된, 복수의 평평한 표면들 (예컨대, 평면 측면들, 평면 표면들, 선형 세그먼트들) 을 포함한다. 패싯은 다수의 측면들을 가진 것 (thing) 의 하나의 측면으로서 간주될 수도 있다. 패싯은 패싯이 상주하는 것의 형상을 트렁케이트 (예컨대, 생략, 단축) 할 수도 있다. 일 양태에서, 예를 들어, 패싯이 패싯이 상주하는 것의 형상을 트렁케이트하기 때문에, 패싯은 패싯이 상주하는 것으로부터 돌출하지 않을 수도 있다.
도 3 의 기판은, 예를 들어, 상부측 (310), 저부측 (312), 반원형 에지 (314), 제 1 패싯 (316), 제 2 패싯 (318), 제 3 패싯 (320), 제 4 패싯 (322), 및 제 5 패싯 (324) 을 포함하는 8개의 측면들 (또는, 에지들) 을 갖는다. 5개의 패싯들이 예시적인 목적들을 위해 도시된다. 일부 구현예들에서, 2개 이상의 패싯들이 있을 수도 있다. 일부 구현예들에서, 패싯들의 개수는 약 2 내지 약 10 개의 패싯들, 또는 약 2 내지 약 6 개의 패싯들의 범위일 수도 있다. 패싯들의 개수에서의 다른 범위들이 허용가능하다. 패싯들의 개수는 예를 들어, 기판의 직경, 패싯들의 길이, 접속 패드들의 밀도, 각각의 패싯에 인접한 접속 패드들의 개수, 등을 포함하는 다수의 인자들에 의존할 수도 있다. 일 양태에서, 각각의 패싯은 대향 종점들을 가지는 직선 세그먼트로 이루어질 수도 있다. 인접한 패싯들은 대향 종점들에서 서로 인접될 수도 있거나, 또는 기판 재료는 인접한 인접 패싯들의 대향 종점들 사이에 로케이트될 수도 있다. 복수의 패싯들 (316, 318, 320, 322, 324) 의 단부들에서의 패싯들은 반원형 에지 (314) 의 대응하는 종점과 인접될 수도 있다. 일 양태에서, 기판 재료는 반원형 에지 (314) 의 대응하는 종점과 인접된 복수의 패싯들의 단부에서의 패싯 사이에 로케이트될 수도 있다.
반원형 에지 (314), 제 1 패싯 (316), 제 2 패싯 (318), 제 3 패싯 (320), 제 4 패싯 (322), 및 제 5 패싯 (324) 을 갖는 기판 (302) 은, 기판 (302) 의 전체 라운드니스 (roundness) 를 트렁케이트하는 평평한 에지들을 갖더라도, 대체로 라운드형의 형상을 유지한다. 따라서, 도 3 에 예시된 기판 (302) 과 같은, 복수의 패싯들을 가지는 기판은 본원에서 실질적으로 라운드형 기판으로서 지칭될 수도 있다.
도 4 는 본원에서 설명되는 양태에 따른, 도 3 의 기판 (302) 과 유사한, 기판 (402) 의 평면도를 예시한다. 기판 (402) 은 디스플레이 영역 (406), 경계 영역 (408), 반원형 에지 (414), 및 5개의 패싯들 (416-424) (예컨대, 평면 측면들, 평면 표면들, 평평한 에지들, 선형 세그먼트들) 을 포함한다. 도 4 의 예시적인 양태에서, 5개의 패싯들 (416-424) 의 각각은 주어진 각도의 양 "A" 만큼 서로 분리된다. 패싯들의 각각의 인접한 쌍은 둔각 (432) (예컨대, 90 도 초과, 180 도 미만의 각도) 으로 인접된다. 다시 말해서, 복수의 패싯들 (416, 418, 420, 422, 424) 은 기판 (402) 의 외측 주변부를 따라서 인접될 수도 있으며, 여기서, 패싯들 (416-424) 의 각각의 인접한 쌍은 둔각으로 인접될 수도 있다. 본원에서 사용될 때, 인접된다는 것은 다른 것에 가깝고 다른 것과 직접 또는 간접 접촉하는 것을 의미할 수도 있다. 도 4 의 구성에서, 모든 패싯들의 길이들은 동일하며 인접한 패싯들의 종점들은 서로 접한다. 다른 구성들이 허용가능하다. 예를 들어, 일 양태에서, 패싯들의 길이들 중 일부 또는 모두는 서로 동일하지 않을 수도 있다. 일 양태에서, 기판의 라운드형 부분은 인접한 패싯들의 종점들 사이에 로케이트될 수도 있다 (이 경우, 인접한 패싯들에 평행하고 그들로부터 연장되는 라인들은 둔각으로 교차할 것이다). 일 양태에서, 패싯들 중 일부 또는 모두 사이의 각도 분리는 서로 상이할 수도 있다.
도 4 의 양태에서, 기판 (402) 은 기판 (402) 상의 제 1 지점 (436) (예컨대, 기판의 중심) 으로부터 측정된 제 1 반경 (434) 을 갖는다. 기판 (402) 의 외측 에지는 반원형 에지 (414) 의 제 1 종점 (438) 및 제 2 종점 (440) 에 인접한 패싯들의 종점들에 인접한 제 1 종점 (438) 및 제 2 종점 (440) 을 가지는 반원형 에지 (414) 로 형성될 수도 있다. 반원형 에지 (414) 는 기판 (402) 상의 제 1 지점 (436) 으로부터 측정된 제 1 반경 (434) 을 가질 수도 있다. 복수의 패싯들 (416, 418, 420, 422, 424) 의 각각은 제 1 반경 (434) 을 가지는 원 상에 있는 종점들을 가질 수도 있으며, 원의 원점은 기판 (402) 상의 제 1 지점 (436) 과 일치할 수도 있다. 따라서, 일 예에서, 복수의 패싯들 (416, 418, 420, 422, 424) 의 종점들 및 기판 (402) 의 반원형 에지 (414) 는 동일한 원 상에 있다. 도 4 의 양태에서, 제 1 반경 (434) 은 약 19 mm (기판 (402) 의 예시적인 38 mm 직경의 절반) 일 수도 있는 반면, 제 2 반경 (442) 은 약 17.7 mm (1.5 mm 경계 영역을 고려함) 일 수도 있다. 도 4 의 예시적인 구현예에서, 제 1 반경 (434) 과 제 2 반경 (442) 사이의 차이는 경계 영역 (408) 의 폭일 수도 있다. 치수들은 예들로서 제공된다. 본원에서 제공되는 양태들 중 어느 것도 본 개시물의 범위를 한정하려고 의도되지 않는다. 더 작은 또는 더 큰 기판 직경들 및 경계 영역들이 허용가능하다.
도 3 및 도 4 의 구성들은, 종래 기술의 각도 (angular) 영역보다 더 넓은 각도 영역 상에 걸쳐서, 디스플레이 패널 (300) 까지 그리고 그로부터의 전송 라인들 (예컨대, 제어 라인들, 디스플레이 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들) 의 분산을 가능하게 할 수도 있다. 예를 들어, 도 3 및 도 4 의 구성들은 예를 들어, 도 1 의 플랫 타이어 영역 (110) 또는 도 2 의 탭 구조 (210) 에 의해 표시되는 더 좁은 각도 영역들 대신, 복수의 패싯들 (416, 418, 420, 422, 424) 을 포함하는 각도 영역으로의 전송 라인들의 분산을 가능하게 할 수도 있다. 예를 들어, 360 개의 디스플레이 드라이버 라인들의 예시적인 경우, 도 4 의 예시적인 양태는 5개의 접속 영역들 (예컨대, 복수의 패싯들 (416, 418, 420, 422, 424) 에 인접한 영역들) (각각 72개의 접속 패드들을 가짐) 이 하나의 접속 영역 (예컨대, 플랫 타이어 구성에서의 플랫 타이어 영역 (110) 또는 탭 구성에서의 탭 구조 (210)) (각각 360 개의 접속 패드들을 가짐) 을 대체가능하게 한다. 5개의 접속 영역들 간에 접속 패드들을 분산하는 것은, 각각의 접속 영역이 오직 하나의 접속 영역에 비해, 디스플레이 패널 (400) 의 원주 둘레에서 더 좁은 각 거리 (예컨대, 더 작은 아크, 더 작은 아크 길이) 를 점유하게 할 수도 있다. 추가적으로, 5개의 접속 영역들 간에 접속 패드들을 분산하는 것은, 각각의 접속 영역이 오직 하나의 접속 영역에 비해, 더 적은 접속 패드들을 포함하게 할 수도 있다. 더욱이, 각 거리가 좁을 수록, 기판의 트렁케이션이 더 적다. 다시 말해서, 주어진 직경 및 주어진 개수의 접속 패드들을 가지는 기판 (302, 402) 에 대해, 패싯들 (316-324, 416-424) 의 양을 증가시키면서 접속 패드들의 그룹에서의 접속 패드들의 수를 감소시키는 것은, 경계 영역 (308, 408) 의 폭에서의 감소를 용이하게 할 수 있다.
예를 들어, 72개의 접속 패드들을 각각 가지는, 5개의 접속 영역들 (예컨대, 복수의 패싯들 (416, 418, 420, 422, 424) 에 인접한 영역들) 을 수용하는 것은, 경계 영역 (408) 이, 360 개의 접속 패드들을 가지는 하나의 접속 영역을 수용하는데 사용되는 폭보다 더 적을 수 있는 폭을 갖게 할 수도 있다.
도 5 는 본원에서 설명되는 양태에 따른, 전송 라인들 (526) (예컨대, 제어 라인들, 디스플레이 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들) 및 접속 패드들 (528) 의 샘플이 도시된, 기판 (502) 의 평면도를 예시한다. 혼잡을 피하기 위해, 로우 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들이 디스플레이 영역 (506) 또는 경계 영역 (508) 에 도시되지 않는다.
디스플레이 패널 (500) 은 기판 (502) 을 포함한다. 기판 (502) 의 에지는 제 1 패싯 (516), 제 2 패싯 (518), 제 3 패싯 (520), 제 4 패싯 (522), 및 제 5 패싯 (524) 을 포함한다. 5개의 패싯들이 예시적인 목적들을 위해 도시된다. 더 작은 또는 더 큰 개수의 패싯들이 허용가능하다. 디스플레이 패널 (500) 은 디스플레이 영역 (506) 을 포함한다. 디스플레이 영역 (506) 은 라운드형일 수도 있다. 당업자들이 주지하고 있는 바와 같이, 디스플레이 영역 (506) 내 디스플레이는 픽셀들의 교차하는 로우들 및 칼럼들로 형성될 수 있다. 디스플레이의 픽셀들의 로우들은 로우 드라이버 라인들 (미도시) 에 커플링될 수도 있다. 디스플레이의 픽셀들의 칼럼들은 전송 라인들 (526) 에 커플링될 수도 있다. 도 5 는 전송 라인들 (526) 의 대표적인 샘플을 나타낸다.
일부 구현예들에서, 각각의 패싯 (516-524) 은 접속 패드들 (528) 의 하나 이상의 로우들이 인접하게 형성될 수도 있는 에지를 제공한다. 에지는 편평할 수도 있다. 에지는 직선일 수도 있다. 접속 패드들 (528) 은 패싯의 에지와 디스플레이 영역 (506) 사이의 경계 영역 (508) 에서 기판 (502) 상에 형성될 수도 있다. 도 5 의 예시에서, 접속 패드들 (528) 의 하나의 로우는 도면에서 혼잡을 피하기 위해 각각의 패싯 (516-524) 의 에지에 인접하게 도시된다. 스태그된 로우들이 허용가능하다. 전송 라인들 (526) 의 대표적인 샘플이 도면에서 혼잡을 피하기 위해 도시된다. 전송 라인들 (526) 의 각각의 하나는 접속 패드들 (528) 중 대응하는 접속 패드에 커플링될 수도 있다. 도 5 의 디스플레이 패널 (500) 은 예를 들어, 접속 패드들 및 전송 라인들을 이용하는, 액정 디스플레이 (백라이트, 투과형) 또는 상부 발광 유기 발광 다이오드 (OLED) 디스플레이일 수도 있다.
접속 패드들 (528) 은 다중-아암 가요성 회로 보드 (예컨대, 가요성 기판 회로 보드, 가요성 리본 회로 보드, 가요성 필름 회로 보드) 의 아암의 접속 부분에 커플링하도록 구성될 수도 있다. 커플링은 예를 들어, 고밀도의 접속들을 가능하게 하는 이방성 솔더 또는 솔더 프리폼들을 이용하여 달성될 수도 있다. 일 양태에 따르면, 패싯 당 하나의 아암이 기판의 후면과 기판의 전면 사이에, 디스플레이 기판의 에지 둘레를 감쌀 수도 있다. 아암은 복수의 접속 패드들을 포함할 수도 있다. 아암의 복수의 접속 패드들은 패싯에 인접한 대응하는 접속 패드들 (528) 에 커플링될 수도 있다.
도 6 은 본원에서 설명되는 양태에 따른, 하우징 (605) 의 리세스 (604) 내 디스플레이 패널 (600) 을 예시한다. 일 양태에서, 하우징 (605) 은 라운드형 (예컨대, 원형) 인 내측 벽 (603) 을 갖는다. 디스플레이 패널 (600) 은 기판 (602) 을 포함할 수도 있다. 디스플레이 패널 (600) 및 기판 (602) 은 (예컨대, 기판 (602) 의 외측 에지 상에의 복수의 패싯들 (616) 의 포함으로 인해) 실질적으로 라운드형일 수도 있다. 하우징 (605) 의 외면 및 하우징 (605) 의 리세스 (604) 의 내측 벽 (603) 은 라운드형일 수도 있다. 디스플레이 영역 (606) 은 기판 (602) 상에 제조될 수도 있다. 일 양태에서, 디스플레이 영역 (606) 은 라운드형 (예컨대, 원형) 일 수도 있다. 디스플레이 영역 (606) 은 디스플레이 패널 (600) 내 중심에 위치될 수도 있다. 디스플레이 패널 (600) 은 하우징 (605) 내 중심에 위치될 수도 있다.
도 6 의 예에서, 기판 (602) 은 기판 (602) 의 다른 균일하게 라운드형 외측 에지를 중단시키는 (disrupting) 복수의 패싯들 (616) 을 갖는 실질적으로 라운드형의 형상을 가질 수도 있다. 복수의 패싯들 (616) 의 각각에 인접한, D-형상 애퍼쳐들 (610) 은 기판 (602) 의 외측 주변부와 리세스 (604) 의 내측 주변부 사이에 존재할 수도 있다. 따라서, D-형상 애퍼쳐들 (610) 의 각각은 복수의 패싯들 (616) 중 하나에 의해 정의되는 직선 세그먼트 및 리세스 (604) 의 내측 원주에 의해 정의되는 곡선 세그먼트를 가질 수도 있다. 다중-아암 가요성 회로 보드 (예컨대, 가요성 기판 회로 보드, 가요성 리본 회로 보드, 가요성 필름 회로 보드) 의 아암은 D-형상 애퍼쳐들 (610) 을 통과하여 기판 (602) 둘레로 연장될 (예컨대, 둘레를 감쌀) 수도 있다.
디스플레이 영역 (606) 은 디스플레이 영역 (606) 의 모두에 걸쳐 분포된 픽셀들 (미도시) 의 로우들 및 칼럼들을 포함할 수도 있다. 픽셀들의 로우들 및 칼럼들은 복수의 전송 라인들 (예컨대, 제어 라인들, 디스플레이 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들) (미도시) 에 커플링될 수도 있다. 전송 라인들은 복수의 접속 패드들 (628) 에 커플링될 수도 있다. 접속 패드들 (628) 의 그룹 (626) (예컨대, 컬렉션) 은 복수의 패싯들 (616) 의 각각에 인접하게 형성될 수도 있다. 예를 들어, 도 6 의 예시적인 예시에서, 접속 패드들의 복수의 그룹들 (예컨대, 접속 패드들의 N 개의 그룹들, 여기서, N 은 2 이상일 수 있다) 은 복수의 전송 라인들에 각각 커플링될 수도 있으며, 접속 패드들 (628) 의 각각의 그룹 (626) 은 복수의 패싯들 (616) 중 하나에 인접할 수도 있다.
도 7 은 본원에서 설명되는 제 1 양태에 따른, 디스플레이 드라이버 어셈블리 (701) 를 예시한다. 디스플레이 드라이버 어셈블리 (701) 는 본원에서 가요성 회로 보드 (703) (예컨대, 가요성 기판 회로 보드, 가요성 리본 회로 보드, 가요성 필름 회로 보드) 로서 지칭되는, 다중-아암 가요성 회로 보드를 포함할 수도 있다. 디스플레이 드라이버 어셈블리 (701) 는 디스플레이 드라이버 (709) (예컨대, 디스플레이 드라이버 칩, 디스플레이 드라이버 주문형 집적회로 (ASIC)) 를 포함할 수도 있다. 일 양태에서, 디스플레이 드라이버 (709) 는 가요성 회로 보드 (703) (예컨대, 칩-온-플렉스 (chip-on-flex)) 에 동작가능하게 탑재될 수도 있다. 일 양태에서, 가요성 회로 보드 (703) 는 오직 하나의 디스플레이 드라이버 (709) 를 포함할 수도 있다. 디스플레이 드라이버 어셈블리 (701) 는 옵션적으로 인쇄 회로 보드 (704) 를 포함할 수도 있다. 가요성 회로 보드 (703) 의 기하학적 구조는 가요성 회로 보드 (703) 에 커플링된 디스플레이 패널 (미도시) 의 기하학적 구조에 기초할 수도 있다.
가요성 회로 보드 (703) 는 가요성 회로 보드 (703) 로부터 연장되는 각각의 아암의 주변부에서 접속 패드들 (720) (예컨대, 결합 패드들) 에 커플링된 전도성 트레이스들을 포함할 수도 있다. 도 7 의 예시적인 예시에서, 5개의 아암들, 즉 제 1 아암 (708), 제 2 아암 (710), 제 3 아암 (712), 제 4 아암 (714), 및 제 5 아암 (716) 이 도시된다. 복수의 아암들 (708-716) 에서의 각각의 아암은 미리 지정된 폴드 라인 (718) 에 대해 폴딩될 수도 있다. 예시적인 구현예에서, 복수의 아암들 (708-716) 에서의 각각의 아암은, 복수의 아암들 (708-716) 상의 접속 패드들 (720) 이 기판 상의 접속 패드들 중 대응하는 그룹들에 커플링되기 전에, 복수의 아암들 (708-716) 을 기판의 외측 에지 둘레에 감싸고 가요성 회로 보드 (703) 를 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 (예컨대, 개별) 패싯의 에지에 평행한 하나의 미리 지정된 폴드 라인 (718) 을 포함한다. 커플링은 예를 들어, 이방성 전도성 필름 (ACF) 재료를 이용하여 달성될 수도 있다.
도 8 은 본원에서 설명되는 양태에 따른, 디스플레이 드라이버 어셈블리 (811) 에 커플링된 디스플레이 패널 (800) 을 포함하는 디바이스를 예시한다. 디스플레이 드라이버 어셈블리 (811) 는 본원에서 가요성 회로 보드 (805) (예컨대, 가요성 기판 회로 보드, 가요성 리본 회로 보드, 가요성 필름 회로 보드) 로서 지칭되는, 다중-아암 가요성 회로 보드를 포함할 수도 있다. 디스플레이 드라이버 어셈블리 (811) 는 디스플레이 드라이버 (807) (예컨대, 디스플레이 드라이버 칩, 디스플레이 드라이버 주문형 집적회로 (ASIC)) 를 포함할 수도 있다. 일 양태에서, 디스플레이 드라이버 (807) 는 가요성 회로 보드 (805) (예컨대, 칩-온-플렉스) 에 동작가능하게 탑재될 수도 있다. 일 양태에서, 가요성 회로 보드 (805) 는 오직 하나의 디스플레이 드라이버 (807) 를 포함할 수도 있다. 디스플레이 드라이버 어셈블리 (811) 는 옵션적으로 인쇄 회로 보드 (미도시) 를 포함할 수도 있다. 가요성 회로 보드 (805) 의 기하학적 구조는 가요성 회로 보드 (805) 에 커플링된 디스플레이 패널 (800) 의 기하학적 구조에 기초할 수도 있다.
도 8 의 예시적인 구현예에서, 디스플레이 패널 (800) 은 기판 (802) 을 포함할 수도 있다. 일 예로서, 기판 (802) 은 대략 15 mm 내지 대략 50 mm 의 직경을 가지는 디스플레이 영역 (806) (예컨대, 활성 픽셀 회로 영역) 을 포함할 수도 있으며, 일부 구현예들에서, 디스플레이 영역 (806) 은 대략 33 mm 의 직경을 점유할 수도 있다; 그러나, 더 크거나 또는 작은 직경이 허용가능하다.
도 8 의 예시는 가요성 회로 보드 (805) 를 기판 (802) 의 에지 둘레에 폴딩하기 전에 예를 들어, 편평한 스테이지 상의 기판 (802) (예컨대, 플렉스-대-유리 본딩) 에 커플링될 (예컨대, 결합될) 수도 있는 가요성 회로 보드 (805) 의 일 예를 제공한다. 도 8 의 예시에서, 가요성 회로 보드 (805) 는 복수의 패싯들 (817) 을 포함한다. 도 8 의 예시에서, 가요성 회로 보드 (805) 는 본원에서 복수의 아암들 (830, 832, 834) 로서 일괄하여 지칭되는, 제 1 아암 (830), 제 2 아암 (832), 및 제 3 아암 (834) 을 포함한다. 도 8 의 예시에서, 기판 (802) 의 제 1 접속 패드들 (828) 및 가요성 회로 보드 (805) 의 제 2 접속 패드들 (829) 은 중첩된 상태로 도시된다. 가요성 회로 보드 (805) 의 제 2 접속 패드들 (829) 이 기판 (802) 의 제 1 접속 패드들 (828) 에 결합된 후, 가요성 회로 보드 (805) 의 복수의 아암들 (830, 832, 834) 의 각각은, 복수의 아암들 (830, 832, 834) 을 기판 (802) 의 외측 에지 둘레에 감싸고 가요성 회로 보드 (805) 를 디스플레이 패널 (800) 의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 아암의 길이를 따라서 복수의 패싯들 (817) 의 대응하는 (예컨대, 개별) 패싯의 에지에 평행한 폴드 (825) 및 복수의 비-평행 폴드들 (827) 을 따라서 폴딩될 수도 있다. 비-평행 폴드들 (827) 은, 가요성 회로 보드 (805) 가 기판 (802) 의 에지 둘레에 감겨지기 때문에, 결합된 제 1 접속 패드들 (828), 제 2 접속 패드들 (829), 및 가요성 회로 보드 (805) 자체 상에 가해지는 토크 및/또는 스트레스를 중화시키거나, 경감하거나, 및/또는 감소시킬 수 있는 조인트로서 기능할 수도 있다. 가요성 회로 보드 (805) 를 기판 (802) 의 에지 둘레에 폴딩하기 전에 편평한 스테이지 상에 커플링하면, 가요성 회로 보드가 먼저 폴딩되는 경우 가요성 회로 보드에 손상을 야기함이 없이 커플링 동안 높고 균일한 압력 및 온도가 가요성 회로 보드 (805) 및 기판 (802) 상에 가해지게 할 수도 있다. 가요성 회로 보드 (805) 를 폴딩하기 전에 편평한 스테이지 상에 커플링하는 것은 또한 가요성 회로 보드 (805) 와 기판 (802) 사이의 정렬을 향상시킬 수 있으며, 가요성 회로 보드 (805) 와 기판 (802) 을 커플링하는데 사용되는 제조 시간을 감소시킬 수도 있다.
가요성 회로 보드 (805) 는 가요성 회로 보드 (805) 로부터 연장되는 복수의 아암들 (830, 832, 834) 의 주변부에서 제 2 접속 패드들 (829) (예컨대, 결합 패드들) 에 커플링된 전도성 트레이스들을 포함할 수도 있다.
일 양태에 따르면, 도 8 은 기판 (802) 을 가지는 디바이스를 예시할 수도 있으며, 여기서, 기판 (802) 은 복수의 패싯들 (817) 에 인접한 곡선 세그먼트 (814) 를 포함하는 주변부를 포함할 수도 있으며, 복수의 패싯들 (817) 의 각각의 인접한 쌍은 둔각으로 인접된다. 기판 (802) 은 기판 (802) 의 표면 상의 픽셀들의 로우들 및 칼럼들을 포함하는 디스플레이 영역 (806) 을 더 포함할 수도 있다. 기판 (802) 은 디스플레이 영역 (806) 을 둘러싸는 경계 영역 (808) 을 더 포함할 수도 있다. 기판 (802) 은 경계 영역 (808) 에서 픽셀들에 커플링되고 제 1 접속 패드들 (828) 의 그룹들로 분할되는 복수의 제 1 접속 패드들 (828) 을 더 포함할 수도 있으며, 제 1 접속 패드들 (828) 의 그룹들의 각각은 복수의 패싯들 (817) 중 대응하는 패싯에 인접하게 로케이트될 수도 있다. 디바이스는 복수의 패싯들 (817) 에 대응하는 복수의 아암들 (830, 832, 834) 을 가지는 가요성 회로 보드 (805) 를 더 포함할 수도 있으며, 복수의 아암들 (830, 832, 834) 의 각각은 제 1 접속 패드들 (828) 의 그룹들 중 대응하는 그룹에 커플링된다.
일 구현예에서, 곡선 세그먼트 (814) 는 반원형일 수도 있다. 디스플레이 영역 (806) 은 라운드형일 수도 있다. 경계 영역 (808) 은 환형일 수도 있다. 본원에서 사용될 때, 용어 "환형" 은 링-형상을 의미할 수도 있다. 일 양태에 따르면, 경계 영역 (808) 은 폭 (예컨대, 기판의 중심으로부터 방사상 방향에서의 폭) 을 가질 수도 있으며, 주어진 직경 및 주어진 양의 제 1 접속 패드들 (828) 을 가지는 기판 (802) 에 대해, 경계 영역 (808) 의 폭은 제 1 접속 패드들 (828) 의 그룹들의 각각에서의 제 1 접속 패드들 (828) 의 수를 감소시키기 위해 패싯들을 복수의 패싯들 (817) 에 부가함으로써 감소될 수도 있다. 일 구현예에서, 디바이스는 가요성 회로 보드 (805) 에 동작가능하게 커플링된 디스플레이 드라이버 (807) 를 추가적으로 포함할 수도 있으며, 여기서, 복수의 패싯들 (817) 에 인접한 제 1 접속 패드들 (828) 의 그룹들은 가요성 회로 보드 (805) 의 복수의 아암들 (830, 832, 834) 을 통해서 디스플레이 드라이버 (807) 에 커플링될 수도 있다. 일 양태에서, 가요성 회로 보드 (805) 는 오직 하나의 디스플레이 드라이버 (807) 를 포함할 수도 있다.
일 구현예에서, 복수의 아암들 (830, 832, 834) 의 아암 (예컨대, 제 1 아암 (830)) 은 아암의 제 2 접속 패드들 (829) 이 기판 (802) 의 대응하는 제 1 접속 패드들 (828) 에 커플링된 후, 아암을 기판의 주변부 둘레에 감싸고 가요성 회로 보드 (805) 를 기판 (802) 의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 복수의 패싯들 (817) 중 대응하는 패싯의 에지에 평행한 폴드 (825) 및 복수의 비-평행 폴드들 (827) 을 포함한다.
도 9a 및 도 9b 는 본원에서 설명되는 양태에 따른, 디스플레이 드라이버 어셈블리 (903) 상부에 위치된 디스플레이 패널 (900) 을 예시한다. 디스플레이 패널 (900) 은 복수의 패싯들 (907) (예컨대, 패싯된 에지들) 에 인접된 반원형 에지 (905) 를 가지는 기판 (902) (예컨대, 유리 또는 플라스틱) 을 포함할 수도 있다. 일 양태에서, 기판 (902) 은 복수의 패싯들 (907) (예컨대, 패싯 세그먼트들) 에 인접된 곡선 세그먼트 (예컨대, 반원형 에지 (905)) 를 포함하는 주변부를 포함한다. 일 양태에서, 복수의 패싯들 (907) 은 서로 인접할 (예컨대, 직접 또는 간접적으로 인접될) 수도 있다. 디스플레이 패널 (900) 은 디스플레이 영역 (906) 을 포함할 수도 있다. 디스플레이 드라이버 어셈블리 (903) 는 가요성 회로 보드 (910) (예컨대, 가요성 기판 회로 보드, 가요성 리본 회로 보드, 가요성 필름 회로 보드) 를 포함할 수도 있다. 디스플레이 드라이버 어셈블리는 인쇄 회로 보드 (912) 에 커플링된, 디스플레이 드라이버 (909) (예컨대, 디스플레이 드라이버 칩, 디스플레이 드라이버 주문형 집적회로 (ASIC)) 를 포함할 수도 있다. 파선들로 예시된 디스플레이 드라이버 어셈블리 (903) 의 부분은 디스플레이 패널 (900) 아래에 위치된다; 시야로부터 숨겨진다. 본원에서 사용될 때, 용어 아래 (below) 는 어떤 것 아래의 공간을 점유하는 것을 의미할 수도 있다. 제 1 아암 (914), 제 2 아암 (916), 제 3 아암 (918), 제 4 아암 (920), 및 제 5 아암 (922) 은 디스플레이 패널 (900) 에서 연장된다. 도 9a 에서, 아암들은 비폴딩된 상태로 도시된다.
도 9b 는 디스플레이 드라이버 어셈블리 (903) 상부에 위치된 도 9a 의 디스플레이 패널 (900) 을 예시한다. 도 9a 와 도 9b 사이의 차이는 제 1 아암 (914), 제 2 아암 (916), 제 3 아암 (918), 제 4 아암 (920), 및 제 5 아암 (922) 의 각각이 이제 기판 (902) 둘레에 폴딩되는 것으로 예시된다는 점이며, 여기서, 폴드들은 복수의 패싯들 (907) 의 대응하는 수의 에지들에 평행하다. 가요성 회로 보드 (910) 의 제 1 아암 (914), 제 2 아암 (916), 제 3 아암 (918), 제 4 아암 (920), 및 제 5 아암 (922) 의 각각은 대응하는 패싯에 인접한 접속 패드들에 커플링될 (예컨대, 결합되거나, 전기적으로 접속될) 수도 있다.
일 구현예에 따르면, 디바이스 (예컨대, 디스플레이 패널 (900)) 는 복수의 패싯들 (907) 을 갖는 경계 (예컨대, 주변부, 외측 원주) 를 가지는 기판 (902) 을 포함할 수도 있다. 복수의 패싯들 (907) 의 각각은 접속 패드들 (예컨대, 628, 도 6) 의 로우가 인접하게 형성될 수도 있는 에지를 제공할 수도 있다. 일 양태에 따르면, 가요성 회로 보드 (910) 의 복수의 아암들 (914-922) 의 각각의 아암은 복수의 패싯들 (907) 중 대응하는 패싯 둘레를 감쌀 수도 있다. 가요성 회로 보드 (910) 의 복수의 아암들 (914-922) 의 각각의 아암은 복수의 패싯들 (907) 중 대응하는 패싯에 인접한 접속 패드들에 커플링될 수도 있다. 디바이스는 기판 (902) 상의 디스플레이 영역 (906) 을 포함할 수도 있다. 기판 (902) 은 디스플레이 영역 (906) 에 걸쳐서 분포된 픽셀들의 로우들 및 칼럼들을 포함할 수도 있다. 픽셀들의 로우들 및 칼럼들은 접속 패드들에 커플링될 수도 있다.
일 양태에 따르면, 복수의 아암들 (914-922) 의 각각의 아암은 각각의 아암의 복수의 제 2 접속 패드들이 기판 (902) 의 대응하는 제 1 접속 패드들에 커플링되기 전에, 각각의 아암을 기판 (902) 의 주변부 둘레에 감싸고 가요성 회로 보드 (910) 를 기판 (902) 의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯 (예컨대, 복수의 패싯들 (907) 에서의 대응하는 패싯) 의 에지에 평행한 오직 하나의 폴드를 포함할 수도 있다.
도 10 은 본원에서 설명되는 양태에 따른, 하우징 (1005) 의 리세스 (1004) 내 디스플레이 패널 (1001) 의 에지 부분을 예시한다. 도 10 의 예시적인 구현예에서, 하우징 (1005) 의 리세스 (1004) 의 직경은 약 36 mm 일 수도 있다. 디스플레이 패널 (1001) 의 최대 외측 직경은 (예컨대, 하우징 (1005) 의 리세스 (1004) 의 내부와 디스플레이 패널 (1001) 의 외면 에지 사이에 약 0.05 mm 간극을 제공하기 위해) 약 35.9 mm 일 수도 있다. 대안적인 예시적인 구현예에서, 디스플레이 패널 (1001) 의 최대 외측 직경은 (예컨대, 하우징 (1005) 의 리세스 (1004) 의 내부와 디스플레이 패널 (1001) 의 외면 에지 사이에 약 0.1 mm 간극을 제공하기 위해) 약 35.8 mm 일 수도 있다. 디스플레이 패널 (1001) 은 시각적 참조를 위해 도 10 에서 파선으로 예시된다. 디스플레이 패널 (1001) 은 예를 들어, 복수의 패싯들 (1024) 이 기판 (1002) 상에 존재하는 영역에서, 기판 (1002) 의 외면 프로파일과 동일한, 또는 유사한, 외면 프로파일을 취하기 위해 트렁케이트될 수도 있다. 이 방법으로의 디스플레이 패널 (1001) 의 트렁케이션은 다중-아암 가요성 회로 보드의 아암이 통과할 (예컨대, 하우징 (1005) 의 내측 벽과 디스플레이 패널 (1001) 사이를 통과할) 수도 있는 개구를 제공할 수도 있다. 일부 구현예들에서, 하우징 (1005) 의 리세스 (1004) 의 직경 (예컨대, 하우징 (1005) 의 내직경) 은 대략 15 mm 내지 대략 60 mm 의 범위일 수도 있으며, 반면 하우징 (1005) 의 외측 직경은 대략 20 mm 내지 대략 65 mm 의 범위일 수도 있다. 일 양태에서, 복수의 패싯들 (1024) 의 인접한 쌍들은 둔각 (1032) 으로 인접될 수도 있다.
도 10 의 예시는 다중-아암 가요성 회로 보드 (예컨대, 가요성 기판 회로 보드, 가요성 리본 회로 보드, 가요성 필름 회로 보드) 의 아암들 (1014) 을 도시하며, 여기서, 아암들 (1014) 은 기판 (1002) (예컨대, 유리 또는 플라스틱) 의 복수의 패싯들 (1024) 둘레에 감싸진다. 아암들 (1014) (추가적인 아암들이 존재하지만 공간 한계들로 인해 도시되지 않을 수도 있다) 은 디스플레이 드라이버 어셈블리 (미도시) 로부터 유래할 수도 있다. 도 10 의 예시적인 구현예에서, 기판 (1002) (예컨대, 저부 유리) 은 약 35.2 mm 의 직경을 가질 수도 있다.
기판 (1002) (예컨대, 저부 유리) 은 복수의 패싯들 (1024) 에 커플링된 하나의 반원형 에지 (미도시) 를 가질 수도 있다. 기판 (1002) 은 디스플레이 영역 (1006) (또한, 활성 영역으로서 지칭됨) 을 포함할 수도 있다. 디스플레이 영역 (1006) 은 활성인 픽셀들 (예컨대, 광 방출 활성 픽셀 회로들) 을 포함할 수도 있다. 즉, 픽셀들은 활성 디스플레이 영역이 되도록 구성될 수도 있다. 도 10 의 예시적인 구현예에서, 디스플레이 영역 (1006) 은 직경이 약 31.6 mm 일 수도 있다. 아암들 (1014) (다중-아암 가요성 회로 보드의 부분) 은 기판 (1002) 의 후면 아래로부터 연장된다. 도 10 에서, 아암들 (1014) 은 폴딩된 상태로 도시된다. 즉, 아암들 (1014) 은 기판 (1002) 둘레에 폴딩된 (예컨대, 둘레에 감싸진) 것으로 예시되며, 여기서, 폴드들은 복수의 패싯들 (1024) 에서의 대응하는 패싯들의 에지들과 평행하다. 복수의 패싯들 (1024) 에서의 대응하는 패싯들의 에지들은 가상선들 (파선들) 로 도시된다.
일 구현예에서, 아암들 (1014) 의 각각은 약 100 개의 리드들 또는 트레이스들을 포함할 수도 있다. 일 예로서, 일부 구현예들에서, 리드 또는 트레이스의 폭은 약 20um +/- 5um 일 수도 있으며, 반면 간격은 또한 약 20um +/- 5um 일 수도 있다. 일부 구현예들에서, 리드 또는 트레이스 플러스 인접한 공간의 폭은 약 40um 이하일 수도 있다. 일 구현예에서, 디스플레이 영역 (1006) (예컨대, 활성 영역) 은 직경이 약 31.6 mm 일 수도 있다. 디스플레이 패널 (1001) 은 커버 유리 또는 커버 필름 (1031) (예컨대, LCD 의 상측 유리 또는 박막 패키징 아웃라인) 을 포함할 수도 있다. 커버 유리 또는 커버 필름 (1031) 은 기판 (1002) 상에 위치될 수도 있으며 기판 (1002) 의 표면 및 회로부를 보호할 수도 있다. 일 구현예에서, 커버 유리 또는 커버 필름 (1031) 의 직경은 약 33 mm 이다.
약 0.7 mm 의 프릿 경계 (frit border) (1033) (예컨대, 링 형태의 프릿 층, 환형의 프릿 경계) 는 커버 유리 또는 커버 필름 (1031) 의 외측 에지로부터 디스플레이 영역 (1006) 의 에지 측으로 내측으로 연장할 수도 있다. 당업자들이 주지하고 있는 바와 같이, 프릿은 유리를 제조하기 위해 고온에서 용융되는, 실리카와 플럭스들의 혼합물일 수도 있다. 프릿 경계 (1033) 는 기판 (1002) (예컨대, 저부 유리) 및 커버 유리 또는 커버 필름 (1031) 이 함께 밀봉되는 영역 (예컨대, 밀봉 영역) 일 수도 있다. 일 구현예에서, 커버 유리 또는 커버 필름 (1031) 의 외측 에지와 복수의 패싯들 (1024) 에서의 패싯의 에지 사이의 최대 거리는 약 0.9 mm 일 수도 있다. 최대 거리 중, 약 0.3 mm 의 거리가, 폴딩된 상태에서의 아암들 (1014) 의 에지들과 커버 유리 또는 커버 필름 (1031) 의 에지 사이에 남을 수도 있다. 따라서, 폴딩된 상태에서의 아암들 (1014) 의 에지들과, 복수의 패싯들 (1024) 에서의 패싯의 에지 사이에 약 0.6 mm 의 거리가 유지될 수도 있다.
아암들 (1014) 은 최소 곡률 반경을 가질 수도 있다. 최소 곡률 반경은 리세스 (1004) 의 에지와 복수의 패싯들 (1024) 에서의 패싯의 에지 사이의 거리를 증가시킬 수도 있다. 최소 곡률 반경은 아암들 (1014) 을 제조하는데 사용되는 재료의 두께 (예컨대, 가요성 회로 보드를 제조하는데 사용되는 재료), 아암들 (1014) 에서의 전송 라인들 (예컨대, 제어 라인들, 디스플레이 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들) 을 제조하는데 사용되는 도전 재료 (예컨대, 금속) 의 두께 및 유형들, 등을 포함한, 다수의 인자들에 의존할 수도 있다. 일부 구현예들에서, 최소 곡률 반경은 대략 0.1 mm 내지 대략 0.6 mm 의 범위일 수도 있다. 일부 구현예들에서, 최소 곡률 반경은 대략 0.3 mm 내지 대략 0.4 mm 일 수도 있다.
도면들을 어지럽히는 것을 피하기 위해, 접속 패드들 (1028) 의 예시된 개수는 단지 예시적이다; 또한, 기판의 복수의 픽셀들을 기판 상의 접속 패드들 (1028) 에 커플링하는 복수의 전송 라인들 (1026) (예컨대, 제어 라인들, 디스플레이 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들) 이 디스플레이 영역 (1006) 및 디스플레이 영역 (1006) 의 에지와 복수의 패싯들 (1024) 에서의 패싯에 인접한 기판의 에지 사이의 경계 영역 (1008) 의 부분들을 점유하는 음영처리된 영역으로서 일괄하여 도시된다.
도 11a 는 본원에서 설명되는 양태에 따른, 하우징 (1105) 의 리세스 (1104) 내 디스플레이 패널 (1100) 의 평면도이다. 도 11b 는 도 11a 에서 11B-11B 로 표시된 라인을 따라서 취한 단면도이다. 일 양태에서, 하우징 (1105) 의 외면 및 하우징 (1105) 의 리세스 (1104) 내측 벽 (1103) 은 라운드형일 수도 있다. 디스플레이 패널 (1100) 은 기판 (1102) 을 포함할 수도 있다. 도 11a 의 예에서, 기판 (1102) 은 기판 (1102) 의 다른 균일하게 라운드형 외측 에지를 중단시키는 복수의 패싯들 (1116) 을 갖는 실질적으로 라운드형의 형상을 가질 수도 있다. 5개의 패싯들은 예시적인 목적들을 위해 예시된다. 도 11a 의 예에서, 기판 (1102) (예컨대, 저부 유리) 은 복수의 패싯들 (1116) 에 커플링된 하나의 곡선 세그먼트 (1114) (예컨대, 반원형 에지) 를 가질 수도 있다.
디스플레이 영역 (1106) 은 기판 (1102) 상에 제조될 수도 있다. 일 양태에서, 디스플레이 영역 (1106) 은 라운드형 (예컨대, 원형) 일 수도 있다. 다른 양태에서, 디스플레이 영역 (1106) 은 비-라운드형 (예컨대, 선형 및/또는 곡선 세그먼트들로 경계 지어지는 폐쇄된 평면 도형) 일 수도 있다. 디스플레이 영역 (1106) 은 디스플레이 영역 (1106) 의 모두에 걸쳐 분포된 픽셀들 (1130) 의 로우들 및 칼럼들을 포함할 수도 있다. 픽셀들 (1130) 의 로우들 및 칼럼들은 복수의 전송 라인들 (예컨대, 제어 라인들, 디스플레이 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들) (미도시) 에 커플링될 수도 있다. 전송 라인들은 복수의 접속 패드들 (1128) 에 커플링될 수도 있다. 접속 패드들 (1128) 의 그룹 (예컨대, 컬렉션) 은 복수의 패싯들 (1116) 의 각각에 인접하게 형성될 수도 있다. 다시 말해서, 도 11a 의 예시적인 예에서, 접속 패드들의 복수의 그룹들 (1127) 은 대응하는 복수의 전송 라인들에 커플링될 수도 있으며, 접속 패드들 (1128) 의 복수의 그룹들 (1127) 의 각각은 복수의 패싯들 (1116) 중 하나에 인접할 수도 있다.
도 11a 의 예시는 가요성 회로 보드 (1124) (예컨대, 가요성 기판 회로 보드, 가요성 리본 회로 보드, 가요성 필름 회로 보드) 의 복수의 아암들 (1122) (5개의 아암들이 예시적인 목적들을 위해 도시됨) 을 도시하며, 여기서, 복수의 아암들 (1122) 의 각각은 기판 (1102) 의 복수의 패싯들 (1116) 중 대응하는 패싯 둘레로 연장된다 (예컨대, 둘레를 감싼다). 가요성 회로 보드 (1124) 는 기판 (1102) 의 후면에 인접하게 위치된 인쇄 회로 보드 (1118) 에 커플링될 수도 있다. 가요성 회로 보드 (1124) 의 복수의 아암들 (1122) 은 폴딩된 상태로 도시된다. 즉, 복수의 아암들 (1122) 이 기판 (1102) 둘레에 폴딩된 (예컨대, 둘레를 감싼) 것으로 예시되며, 여기서, 폴드들은 복수의 패싯들 (1116) 에서의 대응하는 패싯들의 에지들에 평행하다. 일 구현예에서, 복수의 아암들 (1122) 에서의 아암들의 각각은 약 100 개의 리드들 또는 트레이스들을 포함할 수도 있다. 단지 일 예로서, 일부 구현예들에서, 리드 또는 트레이스의 폭은 약 20um +/- 5um 일 수도 있으며, 반면 간격은 또한 약 20um +/- 5um 일 수도 있다. 일부 구현예들에서, 리드 또는 트레이스 플러스 인접한 공간의 폭은 약 40um 이하일 수도 있다. 도 11 의 예시적인 구현예에서, 디스플레이 영역 (1106) 은 직경이 약 31.6 mm 이다.
디스플레이 패널 (1100) 은 커버 유리 또는 커버 필름 (1131) (예컨대, LCD 의 상측 유리 또는 박막 패키징 아웃라인) 을 포함할 수도 있다. 커버 유리 또는 커버 필름 (1131) 은 기판 (1102) 상에 위치될 수도 있으며, 기판 (1102) 의 표면 및 회로부를 보호할 수도 있다. 프릿 층 (1133) (예컨대, 링 형태의 프릿 층, 환형의 프릿 경계) 은 커버 유리 또는 커버 필름 (1131) 의 외측 에지로부터 디스플레이 영역 (1106) 의 에지 측으로 내측으로 연장될 수도 있다. 당업자들이 주지하고 있는 바와 같이, 프릿은 유리를 제조하기 위해 고온에서 용융되는, 실리카와 플럭스들의 혼합물일 수도 있다. 프릿 층 (1133) 은 기판 (1102) (예컨대, 저부 유리) 및 커버 유리 또는 커버 필름 (1131) 을 함께 밀봉할 수도 있다. 복수의 접속 패드들 (1128) 은 복수의 패싯들 (1116) 에서의 패싯의 외측 에지와 프릿 층 (1133) 사이에 위치될 수도 있다. 복수의 접속 패드들 (1128) 은 복수의 아암들 (1122) 아래에 위치될 수도 있다.
일 양태에서, 디바이스 (예컨대, 디스플레이 패널, 스마트시계) 는 곡선 세그먼트 (1114) 및 복수의 패싯들 (1116) 을 포함하는 주변부를 가지는 기판 (1102) 을 포함할 수도 있으며, 복수의 패싯들 (1116) 의 각각의 인접한 쌍은 둔각으로 인접될 수도 있다. 디바이스는 디스플레이 영역 (1106) 을 더 포함할 수도 있다. 일 양태에서, 디스플레이 영역 (1106) 은 기판 (1102) 의 표면 상에 픽셀들 (1130) 의 로우들 및 칼럼들을 포함할 수도 있다. 디바이스는 디스플레이 영역 (1106) 을 둘러싸는, 기판 (1102) 상의 경계 영역 (1108) 을 더 포함할 수도 있다. 일 양태에서, 복수의 접속 패드들 (1128) 은 경계 영역 (1108) 에 로케이트될 수도 있다. 일 양태에서, 복수의 접속 패드들 (1128) 은 픽셀들 (1130) 에 커플링될 수도 있다. 일 양태에서, 복수의 접속 패드들은 접속 패드들 (1128) 의 복수의 그룹들 (1127) 로 분할될 수도 있으며, 접속 패드들의 복수의 그룹들 (1127) 의 각각은 복수의 패싯들 (1116) 중 대응하는 패싯에 인접할 수도 있다. 디바이스는 복수의 패싯들 (1116) 에 대응하는 복수의 아암들 (1122) 을 가지는 가요성 회로 보드 (1124) 를 더 포함할 수도 있으며, 복수의 아암들 (1122) 의 각각은 복수의 패싯들 (1116) 중 대응하는 패싯 둘레에 (예컨대, 기판 (1102) 의 후면과 기판 (1102) 의 전면 사이에) 감싸질 수도 있다. 복수의 아암들 (1122) 의 각각은 접속 패드들 (1128) 의 복수의 그룹들 (1127) 중 대응하는 그룹에 커플링될 수도 있다. 일 구현예에서, 디바이스는 디스플레이 드라이버 (1109) 를 더 포함할 수도 있으며, 여기서, 복수의 패싯들 (1116) 에 인접한 접속 패드들의 그룹들로부터의 전송 라인들은 가요성 회로 보드 (1124) 의 복수의 아암들 (1122) 을 통해서 디스플레이 드라이버 (1109) 에 커플링된다. 일 양태에서, 디바이스는 오직 하나의 디스플레이 드라이버 (1109) 를 더 포함할 수도 있다. 일 양태에서, 가요성 회로 보드 (1124) 는 디스플레이 드라이버 (1109) 를 포함한다.
다른 양태에서, 디바이스 (예컨대, 전자 디바이스, 디스플레이 패널, 스마트시계) 는 제 1 표면, 대향하는 제 2 표면, 및 기판의 주변부에서의 에지를 포함하는 기판 (1102) 을 포함할 수도 있다. 에지는 N 개의 패싯들 (예컨대, 평면 측면들, 평면 표면들, 평평한 에지들, 선형 세그먼트들) 에 인접된 곡선 세그먼트 (1114) 를 포함할 수도 있으며, 여기서, N 은 2 보다 크거나 또는 같다. 일 양태에서, N 개의 패싯들의 인접한 쌍들은 둔각으로 인접될 수도 있다. 기판 (1102) 은 기판 (1102) 의 제 1 표면 상에 로우들 및 칼럼들에 분포된, 복수의 픽셀들 (1130) 을 포함할 수도 있다. 복수의 픽셀들 (1130) 은 기판 (1102) 의 디스플레이 영역 (1106) 에 분포될 수도 있다. 디바이스는 기판 (1102) 의 제 1 표면 상의 접속 패드들 (1128) 의 복수의 그룹들 (1127) (대안적으로, 본원에서 N 개의 그룹들 (1127) 로서 지칭되며, 여기서, N 의 값은 2 보다 크거나 또는 동일할 수도 있다) 을 더 포함할 수도 있다. 접속 패드들 (1128) 의 N 개의 그룹들 (1127) 은 디스플레이 영역 (1106) 주변의 경계 영역 (1108) 내에 로케이트될 수도 있다. 접속 패드들 (1128) 의 N 개의 그룹들 (1127) 의 각각은 N 개의 패싯들 중 대응하는 패싯 (예컨대, 복수의 패싯들 (1116) 에서의 개별 패싯) 에 인접하게 위치될 수도 있다. 디바이스는 복수의 픽셀들 (1130) 을 접속 패드들 (1128) 의 N 개의 그룹들 (1127) 에 커플링하는 복수의 전송 라인들 (예컨대, 제어 라인들, 디스플레이 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들) 을 더 포함할 수도 있다. 디바이스는 복수의 아암들을 가지는 가요성 회로 보드 (1124) (예컨대, N 개의 아암들로 구성된 가요성 회로 보드, 여기서, N 의 값은 2 보다 크거나 또는 같다) 를 더 포함할 수도 있다. 일 양태에 따르면, N 개의 아암들의 각각은 접속 패드들 (1128) 의 N 개의 그룹들 (1127) 중 대응하는 그룹에 커플링될 수도 있다.
일부 양태들에서, 곡선 세그먼트 (1114) 는 반원형일 수도 있다. 일부 양태들에서, 디스플레이 영역 (1106) 은 라운드형일 수도 있다. 일부 양태들에서, 제 1 직경 및 제 1 개수의 접속 패드들 (1128) 을 가지는 기판 (1102) 에 있어서, 복수의 패싯들 (1116) 에서의 패싯들의 양 (예컨대, 패싯들의 개수 N) 을 증가시키면서 접속 패드들 (1128) 의 N 개의 그룹들 (1127) 의 각각에서의 접속 패드들 (1128) 의 수를 감소시키는 것은, 경계 영역 (1108) 의 폭을 감소시킨다.
일부 양태들에서, N 개의 아암들의 각각은 하나의 폴드를 포함할 수도 있으며, 여기서, 하나의 폴드는 대응하는 패싯의 에지에 평행하다. 일부 양태들에서, N 개의 아암들의 각각은 오직 하나의 폴드만을 포함할 수도 있으며, 여기서, 하나의 폴드는 대응하는 패싯의 에지에 평행하다. 패싯의 에지에 평행한 하나의 폴드는 N 개의 아암들이 접속 패드들 (1128) 의 N 개의 그룹들 (1127) 에 커플링되기 전에, N 개의 아암들을 기판 (1102) 의 에지 둘레에 감싸고 가요성 회로 보드 (1124) 를 기판 (1102) 의 후면에 인접하게 위치시키는 것을 용이하게 할 수도 있다.
일부 양태들에서, N 개의 아암들의 각각은 N 개의 아암들이 접속 패드들 (1128) 의 N 개의 그룹들 (1127) 에 커플링된 후, N 개의 아암들을 기판 (1102) 의 에지 둘레에 감싸고 가요성 회로 보드 (1124) 를 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯의 에지에 평행한 하나의 폴드 및 복수의 비-평행 폴드들을 포함한다.
가요성 회로 보드를 갖는 예시적인 디스플레이 패널
도 12 는 본원에서 설명되는 양태에 따른, 가요성 회로 보드 (1220) (예컨대, 가요성 기판 회로 보드, 가요성 리본 회로 보드, 가요성 필름 회로 보드) 에 결합된 기판 (1202) 의 부분도를 예시한다. 가요성 회로 보드 (1220) 는 단일 아암을 포함할 수도 있다. 기판 (1202) 은 가요성 회로 보드 (1220) 의 좀더 상세한 관찰을 가능하게 하기 위해 부분도로 도시된다.
기판 (1202) 은 "저부 유리" 로서 지칭될 수도 있다. 일부 구현예들에서, 기판 (1202) 의 외측 직경 (1213) 은 대략 15 mm 내지 대략 60 mm 의 범위일 수도 있다. 일 구현예에서, 기판 (1202) (예컨대, 저부 유리) 은 약 35.9 mm 의 외측 직경 (1213) 을 가질 수도 있다. 일 구현예에 따르면, 기판 (1202) (예컨대, 저부 유리) 은 라운드형 또는 실질적으로 라운드형의 형상을 가질 수도 있다. 일 구현예에서, 기판 (1202) 은 라운드형 외측 주변부 (예컨대, 원형 외측 주변부) 를 가질 수도 있으며, 예를 들어, 기판 (1202) 은 기판의 원주 둘레에 연속적인 라운드형 에지 (예컨대, 원형 에지) 를 가질 수도 있다. 다른 구현예에서, 기판 (1202) 은 반원형 에지를 포함할 수도 있으며, 패싯 (예컨대, 평평한 표면) 으로 이루어지는 에지를 더 포함할 수도 있다. 일 예에서, 패싯은 가요성 회로 보드 (1220) 의 아암 (1204) 의 제 2 부분 (1205) 에 인접할 수도 있다.
기판 (1202) 은 디스플레이 영역 (1206) (또한, 활성 영역으로 지칭됨) 을 포함할 수도 있다. 디스플레이 영역 (1206) 은 라운드형일 수도 있다. 디스플레이 영역 (1206) 은 활성 (예컨대, 활성 디스플레이 영역) 인 픽셀들 (미도시) (예컨대, 광 방출 활성 픽셀 회로들) 을 포함할 수도 있다. 일 구현예에서, 디스플레이 영역 (1206) 은 직경이 약 32.9 mm 일 수도 있다 (여기서, 32.9 mm 는 약 0.3 mm 의 가요성 회로 보드 (1220) 곡률 반경을 고려하여, 디스플레이 패널의 35.9 mm 총 직경에서 2개의 1.5 mm 경계 영역 폭들을 감산함으로써, 도달될 수도 있다).
기판 (1202) 은 프릿 경계 (1209) 를 포함할 수도 있다. 프릿 경계 (1209) 는 환형의 형상을 가질 수도 있다. 일 구현예에서, 프릿 경계 (1209) 는 폭이 약 0.5 mm 일 수도 있으며, 반면 디스플레이 영역 (1206) 의 에지와 기판 (1202) 의 에지 사이의, 환형 경계 영역 (1208) 의 폭은 약 1.2 mm 일 수도 있다.
기판 (1202) 은 디스플레이 영역 (1206) 주변인 환형 경계 영역 (1208) 을 포함할 수도 있다. 환형 경계 영역 (1208) 내에, 복수의 제 1 접속 패드들 (1222) 이 있을 수도 있다. 도 12 의 예시를 혼란시키는 것을 피하기 위해 제 1 접속 패드들 (1222) 의 총 개수의 작은 퍼센티지가 도시된다. 제 1 접속 패드들 (1222) 은 디스플레이 드라이버 (1212) 를 인터페이스하기 위해 가요성 회로 보드 (1220) 상의 대응하는 제 2 접속 패드들 (1224) 에 커플링될 수도 있다.
일 예로서, 320x320 픽셀 디스플레이를 수용하도록 구성된 디스플레이 영역 (1206) 은 360 개의 상호접속부들을 가지는 디스플레이 드라이버 (1212) 를 이용할 수도 있다. 따라서, 적어도 360 개의 제 1 접속 패드들 (1222) 은 가요성 회로 보드 (1220) 의 아암 (1204) 의 제 1 부분 (1210) 의 대응하는 제 2 접속 패드들 (1224) 에 커플링하도록 환형 경계 영역 (1208) 의 부분에 배열될 수도 있다.
제 2 접속 패드들 (1224) 은 제 1 접속 패드들 (1222) 과 중첩할 수도 있다. 하나의 예시적인 구현예에 따르면, 제 1 접속 패드들 (1222) 및 제 2 접속 패드들 (1224) 은 약 0.100 mm 의 중심들 간 피치를 갖는 0.080 x 0.100 mm 패드들일 수도 있다. 일 구현예에서, 제 1 접속 패드들 (1222) 및 제 2 접속 패드들 (1224) 은 제 1 피치 P1 을 가질 수도 있다. 도 12 의 예시적인 예시에서, 제 1 접속 패드들 (1222) 및 제 2 접속 패드들 (1224) 은 정확한 축척으로 도시되지 않는다.
이하 가요성 회로 보드 (1220) 를 다시 참조하며, 여기서, 도 12 는 가요성 회로 보드 (1220) 의 제 2 접속 패드들 (1224) 에의 기판 (1202) 의 제 1 접속 패드들 (1222) 의 커플링 (예컨대, 동작가능하게 전기적으로 커플링, 본딩) 후 가요성 회로 보드 (1220) 를 도시한다. 도 12 의 예시적인 예시에서, 가요성 회로 보드 (1220) 는 본체 (1207) 및 아암 (1204) 을 포함할 수도 있으며, 여기서, 아암은 2개의 부분들, 즉, 제 1 부분 (1210) 및 제 2 부분 (1205) 을 가질 수도 있다.
제 1 부분 (1210) 은 기판 (1202) 의 복수의 제 1 접속 패드들 (1222) 의 대응하는 접속 패드들에 커플링되도록 구성된 복수의 제 2 접속 패드들 (1224) 을 포함할 수도 있다. 제 1 부분 (1210) 의 형상은 환형 경계 영역 (1208) 의 세그먼트의 형상에 대응할 수도 있다. 일부 구현예들에서, 환형 경계 영역 (1208) 의 세그먼트의 형상은 링의 반원형 세그먼트에 대응할 수도 있다. 일부 구현예들에서, 제 1 부분의 외측 직경은 기판 (1202) 의 외측 직경 (1213) 보다 작거나 또는 동일할 수도 있다. 일부 구현예들에서, 방사상 방향에서의 제 1 부분 (1210) 의 폭은 방사상 방향에서의 환형 경계 영역 (1208) 의 폭에 대응할 수도 있다. 일부 구현예들에서, 방사상 방향에서의 제 1 부분 (1210) 의 폭은 방사상 방향에서의 환형 경계 영역 (1208) 의 폭보다 작거나 또는 동일한 것에 의해 방사상 방향에서의 환형 경계 영역 (1208) 의 폭에 대응할 수도 있다. 일부 양태들에서, 디스플레이 영역 (1206) 의 에지에 근접하는 제 1 부분 (1210) 의 에지는 디스플레이 영역 (1206) 의 에지로 연장될 수 있다. 예를 들어, 제조 허용오차들을 고려하기 위해, 도 12 에 나타낸 바와 같이, 디스플레이 영역 (1206) 의 에지와 제 1 부분 (1210) 의 에지 사이에 간극이 남을 수도 있다.
일 양태에서, 디스플레이 영역 (1206) 의 에지에 근접하는 제 1 부분 (1210) 의 에지는 프릿 경계 (1209) 로 연장될 (예컨대, 침범할) 수도 있다. 일 구현예에서, 아암 (1204) 의 제 1 부분 (1210) 의 에지를 디스플레이 영역 (1206) 의 에지 측으로, 그리고 예를 들어, 프릿 경계 (1209) 로 연장시키는 것은, 이들이 제 2 접속 패드들 (1224) 과 아암 (1204) 의 제 2 부분 (1205) 사이에서 연장되기 때문에, 복수의 전송 라인들 (1226) 을 라우팅하는데 이용가능한 공간을 증가시킬 수도 있다.
도 12 의 예시적인 예시에서, 예시를 혼란시키는 것을 피하기 위해 복수의 전송 라인들 (1226) 의 총 개수의 작은 퍼센티지가 도시된다. 도 12 의 예시적인 예시에서, 복수의 전송 라인들 (1226) 은 정확한 척도로 도시되지 않는다. 일 구현예에서, 아암 (1204) 의 제 2 부분 (1205) 에서의 복수의 전송 라인들 (1226) 의 중심들 간 피치는 제 2 피치 P2 로서 지칭될 수도 있다.
본원에서 설명하는 양태들에서, P1 은 P2 보다 더 클 수도 있다. 다시 말해서, 아암 (1204) 의 제 1 부분 (1210) 에서의 제 2 접속 패드들 (1224) 의 패드들 간 간격은 아암의 제 2 부분 (1205) 에서의 대응하는 복수의 전송 라인들 (1226) 사이의 라인들 간 간격보다 더 클 (예컨대, 더 넓을) 수도 있다.
따라서, 가요성 회로 보드 (1220) 의 아암 (1204) 의 제 1 부분 (1210) 에 대응하는, 기판 (1202) 의 제 1 영역은 기판 (1202) 의 제 1 접속 패드들 (1222) 을 수용하도록 구성될 수 있다. 기판 (1202) 의 제 1 접속 패드들 (1222) 은 가요성 회로 보드 (1220) 의 제 2 접속 패드들 (1224) 에 커플링될 (예컨대, 결합될) 수도 있다. 일 구현예에서, 기판 (1202) 의 제 1 영역은 환형 경계 영역 (1208) 의 세그먼트일 수도 있다. 일 구현예에서, 환형 경계 영역 (1208) 의 세그먼트는 비분할된 (예컨대, 연속적이고 끊어지지 않은) 세그먼트일 수도 있다.
아암 (1204) 의 제 2 부분 (1205) 은 제 2 접속 패드들 (1224) 로부터 연장된 (예컨대, 나오는) 복수의 전송 라인들 (1226) (예컨대, 제어 라인들, 디스플레이 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들) 을 수용하도록 구성될 수 있다. 복수의 전송 라인들 (1226) 은 디스플레이 드라이버 (1212) 를 복수의 제 2 접속 패드들 (1224) 에 커플링할 수도 있다. 복수의 전송 라인들 (1226) 은 아암 (1204) 의 제 1 부분 (1210) 상에서 및/또는 아암 (1204) 의 제 1 부분 (1210) 에서 아암 (1204) 의 제 2 부분 (1205) 으로 라우팅될 수도 있으며, 아암 (1204) 의 제 2 부분 (1205) 상의 및/또는 그 내의 영역을 점유할 수도 있다. 일 양태에서, 아암 (1204) 의 제 1 부분 (1210) 의 아크 길이 (1211) 는 아암 (1204) 의 제 2 부분 (1205) 의 아크 길이 (1203) 보다 더 클 수도 있다. 본원에서 사용될 때, 아크 길이는 예를 들어, 기판 (1202) 의 원주에서 측정될 때, 아암 (1204) 의 부분 (예컨대, 제 1 부분 (1210), 제 2 부분 (1205)) 의 반대 단부들에서 종점들을 가지는 아크의 길이일 수도 있다. 일 양태에서, 아암 (1204) 의 제 1 부분 (1210) 의 아크 길이 (1211) 는 아암 (1204) 의 제 2 부분 (1205) 의 폭보다 더 클 수도 있다. 일부 구현예들에서, 제 2 부분 (1205) 은 대략 1 mm 내지 대략 12 mm 의 범위인 폭을 가질 수도 있다; 일부 구현예들에서, 제 2 부분 (1205) 은 대략 5 mm 의 폭을 가질 수도 있다.
아암 (1204) 의 제 2 부분 (1205) 은 기판 (1202) 둘레를 감싸도록 구성될 수 있다. 아암 (1204) 의 제 2 부분 (1205) 은 예를 들어, 기판 (1202) 의 에지에 평행한 폴드 라인을 따라서, 기판 (1202) 둘레를 감쌀 수 있다. 기판 (1202) 의 외측 주변부가 패싯 (1215) 에 인접된 곡선 세그먼트를 포함하는 양태에서, 폴드 라인은 기판 (1202) 의 패싯 (1215) 에 인접할 수도 있다. 제 2 부분 (1205) 은 최소 곡률 반경을 가질 수도 있다. 최소 곡률 반경은 제 2 부분 (1205) 을 제조하는데 사용되는 재료의 두께 (예컨대, 가요성 회로 보드 (1220) 를 제조하는데 사용되는 재료), 제 2 부분 (1205) 에서의 전송 라인들을 제조하는데 사용되는 도전 재료 (예컨대, 금속) 의 두께 및 유형들, 등을 포함한, 인자들에 의존할 수도 있다. 일부 구현예들에서, 최소 곡률 반경은 대략 0.1 mm 내지 대략 0.6 mm 의 범위일 수도 있다. 일부 구현예들에서, 최소 곡률 반경은 대략 0.3 mm 내지 대략 0.4 mm 일 수도 있다.
일 양태에서, 예를 들어, 아암 (1204) 의 제 1 부분 (1210) 에서의 대응하는 제 2 접속 패드들 (1224) 의 중심들 간 피치 (예컨대, P1) 미만인 중심들 간 피치 (예컨대, P2) 를 갖는 전송 라인들을 구현함으로써, 아암 (1204) 의 제 1 부분 (1210) 보다 상대적으로 더 좁을 수도 있는 아암 (1204) 의 제 2 부분 (1205) 에 복수의 전송 라인들 (1226) 이 수용될 수 있다. 일 양태에서, 예를 들어, 아암 (1204) 의 제 2 부분 (1205) 상의 및/또는 내의 복수의 전송 라인들 (1226) 의 밀도를 증가시키기 위해, 다수의 층들을 가지는 가요성 회로 보드 (1220) 를 구현함으로써, 아암 (1204) 의 상대적으로 더 좁은 제 2 부분 (1205) 에 복수의 전송 라인들 (1226) 이 수용될 수 있다. 일 양태에서, 예를 들어, 아암 (1204) 의 제 1 부분 (1210) 에서의 대응하는 제 2 접속 패드들 (1224) 의 중심들 간 피치 (예컨대, P1) 미만인 중심들 간 피치 (예컨대, P2) 를 가지는 전송 라인들을 구현함으로써, 그리고, 아암 (1204) 의 제 2 부분 (1205) 상의 및/또는 내부의 복수의 전송 라인들 (1226) 의 밀도를 증가시키기 위해 다수의 층들을 가지는 가요성 회로 보드 (1220) 를 구현함으로써, 아암 (1204) 의 상대적으로 더 좁은 제 2 부분 (1205) 에 복수의 전송 라인들 (1226) 이 수용될 수 있다.
일 구현예에 따르면, 기판 (1202) 은 라운드형 외측 주변부를 포함할 수도 있으며, 가요성 회로 보드 (1220) 의 아암 (1204) 의 제 2 부분 (1205) 에 인접한 영역에 라운드형 에지를 제공할 수도 있다. 다른 구현예에 따르면, 기판 (1202) 은 외측 주변부를 포함할 수도 있으며, 여기서, 외측 주변부는 패싯 (1215) (예컨대, 편평한 세그먼트) 에 인접된 곡선 세그먼트를 포함하며, 패싯 (1215) 은 가요성 회로 보드 (1220) 의 아암 (1204) 의 제 2 부분 (1205) 에 인접할 수도 있다. 제 2 부분 (1205) 은 패싯 (1215) 에 인접한 기판 (1202) 의 에지 둘레를 감싸도록 구성될 수도 있다.
예시적인 전자 디바이스
도 13a 는 본원에서 설명되는 도 3 내지 도 12 의 기판들 중 임의의 기판을 포함할 수도 있는 전자 디바이스 (1300) (예컨대, 디바이스) 의 일 구현예의 상부측 평면도를 예시한다. 도 13b 는 도 13a 에서의 라인 13B-13B 를 따라서 취한 단면도를 예시한다. 전자 디바이스 (1300) 는 착용식 디바이스일 수도 있다. 일 양태에서, 전자 디바이스 (1300) 는 스마트시계로서 지칭될 수도 있는 손목시계형 착용식 디바이스일 수도 있다.
전자 디바이스 (1300) 는 하우징 (1305) 을 포함한다. 하우징 (1305) 은 내측 벽 (1340) 및 외측 벽 (1342) 을 갖는 리세스 (1304) 를 가질 수도 있다. 전자 디바이스 (1300) 는 베젤 (1328) 을 포함할 수도 있다. 하우징 (1305) 은 사용자가 하우징 (1305) 내에 배치된 기판 (1302) 의 디스플레이 영역 (1306) 을 볼 수도 있는 개구 (1338) 를, 하우징 (1305) 의 상부측에 또는 베젤 (1328) 에 가질 수도 있다. 기판 (1302) 은 디스플레이 패널의 컴포넌트로서 포함될 수도 있다. 디스플레이 패널은 예를 들어, 기판 (1302) 및 커버 유리 또는 필름 (1330) 을 포함할 수도 있다.
일부 구현예들에서, 하우징 (1305) 은 라운드형 (예컨대, 원형의 하우징) 일 수도 있다. 일부 구현예들에서, 내측 벽 (1340) 은 라운드형 (예컨대, 원형의 내측 벽) 일 수도 있으며, 외측 벽 (1342) 은 라운드형 (예컨대, 원형의 외측 벽) 일 수도 있다. 일부 구현예들에서, 하우징 (1305) 의 내측 벽 (1340) 및/또는 외측 벽 (1342) 은 라운드형 및 비-라운드형 세그먼트들을 포함할 수도 있다. 기판 (1302) 은 리세스 (1304) 내에 배치될 수도 있다.
디스플레이 영역 (1306) 은 기판 (1302) 상에 제조될 수도 있다. 도 13 의 예시적인 양태에서, 디스플레이 영역 (1306) 은 라운드형일 수도 있다. 디스플레이 영역 (1306) 은 기판 (1302) 내에 중심에 위치될 수도 있다. 디스플레이 영역 (1306) 은 (크로스-해칭된 패턴으로 도시된) 디스플레이 영역에 걸쳐서 분포된 픽셀들 (예컨대, 광 방출 활성 픽셀 회로들) 의 로우들 및 칼럼들을 포함할 수도 있다. 즉, 픽셀들은 활성 디스플레이 영역이 되도록 구성될 수도 있다. 기판 (1302) 의 경계 영역 (1308) 은 하우징 (1305) 의 에지 또는 베젤 (1328) 아래에 숨겨질 수도 있다. 디스플레이 영역 (1306) 에서의 픽셀들 및 경계 영역 (1308) 에서의 주변 회로들에 커플링된 전송 라인들 (예컨대, 제어 라인들, 디스플레이 드라이버 라인들, 전력 라인들, 및/또는 접지 라인들) 상의 신호들은 경계 영역 (1308) 에서의 접속 패드들 사이에서 디스플레이 드라이버 (예컨대, 칩, ASIC) 에 커플링될 수도 있다. 일 양태에서, 신호들은 다중-아암 가요성 회로 보드 (예컨대, 가요성 기판 회로 보드, 가요성 리본 회로 보드, 가요성 필름 회로 보드) 를 통해서, 기판의 전면측 (예컨대, 상부측) 으로부터 기판의 후면에 인접한 디스플레이 드라이버에 커플링될 수도 있다. 다른 양태에서, 신호들은 기판의 전면측 (예컨대, 상부측) 과 후면 사이에, 단일-아암 가요성 회로 보드를 통해서 커플링될 수도 있으며, 여기서, 기판 (1302) 의 경계 영역 (1308) 에서의 접속 패드들의 중심들 간 피치는 기판 (1302) 둘레를 감싸는 단일-아암 가요성 회로 보드의 부분에서의 전송 라인들의 중심들 간 피치보다 더 크다. 디스플레이 드라이버는 기판 (1302) 의 후면에 인접한 가요성 회로 보드에 탑재될 수도 있다. 디스플레이 영역 (1306) 의 모두는 하우징 (1305) 의 상부측으로부터 시인가능할 수도 있다. 시계 크리스탈 (1332) 은 예를 들어, 커버 유리 또는 필름 (1330) 에 인접한, 하우징 (1305) 에서의 개구 (1338) 를 채울 수도 있다.
손목 스트랩 (1334) 은 하우징 (1305) 에 커플링될 수도 있다. 손목 스트랩 (1334) 은 예를 들어, 손목 스트랩 부착 지점들 (1336) 에 의해, 하우징 (1305) 에 커플링될 수도 있다. 손목 스트랩 (1334) 및 손목 스트랩 부착 지점들 (1336) 은 당업자들이 주지하고 있는 바와 같이, 임의의 형상을 취할 수도 있다.
단어 "예시적인" 은 "일 예, 사례, 또는 예시로서 기능하는 것" 을 의미하도록 본원에서 사용된다. 본원에서 "예시적인" 으로 설명하는 임의의 구현예 또는 양태는 본 개시물의 다른 양태들에 보다 바람직하거나 또는 유리한 것으로 반드시 해석되지는 않는다. 이와 유사하게, 용어 "양태들" 은 본 개시물의 모든 양태들이 설명하는 동작의 특성, 이점 또는 모드를 포함하도록 요구하지 않는다. 용어 "커플링된" 은 2개의 오브젝트들 사이의 직접 또는 간접 커플링을 본원에서 지칭하기 위해 사용된다. 예를 들어, 오브젝트 A 가 오브젝트 B 와 물리적으로 접촉하고, 그리고 오브젝트 B 가 오브젝트 C 와 접촉하면, 오브젝트들 A 및 C 는 그들이 서로 직접 물리적으로 접촉하지 않더라도, 서로 커플링된 것으로 여전히 간주될 수도 있다.
또한, 본원에 포함된 다양한 개시물들이 플로우차트, 흐름도, 구조 다이어그램 또는 블록도로 도시된 프로세스로서 설명될 수도 있다는 점에 유의한다. 플로우차트가 동작들을 순차적인 프로세스로서 설명할 수도 있지만, 동작들 중 많은 것들이 병렬로 또는 병행으로 수행될 수 있다. 게다가, 동작들의 순서는 재-배열될 수도 있다. 프로세스는 그의 동작들이 완료되면 종료된다.
본원에서 설명되는 개시물의 다양한 특징들은 본 개시물의 범위로부터 일탈함이 없이 상이한 시스템들에서 구현될 수 있다. 본 개시물의 전술한 양태들은 단지 예들이며 본 개시물을 한정하는 것으로 간주되지 않는다는 점에 유의해야 한다. 본 본 개시물의 양태들의 설명은 예시적인 것으로, 청구항들의 범위를 한정하지 않는 것으로 의도된다. 이와 같이, 본 교시들이 다른 유형들의 장치들에 용이하게 적용될 수 있으며 많은 대안들, 변경들, 및 변형예들은 당업자들에게 명백할 것이다.

Claims (30)

  1. 디바이스로서,
    복수의 패싯들에 인접한 곡선 세그먼트를 포함하는 주변부로서, 상기 복수의 패싯들의 각각의 인접한 쌍은 둔각으로 인접하는, 상기 주변부,
    기판의 표면 상의 픽셀들을 포함하는 디스플레이 영역,
    상기 디스플레이 영역을 둘러싸는 경계 영역, 및
    상기 경계 영역에서 상기 픽셀들에 커플링되고, 제 1 접속 패드들의 그룹들로 분할된 복수의 제 1 접속 패드들로서, 상기 제 1 접속 패드들의 그룹들의 각각은 상기 복수의 패싯들 중 대응하는 패싯에 인접한, 상기 복수의 제 1 접속 패드들
    을 포함하는, 기판; 및
    상기 복수의 패싯들에 대응하는 복수의 아암들을 가지는 가요성 회로 보드로서, 상기 복수의 아암들의 각각은 상기 제 1 접속 패드들의 그룹들 중 대응하는 그룹에 커플링되는, 상기 가요성 회로 보드를 포함하는, 디바이스.
  2. 제 1 항에 있어서,
    상기 곡선 세그먼트는 반원형인, 디바이스.
  3. 제 1 항에 있어서,
    상기 디스플레이 영역은 라운드형인, 디바이스.
  4. 제 1 항에 있어서,
    상기 경계 영역은 환형인, 디바이스.
  5. 제 1 항에 있어서,
    상기 경계 영역은 폭을 가지며, 주어진 직경 기판 및 주어진 양의 제 1 접속 패드들에 대해, 상기 경계 영역의 폭은 상기 제 1 접속 패드들의 그룹들의 각각에서의 제 1 접속 패드들의 수를 감소시키기 위해 패싯들을 상기 복수의 패싯들에 부가함으로써 감소되는, 디바이스.
  6. 제 1 항에 있어서,
    상기 가요성 회로 보드에 동작가능하게 커플링된 디스플레이 드라이버를 더 포함하며,
    상기 복수의 패싯들에 인접한 상기 제 1 접속 패드들의 그룹들은 상기 가요성 회로 보드의 상기 복수의 아암들을 통해서 상기 디스플레이 드라이버에 커플링되는, 디바이스.
  7. 제 6 항에 있어서,
    상기 가요성 회로 보드는 오직 하나의 디스플레이 드라이버를 포함하는, 디바이스.
  8. 제 1 항에 있어서,
    상기 복수의 아암들의 각각의 아암은, 각각의 아암의 복수의 제 2 접속 패드들이 상기 기판의 대응하는 제 1 접속 패드들에 커플링되기 전에, 각각의 아암을 상기 기판의 상기 주변부 둘레에 감싸고 상기 가요성 회로 보드를 상기 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯의 에지에 평행한 오직 하나의 폴드를 포함하는, 디바이스.
  9. 제 1 항에 있어서,
    상기 복수의 아암들의 아암은, 상기 복수의 아암들의 각각의 아암의 복수의 제 2 접속 패드들이 상기 기판 상의 대응하는 제 1 접속 패드들에 커플링된 후, 상기 아암을 상기 기판의 상기 주변부 둘레에 감싸고 상기 가요성 회로 보드를 상기 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯의 에지에 평행한 하나의 폴드 및 복수의 비-평행 폴드들을 포함하는, 디바이스.
  10. 제 1 항에 있어서,
    상기 디바이스는 착용식 디바이스 및 손목시계형 착용식 디바이스 중 적어도 하나를 포함하는 그룹에서 선택된 전자 디바이스에 통합되는, 디바이스.
  11. 디바이스로서,
    복수의 패싯들에 인접한 곡선 세그먼트를 포함하는 주변부로서, 상기 복수의 패싯들의 각각의 인접한 쌍은 둔각으로 인접하는, 상기 주변부,
    기판의 표면 상의 픽셀들을 포함하는 디스플레이 영역,
    상기 디스플레이 영역을 둘러싸는 경계 영역, 및
    상기 경계 영역에서 상기 픽셀들에 커플링되고, 제 1 접속 패드들의 그룹들로 분할되는 복수의 제 1 접속 패드들로서, 상기 제 1 접속 패드들의 그룹들의 각각은 상기 복수의 패싯들 중 대응하는 패싯에 인접한, 상기 복수의 제 1 접속 패드들
    을 포함하는, 기판; 및
    상기 복수의 제 1 접속 패드들에 커플링하는 수단을 포함하는, 디바이스.
  12. 제 11 항에 있어서,
    상기 디스플레이 영역은 라운드형인, 디바이스.
  13. 제 11 항에 있어서,
    상기 경계 영역은 환형인, 디바이스.
  14. 제 11 항에 있어서,
    상기 복수의 제 1 접속 패드들에 커플링하는 수단은 상기 복수의 패싯들에 대응하는 복수의 아암들을 가지는 가요성 회로 보드를 포함하며,
    상기 복수의 아암들의 각각은 상기 제 1 접속 패드들의 그룹들 중 대응하는 그룹에 커플링되는, 디바이스.
  15. 제 14 항에 있어서,
    상기 복수의 아암들의 각각의 아암은, 각각의 아암의 복수의 제 2 접속 패드들이 상기 기판의 대응하는 제 1 접속 패드들에 커플링되기 전에, 각각의 아암을 상기 기판의 상기 주변부 둘레에 감싸고 상기 가요성 회로 보드를 상기 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯의 에지에 평행한 오직 하나의 폴드를 포함하는, 디바이스.
  16. 제 14 항에 있어서,
    상기 복수의 아암들의 아암은, 상기 복수의 아암들의 각각의 아암의 복수의 제 2 접속 패드들이 상기 기판 상의 대응하는 제 1 접속 패드들에 커플링된 후, 상기 아암을 상기 기판의 상기 주변부 둘레에 감싸고 상기 가요성 회로 보드를 상기 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯의 에지에 평행한 하나의 폴드 및 복수의 비-평행 폴드들을 포함하는, 디바이스.
  17. 디바이스로서,
    제 1 표면, 대향하는 제 2 표면, 및 기판의 주변부에서의 에지로서, 상기 에지는 N 개의 패싯들에 인접하는 곡선 세그먼트를 포함하며, 상기 N 개의 패싯들의 인접한 쌍들은 둔각으로 인접하며, 상기 N 은 2 이상인, 상기 제 1 표면, 상기 대향하는 제 2 표면, 및 상기 기판의 주변부에서의 에지,
    상기 기판의 디스플레이 영역 내 복수의 픽셀들, 및
    상기 디스플레이 영역 주변의 경계 영역 내에서 상기 복수의 픽셀들에 커플링된 접속 패드들의 N 개의 그룹들로서, 상기 접속 패드들의 N 개의 그룹들의 각각은 상기 N 개의 패싯들 중 대응하는 패싯에 인접한, 상기 접속 패드들의 N 개의 그룹들
    을 포함하는, 기판; 및
    N 개의 아암들로 구성된 가요성 회로 보드로서, 상기 N 개의 아암들의 각각은 상기 접속 패드들의 N 개의 그룹들 중 대응하는 하나에 커플링되는, 상기 가요성 회로 보드를 포함하는, 디바이스.
  18. 제 17 항에 있어서,
    상기 곡선 세그먼트는 반원형인, 디바이스.
  19. 제 17 항에 있어서,
    상기 디스플레이 영역은 라운드형인, 디바이스.
  20. 제 17 항에 있어서,
    상기 경계 영역은 환형인, 디바이스.
  21. 제 17 항에 있어서,
    상기 경계 영역은 폭을 가지며, 제 1 직경 기판에 대해, 상기 경계 영역의 폭은 N 의 값을 증가시킴으로써 감소되는, 디바이스.
  22. 제 17 항에 있어서,
    디스플레이 드라이버를 더 포함하며,
    상기 접속 패드들의 N 개의 그룹들의 각각은 상기 가요성 회로 보드의 상기 N 개의 아암들을 통해서 상기 디스플레이 드라이버에 커플링되는, 디바이스.
  23. 제 17 항에 있어서,
    상기 N 개의 아암들의 각각은, 상기 N 개의 아암들이 상기 접속 패드들의 N 개의 그룹들에 커플링되기 전에, 상기 N 개의 아암들을 상기 기판의 상기 에지 둘레에 감싸고 상기 가요성 회로 보드를 상기 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯에 평행한 오직 하나의 폴드를 포함하는, 디바이스.
  24. 제 17 항에 있어서,
    상기 N 개의 아암들의 각각은, 상기 N 개의 아암들이 상기 접속 패드들의 N 개의 그룹들에 커플링된 후, 상기 N 개의 아암들을 상기 기판의 상기 에지 둘레에 감싸고 상기 가요성 회로 보드를 상기 기판의 후면에 인접하게 위치시키는 것을 용이하게 하기 위해, 대응하는 패싯에 평행한 하나의 폴드 및 복수의 비-평행 폴드들을 포함하는, 디바이스.
  25. 디바이스로서,
    외측 주변부를 가지는 기판;
    디스플레이 영역 내, 상기 기판의 제 1 면 상의 복수의 픽셀들;
    상기 디스플레이 영역 주변에 그리고 상기 외측 주변부에 인접한 환형 경계 영역 내, 상기 기판의 상기 제 1 면 상의 복수의 제 1 접속 패드들로서, 상기 복수의 픽셀들은 상기 복수의 제 1 접속 패드들에 커플링되는, 상기 복수의 제 1 접속 패드들; 및
    가요성 회로 보드를 포함하며,
    상기 가요성 회로 보드는,
    상기 복수의 제 1 접속 패드들의 대응하는 접속 패드들에 커플링되도록 구성된 복수의 제 2 접속 패드들을 포함하는 제 1 부분으로서, 상기 제 1 부분은 상기 환형 경계 영역의 세그먼트에 대응하는 형상을 가지는, 상기 제 1 부분, 및
    상기 제 2 접속 패드들로부터 연장하는 복수의 전송 라인들을 수용하도록 구성된 제 2 부분으로서, 상기 복수의 전송 라인들은 상기 제 1 부분 상에서 및/또는 상기 제 1 부분에서 상기 제 2 부분으로 라우팅되고, 상기 제 2 부분 상의 및/또는 상기 제 2 부분 내의 영역을 점유하며, 그리고 상기 제 1 부분의 아크 길이는 상기 제 2 부분의 아크 길이보다 더 큰, 상기 제 2 부분
    을 포함하며,
    상기 제 1 부분에서의 상기 복수의 제 2 접속 패드들의 중심들 간 피치는 상기 제 2 부분 상의 및/또는 상기 제 2 부분 내의 영역에서의 상기 복수의 전송 라인들의 중심들 간 피치보다 더 큰, 디바이스.
  26. 제 25 항에 있어서,
    상기 외측 주변부는 라운드형인, 디바이스.
  27. 제 25 항에 있어서,
    상기 외측 주변부는 패싯에 인접하는 곡선 세그먼트를 포함하며, 상기 제 2 부분은 상기 패싯에 인접한 상기 기판의 에지 둘레를 감싸도록 구성되는, 디바이스.
  28. 제 25 항에 있어서,
    상기 디스플레이 영역은 라운드형인, 디바이스.
  29. 제 25 항에 있어서,
    상기 디스플레이 영역의 에지에 근접하는 상기 제 1 부분의 에지는 상기 디스플레이 영역의 상기 에지로 연장되는, 디바이스.
  30. 제 25 항에 있어서,
    상기 디스플레이 영역의 에지에 근접하는 상기 제 1 부분의 에지는 상기 기판의 프릿 경계로 연장하는, 디바이스.
KR1020187016430A 2015-12-15 2016-12-12 최소 경계들을 갖는 디스플레이 패널 KR20180091839A (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201562267726P 2015-12-15 2015-12-15
US62/267,726 2015-12-15
US15/154,774 2016-05-13
US15/154,774 US10162311B2 (en) 2015-12-15 2016-05-13 Display panel with minimum borders
PCT/US2016/066217 WO2017106109A2 (en) 2015-12-15 2016-12-12 Display panel with minimum borders

Publications (1)

Publication Number Publication Date
KR20180091839A true KR20180091839A (ko) 2018-08-16

Family

ID=59019704

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020187016430A KR20180091839A (ko) 2015-12-15 2016-12-12 최소 경계들을 갖는 디스플레이 패널

Country Status (8)

Country Link
US (1) US10162311B2 (ko)
EP (1) EP3391134B1 (ko)
JP (1) JP6538982B2 (ko)
KR (1) KR20180091839A (ko)
CN (1) CN108369360B (ko)
AU (1) AU2016371623A1 (ko)
BR (1) BR112018011942B1 (ko)
WO (1) WO2017106109A2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11232733B2 (en) 2019-06-04 2022-01-25 Samsung Display Co., Ltd. Display apparatus and method of driving display panel using the same

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10261370B2 (en) * 2011-10-05 2019-04-16 Apple Inc. Displays with minimized border regions having an apertured TFT layer for signal conductors
GB2552090B (en) 2017-06-29 2021-06-16 Inodyn Newmedia Gmbh Front-facing camera and maximized display screen of a mobile device
KR102631839B1 (ko) * 2016-09-07 2024-01-31 삼성디스플레이 주식회사 표시 장치
KR102638982B1 (ko) * 2016-11-25 2024-02-23 삼성디스플레이 주식회사 표시 장치
KR20180098466A (ko) * 2017-02-25 2018-09-04 삼성전자주식회사 코너가 둥근 디스플레이를 구비한 전자 장치
US10930709B2 (en) 2017-10-03 2021-02-23 Lockheed Martin Corporation Stacked transparent pixel structures for image sensors
CN107808863B (zh) * 2017-10-31 2020-04-21 上海天马微电子有限公司 阵列基板及显示面板
US11616941B2 (en) 2018-02-07 2023-03-28 Lockheed Martin Corporation Direct camera-to-display system
US10129984B1 (en) * 2018-02-07 2018-11-13 Lockheed Martin Corporation Three-dimensional electronics distribution by geodesic faceting
US10951883B2 (en) * 2018-02-07 2021-03-16 Lockheed Martin Corporation Distributed multi-screen array for high density display
US10652529B2 (en) 2018-02-07 2020-05-12 Lockheed Martin Corporation In-layer Signal processing
CN108447390B (zh) * 2018-02-27 2020-07-03 上海天马微电子有限公司 环形显示模组和显示装置
JP6995443B2 (ja) * 2018-03-19 2022-01-14 三菱電機株式会社 表示装置
CN108470754B (zh) * 2018-03-30 2020-06-09 京东方科技集团股份有限公司 一种显示装置及其制作方法
CN110875361A (zh) 2018-08-31 2020-03-10 京东方科技集团股份有限公司 显示基板及显示装置
CN109375436B (zh) * 2018-10-31 2020-09-08 武汉华星光电半导体显示技术有限公司 显示装置
EP3650958B1 (fr) 2018-11-06 2021-08-11 The Swatch Group Research and Development Ltd Objet muni d'un dispositif d'affichage electrooptique
CN109686757B (zh) * 2018-12-04 2020-08-04 武汉华星光电半导体显示技术有限公司 柔性基板及采用该柔性基板的显示面板
CN110265445B (zh) * 2019-06-21 2021-09-21 京东方科技集团股份有限公司 显示装置及电子器件
WO2021126596A1 (en) * 2019-12-19 2021-06-24 Google Llc Reducing electronic display bezel size
CN110928080B (zh) * 2019-12-20 2022-07-01 武汉天马微电子有限公司 显示装置及其制作方法
CN111489648B (zh) * 2020-05-08 2022-02-11 友达光电(昆山)有限公司 显示面板、显示装置及其制作方法
CN111650788B (zh) * 2020-07-27 2023-01-31 上海天马微电子有限公司 异形显示面板及异形显示装置
WO2022260652A1 (en) * 2021-06-08 2022-12-15 Google Llc Touch-sensitive bezel region of an oled display for wearables
JP7569274B2 (ja) * 2021-06-22 2024-10-17 株式会社ジャパンディスプレイ 液晶表示装置
US11782483B2 (en) 2021-08-25 2023-10-10 Google Llc Uniformly narrow display bezels in portable electronic devices
US12008836B2 (en) 2023-05-04 2024-06-11 Google Llc Spatially and temporally dynamic illumination for fingerprint authentication

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005182339A (ja) * 2003-12-18 2005-07-07 Kawaguchiko Seimitsu Co Ltd タッチパネル及びそれを備えた画面入力型表示装置
JP2008224759A (ja) 2007-03-08 2008-09-25 Seiko Epson Corp アクティブマトリクス回路基板及び表示装置
JP2009092981A (ja) * 2007-10-10 2009-04-30 Epson Imaging Devices Corp 表示パネル
JP5154249B2 (ja) * 2008-01-31 2013-02-27 株式会社ジャパンディスプレイウェスト 表示装置
KR101535929B1 (ko) * 2008-12-02 2015-07-10 삼성디스플레이 주식회사 표시기판, 이를 갖는 표시패널 및 이를 갖는 표시장치
US8716932B2 (en) 2011-02-28 2014-05-06 Apple Inc. Displays with minimized borders
US10261370B2 (en) 2011-10-05 2019-04-16 Apple Inc. Displays with minimized border regions having an apertured TFT layer for signal conductors
US8994827B2 (en) * 2012-11-20 2015-03-31 Samsung Electronics Co., Ltd Wearable electronic device
US10551928B2 (en) 2012-11-20 2020-02-04 Samsung Electronics Company, Ltd. GUI transitions on wearable electronic device
US9209207B2 (en) 2013-04-09 2015-12-08 Apple Inc. Flexible display with bent edge regions
KR102114319B1 (ko) 2014-01-22 2020-05-25 삼성디스플레이 주식회사 디스플레이 장치
JP6685084B2 (ja) * 2014-05-09 2020-04-22 群創光電股▲ふん▼有限公司Innolux Corporation 表示パネル及びその切断方法
US9331417B2 (en) 2014-05-20 2016-05-03 Apple Inc. Electronic devices with housing port shutters
JP5870412B2 (ja) * 2014-07-14 2016-03-01 Nltテクノロジー株式会社 表示装置
JP6130613B2 (ja) 2015-03-10 2017-05-17 シャープ株式会社 表示装置
US10001664B2 (en) 2015-03-10 2018-06-19 Sharp Kabushiki Kaisha Display device
US10067583B2 (en) * 2015-03-31 2018-09-04 Sony Corporation Virtual borderless display
US9547208B2 (en) * 2015-04-27 2017-01-17 Sony Corporation Divided backlight configuration of a display
US20180286316A1 (en) 2015-09-11 2018-10-04 Sharp Kabushiki Kaisha Display device and circuit member
CN105044960A (zh) * 2015-09-15 2015-11-11 京东方科技集团股份有限公司 显示用基板及可穿戴设备

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11232733B2 (en) 2019-06-04 2022-01-25 Samsung Display Co., Ltd. Display apparatus and method of driving display panel using the same

Also Published As

Publication number Publication date
BR112018011942A2 (pt) 2018-11-27
AU2016371623A1 (en) 2018-05-31
WO2017106109A2 (en) 2017-06-22
CN108369360B (zh) 2021-10-29
JP2019506628A (ja) 2019-03-07
BR112018011942B1 (pt) 2022-10-11
US10162311B2 (en) 2018-12-25
US20170168463A1 (en) 2017-06-15
CN108369360A (zh) 2018-08-03
JP6538982B2 (ja) 2019-07-03
WO2017106109A3 (en) 2017-11-09
EP3391134A2 (en) 2018-10-24
EP3391134B1 (en) 2023-07-05

Similar Documents

Publication Publication Date Title
KR20180091839A (ko) 최소 경계들을 갖는 디스플레이 패널
US11610520B2 (en) Foldable display apparatus
TWI585629B (zh) 觸控顯示裝置與手持式電子裝置
TWI489336B (zh) 觸控面板及其觸控顯示模組
US20110291987A1 (en) Touch-sensitive device
US20130222314A1 (en) Touch-sensitive device and touch-sensitive display device
US11573651B2 (en) Input sensing unit and electronic device including the same
US10304922B2 (en) Array substrate and wearable device
EP3151224A1 (en) Circular display device and manufacturing method therefor
CN110908532A (zh) 触摸传感器及包括该触摸传感器的图像显示设备
US11847273B2 (en) Electronic panel and display device including the same
US9703134B2 (en) Liquid crystal display device equipped with built-in touch panel having a narrow flexible wiring substrate
CN112639702A (zh) 触摸传感器以及包括该触摸传感器的图像显示设备
US20170060092A1 (en) Smart watch and method of replacing components of the same
US10716215B2 (en) Display device
TW202101083A (zh) 窄化邊界的顯示器
WO2022260652A1 (en) Touch-sensitive bezel region of an oled display for wearables
US11545079B2 (en) Display device and manufacturing method of the same
US20240298506A1 (en) Display device
US11112637B2 (en) Liquid crystal display device
EP2746902A1 (en) Touch-sensitive device and touch-sensitive display device
CN113031808A (zh) 触摸传感器和包括该触摸传感器的窗口堆叠结构及图像显示装置
KR20150137734A (ko) 원형 표시장치 및 그 제조방법
CN103838432A (zh) 触控面板以及触控显示装置

Legal Events

Date Code Title Description
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment