KR20170050620A - 데이터 인터페이스 장치 및 그 구동 방법 - Google Patents

데이터 인터페이스 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR20170050620A
KR20170050620A KR1020150152392A KR20150152392A KR20170050620A KR 20170050620 A KR20170050620 A KR 20170050620A KR 1020150152392 A KR1020150152392 A KR 1020150152392A KR 20150152392 A KR20150152392 A KR 20150152392A KR 20170050620 A KR20170050620 A KR 20170050620A
Authority
KR
South Korea
Prior art keywords
data
eeprom
signal
timing controller
write
Prior art date
Application number
KR1020150152392A
Other languages
English (en)
Other versions
KR102396461B1 (ko
Inventor
김민기
김진성
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150152392A priority Critical patent/KR102396461B1/ko
Publication of KR20170050620A publication Critical patent/KR20170050620A/ko
Application granted granted Critical
Publication of KR102396461B1 publication Critical patent/KR102396461B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 EPI 인터페이스 방식을 이용한 타이밍 컨트롤러에서 소스 드라이버 IC의 신호 인식 상태를 타이밍 컨트롤러로 알려주기 위한 락 신호를 이용하여 EEPROM을 쓰기 방지 모드로 설정하거나 EEPROM의 쓰기 방지 모드를 해제할 수 있는 표시장치의 데이터 인터페이스 장치에 관한 것으로서, 본 발명에 의한 데이터 인터페이스 장치는 EPI 인터페이스 방식의 타이밍 컨트롤러, 상기 타이밍 컨트롤러와 점 대 점 방식으로 연결되고, 출력 안정 상태가 되면 락 신호를 상기 타이밍 컨트롤러로 전송하는 소스 드라이버 IC와, 상기 락 신호를 쓰기 방지 단자로 입력받아 쓰기 방지 모드로 구동하는 EEPROM을 포함하고, 타이밍 컨트롤러는, 쓰기 모드에서 상기 타이밍 컨트롤러에서 소스 드라이버 IC로 출력하는 출력 신호를 디스에이블하여 상기 소스 드라이버IC로부터의 락 신호를 로우 상태로 떨어뜨림으로써 EEPROM의 쓰기 방지를 해제한다.

Description

데이터 인터페이스 장치 및 그 구동 방법{Memory Interface Device And Method For Driving the Same}
본 발명은 데이터 인터페이스 장치에 관한 것으로, 특히 EPI 전송방식 타이밍 컨트롤러의 락 신호를 EEPROM의 쓰기 방지 신호로 이용함으로써, 데이터를 변경할 경우의 작업 비용 및 작업 시간을 절감할 수 있는 EEPROM을 포함하는 데이터 인터페이스 장치 및 그 구동 방법에 관한 것이다.
평판 표시 장치는 화소 매트릭스를 통해 화상을 표시하는 표시 패널과, 표시 패널을 구동하는 패널 구동 회로와, 패널 구동 회로를 제어하는 타이밍 컨트롤러를 포함한다. 또한, 평판 표시 장치는 타이밍 컨트롤러 등에서 이용될 타이밍 제어 정보 및 각종 옵션 정보들과 함께 각종 보정 데이터들을 저장하는 비휘발성 메모리로 주로 EEPROM(Electrically Erasable and Programmable Read Only Memory)을 구비하고 있다.
평판 표시 장치의 전원이 턴-온되면 타이밍 컨트롤러는 EEPROM으로부터 타이밍 제어 정보 및 각종 옵션 정보들과 함께 각종 보정 데이터들(이하, '구동 데이터'라 함)을 읽어와서 내부 레지스터에 로딩한다. 그 다음 상기 타이밍 컨트롤러는 제어 신호 생성시와 데이터 보정시 상기 정보들을 이용한다.
일반적으로, EEPROM이 회로 보드에 실장되어 어셈블리 되기 이전에 EEPROM에는 필요한 구동 데이터가 모두 저장되거나 업데이트되고, EEPROM이 보드 상에 어셈블리된 상태에서는 저장된 데이터를 보호하기 위하여 쓰기 방지(WP) 상태로 고정된다.
예를 들면, EEPROM이 회로 보드상에 실장되면, 데이터 보호를 위하여 EEPROM의 쓰기 방지 단자가 회로 보드 상의 배선 및 직렬 저항을 경유하여 데이터 구동 IC(Integrated Circuit)의 전원 단자(VCC)와 접속됨으로써 쓰기 방지 상태가 된다.
이에 따라, 보드 어셈블리 상태에서 EEPROM의 구동 데이터를 변경하기 위해서는 EEPROM의 쓰기 방지 단자와 데이터 구동 IC의 전원(VCC) 단자 사이의 배선(EEP_WP)에 직렬 접속된 저항을 보드 상에서 제거하여 쓰기 방지 상태를 해제해야 한다. 그 다음, 시리얼 클럭 라인(SCL) 및 시리얼 데이터 어드레스 라인(SDA)과 접속된 커넥터에 데이터 라이터(Writer)를 연결하여 EEPROM의 필요한 데이터를 변경한 후, 제거했던 저항을 보드 상에 재삽입하여 EEPROM의 쓰기 방지(WP) 단자와 데이터 구동 IC의 전원 단자(VCC)를 연결시킴으로써 쓰기 방지 상태로 재설정된다.
이와 같이, 종래에는 보드 어셈블리 상태에서 EEPROM의 데이터를 변경하기 위해서는 저항 제거 및 재삽입의 수작업이 필요하므로 상당한 작업 시간이 소요되어 데이터 업데이트 시간이 증가하는 비효율적인 문제점이 있었다.
본 발명은 상기 문제점을 해결하기 위하여 안출된 것으로, EPI 인터페이스 방식의 타이밍 컨트롤러에서 소스 드라이버 IC의 신호 인식 상태를 타이밍 컨트롤러로 알려주기 위한 락 신호를 이용하여 EEPROM을 쓰기 방지 모드로 설정하거나 EEPROM의 쓰기 방지 모드를 해제하는 특징을 가지는 표시장치의 데이터 인터페이스 장치 및 그 구동방법을 제공하는 것을 해결하고자 하는 과제로 한다.
상기 과제를 해결하기 위하여, 본 발명에 의한 데이터 인터페이스 장치는 EPI 인터페이스 방식의 타이밍 컨트롤러, 상기 타이밍 컨트롤러와 점 대 점 방식으로 연결되고, 출력 안정 상태가 되면 락 신호를 상기 타이밍 컨트롤러로 전송하는 소스 드라이버 IC와, 상기 락 신호를 쓰기 방지 단자로 입력받아 쓰기 방지 모드로 구동하는 EEPROM을 포함하고, 타이밍 컨트롤러는, 쓰기 모드에서 상기 타이밍 컨트롤러에서 소스 드라이버 IC로 출력하는 출력 신호를 디스에이블하여 상기 소스 드라이버IC로부터의 락 신호를 로우 상태로 떨어뜨림으로써 EEPROM의 쓰기 방지를 해제한다.
본 발명에 의한 데이터 인터페이스 장치는 표시 장치의 해체 없이 EEPROM에 저장된 구동 데이터를 변경할 수 있으며, 쓰기 방지 단자(WP)에 락 신호가 입력됨으로써 EEPROM이 쓰기 방지 모드로 구동하므로, 이상 신호가 EEPROM에 입력되더라도 EEPROM에 저장된 구동 데이터는 보호된다.
또한 본 발명에 의한 데이터 인터페이스 장치의 EEPROM 제어부는 데이터 변경 신호가 입력되는 경우에만 EEPROM에 데이터를 기록하도록 할 수 있으며, 데이터 변경 신호가 입력되는 경우에도, EEPROM 제어부는 락 신호의 입력 여부를 판단하여 락 신호가 입력되지 않는 경우에만 EEPROM의 데이터를 변경하므로, EEPROM에 저장된 구동 데이터를 효과적으로 보호할 수 있다.
도 1은 EPI 인터페이스 방식을 이용하는 본 발명에 의한 표시 장치를 설명하기 위한 예시도이다.
도 2a는 본 발명에 의한 표시 패널이 액정 패널인 경우의 화소 구조를 간략히 나타낸 것이며, 도 2b는 본 발명에 의한 표시 패널이 유기 발광 표시 패널인 경우의 화소 구조를 간략히 나타낸 것이다.
도 3은 본 발명에 의한 타이밍 컨트롤러(TCON)의 구성을 간략하게 도시한 예시도이다.
도 4는 비교부를 더 포함하는 본 발명에 의한 데이터 인터페이스 장치를 설명하기 위한 예시도이다.
도 5는 비교부에 구비된 AND 논리 회로를 설명하기 위한 예시도이다.
종래에 사용하던 mini-LDVS(Low Voltage Differential Signaling) 인터페이스 방식에 의한 타이밍 컨트롤러는, 적색(R), 녹색(G), 청색(B) 각각의 영상 데이터와 클럭 각각을 차신호쌍(Differential Signal Pair)으로 전송하게 되므로, 많은 배선들을 필요로 한다.
그에 따라, 출원인은 타이밍 컨트롤러와 소스 드라이버 IC들을 점 대 점(Point-to-point) 방식으로 연결하여 타이밍 컨트롤러와 소스 드라이버 IC들의 배선 수를 최소화하고, 신호전송을 안정화하기 위한 클럭 임베디드(Clock Imbeded)방식의 인터페이스, 일명 "EPI 인터페이스" 방식을 이용한 타이밍 컨트롤러를 대한민국 공개특허공보 제10-2010-0068938 등에서 제안한 바 있다.
본 발명에 의한 데이터 인터페이스 장치는 EPI 인터페이스 방식을 이용한 타이밍 컨트롤러에서 소스 드라이버 IC의 EPI 신호 인식 상태를 타이밍 컨트롤러로 알려주기 위한 락 신호를 이용하여 EEPROM을 쓰기 방지 모드로 설정하거나, EEPROM의 쓰기 방지 모드를 해제하는 특징을 가진다.
도 1은 EPI 인터페이스 방식을 이용하는 본 발명에 의한 데이터 인터페이스 장치를 포함하는 표시 장치를 설명하기 위한 예시도이다.
도 1에 도시된 표시 장치는 표시 패널(PNL), 타이밍 컨트롤러(TCON), 복수의 소스 드라이버 IC들(SIC#1~SIC#4) 및 게이트 드라이버 IC들(GIC)을 구비한다.
도 2a는 표시 패널(PNL)이 액정 표시 패널인 경우의 화소 구조를 설명하기 위한 예시도이다.
표시 패널(PNL)이 액정 표시 패널인 경우, 액정 표시 패널은 도 2a에 도시된 것과 같이 데이터 라인들(DL)과 게이트 라인들(GL)의 교차 구조에 의해 매트릭스 형태로 배치된 액정셀들을 포함한다.
액정 표시 패널의 TFT 어레이 기판에는 데이터 라인들(DL), 게이트 라인들(GL), TFT들, 및 스토리지 커패시터들 등을 포함한 화소 어레이가 형성된다. 액정셀들은 TFT를 통해 데이터 전압이 공급되는 화소 전극과, 공통 전압이 공급되는 공통 전극 사이의 전계에 의해 구동된다. TFT의 게이트 전극은 게이트 라인(GL)에 접속되고, TFT의 소스 전극은 데이터 라인(DL)에 접속되고, TFT의 드레인 전극은 액정셀의 화소 전극에 접속된다. TFT는 게이트 라인(GL)을 통해 공급되는 게이트 펄스에 따라 턴-온되어 데이터 라인(DL)으로부터의 데이터 전압을 액정셀의 화소전극에 공급한다.
도 2b는 표시 패널(PNL)이 유기 발광 표시 패널인 경우의 화소 구조를 설명하기 위한 예시도이다.
표시 패널이 유기 발광 표시 패널인 경우, 도 2b와 같이 표시 패널은 데이터 라인들(DL)과 게이트 라인들(GL)의 교차 구조에 의해 매트릭스 형태로 배치된 화소들을 포함한다.
각 화소에는 양극 및 음극 사이의 유기 발광층으로 구성된 유기 발광 소자(OLED)와, 유기 발광 소자(OLED)를 독립적으로 구동하는 화소 회로가 구비된다.
상기 화소 회로는 적어도 하나의 스위칭 트랜지스터(TR1, TR3), 적어도 하나의 캐패시터(Cst), 및 구동 트랜지스터(TR2)를 포함한다. 상기 복수의 스위칭 트랜지스터(TR1, TR3)는 매 수평 기간 단위로 발생된 스캔 신호에 응답하여 데이터 신호를 캐패시터(Cst)에 충전한다. 그리고, 구동 트랜지스터(TR2)는 캐패시터(Cst)에 충전된 데이터 전압에 따라 정전압(VDD)을 유기 발광 소자에 공급하여 유기 발광 소자(OLED)를 구동한다.
타이밍 컨트롤러(TCON)는 외부 시스템으로부터 수직 및 수평 동기 신호(Vsync, Hsync), 외부 데이터 인에이블 신호(Data Enable, DE), 클럭 신호(CLK)등의 외부 타이밍 신호를 입력받는다. 타이밍 컨트롤러(TCON)은 데이터 배선쌍을 통해 소스 드라이버 IC들(SIC#1~SIC#4) 각각에 점 대 점(Point-to-point) 방식으로 접속된다.
본 발명에 의한 타이밍 컨트롤러(TCON)는 상기 각 데이터 배선쌍(2)을 통해 프리앰블 신호를 소스 드라이버 IC로 출력하고, 영상 데이터와 각종 제어 신호 및 클럭 신호를 영상 데이터 패킷 및 컨트롤 데이터 패킷으로 변환하여 상기 각 소스 드라이버 IC들(SIC#1~SIC#4)로 출력한다.
각 소스 드라이버 IC들(SIC#1~SIC#4)는 타이밍 컨트롤러(TCON)로부터 컨트롤 데이터 패킷 및 영상 데이터 패킷을 입력받아 각종 클럭신호, 제어신호 및 영상 데이터를 복원하여 병렬화하고, 영상 데이터를 데이터 라인(DL)을 통해 표시 패널(PNL)로 출력한다.
이를 위하여, 타이밍 컨트롤러(TCON)는 소스 드라이버 IC들 각각에 내장된 복원회로(미도시)의 출력 위상과 주파수가 고정될 수 있도록 프리앰블 신호를 소스 드라이버 IC들(SIC#1~SIC#4)에 전송하고, 소스 드라이버 IC들(SIC#1~SIC#4)에 내장된 클럭 복원 회로는 그 출력의 위상이 고정된 후 데이터 배선쌍(2)을 통해 프리앰블 신호와 클럭 신호가 입력되면 내부 클럭을 발생시킨다.
소스 드라이버 IC들(SIC#1~SIC#4)은 내부 클럭의 위상과 주파수가 고정되면 출력 안정 상태를 지시하는 하이 상태의 락 신호(LOCK)를 타이밍 컨트롤러(TCON)에 피드백 입력한다. 그에 따라 타이밍 컨트롤러(TCON)는 소스 드라이버 IC와 데이터 링크를 형성하고 그 이후 타이밍 컨트롤러(TCON)는 영상 데이터 패킷 및 컨트롤 데이터 패킷을 각 소스 드라이버 IC들(SIC#1~SIC#4)로 출력한다.
이 때 락 신호(LOCK)는 타이밍 컨트롤러(TCON)뿐 아니라 EEPROM의 쓰기 방지 단자(WP)로도 출력된다. 그에 따라 EEPROM은 소스 드라이버 IC로부터의 락 신호에 의해 쓰기 방지 모드로 설정된다.
한편 타이밍 컨트롤러(TCON)는 외부로부터 데이터 변경신호를 입력받을 경우, 소스 드라이버 IC로 보내는 프리앰블 신호, 영상 데이터 패킷 및 컨트롤 데이터 패킷등의 패킷 데이터의 출력을 디스에이블한다.
그러면, 소스 드라이버 IC(SIC#1~SIC#4)는 내부 클럭의 위상과 주파수를 고정시키지 못하므로, 로우 상태의 락 신호(LOCK)를 타이밍 컨트롤러(TCON) 및 EEPROM에 피드백 입력하고, 그에 따라 EEPROM의 쓰기 방지 단자(WP)에는 로우 상태의 락 신호(LOCK)가 입력되므로, EEPROM의 쓰기 방지 모드가 해제된다.
이와 같이 EEPROM의 쓰기 방지 모드가 해제되면, 타이밍 컨트롤러(TCON)은 외부로부터 입력되는 타이밍 제어 정보 및 각종 옵션 정보들 및 각종 보정 데이터 등의 변경된 구동 데이터를 EEPROM에 저장한다.
도 3에는 본 발명에 의한 타이밍 컨트롤러(TCON)의 구성이 간략하게 도시되어 있다.
타이밍 컨트롤러(TCON)은 수신부(11)와, 영상 데이터 설정부(12), EPI 송신부(13) 및 EEPROM 제어부(14)를 포함한다.
수신부(11)는 외부 시스템으로부터 외부 시스템으로부터 수직 및 수평 동기 신호(Vsync, Hsync), 외부 데이터 인에이블 신호(Data Enable, DE), 클럭 신호(CLK)등의 외부 제어 신호 및 영상 데이터를 입력받는다. 또한 수신부(11)는 외부로부터 데이터 변경 신호 및 수정 데이터를 입력받아 데이터 변경 신호는 EPI 송신부(13) 및 EEPROM 제어부(14)로 출력하고, 수정 데이터는 EEPROM 제어부(14)로 출력한다.
이 때 데이터 변경 신호는 수정 데이터 내부에 일정 비트를 가지도록 포함될 수 있다. 예를 들어 수정 데이터의 끝자리 비트에 포함될 수 있으며, 상기 끝자리 비트에 미리 지정된 특정한 비트값이 입력될 경우를 수정 데이터로 인식할 수 있다.
영상 데이터 설정부(12)는 외부로부터 입력된 영상 데이터 및 각종 제어 신호들을 정렬하여 소스 드라이버 IC(SIC)로 입력되는 타이밍을 제어하고, 필요에 따라 영상 데이터를 보정한다. 이와 같이 정렬된 제어 신호 및 영상 데이터는 EPI 송신부(13)로 출력된다.
EPI 송신부(13)는 표시 장치의 전원이 턴 온 되면 소스 드라이버 IC(SIC)에 내장된 클럭 복원회로의 출력 위상과 주파수가 고정되도록 프리엠블 신호를 소스 드라이버 IC들(SIC)들에 전송한다.
상기 프리엠블 신호에 의해 소스 드라이버 IC들(SIC)의 내부 클럭의 위상과 주파수가 고정되면 소스 드라이버 IC들(SIC)은 출력 안정 상태를 지시하는 하이 상태의 락 신호(LOCK)를 EPE 송신부(13)로 전송하고, EPI 송신부(13)는 타이밍 컨트롤러(TOCN)와 소스 드라이버 IC(SIC) 사이에 데이터 링크를 형성한다.
이후 EPI 송신부(13)는 영상 데이터 설정부(12)로부터 입력되는 제어 신호 및 영상 데이터를 직렬의 컨트롤 데이터 패킷 및 영상 데이터 패킷으로 변환하고, 그에 따라 생성된 컨트롤 데이터 패킷과 영상 데이터 패킷을 소스 드라이버 IC들(SIC)로 전송한다.
소스 드라이버 IC(SIC)는 앞서 설명한 복원 회로를 이용하여 컨트롤 데이터 패킷 및 영상 데이터 패킷을 복원하여 병렬화하고, 복원된 영상 데이터를 아날로그 데이터 전압으로 변환하여 각 데이터 라인(DL)에 출력한다.
소스 드라이버 IC(SIC)들로부터 출력되는 락 신호(LOCK)는 EPI 송신부(13)에 입력되는 한편 EEPROM의 쓰기 방지 단자(WP)로 입력된다.
그에 따라 표시 장치의 전원이 턴 온 된 후 그 구동이 종료되기까지 EEPROM(15)의 쓰기 방지 단자(WP)에는 락 신호(LOCK)의 전압 레벨이 하이 상태로 고정되어 입력되며, 그에 따라 EEPROM(15)은 쓰기 방지 모드로 구동한다.
외부 시스템으로부터 수신부(15)로 데이터 변경 신호 및 수정 데이터가 입력되면, 수신부(15)는 데이터 변경 신호 및 수정 데이터를 EPI 송신부(13) 및 EEPROM 제어부(14)로 출력한다.
EEPROM 제어부(14)는 표시 장치의 전원이 턴 온 되면 EEPROM(15)으로부터 타이밍 제어 정보 및 각종 옵션 정보들 및 보정 데이터 등의 구동 데이터를 읽어와서 내부 레지스터에 로딩하고, 영상 데이터 설정부(12)는 컨트롤 신호 생성시 및 데이터 보정시 상기 정보들을 이용한다.
또한 EEPROM 제어부(14)는 EEPROM(15)의 데이터를 변경할 경우, 외부로부터 입력되는 수정 데이터를 입력받아, 이를 이용하여 EEPROM(15)의 데이터를 변경한다. 이 때 EEPROM 제어부(14)는 수신부(11)로부터 데이터 변경 신호를 입력받으면 이를 인식하고 수정 데이터를 이용하여 EEPROM(15)의 데이터를 변경한다.
이 때 데이터 변경 신호는 수정 데이터 내에 특정 비트를 가지는 라이트-시퀀스(Write-Sequence) 형태로 포함될 수 있다.
그에 따라 EEPROM 제어부(14)는 데이터 변경 신호가 입력되지 않는다면 EEPROM(15)에 데이터를 기록하지 않는다. 즉 오작동에 의해 쓰기 방지 단자(WP)에 입력되는 락 신호의 입력이 중단되더라도, 상기의 데이터 변경 신호가 입력되지 않으면 EEPROM 제어부(14)는 EEPROM(15)에 데이터를 기록하지 않으므로, EEPROM(15)에 저장된 데이터는 이중으로 보호되는 효과가 있다.
도 4는 비교부를 더 포함하는 본 발명에 의한 데이터 인터페이스 장치를 설명하기 위한 예시도이다.
도 4의 타이밍 컨트롤러(TCON)는 도 3의 타이밍 컨트롤러에 비하여, 수신부(11)로부터 데이터 변경 신호를 입력받고, EPI 송신부(13)로부터 락 신호(LOCK)를 입력받아 데이터 변경 신호 입력 여부를 판단하는 비교부(16)를 더 포함한다.
비교부(16)는 데이터 변경 신호 및 락 신호를 비교하여, 데이터 변경 신호가 입력되고, 상기 락 신호가 입력되지 않는 경우에만 데이터 변경 신호를 출력한다.
그를 위하여, 비교부(16)와 EPI 송신부 사이에는 인버터(17)가 더 구비될 수 있으며, 비교부(16)에는 인버터(17)에 의해 반전된 신호의 락 신호가 입력될 수 있다.
예를 들어, 하이 상태의 데이터 변경 신호가 비교부(16)로 입력되고, 로우 상태의 락 신호(LOCK)가 입력되는 경우, 상기 락 신호(LOCK)는 인버터(17)에 의해 하이 상태로 반전되어 비교부(16)로 입력된다.
비교부(16)는 데이터 변경 신호와 락 신호(LCOK)를 비교하여 둘 다 하이 상태인 경우에만 데이터 변경 신호를 EEPROM 제어부(14)로 출력한다.
상기와 같은 구동을 위하여 비교부(16)는 도 5에 도시된 것과 같이, 입력 단자의 일측이 수신부(11)와 접속되고, 다른 일측으로 락 신호(LOCK)를 입력받으며, 출력 단자가 EEPROM 제어부(14)와 접속된 AND 논리 회로를 포함한다.
상기 데이터 변경 신호를 입력받은 EEPROM 제어부(14)는 수신부(11)로부터의 수정 데이터를 이용하여 EEPROM(15)에 저장된 데이터를 변경한다.
이 때 데이터 변경 신호는 수정 데이터 내에 특정 비트를 가지는 라이트-시퀀스(Write-Sequence) 형태로 포함될 수 있다.
이와 같이, 비교부(16)를 포함한 타이밍 컨트롤러(TCON)는, 비교부(16)로 락 신호가 입력되는 동안에는 EEPROM 제어부(14)로 데이터 변경 신호 또는 수정 데이터를 입력시키지 않는다. 또한 락 신호가 입력되지 않는다 하더라도 비교부(16)는 수정 데이터가 입력되지 않는 경우에는 EEPROM 제어부(14)로 데이터 변경 신호 또는 수정 데이터를 EEPROM 제어부(14)로 입력시키지 않는다.
따라서, 오동작으로 인하여 비교부(16)에 잘못된 신호가 입력된다 하더라도, 비교부(16)에서 다시 한 번 오동작된 신호가 EEPROM 제어부(14)로 출력되는 것을 막아주므로, 도 3에 기재된 타이밍 컨트롤러(TCON)을 포함한 데이터 인터페이스 장치는 EEPROM(15)에 저장된 데이터를 더욱 안전하게 보호할 수 있는 특징을 가진다.
이하로는 본 발명에 의한 데이터 인터페이스 장치의 구동 방법을 설명한다.
평판 표시 장치의 전원이 턴-온되면 타이밍 컨트롤러(TCON)는 소스 드라이버 IC들에 내장된 클럭 복원회로의 내부 클럭의 위상과 주파수를 고정시키는 프리앰블 신호를 각 소스 드라이버 IC들(SIC)에 전송하고, 상기 복원 회로는 그 출력의 위상이 고정된 후 데이터 배선쌍(2)을 통해 프리앰블 신호와 클럭 신호가 입력되면 내부 클럭을 발생시킨다.
소스 드라이버 IC들(SIC)은 내부 클럭의 위상과 주파수가 고정되면 출력 안정 상태를 지시하는 하이 상태의 락 신호를 타이밍 컨트롤러에 피드백 입력한다. 이 때 락 신호는 EEPROM(15)의 쓰기 방지 단자(WP)에도 전송된다. EEPROM(15)의 쓰기 방지 단자(WP)에는 락 신호(LOCK)가 입력되므로, EEPROM(15)은 쓰기 방지 모드로 구동한다.
EEPROM 제어부(14)는 EEPROM으로부터 타이밍 제어 정보 및 각종 옵션 정보들과 함께 각종 보정 데이터 등의 구동 데이터를 읽어와서 내부 레지스터(미도시)에 로딩한다.
이 때 EEPROM(14) 제어부가 오동작하여 EEPROM(15)에 잘못된 신호가 전송되더라도, EEPROM(15)의 쓰기 단자(WP)에는 하이 상태의 락 신호가 입력되므로, EEPROM(15)에 저장된 구동 데이터는 보호된다.
EEPROM(15)에 저장된 구동 데이터를 변경할 경우, 수신부(11)에는 외부 시스템으로부터 데이터 변경 신호가 입력된다.
데이터 변경 신호가 입력되면, 수신부(11)는 이를 EPI 송신부(13) 및 EEPROM 제어부(14)로 출력한다.
EPI 송신부(13)는 데이터 변경 신호가 입력될 경우, 소스 드라이버 IC(SIC)로 출력하는 프리앰블 신호, 영상 데이터 패킷 및 컨트롤 데이터 패킷 등 패킷 데이터의 출력을 디스에이블한다. 그에 따라 소스 드라이버 IC(SIC)는 내부 클럭의 위상과 주파수를 고정시키지 못하므로, 로우 상태의 락 신호(LCOK)를 타이밍 컨트롤러의 EPI 송신부(13) 및 EEPROM(15)의 쓰기 방지 단자(WP)에 입력하고, 그에 따라 EEPROM(15)의 쓰기 방지 모드는 해제된다.
EEPROM(15)의 쓰기 방지 모드가 해제된 후, 수신부(11)는 외부 시스템으로부터 수정 데이터를 입력받아 EEPROM 제어부(14)로 출력한다. 그러면, EEPROM 제어부(14)는 상기 수정 데이터를 이용하여 EEPROM(14)에 저장된 데이터를 변경한다.
한편, EEPROM 제어부(14)와 수신부(11) 사이에는 비교부(16)를 더 포함할 수 있다. 비교부(16)는 일측 입력 단자가 수신부(11)와 접속되고, 다른 일측 입력 단자가 인버터(17)를 통해 EPI 송신부(13)와 접속된 AND 논리 회로를 포함한다.
그에 따라 EEPROM 제어부(14)는 일측 단자에 데이터 변경 신호(Data_R)가 입력되고, 다른 일측 단자에 로우 상태의 락 신호(LOCK)가 반전되어 하이 상태로 입력되는 반전된 락 신호(LOCK`)가 입력되는 경우에만 상기 데이터 변경 신호를 EEPROM(15)으로 출력한다. 따라서, 타이밍 컨트롤러(TCON)의 오작동으로 잘못된 신호가 EEPROM 제어부(15)로 입력되더라도, EEPROM(15)에 저장된 데이터는 보호된다.
이와 같이, 본 발명에 의한 데이터 인터페이스 장치는, EEPROM(15)의 쓰기 방지 단자(WP)에 락 신호(LOCK)가 입력되도록 함으로써, EEPROM(15)이 쓰기 방지 모드로 구동하며, EEPROM(15)의 데이터를 변경할 때에는 타이밍 컨트롤러의 송신부(13)에서의 출력을 디스에이블하여 락 신호(LOCK)가 로우 상태로 떨어지도록 함으로써 쓰기 방지 상태를 해제하고, EEPROM 제어부(14)에서 EEPROM(15)의 데이터를 변경한다.
그에 따라 본 발명에 의한 데이터 인터페이스 장치는 표시 장치의 해체 없이 EEPROM(15)에 저장된 데이터를 변경할 수 있으며, 쓰기 방지 단자(WP)에 락 신호가 입력됨으로써 EEPROM(15)이 쓰기 방지 모드로 구동하므로, 이상 신호가 EEPROM(15)에 입력되더라도 EEPROM(15)에 저장된 데이터는 보호된다.
또한 본 발명에 의한 데이터 인터페이스 장치의 EEPROM 제어부(14)는 데이터 변경 신호가 입력되는 경우에만 EEPROM(15)에 데이터를 기록하도록 할 수 있으며, 데이터 변경 신호가 입력되는 경우에도, EEPROM 제어부(15)는 락 신호(LOCK)의 입력 여부를 판단하여 락 신호(LOCK)가 입력되지 않는 경우에만 EEPROM(15)의 데이터를 변경하므로, EEPROM(15)의 데이터를 효과적으로 보호할 수 있다.
한편, 이상에서 설명한 본 발명은 상술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 종래의 지식을 가진 자에게 있어 명백할 것이다.
2: 데이터 배선쌍 11: 수신부
12: 영상 데이터 설정부 13: EPI 송신부
14: EEPROM 제어부 15: EEPROM
16: 비교부 17: 인버터

Claims (11)

  1. 외부로부터의 영상 데이터에 클럭 신호와 컨트롤 데이터들을 삽입하여 전송하는 타이밍 컨트롤러, 및
    상기 타이밍 컨트롤러와 데이터 배선쌍을 통해 점 대 점 방식으로 연결되고, 상기 데이터 배선쌍을 통해 수신된 상기 클럭 신호를 기준으로 내부 클럭을 복원하여 상기 영상 데이터를 샘플링하고, 상기 영상 데이터를 아날로그 데이터 전압으로 변환하여 출력하는 소스 드라이버 IC 및
    상기 타이밍 컨트롤러의 구동에 필요한 구동 데이터를 저장하고, 쓰기 방지 단자를 통해 상기 소스 드라이버 IC의 출력 안정 상태를 여부를 지시하는 락 신호를 입력받아 쓰기 방지 모드로 구동하는 EEPROM을 포함하고,
    상기 타이밍 컨트롤러는, 상기 EEPROM의 쓰기 모드에서는 상기 소스 드라이버로 IC로 출력하는 출력 신호를 디스에이블하여 상기 소스 드라이버 IC의 락 신호가 입력되지 않도록 함으로써 상기 EEPROM의 쓰기 방지를 해제하고, 상기 EEPROM에 저장된 구동 데이터를 변경하는 표시 장치의 데이터 인터페이스 장치.
  2. 제 1 항에 있어서,
    상기 타이밍 컨트롤러는,
    외부로부터의 영상 데이터를 수신받으며, 상기 EEPROM의 데이터 변경이 필요할 경우 외부로부터 데이터 변경신호를 입력받아 이를 전달하는 수신부,
    상기 외부로부터 수신된 영상 데이터와 상기 클럭 신호 및 상기 컨트롤 데이터를 정렬하는 영상 데이터 설정부,
    상기 영상 데이터 설정부로부터 입력되는 영상 데이터와, 클럭 신호 및 상기 컨트롤 데이터를 패킷 데이터로 변환하여 소스 드라이버 IC로 출력하며, 상기 수신부로부터 데이터 변경신호가 입력되면 상기 패킷 데이터의 출력을 디스에이블하는 EPI 송신부, 및
    상기 EEPROM으로부터 상기 구동 데이터를 읽어들여 상기 타이밍 컨트롤러를 구동하며, 상기 수신부로부터 출력된 데이터 변경신호를 입력받은 경우, 외부로부터 입력되는 수정 데이터를 이용하여 상기 EEPROM에 저장된 상기 구동 데이터를 변경하는 EEPROM 제어부를 포함하는 표시장치의 데이터 인터페이스 장치.
  3. 제 2 항에 있어서,
    상기 EEPROM 제어부는,
    상기 EPI 송신부로부터의 상기 락 신호를 반전시키는 인버터, 및
    상기 인버터로부터 상기 반전된 락 신호를 입력받고, 상기 수신부로부터 상기 데이터 변경신호를 입력받으며, 하이 상태의 상기 반전된 락 신호 및 상기 데이터 변경 신호가 모두 입력된 경우에만 상기 데이터 변경신호를 출력하는 비교부를 더 포함하는 표시장치의 데이터 인터페이스 장치.
  4. 제 2 항에 있어서,
    상기 데이터 변경신호는 상기 수정 데이터 내부에 일정 비트를 가지도록 구비된 표시장치의 데이터 인터페이스 장치.
  5. 타이밍 컨트롤러와 복수의 소스 드라이버 IC가 점 대 점 방식으로 접속된 EPI 인터페이스 방식의 타이밍 컨트롤러 및 상기 타이밍 컨트롤러의 구동에 필요한 데이터를 저장하는 EEPROM을 포함하는 표시장치의 데이터 인터페이스 장치에 있어서,
    상기 소스 드라이버 IC의 출력 안정 상태 여부를 지시하는 락 신호를 이용하여 상기 EEPROM이 쓰기 모드 또는 쓰기 방지 모드로 구동하는 표시장치의 데이터 인터페이스 장치의 구동 방법.
  6. 제 5 항에 있어서,
    상기 쓰기 방지 모드는,
    상기 타이밍 컨트롤러로부터 프리앰블 신호를 출력하여 상기 소스 드라이버 IC의 위상과 주파수를 고정하는 단계,
    상기 소스 드라이버 IC의 출력 안정을 알리는 락 신호를 피드백 출력하는 단계, 및
    상기 락 신호가 상기 타이밍 컨트롤러 및 상기 EEPROM의 쓰기 방지 단자로 입력되어 상기 EEPROM이 쓰기 방지 모드로 구동하는 단계를 포함하는 표시장치의 데이터 인터페이스 장치의 구동 방법.
  7. 제 5 항에 있어서,
    상기 쓰기 모드는,
    데이터 변경 신호가 입력됨으로써, 상기 타이밍 컨트롤러에서 상기 소스 드라이버 IC로 출력하는 출력 신호를 디스에이블하는 단계,
    상기 소스 드라이버 IC가 로우 상태의 상기 락 신호를 피드백 출력하는 단계,
    상기 로우 상태의 락 신호가 상기 EEPROM의 쓰기 방지 단자로 입력되도록 함으로써 상기 EEPROM의 쓰기 방지 모드를 해제하는 단계, 및
    외부로부터 입력되는 수정 데이터를 이용하여 상기 EEPROM에 저장된 구동 데이터를 수정하는 단계를 포함하는 표시장치의 데이터 인터페이스 장치의 구동 방법.
  8. 제 7 항에 있어서,
    상기 EEPROM에 저장된 구동 데이터를 수정하는 단계는,
    상기 데이터 변경 신호가 입력되고, 상기 락 신호가 로우 상태인 경우에만 상기 EEPROM에 저장된 구동 데이터를 수정하는 표시장치의 데이터 인터페이스 장치의 구동 방법.
  9. 제 8 항에 있어서,
    상기 락 신호를 반전시키는 단계를 더 포함하고,
    상기 반전된 락 신호가 하이 상태이며, 상기 데이터 변경 신호가 입력되는 경우에만 상기 EEPROM에 저장된 구동 데이터를 수정하는 표시장치의 데이터 인터페이스 장치의 구동 방법.
  10. 제 9 항에 있어서,
    상기 데이터 변경 신호는 수정 데이터 내부에 일정 비트를 가지도록 구비된 표시장치의 데이터 인터페이스 장치의 구동 방법.
  11. 복수개의 게이트 라인 및 데이터 라인들이 교차하여 정의하는 영역에 구비된 복수개의 화소가 매트릭스 형태로 배열된 표시 패널,
    상기 복수개의 게이트 라인들을 구동하는 게이트 드라이버 및,
    상기 제 1 항 내지 제 4 항에 기재된 데이터 인터페이스 장치 중 어느 하나를 포함하는 표시 장치.
KR1020150152392A 2015-10-30 2015-10-30 데이터 인터페이스 장치 및 그 구동 방법 KR102396461B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150152392A KR102396461B1 (ko) 2015-10-30 2015-10-30 데이터 인터페이스 장치 및 그 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150152392A KR102396461B1 (ko) 2015-10-30 2015-10-30 데이터 인터페이스 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20170050620A true KR20170050620A (ko) 2017-05-11
KR102396461B1 KR102396461B1 (ko) 2022-05-10

Family

ID=58741589

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150152392A KR102396461B1 (ko) 2015-10-30 2015-10-30 데이터 인터페이스 장치 및 그 구동 방법

Country Status (1)

Country Link
KR (1) KR102396461B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190092213A (ko) * 2018-06-29 2019-08-07 한화시스템 주식회사 저전력 lvds 영상 전송 방법
CN113050969A (zh) * 2021-04-09 2021-06-29 京东方科技集团股份有限公司 一种显示器参数更新方法、驱动芯片及显示设备
US11264083B2 (en) * 2018-11-09 2022-03-01 HKC Corporation Limited Data protection system and protection method of display apparatus
CN116756781A (zh) * 2023-08-23 2023-09-15 菁音核创科技(厦门)有限公司 一种芯片的加密保护方法、装置、设备及存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110067368A (ko) * 2009-12-14 2011-06-22 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
KR20110073814A (ko) * 2009-12-24 2011-06-30 엘지디스플레이 주식회사 액정 표시 장치와 그의 구동 방법 및 제조 방법
KR20130022159A (ko) * 2011-08-25 2013-03-06 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법
KR20130046680A (ko) * 2011-10-28 2013-05-08 엘지디스플레이 주식회사 표시장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110067368A (ko) * 2009-12-14 2011-06-22 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
KR20110073814A (ko) * 2009-12-24 2011-06-30 엘지디스플레이 주식회사 액정 표시 장치와 그의 구동 방법 및 제조 방법
KR20130022159A (ko) * 2011-08-25 2013-03-06 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법
KR20130046680A (ko) * 2011-10-28 2013-05-08 엘지디스플레이 주식회사 표시장치

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190092213A (ko) * 2018-06-29 2019-08-07 한화시스템 주식회사 저전력 lvds 영상 전송 방법
US11264083B2 (en) * 2018-11-09 2022-03-01 HKC Corporation Limited Data protection system and protection method of display apparatus
CN113050969A (zh) * 2021-04-09 2021-06-29 京东方科技集团股份有限公司 一种显示器参数更新方法、驱动芯片及显示设备
CN116756781A (zh) * 2023-08-23 2023-09-15 菁音核创科技(厦门)有限公司 一种芯片的加密保护方法、装置、设备及存储介质
CN116756781B (zh) * 2023-08-23 2023-11-14 菁音核创科技(厦门)有限公司 一种芯片的加密保护方法、装置、设备及存储介质

Also Published As

Publication number Publication date
KR102396461B1 (ko) 2022-05-10

Similar Documents

Publication Publication Date Title
US10614747B2 (en) Device and method for driving display panel in response to image data
US10262742B2 (en) Memory protection circuit and liquid crystal display including same
US10163386B2 (en) Display device and driving method thereof
CN107526979A (zh) 显示面板中软件数据的保护方法及其系统
KR102396461B1 (ko) 데이터 인터페이스 장치 및 그 구동 방법
CN100382140C (zh) 显示器装置
CN110890076A (zh) 显示面板驱动系统
TWI424422B (zh) 液晶顯示裝置及驅動該裝置的方法
KR101100335B1 (ko) 표시장치
KR20090049777A (ko) 표시 장치
KR102450859B1 (ko) 클럭 리커버리를 이용한 표시 장치의 선로 점검 방법 및 그 표시 장치
US20110248966A1 (en) Liquid crystal display
CN108334225B (zh) 包含复位功能的面板驱动设备和面板驱动系统
CN109446851B (zh) 显示面板中数据的保护方法及其显示装置
KR20170037300A (ko) 표시 장치 및 그 구동 방법
US10796616B2 (en) Inspection system, method of multi-time programming in the same and display device
KR102149752B1 (ko) 메모리 제어회로 및 이를 포함하는 액정표시장치
KR101649232B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101096702B1 (ko) 프로그램 가능한 메모리부 및 이를 구비한 액정표시장치
US9966048B2 (en) Memory, display device including the same, and writing method of the same
KR102316559B1 (ko) 표시 모듈 및 표시 장치
KR102714286B1 (ko) 리셋기능을 포함하는 패널구동장치 및 패널구동시스템
US20240304126A1 (en) Display driving device and display device
US9378708B2 (en) Driving device, display device including the driving device, and driving method of the display device
KR20170080208A (ko) 데이터 인터페이스 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant