KR20160054421A - 통신 상태 표시 방법 및 통신 상태 표시 장치 - Google Patents

통신 상태 표시 방법 및 통신 상태 표시 장치 Download PDF

Info

Publication number
KR20160054421A
KR20160054421A KR1020150155143A KR20150155143A KR20160054421A KR 20160054421 A KR20160054421 A KR 20160054421A KR 1020150155143 A KR1020150155143 A KR 1020150155143A KR 20150155143 A KR20150155143 A KR 20150155143A KR 20160054421 A KR20160054421 A KR 20160054421A
Authority
KR
South Korea
Prior art keywords
signal
circuit
communication
pulse
indicator
Prior art date
Application number
KR1020150155143A
Other languages
English (en)
Other versions
KR101662961B1 (ko
Inventor
마사노리 가와모토
나오키 이시이
Original Assignee
아즈빌주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아즈빌주식회사 filed Critical 아즈빌주식회사
Publication of KR20160054421A publication Critical patent/KR20160054421A/ko
Application granted granted Critical
Publication of KR101662961B1 publication Critical patent/KR101662961B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R15/00Details of measuring arrangements of the types provided for in groups G01R17/00 - G01R29/00, G01R33/00 - G01R33/26 or G01R35/00
    • G01R15/14Adaptations providing voltage or current isolation, e.g. for high-voltage or high-current networks
    • G01R15/22Adaptations providing voltage or current isolation, e.g. for high-voltage or high-current networks using light-emitting devices, e.g. LED, optocouplers
    • GPHYSICS
    • G08SIGNALLING
    • G08BSIGNALLING OR CALLING SYSTEMS; ORDER TELEGRAPHS; ALARM SYSTEMS
    • G08B21/00Alarms responsive to a single specified undesired or abnormal condition and not otherwise provided for
    • G08B21/18Status alarms
    • GPHYSICS
    • G08SIGNALLING
    • G08BSIGNALLING OR CALLING SYSTEMS; ORDER TELEGRAPHS; ALARM SYSTEMS
    • G08B5/00Visible signalling systems, e.g. personal calling systems, remote indication of seats occupied
    • G08B5/22Visible signalling systems, e.g. personal calling systems, remote indication of seats occupied using electric transmission; using electromagnetic transmission
    • G08B5/36Visible signalling systems, e.g. personal calling systems, remote indication of seats occupied using electric transmission; using electromagnetic transmission using visible light sources
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03828Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties
    • H04L25/03834Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties using pulse shaping
    • H04L25/0384Design of pulse shapes

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Business, Economics & Management (AREA)
  • Emergency Management (AREA)
  • Dc Digital Transmission (AREA)
  • Engineering & Computer Science (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)

Abstract

본 발명은 시리얼 통신의 속도가 고속이라 하더라도 간편한 구성으로 통신 상태를 확인할 수 있도록 하는 것을 과제로 한다.
통신 상태 표시 장치(3)는, LED로 이루어진 송신 상태 표시기(LD1)와, LED로 이루어진 수신 상태 표시기(LD2)와, 송신 상태 표시기(LD1)를 구동시키는 송신 상태 표시기 구동 회로(DR1)와, 수신 상태 표시기(LD2)를 구동시키는 수신 상태 표시기 구동 회로(DR2)와, 버퍼(B1)의 출력 단자와 송신 상태 표시기 구동 회로(DR1)의 입력 단자의 사이에 설치되고, 송신 신호의 펄스폭을 연장하는 송신 신호 펄스 스트레치 회로(P1)와, 버퍼(B2)의 출력 단자와 수신 상태 표시기 구동 회로(DR2)의 입력 단자의 사이에 설치되고, 수신 신호의 펄스폭을 연장하는 수신 신호 펄스 스트레치 회로(P2)를 구비한다.

Description

통신 상태 표시 방법 및 통신 상태 표시 장치{COMMUNICATION STATE DISPLAYING METHOD AND COMMUNICATION STATE DISPLAYING APPARATUS}
본 발명은, 범용 시리얼 통신의 통신 상태를 LED 등의 표시기의 점등에 의해 확인할 수 있도록 하는 통신 상태 표시 방법 및 통신 상태 표시 장치에 관한 것이다.
종래, 산업용 기기 등의 통신으로서 범용 시리얼 통신(RS232, RS485 등)이 일반적으로 사용되고 있다. 각종 시리얼 통신의 특징은 표 1과 같다(비특허문헌 1 참조).
Figure pat00001
시리얼 통신 기능을 탑재하는 산업용 기기에서는, 시리얼 통신의 배선 체크 등을 목적으로 물리적인 송신 상태 및 수신 상태를 LED(Light Emitting Diode) 등의 표시기로 표시시키는 것이 있다. 통신 상태를 표시하는 방법으로는, (1) 시리얼 통신의 송신 신호 또는 수신 신호로 LED 등의 표시기를 구동시키는 방법과, (2) 산업용 기기에 내장된 CPU(Central Processing Unit) 등의 제어부가 자신의 통신 상태를 표시하기 위해, LED 등의 표시기를 구동시키는 방법이 있다.
(2)의 방법의 예로서, 제어 유닛의 CPU가 시리얼 신호 간선에 접속된 복수의 터미널 유닛에 확인 신호를 출력하고, 이 확인 신호에 따라서 각 터미널 유닛이 자기의 채널수를 회신하고, 컨트롤 유닛에 접속된 상위 제어 장치가 수신한 채널수를 일람 표시함으로써, 배선을 확인할 수 있도록 한 시리얼 통신 시스템이 제안되어 있다(특허문헌 1 참조). 단, (2)의 방법에서는, CPU 등이 필요해져, 구성이 복잡해진다고 하는 문제가 있다. 한편, (1)의 방법은, 통신 상태를 표시하기 위해 CPU의 실행 능력이나 프로그램 등의 리소스를 사용하지 않는 점에서 우수하다.
일본 특허 공개 제2002-369272호 공보
"RS232/RS422/RS485의 특장 비교", 일본전선공업 주식회사, <http://www.nihondensen.co.jp/?p=376>
범용 시리얼 통신의 속도는, 규격에서는 명확하게 규정되어 있지는 않지만, 표 1에 의하면, 90 kbps∼10 Mbps까지는 가능하게 되어 있다. 종래는 비교적 저속(100 kbps 이하)으로 사용되는 것이 많았지만, 최근의 CPU의 고속화나 범용 트랜시버의 성능 향상에 의해, 100 kbps를 넘는 영역에서도 산업용 통신 버스 등으로서 이용되는 것이 많아지고 있다.
상기 (1)의 방법과 같이, 시리얼 통신의 송신 신호 또는 수신 신호로 LED 등의 표시기를 구동시키는 경우, LED의 점등에는 충분한 신호 펄스폭이 필요하다. 통신 속도가 100 kbps 이상이 된 경우, 신호로 LED를 구동시키려 하더라도, 신호 펄스폭이 100 kbps에서는 10 μs로 짧기 때문에, LED를 시인할 수 있을 정도로 점등하지 않는다고 하는 문제점이 있었다. LED의 점등을 시인할 수 있도록 하기 위해서는, 예컨대 500 μs 이상의 펄스폭이 필요하다.
본 발명은, 상기 과제를 해결하기 위해 이루어진 것으로, 시리얼 통신의 속도가 고속이라 하더라도 간편한 구성으로 통신 상태를 확인할 수 있는 통신 상태 표시 방법 및 통신 상태 표시 장치를 제공하는 것을 목적으로 한다.
본 발명은, 시리얼 통신에 의해 다른 기기와 신호를 송수신하는 통신 장치에서 통신 상태를 확인하기 위한 통신 상태 표시 방법에 있어서, 시리얼 통신에 의해 상기 통신 장치와 다른 기기의 사이에서 송수신되는 신호의 펄스폭을 연장하는 펄스 스트레치 단계와, 상기 펄스폭이 연장된 신호에 따라서 표시기에 전류를 흘리고, 전류를 흘리는 동안에만 상기 표시기를 점등시키는 표시기 구동 단계를 포함하는 것을 특징으로 하는 것이다.
또한, 본 발명은, 시리얼 통신에 의해 다른 기기와 신호를 송수신하는 통신 장치에 설치된 통신 상태 표시 장치에 있어서, 입력되는 신호에 따라서 표시기에 전류를 흘리고, 전류를 흘리는 동안에만 상기 표시기를 점등시키는 표시기 구동 회로와, 시리얼 통신에 의해 상기 통신 장치와 다른 기기의 사이에서 송수신되는 신호의 펄스폭을 연장하여 상기 표시기 구동 회로에 입력하는 펄스 스트레치 회로를 구비하는 것을 특징으로 하는 것이다.
또한, 본 발명의 통신 상태 표시 장치의 일 구성예에 있어서, 시리얼 통신의 전압 레벨이 로우 레벨·하이 레벨·로우 레벨로 전환되는 1 비트의 신호를 정(正)펄스 신호로 정의하면, 상기 펄스 스트레치 회로는, 상기 정펄스 신호가 입력된 경우, 다이오드에 의해 상승 신호를 지연시키지 않고 그대로 전달하고, 하강 신호는 저항과 콘덴서로 이루어진 RC 회로로 펄스폭을 연장하고, 상기 표시기 구동 회로는, 상기 펄스 스트레치 회로로부터 입력되는 정펄스 신호에 따라서 상기 표시기에 전류를 흘리는 것을 특징으로 하는 것이다.
또한, 본 발명의 통신 상태 표시 장치의 일 구성예에 있어서, 시리얼 통신의 전압 레벨이 하이 레벨·로우 레벨·하이 레벨로 전환되는 1 비트의 신호를 부(負)펄스 신호로 정의하면, 상기 펄스 스트레치 회로는, 상기 부펄스 신호가 입력된 경우, 다이오드에 의해 하강 신호를 지연시키지 않고 그대로 전달하고, 상승 신호는 저항과 콘덴서로 이루어진 RC 회로로 펄스폭을 연장하고, 상기 표시기 구동 회로는, 상기 펄스 스트레치 회로로부터 입력되는 부펄스 신호에 따라서 상기 표시기에 전류를 흘리는 것을 특징으로 하는 것이다.
본 발명에 의하면, 시리얼 통신의 속도가 고속이라 하더라도, 고속의 송신 신호 또는 수신 신호의 펄스폭을 표시기의 점등으로 시인할 수 있을 정도의 펄스폭으로 연장할 수 있고, 통신 장치와 다른 기기의 사이에서 송수신되는 신호에 따른 표시기의 점등을 시인할 수 있도록 할 수 있다. 그 결과, 본 발명에서는, 시리얼 통신의 속도가 고속이라 하더라도, CPU의 실행 능력이나 프로그램 등의 리소스를 사용하지 않는 간편한 구성으로 통신 상태를 확인할 수 있고, 배선의 잘못 등을 확인할 수 있다.
도 1은 본 발명의 제1 실시형태에 따른 통신 장치의 구성을 나타내는 블록도이다.
도 2는 본 발명의 제1 실시형태에 따른 송신 신호 펄스 스트레치 회로 및 송신 상태 표시기 구동 회로의 구성의 일례를 나타내는 회로도이다.
도 3은 종래의 통신 상태 표시 장치의 구성의 일례를 나타내는 회로도이다.
도 4는 본 발명의 제1 실시형태에 따른 송신 신호 펄스 스트레치 회로와 송신 상태 표시기 구동 회로의 각 부의 신호 파형을 나타내는 도면이다.
도 5는 본 발명의 제2 실시형태에 따른 통신 장치의 구성을 나타내는 블록도이다.
도 6은 본 발명의 제2 실시형태에 따른 송신 신호 펄스 스트레치 회로 및 송신 상태 표시기 구동 회로의 구성의 일례를 나타내는 회로도이다.
도 7은 종래의 통신 상태 표시 장치의 구성의 일례를 나타내는 회로도이다.
도 8은 본 발명의 제2 실시형태에 따른 송신 신호 펄스 스트레치 회로와 송신 상태 표시기 구동 회로의 각 부의 신호 파형을 나타내는 도면이다.
[제1 실시형태]
이하, 본 발명의 실시형태에 관해 도면을 참조하여 설명한다. 도 1은 본 발명의 제1 실시형태에 따른 통신 장치의 구성을 나타내는 블록도이다. 통신 장치(1)는, 도시하지 않은 산업용 기기의 내부 또는 장치 단독으로 설치되는 것이며, 시리얼 통신 단자(4)를 통해 다른 기기와 통신을 행하는 CPU 등의 제어부(2)와, 통신 상태 표시 장치(3)와, 제어부(2)의 출력 단자와 시리얼 통신 단자(4)의 사이에 설치되고, 제어부(2)로부터의 송신 신호(Tx1)를 시리얼 통신 단자(4)에 송출하는 시리얼 통신 드라이버(D1)와, 제어부(2)의 입력 단자와 시리얼 통신 단자(4)의 사이에 설치되고, 시리얼 통신 단자(4)로부터 수취한 수신 신호(Rx1)를 제어부(2)에 전달하는 시리얼 통신 리시버(R1)와, 통신 장치(1)의 송신 상태 표시용의 버퍼(B1)와, 통신 장치(1)의 수신 상태 표시용의 버퍼(B2)를 구비하고 있다.
통신 상태 표시 장치(3)는, 애노드가 전원 전압(Vcc)에 접속된 LED로 이루어진 송신 상태 표시기(LD1)와, 동일하게 애노드가 전원 전압(Vcc)에 접속된 LED로 이루어진 수신 상태 표시기(LD2)와, 송신 상태 표시기(LD1)를 구동시키는 송신 상태 표시기 구동 회로(DR1)와, 수신 상태 표시기(LD2)를 구동시키는 수신 상태 표시기 구동 회로(DR2)와, 버퍼(B1)의 출력 단자와 송신 상태 표시기 구동 회로(DR1)의 입력 단자의 사이에 설치되고, 송신 신호의 펄스폭을 연장하는 송신 신호 펄스 스트레치 회로(P1)와, 버퍼(B2)의 출력 단자와 수신 상태 표시기 구동 회로(DR2)의 입력 단자의 사이에 설치되고, 수신 신호의 펄스폭을 연장하는 수신 신호 펄스 스트레치 회로(P2)를 구비하고 있다.
도 1에 있어서, Tx2는 제어부(2)로부터 입력되어 버퍼(B1)를 통과한 후의 송신 신호, Rx2는 시리얼 통신 리시버(R1)로부터 입력되어 버퍼(B2)를 통과한 후의 수신 신호, Tx3은 송신 신호 펄스 스트레치 회로(P1)에 의해 펄스폭이 연장된 후의 송신 신호, Rx3은 수신 신호 펄스 스트레치 회로(P2)에 의해 펄스폭이 연장된 후의 수신 신호이다.
제어부(2)로부터의 송신 신호(Tx1)는, 시리얼 통신 드라이버(D1)를 통하여 시리얼 통신 단자(4)에 출력된다. 또한, 송신 신호(Tx1)는 버퍼(B1)를 통하여 송신 신호 펄스 스트레치 회로(P1)에 입력되고, 송신 신호 펄스 스트레치 회로(P1)에 의해 펄스폭이 연장된 후의 송신 신호(Tx3)에 따라서 송신 상태 표시기 구동 회로(DR1)가 송신 상태 표시기(LD1)를 구동시킨다.
시리얼 통신 단자(4)로부터의 수신 신호(Rx1)는, 시리얼 통신 리시버(R1)를 통하여 제어부(2)에 입력된다. 또한, 수신 신호(Rx1)는 버퍼(B2)를 통하여 수신 신호 펄스 스트레치 회로(P2)에 입력되고, 수신 신호 펄스 스트레치 회로(P2)에 의해 펄스폭이 연장된 후의 수신 신호(Rx3)에 따라서 수신 상태 표시기 구동 회로(DR2)가 수신 상태 표시기(LD2)를 구동시킨다.
도 2는 송신 신호 펄스 스트레치 회로(P1) 및 송신 상태 표시기 구동 회로(DR1)의 구성의 일례를 나타내는 회로도이다. 송신 신호 펄스 스트레치 회로(P1)는, 애노드가 송신 신호 펄스 스트레치 회로(P1)의 입력 단자(버퍼(B1)의 출력 단자)에 접속되고, 캐소드가 송신 신호 펄스 스트레치 회로(P1)의 출력 단자(송신 상태 표시기 구동 회로(DR1)의 입력 단자)에 접속된 다이오드(D1)와, 일단이 송신 신호 펄스 스트레치 회로(P1)의 입력 단자에 접속되고, 타단이 송신 신호 펄스 스트레치 회로(P1)의 출력 단자에 접속된 저항(Re1)과, 일단이 송신 신호 펄스 스트레치 회로(P1)의 출력 단자에 접속되고, 타단이 접지된 콘덴서(C1)로 구성된다.
송신 상태 표시기 구동 회로(DR1)는, 이미터가 접지된 NPN 트랜지스터(Q1)와, 일단이 송신 상태 표시기 구동 회로(DR1)의 입력 단자에 접속되고, 타단이 트랜지스터(Q1)의 베이스에 접속된 저항(Re2)과, 일단이 저항(Re2)의 타단 및 트랜지스터(Q1)의 베이스에 접속되고, 타단이 접지된 저항(Re3)과, 일단이 트랜지스터(Q1)의 콜렉터에 접속되고, 타단이 송신 상태 표시기 구동 회로(DR1)의 출력 단자(송신 상태 표시기(LD1)의 캐소드)에 접속된 저항(Re4)으로 구성된다.
도 3은 종래의 통신 상태 표시 장치의 구성의 일례를 나타내는 회로도이다. 여기서는, 송신 신호측의 구성만을 나타내고 있다. 도 2, 도 3에 의하면, 본 실시형태의 통신 상태 표시 장치(3)는, 종래의 통신 상태 표시 장치에 송신 신호 펄스 스트레치 회로(P1) 및 수신 신호 펄스 스트레치 회로(P2)를 추가한 것인 것을 알 수 있다.
도 4의 (A), 도 4의 (B), 도 4의 (C)는 송신 신호 펄스 스트레치 회로(P1)와 송신 상태 표시기 구동 회로(DR1)의 각 부의 신호 파형을 나타내는 도면이며, 도 4의 (A)는 버퍼(B1)로부터 송신 신호 펄스 스트레치 회로(P1)에 입력되는 송신 신호(Tx2)의 전압 파형을 나타내는 도면, 도 4의 (B)는 송신 신호 펄스 스트레치 회로(P1)에 의해 펄스폭이 연장된 후의 송신 신호(Tx3)의 전압 파형을 나타내는 도면, 도 4의 (C)는 송신 상태 표시기(LD1)에 흐르는 전류의 파형을 나타내는 도면이다.
도 4의 (A)와 같은 시리얼 통신의 1 비트 데이터의 송신 신호(Tx2)가 송신 신호 펄스 스트레치 회로(P1)에 입력되면, 도 4의 (B)에 나타낸 바와 같은 파형의 송신 신호(Tx3)가 송신 상태 표시기 구동 회로(DR1)에 입력된다. 즉, 다이오드(D1)에 의해 상승 신호는 지연되지 않고 그대로 전달되고, 저항(Re1)과 콘덴서(C1)에 의해 신호의 하강 신호가 지연되고, 펄스폭이 연장된다. 이와 같이 펄스폭이 연장된 전압에 따라서 트랜지스터(Q1)가 온하기 때문에, 트랜지스터(Q1)의 온 시간이 종래의 통신 상태 표시 장치의 경우보다 길어지고, 도 4의 (C)에 나타낸 바와 같이 송신 상태 표시기(LD1)에 전류가 흐르는 시간이 길어진다.
이상의 설명에서는, 송신 신호 펄스 스트레치 회로(P1)와 송신 상태 표시기 구동 회로(DR1)를 예를 들어 설명했지만, 수신 신호 펄스 스트레치 회로(P2)의 구성은 송신 신호 펄스 스트레치 회로(P1)와 동일하고, 수신 상태 표시기 구동 회로(DR2)의 구성은 송신 상태 표시기 구동 회로(DR1)와 동일하다.
이상과 같이, 본 실시형태에서는, 버퍼(B1)와 송신 상태 표시기 구동 회로(DR1)의 사이에 송신 신호 펄스 스트레치 회로(P1)를 설치하고, 버퍼(B2)와 수신 상태 표시기 구동 회로(DR2)의 사이에 수신 신호 펄스 스트레치 회로(P2)를 설치하도록 했기 때문에, 시리얼 통신의 속도가 고속(예컨대 100 kbps 이상)이라 하더라도, 고속의 송신 신호 또는 수신 신호의 펄스폭을 LED 표시로 시인할 수 있을 정도의 펄스폭으로 연장할 수 있고, 송신 신호 또는 수신 신호에 따른 LED의 점등을 시인할 수 있도록 할 수 있다. 그 결과, 본 실시형태에서는, 시리얼 통신의 속도가 고속이라 하더라도, CPU의 실행 능력이나 프로그램 등의 리소스를 사용하지 않는 간편한 구성으로 통신 상태를 확인할 수 있고, 배선의 잘못 등을 확인할 수 있다.
[제2 실시형태]
제1 실시형태에서는, 정펄스(전압 레벨이 로우 레벨·하이 레벨·로우 레벨로 전환되는 1 비트의 신호)의 송신 신호(Tx2), 수신 신호(Rx2)가 입력되었을 때에 송신 상태 표시기(LD1), 수신 상태 표시기(LD2)에 전류를 흘려 점등시키는 경우에 관해 설명하고 있지만, 부펄스(전압 레벨이 하이 레벨·로우 레벨·하이 레벨로 전환되는 1 비트의 신호)의 송신 신호(Tx2), 수신 신호(Rx2)가 입력되었을 때에 송신 상태 표시기(LD1), 수신 상태 표시기(LD2)에 전류를 흘려 점등시키는 것도 가능하다. 도 5는 본 발명의 제2 실시형태에 따른 통신 장치의 구성을 나타내는 블록도이며, 도 1과 동일한 구성에는 동일한 부호를 붙였다.
본 실시형태의 통신 장치(1a)는, 도시하지 않은 산업용 기기의 내부 또는 장치 단독으로 설치되는 것이며, 제어부(2)와, 통신 상태 표시 장치(3a)와, 시리얼 통신 드라이버(D1)와, 시리얼 통신 리시버(R1)와, 버퍼(B1, B2)를 구비한다.
통신 상태 표시 장치(3a)는, 캐소드가 접지된 LED로 이루어진 송신 상태 표시기(LD1)와, 동일하게 캐소드가 접지된 LED로 이루어진 수신 상태 표시기(LD2)와, 송신 상태 표시기(LD1)를 구동시키는 송신 상태 표시기 구동 회로(DR1a)와, 수신 상태 표시기(LD2)를 구동시키는 수신 상태 표시기 구동 회로(DR2a)와, 버퍼(B1)의 출력 단자와 송신 상태 표시기 구동 회로(DR1a)의 입력 단자의 사이에 설치되고, 송신 신호의 펄스폭을 연장하는 송신 신호 펄스 스트레치 회로(P1a)와, 버퍼(B2)의 출력 단자와 수신 상태 표시기 구동 회로(DR2a)의 입력 단자의 사이에 설치되고, 수신 신호의 펄스폭을 연장하는 수신 신호 펄스 스트레치 회로(P2a)를 구비한다.
도 6은 본 실시형태의 송신 신호 펄스 스트레치 회로(P1a) 및 송신 상태 표시기 구동 회로(DR1a)의 구성의 일례를 나타내는 회로도이다. 송신 신호 펄스 스트레치 회로(P1a)는, 캐소드가 송신 신호 펄스 스트레치 회로(P1a)의 입력 단자(버퍼(B1)의 출력 단자)에 접속되고, 애노드가 송신 신호 펄스 스트레치 회로(P1a)의 출력 단자(송신 상태 표시기 구동 회로(DR1a)의 입력 단자)에 접속된 다이오드(D2)와, 일단이 송신 신호 펄스 스트레치 회로(P1a)의 입력 단자에 접속되고, 타단이 송신 신호 펄스 스트레치 회로(P1a)의 출력 단자에 접속된 저항(Re5)과, 일단이 송신 신호 펄스 스트레치 회로(P1a)의 출력 단자에 접속되고, 타단이 접지된 콘덴서(C2)로 구성된다.
송신 상태 표시기 구동 회로(DR1a)는, 이미터가 전원 전압(Vcc)에 접속된 PNP 트랜지스터(Q2)와, 일단이 송신 상태 표시기 구동 회로(DR1a)의 입력 단자에 접속되고, 타단이 트랜지스터(Q2)의 베이스에 접속된 저항(Re6)과, 일단이 저항(Re6)의 타단 및 트랜지스터(Q2)의 베이스에 접속되고, 타단이 전원 전압(Vcc)에 접속된 저항(Re7)과, 일단이 트랜지스터(Q2)의 콜렉터에 접속되고, 타단이 송신 상태 표시기 구동 회로(DR1a)의 출력 단자(송신 상태 표시기(LD1)의 애노드)에 접속된 저항(Re8)으로 구성된다.
도 7은 종래의 통신 상태 표시 장치의 구성의 일례를 나타내는 회로도이다. 여기서는, 송신 신호측의 구성만을 나타내고 있다. 도 6, 도 7에 의하면, 본 실시형태의 통신 상태 표시 장치(3a)는, 종래의 통신 상태 표시 장치에 송신 신호 펄스 스트레치 회로(P1a) 및 수신 신호 펄스 스트레치 회로(P2a)를 추가한 것인 것을 알 수 있다.
도 8의 (A), 도 8의 (B), 도 8의 (C)는 송신 신호 펄스 스트레치 회로(P1a)와 송신 상태 표시기 구동 회로(DR1a)의 각 부의 신호 파형을 나타내는 도면이며, 도 8의 (A)는 버퍼(B1)로부터 송신 신호 펄스 스트레치 회로(P1a)에 입력되는 송신 신호(Tx2)의 전압 파형을 나타내는 도면, 도 8의 (B)는 송신 신호 펄스 스트레치 회로(P1a)에 의해 펄스폭이 연장된 후의 송신 신호(Tx3)의 전압 파형을 나타내는 도면, 도 8의 (C)는 송신 상태 표시기(LD1)에 흐르는 전류의 파형을 나타내는 도면이다.
도 8의 (A)와 같은 시리얼 통신의 1 비트 데이터의 송신 신호(Tx2)가 송신 신호 펄스 스트레치 회로(P1a)에 입력되면, 도 8의 (B)에 나타낸 바와 같은 파형의 송신 신호(Tx3)가 송신 상태 표시기 구동 회로(DR1a)에 입력된다. 즉, 다이오드(D2)에 의해 하강 신호는 지연되지 않고 그대로 전달되고, 저항(Re5)과 콘덴서(C2)에 의해 신호의 상승 신호가 지연되고, 펄스폭이 연장된다. 이와 같이 펄스폭이 연장된 전압에 따라서 트랜지스터(Q2)가 온하기 때문에, 트랜지스터(Q2)의 온 시간이 종래의 통신 상태 표시 장치의 경우보다 길어지고, 도 8의 (C)에 나타낸 바와 같이 송신 상태 표시기(LD1)에 전류가 흐르는 시간이 길어진다.
이상의 설명에서는, 송신 신호 펄스 스트레치 회로(P1a)와 송신 상태 표시기 구동 회로(DR1a)를 예를 들어 설명하고 있지만, 수신 신호 펄스 스트레치 회로(P2a)의 구성은 송신 신호 펄스 스트레치 회로(P1a)와 동일하고, 수신 상태 표시기 구동 회로(DR2a)의 구성은 송신 상태 표시기 구동 회로(DR1a)와 동일하다.
이렇게 하여, 부펄스의 송신 신호(Tx2), 수신 신호(Rx2)가 입력되었을 때에 송신 상태 표시기(LD1), 수신 상태 표시기(LD2)에 전류를 흘려 점등시키는 경우에 있어서도, 제1 실시형태와 동일한 효과를 얻을 수 있다.
또, 도 1, 도 5에서는, RS485의 전이중 통신의 예로 기재하고 있지만, 반이중 통신의 경우에도 본 발명을 적용할 수 있다. 또한, 본 발명을 적용할 수 있는 범용 시리얼 통신으로는 그 밖에 RS232가 있다.
본 발명은, 범용 시리얼 통신의 통신 상태를 확인하는 기술에 적용할 수 있다.
1, 1a : 통신 장치, 2 : 제어부, 3, 3a : 통신 상태 표시 장치, 4 : 시리얼 통신 단자, B1, B2 : 버퍼, D1 : 시리얼 통신 드라이버, R1 : 시리얼 통신 리시버, DR1, DR1a : 송신 상태 표시기 구동 회로, DR2, DR2a : 수신 상태 표시기 구동 회로, P1, P1a : 송신 신호 펄스 스트레치 회로, P2, P2a : 수신 신호 펄스 스트레치 회로, LD1 : 송신 상태 표시기, LD2 : 수신 상태 표시기, D1, D2 : 다이오드, Q1, Q2 : 트랜지스터, Re1∼Re8 : 저항, C1, C2 : 콘덴서.

Claims (4)

  1. 시리얼 통신에 의해 다른 기기와 신호를 송수신하는 통신 장치에서 통신 상태를 확인하기 위한 통신 상태 표시 방법에 있어서,
    시리얼 통신에 의해 상기 통신 장치와 다른 기기의 사이에서 송수신되는 신호의 펄스폭을 연장하는 펄스 스트레치 단계와,
    상기 펄스폭이 연장된 신호에 따라서 표시기에 전류를 흘리고, 전류를 흘리는 동안에만 상기 표시기를 점등시키는 표시기 구동 단계
    를 포함하는 것을 특징으로 하는 통신 상태 표시 방법.
  2. 시리얼 통신에 의해 다른 기기와 신호를 송수신하는 통신 장치에 설치된 통신 상태 표시 장치에 있어서,
    입력되는 신호에 따라서 표시기에 전류를 흘리고, 전류를 흘리는 동안에만 상기 표시기를 점등시키는 표시기 구동 회로와,
    시리얼 통신에 의해 상기 통신 장치와 다른 기기의 사이에서 송수신되는 신호의 펄스폭을 연장하여 상기 표시기 구동 회로에 입력하는 펄스 스트레치 회로
    를 구비하는 것을 특징으로 하는 통신 상태 표시 장치.
  3. 제2항에 있어서, 시리얼 통신의 전압 레벨이 로우 레벨·하이 레벨·로우 레벨로 전환되는 1 비트의 신호를 정(正)펄스 신호로 정의하면,
    상기 펄스 스트레치 회로는, 상기 정펄스 신호가 입력된 경우, 다이오드에 의해 상승 신호를 지연시키지 않고 그대로 전달하고, 하강 신호는 저항과 콘덴서로 이루어진 RC 회로로 펄스폭을 연장하고,
    상기 표시기 구동 회로는, 상기 펄스 스트레치 회로로부터 입력되는 정펄스 신호에 따라서 상기 표시기에 전류를 흘리는 것을 특징으로 하는 통신 상태 표시 장치.
  4. 제2항에 있어서, 시리얼 통신의 전압 레벨이 하이 레벨·로우 레벨·하이 레벨로 전환되는 1 비트의 신호를 부(負)펄스 신호로 정의하면,
    상기 펄스 스트레치 회로는, 상기 부펄스 신호가 입력된 경우, 다이오드에 의해 하강 신호를 지연시키지 않고 그대로 전달하고, 상승 신호는 저항과 콘덴서로 이루어진 RC 회로로 펄스폭을 연장하고,
    상기 표시기 구동 회로는, 상기 펄스 스트레치 회로로부터 입력되는 부펄스 신호에 따라서 상기 표시기에 전류를 흘리는 것을 특징으로 하는 통신 상태 표시 장치.
KR1020150155143A 2014-11-06 2015-11-05 통신 상태 표시 방법 및 통신 상태 표시 장치 KR101662961B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2014-225829 2014-11-06
JP2014225829A JP2016092629A (ja) 2014-11-06 2014-11-06 通信状態表示方法および通信状態表示装置

Publications (2)

Publication Number Publication Date
KR20160054421A true KR20160054421A (ko) 2016-05-16
KR101662961B1 KR101662961B1 (ko) 2016-10-05

Family

ID=55912634

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150155143A KR101662961B1 (ko) 2014-11-06 2015-11-05 통신 상태 표시 방법 및 통신 상태 표시 장치

Country Status (4)

Country Link
US (1) US9711031B2 (ko)
JP (1) JP2016092629A (ko)
KR (1) KR101662961B1 (ko)
CN (1) CN105591707B (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016092629A (ja) * 2014-11-06 2016-05-23 アズビル株式会社 通信状態表示方法および通信状態表示装置
KR102383850B1 (ko) * 2018-04-26 2022-04-06 엘에스전선 주식회사 네트워크 관리장치 및 이를 구비하는 네트워크 통신 시스템
JP7418097B2 (ja) * 2019-03-25 2024-01-19 キヤノン株式会社 情報処理装置、およびその制御方法
JP7327966B2 (ja) * 2019-03-25 2023-08-16 キヤノン株式会社 情報処理装置、およびその制御方法
JP7383387B2 (ja) 2019-03-25 2023-11-20 キヤノン株式会社 情報処理装置、およびその制御方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100222983B1 (ko) * 1997-01-22 1999-10-01 윤종용 백라이트 램프 시동 안정화 회로
JP2002369272A (ja) 2001-04-06 2002-12-20 Sunx Ltd シリアル通信システムと、そのコントロールユニット及びターミナルユニット
KR200340720Y1 (ko) * 2003-09-05 2004-02-05 한철호 지연기를 갖는 보안등 자동 점멸회로
JP2013026176A (ja) * 2011-07-26 2013-02-04 Panasonic Corp Led点灯装置及びそれを用いた照明器具

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55157341U (ko) * 1980-05-06 1980-11-12
JPS6489744A (en) * 1987-09-30 1989-04-04 Toshiba Corp Transmitting/receiving condition display
US4873483A (en) * 1988-01-19 1989-10-10 Minnesota Mining And Manufacturing Company Multi input lightning detection system
JPH04110032U (ja) * 1991-03-06 1992-09-24 テイーデイーケイ株式会社 信号監視表示回路
US5838471A (en) * 1995-06-27 1998-11-17 Norand Corporation Infrared echo canceling
US5837995A (en) * 1996-11-25 1998-11-17 Alan Y. Chow Wavelength-controllable voltage-phase photodiode optoelectronic switch ("opsistor")
US6360090B1 (en) * 1998-08-26 2002-03-19 Integration Associates, Inc. Method and apparatus for receiving infrared signals with improved noise immunity
JP3277901B2 (ja) * 1998-10-13 2002-04-22 ヤマハ株式会社 通信装置
CN2879548Y (zh) * 2005-09-27 2007-03-14 上海市建筑科学研究院有限公司 一种面向智能楼宇的arm嵌入式串口网关
US20110182094A1 (en) * 2007-08-13 2011-07-28 The Powerwise Group, Inc. System and method to manage power usage
US8324833B2 (en) * 2008-02-06 2012-12-04 Nxp B.V. Light color tunability
EP2449854A1 (en) * 2009-06-30 2012-05-09 EldoLAB Holding B.V. Method of configuring an led driver, led driver, led assembly and method of controlling an led assembly
JP2013217142A (ja) * 2012-04-11 2013-10-24 Hitachi Ltd 状態制御システム、及び状態制御方法
MX367317B (es) * 2014-08-01 2019-08-15 Lutron Electronics Co Dispositivo de control de carga para controlar un controlador para una carga de iluminación.
JP2016092629A (ja) * 2014-11-06 2016-05-23 アズビル株式会社 通信状態表示方法および通信状態表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100222983B1 (ko) * 1997-01-22 1999-10-01 윤종용 백라이트 램프 시동 안정화 회로
JP2002369272A (ja) 2001-04-06 2002-12-20 Sunx Ltd シリアル通信システムと、そのコントロールユニット及びターミナルユニット
KR200340720Y1 (ko) * 2003-09-05 2004-02-05 한철호 지연기를 갖는 보안등 자동 점멸회로
JP2013026176A (ja) * 2011-07-26 2013-02-04 Panasonic Corp Led点灯装置及びそれを用いた照明器具

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
"RS232/RS422/RS485의 특장 비교", 일본전선공업 주식회사, &lt;http://www.nihondensen.co.jp/?p=376&gt;

Also Published As

Publication number Publication date
JP2016092629A (ja) 2016-05-23
US9711031B2 (en) 2017-07-18
CN105591707A (zh) 2016-05-18
CN105591707B (zh) 2018-10-09
KR101662961B1 (ko) 2016-10-05
US20160133112A1 (en) 2016-05-12

Similar Documents

Publication Publication Date Title
KR101662961B1 (ko) 통신 상태 표시 방법 및 통신 상태 표시 장치
US9606954B2 (en) Communicating with MIPI-compliant devices using non-MIPI interfaces
EP3364566B1 (en) Transmission of identifiers using visible light communication
CN109347713B (zh) 双向总线系统和操作双向总线的方法
US10635629B2 (en) Inter-integrated circuit (I2C) bus extender
US20140156879A1 (en) Active cable with indicators showing operating modes and linking status
GB2551298A (en) Package structures having integrated waveguides for high speed communications between package components
CN202372976U (zh) 一种分时复用串口的切换电路
CN103384184A (zh) 发送器电路及其运行控制方法
US10396836B2 (en) Electronic circuit with a ringing suppression circuit, network, and method for operating the electronic circuit
CN210804407U (zh) 一种具有电平选择功能的串口转单线通信模块
EP2863555A1 (en) Method and apparatus for suppressing pcie noise output in optical fiber communications, and communications node
WO2016115056A3 (en) A novel high speed signal routing topology for better signal quality
EP2387187A3 (en) Configurable emphasis for high-speed transmitter driver circuitry
CN111149327B (zh) 用于总线系统的发送/接收装置和用于减小在不同的位状态之间过渡时的振荡趋势的方法
US9614568B2 (en) Electronic device for activating and deactivating wireless communication by a power supply switch configuration
CN107517053A (zh) 一种半双工防自扰红外串口电路
CN103647544A (zh) 一种双向传输接口转换电路
US20130103864A1 (en) Device for indicating status of hard disk
US8874980B2 (en) Chip applied to serial transmission system and associated fail safe method
RU2477911C1 (ru) Модуль ввода-вывода для шины данных
KR100994379B1 (ko) 동기식 및 비동기식 제어가 가능한 직렬 연결된 엘이디 조명장치의 제어방법
DE60326593D1 (de) Integrierte anordnung von nach-verstärker und lasertreiber mit digitaler kontrollschnittstelle
CN110795295B (zh) 一种改进的usb转ttl测试装置及其方法
CN204231360U (zh) 一种光纤传输接入装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190919

Year of fee payment: 4