KR20160035527A - 액정 표시 패널 및 그의 제조 방법 - Google Patents

액정 표시 패널 및 그의 제조 방법 Download PDF

Info

Publication number
KR20160035527A
KR20160035527A KR1020140174475A KR20140174475A KR20160035527A KR 20160035527 A KR20160035527 A KR 20160035527A KR 1020140174475 A KR1020140174475 A KR 1020140174475A KR 20140174475 A KR20140174475 A KR 20140174475A KR 20160035527 A KR20160035527 A KR 20160035527A
Authority
KR
South Korea
Prior art keywords
liquid crystal
color mixture
lower substrate
column spacer
substrate
Prior art date
Application number
KR1020140174475A
Other languages
English (en)
Other versions
KR102224348B1 (ko
Inventor
정종욱
김정환
전샛별
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Publication of KR20160035527A publication Critical patent/KR20160035527A/ko
Application granted granted Critical
Publication of KR102224348B1 publication Critical patent/KR102224348B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133512Light shielding layers, e.g. black matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 이웃하는 픽셀 간에 발생되는 색혼합 불량 및 화면 상의 빛샘 불량을 방지할 수 있는 액정 표시 패널을 제공하는 것을 기술적 과제로 한다. 상술한 기술적 과제를 달성하기 위한 본 발명에 따른 액정 표시 패널은, 서로 교차하는 게이트라인과 데이터라인이 구비되어 있는 하부기판, 상기 하부기판과 대향하며, 블랙 매트릭스가 구비되어 있는 상부기판, 및 상기 하부기판 및 상부기판 사이에 구비되어 있는 액정층을 포함하고, 상기 블랙 매트릭스 하부에는 상기 데이터라인과 중첩되도록 혼색 방지부가 위치된다.

Description

액정 표시 패널 및 그의 제조 방법{LIQUID CRYSTAL DISPLAY PANEL AND METHOD OF MANUFACTURING THE SAME}
본 발명은 액정 표시 패널에 관한 것으로서, 특히, 블랙 매트릭스 하부에 혼색 방지부가 위치되어 있는 액정 표시 패널 및 그의 제조 방법에 관한 것이다.
정보화 사회로 시대가 발전함에 따라 박형화, 경량화, 저 소비전력화 등의 우수한 특성을 가지는 평판 표시 장치(FPD : Flat Panel Display Device)의 중요성이 증대되고 있다. 평판 표시 장치에는, 액정 표시 장치(LCD : Liquid Crystal Display Device), 플라즈마 표시 장치(PDP : Plasma Display Panel Device), 유기발광 표시 장치(OLED : Organic Light Emitting Display Device) 등이 있으며, 전기영동 표시 장치(EPD : Electrophoretic Display Device)도 널리 이용되고 있다.
이 중, 박막 트랜지스터를 포함하는 액정 표시 장치는 해상도, 컬러 표시, 화질 등에서 우수하여 텔레비전, 노트북, 테블릿 컴퓨터, 또는 데스크 탑 컴퓨터의 표시 장치로 널리 상용화되고 있다.
도 1은 종래의 액정 표시 패널의 구조를 나타낸 단면도이다.
도 1에 도시된 바와 같이, 종래의 액정 표시 패널은 박막 트랜지스터가 구비되어 있는 하부기판(10), 상기 하부기판(10)과 대향하며, 블랙 매트릭스(25)와 컬러필터(23)가 구비되어 있는 상부기판(20), 및 상기 하부기판(10)과 상부기판(20) 사이에 형성되어 있는 액정층(40)을 포함하여 이루어진다. 이러한 종래의 액정 표시 패널에서는 상기 하부기판(10) 및 상부기판(20)이 각각 제조된 뒤, 합착됨으로써 액정 표시 패널이 완성된다.
그러나, 종래의 액정 표시 패널에서는 상기 하부기판(10) 및 상부기판(20)이 합착될 때, 공정 편차에 의한 미스얼라인(Misalign)이 발생될 수 있다. 상기 미스얼라인(Misalign)이 발생됨에 따라, 서로 이웃하고 있는 픽셀 간에 색혼합(color washout) 불량이 발생될 수 있다.
상기 색혼합(color washout) 불량은 액정 표시 패널의 측면 시야각 방향(도 1에 도시된 화살표 방향)에서 서로 인접되어 있는 두 가지의 다른 컬러가 혼합되어 화상으로 표시되는 불량이다. 예를 들어, 상기 상부기판(20)에 형성되어 있는 컬러필터 중 청색(blue) 컬러 필터(23a) 영역의 액정을 턴-온(LCon) 시킬 경우, 정면에서 표시 패널을 바라보면 청색 화면이 표시된다. 그러나, 동일한 표시 패널을 측면(도 1에 도시된 화살표 방향)에서 바라보면, 빛의 경로가 바뀌어 청색 컬러 필터(23a)와 녹색 컬러 필터(23b)를 통과하여 청색과 녹색이 혼합된 혼색이 화상으로 표시된다. 이는 미스얼라인(Misalign)에 의해 상기 청색 컬러필터(23a) 영역에서 턴-온(LCon) 되어 있는 액정들 일부가 이웃하고 있는 녹색 컬러필터(23b)영역으로 이동되어, 녹색(green) 컬러 필터(23b)를 투과하는 빛이 발생되기 때문이다.
이러한 색혼합(color washout) 불량은 반드시 미스얼라인(Misalign)에 의해 발생되는 것은 아니며, 상기 액정 표시 패널의 시야각에서의 빛을 차단하지 않을 경우 발생될 수 있는 불량이다. 다만, 상기 미스얼라인(Misalign)이 발생되는 경우, 액정 표시 패널에서의 색혼합(color washout) 불량이 더욱더 심해질 수 있다. 상기 색혼합(color washout) 불량은 도면에 도시되지는 않았으나, 녹색(green) 컬러 필터(23b) 및 적색(red) 컬러 필터 영역 사이에서도 동일하게 발생될 수 있다.
이와 같이 종래의 경우 상기 색혼합(color washout)불량으로 인해서 액정 표시 패널의 색재현율 및 표시 품질이 저하되는 문제가 있다.
본 발명은 상술한 문제점을 해결하기 위해 제안된 것으로서, 이웃하는 픽셀 간에 발생되는 색혼합 불량을 방지하여 색재현율 및 표시 품질을 향상시킬 수 있는 액정 표시 패널을 제공하는 것을 기술적 과제로 한다.
위에서 언급된 본 발명의 기술적 과제 외에도, 본 발명의 다른 특징 및 이점들이 이하에서 기술되거나, 그러한 기술 및 설명으로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
상술한 기술적 과제를 달성하기 위한 본 발명에 따른 액정 표시 패널은 서로 교차하는 게이트라인과 데이터라인이 구비되어 있는 하부기판, 상기 하부기판과 대향하며, 블랙 매트릭스가 구비되어 있는 상부기판, 및 상기 하부기판 및 상부기판 사이에 구비되어 있는 액정층을 포함하고, 상기 블랙 매트릭스 하부에는 상기 데이터라인과 중첩되는 혼색 방지부가 위치되어 있다.
또한, 본 발명에 따른 액정 표시 패널의 제조 방법은, 하부기판에 게이트라인 및 데이터라인을 형성하고, 상기 게이트라인 및 데이터라인의 교차영역마다 픽셀을 형성하는 단계, 상부기판에 블랙 매트릭스를 형성하는 단계, 상기 블랙 매트릭스와 중첩되도록 상기 상부기판 상에 혼색 방지부를 형성하는 단계, 상기 하부기판 상에 액정을 형성하는 단계, 및 상기 하부기판과 상부기판을 합착하는 단계를 포함하고, 상기 혼색 방지부는 상기 하부기판의 데이터라인과 중첩되도록 형성된다.
본 발명의 일 실시예에 의하면, 블랙 매트릭스 하부에 혼색 방지부가 위치됨으로써, 상기 블랙 매트릭스 하부의 액정 양이 줄어들 수 있다. 이에 따라, 색혼합이 일어나는 영역인 블랙 매트릭스 하부의 액정 양이 줄어들기 때문에, 이웃하는 픽셀 간에 발생되는 색혼합(color washout) 불량을 방지할 수 있다.
또한, 본 발명의 다른 실시예에 의하면, 외부에서 압력이 가해지더라도 혼색 방지부에 의해 컬럼 스페이서의 움직임이 차단될 수 있어 배향막이 손상되는 것을 방지할 수 있으며, 그에 따라 화면 상의 빛샘 불량을 방지할 수 있다.
따라서, 상기 색혼합(color washout)불량 및 빛샘 불량이 방지될 수 있으므로, 액정 표시 패널의 색재현율 및 표시 품질이 향상될 수 있다.
도 1은 종래의 액정 표시 패널의 구조를 나타낸 단면도.
도 2는 본 발명에 따른 액정 표시 패널이 적용되는 액정 표시 장치의 구성을 개략적으로 나타낸 예시도.
도 3은 본 발명의 일 실시예에 따른 액정 표시 패널의 구조를 나타낸 평면도.
도 4는 본 발명의 일 실시예에 따른 액정 표시 패널의 구조를 나타낸 단면도.
도 5a 내지 도 5c는 본 발명의 일 실시예에 따른 액정 표시 패널의 제조 방법을 설명하기 위해 나타낸 단면도들.
도 6은 본 발명의 다른 실시예에 따른 액정 표시 패널의 구조를 나타낸 평면도.
도 7은 본 발명의 또 다른 실시예에 따른 액정 표시 패널의 구조를 나타낸 평면도.
도 8은 본 발명의 또 다른 실시예에 따른 액정 표시 패널의 구조를 나타낸 단면도.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 명세서 상에서 언급한 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
시간 관계에 대한 설명일 경우, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성 요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하, 첨부된 도면을 참조하여 본 발명이 상세히 설명된다.
도 2는 본 발명에 따른 액정 표시 패널이 적용되는 액정 표시 장치의 구성을 개략적으로 나타낸 예시도이다.
본 발명에 따른 액정 표시 장치는, 도 2에 도시된 바와 같이, 액정 표시 패널(100) 및 패널 구동부(400, 300, 200)를 포함하여 이루어진다.
상기 액정 표시 패널(100)은 도면에 상세하게 도시되지는 않았으나, 하부기판, 상부기판 및 액정층을 포함하여 이루어진다.
상기 하부기판은 서로 교차하여 픽셀(P) 영역을 정의하는 게이트라인(GL1~GLg)과 데이터라인(DL1~DLd), 상기 게이트라인(GL1~GLg)과 데이터라인(DL1~DLd)에 연결되는 박막 트랜지스터, 상기 박막 트랜지스터와 연결되는 화소 전극 및 상기 화소 전극과 함께 전계를 형성하여 후술되는 액정층의 배향 방향을 조절하는 공통 전극을 포함하여 이루어질 수 있다.
상기 상부기판은 블랙 매트릭스(BM: Black Matrix) 및 컬러필터를 포함하여 이루어질 수 있다.
상기 액정층은 상기 상부기판과 하부기판 사이에 구비된다.
상기 상부기판과 하부기판 각각에는 편광판이 부착되고, 액정과 접하는 내면에는 상기 액정의 배향 방향을 설정하기 위한 배향막이 구비될 수 있다.
또한, 상기 액정 표시 패널(100)의 상부기판과 하부기판 사이에는 셀갭(Cell gap)을 유지하기 위한 컬럼 스페이서(CS: Column Spacer)가 추가로 구비될 수 있다.
이러한 상기 액정 표시 패널(100)은, 이하, 도 3 내지 도 8을 참조하여 상세하게 설명된다.
상기 패널 구동부(400, 300, 200)는 타이밍 컨트롤러(400), 데이터 드라이버(300) 및 게이트 드라이버(200)를 포함하여 이루어진다.
상기 타이밍 컨트롤러(400)는 외부시스템으로부터 데이터 인에이블 신호(Data Enable, DE), 도트 클럭(CLK) 등의 타이밍신호를 입력받아, 상기 데이터 드라이버(300)와 상기 게이트 드라이버(200)의 동작 타이밍을 제어하기 위한 제어신호들(GCS, DCS)을 발생한다.
상기 데이터 드라이버(300)는 상기 타이밍 컨트롤러(400)로부터 입력된 상기 영상데이터를 상기 데이터 전압으로 변환하여, 상기 게이트 라인에 스캔펄스가 공급되는 1수평기간마다 1수평라인분의 데이터 전압을 상기 데이터 라인들에 공급한다.
상기 게이트 드라이버(200)는 상기 타이밍 컨트롤러(400)로부터 전송되어온 게이트 스타트 펄스(Gate Start Pulse; GSP)를 게이트 쉬프트 클럭(Gate Shift Clock; GSC)에 따라 쉬프트시켜, 순차적으로 상기 게이트 라인들(GL1~GLg)에 게이트 온 전압(Von)을 갖는 스캔펄스를 공급한다. 그리고, 상기 게이트 드라이버(200)는 상기 게이트 온 전압(Von)을 갖는 상기 스캔펄스가 공급되지 않는 나머지 기간 동안에는 상기 게이트 라인(GL1~GLg)들에 게이트 오프 전압(Voff)을 공급한다.
상기 설명에서는, 상기 데이터 드라이버(300), 상기 게이트 드라이버(200) 및 상기 타이밍 컨트롤러(400)가 독립적으로 구성된 것으로서 설명되었으나, 상기 데이터 드라이버(300) 또는 상기 게이트 드라이버(200)들 중 적어도 어느 하나는 상기 타이밍 컨트롤러(400)에 구성될 수도 있다.
도 3은 본 발명의 일 실시예에 따른 액정 표시 패널의 구조를 나타낸 평면도로서 이는 하부 기판을 위주로 도시한 것이며, 도 4는 본 발명의 일 실시예에 따른 액정 표시패널의 구조를 나타낸 단면도로서 이는 도 3의 A-B 방향으로 절단한 단면을 나타낸 단면도이다. 우선, 도 3을 참조로 본 발명의 일 실시예에 따른 액정 표시 패널의 평면 구조를 설명한 후 이어서 도 4를 참조로 본 발명의 일 실시예에 따른 액정 표시 패널의 단면 구조에 대해서 설명하기로 한다.
도 3에 도시된 바와 같이, 본 발명의 일 실시예에 따르면, 게이트라인(GL) 및 데이터라인(DL)이 교차하여 복수의 픽셀을 정의하고 있다. 상기 각각의 픽셀에는 박막 트랜지스터(Tr)와 픽셀전극(165)이 형성되어 있다. 이와 같은 게이트라인(GL), 데이터라인(DL), 박막 트랜지스터(Tr) 및 픽셀전극(165)은 액정 표시 패널(100)의 하부 기판 상에 형성된다.
상기 박막 트랜지스터(Tr)는 각 픽셀의 게이트라인(GL) 및 데이터라인(DL)의 교차영역에 형성된다. 상기 박막 트랜지스터(Tr)는 게이트 전극(120), 액티브층(미도시), 소스 전극(122) 및 드레인 전극(121)을 포함하여 이루어진다. 상기 게이트 전극(120)은 상기 게이트라인(GL)에 연결되고, 상기 소스 전극(122)은 상기 데이터라인(DL)에 연결되고, 상기 드레인 전극(121)은 상기 소스 전극(122)과 마주하고 있다.
상기 픽셀전극(165)은 콘택홀(x)을 통해서 상기 박막 트랜지스터(Tr)의 드레인 전극(121)과 연결되어 있다. 상기 픽셀전극(165)은 적어도 하나 이상의 굴곡을 가지는 지그재그 형상(zig-zag shape)으로 형성될 수 있다. 그러나, 이에 한정되지 않으며, 상기 픽셀전극(165)은 직선(straight shape) 형상 또는 핑거 패턴(finger pattern 또는 comb-shaped)을 가지도록 형성될 수도 있다.
액정 표시 패널(100)의 상부 기판 상에는 컬럼 스페이서(190)와 혼색 방지부(185)가 형성되어 있다.
상기 컬럼 스페이서(190)는 하부 기판과 상부 기판 사이의 셀갭(Cell gap)을 일정하게 유지시키는 역할을 한다. 이와 같은 컬럼 스페이서(190)는 상기 박막 트랜지스터(Tr)와 중첩되는 영역과 같이 광이 투과되지 않는 영역에 위치하여, 상기 컬럼 스페이서(190)로 인해서 광투과율이 감소되지 않도록 한다.
상기 혼색 방지부(185)는 상기 데이터 라인(DL)과 중첩되도록 형성되어 복수의 픽셀 사이에서 혼색이 발생하는 것을 방지한다. 상기 혼색 방지부(185)의 폭은 상기 데이터 라인(DL)의 폭보다 작게 형성됨으로써 상기 혼색 방지부(185)로 인한 광투과율 감소를 방지할 수 있다.
본 발명의 일 실시예에 따른 데이터라인(DL)은 상기 픽셀전극(165)의 형상에 따라, 적어도 하나 이상의 굴곡을 가지는 지그재그 형상(zig-zag shape)으로 형성될 수 있다. 따라서, 상기 데이터라인(DL)과 중첩되도록 형성되는 상기 혼색 방지부(185)는 상기 데이터라인(DL)과 마찬가지로 적어도 하나 이상의 굴곡을 가지는 지그재그 형상(zig-zag shape)으로 이루어질 수 있다. 또한, 상기 혼색 방지부(185)는 상기 데이터라인(DL)의 길이방향으로 연장되어 구비될 수 있으며, 바(bar) 구조물의 형상으로 이루어질 수 있다. 그러나 이에 한정되지 않으며, 상기 혼색 방지부(185)는 상기 데이터라인(DL)의 형상에 따라 직선 형상(straight shape) 등의 다양한 형상을 가지며 구비될 수 있다.
상기 혼색 방지부(185)는 상기 게이트라인(GL)과는 중첩되지 않을 수 있다. 그러나, 반드시 이에 한정되는 것은 아니며 경우에 따라서 중첩되어 형성되는 것도 가능하다.
도 4에 도시된 바와 같이, 본 발명의 일 실시예에 따른 액정 표시 패널(100)은 하부기판(160), 상부기판(180) 및 액정층(140)을 포함하여 이루어진다.
상기 하부기판(160)은 제1 기판(161) 상에 형성된 게이트 절연막(162), 상기 게이트 절연막(162) 상에 형성된 데이터 라인(DL), 상기 데이터 라인(DL) 상에 형성된 평탄화막(164), 상기 평탄화막(164) 상에 형성된 공통전극(167), 상기 공통전극(167) 상에 형성된 보호막(168), 상기 보호막(168) 상에 형성된 픽셀전극(165)을 포함하여 이루어진다.
상기 게이트 절연막(162)은 게이트 라인(전술한 도 3의 GL)과 데이터 라인(DL) 사이에 형성되어 양자를 절연시킨다. 상기 평탄화막(164)은 박막 트랜지스터(전술한 도 3의 Tr) 상에 형성되어 박막 트랜지스터(전술한 도 3의 Tr)를 보호함과 더불어 기판을 평탄화시킨다.
상기 공통전극(167)과 상기 픽셀전극(165)은 상기 보호막(168)을 사이에 두고 위아래로 배치되어 상기 공통전극(167)과 상기 픽셀전극(165) 사이에서 전계를 형성시킨다. 한편, 상기 공통전극(167)이 상기 보호막(168) 위에 형성되고 상기 픽셀전극(165)이 상기 보호막(168) 아래에 형성될 수도 있다. 즉, 상기 픽셀전극(165) 및 공통전극(167)은 상기 픽셀전극(165)이 공통전극(167) 상에 형성된 픽셀전극 온 탑 구조(pixel electrode on the common electrode)로 형성될 수도 있고, 상기 공통전극(167)이 픽셀전극(165)상에 형성된 공통전극 온 탑 구조(common electrode on the pixel electrode)로도 형성될 수도 있다.
상기 상부기판(180)은 제2 기판(181) 상에 형성된 블랙 매트릭스(BM: Black Matrix)(183), 상기 블랙 매트릭스(183) 상에 형성된 컬러필터(CF: Color Filter)(182), 상기 컬러 필터(182) 상에 형성된 오버코팅층(187), 및 상기 오버코팅층(187) 상에 형성된 혼색 방지부(185)를 포함하여 이루어진다.
상기 블랙 매트릭스(183)는 상기 컬러필터(182)의 R(Red), G(Green), B(Blue) 패턴 사이에 각각 위치되어, 상기 R(Red), G(Green), B(Blue)의 빛을 구분하거나, 차단하는 기능을 수행한다.
상기 컬러필터(182)는 상기 액정 표시 패널(100)에서 컬러를 구현하기 위해 사용된다. 상기 컬러필터(182)에는, R(Red), G(Green), B(Blue) 패턴이 구비되어 있다.
상기 오버코팅층(187)은 상기 컬러필터(182)를 평탄화시키기 위하여, 상기 블랙 매트릭스(183) 및 컬러필터(182)가 구비되어 있는 상기 제2 기판(181)의 전면을 덮는다. 상기 오버코팅층(187) 상에는 상기 하부기판(160) 및 상부기판(180) 사이의 셀갭(Cell gap)을 일정하게 유지시켜 주기 위한 컬럼 스페이서(전술한 도 3의 190)가 형성된다.
상기 혼색 방지부(185)는 상기 컬럼 스페이서(전술한 도 3의 190)와 마찬가지로 상기 오버코팅층(187) 상에 형성되며, 따라서, 상기 혼색 방지부(185)와 상기 오버코팅층(187)은 동시에 형성될 수 있다.
이 경우, 상기 혼색 방지부(185)의 높이는 상기 컬럼 스페이서(전술한 도 3의 190)의 높이보다 작게 형성될 수 있으며, 상기 혼색 방지부(185)의 폭(WC)은 상기 블랙 매트릭스(183)의 폭(WB) 보다 작게 형성될 수 있다. 이에 따라, 셀 갭에 영향을 주지 않고, 액정 표시 패널(100)의 개구율을 줄이지 않으면서, 측면 시야각에서의 빛을 효과적으로 차단할 수 있는 혼색 방지부(185)가 구비될 수 있다.
상기 혼색 방지부(185)는 상기 블랙 매트릭스(183) 하부에서 상기 블랙 매트릭스(183)와 중첩되도록 형성될 수 있다. 상기 블랙 매트릭스(183) 하부에 혼색 방지부(185)가 위치됨으로써, 후술되는 바와 같이 상기 블랙 매트릭스(183) 하부의 액정(141) 양이 줄어들 수 있다.
본 발명의 일 실시예에서는, 상기 혼색 방지부(185)가 상기 상부기판(180)에 형성되어 있는 것을 일 예로 하여 본 발명이 설명되었으나, 이에 한정된 것은 아니며, 상기 혼색 방지부(185)는 상기 하부기판(160)에 형성될 수도 있다.
상기 하부기판(160)에 상기 혼색 방지부(185)가 형성될 경우, 상기 혼색 방지부(185)는 상기 데이터라인(DL) 상부에서 상기 데이터라인(DL)과 중첩되도록 형성될 수 있다. 또한, 상기 혼색 방지부(185)는 상기 블랙 매트릭스(183)와 마주보도록 상기 블랙 매트릭스(183) 하부에 위치될 수 있으며, 상기 혼색 방지부(185)의 폭(WC)은 상기 상기 블랙 매트릭스(183)의 폭(WB)보다 작을 수 있다.
상기 하부기판(160) 및 상기 상부기판(180) 사이에는 액정층(140)이 구비된다. 상기 액정 표시 패널(100)에서는 상기 액정층(140)에 구비된 액정(141)들이 갖는 여러 가지 성질들 중, 상기 액정(141)에 전압을 가하면 액정 분자의 배열이 변하는 성질을 이용하여 화상이 표시된다.
이 경우, 상기 혼색 방지부(185)의 높이는 상기 액정층(140)의 높이보다 작게 형성될 수 있다. 즉, 상기 혼색 방지부(185)의 높이는 합착된 하부기판(160) 및 상부기판(180) 사이의 셀갭(Cell Gap)보다 작게 형성될 수 있다.
예를 들어, 상기 하부기판(160) 및 상부기판(180) 사이의 셀갭이 3.28㎛일 경우, 상기 혼색 방지부(185)의 높이는 1㎛ 내지 3㎛의 범위에서 형성될 수 있다. 그러나 상기 혼색 방지부(185)의 높이가 상기한 바와 같은 수치에 한정되는 것은 아니며, 상기 혼색 방지부(185)의 높이는 상기 하부기판(160) 및 상부기판(180)의 셀갭에 따라 다양하게 형성될 수 있다.
상기한 바와 같이, 상기 블랙 매트릭스(183) 하부에 혼색 방지부(185)가 형성되기 때문에, 상기 블랙 매트릭스(183) 하부에 구비될 수 있는 액정(141)의 양이 줄어들어 색혼합(color washout) 불량이 방지될 수 있다. 즉, 상부기판(180)과 하부기판(160)의 합착 시의 공정편차에 따른 미스얼라인(Misalign)이 발생되더라도, 상기 블랙 매트릭스(183) 하부의 액정(141)의 양이 줄어들었기 때문에, 상기 블랙 매트릭스(183) 하부의 액정(141)들이 이웃한 픽셀로 이동할 수 있는 확률이 적어 색혼합(color washout) 불량이 방지될 수 있다.
또한, 이웃하는 픽셀 간에 발생되는 색혼합(color washout) 불량이 개선될 수 있으므로, 액정 표시 패널의 색재현율 및 신뢰성이 향상될 수 있고, 표시 품질이 개선될 수 있다.
도 5a 내지 도 5c는 본 발명의 일 실시예에 따른 액정 표시 패널의 제조 방법을 설명하기 위해 나타낸 단면도들이며, 이는 전술한 도 4에 따른 액정 표시 패널의 제조 공정에 관한 것이다. 따라서, 동일한 구성에 대해서는 동일한 도면부호를 부여하였고, 각각의 구성의 재료 및 구조 등에 있어서 반복되는 부분에 대한 설명은 생략한다.
먼저, 도 5a에 도시된 바와 같이, 상기 하부기판(160)은 제1 기판(161), 게이트 절연막(162), 데이터 라인(DL), 평탄화막(164), 공통전극(167), 보호막(168), 및 픽셀전극(165)을 포함하여 이루어진다.
상기 게이트 절연막(162)은 상기 제1 기판(161) 전체에 형성된다. 상기 게이트 절연막(162)은 무기 절연 물질 예를 들어, 실리콘 산화막(SiOX), 실리콘 질화막(SiNX), 또는 이들의 다중층으로 이루어 질 수 있으나, 이에 한정되지 않는다.
상기 데이터 라인(DL)은 상기 게이트 절연막(162) 상에 구비될 수 있다. 상기 데이터 라인(DL)은 예를 들어, 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층일 수 있으나, 이에 한정되지 않는다.
상기 평탄화막(164)은 상기 데이터 라인(DL) 상에 형성된다. 상기 평탄화막(164)은 상기 데이터 라인(DL)이 형성되어 있는 제1기판(161) 상부를 평탄화시키는 기능을 한다.
상기 평탄화막(164)은 예를 들어, 아크릴계 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드계 수지(polyamides resin), 폴리이미드계 수지(polyimides resin), 불포화 폴리에스테르계 수지(unsaturated polyesters resin), 폴리페닐렌계 수지(poly-phenylene resin), 폴리페닐렌설파이드계 수지(polyphenylenesulfides resin), 및 벤조사이클로부텐(benzocyclobutene) 중 하나 이상의 물질로 형성될 수 있으나, 이에 한정되지 않는다.
상기 공통전극(167)은 평탄화막(164) 상에 형성된다. 상기 공통전극(167)으로는 액정을 구동하기 위한, 공통전압(Vcom)이 인가된다. 상기 공통전극(167)은 예를 들어, 인듐 틴 옥사이드(ITO: Indium Tin Oxide)와 같은 투명 전도성 물질로 형성될 수 있으나, 이에 한정되지 않는다.
본 발명의 일 실시예에 따른 상기 공통전극(167)은 판 형태(rectangular shape)로 형성될 수 있으며, 이에 따라, 상기 제1 기판(161) 전면에 구비될 수 있다. 그러나, 이에 한정되지 않으며 상기 공통전극(167)은 후술되는 픽셀전극(165)과 마찬가지로 적어도 하나 이상의 굴곡을 가지는 지그재그 형상(zig-zag shape)으로 형성될 수 있다. 또한, 상기 공통전극(167)은 직선 형상(straight shape) 또는 핑거 패턴(finger pattern 또는 comb-shaped)으로 형성될 수도 있다.
상기 보호막(168)은 상기 공통전극(167)이 구비된 상기 제1 기판(161) 전면에 형성된다. 상기 보호막(168)은 상기 평탄화막(164)과 동일한 물질로 이루어질 수 있으나, 반드시 이에 한정되는 것은 아니다.
상기 픽셀전극(165)은 상기 보호막(168) 상에 형성된다. 상기 픽셀전극(165)은 적어도 하나 이상의 굴곡을 가지는 지그재그 형상(zig-zag shape)으로 형성될 수 있다. 그러나, 이에 한정되지 않으며, 상기 픽셀전극(165)은 직선(straight shape) 형상 또는 핑거 패턴(finger pattern 또는 comb-shaped)을 가지도록 형성될 수도 있다.
상기 픽셀전극(165)은 예를 들어, 인듐 틴 옥사이드(ITO: Indium Tin Oxide)와 같은 투명 전도성 물질로 형성될 수 있다.
도면에 도시하지 않았으나, 상기 하부기판(160) 전면에는 액정층(140)을 배향시키는 하부 배항막이 형성될 수 있다. 상기 하부 배향막은 이하의 도면을 참조하여 상세히 설명된다.
다음, 도 5b에 도시된 바와 같이, 상기 상부기판(180)은 제2 기판(181), 블랙 매트릭스(BM: Black Matrix)(183), 컬러필터(CF: Color Filter)(182) 및 오버코팅층(187)을 포함한다.
상기 블랙 매트릭스(183)는 상기 제2 기판(181) 상에 형성된다. 상기 블랙 매트릭스(183)가 형성됨에 따라, 액정 표시 패널(100)의 콘트라스트(Contrast ratio)는 향상되고, 상기 박막 트랜지스터(전술한 도 3의 Tr)의 누설 전류는 감소될 수 있다.
상기 블랙 매트릭스(183)는 수지 재질의 유기막 예를 들면, 카본 블랙(carbon black)이나 흑색 안료 중 어느 하나를 포함한 아크릴(Acryl), 에폭시(Epoxy) 또는 폴리이미드(Polyimide) 수지 등의 착색된 유기계 수지 등으로 이루어질 수 있으나, 반드시 이에 한정되는 것은 아니다.
상기 컬러필터(182)는 액정 표시 패널(100)에서 컬러를 구현하기 위해 사용된다. 상기 컬러필터(182)에는, R(Red), G(Green), B(Blue) 패턴이 형성되어 있다.
상기 오버코팅층(187)은 상기 컬러필터(182)를 평탄화시키기 위하여, 상기 블랙 매트릭스(183) 및 컬러필터(182)가 형성되어 있는 제2 기판(181)의 상부 전면을 덮는다.
상기 오버코팅층(187)은 예를 들어, 아크릴계 수지(polyacrylates resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드계 수지(polyamides resin), 폴리이미드계 수지(polyimides resin), 불포화 폴리에스테르계 수지(unsaturated polyesters resin), 폴리페닐렌계 수지(poly-phenylene resin), 폴리페닐렌설파이드계 수지(polyphenylenesulfides resin), 및 벤조사이클로부텐(benzocyclobutene) 중 하나 이상의 물질로 형성될 수 있으나, 이에 한정되지 않는다.
상기 혼색 방지부(185)는 상기 오버코팅층(187) 상에 형성된다. 상기 혼색 방지부(185)는 상기 블랙 매트릭스(183)와 중첩되도록 형성된다. 또한, 상기 혼색 방지부(185)는 상기 하부기판(160) 및 상부기판(180)이 합착되는 단계에서 상기 하부기판(160)에 형성되어 있는 데이터라인(DL)과 중첩되는 위치에 형성된다.
도면에 도시되지는 않았으나, 상기 혼색 방지부(185)가 형성되는 동시에 상기 박막 트랜지스터(Tr)의 게이트 전극 상에는 컬럼 스페이서가 형성된다. 상기 혼색 방지부(185)와 상기 컬럼 스페이서는 동일한 공정을 통하여 동시에 형성될 수 있다.
상기 혼색 방지부(185)와 컬럼 스페이서는 예를 들어, 그레이톤 마스크(Graytone mask), R-패턴 마스크(R-pattern mask) 등 빛의 양을 차등적으로 조사하는 방법을 사용하여 제작 될 수 있다.
상기 그레이톤 마스크(Graytone mask)는 차광부, 투광부 및 반투광부를 갖는 마스크를 사용하여, 막 두께가 서로 다른 패턴을 형성하는 방법이다. 상기 R-패턴 마스크(R-pattern mask)는, 회절된 빛의 중첩효과를 이용하여, 패턴을 형성하는 미세패턴 형성 방법이다. 여기서, 상기 차광부는 빛을 차단하는 부분이고, 상기 투광부는 빛을 투과하는 부분이며, 상기 반투광부는 빛의 투과량이 상기 투광부 보다 적은 부분을 말한다.
상기 그레이톤 마스크(Graytone mask) 또는 R-패턴 마스크(R-pattern mask) 등을 사용하여 패턴을 형성할 경우, 빛의 양을 차등적으로 조사하여, 높이가 서로 다른 패턴이 형성될 수 있다.
즉, 상기 혼색 방지부(185) 및 컬럼 스페이서가 동시에 형성되되, 상기 혼색 방지부(185)의 높이가 상기 컬럼 스페이서의 높이보다 작도록 상기 제2 기판(181) 상에 형성될 수 있다.
도면에 도시하지 않았으나, 상기 혼색 방지부(185) 및 컬럼 스페이서 상에는 액정층(140)을 배향시키는 상부 배항막이 형성될 수 있다. 상기 상부 배향막은 이하 도면을 참조하여 상세히 설명된다.
마지막으로, 도 5c에 도시된 바와 같이, 상기 하부기판(160) 상에 액정(141)이 적하되고, 상기 하부기판(160)과 상부기판(180)이 합착된다. 이에 따라, 상기 하부기판(160) 및 상기 상부기판(180) 사이에는 액정(141)들이 구비되어 있는 액정층(140)이 형성된다.
본 발명의 일 실시예에서는 상기 하부기판(160) 상에 액정(141)이 적하됨으로써 상기 액정층(140)이 형성되는 것을 일 예로 하여 본 발명이 설명된다. 그러나, 이에 한정되지 않으며, 상기 액정층(140)은 상기 상부기판(180) 상에 액정(141)이 적하됨으로써 형성될 수도 있다.
여기서, 상기 혼색 방지부(185)의 높이는 상기 액정층(140)의 높이보다 작게 형성된다. 즉, 상기 혼색 방지부(185)의 높이는 합착된 하부기판(160) 및 상부기판(180) 사이의 셀갭(cell gap)보다 작게 형성된다.
도 6은 본 발명의 다른 실시예에 따른 액정 표시 패널의 구조를 나타낸 평면도이다. 본 발명의 다른 실시예에 따른 액정 표시 패널은 혼색 방지부(185) 형상을 제외하고는 본 발명의 일 실시예와 동일하다. 따라서, 동일한 구성에 대해서는 동일한 도면부호를 부여하였고, 각각의 구성의 재료 및 구조 등에 있어서 반복되는 부분에 대한 설명은 생략한다.
도 6에 도시된 바와 같이, 혼색 방지부(185)는 상기 데이터라인(DL)의 길이방향으로 연장된 바(bar) 구조물로 이루어질 수 있다. 이때, 상기 바 구조물은 서로 분리되어 있는 제1 바 구조물(185a) 및 제2 바 구조물(185b)을 포함한다. 즉, 본 발명의 다른 실시예에 따른 상기 혼색 방지부(185)는 상기 데이터라인(DL)이 굴곡되는 부분에서 제1 바 구조물(185a) 및 제2 바 구조물(185b)로 분리되어 구성될 수 있다.
도 7은 본 발명의 또 다른 실시예에 따른 액정 표시 패널의 구조를 나타낸 평면도이고, 도 8은 본 발명의 또 다른 실시예에 따른 액정 표시 패널의 구조를 나타낸 단면도이다. 특히, 도 8은 도 7의 평면도를 C-D 방향으로 절단한 단면을 나타낸 단면도이다. 본 발명의 또 다른 실시예에 따른 액정 표시 패널은 혼색 방지부(185)와 컬럼 스페이서(190)의 형상, 및 컬럼 스페이서(190)의 형성 위치가 변경된 것을 제외하고는 본 발명의 일 실시예와 동일하다. 따라서, 동일한 구성에 대해서는 동일한 도면부호를 부여하였고, 각각의 구성의 재료 및 구조 등에 있어서 반복되는 부분에 대한 설명은 생략한다. 우선, 도 7을 참조하여 본 발명의 또 다른 실시예에 따른 액정 표시 패널의 평면구조를 설명한 후 이어서 도 8을 참조하여 본 발명의 또 다른 실시예에 따른 액정 표시 패널의 단면구조를 설명한다.
도 7에 도시된 바와 같이, 본 발명의 또 다른 실시예에 따르면, 컬럼 스페이서(190)는 박막 트랜지스터(Tr)와 중첩되도록 위치될 수 있으며, 구체적으로 게이트라인(GL)과 중첩되도록 구성될 수 있다. 상기 컬럼 스페이서(190)는 게이트라인(GL)의 길이방향으로 연장된 바(bar) 구조물로 이루어질 수 있다. 상기 바(bar) 구조물은 복수 개가 서로 이격되면서 구성될 수 있다.
혼색 방지부(185)는 데이터라인(DL)의 길이방향으로 연장되어 있으며 특히 전술한 실시예와 달리 박막 트랜지스터(Tr) 영역 근처까지 연장되어 있으며, 도시된 바와 같이 게이트 전극(120)과 중첩되는 영역까지 연장될 수 있다. 이와 같이 박막 트랜지스터(Tr) 영역 근처까지 연장된 혼색 방지부(185)는 상기 컬럼 스페이서(190)의 움직임을 차단하는 역할을 한다. 즉, 상기 컬럼 스페이서(190)는 혼색 방지부(185)와 오버랩되지 않도록 위치하며, 이때, 상기 혼색 방지부(185)의 끝단이 상기 컬럼 스페이서(190) 근처까지 연장되어 있기 때문에, 상기 컬럼 스페이서(190)가 움직인다 하더라도 상기 혼색 방지부(185)에 의해 막혀서 더 이상 움직이지 못하게 된다. 따라서, 상기 혼색 방지부(185)의 끝단과 상기 컬럼 스페이서(190) 사이의 간격을 조절함으로써 상기 컬럼 스페이서(190)의 움직임 영역을 조절할 수 있다. 전술한 바와 같이, 상기 혼색 방지부(185)가 박막 트랜지스터(Tr) 영역 근처까지 연장될 경우 상기 컬럼 스페이서(190)가 픽셀영역으로 진입하는 것이 차단될 수 있다.
도 8에 도시된 바와 같이, 본 발명의 또 다른 실시예에 따르면, 하부기판(160)을 구성하는 제1 기판(161) 상에 게이트라인(GL), 게이트 절연막(162), 데이터라인(DL), 평탄화막(164), 공통전극(167) 및 보호막(168)이 순차적으로 구비되어 있다. 그리고, 상기 보호막(168) 상에는 컬럼 스페이서(190)가 구비되어 있으며, 상기 컬럼 스페이서(190) 상에 하부 배향막(171)이 구비되어 있다.
상부기판(180)을 구성하는 제2 기판(181) 상에는 블랙 매트릭스(183), 컬러필터(182) 및 오버코팅층(187)이 구비되어 있다. 그리고, 상기 오버코팅층(187) 상에 혼색 방지부(185)가 구비되어 있으며, 상기 혼색 방지부(185) 상에 상부 배향막(172)이 구비되어 있다.
이와 같이, 본 발명의 다른 실시예에 따르면 컬럼 스페이서(190)가 하부기판(160)을 구성하는 제1 기판(161) 상에 구비되어 있고 혼색 방지부(185)가 상부기판(180)을 구성하는 제2 기판(181) 상에 구비되어 있다. 다만, 반드시 이에 한정되지 않으며 상기 컬럼 스페이서(190)가 상부기판(180)을 구성하는 제2 기판(181) 상에 위치하고 상기 혼색 방지부(185)가 하부기판(160)을 구성하는 제1 기판(161) 상에 위치하는 것도 가능하다.
상기 혼색 방지부(185)와 상기 컬럼 스페이서(190)는 상기 블랙 매트릭스(183)와 중첩되도록 위치되며, 그에 따라 광투과율 저하가 방지될 수 있음은 전술한 실시예와 마찬가지이다.
도시된 바와 같이 상기 컬럼 스페이서(190)의 일측 및 타측에 각각 혼색 방지부(185)가 구성되기 때문에, 외부에서 압력이 가해지더라도 상기 혼색 방지부(185)에 의해 상기 컬럼 스페이서(190)의 움직임이 차단될 수 있으며, 그에 따라 상기 컬럼 스페이서(190)의 움직임에 의해 발생되는 상부 배향막(172) 및 하부 배향막(171)의 손상을 방지할 수 있다. 이와 같이 상부 배향막(172) 및 하부 배향막(171)의 손상이 방지되기 때문에, 화면 상의 빛샘 불량이 방지될 수 있으며, 액정 표시 패널의 색재현율 및 표시 품질이 향상될 수 있다.
이와 같은 본 발명의 또 다른 실시예의 경우, 상기 컬럼 스페이서(190) 및 상기 혼색 방지부(185)가 서로 동일한 기판에 구성되는 경우에는 상기 혼색 방지부(185)가 상기 컬럼 스페이서(190)의 움직임을 차단할 수 없게 되므로, 상기 컬럼 스페이서(190)의 움직임 차단효과를 얻기 위해서는 상기 컬럼 스페이서(190) 및 상기 혼색 방지부(185)가 서로 다른 기판에 배치된다.
본 발명에 따른 박막 트랜지스터는 바텀 게이트(Bottom Gate) 방식으로 형성될 수 있다. 그러나 이에 한정되지 않으며, 상기 박막트랜지스터는 탑 게이트(Top Gate) 방식으로 형성될 수 도 있다.
또한, 상기 박막 트랜지스터(Tr)는 비정질실리콘 박막 트랜지스터(a-Si TFT), 다결정 실리콘 박막 트랜지스터(poly-Si TFT), 산화물 박막 트랜지스터(Oxide TFT)등이 될 수 있다. 또한, 상기 트랜지스터들은 N형, 또는 P형 박막 트랜지스터가 될 수도 있다.
본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.  그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
100 : 패널 200 : 게이트 드라이버
300 : 데이터 드라이버 400 : 타이밍 컨트롤러
183 : 블랙 매트릭스 185 : 혼색 방지부

Claims (19)

  1. 서로 교차하는 게이트라인과 데이터라인이 구비되어 있는 하부기판;
    상기 하부기판과 대향하며, 블랙 매트릭스가 구비되어 있는 상부기판; 및
    상기 하부기판 및 상부기판 사이에 구비되어 있는 액정층을 포함하고,
    상기 블랙 매트릭스 하부에는 상기 데이터라인과 중첩되는 혼색 방지부가 위치한 액정 표시 패널.
  2. 제 1 항에 있어서,
    상기 혼색 방지부의 높이는,
    상기 하부기판 및 상부기판 사이의 셀갭보다 작은 액정 표시 패널.
  3. 제 2 항에 있어서,
    상기 혼색 방지부의 높이는 1㎛ 내지 3㎛ 범위인 액정 표시 패널.
  4. 제 1 항에 있어서,
    상기 혼색 방지부의 폭은 상기 블랙 매트릭스의 폭보다 작으며,
    상기 혼색 방지부는 상기 블랙 매트릭스와 중첩되는 액정 표시 패널.
  5. 제 1 항에 있어서,
    상기 혼색 방지부는 상기 데이터라인의 길이방향으로 연장된 바(bar) 구조물로 이루어진 액정 표시 패널.
  6. 제 5 항에 있어서,
    상기 바 구조물은 서로 분리되어 있는 제1 바 구조물 및 제2 바 구조물을 포함하는 액정 표시 패널.
  7. 제 6 항에 있어서,
    상기 데이터 라인은 적어도 하나의 굴곡되는 부분을 포함하고,
    상기 제1 바 구조물과 상기 제2 바 구조물은 상기 데이터 라인의 굴곡되는 부분에서 분리되어 있는 액정 표시 패널.
  8. 제 1 항에 있어서,
    상기 혼색 방지부는 상기 게이트라인과는 중첩되지 않는 액정 표시 패널.
  9. 제 1 항에 있어서,
    상기 혼색 방지부는 상기 게이트라인과 중첩되는 액정 표시 패널.
  10. 제 1 항에 있어서,
    상기 상부기판과 하부기판 사이에는 컬럼 스페이서가 추가로 구비되어 있는 액정 표시 패널.
  11. 제 10 항에 있어서,
    상기 혼색 방지부와 상기 컬럼 스페이서는 서로 오버랩되지 않도록 구비된 액정 표시 패널.
  12. 제 10 항에 있어서,
    상기 컬럼 스페이서는 상기 블랙 매트릭스 하부에 위치되며, 상기 게이트라인과 중첩되도록 구비된 액정 표시 패널.
  13. 제 10 항에 있어서,
    상기 컬럼 스페이서의 폭은 상기 블랙 매트릭스의 폭보다 작은 액정 표시 패널.
  14. 제 10 항에 있어서,
    상기 혼색 방지부와 상기 컬럼 스페이서는 서로 다른 기판에 구비된 액정 표시 패널.
  15. 제 10 항에 있어서,
    상기 컬럼 스페이서는 게이트라인의 길이방향으로 연장된 바 구조물로 이루어진 액정 표시 패널.
  16. 하부기판 상에 게이트라인 및 데이터라인을 형성하는 단계;
    상부기판 상에 블랙 매트릭스와 오버코팅층을 형성하는 단계;
    상기 오버코팅층 상에 혼색 방지부를 형성하는 단계;
    상기 하부기판에 액정을 형성하는 단계; 및
    상기 하부기판과 상기 상부기판을 합착하는 단계를 포함하고,
    상기 혼색 방지부는 상기 데이터라인과 중첩하도록 형성하는 액정 표시 패널의 제조 방법.
  17. 제 16 항에 있어서,
    상기 혼색 방지부의 높이는,
    상기 하부기판 및 상부기판 사이의 셀갭보다 작도록 형성되는 액정 표시 패널의 제조 방법.
  18. 제 16 항에 있어서,
    상기 상부기판과 하부기판 사이에 컬럼 스페이서를 형성하는 단계를 더 포함하고,
    상기 혼색 방지부는 상기 컬럼 스페이서와 동시에 형성하는 액정 표시 패널의 제조 방법.
  19. 제 16 항에 있어서,
    상기 상부기판과 하부기판 사이에 컬럼 스페이서를 형성하는 단계를 더 포함하고,
    상기 혼색 방지부와 상기 컬럼 스페이서는 서로 다른 기판에 형성하는 액정 표시 패널의 제조 방법.
KR1020140174475A 2014-09-22 2014-12-05 액정 표시 패널 및 그의 제조 방법 KR102224348B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20140126230 2014-09-22
KR1020140126230 2014-09-22

Publications (2)

Publication Number Publication Date
KR20160035527A true KR20160035527A (ko) 2016-03-31
KR102224348B1 KR102224348B1 (ko) 2021-03-09

Family

ID=55652205

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140174475A KR102224348B1 (ko) 2014-09-22 2014-12-05 액정 표시 패널 및 그의 제조 방법

Country Status (1)

Country Link
KR (1) KR102224348B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106371242A (zh) * 2016-11-11 2017-02-01 合肥京东方光电科技有限公司 一种显示基板、显示面板、显示装置及制作方法
KR20180044005A (ko) * 2016-10-21 2018-05-02 엘지디스플레이 주식회사 액정 표시 장치
US10330987B2 (en) 2016-10-05 2019-06-25 Samsung Display Co., Ltd. Liquid crystal display
CN111198461A (zh) * 2018-11-20 2020-05-26 三星显示有限公司 包括间隔物的液晶显示器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002318381A (ja) * 2001-04-23 2002-10-31 Casio Comput Co Ltd 液晶表示装置
KR20120033688A (ko) * 2010-09-30 2012-04-09 엘지디스플레이 주식회사 액정표시장치 및 이의 제조 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002318381A (ja) * 2001-04-23 2002-10-31 Casio Comput Co Ltd 液晶表示装置
KR20120033688A (ko) * 2010-09-30 2012-04-09 엘지디스플레이 주식회사 액정표시장치 및 이의 제조 방법

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10330987B2 (en) 2016-10-05 2019-06-25 Samsung Display Co., Ltd. Liquid crystal display
US10606130B2 (en) 2016-10-05 2020-03-31 Samsung Display Co., Ltd. Liquid crystal display
KR20180044005A (ko) * 2016-10-21 2018-05-02 엘지디스플레이 주식회사 액정 표시 장치
CN106371242A (zh) * 2016-11-11 2017-02-01 合肥京东方光电科技有限公司 一种显示基板、显示面板、显示装置及制作方法
CN111198461A (zh) * 2018-11-20 2020-05-26 三星显示有限公司 包括间隔物的液晶显示器

Also Published As

Publication number Publication date
KR102224348B1 (ko) 2021-03-09

Similar Documents

Publication Publication Date Title
EP1953589B1 (en) Liquid crystal display panel
US9482907B2 (en) Liquid crystal display
US7952679B2 (en) Display panel, method for manufacturing the same, motherboard for manufacturing the same and method for manufacturing a display substrate for the same
CN103389599A (zh) 显示装置及其制造方法
CN101359141A (zh) 显示装置
US9442320B2 (en) Display panel and display apparatus including the same
KR20160035527A (ko) 액정 표시 패널 및 그의 제조 방법
JP5107437B2 (ja) アクティブマトリクス基板、アクティブマトリクス基板の製造方法、液晶パネル、液晶パネルの製造方法、液晶表示装置、液晶表示ユニット、テレビジョン受像機
US20170075157A1 (en) Display device and method of manufacturing the same
US10890815B2 (en) Display apparatus
KR102640165B1 (ko) 액정 표시 장치
US10732473B2 (en) Display device
KR20150085349A (ko) 표시 장치 및 그것의 제조 방법
US20180356666A1 (en) Display device
US9835919B2 (en) Display device including a plurality of metal lines in contact with a common electrode
US11201175B2 (en) Array substrate with capacitance forming portion to hold potential at electrode
KR102420997B1 (ko) 표시 장치
US9117703B2 (en) Liquid crystal display device
WO2018163988A1 (ja) 表示基板及び表示装置
KR20170064077A (ko) 횡전계방식 액정표시장치
KR102190078B1 (ko) 액정 표시패널
KR102099963B1 (ko) 표시 장치
KR20190063192A (ko) 표시장치
KR20170126089A (ko) 표시장치
KR20160069096A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant