KR20150107400A - Light emitting diode - Google Patents

Light emitting diode Download PDF

Info

Publication number
KR20150107400A
KR20150107400A KR1020140030275A KR20140030275A KR20150107400A KR 20150107400 A KR20150107400 A KR 20150107400A KR 1020140030275 A KR1020140030275 A KR 1020140030275A KR 20140030275 A KR20140030275 A KR 20140030275A KR 20150107400 A KR20150107400 A KR 20150107400A
Authority
KR
South Korea
Prior art keywords
region
light emitting
semiconductor layer
electrode
disposed
Prior art date
Application number
KR1020140030275A
Other languages
Korean (ko)
Inventor
인치현
박대석
김상민
김창훈
Original Assignee
서울바이오시스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서울바이오시스 주식회사 filed Critical 서울바이오시스 주식회사
Priority to KR1020140030275A priority Critical patent/KR20150107400A/en
Publication of KR20150107400A publication Critical patent/KR20150107400A/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/382Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending partially in or entirely through the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/10Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a light reflecting structure, e.g. semiconductor Bragg reflector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/40Materials therefor
    • H01L33/405Reflective materials

Abstract

The present invention relates to a flip-chip type light emitting diode. The light emitting diode according to the present invention includes: a semiconductor stacked body comprising: a first conductive type semiconductor layer, a second conductive type semiconductor layer arranged on the first conductive type semiconductor layer, and an active layer arranged between the first conductive type semiconductor layer and second conductive type semiconductor layer; a first electrode arranged on the first conductive type semiconductor layer; a second electrode arranged on the second conductive type semiconductor layer; and bumps electrically connected to each of the first electrode and second electrode. The semiconductor stacked body includes: a first area where the first conductive type semiconductor layer is exposed; and a second area where the active layer and the second conductive type semiconductor layer are arranged. The first area includes: a first electrode area where the first electrode is arranged; and an extended area connected to the first electrode area. The first electrode area is surrounded by the second area except an area connected with the extended area.

Description

발광 다이오드{LIGHT EMITTING DIODE}[0001] LIGHT EMITTING DIODE [0002]

본 발명은 발광 다이오드에 대한 것이다. 더욱 상세하게는, 본 발명은 플립칩형 발광 다이오드에 대한 것이다. The present invention relates to light emitting diodes. More particularly, the present invention relates to a flip chip type light emitting diode.

질화갈륨(GaN) 계열의 발광 다이오드가 개발된 이래, GaN 계열의 LED는 현재 천연색 LED 표시소자, LED 교통 신호기, 백라이트 유닛, 조명 장치 등 다양한 응용에 사용되고 있다.BACKGROUND ART GaN-based LEDs have been used in a variety of applications such as color LED display devices, LED traffic signals, backlight units, and lighting devices since gallium nitride (GaN) -based LEDs have been developed.

질화갈륨 계열의 발광 다이오드는 일반적으로 사파이어와 같은 기판 상에 에피층들을 성장시키어 형성되며, n형 반도체층, p형 반도체층 및 이들 사이에 개재된 활성층을 포함한다. 한편, n형 반도체층 상에 n-전극이 형성되고, p형 반도체층 상에 p-전극이 형성된다. 발광 다이오드는 전극들을 통해 외부 전원에 전기적으로 연결되어 구동된다. 이때, 전류는 p-전극에서 상기 반도체층들을 거쳐 n-전극으로 흐른다. The gallium nitride series light emitting diode is generally formed by growing epitaxial layers on a substrate such as sapphire, and includes an n-type semiconductor layer, a p-type semiconductor layer, and an active layer interposed therebetween. On the other hand, an n-electrode is formed on the n-type semiconductor layer, and a p-electrode is formed on the p-type semiconductor layer. The light emitting diode is electrically connected to the external power source through the electrodes and driven. At this time, a current flows from the p-electrode to the n-electrode through the semiconductor layers.

한편, p-전극에서 의한 광 손실을 방지하고 방열 효율을 높이기 위해 플립칩형의 발광 다이오드가 사용되고 있다. 수평형 구조의 발광 다이오드는 사파이어 기판과 같은 성장 기판을 통해 열을 전달해야 하므로, 방열 효율이 낮다. 이에 반해, 플립칩형의 발광 다이오드는 전극들을 통해 열을 전달하므로, 방열 효율이 높다. 또한, 플립칩형의 발광 다이오드는 성장 기판을 통해 광을 외부로 방출하기 때문에, 에피층을 통해 광을 외부로 방출하는 수평형 구조의 발광 다이오드에 비해 p-전극에 의한 광 손실을 줄일 수 있다. 특히, 심자외선 발광 다이오드와 같이 높은 에너지의 광을 방출하는 발광 다이오드는 p형 반도체층에 의한 광 손실이 발생하기 때문에, 플립칩형의 구조를 채택하게 된다. On the other hand, a flip-chip type light emitting diode is used to prevent light loss due to the p-electrode and to increase heat dissipation efficiency. Since the light emitting diode having a horizontal structure has to transmit heat through a growth substrate such as a sapphire substrate, the heat dissipation efficiency is low. On the other hand, the flip chip type light emitting diodes transmit heat through the electrodes, and thus the heat dissipation efficiency is high. In addition, since the flip chip type light emitting diode emits light to the outside through the growth substrate, light loss due to the p-electrode can be reduced as compared with a light emitting diode having a horizontal structure that emits light to the outside through the epi layer. Particularly, a light emitting diode that emits light of a high energy such as a deep ultraviolet light emitting diode generates a light loss due to a p-type semiconductor layer, and thus adopts a flip chip type structure.

발광 다이오드에서 전류 집중(current crowding) 효과를 감소시키고 또한, 플립칩 패키징에 적합한 형상을 갖는 발광 다이오드가 미국특허공보 제7,928,451호에 "SHAPED CONTACT LAYER FOR LIGHT EMITTING HETEROSTRUCTURE"라는 명칭으로 Bilenko 등에 의해 개시된바 있다. A light emitting diode having a current crowding effect in a light emitting diode and having a shape suitable for flip chip packaging is disclosed in U.S. Patent No. 7,928,451 entitled " SHAPED CONTACT LAYER FOR LIGHT EMITTING HETEROSTRUCTURE & have.

도 1은 종래의 플립칩형의 발광 다이오드를 설명하기 위한 개략적인 평면도이다. 1 is a schematic plan view for explaining a conventional flip chip type light emitting diode.

도 1을 참조하면, 발광 다이오드는 기판(11), n형 반도체층(13), p형 반도체층(17), 활성층, n-전극(19), p-전극(20), n-범프(30a) 및 p-범프(30b)를 포함한다. 기판(11)은 질화갈륨계 반도체층을 성장시키기 위한 성장 기판으로서 예컨대 사파이어 기판일 수 있다. p형 반도체층(17)은 콘택층으로서 n형 반도체층(13)의 일부 영역 상에 위치하며, H 형상을 갖는다. 또한, p형 반도체층(17)은 중앙 영역의 양측에서 내측으로 만입된 형상을 갖는다. 1, the light emitting diode includes a substrate 11, an n-type semiconductor layer 13, a p-type semiconductor layer 17, an active layer, an n-electrode 19, a p- 30a and a p-bump 30b. The substrate 11 may be, for example, a sapphire substrate as a growth substrate for growing a gallium nitride-based semiconductor layer. The p-type semiconductor layer 17 is located on a part of the n-type semiconductor layer 13 as a contact layer and has an H-shape. The p-type semiconductor layer 17 has a shape recessed inward from both sides of the central region.

n-전극(19)은 n형 반도체층(13)에 오믹 콘택하며, p-전극(20)은 p형 반도체층(17)의 형상을 따라 p형 반도체층(17) 상에 오믹콘택한다. 한편, n-범프(30a)가 p형 반도체층(17)과 평행하게 기판(11)의 일측 가장자리를 따라 n-전극(19) 상에 위치한다. 또한, p-범프(30b)가 p-전극(20) 상에 위치한다. p-범프(30b)는 p-전극(20)의 형상과 유사한 형상을 갖는다. The n-electrode 19 is in ohmic contact with the n-type semiconductor layer 13 and the p-electrode 20 is in ohmic contact with the p-type semiconductor layer 17 along the shape of the p-type semiconductor layer 17. On the other hand, the n-bump 30a is located on the n-electrode 19 along one side edge of the substrate 11 in parallel with the p-type semiconductor layer 17. In addition, the p-bump 30b is located on the p-electrode 20. The p-bump 30b has a shape similar to that of the p-electrode 20.

종래의 플립칩형 발광 다이오드는 n-전극이 p-전극을 완전히 감싸고, 발광 다이오드의 전류 확산을 위해 p형 반도체층이 내측으로 만입된 H 형상을 가진다. 이에 따라, 발광 영역인 p형 반도체층의 면적을 최대한 확보하는데 어려움이 있어, 고출력 발광 다이오드 및 대면적 발광 다이오드를 제조하는데 문제점이 있다. 따라서, 종래 기술은 고출력이 요구되는 심자외선 발광 다이오드를 제조하기 위해, 복수 개의 플립칩형 발광 다이오드를 함께 사용하고 있다. 그러나, 하나의 웨이퍼에서 성장된 박막층으로 형성된 발광 다이오드와, 이와 다른 웨이퍼에서 성장된 박막층으로 형성된 발광 다이오드는, 전기적 및 광학적 특성에 있어서 서로 편차를 나타낸다. 이에 따라, 복수 개의 발광 다이오드를 함께 사용할 경우, 발광 다이오드의 전체적인 신뢰성이 저하되는 문제점이 있다. 또한, 복수 개의 발광 다이오드를 제조하고, 이를 다시 하나로 패키징하는 공정을 추가적으로 진행하므로 발광 다이오드의 양산성 및 전체 수율이 떨어지는 문제점이 있다. In the conventional flip chip type light emitting diode, the n-electrode completely surrounds the p-electrode, and the p-type semiconductor layer is recessed inward to diffuse the current of the light emitting diode. Accordingly, it is difficult to maximize the area of the p-type semiconductor layer, which is a light emitting region, and thus there is a problem in manufacturing a high output light emitting diode and a large area light emitting diode. Therefore, in the prior art, a plurality of flip chip type light emitting diodes are used together to manufacture deep ultraviolet light emitting diodes requiring high output. However, light emitting diodes formed of thin film layers grown on one wafer and light emitting diodes formed of thin films grown on different wafers exhibit deviations in electrical and optical characteristics. Accordingly, when a plurality of light emitting diodes are used together, the overall reliability of the light emitting diode is deteriorated. In addition, since a plurality of light emitting diodes are fabricated and packaged together, the mass production of the light emitting diodes and the overall yield are inferior.

미국특허공보 제7,928,451호U.S. Patent No. 7,928,451

본 발명이 해결하고자 하는 과제는 전류를 용이하게 분산시킬 수 있으며, 또한 플립칩 패키징에 적합한 발광 다이오드를 제공하는 것이다.A problem to be solved by the present invention is to provide a light emitting diode which can easily disperse a current and is suitable for flip chip packaging.

본 발명이 해결하고자 하는 다른 과제는 신뢰성이 향상된 고출력 발광 다이오드를 제공하는 것이다.Another object of the present invention is to provide a high output light emitting diode with improved reliability.

본 발명이 해결하고자 하는 또 다른 과제는 대면적 발광 다이오드를 제공하는 것이다.Another object of the present invention is to provide a large area light emitting diode.

본 발명이 해결하고자 하는 또 다른 과제는 전체 수율 및 생산성이 향상된 발광 다이오드를 제공하는 것이다.Another object of the present invention is to provide a light emitting diode having improved overall yield and productivity.

본 발명의 일 실시예에 따른 발광 다이오드는 제1 도전형 반도체층, 상기 제1 도전형 반도체층 상에 배치된 제2 도전형 반도체층, 및 상기 제1 도전형 반도체층과 상기 제2 도전형 반도체층 사이에 배치된 활성층을 포함하는 반도체 적층체; 상기 제1 도전형 반도체층 상에 배치된 제1 전극; 상기 제2 도전형 반도체층 상에 배치된 제2 전극; 상기 제1 전극 및 상기 제2 전극 각각과 전기적으로 연결된 범프들을 포함하되, 상기 반도체 적층체는 상기 제1 도전형 반도체층이 노출된 제1 영역, 및 상기 활성층 및 제2 도전형 반도체층이 배치된 제2 영역을 포함하고, 상기 제1 영역은 상기 제1 전극이 배치된 제1 전극 영역, 및 상기 제1 전극 영역에 연결된 연장부 영역을 포함하고, 상기 제1 전극 영역은 상기 연장부 영역과 연결된 부분을 제외하고 상기 제2 영역에 의해서 둘러싸일 수 있다.A light emitting diode according to an embodiment of the present invention includes a first conductive semiconductor layer, a second conductive semiconductor layer disposed on the first conductive semiconductor layer, and a second conductive semiconductor layer formed on the first conductive semiconductor layer, A semiconductor laminate including an active layer disposed between semiconductor layers; A first electrode disposed on the first conductive semiconductor layer; A second electrode disposed on the second conductive semiconductor layer; Wherein the semiconductor layer includes a first region in which the first conductive type semiconductor layer is exposed and a second region in which the active layer and the second conductive type semiconductor layer are disposed Wherein the first region includes a first electrode region in which the first electrode is disposed and an extension region connected to the first electrode region, And may be surrounded by the second region except for the portion connected to the second region.

또한, 상기 제2 영역은 적어도 하나의 제1 발광 영역, 적어도 하나의 제2 발광 영역 및 상기 적어도 하나의 제1 발광 영역과 상기 적어도 하나의 제2 발광 영역을 연결하는 적어도 하나의 연결 영역을 포함할 수 있다. The second region may include at least one first light emitting region, at least one second light emitting region, and at least one connection region connecting the at least one first light emitting region and the at least one second light emitting region can do.

나아가, 상기 제1 발광 영역과 상기 제2 발광 영역은 상기 연장부 영역에 의해 이격될 수 있다.Further, the first light emitting region and the second light emitting region may be separated by the extension region.

상기 제1 발광 영역과 상기 제2 발광 영역은 상기 연장부 영역에 대해 대칭일 수 있다. The first light emitting region and the second light emitting region may be symmetrical with respect to the extension region.

몇몇 실시예에 있어서, 상기 범프들은 제1 범프 및 제2 범프를 포함하고, 상기 제1 범프는 제1 전극 상에 배치되고, 상기 제2 범프는 상기 제1 발광 영역 및 상기 제2 발광 영역 중 적어도 하나의 영역 상에 배치될 수 있다. In some embodiments, the bumps include a first bump and a second bump, the first bump is disposed on a first electrode, and the second bump is disposed on the first light emitting region and the second light emitting region And may be disposed on at least one area.

상기 제2 범프의 전체 면적은, 상기 제2 범프가 배치된 상기 제1 발광 영역 및 상기 제2 발광 영역 중 적어도 하나의 영역의 전체 면적의 절반 이상일 수 있다. The total area of the second bumps may be at least half the total area of at least one of the first light emitting area and the second light emitting area in which the second bumps are disposed.

나아가, 상기 연장부 영역에 배치되고, 상기 제1 전극과 연결된 연장부를 더 포함하고, 상기 연장부는 상기 제1 전극에서 연장되는 제1 연장부 및 상기 제1 연장부에서 분지되는 적어도 두개의 제2 연장부들을 포함하되, 상기 제1 연장부는 상기 제1 발광 영역 및 상기 제2 발광 영역 사이에 배치될 수 있다. The apparatus of claim 1, further comprising an extension disposed in the extension region and connected to the first electrode, the extension comprising a first extension extending from the first electrode and a second extension extending from the first extension to at least two second And the extension may be disposed between the first light emitting area and the second light emitting area.

몇몇 실시예에 있어서, 상기 제1 발광 영역 및 제2 발광 영역 각각은 서로 마주보는 측면인 제1 측면, 상기 제1 측면과 반대면인 제2 측면, 및 상기 제1 측면과 제2 측면을 연결하는 제2 측면을 가질 수 있다. In some embodiments, the first luminescent region and the second luminescent region each include a first side that is a side facing each other, a second side that is a side opposite to the first side, and a second side that is a side connecting the first side and the second side The second aspect of the present invention.

상기 제1 연장부는 상기 제1 발광 영역 및 제2 발광 영역의 제1 측면들 근처에 배치되고, 상기 제2 연장부들 각각은 제1 발광 영역 및 제2 발광 영역 각각의 제2 측면 및 제3 측면 근처에 배치될 수 있다. Wherein the first extending portion is disposed near the first side faces of the first light emitting region and the second light emitting region and each of the second extending portions is disposed between the second side face and the third side face of each of the first light emitting region and the second light emitting region, Lt; / RTI >

상기 제1 연장부 및 제2 연장부 중 적어도 하나는 상기 제2 영역과 마주보는 측면에 요철부를 포함할 수 있다. At least one of the first extending portion and the second extending portion may include a concave portion on a side facing the second region.

상기 제2 영역은 상기 제1 연장부 및 제2 연장부와 마주보는 측면 중 적어도 일부는 요철부를 포함할 수 있다. The second region may include at least a part of the side surface facing the first extending portion and the second extending portion.

상기 제2 전극은 상기 요철부를 따라 형성된 요철을 가질 수 있다. The second electrode may have irregularities formed along the irregularities.

나아가, 상기 반도체 적층체를 덮는 절연층을 더 포함하되, 상기 절연층은 분포 브래그 반사기(DBR)를 포함할 수 있다. Furthermore, an insulating layer covering the semiconductor stack may be further included, and the insulating layer may include a distributed Bragg reflector (DBR).

상기 제2 전극은 상기 활성층에서 생성된 광을 반사시키는 반사층을 더 포함할 수 있다. The second electrode may further include a reflective layer reflecting the light generated in the active layer.

상기 반도체 적층체는 전체저적으로 직사각형이고, 상기 반도체 적층체의 장축 길이는 단축 길이의 1.5 내지 2배일 수 있다. The semiconductor laminate may be entirely rectangular in shape and the major axis length of the semiconductor laminate may be 1.5 to 2 times the minor axis length.

본 발명의 다른 실시예에 따른 발광 다이오드는 제1 도전형 반도체층, 상기 제1 도전형 반도체층 상에 배치된 제2 도전형 반도체층, 및 상기 제1 도전형 반도체층과 상기 제2 도전형 반도체층 사이에 배치된 활성층을 포함하는 반도체 적층체; 상기 제1 도전형 반도체층 상에 배치된 제1 전극; 상기 제1 도전형 반도체층 상에 배치되어, 상기 제1 전극과 연결된 연장부; 및 상기 제2 도전형 반도체층 상에 배치된 제2 전극을 포함하고, 상기 반도체 적층체는 상기 제1 도전형 반도체층이 노출된 제1 영역, 및 상기 활성층 및 제2 도전형 반도체층이 배치된 제2 영역을 포함하고, 상기 제1 영역은 상기 제1 전극이 배치된 제1 전극 영역, 및 상기 제1 전극 영역에 연결된 상기 연장부가 배치되어, 일측으로 연장되는 연장부 영역을 포함하고, 상기 제2 영역은 제1 발광 영역, 제2 발광 영역 및 상기 제1 발광 영역과 상기 제2 발광 영역을 연결하는 연결 영역을 포함하되, 상기 제1 전극 영역은 상기 연장부 영역과 연결된 부분을 제외하고 상기 제2 영역에 의해서 둘러싸이되, 상기 연결 영역은 상기 제1 전극 영역의 상기 연장부 영역이 연장되는 측면과 반대되는 측면 근처에 배치될 수 있다. A light emitting diode according to another exemplary embodiment of the present invention includes a first conductive semiconductor layer, a second conductive semiconductor layer disposed on the first conductive semiconductor layer, and a second conductive semiconductor layer formed on the first conductive semiconductor layer, A semiconductor laminate including an active layer disposed between semiconductor layers; A first electrode disposed on the first conductive semiconductor layer; An extension disposed on the first conductive semiconductor layer and connected to the first electrode; And a second electrode disposed on the second conductive type semiconductor layer, wherein the semiconductor layered structure includes a first region in which the first conductive type semiconductor layer is exposed, and a second region in which the active layer and the second conductive type semiconductor layer are disposed Wherein the first region includes a first electrode region in which the first electrode is disposed and an extension region in which the extension connected to the first electrode region is disposed and extends to one side, The second region includes a first light emitting region, a second light emitting region, and a connection region connecting the first light emitting region and the second light emitting region, wherein the first electrode region includes a portion excluding the portion connected to the extension region And the connection region may be disposed near the side opposite to the side on which the extension region of the first electrode region extends.

본 발명의 실시예들에 따르면, 전류 집중 효과를 감소시킬 수 있고, 플립칩 패키징에 적합한 발광 다이오드를 제공할 수 있다. 또한, 종래의 발광 다이오드에 비해 균일한 전기적 및 광학적 특성을 보이므로, 신뢰성이 향상된 고출력 발광 다이오드를 제공할 수 있다. According to the embodiments of the present invention, the current concentration effect can be reduced, and a light emitting diode suitable for flip chip packaging can be provided. In addition, since the LEDs exhibit uniform electrical and optical characteristics as compared with conventional LEDs, a high-output LED having improved reliability can be provided.

본 발명에 따른 발광 다이오드는 종래의 고출력 발광 다이오드의 제조 공정과 비교하여, 복수 개의 발광 다이오드를 패키징하는 공정이 요구되지 않으므로, 양산성 및 전체 수율이 향상된다. 또한, 보다 용이하게 발광 다이오드의 대면적화가 가능하다.The light emitting diode according to the present invention does not require a process of packaging a plurality of light emitting diodes as compared with the conventional manufacturing process of a high output light emitting diode, so that the mass productivity and the overall yield are improved. In addition, it is possible to make the light emitting diodes large-sized more easily.

도 1은 종래의 플립칩형 발광 다이오드를 설명하기 위한 개략적인 평면도이다.
도 2는 본 발명의 일 실시예에 따른 플립칩형 발광 다이오드를 설명하기 위한 개략적인 평면도이다.
도 3은 본 발명의 일 실시예에 따른 플립칩형 발광 다이오드를 설명하기 위해 도 2의 절취선 A-A를 따라 취해진 개략적인 단면도이다.
도 4는 본 발명의 다른 실시예에 따른 플립칩형 발광 다이오드를 설명하기 위한 개략적인 평면도이다.
도 5는 본 발명의 또 다른 실시예에 따른 플립칩형 발광 다이오드를 설명하기 위한 개략적인 평면도이다.
도 6은 본 발명의 또 다른 실시예에 따른 플립칩형 발광 다이오드를 설명하기 위한 개략적인 평면도이다.
1 is a schematic plan view for explaining a conventional flip chip type light emitting diode.
2 is a schematic plan view illustrating a flip chip type light emitting diode according to an embodiment of the present invention.
3 is a schematic cross-sectional view taken along the perforated line AA of FIG. 2 to illustrate a flip chip type light emitting diode according to an embodiment of the present invention.
4 is a schematic plan view illustrating a flip chip type light emitting diode according to another embodiment of the present invention.
5 is a schematic plan view illustrating a flip chip type light emitting diode according to another embodiment of the present invention.
6 is a schematic plan view illustrating a flip chip type light emitting diode according to another embodiment of the present invention.

이하, 첨부된 도면들을 참조하여 본 발명의 실시예들을 상세히 설명한다. 우선 각 도면의 구성 요소들에 참조 부호를 부가함에 있어서, 동일한 구성 요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가지도록 하고 있음에 유의해야 한다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략한다. 또한, 이하에서 본 발명의 전형적인 실시예를 설명할 것이나, 본 발명의 기술적 사상은 이에 한정되거나 제한되지 않고 당업자에 의해 변형되어 다양하게 실시될 수 있음은 물론이다.Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings. In the drawings, the same reference numerals are used to designate the same or similar components throughout the drawings. In the following description of the present invention, a detailed description of known functions and configurations incorporated herein will be omitted when it may make the subject matter of the present invention rather unclear. In addition, exemplary embodiments of the present invention will be described below, but the technical spirit of the present invention is not limited thereto, and various modifications may be made by those skilled in the art.

도 2는 본 발명의 일 실시예에 따른 플립칩형 발광 다이오드를 설명하기 위한 개략적인 평면도이고, 도 3은 도 2의 절취선 A-A를 따라 취해진 단면도이다.FIG. 2 is a schematic plan view for explaining a flip chip type light emitting diode according to an embodiment of the present invention, and FIG. 3 is a sectional view taken along the cut line A-A of FIG.

도 2 및 도 3을 참조하면, 발광 다이오드는 투명 기판(51), 제1 도전형 반도체층(53), 활성층(55), 제2 도전형 반도체층(57), 제1 전극(59), 제2 전극(60), 절연층(63), 제1 범프(70a), 제2 범프(70b), 연장부(71), 제1 발광 영역(LA1), 제2 발광 영역(LA2) 및 연결 영역(CA)를 포함한다. 또한, 연장부(71)는 제1 연장부(71a) 및 제2 연장부(71b)를 포함한다. 그리고, 제1 및 제2 발광 영역(LA1, LA2) 각각은 제1 측면(81), 제2 측면(83), 제3측면(85), 제4 측면(87)을 포함한다. 점선(B)는 제1 및 제2 발광 영역(LA1, LA2)과 연결 영역(CA) 간의 경계를 나타낸다.2 and 3, the light emitting diode includes a transparent substrate 51, a first conductive semiconductor layer 53, an active layer 55, a second conductive semiconductor layer 57, a first electrode 59, The second electrode 60, the insulating layer 63, the first bump 70a, the second bump 70b, the extension portion 71, the first light emitting region LA1, the second light emitting region LA2, And a region (CA). In addition, the extension portion 71 includes a first extension portion 71a and a second extension portion 71b. Each of the first and second light emitting regions LA1 and LA2 includes a first side surface 81, a second side surface 83, a third side surface 85, and a fourth side surface 87. The dotted line B represents a boundary between the first and second light emitting regions LA1 and LA2 and the connection region CA.

투명 기판(51)은 육방정계의 결정 구조를 갖는 기판일 수 있다. 투명 기판(51)은 질화갈륨계 에피층들을 성장시키기 위한 성장기판, 예를 들어, 사파이어, 탄화실리콘, 질화갈륨 기판일 수 있다. 특히, 심자외선 발광 다이오드를 제공하기 위해, 투명 기판(51)은 사파이어 기판일 수 있다. 투명 기판(51)은 상면, 하면 및 측면을 포함한다. 투명 기판(51)의 상면은 반도체층들이 성장되는 면이며, 하면은 활성층(55)에서 생성된 광이 외부로 방출되는 면이다. 측면은 상면과 하면을 연결한다. 투명 기판(51)의 측면은 상면과 하면에 수직한 면일 수 있으나, 이에 한정되는 것은 아니며, 경사진 면을 포함할 수 있다. 본 실시예에 있어서, 투명 기판(51)은 직사각형이지만, 투명 기판(51)의 형태는 이에 국한되지 않고, 사각형, 마름모형 및 원형 등 다양한 형태일 수 있다.The transparent substrate 51 may be a substrate having a hexagonal crystal structure. The transparent substrate 51 may be a growth substrate for growing gallium nitride-based epitaxial layers, for example, sapphire, silicon carbide, or gallium nitride. In particular, in order to provide a deep ultraviolet light emitting diode, the transparent substrate 51 may be a sapphire substrate. The transparent substrate 51 includes top, bottom and side surfaces. The upper surface of the transparent substrate 51 is a surface on which semiconductor layers are grown and the lower surface is a surface on which light generated in the active layer 55 is emitted to the outside. The sides connect the top and bottom. The side surface of the transparent substrate 51 may be a surface perpendicular to the upper surface and the lower surface, but is not limited thereto and may include an inclined surface. In this embodiment, although the transparent substrate 51 is rectangular, the shape of the transparent substrate 51 is not limited to this, and may be various shapes such as a rectangular shape, a diamond shape, and a circular shape.

제1 도전형 반도체층(53)은 투명 기판(51)의 상면에 위치한다. 제1 도전형 반도체층(53)은 투명 기판(51)의 상면 전면을 덮을 수 있으나, 이에 한정되는 것은 아니며, 투명 기판(51)의 가장자리를 따라 상면이 노출되도록 제1 도전형 반도체층(53)이 투명 기판(51)의 상면 내에 한정되어 위치할 수도 있다.The first conductive type semiconductor layer 53 is located on the upper surface of the transparent substrate 51. The first conductive semiconductor layer 53 may cover the entire upper surface of the transparent substrate 51 but is not limited thereto and may include a first conductive semiconductor layer 53 ) May be limited within the upper surface of the transparent substrate 51.

제2 도전형 반도체층(57)은 제1 도전형 반도체층(53) 상에 배치될 수 있다. 제1 도전형 반도체층(53)과 제2 도전형 반도체층(57) 사이에 활성층(55)이 위치할 수 있다. 제1 도전형 반도체층(53) 상에 활성층(55) 및 제2 도전형 반도체층(57)이 배치되지 않는 영역, 제1 도전형 반도체층이 노출된 영역이 제1 영역이다. 즉, 제1 영역은 미발광 영역이다. 이와 비교하여, 제1 도전형 반도체층(53) 상에 활성층(55) 및 제2 도전형 반도체층(57)이 배치된 영역은 제2 영역이다. 즉, 제2 영역은 광이 발생되는 영역이다. 제1 영역과 제2 영역은 메사 식각 공정을 통하여 형성될 수 있다.The second conductivity type semiconductor layer 57 may be disposed on the first conductivity type semiconductor layer 53. The active layer 55 may be positioned between the first conductivity type semiconductor layer 53 and the second conductivity type semiconductor layer 57. A region where the active layer 55 and the second conductivity type semiconductor layer 57 are not disposed and a region where the first conductivity type semiconductor layer is exposed are the first region on the first conductivity type semiconductor layer 53. That is, the first region is a non-light emitting region. In contrast, the region where the active layer 55 and the second conductivity type semiconductor layer 57 are disposed on the first conductivity type semiconductor layer 53 is the second region. That is, the second region is a region where light is generated. The first region and the second region may be formed through a mesa etching process.

제1 도전형 반도체층(53), 활성층(55) 및 제2 도전형 반도체층(57)은 질화갈륨 계열의 화합물 반도체 물질 즉, (Al, In, Ga)N으로 형성될 수 있다. 활성층(55)은 요구되는 파장의 광, 예컨대 자외선 또는 청색광을 방출하도록 조성 원소의 조성비가 결정된다.The first conductive semiconductor layer 53, the active layer 55 and the second conductive semiconductor layer 57 may be formed of a gallium nitride compound semiconductor material, that is, (Al, In, Ga) N. The composition ratio of the composition element is determined so that the active layer 55 emits light of a desired wavelength, for example, ultraviolet light or blue light.

제1 도전형 반도체층(57)은 n형 질화물 반도체층일 수 있으며, 제2 도전형 반도체층(57)은 p형 질화물 반도체층일 수 있으며, 그 반대일 수도 있다. 제1 도전형 반도체층(53) 및/또는 제2 도전형 반도체층(57)은 단일층 또는 다층 구조로 형성될 수 있다. 활성층(55)은 단일 양자웰 또는 다중 양자웰 구조를 가질 수 있다. 제1 도전형 반도체층(53), 활성층(55) 및 제2 도전형 반도체층(57)은 MOCVD 또는 MBE 기술을 사용하여 형성될 수 있다.The first conductive semiconductor layer 57 may be an n-type nitride semiconductor layer, the second conductive semiconductor layer 57 may be a p-type nitride semiconductor layer, or vice versa. The first conductivity type semiconductor layer 53 and / or the second conductivity type semiconductor layer 57 may be formed as a single layer or a multilayer structure. The active layer 55 may have a single quantum well structure or a multiple quantum well structure. The first conductive semiconductor layer 53, the active layer 55, and the second conductive semiconductor layer 57 may be formed using MOCVD or MBE techniques.

상술한 제1 도전형 반도체층(53), 제1 도전형 반도체층(53) 상에 배치된 제2 도전형 반도체층(57), 제1 도전형 반도체층(53)과 제2 도전형 반도체층(57) 사이에 배치된 활성층(55)이 모여 반도체 적층체를 형성할 수 있다. 반도체 적층체는 상술한 제1 영역 및 제2 영역을 포함할 수 있다.  The first conductivity type semiconductor layer 53, the second conductivity type semiconductor layer 57, the first conductivity type semiconductor layer 53, and the second conductivity type semiconductor layer 53, which are disposed on the first conductivity type semiconductor layer 53, The active layer 55 disposed between the layers 57 can be gathered to form a semiconductor laminate. The semiconductor laminate may include the first region and the second region described above.

반도체 적층체를 상면에서 바라봤을 경우에, 반도체 적층체는 전체적으로 직사각형일 수 있다. 반도체 적층체가 전체적으로 직사각형인 경우에, 반도체 적층체의 장축 길이가 단축 길이의 1.5 내지 2배일 수 있다. 보다 구체적으로, 반도체 적층체의 단축의 길이가 500㎛인 경우에, 장축의 길이는 750 내지 1000㎛일 수 있다. 반도체 적층체의 장축의 길이가 단축 길이의 1.5배 미만이라면, 발광 영역인 제2 영역의 면적이 좁기 때문에, 발광 다이오드의 광출력 향상에 한계가 있다. 또한, 반도체 적층체의 단축의 길이가 2배 초과라면, 제2 영역으로의 전류 확산이 저하될 수 있다.When the semiconductor laminate is viewed from above, the semiconductor laminate may be entirely rectangular. When the semiconductor laminate is entirely rectangular, the major axis length of the semiconductor laminate may be 1.5 to 2 times the minor axis length. More specifically, when the length of the minor axis of the semiconductor laminate is 500 mu m, the length of the major axis may be 750 to 1000 mu m. If the length of the major axis of the semiconductor laminate is less than 1.5 times the minor axis length, the area of the second region which is the luminescent region is narrow, so that the light output of the light emitting diode is limited. Further, if the length of the minor axis of the semiconductor stacked body is more than two times, the current diffusion into the second region may be lowered.

이를 통하여 발광 영역인 제2 영역의 면적을 미발광 영역인 제1 영역 보다 넓힐 수 있으므로, 발광 다이오드의 광출력을 향상시킬 수 있을 뿐 아니라, 발광 다이오드의 대면적화에도 유리하다. 본 실시예에 있어서, 반도체 적층체의 형태를 직사각형으로 제시하였지만, 반도체 적층체의 형태는 이에 국한되는 것이 아니고, 다양하게 변형될 수 있다.As a result, the area of the second region, which is the light emitting region, can be widened as compared with the first region, which is the light emitting region, so that the light output of the light emitting diode can be improved. In this embodiment, the shape of the semiconductor laminate is shown as a rectangle, but the shape of the semiconductor laminate is not limited to this, and can be variously modified.

상술한 제2 영역은 제1 발광 영역(LA1), 제2 발광 영역(LA2) 및 연결 영역(CA)를 포함할 수 있다. 제1 발광 영역(LA1), 제2 발광 영역(LA2) 및 연결 영역(CA)은 빛을 생성할 수 있는 영역이다. 제1 발광 영역(LA1) 및 제2 발광 영역(LA2)은 서로 이격되어 있으며, 연결 영역(CA)을 통해 연결될 수 있다. 도면에서, 발광 영역들(LA1, LA2)과 연결 영역(CA)은 점선(B)을 통해 구분되어 있다. 본 명세서에서, 발광 영역과 연결 영역은 제1 영역을 경계로 구분되며, 특히, 점선(B)로 나타낸 바와 같이, 제1 발광 영역과 제2 발광 영역에 공통으로 접하는 제1 영역의 가장자리 및 이 가장자리의 연장선에 의해 구분된다. 본 실시예에서, 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 각각은 전체적으로 직사각형일 수 있으나, 제1 발광 영역(LA1) 및 제2 발광 영역(LA2)의 형태는 이에 국한되지 않는다. The second region may include a first emission region LA1, a second emission region LA2, and a connection region CA. The first light emitting region LA1, the second light emitting region LA2, and the connection region CA are regions capable of generating light. The first light emitting region LA1 and the second light emitting region LA2 are spaced apart from each other and may be connected through a connection region CA. In the drawing, the light emitting regions LA1 and LA2 and the connecting region CA are separated through a dotted line B. In this specification, the light emitting region and the connecting region are divided by the boundary of the first region. In particular, as shown by the dotted line (B), the edge of the first region, which is in common contact with the first light emitting region and the second light emitting region, It is distinguished by an extension of the edge. In this embodiment, the first light emitting region LA1 and the second light emitting region LA2 may be entirely rectangular, but the shapes of the first light emitting region LA1 and the second light emitting region LA2 are not limited thereto .

구체적으로, 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 각각은 제1 측면(81), 제2 측면(83), 제3 측면(85) 및 제4 측면(87)을 포함할 수 있다. 제1 측면(81)은 제1 발광 영역(LA1)과 제2 발광 영역(LA2)이 서로 마주보는 측면이다. 제2 측면(83)은 제1 발광 영역(LA1)과 제2 발광 영역(LA2) 각각이 포함하는 측면들 중 연결 영역(CA)과 제일 이격되어 위치하고, 제1 측면(81)과 제3 측면(85)을 연결한다. 제3 측면(85)은 제1 측면(81)과 반대되는 측면이다. 제4 측면(87)은 제1 측면(81)과 제3 측면(85)을 연결하고, 경계선인 점선(B)에 대응되는 측면이다.Specifically, each of the first light emitting region LA1 and the second light emitting region LA2 includes a first side surface 81, a second side surface 83, a third side surface 85 and a fourth side surface 87 . The first side surface 81 is a side where the first light emitting region LA1 and the second light emitting region LA2 face each other. The second side surface 83 is located farthest from the connection area CA among the side surfaces included in the first light emitting area LA1 and the second light emitting area LA2, (85). The third side 85 is the side opposite the first side 81. The fourth side surface 87 is a side surface that connects the first side surface 81 and the third side surface 85 and corresponds to a dotted line B which is a boundary line.

제1 영역은 제1 도전형 반도체층(53)과 연결되는 제1 전극(59)이 형성될 영역인 제1 전극 영역 및 연장부(71)가 형성될 영역인 연장부 영역을 포함할 수 있다. 제1 전극 영역은 연장부 영역과 연결될 수 있다. 연장부 영역의 일부는 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 사이에 배치될 수 있고, 다른 일부는 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 각각을 감싸는 형태로 배치될 수 있다. 제1 발광 영역(LA1)과 제2 발광 영역(LA2)은 연장부 영역에 의해 이격될 수 있다. 제1 발광 영역(LA1)과 제2 발광 영역(LA2)은 연장부 영역에 대해 대칭일 수 있다.The first region may include a first electrode region to be formed with the first electrode 59 connected to the first conductivity type semiconductor layer 53 and an extension region that is an area where the extension portion 71 is to be formed . The first electrode region may be connected to the extension region. A portion of the extension region may be disposed between the first light emitting region LA1 and the second light emitting region LA2 and the other portion may be formed in a shape that surrounds the first light emitting region LA1 and the second light emitting region LA2 As shown in FIG. The first light emitting region LA1 and the second light emitting region LA2 may be separated by an extension region. The first light emitting region LA1 and the second light emitting region LA2 may be symmetrical with respect to the extension region.

도 2를 다시 참조하면, 연장부 영역은 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 각각의 제1 측면(81), 제2 측면(83) 및 제3 측면(85) 근처에 균일하게 배치될 수 있다. 제2 영역은 제1 영역의 제1 전극 영역 및 연장부 영역의 일부를 둘러쌀 수 있고, 제1 영역은 제2 영역의 제1 발광 영역(LA1) 및 제2 발광 영역(LA2)의 세 측면을 둘러쌀 수 있다. 즉, 제1 영역과 제2 영역은 서로가 서로의 일부를 감싸는 형태를 가지고 배치되어 있으므로, 서로 간의 전류 확산에 용이하여, 발광 다이오드의 출력을 향상시킬 수 있다. 2, the extension region is located near the first side 81, the second side 83, and the third side 85 of the first light emitting region LA1 and the second light emitting region LA2, respectively, Can be uniformly arranged. The second region may surround a portion of the first electrode region and the extension region of the first region, and the first region may surround the first light emitting region LA1 and the second light emitting region LA2 of the second region, . That is, since the first region and the second region are arranged so as to surround each other, they can easily diffuse the current between them, and the output of the light emitting diode can be improved.

제1 전극(59)은 제1 영역이 포함하는 제1 전극 영역 내에 배치될 수 있다. 제2 전극(60)은 제2 영역이 포함하는 제1 발광 영역(LA1), 제2 발광 영역(LA2) 및 연결 영역(CA) 내에 배치될 수 있다. 제2 전극(60)은 제1 발광 영역(LA1), 제2 발광 영역(LA2) 및 연결 영역(CA)을 덮을 수 있다.The first electrode 59 may be disposed in the first electrode region included in the first region. The second electrode 60 may be disposed in the first emission region LA1, the second emission region LA2, and the connection region CA included in the second region. The second electrode 60 may cover the first emission region LA1, the second emission region LA2, and the connection region CA.

제1 전극(59)은 제1 도전형 반도체층(53) 상에 배치되어, 제1 도전형 반도체층(53)과 전기적으로 연결될 수 있다. 제1 전극(59)은 제2 도전형 반도체층(57)으로부터 균일하게 이격되어 위치할 수 있다. 이에 따라, 전류 집중 현상을 방지할 수 있다. 나아가, 제1 전극(59)과 제2 도전형 반도체층(57) 사이의 제1 도전형 반도체층(53) 표면에 요철(도시하지 않음)이 형성될 수 있다. 상기 요철에 의해 제2 도전형 반도체층(53)의 표면을 따라 전류가 흐르는 것을 방지할 수 있어 전류를 더욱 분산시킬 수 있다.The first electrode 59 may be disposed on the first conductivity type semiconductor layer 53 and may be electrically connected to the first conductivity type semiconductor layer 53. The first electrode 59 may be uniformly spaced from the second conductive semiconductor layer 57. Thus, the current concentration phenomenon can be prevented. Further, concaves and convexes (not shown) may be formed on the surface of the first conductivity type semiconductor layer 53 between the first electrode 59 and the second conductivity type semiconductor layer 57. The current can be prevented from flowing along the surface of the second conductivity type semiconductor layer 53 by the unevenness, and the current can be further dispersed.

제2 전극(60)은 제2 도전형 반도체층(57) 상에 배치되어, 제2 도전형 반도체층(57)과 전기적으로 연결될 수 있다. 제2 전극(60)은 반사층(미도시)과 장벽층(미도시)을 포함할 수 있다. 반사층은 Ag, Ag 합금, Al 또는 Al 합금을 포함할 수 있으며, 예컨대 Ni/Au/Al을 포함할 수 있다. 장벽층은 Ni, Cr, Ti, Pt, Rd, Ru, W, Mo, TiW 또는 그 복합층으로 형성될 수 있으며, 반사층의 금속 물질이 확산되거나 오염되는 것을 방지할 수 있다.The second electrode 60 may be disposed on the second conductive semiconductor layer 57 and may be electrically connected to the second conductive semiconductor layer 57. The second electrode 60 may include a reflective layer (not shown) and a barrier layer (not shown). The reflective layer may include Ag, Ag alloy, Al or Al alloy, and may include, for example, Ni / Au / Al. The barrier layer may be formed of Ni, Cr, Ti, Pt, Rd, Ru, W, Mo, TiW or a composite layer thereof.

연장부(71)는 제1 연장부(71a) 및 제2 연장부(71b)를 포함할 수 있다. 제1 연장부(71a) 및 제2 연장부(71b)는 연장부 영역에 배치될 수 있다. 제1 전극(59)은 제1 연장부(71a)와 연결되고, 제1 연장부(71a)는 제2 연장부(71b)와 연결될 수 있다. 제1 전극(59), 제1 연장부(71a) 및 제2 연장부(71b)는 전기적으로 연결될 수 있다. 제1 연장부(71a)는 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 사이에 배치될 수 있다. 제1 연장부(71a)에 대해, 제1 발광 영역(LA1) 및 제2 발광 영역(LA2)이 서로 대칭될 수 있다. 제2 연장부(71b)는 제1 연장부(71a)에서, 분지될 수 있다. 따라서, 하나의 연장부(71)는 하나의 제1 연장부(71a)와 두 개의 제2 연장부(71b)들을 포함할 수 있다. 분지된 제2 연장부(71b)들은 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 각각의 연속되는 두 측면을 감쌀 수 있다. 보다 구체적으로, 도 2를 다시 참조하면, 제1 연장부(71a) 및 제2 연장부(71b)는, 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 각각이 포함하는 활성층(55), 제2 도전형 반도체층(57) 및 제2 전극(60)과 균일하게 이격된 상태로, 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 각각이 포함하는 제1 측면(81), 제2 측면(83) 및 제3 측면(85) 근처에 배치될 수 있다. The extension portion 71 may include a first extension portion 71a and a second extension portion 71b. The first extension portion 71a and the second extension portion 71b may be disposed in the extension region. The first electrode 59 may be connected to the first extending portion 71a and the first extending portion 71a may be connected to the second extending portion 71b. The first electrode 59, the first extension 71a, and the second extension 71b may be electrically connected. The first extended portion 71a may be disposed between the first light emitting region LA1 and the second light emitting region LA2. The first light emitting region LA1 and the second light emitting region LA2 may be symmetrical with respect to the first extending portion 71a. The second extension 71b may be branched at the first extension 71a. Thus, one extension 71 may include one first extension 71a and two second extensions 71b. The branched second extensions 71b may cover two consecutive sides of the first light emitting region LA1 and the second light emitting region LA2. 2, the first extending portion 71a and the second extending portion 71b are formed by stacking an active layer 55 (see FIG. 2) included in each of the first light emitting region LA1 and the second light emitting region LA2, The first side 81 including the first light emitting region LA1 and the second light emitting region LA2 is formed in a state of being uniformly spaced from the first conductive semiconductor layer 57, the second conductive semiconductor layer 57, , The second side surface 83, and the third side surface 85.

또한, 제3 측면(85) 근처에 배치된 제2 연장부(71b) 부분은 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 각각이 포함하는 제3 측면(85) 길이의 1/2를 초과하고, 제3 측면(85) 길이보다는 짧은 길이를 가질 수 있다. 도 2에 도시한 바와 같이, 상기 제2 연장부(71b)의 끝단은 점선(B) 근처에서 종단될 수 있다. 이에 따라, 연결 영역이 일정한 폭을 갖고 상기 제1 전극 영역을 둘러싸도록 할 수 있으며, 상술한 길이 범위를 통하여, 보다 효과적으로 전류 집중 현상을 방지할 수 있다. 다만, 필요에 따라서는 제2 연장부(72b)가 점선(B)을 지나 연결 영역의 일부 측면으로 연장될 수도 있다.The portion of the second extension 71b disposed adjacent to the third side face 85 is located at the side of the third side 85 included in each of the first light emitting region LA1 and the second light emitting region LA2, 2, and may be shorter than the third side 85 length. As shown in Fig. 2, an end of the second extending portion 71b may be terminated near the dotted line B. Accordingly, the connection region can have a constant width and surround the first electrode region, and current concentration phenomenon can be prevented more effectively through the above-described range of lengths. However, if necessary, the second extended portion 72b may extend to a part of the connecting region beyond the dotted line B.

연장부(71)는 제1 전극(59) 및 제1 도전형 반도체층(53)과 전기적으로 연결될 수 있으므로, 상술한 배치 형태를 통하여, 제1 전극(59)으로 인가된 전류를 효과적으로 제2 도전형 반도체층(57)으로 전달할 수 있다. 따라서, 본 실시예에 따른 발광 다이오드는 전류 집중 현상을 방지할 수 있다.The extended portion 71 can be electrically connected to the first electrode 59 and the first conductive type semiconductor layer 53 so that the current applied to the first electrode 59 can be efficiently supplied to the second electrode 59 through the above- Conductivity-type semiconductor layer 57 as shown in FIG. Therefore, the light emitting diode according to the present embodiment can prevent current concentration phenomenon.

제1 범프(70a)는 제1 전극(59) 상에 배치될 수 있다. 제2 범프(70b)는 제2 전극(60) 상에 배치될 수 있다. 제2 범프(70b)는 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 상에 배치될 수 있다. 제2 범프(70b)는 제1 발광 영역(LA1) 또는 제2 발광 영역(LA2) 상에 배치될 수 있다. 본 실시예에 있어서, 제2 범프(70b)가 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 상에 배치된 것으로 도시되었지만, 이에 국한되지 않는다.The first bump 70a may be disposed on the first electrode 59. And the second bump 70b may be disposed on the second electrode 60. The second bump 70b may be disposed on the first light emitting area LA1 and the second light emitting area LA2. The second bump 70b may be disposed on the first light emitting area LA1 or the second light emitting area LA2. In this embodiment, although the second bump 70b is shown as being disposed on the first light emitting area LA1 and the second light emitting area LA2, it is not limited thereto.

제1 발광 영역(LA1) 상에 형성된 제2 범프(70b)의 전체 면적은 상기 제1 발광 영역(LA1) 면적의 절반 이상이고, 제2 발광 영역(LA2) 상에 형성된 제2 범프(70b)의 전체 면적은 상기 제2 발광 영역(LA2) 면적의 절반 이상일 수 있다. 또한, 제2 범프(70b)가 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 중 어느 하나에 배치된 경우에는, 제2 범프(70b)의 전체 면적은 배치된 발광 영역의 면적의 절반 이상일 수 있다. 제1 발광 영역(LA1) 및/또는 제2 발광 영역(LA2) 상에 배치된 제2 범프(70b)가 복수인 경우에는, 모두 동일한 극성을 가진다. The total area of the second bump 70b formed on the first light emitting area LA1 is equal to or more than half the area of the first light emitting area LA1 and the second bump 70b formed on the second light emitting area LA2, May be more than half the area of the second light emitting area LA2. When the second bump 70b is disposed in either the first light emitting area LA1 or the second light emitting area LA2, the total area of the second bumps 70b is smaller than the area of the arranged light emitting area It can be more than half. When a plurality of second bumps 70b are disposed on the first light emitting area LA1 and / or the second light emitting area LA2, they all have the same polarity.

제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 내에 차지하는 제2 범프(70b)의 전체 면적이 넓을수록 보다 고출력의 발광 다이오드의 제조가 가능하다. 바람직하게는 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 각각의 전체 면적 중 1/2 내지 2/3 면적을 차지하도록 배치될 수 있다. 제1 범프(70a) 및 제2 범프(70b)는 동일한 금속 재료로 형성될 수 있다. 또한, 제1 및 제2 범프(70a, 70b)는 다층 구조로 형성될 수 있으며, 예컨대 접착층, 확산방지층 및 본딩층을 포함할 수 있다. 접착층은 예를 들어, Ti, Cr 또는 Ni을 포함할 수 있으며, 확산방지층은 Cr, Ni, Ti, W, Ti,W, Mo, Pt 또는 이들의 복합층으로 형성될 수 있고, 본딩층은 Au 또는 AuSn을 포함할 수 있다. 나아가, 도 2에서, 각 발광 영역(LA1, LA2) 상에 단일의 제2 범프(70b)가 형성된 것으로 도시하였으나, 각 발광 영역 상에 복수의 범프가 형성될 수도 있다. 또한, 제1 전극(59) 상에도 복수의 제1 범프(70a)가 형성될 수 있다.As the total area of the second bumps 70b occupied in the first light emitting area LA1 and the second light emitting area LA2 is wider, it is possible to manufacture light emitting diodes with higher output. Preferably occupies an area of 1/2 to 2/3 of the total area of each of the first light emitting area LA1 and the second light emitting area LA2. The first bump 70a and the second bump 70b may be formed of the same metal material. In addition, the first and second bumps 70a and 70b may be formed in a multi-layer structure, and may include, for example, an adhesive layer, a diffusion preventing layer, and a bonding layer. The bonding layer may include, for example, Ti, Cr or Ni, and the diffusion preventing layer may be formed of Cr, Ni, Ti, W, Ti, W, Mo, Pt or a composite layer thereof. Or AuSn. 2, a single second bump 70b is formed on each of the light emitting regions LA1 and LA2, but a plurality of bumps may be formed on each light emitting region. Also, a plurality of first bumps 70a may be formed on the first electrode 59 as well.

제1 범프(70a) 및 제2 범프(70b)가 형성된 영역을 제외한, 반도체 적층체의 상면에 절연층(63)이 배치될 수 있다. 절연층(63)은 화학기상증착(CVD) 등의 기술을 사용하여 SiO2 등의 산화막, SiNx 등의 질화막, SiON, MgF2의 절연막으로 형성될 수 있다. 절연층(63)은 단일층으로 형성될 수 있으나, 이에 한정되는 것은 아니며 다중층으로 형성될 수도 있다. 나아가, 절연층(63)은 저굴절 물질층과 고굴절 물질층이 교대로 적층된 분포 브래그 반사기(DBR)로 형성될 수 있다. 예컨데, Si02/TiO2나 SiO2/Nb2O5 등의 층을 적층함으로써 반사율이 높은 절연 반사층을 형성할 수 있다. 절연층(63)은 화학기상증착(CVD) 등의 기술을 사용하여 형성될 수 있다.The insulating layer 63 may be disposed on the upper surface of the semiconductor stack body except for the regions where the first bumps 70a and the second bumps 70b are formed. The insulating layer 63 may be formed of an oxide film such as SiO 2 , a nitride film such as SiNx, or an insulating film of SiON or MgF 2 using a technique such as chemical vapor deposition (CVD). The insulating layer 63 may be formed of a single layer, but is not limited thereto and may be formed of multiple layers. Further, the insulating layer 63 may be formed of a distributed Bragg reflector (DBR) in which a low refractive material layer and a high refractive material layer are alternately laminated. For example, an insulating reflection layer having a high reflectance can be formed by laminating layers such as SiO 2 / TiO 2 and SiO 2 / Nb 2 O 5 . The insulating layer 63 may be formed using a technique such as chemical vapor deposition (CVD).

도 4는 본 발명의 다른 실시예에 따른 플립칩형 발광 다이오드를 설명하기 위한 개략적인 평면도이다. 본 실시예는 제2 범프(70b)의 배치 영역을 제외하고, 도 2의 실시예와 동일이다. 이하, 중복되는 설명은 생략한다.4 is a schematic plan view illustrating a flip chip type light emitting diode according to another embodiment of the present invention. This embodiment is the same as the embodiment of Fig. 2 except for the arrangement area of the second bumps 70b. Hereinafter, a duplicate description will be omitted.

도 4를 참조하면, 발광 다이오드가 포함하는 제2 범프(70b)는 제1 발광 영역(LA1) 및 제2 발광 영역(LA2)이 포함하는 영역 상에서, 연결 영역(CA)과 가장 이격된 영역 상에 배치될 수 있다. 본 실시예와 도 2의 실시예를 비교하면, 본 실시예는 보다 적은 면적을 차지하는 제2 범프(70b)를 배치할 수 있다.Referring to FIG. 4, the second bump 70b included in the light emitting diode is formed on the region including the first light emitting region LA1 and the second light emitting region LA2, As shown in FIG. By comparing this embodiment with the embodiment of FIG. 2, this embodiment can arrange the second bumps 70b which occupy less area.

도 5는 본 발명의 또 다른 실시예에 따른 플립칩형 발광 다이오드를 설명하기 위한 개략적인 평면도이다. 본 실시예는 요철부(73)를 제외하고, 도 2의 실시예와 동일하다. 이하, 중복되는 설명은 생략한다.5 is a schematic plan view illustrating a flip chip type light emitting diode according to another embodiment of the present invention. This embodiment is the same as the embodiment of Fig. 2 except for the concave / convex portion 73. Fig. Hereinafter, a duplicate description will be omitted.

도 5를 참조하면, 발광 다이오드가 포함하는 연장부(71) 중 제2 연장부(71b)는 제2 영역과 마주보는 측면에 요철부를 포함한다. 구체적으로, 제2 연장부(71b)는 제1 발광 영역(LA1) 및 제2 발광 영역(LA2) 각각이 포함하는 제 3측면(85)과 마주보는 측면에 요철부를 포함할 수 있다.Referring to FIG. 5, the second extended portion 71b of the extended portion 71 included in the light emitting diode includes a concave portion on a side facing the second region. Specifically, the second extended portion 71b may include a concave portion on a side facing the third side surface 85 included in each of the first light emitting region LA1 and the second light emitting region LA2.

또한, 도시되지는 않았지만, 제2 영역은 제1 연장부(71a) 및 제2 연장부(71b)와 마주보는 측면에 요철부를 포함할 수 있다. 이 경우, 제2 영역에 배치된 제2 전극 (60)은 상기 요철부를 따라 형성된 요철을 가질 수 있다. 요철부(73)를 통하여, 전류의 확산 및 광 추출 효율을 향상시킬 수 있다. 본 실시예에서는 요철부(73)의 형상이 톱니 모양이지만, 요철부(73)의 형상은 이에 제한되지 않는다.Also, although not shown, the second region may include a concave portion on the side facing the first extending portion 71a and the second extending portion 71b. In this case, the second electrode 60 disposed in the second region may have irregularities formed along the irregularities. The current diffusion and the light extraction efficiency can be improved through the concave and convex portions 73. [ In this embodiment, the shape of the concave-convex portion 73 is a saw-tooth shape, but the shape of the concave-convex portion 73 is not limited to this.

도 6은 본 발명의 또 다른 실시예에 따른 플립칩형 발광 다이오드를 설명하기 위한 개략적인 평면도이다. 본 실시예는 도 5의 실시예가 포함하는 구성요소들의 개수 또는 차지하는 면적이 각각 두배로 증가된 것을 제외하고는 도 5의 실시예와 동일하다. 이하, 중복되는 설명은 생략한다.6 is a schematic plan view illustrating a flip chip type light emitting diode according to another embodiment of the present invention. This embodiment is the same as the embodiment of FIG. 5 except that the number of elements or the area occupied by the elements of FIG. 5 are each doubled. Hereinafter, a duplicate description will be omitted.

도 6을 참조하면, 발광 다이오드는 도 5의 실시예에 따른 발광 다이오드 두 개가 서로 나란히 배치되고, 일체로 연결되어, 연결 영역(CA)의 일부 영역과 제2 연장부(71b)의 일부 영역을 각각 공유한다. 즉, 본 실시예에 따른 발광 다이오드는 대면적화가 가능하므로, 다양한 목적 및 필요를 충족시킬 수 있다.Referring to FIG. 6, two light emitting diodes according to the embodiment of FIG. 5 are arranged side by side and integrally connected to each other to form a part of the connection area CA and a part of the second extension part 71b Respectively. That is, since the light emitting diode according to the present embodiment can be made large-sized, various purposes and needs can be met.

이상의 설명은 본 발명의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위 내에서 다양한 수정, 변경 및 치환이 가능할 것이다. 따라서, 본 발명에 개시된 실시예 및 첨부된 도면들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예 및 첨부된 도면에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.It will be apparent to those skilled in the art that various modifications, substitutions and substitutions are possible, without departing from the scope and spirit of the invention as disclosed in the accompanying claims. will be. Therefore, the embodiments disclosed in the present invention and the accompanying drawings are intended to illustrate and not to limit the technical spirit of the present invention, and the scope of the technical idea of the present invention is not limited by these embodiments and the accompanying drawings . The scope of protection of the present invention should be construed according to the following claims, and all technical ideas within the scope of equivalents should be construed as falling within the scope of the present invention.

11: 기판
13: n형 반도체층
17: p형 반도체층
19: n-전극
20: p-전극
30a: n-범프
30b: p-범프
51: 투명 기판
53: 제1 도전형 반도체층
55: 활성층
57: 제2 도전형 반도체층
59: 제1 전극
60: 제2 전극
63: 절연층
70a: 제1 범프
70b: 제2 범프
71: 연장부
71a: 제1 연장부
71b: 제2 연장부
73: 요철부
81: 제1 측면
83: 제2 측면
85: 제3 측면
87: 제4 측면
LA1: 제1 발광 영역
LA2: 제2 발광 영역
CA: 연결 영역
11: substrate
13: n-type semiconductor layer
17: p-type semiconductor layer
19: n- electrode
20: p-electrode
30a: n-bump
30b: p-bump
51: transparent substrate
53: first conductive type semiconductor layer
55:
57: second conductive type semiconductor layer
59: first electrode
60: Second electrode
63: insulating layer
70a: First bump
70b: second bump
71: Extension part
71a: first extension portion
71b:
73: concave and convex portion
81: First aspect
83: Second aspect
85: Third aspect
87: fourth aspect
LA1: first light emitting region
LA2: second light emitting region
CA: Connection area

Claims (16)

제1 도전형 반도체층, 상기 제1 도전형 반도체층 상에 배치된 제2 도전형 반도체층, 및 상기 제1 도전형 반도체층과 상기 제2 도전형 반도체층 사이에 배치된 활성층을 포함하는 반도체 적층체;
상기 제1 도전형 반도체층 상에 배치된 제1 전극;
상기 제2 도전형 반도체층 상에 배치된 제2 전극;
상기 제1 전극 및 상기 제2 전극 각각과 전기적으로 연결된 범프들을 포함하되,
상기 반도체 적층체는 상기 제1 도전형 반도체층이 노출된 제1 영역, 및 상기 활성층 및 제2 도전형 반도체층이 배치된 제2 영역을 포함하고,
상기 제1 영역은 상기 제1 전극이 배치된 제1 전극 영역, 및 상기 제1 전극 영역에 연결된 연장부 영역을 포함하고,
상기 제1 전극 영역은 상기 연장부 영역과 연결된 부분을 제외하고 상기 제2 영역에 의해서 둘러싸인 발광 다이오드.
A first conductivity type semiconductor layer, a first conductivity type semiconductor layer, a second conductivity type semiconductor layer disposed on the first conductivity type semiconductor layer, and an active layer disposed between the first conductivity type semiconductor layer and the second conductivity type semiconductor layer. A laminate;
A first electrode disposed on the first conductive semiconductor layer;
A second electrode disposed on the second conductive semiconductor layer;
And bumps electrically connected to the first electrode and the second electrode, respectively,
The semiconductor laminate includes a first region in which the first conductivity type semiconductor layer is exposed and a second region in which the active layer and the second conductivity type semiconductor layer are disposed,
Wherein the first region includes a first electrode region in which the first electrode is disposed, and an extension region connected to the first electrode region,
Wherein the first electrode region is surrounded by the second region except for a portion connected to the extension region.
청구항 1에 있어서,
상기 제2 영역은 적어도 하나의 제1 발광 영역, 적어도 하나의 제2 발광 영역 및 상기 적어도 하나의 제1 발광 영역과 상기 적어도 하나의 제2 발광 영역을 연결하는 적어도 하나의 연결 영역을 포함하는 발광 다이오드.
The method according to claim 1,
Wherein the second region includes at least one first light emitting region, at least one second light emitting region, and at least one connection region connecting the at least one first light emitting region and the at least one second light emitting region, diode.
청구항 2에 있어서,
상기 제1 발광 영역과 상기 제2 발광 영역은 상기 연장부 영역에 의해 이격되는 발광 다이오드.
The method of claim 2,
Wherein the first light emitting region and the second light emitting region are separated by the extension region.
청구항 2에 있어서,
상기 제1 발광 영역과 상기 제2 발광 영역은 상기 연장부 영역에 대해 대칭인 발광 다이오드.
The method of claim 2,
Wherein the first light emitting region and the second light emitting region are symmetrical with respect to the extension region.
청구항 2에 있어서,
상기 범프들은 제1 범프 및 제2 범프를 포함하고,
상기 제1 범프는 제1 전극 상에 배치되고,
상기 제2 범프는 상기 제1 발광 영역 및 상기 제2 발광 영역 중 적어도 하나의 영역 상에 배치되는 발광 다이오드.
The method of claim 2,
The bumps comprising a first bump and a second bump,
The first bump being disposed on the first electrode,
And the second bump is disposed on at least one of the first light emitting region and the second light emitting region.
청구항 5에 있어서,
상기 제2 범프의 전체 면적은,
상기 제2 범프가 배치된 상기 제1 발광 영역 및 상기 제2 발광 영역 중 적어도 하나의 영역의 전체 면적의 절반 이상인 발광 다이오드.
The method of claim 5,
The total area of the second bumps is,
Wherein the second light emitting region is at least half the total area of at least one of the first light emitting region and the second light emitting region in which the second bump is disposed.
청구항 1에 있어서,
상기 연장부 영역에 배치되고, 상기 제1 전극과 연결된 연장부를 더 포함하고,
상기 연장부는 상기 제1 전극에서 연장되는 제1 연장부 및 상기 제1 연장부에서 분지되는 적어도 두개의 제2 연장부들을 포함하되,
상기 제1 연장부는 상기 제1 발광 영역 및 상기 제2 발광 영역 사이에 배치되는 발광 다이오드.
The method according to claim 1,
Further comprising an extension disposed in the extension region and connected to the first electrode,
Wherein the extension comprises a first extension extending from the first electrode and at least two second extensions branched from the first extension,
And the first extending portion is disposed between the first light emitting region and the second light emitting region.
청구항 7에 있어서,
상기 제1 발광 영역 및 제2 발광 영역 각각은 서로 마주보는 측면인 제1 측면, 상기 제1 측면과 반대면인 제2 측면, 및 상기 제1 측면과 상기 제2 측면을 연결하는 제3 측면을 가지는 발광 다이오드.
The method of claim 7,
Wherein the first light emitting region and the second light emitting region each have a first side that is a side facing each other, a second side that is a side opposite to the first side, and a third side that connects the first side and the second side Emitting diode.
청구항 8에 있어서,
상기 제1 연장부는 상기 제1 발광 영역 및 제2 발광 영역의 제1 측면들 근처에 배치되고,
상기 제2 연장부들 각각은 제1 발광 영역 및 제2 발광 영역 각각의 제2 측면 및 제3 측면 근처에 배치되는 발광 다이오드.
The method of claim 8,
The first extension is disposed near the first sides of the first light emitting area and the second light emitting area,
And each of the second extensions is disposed near the second side and the third side of each of the first light emitting area and the second light emitting area.
청구항 7에 있어서,
상기 제1 연장부 및 제2 연장부 중 적어도 하나는 상기 제2 영역과 마주보는 측면에 요철부를 포함하는 발광 다이오드.
The method of claim 7,
And at least one of the first extending portion and the second extending portion includes a concave portion on a side facing the second region.
청구항 10에 있어서,
상기 제2 영역은 상기 제1 연장부 및 제2 연장부와 마주보는 측면 중 적어도 일부는 요철부를 포함하는 발광 다이오드.
The method of claim 10,
And the second region includes at least a part of the side surface facing the first extending portion and the second extending portion.
청구항 11에 있어서,
상기 제2 전극은 상기 요철부를 따라 형성된 요철을 가지는 발광 다이오드.
The method of claim 11,
And the second electrode has irregularities formed along the concavo-convex portion.
청구항 1에 있어서,
상기 반도체 적층체를 덮는 절연층을 더 포함하되,
상기 절연층은 분포 브래그 반사기(DBR)를 포함하는 발광 다이오드.
The method according to claim 1,
And an insulating layer covering the semiconductor stacked body,
Wherein the insulating layer comprises a distributed Bragg reflector (DBR).
청구항 1에 있어서,
상기 제2 전극은 상기 활성층에서 생성된 광을 반사시키는 반사층을 더 포함하는 발광 다이오드.
The method according to claim 1,
Wherein the second electrode further comprises a reflective layer for reflecting the light generated in the active layer.
청구항 1에 있어서,
상기 반도체 적층체는 전체적으로 직사각형이고,
상기 반도체 적층체의 장축 길이는 단축 길이의 1.5 내지 2배인 발광 다이오드.
The method according to claim 1,
Wherein the semiconductor laminate is entirely rectangular,
Wherein the major axis length of the semiconductor laminate is 1.5 to 2 times the minor axis length.
제1 도전형 반도체층, 상기 제1 도전형 반도체층 상에 배치된 제2 도전형 반도체층, 및 상기 제1 도전형 반도체층과 상기 제2 도전형 반도체층 사이에 배치된 활성층을 포함하는 반도체 적층체;
상기 제1 도전형 반도체층 상에 배치된 제1 전극;
상기 제1 도전형 반도체층 상에 배치되어, 상기 제1 전극과 연결된 연장부; 및
상기 제2 도전형 반도체층 상에 배치된 제2 전극을 포함하고,
상기 반도체 적층체는 상기 제1 도전형 반도체층이 노출된 제1 영역, 및 상기 활성층 및 제2 도전형 반도체층이 배치된 제2 영역을 포함하고,
상기 제1 영역은 상기 제1 전극이 배치된 제1 전극 영역, 및 상기 제1 전극 영역에 연결된 상기 연장부가 배치되어, 일측으로 연장되는 연장부 영역을 포함하고,
상기 제2 영역은 제1 발광 영역, 제2 발광 영역 및 상기 제1 발광 영역과 상기 제2 발광 영역을 연결하는 연결 영역을 포함하되,
상기 제1 전극 영역은 상기 연장부 영역과 연결된 부분을 제외하고 상기 제2 영역에 의해서 둘러싸이되,
상기 연결 영역은 상기 제1 전극 영역의 상기 연장부 영역이 연장되는 측면과 반대되는 측면 근처에 배치되는 발광 다이오드.
A first conductivity type semiconductor layer, a first conductivity type semiconductor layer, a second conductivity type semiconductor layer disposed on the first conductivity type semiconductor layer, and an active layer disposed between the first conductivity type semiconductor layer and the second conductivity type semiconductor layer. A laminate;
A first electrode disposed on the first conductive semiconductor layer;
An extension disposed on the first conductive semiconductor layer and connected to the first electrode; And
And a second electrode disposed on the second conductive type semiconductor layer,
The semiconductor laminate includes a first region in which the first conductivity type semiconductor layer is exposed and a second region in which the active layer and the second conductivity type semiconductor layer are disposed,
Wherein the first region includes a first electrode region in which the first electrode is disposed and an extension region in which the extension connected to the first electrode region is disposed and extends to one side,
Wherein the second region includes a first light emitting region, a second light emitting region, and a connection region connecting the first light emitting region and the second light emitting region,
Wherein the first electrode region is surrounded by the second region except for a portion connected to the extension region,
Wherein the connection region is disposed near a side opposite to a side where the extension region of the first electrode region extends.
KR1020140030275A 2014-03-14 2014-03-14 Light emitting diode KR20150107400A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140030275A KR20150107400A (en) 2014-03-14 2014-03-14 Light emitting diode

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140030275A KR20150107400A (en) 2014-03-14 2014-03-14 Light emitting diode

Publications (1)

Publication Number Publication Date
KR20150107400A true KR20150107400A (en) 2015-09-23

Family

ID=54245924

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140030275A KR20150107400A (en) 2014-03-14 2014-03-14 Light emitting diode

Country Status (1)

Country Link
KR (1) KR20150107400A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017078368A1 (en) * 2015-11-05 2017-05-11 서울바이오시스주식회사 Ultraviolet light emitting device and method for manufacturing same
WO2019124937A1 (en) * 2017-12-19 2019-06-27 서울반도체주식회사 Light emitting device and light emitting module comprising same
US11424390B2 (en) 2017-12-19 2022-08-23 Seoul Semiconductor Co., Ltd. Light emitting device and light emitting module including the same

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017078368A1 (en) * 2015-11-05 2017-05-11 서울바이오시스주식회사 Ultraviolet light emitting device and method for manufacturing same
WO2019124937A1 (en) * 2017-12-19 2019-06-27 서울반도체주식회사 Light emitting device and light emitting module comprising same
US11424390B2 (en) 2017-12-19 2022-08-23 Seoul Semiconductor Co., Ltd. Light emitting device and light emitting module including the same
US11848404B2 (en) 2017-12-19 2023-12-19 Seoul Semiconductor Co., Ltd. Light emitting device and light emitting module including the same

Similar Documents

Publication Publication Date Title
EP2339654B1 (en) Light emitting diode
JP5840744B2 (en) Light emitting diode
KR100631967B1 (en) Nitride semiconductor light emitting device for flip chip
US20140103388A1 (en) Light emitting diode having electrode pads
JP4813394B2 (en) Edge-emitting LED and manufacturing method thereof
CN110676367B (en) Light emitting diode
US20230261157A1 (en) Contact structures of led chips for current injection
EP3888139B1 (en) Interconnects for light emitting diode chips
US11239387B2 (en) Light emitting diode with high efficiency
KR102624111B1 (en) UV Light Emitting Device
JP7224020B2 (en) Semiconductor device, semiconductor device package, and lighting system including the same
TW202029521A (en) Light-emitting device
KR20150107400A (en) Light emitting diode
KR20110132161A (en) Semiconductor light emitting diode and method of manufacturing thereof
KR20140118042A (en) Light emitting diode and lighting device employing the same
KR100631970B1 (en) Nitride semiconductor light emitting device for flip chip
KR20110109497A (en) High efficiency light emitting diode and method for fabricating the same
KR101654342B1 (en) High efficiency light emitting diode
KR20120016831A (en) Semiconductor light emitting diode and method of manufacturing thereof
US20240072099A1 (en) Light-emitting diode chip structures
WO2023154738A1 (en) Contact structures of led chips for current injection
TW202349743A (en) Current spreading layer structures for light-emitting diode chips
KR20230026248A (en) Light-emitting device
KR101171360B1 (en) Light emitting diode
JP2012227311A (en) Semiconductor light-emitting element

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination