KR20150077781A - 표시장치용 구동회로 및 이의 구동방법 - Google Patents

표시장치용 구동회로 및 이의 구동방법 Download PDF

Info

Publication number
KR20150077781A
KR20150077781A KR1020130166617A KR20130166617A KR20150077781A KR 20150077781 A KR20150077781 A KR 20150077781A KR 1020130166617 A KR1020130166617 A KR 1020130166617A KR 20130166617 A KR20130166617 A KR 20130166617A KR 20150077781 A KR20150077781 A KR 20150077781A
Authority
KR
South Korea
Prior art keywords
power supply
data
analog
unit
timing controller
Prior art date
Application number
KR1020130166617A
Other languages
English (en)
Other versions
KR102135924B1 (ko
Inventor
박진호
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130166617A priority Critical patent/KR102135924B1/ko
Publication of KR20150077781A publication Critical patent/KR20150077781A/ko
Application granted granted Critical
Publication of KR102135924B1 publication Critical patent/KR102135924B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정의 불필요한 충전을 방지함과 아울러 모드 변경시 화질 저하를 방지할 수 있는 표시장치용 구동회로에 관한 것으로, 시스템으로부터의 슬립 진입 모드 명령에 응답하여 아날로그전원차단신호를 출력하는 타이밍 컨트롤러; 상기 타이밍 컨트롤러로부터의 아날로그전원차단신호에 응답하여 아날로그 전원의 생성을 중단함과 아울러 디지털 전원을 생성하는 전원공급부를 포함하고; 그리고, 상기 아날로그전원차단신호에 의해 동작하는 전원공급부로부터의 디지털 전원이 상기 타이밍 컨트롤러에 입력되는 것을 특징으로 한다.

Description

표시장치용 구동회로 및 이의 구동방법{DRIVING CIRCUIT FOR DISPLAY DEVICE AND METHOD FOR DRIVING THE SAME}
본 발명은 표시장치용 구동회로에 관한 것으로, 슬립모드 진입시 액정의 불필요한 충전를 방지함과 아울러 모드 변경시 화질 저하를 방지할 수 있는 표시장치용 구동회로에 대한 것이다.
표시장치는 슬립 모드 및 표시 모드로 전환이 가능하다. 종래에는, 표시장치가 슬립 모드로 진입하게 되면, 타이밍 컨트롤러의 출력 신호가 로우가 된다. 그러나, 이 슬립 모드시에도 전원공급부로부터의 아날로그 전원이 여전히 데이터 드라이버로 공급되고 있기 때문에, 타이밍 컨트롤러의 출력이 로우가 되더라도 데이터 드라이버는 내부에 그 타이밍 컨트롤러의 출력이 로우가 되는 순간에 마지막으로 인가된 데이터를 저장한 상태로 유지하게 된다. 이 유지된 데이터에 의해 화소에 직류 성분의 전하가 축적(DC charge)되며, 이로 인해 액정이 정상적으로 원복되지 않는 문제점이 발생된다.
게다가, 표시장치가 슬립 모드에서 표시 모드로 복귀하는 순간, 그 축적된 전하에 의해 화면에 잔상 및 플리커(flicker) 등과 같은 화질 저하가 발생되는 문제점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로, 액정의 불필요한 충전을 방지함과 아울러, 모드 변경시 잔상 및 플리커 등과 같은 화질 저하를 방지할 수 있는 표시장치용 구동회로 및 이의 구동방법을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 표시장치용 구동회로는, 시스템으로부터의 슬립 진입 모드 명령에 응답하여 아날로그전원차단신호를 출력하는 타이밍 컨트롤러; 상기 타이밍 컨트롤러로부터의 아날로그전원차단신호에 응답하여 아날로그 전원의 생성을 중단함과 아울러 디지털 전원을 생성하는 전원공급부를 포함하고; 그리고, 상기 아날로그전원차단신호에 의해 동작하는 전원공급부로부터의 디지털 전원이 상기 타이밍 컨트롤러에 입력되는 것을 특징으로 한다.
상기 타이밍 컨트롤러는, 상기 슬립 진입 모드 명령을 포함한 각종 명령들과 각종 데이터들을 전송받아 이들을 원래 레벨의 데이터들로 복원함과 아울러, 상기 슬립 진입 모드 명령에 응답하여 상기 아날로그전원차단신호를 출력하는 외부데이터수신부; 상기 데이터수신부로부터의 데이터들을 근거로 영상 데이터들을 생성함과 아울러 이 영상 데이터들의 타이밍을 설정하는 로직부; 및, 상기 로직부로부터의 영상 데이터들을 미리 설정된 전송 규격에 맞도록 변환하여 출력하는 내부데이터전송부를 포함하며; 그리고, 상기 타이밍 컨트롤러로 입력된 디지털 전원이 상기 외부데이터수신부에 인가됨을 특징으로 한다.
상기 타이밍 컨트롤러로 입력된 디지털 전원이 상기 로직부 및 내부데이터전송부 중 적어도 하나에 더 인가됨을 특징으로 한다.
상기 내부데이터전송부로부터의 영상 데이터들을 아날로그 신호로 변환하여 액정패널로 인가하는 데이터 드라이버를 더 포함하며; 상기 데이터 드라이버는 상기 디지털 전원에 의해 동작하는 데이터 디지털 회로부와 상기 아날로그 전원에 의해 동작하는 데이터 아날로그 회로부를 포함하며; 그리고, 상기 아날로그전원차단신호에 의해 동작하는 전원공급부로부터의 디지털 전원이 데이터 디지털 회로부에 더 공급됨을 특징으로 한다.
상기 전원공급부는, 상기 아날로그 전원을 생성하는 아날로그전원부; 및, 상기 디지털 전원을 생성하는 디지털전원부를 포함하며; 상기 전원공급부로 입력된 아날로그차단신호는 상기 아날로그전원부로 인가되어 이 아날로그전원부의 동작을 중지시킴을 특징으로 한다.
상기 타이밍 컨트롤러는, 시스템으로부터의 슬립 탈출 모드 명령에 따라 전전원구동신호를 출력하여 상기 전원공급부로 공급하며; 상기 전원공급부는, 상기 전전원구동신호에 응답하여 상기 아날로그 전원과 디지털 전원을 모두 생성함을 특징으로 한다.
또한 상기와 같은 목적을 달성하기 위한 본 발명에 따른 표시장치용 구동회로의 구동방법은, 시스템으로부터의 슬립 진입 모드 명령에 응답하여 아날로그전원차단신호를 생성하는 단계; 상기 아날로그전원차단신호를 전원공급부로 공급하여, 상기 전원공급부로 하여금 아날로그 전원의 생성을 중지하고 디지털 전원만을 생성하도록 제어하는 단계를 포함하며; 상기 아날로그전원차단신호는 상기 디지털 전원에 의해 동작되는 타이밍 컨트롤러에 의해 생성된 것을 특징으로 한다.
상기 타이밍 컨트롤러는, 상기 슬립 진입 모드 명령을 포함한 각종 명령들과 각종 데이터들을 전송받아 이들의 원래 레벨의 데이터들로 복원함과 아울러, 상기 슬립 진입 모드 명령에 응답하여 상기 아날로그전원차단신호를 출력하는 외부데이터수신부; 상기 데이터수신부로부터의 데이터들을 근거로 영상 데이터들을 생성함과 아울러 이 영상 데이터들의 타이밍을 설정하는 로직부; 및, 상기 로직부로부터의 영상 데이터들을 미리 설정된 전송 규격에 맞도록 변환하여 출력하는 내부데이터전송부를 포함하며; 그리고, 상기 타이밍 컨트롤러로 입력된 디지털 전원이 상기 외부데이터수신부에 인가됨을 특징으로 한다.
본 발명에 따른 표시장치용 구동회로 및 이의 구동방법에는 다음과 같은 효과가 있다.
본 발명에 따르면, 슬립 진입 모드시에 아날로그 전원의 생성이 중단되므로, 데이터 드라이버에 포함된 아날로그 회로부가 동작하지 않게 되고, 그로 인해 표시부로 어떠한 신호로 인가되지 않게 되어 표시부의 화소들이 모두 방전되고 그 화면은 꺼진 상태로 유지된다. 따라서 슬립 모드시에도 표시부의 화소들에 직류 전압에 의한 전하가 남아있지 않게 되어, 액정의 불필요한 충전이 방지되어 액정이 정상상태로 원복하게 되고, 또한 슬립 모드로부터 표시 모드로 복귀할 때 화면에 잔상이나 플리커가 발생되지 않는다.
도 1은 본 발명의 실시예에 따른 구동회로를 구비한 표시장치의 블록 구성도
도 2는 도 1의 구동회로에 대한 상세 블록 구성도
도 3은 전원제어신호의 논리코드에 따른 기능을 설명하기 위한 도면
도 4는 시스템으로부터 슬립 진입 명령 모드가 입력될 때 구동회로의 동작을 설명하기 위한 도면
도 5는 시스템으로부터 슬립 진입 명령 모드가 입력될 때 구동회로의 또 다른 동작을 설명하기 위한 도면
도 6은 아날로그전원차단신호에 따른 타이밍 컨트롤러, 전원공급부, 데이터 드라이버 및 게이트 드라이버간의 신호 입/출력 관계를 나타낸 도면
도 1은 본 발명의 실시예에 따른 구동회로를 구비한 표시장치의 블록 구성도이다.
본 발명의 실시예에 따른 표시장치는, 도 1에 도시된 바와 같이, 표시부(DSP), 데이터 드라이버(DD), 게이트 드라이버(GD), 타이밍 컨트롤러(TC) 및 전원공급부(PMIC)를 포함하는 바, 여기서 데이터 드라이버(DD), 게이트 드라이버(GD), 타이밍 컨트롤러(TC) 및 전원공급부(PMIC)는 표시부(DSP)에 영상이 표시되도록 그 표시부(DSP)를 구동하는 구동회로이다.
이 열거된 구성요소들에 대하여 구체적으로 설명하면 다음과 같다.
표시부(DSP)는 다수의 화소(PXL)들과, 이들 화소(PXL)들이 화상을 표시하는데 필요한 각종 신호들을 전송하기 위한 i개의 데이터 라인들(DL1 내지 DLi)과 j개의 게이트 라인들(GL1 내지 GLj)을 포함한다. 여기서, i 및 j는 자연수이다.
화소(PXL)들은 매트릭스(matrix) 형태로 표시부(DSP)에 배치되어 있다. 표시부(DSP)의 각 수평라인에는 i개의 화소(PXL)들이 배열되어 있다. 이 화소(PXL)들은 적색 영상을 표시하는 적색 화소(R), 녹색 영상을 표시하는 녹색 화소(G) 및 청색 영상을 표시하는 청색 화소(B)로 구분된다. 이때, 동일 게이트 라인에 접속되며 서로 인접하여 위치한 3개의 적색 화소(R), 녹색 화소(G) 및 청색 화소(B)는 하나의 단위 화소(UP)를 이룬다. 이 단위 화소(UP)는 적색 영상, 녹색 영상 및 청색 영상을 혼합하여 하나의 단위 영상을 표시한다.
타이밍 컨트롤러(TC)는 시스템(도시되지 않음)으로부터, 영상을 표시하는데 필요한 각종 데이터를 공급받는다. 이 타이밍 컨트롤러(TC)와 시스템은 MIPI(Mobile Industry Processor Interface) 방식으로 데이터 통신을 수행한다. 이 MIPI는 시스템과 타이밍 컨트롤러(TC)간의 통신 방식을 규정하는 시스템 인터페이스 중 하나로서, 이를 위해 이 MIPI는, TTL(Transistor to Transistor Logic) 레벨의 병렬 데이터를 한 쌍의 차동 전압을 이용하여 MIPI 방식의 직렬 데이터로 변환하고 이를 고속으로 출력하는 외부데이터송신부와, 그 외부데이터전송부로부터 전송된 직렬 데이터를 원래의 TTL 레벨의 병렬 데이터로 복원하는 외부데이터수신부를 포함한다. 여기서, 외부데이터송신부는 시스템의 내부에, 그리고 외부데이터수신부는 타이밍 컨트롤러(TC)의 내부에 각각 설치된다.
이러한 타이밍 컨트롤러(TC)는 시스템으로부터 MIPI 방식으로 데이터들을 전송받고 이 데이터들을 TTL 레벨로 복원한 후, 이 복원된 데이터들을 근거로 영상 데이터(IMG)들을 생성함과 아울러 이 영상 데이터(IMG)들의 타이밍을 설정한다. 시스템으로부터 타이밍 컨트롤러(TC)로 입력되는 데이터들은 영상에 관련된 영상 관련 데이터들(CLK, D0-Dk)과, 그리고 표시장치의 모드(mode)를 변경하기 위한 각종 명령(CMD)들을 포함한다. 여기서, 명령(CMD)들은 표시장치를 슬립 모드(sleep)로 만들기 위한 슬립 진입 모드(enter_sleep_mode) 명령과, 슬립 모드의 표시장치를 표시 모드(display mode)로 되돌리기 위한 슬립 탈출 모드(exit_sleep_mode) 명령을 포함한다.
또한, 타이밍 컨트롤러(TC)는 시스템으로부터 입력되는 명령(CMD)에 응답하여 전원제어신호(PCS)를 생성하고 이를 전원공급부(PMIC)로 공급하는 바, 이 전원제어신호(PCS)에 따라 전원공급부(PMIC)의 동작이 제어된다. 예를 들어, 시스템으로부터 슬립 진입 모드 명령이 입력될 경우, 타이밍 컨트롤러(TC)는 그에 따라 미리 설정된 아날로그전원차단신호를 그 전원제어신호(PCS)로서 출력한다. 이 아날로그전원차단신호는 전원공급부(PMIC)가 아날로그 전원(AP)을 생성하지 않도록 제어한다. 즉, 이 아날로그전원차단신호에 따라, 전원공급부(PMIC)는 디지털 전원(DP)만을 생성한다. 이와 같이 슬립 진입 모드시에 아날로그 전원(AP)이 차단되므로, 데이터 드라이버(DD)에 포함된 아날로그 회로부(이하, 데이터 아날로그 회로부)가 동작하지 않게 되고, 그로 인해 표시부(DSP)로 어떠한 신호로 인가되지 않게 되어 표시부(DSP)의 화소(PXL)들이 모두 방전되고 그 화면은 꺼진 상태로 유지된다. 따라서 슬립 모드시에도 표시부(DSP)의 화소들(PXL)에 직류 전압에 의한 전하가 남아있지 않게 되어, 액정의 불필요한 충전이 방지되며, 또한 슬립 모드로부터 표시 모드로 복귀할 때 화면에 잔상이나 플리커(flicker)가 발생되지 않는다.
또한, 이 타이밍 컨트롤러(TC)는 데이터 드라이버(DD)를 제어하기 위한 데이터 제어신호(dcs)와, 그리고 게이트 드라이버(GD)를 제어하기 위한 게이트 제어신호(gcs)를 생성한다. 데이터 제어신호(dcs)는 소스클럭펄스신호(source clock pulse signal), 소스스타트펄스신호(source start pulse signal), 소스아웃풋인에이블신호(source output enable signal) 및 극성반전제어신호를 포함하며, 그리고 게이트 제어신호(gcs)는 게이트스타트펄스신호(gate start pulse signal), 게이트클럭신호(gate clock signal), 게이트아웃풋인에이블신호(gate output enable signal)를 포함한다.
게이트 드라이버(GD)는 타이밍 컨트롤러(TC)로부터의 게이트 제어신호(gcs)에 따라 게이트 신호들을 생성하고 이들을 다수의 게이트 라인들(GL1 내지 GLj)로 순차적으로 공급함으로써 그 게이트 라인들(GL1 내지 GLj)을 구동한다.
데이터 드라이버(DD)는 타이밍 컨트롤러(TC)로부터의 데이터 제어신호(dcs)에 따라 영상 데이터들(IMG; 타이밍 컨트롤러(TC)로부터의 영상 데이터들)을 샘플링한 후에, 매 수평기간(Horizontal Time : 1H, 2H, ...)마다 한 수평라인에 해당하는 샘플링 영상 데이터들을 래치하고 래치된 한 수평라인의 영상 데이터들을 데이터 라인들(DL1 내지 DLj)로 공급한다. 이때, 이 데이터 드라이버(DD)는 타이밍 컨트롤러(TC)로부터의 영상 데이터(IMG)들을 감마전압들을 이용하여 아날로그 데이터 신호로 변환하여 데이터 라인들(DL1 내지 DLj)로 공급한다.
전원공급부(PMIC)는 게이트 드라이버(GD) 및 데이터 드라이버(DD)에 필요한 각종 신호들을 생성한다. 예를 들어, 이 전원공급부(PMIC)는 시스템의 전원으로부터 제공되는 3.3[V]의 시스템 전압(Vcc)을 승압 또는 강압하여 아날로그 전원(AP)과 디지털 전원(DP)을 생성한다. 구체적으로, 아날로그 전원(AP)으로는 기준전압, 공통전압, 감마전압, 게이트고전압, 게이트저전압 등이 있으며, 그리고 디지털 전원(DP)으로는 디지털 논리 전압 등이 있다. 여기서, 기준전압은 데이터의 최상한 계조나 최하한 계조에 해당하는 전압으로 사용될 수 있으며, 감마전압은 데이터의 중간 계조들에 해당하는 전압으로 사용될 수 있으며, 게이트고전압은 게이트 신호의 하이 전압으로 사용될 수 있으며, 그리고 게이트저전압은 그 게이트 신호의 로우 전압으로 사용될 수 있다.
도 2는 도 1의 구동회로에 대한 상세 블록 구성도이다.
본 발명에 따른 구동회로는, 전술된 바와 같이 데이터 드라이버(DD), 게이트 드라이버(GD), 타이밍 컨트롤러(TC) 및 전원공급부(PMIC)를 포함하는 바, 각각의 구체적인 구성은 다음과 같다.
데이터 드라이버( DD )
데이터 드라이버(DD)는, 도시되지 않았지만, 데이터 쉬프트 레지스터, 래치, 디지털-아날로그 변환부 및 버퍼를 포함한다.
데이터 쉬프트 레지스터는 타이밍 컨트롤러(TC)로부터의 소스스타트펄스를 소스쉬프트클럭에 따라 순차적으로 쉬프트시켜 샘플링 클럭을 발생한다.
래치는 데이터 쉬프트 레지스터로부터의 샘플링클럭에 응답하여 타이밍 컨트롤러(TC)로부터 입력되는 영상 데이터(IMG)들을 샘플링한 후에 샘플링된 1 수평라인분의 영상 데이터들을 래치하고, 그리고 타이밍 컨트롤러(TC)로부터의 소스출력인에이블신호에 응답하여 그 래치된 1 수평라인분의 영상 데이터(IMG)들을 동시에 출력한다.
디지털-아날로그 변환부는 래치로부터 입력되는 영상 데이터들을 아날로그 값으로 디코딩하고, 디코딩된 아날로그값을 타이밍 콘트롤러(TC)로부터의 극성반전제어신호에 응답하여 정극성 감마전압이나 부극성 감마전압을 선택하게 된다.
버퍼는 디지털-아날로그 변환부로부터의 정극성 감마전압 및 부극성 감마전압을 신호 완충한 후 각 데이터 라인(DL1 내지DLi)으로 공급한다.
위에 열거된 데이터 드라이버(DD)의 구성요소들 중 디지털-아날로그 변환부 및 버퍼부는 데이터 아날로그 회로부(DAC)에 해당하며, 그리고 데이터 쉬프트 레지스터 및 래치는 데이터 디지털 회로부(DDC)에 해당한다.
게이트 드라이버( GD )
게이트 드라이버(GD)는, 도시되지 않았지만, 게이트 쉬프트 레지스터 및 레벨 쉬프터를 포함한다.
게이트 쉬프트 레지스터는 타이밍 컨트롤러(TC)로부터의 게이트스타트펄스를 게이트쉬프트클럭에 따라 순차적으로 쉬프트시켜 게이트 신호들을 발생시킨다.
레벨 쉬프터는 게이트 쉬프트 레지스터로부터의 게이트 신호들의 각 하이 전압 및 각 로우 전압을 게이트 고전압의 레벨 및 게이트 저전압의 레벨로 쉬프트하여 출력한다.
위에 열거된 게이트 드라이버(GD)의 구성요소들 중 레벨 쉬프터는 게이트 아날로그 회로부(GAC)에 해당하며, 그리고 게이트 쉬프트 레지스터는 게이트 디지털 회로부(GDC)에 해당한다.
타이밍 컨트롤러( TC )
타이밍 컨트롤러(TC)는 외부데이터수신부(E-Rx), 로직부(LG) 및 내부데이터송신부(I-Tx)를 포함한다.
외부데이터수신부(E-Rx)는 시스템으로부터 MIPI 방식으로 명령(CMD)들 및 데이터들(CLK, D0, D1, D2, ... Dk; k는 2보다 큰 자연수)을 전송받는다. 여기서, 위의 데이터들(CLK, D0, D1, D2, ... Dk) 각각은 MIPI에 의해 직렬화(serialize)된 MIPI데이터를 의미하는 바, 이 MIPI데이터들 각각은 정극성(+)과 부극성(-)을 갖는 한 쌍의 차동 전압들로 구성된다. 외부데이터수신부(E-Rx)는 이 직렬화된 MIPI데이터들 각각을 TTL 레벨의 병렬 데이터로 역직렬화(De-serialize)한다.
또한, 이 외부데이터수신부(E-Rx)는 시스템으로부터 입력되는 명령(CMD)에 응답하여 전원제어신호(PCS)를 생성하고 이를 전원공급부(PMIC)로 공급하는 바, 이 전원제어신호(PCS)에 따라 전원공급부(PMIC)의 동작이 제어된다.
한편, MIPI 데이터 전송 규약에 따르면, MIPI는 한 주기의 구간을 로우 파워(Low Power) 구간과 하이 스피드(High Speed) 구간으로 구분한다. 여기서, 한 주기의 구간 길이는 한 수평기간(1 horizontal period) 또는 한 프레임기간(frame period)이 될 수 있다. 로우 파워 구간(LP)에 해당하는 기간 동안에는 타이밍 컨트롤러(TC)의 상태 확인, 하이 스피드 구간(HS)으로의 진입 전에 수행되는 각종 명령(CMD)에 대한 처리 등이 수행된다. 하이 스피드 구간(HS)에 해당하는 기간 동안에는, 유효 데이터, 즉 전술된 MIPI데이터들(CLK, D0 내지 Dk)에 대한 역직렬화 과정이 수행된다. 한편, 이러한 외부데이터수신부(E-Rx)는 MIPI 외에도 다른 인터페이스 방식들, 예를 들어 LVDS(Low Voltage Differential Signaling) 방식으로 구성될 수도 있다.
로직부(LG)는 외부데이터수신부(E-Rx)로부터 복원된 데이터(즉, 역직렬화된 TTL 레벨의 데이터들)를 근거로 영상 데이터들을 생성함과 아울러 이 영상 데이터들의 타이밍을 설정한다.
또한, 이 로직부(LG)는 전술된 게이트 제어신호(gcs)를 생성하고 이를 게이트 드라이버(GD)로 전송한다.
내부데이터전송부(I-Tx)는, 타이밍 컨트롤러(TC)와 데이터 드라이버(DD)간의 데이터 통신을 담당하는 인터페이스, 즉 인트라 인터페이스(Intra-interface)에 포함된 일부 구성요로서, 이 내부데이터전송부(I-Tx)는 로직부(LG)로부터 제공된 TTL 레벨의 데이터들을 그 인트라 인터페이스의 전송 규격에 맞게 변환하여 데이터 드라이버(DD)로 전송한다. 이 내부데이터전송부(I-Tx)로부터 제공된 데이터들은 영상 데이터(IMG) 및 데이터 제어신호(dcs)를 포함하는 바, 이들 데이터들은 데이터 드라이버(DD)내의 내부데이터수신부(도시되지 않음)에 의해 원래의 TTL 레벨로 복원된다.
전술된 인트라 인터페이스로서, mini-LVDS(Low Voltage Differential signaling), EPI(Embedded Panel Interface) 및 RSDS(Reduced Signal Differential Signaling) 중 어느 하나가 사용될 수 있다.
전원공급부( PMIC )
전원공급부(PMIC)는 전원제어집적회로(Power Management Integrated Circuit)로서, 이는 아날로그 전원(AP)을 생성하는 아날로그전원부(A-PB)와, 그리고 디지털 전원(DP)을 생성하는 디지털전원부(D-PB)를 포함한다. 이 아날로그전원부(A-PB)와 디지털전원부(D-PB)는 전술된 전원제어신호(PCS)에 따라 제어된다. 예를 들어, 그 전원제어신호(PCS)의 논리코드에 따라 아날로그전원부(A-PB) 및 디지털전원부(D-PB) 중 적어도 하나가 동작을 중지하거나, 또는 적어도 하나가 동작을 속행할 수 있다. 이의 구체적인 예를 도 3을 참조로 하여 설명한다.
도 3은 전원제어신호의 논리코드에 따른 기능을 설명하기 위한 도면이다.
전원제어신호(PCS)는, 도 3에 도시된 바와 같이, 논리코드 00으로 정의되는 전전원차단신호, 논리코드 01로 정의되는 아날로그전원차단신호, 논리코드 10으로 정의되는 디지털전원차단신호 및 논리코드 11로 정의되는 전전원구동신호로 구분된다.
전전원차단신호(논리코드 00)가 입력될 경우, 전원공급부(PMIC)는 아날로그 전원(AP)과 디지털 전원(DP)에 대한 생성을 모두 중지한다.
아날로그전원차단신호(논리코드 01)가 입력될 경우, 전원공급부(PMIC)는 아날로그 전원(AP)의 생성을 중지하고, 오로지 디지털 전원(DP)만을 생성한다.
디지털전원차단신호(논리코드 10)가 입력될 경우, 전원공급부(PMIC)는 디지털 전원(DP)의 생성을 중지하고, 오로지 아날로그 전원(AP)만을 생성한다.
전전원구동신호(논리코드 11)가 입력될 경우, 전원공급부(PMIC)는 아날로그 전원(AP)과 디지털 전원(DP)을 모두 정상적으로 생성한다.
여기서, 시스템으로부터 외부데이터수신부(E-Rx)로 입력되는 명령(CMD)이 슬립 진입 모드 명령일 경우, 이 외부데이터수신부(E-Rx)는 그 명령에 따라 아날로그전원차단신호를 그 제어신호로서 출력한다. 반면, 시스템으로부터 외부데이터수신부(E-Rx)로 입력되는 명령(CMD)이 슬립 탈출 모드 명령일 경우, 이 외부데이터수신부(E-Rx)는 그 명령에 따라 전전원구동신호를 그 제어신호로서 출력한다.
한편, 디지털전원차단신호 및 전전원차단신호는 이와 다른 또 다른 기능을 갖는 명령들에 할당될 수 있다.
도 4는 시스템으로부터 슬립 진입 명령 모드가 입력될 때 구동회로의 동작을 설명하기 위한 도면이다.
도 4에 도시된 바와 같이, 시스템으로부터 외부데이터수신부(E-Rx)로 슬립 진입 모드 명령이 입력될 경우, 이 외부데이터수신부(E-Rx)는 그 명령에 응답하여 아날로그전원차단신호(AOS_PCS)를 생성하여 이를 전원공급부(PMIC)로 공급한다. 그러면, 전원공급부(PMIC)는 그 아날로그전원차단신호(AOS_PCS)에 따라 아날로그 전원(AP)의 생성을 중지하고 디지털 전원(DP)만을 생성한다. 이에 따라, 도 4에 도시된 바와 같이, 구동하는데 아날로그 전원(AP)을 필요로 하는 데이터 아날로그 회로부(DAC), 게이트 아날로그 회로부(GAC), 로직부(LG) 및 내부데이터송신부(I-Tx)는 모두 동작을 멈춘다. 즉, 도 4에 도시된 바와 같이, 상대적으로 어두운 색으로 표시된 구성요소들은 모두 동작을 멈춘 것을 의미한다.
반면, 외부데이터수신부(E-Rx)는 항상 시스템으로부터 명령을 받을 수 있는 동작 상태를 유지하고 있어야 하는 바, 이를 위해 전원공급부(PMIC)의 디지털전원부(D-PB)로부터 발생된 디지털 전원(DP)은 슬립 모드에 관계없이 그 외부데이터수신부(E-Rx)로 항상 공급된다. 그러나, 로직부(LG) 및 내부데이터송신부(I-Tx)로는 디지털 전원(DP)이 공급되지 않아, 타이밍 컨트롤러(TC)의 출력은 로우가 된다. 즉, 슬립 모드 시에, 전원공급부(PMIC)는 자신으로부터 생성된 디지털 전원(DP)을 외부데이터수신부(E-Rx)에만 선택적으로 공급할 수 있다.
이와 같이, 슬립 모드시에는 데이터 아날로그 회로부(DAC) 및 게이트 아날로그 회로부(GAC)의 동작이 멈추게 되므로, 표시부(DSP)는 꺼진 상태로 유지된다.
한편, 도시되지 않았지만, 위와 같은 슬립 모드 중 시스템으로부터 슬립 탈출 모드 명령이 외부데이터수신부(E-Rx)로 입력되면, 이 외부데이터수신부(E-Rx)는 그 명령에 따라 전전원구동신호를 생성하고 이를 전원공급부(PMIC)로 제공한다. 그러면, 전원공급부(PMIC)는 그 전전원구동신호에 따라 아날로그 전원(AP) 및 디지털 전원(DP)을 모두 정상적으로 생성한다. 이에 따라, 도 2에 도시된 바와 같이, 구동회로에 포함된 모든 구성요소들이 자신들의 동작을 정상적으로 수행한다.
한편, 소비 전력을 더 줄이기 위해서, 슬립 모드시 데이터 디지털 회로부(DDC) 및 게이트 디지털 회로부(GDC)의 동작도 함께 중지될 수 있다. 이러한 예는 도 5에 나타나 있다.
도 5는 시스템으로부터 슬립 진입 명령 모드가 입력될 때 구동회로의 또 다른 동작을 설명하기 위한 도면이다.
도 5에 도시된 바와 같이, 시스템으로부터 외부데이터수신부(E-Rx)로 슬립 진입 모드 명령이 입력될 경우, 외부데이터수신부(E-Rx) 및 디지털 전원(DP)부만이 동작하고, 데이터 디지털 회로부(DDC) 및 게이트 디지털 회로부(GDC)를 포함한 나머지 구성요소들은 동작을 멈춘다.
한편, 도면에 도시되지 않았지만, 시스템으로부터 외부데이터수신부(E-Rx)로 슬립 진입 모드 명령이 입력될 경우, 타이밍 컨트롤러(TC)내의 모든 구성요소들로 디지털 전원(DP)이 인가되어도 문제없다. 즉, 슬립 모드시에, 타이밍 컨트롤러(TC)내의 외부데이터수신부(E-Rx) 뿐만 아니라 로직부(LG) 및 내부데이터송신부(I-Tx)도 디지털 전원(DP)을 공급받을 수 있다. 이와 같은 경우 타이밍 컨트롤러(TC)가 정상적으로 구동하지만, 전술된 바와 같이 데이터 아날로그 회로부(DAC) 및 게이트 아날로그 회로부(GAC)가 동작을 멈춘 상태이므로 표시부(DSP)는 여전히 꺼진 상태를 나타낸다.
도 6은 아날로그전원차단신호(AOS_PCS)에 따른 타이밍 컨트롤러(TC), 전원공급부(PMIC), 데이터 드라이버(DD) 및 게이트 드라이버(GD)간의 신호 입/출력 관계를 나타낸 도면이다.
도 6에 따르면, 인쇄회로기판(PCB)과 액정패널(LP) 사이에 다수의 데이터 드라이브 집적회로(D-IC)들이 접속되어 있는 바, 이 데이터 드라이브 집적회로(D-IC)들은 전술된 데이터 드라이버(DD)를 의미한다. 그리고, 액정패널(LP)의 일측에 접속된 다수의 게이트 드라이브 집적회로(G-IC)들은 전술된 게이트 드라이버(GD)를 의미한다.
도 6에 도시된 바와 같이, 시스템으로부터 슬립 진입 모드 명령이 입력되면, 타이밍 컨트롤러(TC)는 아날로그전원차단신호(AOS_PCS)를 생성하여 이를 전원공급부(PMIC)로 공급하며, 이에 따라 전원공급부(PMIC)는 데이터 드라이브 집적회로(D-IC)들 및 게이트 드라이브 집적회로(G-IC)들로 인가되던 아날로그 전압(AP)을 차단한다. 반면, 이 전원공급부(PMIC)는 타이밍 컨트롤러(TC)로 디지털 전원(DP)을 공급한다.
한편, 전술된 게이트 드라이버(GD)는 COG(Chip On Glass) 방식의 드라이버가 사용되었으나, GIP(Gate In Panel) 방식의 드라이버가 사용될 수도 있다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
PMIC: 전원공급부 DD: 데이터 드라이버
GD: 게이트 드라이버 TC: 타이밍 컨트롤러
E-Rx: 외부데이터수신부 LG: 로직부
I-Tx: 내부데이터송신부 A-PB: 아날로그전원부
D-PB: 디지털전원부 DDC: 데이터 디지털 회로부
DAC: 데이터 아날로그 회로부 GDC: 게이트 디지털 회로부
GAC: 게이트 아날로그 회로부

Claims (8)

  1. 시스템으로부터의 슬립 진입 모드 명령에 응답하여 아날로그전원차단신호를 출력하는 타이밍 컨트롤러;
    상기 타이밍 컨트롤러로부터의 아날로그전원차단신호에 응답하여 아날로그 전원의 생성을 중단함과 아울러 디지털 전원을 생성하는 전원공급부를 포함하고; 그리고,
    상기 아날로그전원차단신호에 의해 동작하는 전원공급부로부터의 디지털 전원이 상기 타이밍 컨트롤러에 입력되는 것을 특징으로 하는 표시장치용 구동회로.
  2. 제 1 항에 있어서,
    상기 타이밍 컨트롤러는,
    상기 슬립 진입 모드 명령을 포함한 각종 명령들과 각종 데이터들을 전송받아 이들을 원래 레벨의 데이터들로 복원함과 아울러, 상기 슬립 진입 모드 명령에 응답하여 상기 아날로그전원차단신호를 출력하는 외부데이터수신부;
    상기 데이터수신부로부터의 데이터들을 근거로 영상 데이터들을 생성함과 아울러 이 영상 데이터들의 타이밍을 설정하는 로직부; 및,
    상기 로직부로부터의 영상 데이터들을 미리 설정된 전송 규격에 맞도록 변환하여 출력하는 내부데이터전송부를 포함하며; 그리고,
    상기 타이밍 컨트롤러로 입력된 디지털 전원이 상기 외부데이터수신부에 인가됨을 특징으로 하는 표시장치용 구동회로.
  3. 제 2 항에 있어서,
    상기 타이밍 컨트롤러로 입력된 디지털 전원이 상기 로직부 및 내부데이터전송부 중 적어도 하나에 더 인가됨을 특징으로 하는 표시장치용 구동회로.
  4. 제 2 항에 있어서,
    상기 내부데이터전송부로부터의 영상 데이터들을 아날로그 신호로 변환하여 액정패널로 인가하는 데이터 드라이버를 더 포함하며;
    상기 데이터 드라이버는 상기 디지털 전원에 의해 동작하는 데이터 디지털 회로부와 상기 아날로그 전원에 의해 동작하는 데이터 아날로그 회로부를 포함하며; 그리고,
    상기 아날로그전원차단신호에 의해 동작하는 전원공급부로부터의 디지털 전원이 데이터 디지털 회로부에 더 공급됨을 특징으로 하는 표시장치용 구동회로.
  5. 제 1 항에 있어서,
    상기 전원공급부는,
    상기 아날로그 전원을 생성하는 아날로그전원부; 및,
    상기 디지털 전원을 생성하는 디지털전원부를 포함하며;
    상기 전원공급부로 입력된 아날로그차단신호는 상기 아날로그전원부로 인가되어 이 아날로그전원부의 동작을 중지시킴을 특징으로 하는 표시장치용 구동회로.
  6. 제 1 항에 있어서,
    상기 타이밍 컨트롤러는, 시스템으로부터의 슬립 탈출 모드 명령에 따라 전전원구동신호를 출력하여 상기 전원공급부로 공급하며;
    상기 전원공급부는, 상기 전전원구동신호에 응답하여 상기 아날로그 전원과 디지털 전원을 모두 생성함을 특징으로 하는 표시장치용 구동회로.
  7. 시스템으로부터의 슬립 진입 모드 명령에 응답하여 아날로그전원차단신호를 생성하는 단계;
    상기 아날로그전원차단신호를 전원공급부로 공급하여, 상기 전원공급부로 하여금 아날로그 전원의 생성을 중지하고 디지털 전원만을 생성하도록 제어하는 단계를 포함하며;
    상기 아날로그전원차단신호는 상기 디지털 전원에 의해 동작되는 타이밍 컨트롤러에 의해 생성된 것을 특징으로 하는 표시장치용 구동회로의 구동방법.
  8. 제 7 항에 있어서,
    상기 타이밍 컨트롤러는,
    상기 슬립 진입 모드 명령을 포함한 각종 명령들과 각종 데이터들을 전송받아 이들의 원래 레벨의 데이터들로 복원함과 아울러, 상기 슬립 진입 모드 명령에 응답하여 상기 아날로그전원차단신호를 출력하는 외부데이터수신부;
    상기 데이터수신부로부터의 데이터들을 근거로 영상 데이터들을 생성함과 아울러 이 영상 데이터들의 타이밍을 설정하는 로직부; 및,
    상기 로직부로부터의 영상 데이터들을 미리 설정된 전송 규격에 맞도록 변환하여 출력하는 내부데이터전송부를 포함하며; 그리고,
    상기 타이밍 컨트롤러로 입력된 디지털 전원이 상기 외부데이터수신부에 인가됨을 특징으로 하는 표시장치용 구동회로의 구동방법.
KR1020130166617A 2013-12-30 2013-12-30 표시장치용 구동회로 및 이의 구동방법 KR102135924B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130166617A KR102135924B1 (ko) 2013-12-30 2013-12-30 표시장치용 구동회로 및 이의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130166617A KR102135924B1 (ko) 2013-12-30 2013-12-30 표시장치용 구동회로 및 이의 구동방법

Publications (2)

Publication Number Publication Date
KR20150077781A true KR20150077781A (ko) 2015-07-08
KR102135924B1 KR102135924B1 (ko) 2020-07-20

Family

ID=53790462

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130166617A KR102135924B1 (ko) 2013-12-30 2013-12-30 표시장치용 구동회로 및 이의 구동방법

Country Status (1)

Country Link
KR (1) KR102135924B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008107854A (ja) * 2008-01-15 2008-05-08 Sony Corp 表示装置
KR20120018256A (ko) * 2010-08-20 2012-03-02 삼성모바일디스플레이주식회사 표시 장치용 전원 공급 장치 및 전원 공급 방법
KR20130123218A (ko) * 2012-05-02 2013-11-12 엘지디스플레이 주식회사 유기전계 발광소자 표시장치, 이의 구동회로 및 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008107854A (ja) * 2008-01-15 2008-05-08 Sony Corp 表示装置
KR20120018256A (ko) * 2010-08-20 2012-03-02 삼성모바일디스플레이주식회사 표시 장치용 전원 공급 장치 및 전원 공급 방법
KR20130123218A (ko) * 2012-05-02 2013-11-12 엘지디스플레이 주식회사 유기전계 발광소자 표시장치, 이의 구동회로 및 방법

Also Published As

Publication number Publication date
KR102135924B1 (ko) 2020-07-20

Similar Documents

Publication Publication Date Title
US11443710B2 (en) Display interface device capable of reducing power consumption
KR100496545B1 (ko) 커넥터 및 이를 이용한 액정표시장치의 구동장치
KR102115530B1 (ko) 표시 장치 및 그 구동 방법
KR101257220B1 (ko) 액정표시장치
KR102396469B1 (ko) 디스플레이 장치
US8421779B2 (en) Display and method thereof for signal transmission
KR102368079B1 (ko) 데이터 구동 장치 및 이를 이용한 표시 장치
US8760476B2 (en) Liquid crystal display devices and methods for driving the same
JP5137873B2 (ja) 表示装置および駆動装置
US9659516B2 (en) Drive device of display panel, display device including the same, and drive method of display panel
US20090206878A1 (en) Level shift circuit for a driving circuit
KR101112063B1 (ko) 게이트드라이버 및 이를 구비한 액정표시장치
KR20090060042A (ko) 액정표시장치 및 그 구동방법
KR101343496B1 (ko) 액정표시장치
KR102135924B1 (ko) 표시장치용 구동회로 및 이의 구동방법
KR102098879B1 (ko) 표시장치용 구동회로 및 이의 구동방법
KR102122527B1 (ko) 표시장치용 타이밍 컨트롤러 및 이의 구동방법
KR102423867B1 (ko) 디스플레이 장치를 포함하는 전자 장치 및 그 구동 방법
KR20150069356A (ko) 표시장치용 구동회로 및 이의 구동방법
KR20110074811A (ko) 액정표시장치 및 이의 구동방법
KR102587494B1 (ko) 표시 장치
KR102512962B1 (ko) 표시장치 및 그의 구동방법
KR20110078710A (ko) 액정표시장치
KR101349778B1 (ko) 반전영상을 표시하는 액정표시장치
KR20090059217A (ko) 액정표시장치 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant