KR20150071360A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20150071360A
KR20150071360A KR1020130158298A KR20130158298A KR20150071360A KR 20150071360 A KR20150071360 A KR 20150071360A KR 1020130158298 A KR1020130158298 A KR 1020130158298A KR 20130158298 A KR20130158298 A KR 20130158298A KR 20150071360 A KR20150071360 A KR 20150071360A
Authority
KR
South Korea
Prior art keywords
voltage
temperature
liquid crystal
common voltage
compensation value
Prior art date
Application number
KR1020130158298A
Other languages
English (en)
Other versions
KR102121197B1 (ko
Inventor
김재혁
유승욱
정병무
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130158298A priority Critical patent/KR102121197B1/ko
Publication of KR20150071360A publication Critical patent/KR20150071360A/ko
Application granted granted Critical
Publication of KR102121197B1 publication Critical patent/KR102121197B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation

Landscapes

  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 액정표시장치에 관한 것이다.
본 발명에 의한 액정표시장치는 상온일 경우에 액정패널에 공급되는 공통전압의 레벨을 결정하기 위한 기준데이터를 저장하는 메모리, 온도에 따라서 저항값이 변하는 써미스터를 이용하여 주변온도를 센싱하고 온도가 낮을수록 상기 액정패널에 공급되는 게이트 펄스의 게이트 하이신호를 낮추는 온도 보상부, 및 상기 써미스터의 전압레벨에 비례하는 보상값을 검출하고 상기 기준데이터에서 상기 보상값을 감산하여 보상공통전압 데이터를 생성하는 공통전압 발생부를 구비하되, 상기 보상값은 저온일수록 큰 값을 갖는다.

Description

액정표시장치{Liquid Crystal Display}
본 발명은 온도에 따라서 공통전압이 변화하는 것을 보상할 수 있는 액정표시장치에 관한 것이다.
액정표시장치(Liquid Crystal Display;LCD)는 액정패널에 배향된 액정의 편향 정도에 따라서 액정층을 투과하는 광량이 달라지는 것을 이용하여 휘도를 표현하는 표시장치이다. 액정표시장치는 일반적으로 게이트 라인과 데이터 라인이 직교하는 영역으로 정의되는 화소가 매트릭스 형태로 배치되고, 각 화소에 스위칭 소자 및 화소전극이 형성되는 형태의 액티브 방식의 액정표시장치가 널리 이용되고 있다.
도 1은 액정표시장치의 화소의 일례를 나타내는 도면이다.
도 1을 참조하면, 화소(P)는 게이트 라인(GL) 및 데이터 라인(DL)이 교차하는 영역으로 정의될 수 있고, 박막트랜지스터(T), 스토리지 커패시터(Cst) 및 액정 커패시터(Clc)를 포함한다.
박막트랜지스터(T)는 게이트 라인(GL) 및 데이터 라인(DL)에 연결되고, 스토리지 커패시터(Cst) 및 액정 커패시터(Clc)는 박막트랜지스터(T)에 연결된다. 액정 커패시터(Clc)는 박막 트랜지스터(T)에 연결되는 화소전극(미도시), 액정층 및 공통전극으로 구성되어, 화소전극에 인가되는 데이터 신호에 대응되는 계조를 표시하는 역할을 하고, 스토리지 커패시터(Cst)는 데이터 신호를 일 프레임 동안 저장하여 화소전극의 전압을 일정하게 유지하는 역할을 한다.
게이트 라인(GL)으로 공급되는 게이트 신호(Vg)에 의하여 박막 트랜지스터(T)가 턴-온(turn-on)되면, 데이터 라인(DL)으로 공급되는 데이터 신호가 화소전극에 화소전압(Vp)으로 인가된다. 즉, 스토리지 커패시터(Cst) 및 액정 커패시터(Clc) 각각의 일 전극은 박막트랜지스터(T)의 드레인 전극에 연결되어 데이터 신호에 대응되는 화소전압(Vp)이 인가되고, 스토리지 커패시터(Cst) 및 액정 커패시터(Clc) 각각의 타 전극은 공통전극에 연결되어 공통전압(Vcom)이 인가된다.
박막트랜지스터(T)의 게이트 전극과 소스 전극은 구조적으로 다소 중첩되어 형성되며, 이러한 게이트 전극과 소스 전극의 중첩부는 게이트-소스 기생 커패시터(Cgs)를 형성한다. 따라서, 박막트랜지스터(T)의 소스 전극에 연결되는 화소전극에는 기생 커패시터(Cgs), 스토리지 커패시터(Cst) 및 액정 커패시터(Clc)가 병렬로 연결된다.
이러한 화소(P)를 갖는 액정표시장치는 주변의 온도에 따라서 게이트라인(GL)을 통해서 화소(P)에 공급되는 게이트 신호의 레벨이 낮아지는 경향이 있다. 따라서 박막트랜지스터(T)가 정상적으로 동작하지 않아서 액정패널의 구동불량 현상이 나타나기도 한다. 주변 온도에 따라서 박막트랜지스터(T)의 특성을 보완하기 위한 방안으로, 본 출원인에 의해서 제안된 공개특허 제2011-0096424호(명칭:온도보상회로 및 이를 구비한 액정표시장치, 이하 선행기술)는 온도 변화에 따라서 게이트전압의 레벨을 변경함으로써 온도저하에 따른 불량을 방지할 수 있는 기술을 개시하고 있다.
하지만 언급한 선행기술은 저온에서 게이트 신호의 하이레벨 전압(Vgh)을 상승시키기 때문에, 이에 따라서 킥백전압(Vkb)이 증가하는 부작용이 발생한다. 이를 좀 더 살펴보면 다음과 같다.
도 2는 종래의 액티브 매트릭스 방식의 액정표시장치의 게이트 신호 및 화소전압을 도시한 파형도로서, 프레임 반전으로 구동되는 액정표시장치의 연속하는 2개의 프레임에 대한 파형도이다.
도 2에 도시한 바와 같이, 게이트 라인(도 1의 GL)으로 공급되는 게이트 신호(Vg)의 펄스에 의하여 박막트랜지스터(T)가 턴-온 되면, 데이터 라인(도 1의 DL)으로 공급되는 데이터 신호가 화소전극에 인가되어 화소전압(Vp)이 된다.
여기서, 게이트 신호(Vg)의 펄스가 종료되는 시점에, 즉, 게이트 신호(Vg)가 게이트 하이신호(Vgh)로부터 게이트 로우신호(Vgl)으로 변하는 시점에, 게이트 신호(Vg)의 변동량(DVg)에 의하여 화소전극에 연결된 커패시터들의 전하가 재분배되고 그에 따라 화소전압(Vp)이 급격히 감소한다.
이러한 게이트 신호(Vg)의 펄스 종료 시점에서의 화소전압(Vp)의 변동량을 킥백전압(kickback voltage: Vkb)이라 하는데, 킥백전압(Vkb)은 전하 재분배에 의한 다음 식(1)과 같은 관계식을 갖는다.
Figure pat00001
[수학식 1]을 참조하면, 킥백전압(Vkb)은 게이트 신호(Vg)의 하이레벨 전압(Vgh)에 비례하는 것을 알 수 있다.
이러한 킥백전압(Vkb)과 박막트랜지스터(T)의 오프전류에 의한 화소전압(Vp)의 변동량인 누설전압(Vlk)의 합은 화소전압 변동량(ΔVp = Vkb + Vlk)으로 산출된다. 화소전압 변동량(ΔVp)은 액정표시장치의 영상 표시에 있어서 플리커(flicker)와 같은 불량을 유발하여 표시품질을 저하시킨다.
본 발명은 온도보상회로에 의해서 화소전압이 변동하는 것을 보완함으로써 표시품질을 높일 수 있는 액정표시장치를 제공하기 위한 것이다.
본 발명에 의한 액정표시장치는 상온일 경우에 액정패널에 공급되는 공통전압의 레벨을 결정하기 위한 기준데이터를 저장하는 메모리, 온도에 따라서 저항값이 변하는 써미스터를 이용하여 주변온도를 센싱하고 온도가 낮을수록 상기 액정패널에 공급되는 게이트 펄스의 게이트 하이신호를 낮추는 온도 보상부, 및 상기 써미스터의 전압레벨에 비례하는 보상값을 검출하고 상기 기준데이터에서 상기 보상값을 감산하여 보상공통전압 데이터를 생성하는 공통전압 발생부를 구비하되, 상기 보상값은 저온일수록 큰 값을 갖는다.
본 발명은 온도 보상부가 게이트 하이신호를 가변하는 것에 따라서 화소전압이 변동하는 것을 보완함으로써 화질 불량을 개선할 수 있는 액정표시장치를 제공한다.
도 1은 종래의 액정표시장치 화소의 일례를 나타내는 도면.
도 2는 게이트 신호 및 화소 전압의 파형도.
도 3은 본 발명에 의한 액정표시장치의 구성을 나타내는 블록도.
도 4는 액정표시장치의 온도 보상부를 나타내는 도면.
도 5는 온도 보상부의 기준전압의 출력범위를 나타내는 도면.
도 6은 본 발명에 의한 공통전압 발생부를 나타내는 도면.
도 7은 온도에 따라서 게이트 하이신호 및 보상공통전압의 변화를 나타내는 도면.
이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다.
도 3은 본 발명에 의한 액정표시장치를 나타내는 도면이다.
도 3을 참조하면, 본 발명에 의한 액정표시장치는 액정패널(10), 타이밍 콘트롤러(20), DC/DC 변환부(30), 게이트 신호 발생부(40), 게이트 구동부(50) 및 데이터 구동부(60)를 포함한다.
액정패널(10)은 박막트랜지스터 어레이가 형성되는 박막트랜지스터 어레이기판과 컬러필터가 형성되는 컬러필터기판으로 이루어져 있으며, 박막트랜지스터 어레이기판과 컬러필터기판 사이에는 액정층이 형성된다.
액정패널(10)의 박막트랜지스터 어레이기판은 종횡으로 배열된 게이트라인(GL) 및 데이터라인(DL)에 의해 정의되는 화소(P)들이 매트릭스 형태로 배열된다.
화소(P)는 게이트라인(GL)을 통해서 제공받는 게이트신호에 의해서 응답함으로써, 데이터라인(DL)으로부터 제공받는 데이터신호를 화소전극에 공급하기 위한 박막트랜지스터(T)를 포함한다. 이를 위해서 박막트랜지스터(T)의 게이트전극은 게이트라인(GL)에 연결되고 드레인전극은 데이터라인(DL)에 연결된다.
타이밍 콘트롤러(20)는 메모리(80)에 저장된 데이터를 읽어서, 직류-직류 변환부(이하,DC-DC 변환부)(30)의 동작을 위한 동작 신호 및 액정패널(10)을 구동하기 위한 각종 제어신호를 출력한다. 즉, 타이밍 콘트롤러(20)는 인터페이스부(70)를 통해 입력되는 동기신호(Hsync,Vsync), 데이터 인에이블신호(Data Enable), 클럭신호(CLK)를 이용하여 데이터 구동부(60) 및 데이터 구동부(60)를 제어하기 위한 제어신호를 출력한다. 일반적으로 동기신호(Hsync,Vsync)에 의해 출력신호가 생성되는 경우를 동기모드라고 하고 데이터 인에이블신호(DE)에 의해 출력신호를 생성하는 경우를 데이터 인에이블모드라고 하는데, 타이밍콘트롤러(20)는 입력되는 동기신호(Hsync,Vsync)와 인에이블신호에 따라서 동기모드나 데이터 인에이블 모드를 선택한다.
DC/DC 변환부(30)는 커넥터를 통해 시스템으로 전압을 제공받아서 구동전압(Vcc, Vdd)을 출력하고 타이밍 콘트롤러(20)의 동작 신호에 따라 게이트 로우전압 및 게이트 하이전압을 출력한다. 그리고 DC/DC 변환부(30)는 외부의 온도에 따라서 게이트 하이신호(VGH)을 제어하기 위한 온도 보상부(40)를 포함한다. 또한, DC/DC 변환부(30)는 온도 보상부(40)에 의해서 가변되는 게이트 하이신호(VGH)를 바탕으로 공통전압을 보상하기 위한 공통전압 발생부(600)를 포함한다.
DC/DC 변환부(30)의 온도 보상부(40) 및 공통전압 발생부(600)에 대한 자세한 설명은 후술하기로 한다.
게이트 신호 발생부(40)는 DC/DC 변환부(30)로부터 제공받은 게이트 로우전압 및 게이트 하이전압을 이용하여 타이밍 콘트롤러(20)로부터 제공받는 클럭신호(CLK)에 따라서 게이트 로우신호(VGL) 및 게이트 하이신호(VGH)를 출력한다.
게이트 구동부(50)는 게이트 하이신호(VGH) 및 게이트 로우신호(VGL)를 입력받아서 스캔펄스를 생성하며, 스캔펄스를 액정패널(11)의 각 게이트 라인(G)에 순차적으로 공급한다.
데이터 구동부(60)는 타이밍 콘트롤러(20)로부터 디지털 신호인 보정된 비디오 신호를 입력받아서 아날로그 신호인 보정된 데이터 신호로 변환하고, 보정된 데이터 신호를 액정패널(10)의 각 데이터 라인(D)에 공급한다.
메모리(80)는 액정패널(10)의 크기, 해상도 변환정보, 영상 데이터 변환 정보, 타이밍 콘트롤러(20)의 구동 주파수 및 구동 타이밍 정보 등을 저장한다. 그리고 메모리(80)는 입/출력 제어클럭이 입력되면, 저장된 구동정보 및 영상 데이터 변조 정보등을 타이밍 콘트롤러(20)로 공급한다. 또한, 메모리(80)는 상온에서 액정패널(10)에 공급하기 위한 공통전압(Vcom)의 전압레벨을 설정하는 기준인 되는 기준데이터(Vom_D)를 디폴트값으로 저장한다.
도 4는 DC/DC 변환부(30)의 온도 보상부(400)를 나타내는 도면이다.
도 4를 참조하면, 온도 보상부(400)는 써미스터(RNTC), 제3 저항(R3), 선택기(410) 및 비교기(420)를 포함한다. 써미스터(RNTC)는 온도에 따라서 저항이 가변하고 제3 저항(R3)과 병렬 연결되어서 온도에 따라서 가변하는 전압을 선택기(410)로 제공한다. 선택기(410)는 제1 및 제2 비교전압(Vhi, Vnormal)을 공급받고, 써미스터(RNTC)의 저항 가변에 따라 출력되는 가변전압(Vrntc) 중에서 높은 전압을 선택하여 기준전압(Vref)을 출력한다. 비교기(420)는 선택기(410)의 출력전압인 기준전압(Vref) 및 피드백전압(Vfbp)을 입력받아서 비교한다.
즉, 온도 보상부(400)에서 선택기(410)의 출력인 기준전압(Vref)은 제1 및 제2 비교전압(Vhi, Vnormal)의 범위에서 형성되고, 온도에 따른 기준전압(Vref)의 변화는 도 5와 같다. 도 5에서와 같이, 선택기(410)는 상온(T2) 이상일 경우에는 제2 비교전압(Vnormal)이고, 기준온도(T1)이하일 경우에는 제1 비교전압(Vhi)을 출력한다. 그리고 선택기는 상온(T2)에서 기준온도(T1) 사이일 경우에는 온도에 따라서 가변하는 써미스터전압(Vrntc)을 출력한다. 제1 비교전압(Vhi)의 출력을 위한 기준온도(T1)는 패널의 특성 저하를 유발할 수 있는 온도로 임의로 설정될 수 있고, 일례로 -30~20℃의 범위에서 설정될 수 있다. 그리고 제1 및 제2 비교전압(Vhi,Vnormal)은 각각 1.2V 및 1.6V로 설정될 수 있다.
도 6은 공통전압 발생부(600)를 나타내는 도면이다.
공통전압 발생부(600)는 온도 보상부(400)의 선택기(410)에서 출력하는 기준전압(Vref)을 바탕으로 기준데이터(Vcom_D)를 보상하여 보상공통전압(CVcom)을 출력한다. 이를 위해서, 공통전압 발생부(600)는 기준전압 레벨산출부(610), 아날로그-디지털 변환부(Analog to Digital Converter;이하 ADC)(620), 감산기(630) 및 디지털-아날로그 변환부(Digital to Analog Converter;이하 DAC)(640)를 포함한다.
기준전압 레벨산출부(610)는 온도 보상부(400)의 선택기(410)에서 출력하는 기준전압(Vref)의 크기를 판단하여 제0 내지 제8 레벨신호를 출력한다. 이때 기준전압(Vref)은 선택기(410)로부터 비교기(420)로 출력되는 것으로, 온도 보상부(400)에서 이용되는 피드백 전압이다.
기준전압 레벨산출부(610)는 도 5에 도시된 바와 같이, 기준전압(Vref)이 도 5에서 도시된 바와 같이 제0 내지 제8 레벨(Lv0~Lv8) 중에서 속한 레벨에 대응하는 레벨신호를 출력한다. 이때, 제0 내지 제8 레벨신호는 기준데이터(Vcom_D)에서 전압값을 차감하기 위한 정도를 구분하기 위한 출력신호들이다.
[표 1]은 도 5에 도시된 기준전압(Vref)의 범위에 따라서 기준전압 레벨산출부(610)가 출력하는 제0 내지 제8 레벨신호의 대응관계를 나타내는 테이블이다.
레벨 기준전압 범위 레벨신호
Lv0 Vref=Vnormal 제0 레벨신호
Lv1 0 < Vref-Vnormal ≤ (1/8)*(Vhi-Vnormal) 제1 레벨신호
Lv2 (1/8)*(Vhi-Vnormal) < Vref-Vnormal ≤ (2/8)*(Vhi-Vnormal) 제2 레벨신호
Lv3 (2/8)*(Vhi-Vnormal) < Vref-Vnormal ≤ (3/8)*(Vhi-Vnormal) 제3 레벨신호
Lv4 (3/8)*(Vhi-Vnormal) < Vref-Vnormal ≤ (4/8)*(Vhi-Vnormal) 제4 레벨신호
Lv5 (4/8)*(Vhi-Vnormal) < Vref-Vnormal ≤ (5/8)*(Vhi-Vnormal) 제5 레벨신호
Lv6 (5/8)*(Vhi-Vnormal) < Vref-Vnormal ≤ (6/8)*(Vhi-Vnormal) 제6 레벨신호
Lv7 (6/8)*(Vhi-Vnormal) < Vref-Vnormal ≤ (7/8)*(Vhi-Vnormal) 제7 레벨신호
LV8 (7/8)*(Vhi-Vnormal) < Vref-Vnormal 제8 레벨신호
[표 1]을 참조하면, 기준전압 레벨산출부(610)는 기준전압(Vref)이 제2 비교전압(Vnormal)과 동일할 경우에는 제0 레벨신호를 출력한다. 그리고, 기준전압 레벨산출부(610)는 기준전압(Vref)이 제2 비교전압(Vnormal) 보다는 크고, 기준전압(Vref)과 제2 비교전압(Vmormal)의 차이가 제1 비교전압(Vhi)과 제2 비교전압(Vnormal) 차이의 (1/8)배 이하의 범위에 있을 경우에는 제1 레벨신호를 출력한다.
이러한 방법으로, 기준전압 레벨산출부(610)는 기준전압(Vref)과 제2 비교전압(Vnormal)의 차이가 제1 비교전압(Vhi)과 제2 비교전압(Vnormal) 차이의 (7/8)배보다 클 경우에는 제8 레벨신호를 출력한다.
ADC(620)는 기준전압 레벨산출부(610)에서 출력하는 제0 내지 제8 레벨신호를 바탕으로 제0 내지 제8 보상값을 출력한다. 제0 내지 제8 보상값은 다음의 [표 2]와 같은 보상값 테이블(621)을 이용할 수 있다.
레벨신호 보상값 보상값 데이터
제0 레벨신호 제0 보상값 0000000
제1 레벨신호 제1 보상값 0000010
제2 레벨신호 제2 보상값 0000100
제3 레벨신호 제3 보상값 0000110
제4 레벨신호 제4 보상값 0001000
제5 레벨신호 제5 보상값 0001010
제6 레벨신호 제6 보상값 0001100
제7 레벨신호 제7 보상값 0001110
제8 레벨신호 제8 보상값 0010000
[표 2]에서와 같이, 제0 내지 제8 보상값은 디지털 신호로 출력되며, 이때의 디지털 신호는 공통전압을 보상하기 위한 레벨을 나타낸다. 제0 보상값은 '0'의 값을 갖는다. 그리고 제1 내지 제8 보상값은 각각 '2'의 배수만큼의 전압레벨의 차이를 갖는다.
그리고 [표 1] 및 [표 2]를 결부하면, 보상값은 기준전압(Vref)의 레벨이 커질수록 높은 수치를 갖도록 설정된다. 이때, 기준전압(Vref)의 레벨은 저온일수록 커진다. 즉, 보상값은 저온에서 더 큰 값을 갖는다.
감산기(630)는 메모리(80)로부터 기준데이터(Vcom_D)를 제공받으며, ADC(620)로부터 제0 내지 제8 보상값 중 어느 하나의 보상값을 제공받는다. 그리고 감산기(630)는 기준데이터(Vcom_D)에서 보상값에 대응하는 보상값 데이터를 차감하여 출력한다. 예컨대, 감산기(630)는 제0 보상값을 제공받았을 때에는 기준데이터(Vcom_D)를 그대로 출력한다. 또는, 감산기(630)는 제1 보상값을 제공받았을 때에는 기준데이터(Vcom_D)에서 '2'의 수치를 뺀 값을 출력하고, 제8 보상값을 제공받았을 때에는 기준데이터(Vcom_D)에서 '16'의 수치를 뺀 값을 출력한다.
이때, 보상값 데이터의 레벨단위의 전압은 기준데이터(Vcom_D)의 보상을 위한 값으로 설계될 수 있고, 일례로 0.01V의 크기로 설정될 수 있다. 즉, 보상값 데이터 레벨단위의 전압이 0.01V일 경우에, 제8 보상값에 의해서 기준데이터이 차감되는 전압은 0.16V가 된다.
DAC(640)는 감산기(630)로부터 보상값이 차감된 기준데이터(Vcom_D)를 제공받아서, 아날로그 신호로 변환함으로써 보상공통전압(CVcom)을 출력한다.
도 7은 공통전압 발생부(600)가 출력하는 보상공통전압(CVcom)을 나타내는 도면이다.
도면에서와 같이, 상온(T2) 이상일 경우에는, 공통전압 발생부(600)는 기준데이터(Vcom_D), 예컨대 5V의 전압을 보상공통전압(CVcom)으로 출력한다. 그리고 기준온도(T1) 이하일 경우에는, 공통전압 발생부(600)는 기준데이터(Vcom_D)에서 제8 보상값에 의해서 0.16V의 전압값이 차감된 4.86V의 보상공통전압(CVcom)을 출력한다. 또한, 공통전압 발생부(600)는 기준전압(Vref)이 제1 내지 제8 레벨(Lv1~Lv8) 사이에 있을 때에는 각각의 레벨에 대응하는 보상값 데이터를 차감한 보상공통전압을 출력한다.
상술한 바와 같이, 본 발명은 온도에 따라서 공통전압 변화량(△Vcom)을 보정함으로써 저온일수록 낮은 전압값을 갖는 보상공통전압(CVcom)을 출력한다. 보상공통전압(CVcom)은 게이트 하이신호(VGH)를 결정하는 온도보상회로의 피드백 전압인 기준전압(Vref)을 이용하여 생성한다. 즉, 도 7에서와 같이 본 발명의 공통전압 발생부(600)는 게이트 하이신호(VGH)가 증가하는 것에 따라서 전압값이 감소하는 보상공통전압(CVcom)을 출력함으로써, 게이트 하이신호(VGH)에 의해 화소전압(△Vp)이 변동하여 발생하는 화질불량을 개선할 수 있다.
전술한 실시 예는 보상공통전압(CVcom)을 산출하기 위한 기준전압(Vref)의 레벨을 8단계로 구분한 것에 대해서 설명하고 있다. 본 발명의 기술적 사상은 온도 보상부(400)의 피드백 전압인 기준전압(Vref)의 레벨에 따라서 기준데이터(Vcom_D)를 보상하는 것으로서, 이때, 기준전압(Vref)의 레벨 구분은 임의로 설정될 수 있음은 자명하다. 또한 각 레벨에서 기준보상전압(Vcom)을 보상하는 보상값의 수치도 패널 특성과 환경에 따라서 달리 설계될 수도 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (7)

  1. 상온일 경우에 액정패널에 공급되는 공통전압의 레벨을 결정하기 위한 기준데이터를 저장하는 메모리;
    온도에 따라서 저항값이 변하는 써미스터를 이용하여 주변온도를 센싱하고, 온도가 낮을수록 상기 액정패널에 공급되는 게이트 펄스의 게이트 하이신호를 낮추는 온도 보상부; 및
    상기 써미스터의 전압레벨에 비례하는 보상값을 검출하고, 상기 기준데이터에서 상기 보상값을 감산하여 보상공통전압 데이터를 생성하는 공통전압 발생부;를 구비하되,
    상기 보상값은 저온일수록 큰 값을 갖는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 공통전압 발생부는 상기 보상공통전압 데이터를 아날로그로 변환하여 보상공통전압을 생성하는 것을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서,
    상기 온도 보상부는
    저온인 기준온도 이하일 경우에는 고정된 제1 비교전압을 출력하고, 상온 이상일 경우에는 상기 제1 비교전압보다 낮은 전압인 고정된 제2 비교전압을 출력하고, 상기 기준온도에서부터 상기 상온 범위에서는 상기 제1 비교전압과 상기 제2 비교전압 사이에서 상기 써미스터에 의해서 가변하는 가변전압을 출력하는 선택기를 포함하며,
    상기 공통전압 발생부는 상기 선택기의 출력인 기준전압을 제공받아서 상기 가변전압의 변화량을 판단하는 것을 특징으로 하는 액정표시장치.
  4. 제 3 항에 있어서,
    상기 기준전압이 상기 제2 비교전압일 경우에,
    상기 공통전압 발생부는 상기 기준데이터를 상기 보상공통전압으로 출력하는 것을 특징으로 하는 액정표시장치.
  5. 제 3 항에 있어서,
    상기 기준전압이 상기 제1 비교전압일 경우에,
    상기 공통전압 보상부는 가장 큰 값을 갖는 상기 보상값을 이용하여 상기 기준데이터를 보상하는 것을 특징으로 하는 액정표시장치.
  6. 제 3 항에 있어서,
    상기 기준전압이 상기 가변전압일 경우에,
    상기 공통전압 보상부는 상기 가변전압을 복수 개의 전압레벨로 구분하고, 상기 전압레벨에 대응하는 서로 다른 크기의 상기 보상값을 상기 기준데이터에서 감산하는 것을 특징으로 하는 액정표시장치.
  7. 제 6 항에 있어서,
    상기 공통전압 보상부는 상기 가변전압의 전압레벨에 대응하는 상기 보상값을 디지털데이터로 저장하는 보상값 테이블을 포함하는 것을 특징으로 하는 액정표시장치.
KR1020130158298A 2013-12-18 2013-12-18 액정표시장치 KR102121197B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130158298A KR102121197B1 (ko) 2013-12-18 2013-12-18 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130158298A KR102121197B1 (ko) 2013-12-18 2013-12-18 액정표시장치

Publications (2)

Publication Number Publication Date
KR20150071360A true KR20150071360A (ko) 2015-06-26
KR102121197B1 KR102121197B1 (ko) 2020-06-10

Family

ID=53517663

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130158298A KR102121197B1 (ko) 2013-12-18 2013-12-18 액정표시장치

Country Status (1)

Country Link
KR (1) KR102121197B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10197838B2 (en) 2016-08-31 2019-02-05 Samsung Display Co., Ltd. Temperature compensation power circuit for display device
KR20190056476A (ko) * 2017-11-16 2019-05-27 삼성디스플레이 주식회사 표시 장치 및 표시 장치 구동 방법
CN112562607A (zh) * 2020-12-17 2021-03-26 昆山龙腾光电股份有限公司 用于显示面板的公共电压补偿电路,补偿方法及显示装置
CN114333716A (zh) * 2020-09-29 2022-04-12 北京小米移动软件有限公司 显示控制方法、装置、终端设备及存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080001955A (ko) * 2006-06-30 2008-01-04 엘지.필립스 엘시디 주식회사 액정표시소자의 구동 장치 및 방법
KR20080038840A (ko) * 2006-10-31 2008-05-07 삼성전자주식회사 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
KR20140055525A (ko) * 2012-10-31 2014-05-09 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
KR20180012117A (ko) * 2016-07-26 2018-02-05 엘지디스플레이 주식회사 전압보상회로 및 이를 포함하는 표시장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080001955A (ko) * 2006-06-30 2008-01-04 엘지.필립스 엘시디 주식회사 액정표시소자의 구동 장치 및 방법
KR20080038840A (ko) * 2006-10-31 2008-05-07 삼성전자주식회사 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
KR20140055525A (ko) * 2012-10-31 2014-05-09 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
KR20180012117A (ko) * 2016-07-26 2018-02-05 엘지디스플레이 주식회사 전압보상회로 및 이를 포함하는 표시장치

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10197838B2 (en) 2016-08-31 2019-02-05 Samsung Display Co., Ltd. Temperature compensation power circuit for display device
KR20190056476A (ko) * 2017-11-16 2019-05-27 삼성디스플레이 주식회사 표시 장치 및 표시 장치 구동 방법
CN114333716A (zh) * 2020-09-29 2022-04-12 北京小米移动软件有限公司 显示控制方法、装置、终端设备及存储介质
CN112562607A (zh) * 2020-12-17 2021-03-26 昆山龙腾光电股份有限公司 用于显示面板的公共电压补偿电路,补偿方法及显示装置

Also Published As

Publication number Publication date
KR102121197B1 (ko) 2020-06-10

Similar Documents

Publication Publication Date Title
US8553051B2 (en) Liquid crystal display and driving method thereof
US7342561B2 (en) Driving method and drive control circuit of liquid crystal display device, and liquid crystal display device including the same
JP5242895B2 (ja) 液晶表示素子の駆動装置及び駆動方法
US8698850B2 (en) Display device and method for driving same
US9218791B2 (en) Liquid crystal display device and method for driving a liquid crystal display device
KR101344834B1 (ko) 타이밍 컨트롤러, 이를 포함하는 액정표시장치 및 이의구동방법
KR20150069850A (ko) 표시 장치 및 이의 구동 방법
KR101657023B1 (ko) 표시 장치 및 그 구동 방법
KR102340326B1 (ko) 표시장치 및 그의 구동방법
US20130293526A1 (en) Display device and method of operating the same
KR20140126148A (ko) 표시 장치 및 그 구동 방법
US20110234625A1 (en) Display device and method for driving same
KR102105329B1 (ko) 표시 장치 및 그 구동 방법
US8665196B2 (en) Display apparatus and display method
KR101991384B1 (ko) 액정표시장치
KR102121197B1 (ko) 액정표시장치
KR101230302B1 (ko) 액정 표시 장치 및 영상 신호 보정 방법
CN109979406B (zh) 驱动电路、显示装置和电压补偿控制方法
US20180122311A1 (en) Display control device, liquid crystal display apparatus, and storage medium
KR20120089081A (ko) 액정 표시 장치, 영상 신호 보정 장치 및 영상 신호 보정 방법
JPH0336519A (ja) 液晶表示装置の駆動装置
KR20100068740A (ko) 광량 검출회로와 이를 이용한 액정 표시장치 및 그의 구동방법
KR20080088701A (ko) 액정표시장치 및 그의 구동방법
KR20080048163A (ko) 액정 표시 장치 및 그의 영상 보정 방법
KR20180042603A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant