KR20150006942A - Nano solar cell and method for manufacturing the same - Google Patents

Nano solar cell and method for manufacturing the same Download PDF

Info

Publication number
KR20150006942A
KR20150006942A KR20130080443A KR20130080443A KR20150006942A KR 20150006942 A KR20150006942 A KR 20150006942A KR 20130080443 A KR20130080443 A KR 20130080443A KR 20130080443 A KR20130080443 A KR 20130080443A KR 20150006942 A KR20150006942 A KR 20150006942A
Authority
KR
South Korea
Prior art keywords
layer
quantum well
well structure
type semiconductor
conductivity type
Prior art date
Application number
KR20130080443A
Other languages
Korean (ko)
Inventor
이철로
라용호
박지현
Original Assignee
전북대학교산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전북대학교산학협력단 filed Critical 전북대학교산학협력단
Priority to KR20130080443A priority Critical patent/KR20150006942A/en
Publication of KR20150006942A publication Critical patent/KR20150006942A/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0352Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions
    • H01L31/035209Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions comprising a quantum structures
    • H01L31/035227Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions comprising a quantum structures the quantum structure being quantum wires, or nanorods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0224Electrodes
    • H01L31/022466Electrodes made of transparent conductive layers, e.g. TCO, ITO layers
    • H01L31/022475Electrodes made of transparent conductive layers, e.g. TCO, ITO layers composed of indium tin oxide [ITO]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0256Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by the material
    • H01L31/0264Inorganic materials
    • H01L31/0304Inorganic materials including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L31/03044Inorganic materials including, apart from doping materials or other impurities, only AIIIBV compounds comprising a nitride compounds, e.g. GaN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0256Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by the material
    • H01L31/0264Inorganic materials
    • H01L31/0304Inorganic materials including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L31/03046Inorganic materials including, apart from doping materials or other impurities, only AIIIBV compounds including ternary or quaternary compounds, e.g. GaAlAs, InGaAs, InGaAsP
    • H01L31/03048Inorganic materials including, apart from doping materials or other impurities, only AIIIBV compounds including ternary or quaternary compounds, e.g. GaAlAs, InGaAs, InGaAsP comprising a nitride compounds, e.g. InGaN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0352Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions
    • H01L31/035209Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions comprising a quantum structures
    • H01L31/035218Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions comprising a quantum structures the quantum structure being quantum dots
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0352Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions
    • H01L31/035236Superlattices; Multiple quantum well structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0352Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions
    • H01L31/035272Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions characterised by at least one potential jump barrier or surface barrier
    • H01L31/035281Shape of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0352Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions
    • H01L31/035272Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions characterised by at least one potential jump barrier or surface barrier
    • H01L31/03529Shape of the potential jump barrier or surface barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • H01L31/184Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof the active layers comprising only AIIIBV compounds, e.g. GaAs, InP
    • H01L31/1856Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof the active layers comprising only AIIIBV compounds, e.g. GaAs, InP comprising nitride compounds, e.g. GaN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • H01L31/1884Manufacture of transparent electrodes, e.g. TCO, ITO
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/544Solar cells from Group III-V materials
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Materials Engineering (AREA)
  • Nanotechnology (AREA)
  • Led Devices (AREA)

Abstract

A nanosolar cell according to an embodiment of the present invention includes vertical nanowire structures formed on a substrate. The nanowire structure includes a first conductivity type semiconductor of vertical nanowire shape grown on a substrate; a multiple quantum well structure layer grown in the circumference direction of the first conductivity type semiconductor; a quantum dot which is formed in the multiple quantum well structure layer and has a droplet shape; a nanometal which is formed on the surface of the nanowire structure; and a second conductivity type semiconductor grown on the multiple quantum well structure layer. According to the present invention, surface area used for the light absorption of the nanosolar cell is increased, and the energy efficiency of the solar cell can be improved by increasing internal quantum efficiency and preventing reflectivity.

Description

나노 솔라 셀 및 그 제조방법{Nano solar cell and method for manufacturing the same}NANO SOLAR CELLS AND METHOD FOR MANUFACTURING THE SAME

본 발명은 나노 솔라 셀 및 그 제조방법에 관한 것으로서, 구체적으로 양자우물 구조 내에서 전자와 홀의 생성률을 높이고 외부에서 입사되는 빛을 표면 플라즈몬 효과를 통해 효과적으로 전달할 수 있는 구조를 가져 보다 높은 에너지 효율을 갖는 나노 솔라 셀 및 그 제조방법에 관한 것이다.The present invention relates to a nanosolar cell and a method of manufacturing the nanosolar cell, and more specifically, it has a structure capable of increasing electron and hole generation rate in a quantum well structure and effectively transmitting light incident from the outside through a surface plasmon effect, And a method of manufacturing the same.

전 세계 각 국에서는 화석연료에 대한 의존도를 줄이기 위해, 환경에 악영향을 끼치지 않으면서도 고갈될 염려도 없는 새로운 에너지원인 대체에너지 및 청정에너지에 대한 연구 및 개발이 활발히 진행 중이다.In order to reduce dependence on fossil fuels, research and development on alternative energy and clean energy, which are new energy sources, are being actively carried out in countries around the world, which do not cause exhaustion without adversely affecting the environment.

한때, 원자력발전이 현실성 있는 대체에너지로 개발되어 높은 기여도를 보이기도 하였지만, 불안정성과 사고로 인한 심각한 피해 등의 문제가 제기됨으로써, 점차 이에 대한 의존도를 줄이는 추세이며, 그 대신 청정의 무한한 에너지원이라는 측면에서 태양에너지를 현실적으로 활용할 수 있는 방안이 더욱 각광받고 있다.At one time, nuclear power was developed as a viable alternative energy and showed a high contribution, but it is gradually decreasing its reliance on it due to instability and serious damage caused by accidents, And the possibility of utilizing solar energy realistically is getting more and more popular.

이러한 태양에너지를 활용할 수 있는 방법 중 하나로서, 솔라 셀(Solar cell)의 연구/개발이 활발히 진행되고 있는데, 솔라 셀의 개발에 있어서 가장 큰 관심사 중 하나는, 입사되는 태양광을 얼마나 효율적으로 흡수하여 이를 우리가 필요로 하는 에너지로 활용할 수 있는가 하는 부분이다.As one of the ways to utilize such solar energy, research and development of solar cell is actively being carried out. One of the biggest concerns in the development of solar cell is how to efficiently absorb the incident sunlight And we can use it as the energy we need.

그러나, 태양광의 흡수 과정에서 적지 않은 양이 반사 등에 의해 소실될 수 밖에 없으므로 에너지 효율을 일정 수준 이상 올리는 것은 결코 용이한 것이 아니며, 이를 해결하기 위한 방안이 절실히 요구되는 실정이다.However, since a considerable amount of sunlight can not be absorbed by reflection or the like during the absorption process of the sunlight, it is not easy to increase the energy efficiency beyond a certain level, and a solution for this problem is urgently required.

본 발명은 상술한 기술적 요구를 충족시키기 위해 창안된 것으로서, 나노 와이어 구조체를 구비하는 솔라 셀을 구현함에 있어서 광 흡수 면적의 증가, 내부 양자효율의 증가 및 반사율의 억제 등을 통해 에너지 효율을 증가시키는 것을 일 목적으로 한다.SUMMARY OF THE INVENTION The present invention has been made to meet the above-described technical requirements, and it is an object of the present invention to provide a solar cell having a nanowire structure, which increases energy efficiency through increase in light absorption area, increase in internal quantum efficiency, For the purpose of things.

다만, 본 발명이 이루고자 하는 기술적 과제는 상술한 과제에 제한되지 않으며, 위에서 언급되지 않은 또 다른 기술적 과제들은 아래에 기재된 발명의 설명으로부터 당업자에게 명확하게 이해될 수 있을 것이다.It is to be understood, however, that the technical scope of the present invention is not limited to the above-mentioned problems, and other technical subjects not mentioned above can be understood by those skilled in the art from the description of the invention described below.

상술한 기술적 요구를 충족시키기 위한 본 발명의 일 실시예에 따른 나노 솔라 셀은, 기판 상에 형성된 적어도 하나의 수직형 나노 와이어 구조체를 구비하는 것으로서, 상기 나노 와이어 구조체는, 상기 기판 상에서 성장된 수직형 나노 와이어의 형태를 갖는 제1 도전형 반도체; 상기 제1 도전형 반도체의 원주 방향으로 성장된 다중 양자우물 구조 층; 상기 다중 양자우물 구조 층 내에 형성되는 것으로서, 드롭렛 형태를 갖는 양자점; 상기 다중 양자우물 구조 층 상에 형성되는 것으로서, 드롭렛 형태를 갖는 나노 메탈; 및 상기 다중 양자우물 구조 층 상에 형성되는 제2 도전형 반도체를 포함한다.According to an aspect of the present invention, there is provided a nanowire cell comprising at least one vertical nanowire structure formed on a substrate, the nanowire structure including a vertical A first conductivity type semiconductor having a shape of a nanowire; A multi quantum well structure layer grown in the circumferential direction of the first conductive semiconductor; A quantum dot formed in the multi quantum well structure layer, the quantum dot having a droplet shape; A nanometal formed on the multi quantum well structure layer, the nanometal having a droplet shape; And a second conductivity type semiconductor formed on the multi quantum well structure layer.

상기 기판은 Si로 이루어질 수 있다.The substrate may be made of Si.

상기 제1 도전형 반도체는, n-타입 GaN으로 이루어질 수 있다.The first conductivity type semiconductor may be made of n-type GaN.

상기 제1 도전형 반도체는, 성장 방향 단부가 피라미드 형태를 가질 수 있다.The first conductivity type semiconductor may have a pyramid shape in the growth direction end portion.

상기 다중 양자우물 구조는, 교호적으로 형성되는 베리어 층 및 웰 층을 포함할 수 있다.The multiple quantum well structure may include a barrier layer and a well layer alternately formed.

상기 베리어 층은, GaN으로 이루어질 수 있다.The barrier layer may be made of GaN.

상기 웰 층은, InGaN으로 이루어질 수 있다.The well layer may be made of InGaN.

상기 양자점은, InN으로 이루어질 수 있다.The quantum dot may be made of InN.

상기 나노 메탈은, Ag, Ni, Au, Pt, Cu 및 Fe을 포함하는 그룹으로부터 선택된 금속으로 이루어질 수 있다.The nano metal may be composed of a metal selected from the group consisting of Ag, Ni, Au, Pt, Cu, and Fe.

상기 제2 도전형 반도체는, p-타입 GaN으로 이루어질 수 있다.The second conductivity type semiconductor may be made of p-type GaN.

상기 나노 솔라 셀은, 상기 제2 도전형 반도체에 접합되는 투명 전극을 더 포함할 수 있다.The nanosolar cell may further include a transparent electrode connected to the second conductive semiconductor.

상기 투명 전극은, ITO로 이루어질 수 있다.The transparent electrode may be made of ITO.

상기 나노 솔라 셀은, 상기 투명 전극에 접합되는 제1 금속 콘택트; 및 상기 기판의 하면에 접합되는 제2 금속 콘택트를 더 포함할 수 있다.Wherein the nanosil cell comprises: a first metal contact bonded to the transparent electrode; And a second metal contact bonded to a lower surface of the substrate.

상기 제1 금속 콘택트 및 제2 금속 콘택트는, Au 또는 Ni 재질로 이루어질 수 있다.The first metal contact and the second metal contact may be made of Au or Ni.

한편, 상술한 기술적 요구를 충족시키기 위한 본 발명의 일 실시예에 따른 나노 솔라 셀의 제조방법은, 기판 상에 적어도 하나의 수직형 나노 와이어 구조체를 형성하는 단계를 포함하는 것으로서, 상기 수직형 나노 와이어 구조체를 형성하는 단계는, (a) 상기 기판 상에 수직형 나노와이어의 형태를 갖는 제1 도전형 반도체를 성장시키는 단계; (b) 상기 제1 도전형 반도체의 원주 방향으로 다중 양자우물 구조 층을 성장시키는 단계; (c) 상기 다중 양자우물 구조 층 내에 드롭렛 형태의 양자점을 형성시키는 단계; (d) 상기 다중 양자우물 구조 층 상에 드롭렛 형태의 나노 메탈을 형성시키는 단계; 및 (e) 상기 다중 양자우물 구조 층 상에 제2 도전형 반도체를 성장시키는 단계를 포함한다.Meanwhile, in order to meet the above-described technical requirements, a method of fabricating a nanosolar cell according to an embodiment of the present invention includes forming at least one vertical nanowire structure on a substrate, The step of forming the wire structure includes the steps of: (a) growing a first conductivity type semiconductor having a shape of vertical nanowires on the substrate; (b) growing a multiple quantum well structure layer in the circumferential direction of the first conductive semiconductor; (c) forming a droplet-shaped quantum dot in the multiple quantum well structure layer; (d) forming a droplet-shaped nano-metal on the multi-quantum well structure layer; And (e) growing a second conductivity type semiconductor on the multi-quantum well structure layer.

상기 (b)단계는, (b1) 650℃ 내지 780℃의 온도 및 100torr 내지 300torr의 압력 하에서 Ga의 소스인 TMGa와 N의 소스인 NH3를 번갈아 공급하여 GaN 베리어 층을 성장시키는 단계; 및 (b2) 600℃ 내지 750℃의 온도 및 100torr 내지 300torr의 압력 하에서 In의 소스인 TMIn, Ga의 소스인 TMGa, 및 N의 소스인 NH3를 번갈아 공급하여 InGaN 웰 층을 성장시키는 단계를 포함할 수 있다.Step of the step (b), by alternately supplying a source of TMGa and NH 3 of the N source of Ga under (b1) 650 ℃ to the temperature and pressure of 100torr to 300torr of 780 ℃ growing a GaN barrier layer; And (b2) alternately supplying TMIn as a source of In, TMGa as a source of Ga, and NH 3 as a source of N under a temperature of 600 to 750 ° C and a pressure of 100 torr to 300 torr to grow an InGaN well layer can do.

상기 (c)단계는, 상기 (b)단계의 진행 중간에 500℃ 내지 700℃의 온도 및 100torr 내지 300torr의 압력 하에서 In의 소스인 TMIn, 및 N의 소스인 NH3를 공급하되, TMIn을 공급하는 경우 NH3의 공급을 중단하고, NH3를 공급하는 경우에는 TMIn의 공급을 중단하는 방식으로 이루어질 수 있다.In step (c), TMIn as a source of In and NH 3 as a source of N are supplied at a temperature of 500 ° C to 700 ° C and a pressure of 100 Torr to 300 Torr in the middle of the step (b) The supply of NH 3 may be stopped, and in the case of supplying NH 3 , the supply of TMIn may be stopped.

상기 (d)단계는, 상기 다중 양자우물 구조 층 상에 상기 나노 메탈을 증착시킨 후 어닐링 하는 단계일 수 있다.The step (d) may include annealing the nanomaterial after depositing the nanomaterial on the multi quantum well structure layer.

상기 (e)단계는, 600℃ 내지 800℃의 온도 및 100torr 내지 300torr의 압력 하에서 Ga의 소스인 TMGa와 N의 소스인 NH3를 동시에 공급하여 상기 다중 양자우물 구조 층의 전체 표면 상에 p-타입 GaN 층을 성장시키는 단계일 수 있다.In the step (e), TMGa, which is a source of Ga and NH 3 , which is a source of N are simultaneously supplied at a temperature of 600 ° C. to 800 ° C. and a pressure of 100 torr to 300 torr to form a p- Type GaN layer.

상기 나노 솔라 셀의 제조방법은, 상기 제2 도전형 반도체에 투명 전극을 접합시키는 단계를 더 포함할 수 있다.The method of fabricating a nanosolar cell may further include bonding a transparent electrode to the second conductive semiconductor.

상기 나노 솔라 셀의 제조방법은, 상기 투명 전극에 제1 금속 콘택트를 접합시키는 단계; 및 상기 기판의 하면에 제2 금속 콘택트를 접합시키는 단계를 더 포함할 수 있다.The method of fabricating a nanosolar cell includes: bonding a first metal contact to the transparent electrode; And bonding a second metal contact to a lower surface of the substrate.

본 발명에 따르면, 나노 솔라 셀의 광 흡수에 이용되는 표면적이 증가되고, 내부 양자효율의 증가 및 반사율의 억제 등이 실현됨으로써 솔라 셀의 에너지 효율을 향상시킬 수 있다.According to the present invention, it is possible to improve the energy efficiency of the solar cell by increasing the surface area used for light absorption of the nanosolar cell, increasing the internal quantum efficiency, suppressing the reflectance, and the like.

본 명세서에 첨부되는 다음의 도면들은 본 발명의 바람직한 실시예를 예시하는 것이며, 후술되는 발명의 상세한 설명과 함께 본 발명의 기술사상을 더욱 이해시키는 역할을 하는 것이므로, 본 발명은 그러한 도면에 기재된 사항에만 한정되어 해석되어서는 아니 된다.
도 1은 본 발명의 일 실시예에 따른 나노 솔라 셀을 나타내는 도면이다.
도 2 내지 도 4는 기판 상에서 제1 도전형 반도체를 성장시키는 공정을 나타내는 도면이다.
도 5 및 도 6은 GaN 결정의 격자 구조를 통해 제1 도전형 반도체의 성장 방향을 나타내는 도면이다.
도 7은 제1 도전형 반도체 상에서 다중 양자우물 구조 층을 성장시키는 공정을 나타내는 도면이다.
도 8은 GaN 결정의 격자 구조를 통해 다중 양자우물 구조 층의 성장 방향을 나타내기 위한 도면이다.
도 9는 다중 양자우물 구조 층이 성장된 나노 와이어 구조체를 나타내는 TEM 분석 사진이다.
도 10은 다중 양자우물 구조 층 내에 양자점을 형성하는 공정을 나타내는 도면이다.
도 11은 다중 양자우물 구조 층 상에 나노 메탈을 형성하는 공정을 나타내는 도면이다.
도 12는 다중 양자우물 구조 층 상에서 제2 도전형 반도체를 성장시키는 공정을 나타내는 도면이다.
도 13은 투명 전극 및 제1, 제2 금속 콘텍트를 형성함으로써 도 1에 도시된 나노 솔라 셀을 완성하는 공정을 나타내는 도면이다.
BRIEF DESCRIPTION OF THE DRAWINGS The accompanying drawings, which are incorporated in and constitute a part of the specification, illustrate preferred embodiments of the invention and, together with the description of the invention given below, serve to further the understanding of the technical idea of the invention. And should not be construed as limiting.
1 is a view illustrating a nanosolar cell according to an embodiment of the present invention.
2 to 4 are views showing a process of growing a first conductivity type semiconductor on a substrate.
5 and 6 are views showing a growth direction of the first conductivity type semiconductor through a lattice structure of GaN crystal.
7 is a view showing a process of growing a multiple quantum well structure layer on a first conductivity type semiconductor.
FIG. 8 is a diagram showing a growth direction of a multiple quantum well structure layer through a lattice structure of a GaN crystal.
9 is a TEM photograph showing a nanowire structure in which a multiple quantum well structure layer is grown.
10 is a view showing a process of forming quantum dots in the multiple quantum well structure layer.
11 is a view showing a process of forming a nano-metal on the multi quantum well structure layer.
12 is a view showing a process of growing a second conductivity type semiconductor on a multiple quantum well structure layer.
13 is a view showing a process of completing the nanosolar cell shown in FIG. 1 by forming a transparent electrode and first and second metal contacts.

이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다. 이에 앞서, 본 명세서 및 청구범위에 사용된 용어나 단어는 통상적이거나 사전적인 의미로 한정해서 해석되어서는 아니 되며, 발명자는 그 자신의 발명을 가장 최선의 방법으로 설명하기 위해 용어의 개념을 적절하게 정의할 수 있다는 원칙에 입각하여 본 발명의 기술적 사상에 부합하는 의미와 개념으로 해석되어야만 한다. 따라서, 본 명세서에 기재된 실시예와 도면에 도시된 구성은 본 발명의 가장 바람직한 일부 실시예에 불과할 뿐이고 본 발명의 기술적 사상을 모두 대변하는 것은 아니므로, 본 출원시점에 있어서 이들을 대체할 수 있는 다양한 균등물과 변형예들이 있을 수 있음을 이해하여야 한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings. Prior to this, terms and words used in the present specification and claims should not be construed as limited to ordinary or dictionary terms, and the inventor should appropriately interpret the concepts of the terms appropriately It should be interpreted in accordance with the meaning and concept consistent with the technical idea of the present invention based on the principle that it can be defined. Therefore, the embodiments described in the present specification and the configurations shown in the drawings are only some of the most preferred embodiments of the present invention and do not represent all the technical ideas of the present invention. Therefore, It is to be understood that equivalents and modifications are possible.

먼저, 도 1을 참조하여 본 발명의 일 실시예에 따른 나노 솔라 셀(100)의 개략적인 구조를 설명하기로 한다.First, a schematic structure of a nanosolar cell 100 according to an embodiment of the present invention will be described with reference to FIG.

도 1은 본 발명의 일 실시예에 따른 나노 솔라 셀을 나타내는 도면이다.1 is a view illustrating a nanosolar cell according to an embodiment of the present invention.

도 1을 참조하면, 본 발명의 일 실시예에 따른 나노 솔라 셀(100)은 기판(10), 기판(10) 상에 형성되는 복수의 나노 와이어 구조체(20), 나노 와이어 구조체(20)에 접합되는 투명 전극(30), 투명 전극(30)에 접합되는 제1 금속 콘텍트(40) 및 기판(10)의 하면에 접합되는 제2 금속 콘텍트(50)를 포함한다. 한편, 상기 나노 솔라 셀(100)는, 나노 와이어 구조체(20)의 제2 도전형 반도체(23, 도 12 참조)와 기판(10) 사이의 접촉을 방지하기 위해 기판(10)과 나노 와이어 구조체(20) 사이에 형성되는 접촉 방지 층(10a)을 더 포함할 수도 있다.Referring to FIG. 1, a nanosolar cell 100 according to an embodiment of the present invention includes a substrate 10, a plurality of nanowire structures 20 formed on the substrate 10, a nanowire structure 20, A first metal contact 40 to be bonded to the transparent electrode 30 and a second metal contact 50 to be bonded to the lower surface of the substrate 10. The nanosolar cell 100 includes a substrate 10 and a nanowire structure 20 to prevent contact between the second conductivity type semiconductor 23 of the nanowire structure 20 and the substrate 10, (10a) formed between the first electrode (20) and the second electrode (20).

여기서, 상기 나노 와이어 구조체(20)는, 후술할 바와 같이 제1 도전형 반도체(21), 내부에는 양자점(Q)이 형성되고 표면 상에는 나노 메탈(N)이 형성된 다중 양자우물 구조 층(multi quantum well layer)(22), 및 제2 도전형 반도체(23)를 포함하는 하나의 구조체를 의미한다.The nanowire structure 20 includes a first quantum well structure layer 21 having a quantum dot Q formed therein and a nanometal N formed on the surface thereof, a well layer 22, and a second conductivity type semiconductor 23.

상기 나노 솔라 셀(100)의 구체적인 구조에 대해서는 그 제조공정에 대한 설명과 함께 이하 더욱 상세하게 설명하기로 한다.The specific structure of the nano-solar cell 100 will be described in more detail below with reference to its manufacturing process.

먼저, 도 2 내지 도 4를 참조하여 나노 와이어 구조체(20)의 기초 골격을 이루는 제1 도전형 반도체(21, 도 4 참조)를 성장시키는 공정에 대해서 설명하기로 한다.First, referring to FIGS. 2 to 4, a process of growing a first conductive semiconductor 21 (see FIG. 4) constituting the basic framework of the nanowire structure 20 will be described.

도 2 내지 도 4는 기판 상에서 제1 도전형 반도체를 성장시키는 공정을 나타내는 도면이다.2 to 4 are views showing a process of growing a first conductivity type semiconductor on a substrate.

도 2 내지 도 4를 참조하면, 상기 제1 도전형 반도체(21)를 성장시키는 공정은, 금속 촉매 층(F)을 형성시키는 단계(a1), 나노 드롭렛(D, nano droplet)을 형성시키는 단계(a2) 및 제1 도전형 반도체(21)를 성장시키는 단계(a3)를 포함한다.2 to 4, the step of growing the first conductivity type semiconductor 21 includes the steps of forming a metal catalyst layer F, forming a nano droplet D, (A2) and growing the first conductivity type semiconductor 21 (a3).

도 2를 참조하면, 상기 a1단계는, 예를 들어 GaN으로 이루어지는 나노 와이어를 기판(10) 상에서 대략 수직한 방향으로 성장 시키기 위해 금속 촉매법을 이용하고자 하는 경우에 요구되는 준비단계이다. 금속 촉매법의 촉매 금속으로는 Au, Ni, Ag, Pt, Cu, Fe 등 다양한 금속이 이용될 수 있으며, 본 발명에서는 예를 들어 Au를 촉매 금속으로 이용할 수 있다. 이러한 촉매 금속은 DC 스퍼터링에 의해 기판 상에 증착됨으로써 하나의 촉매 금속 층(F)을 이룰 수 있다. 여기서, 이용되는 기판(10)은 Si 기판이 사용될 수 있으며, 결정의 성장 방향과 관련해서는 (111), (100), (110), (112) 등 다양한 기판이 이용될 수 있다.Referring to FIG. 2, step a1 is a preparation step required when the metal catalyst method is used to grow, for example, GaN nanowires on the substrate 10 in a substantially perpendicular direction. As the catalyst metal of the metal catalyst method, various metals such as Au, Ni, Ag, Pt, Cu, and Fe can be used. In the present invention, for example, Au can be used as a catalyst metal. This catalytic metal can be deposited on the substrate by DC sputtering to form a single catalytic metal layer (F). Here, the substrate 10 to be used may be a Si substrate, and various substrates such as (111), (100), (110), and (112) may be used in relation to crystal growth direction.

상기 촉매 금속 층(F)의 증착 두께는 대략 1nm 내지 30nm(증착 시간: 대략 10초 내지 300초)로 다양하게 형성될 수 있다. 이러한 촉매 금속 층(F)의 증착 시간에 따른 두께는 이후에 성장되는 나노 드롭렛(D)의 크기를 결정하게 되고, 이렇게 결정된 나노 드롭렛(D)의 크기는 제1 도전형 반도체(21)의 직경에 큰 영향을 미치게 된다.The deposition thickness of the catalytic metal layer (F) may be variously formed to approximately 1 nm to 30 nm (deposition time: approximately 10 seconds to 300 seconds). The thickness of the catalyst metal layer F according to the deposition time determines the size of the nano droplet D to be grown thereafter and the size of the nano droplet D thus determined is determined by the thickness of the first conductivity type semiconductor 21, And the diameter of the outer circumferential surface.

도 3을 참조하면, 상기 a2 단계는, 제1 도전형 반도체(21)의 성장을 위한 시드(seed)를 형성시키는 어닐링(annealing) 단계이다. 이 단계에서는, 촉매 금속 층(F)을 어닐링 함으로써 대략 반구 형상의 나노 드롭렛(D)을 형성하게 되고, 어닐링의 온도 조건(대략 400℃ 내지 700℃)에 따라 드롭렛(D)의 크기가 결정된다. 상기 드롭렛(D)의 사이즈를 조절하기 위해 수소 분위기 하에서 대략 650℃의 온도를 대략 10분간 유지하였을 경우, 촉매 금속 층(F)의 두께에 비례하여 드롭렛(D)의 직경이 증가하게 된다. 즉, 이러한 조건을 유지할 때, 상기 촉매 금속 층(F)의 두께가 각각 1nm, 5nm, 10nm, 20nm, 30nm 인 경우 드롭렛(D)의 직경은 각각 10nm, 50nm, 100nm, 200nm, 300nm로 형성된다.Referring to FIG. 3, step a2 is an annealing step for forming a seed for growing the first conductivity type semiconductor 21. In this step, the catalyst metal layer F is annealed to form an approximately hemispherical nano droplet D, and the size of the droplet D is changed according to the annealing temperature condition (approximately 400 ° C. to 700 ° C.) . When the temperature of the droplet D is maintained at about 650 ° C. for about 10 minutes under a hydrogen atmosphere to adjust the size of the droplet D, the diameter of the droplet D increases in proportion to the thickness of the catalyst metal layer F . That is, when these conditions are maintained, when the thickness of the catalytic metal layer F is 1 nm, 5 nm, 10 nm, 20 nm, and 30 nm, the diameter of the droplet D is 10 nm, 50 nm, 100 nm, 200 nm, do.

또한, 상기 제1 도전형 반도체(21)를 성장시키기 이전에 기판(10) 상에 NH3와 SiH4를 흘려줌으로써 Si 표면에 SiNx 로 이루어지는 접촉 방지 층(10a)을 더 형성할 수도 있다. 이러한 접촉 방지 층(10a)은, 기판(10)과 추후에 성장되는 제2 도전형 반도체(23) 사이의 접촉을 방지하는 것으로서, 대략 700℃ 내지 900℃의 온도 및 300torr 내지 600torr 의 압력 하에서 약 10분 간 성장되어 대략 100nm의 두께를 가질 수 있다.In addition, NH 3 and SiH 4 may be flowed on the substrate 10 before the growth of the first conductivity type semiconductor 21 to further form the contact prevention layer 10 a made of SiN x on the Si surface. The contact preventive layer 10a prevents contact between the substrate 10 and the second conductivity type semiconductor 23 to be grown later and is formed of a material having a chemical resistance of about 70 to 900 占 폚 and a pressure of about 300 to 600 torr. And may have a thickness of about 100 nm for 10 minutes.

한편, 본 발명을 설명함에 있어서, 상기 기판(10)과 제1 도전형 반도체(21)는 n-타입 도전형 반도체의 성질을 가지며, 후술할 제2 도전형 반도체(23)는 p-타입 도전형 반도체의 성질을 갖는 경우를 예로 들어 설명하기로 한다.In the meantime, in explaining the present invention, the substrate 10 and the first conductivity type semiconductor 21 have properties of an n-type conductivity type semiconductor, and the second conductivity type semiconductor 23 to be described later is a p- Type semiconductor is used as an example.

도 4를 참조하면, 상기 a3 단계는, a2 단계에서 형성된 나노 드롭렛(D)을 시드로 하여 기판(10)과 대략 수직한 방향으로 제1 도전형 반도체(21)를 성장시키는 단계이다. 여기서, 상기 제1 도전형 반도체(21)는 n-타입 GaN으로 이루어진 경우를 예로 들어 설명하기로 한다. 상기 나노 드롭렛(D)의 성장 단계에 의해 조절된 드롭렛의 사이즈에 따라 두께가 일정하고 성장 길이가 비슷한 수직성을 가진 복수의 GaN 나노 와이어(21)가 성장될 수 있다.Referring to FIG. 4, step a3 is a step of growing the first conductivity type semiconductor 21 in a direction substantially perpendicular to the substrate 10 using the nano droplets D formed in step a2 as seeds. Here, the first conductivity type semiconductor 21 is made of n-type GaN, for example. A plurality of GaN nanowires 21 having a uniform thickness and a perpendicular growth with a similar growth length can be grown according to the droplet size controlled by the growth step of the nano droplet D. [

여기서, n-타입 GaN을 형성하기 위해, SiH4를 이용하여 제1 도전형 반도체(21)의 성장 동안에 Si를 주입할 수 있다. 이 때의 성장 조건은, 온도는 대략 850℃ 내지 980℃이고, 압력은 대략 400torr 내지 600torr 이다. 성장된 제1 도전형 반도체(21)의 두께는 촉매 금속 필름(F)의 두께에 의해 컨트롤 되는 나노 드롭렛(D)의 크기에 의존하게 되고, 그 길이는 성장 시간에 비례하여 증가하게 된다.Here, in order to form n-type GaN, Si can be injected during the growth of the first conductivity type semiconductor 21 by using SiH4. The growth conditions at this time are a temperature of about 850 캜 to 980 캜, and a pressure of about 400 torr to 600 torr. The thickness of the grown first conductivity type semiconductor 21 depends on the size of the nano droplet D controlled by the thickness of the catalyst metal film F and the length thereof increases in proportion to the growth time.

한편, 상기 제1 도전형 반도체(21)는, c-plane 방향(도 5 참조)을 따라 성장하다가 그 성장 방향 단부에서는 GaN 나노와이어의 r-plane 방향(도 6 참조)을 따라 성장됨으로써 대략 피라미드 형태를 이룰 수 있다. 이는 분극을 가지는 c-plane 방향으로의 성장을 피하기 위함이다.The first conductivity type semiconductor 21 is grown along the c-plane direction (see FIG. 5) and grows along the r-plane direction (see FIG. 6) of the GaN nanowire at the growth direction end, Can be formed. This is to avoid growth in the c-plane direction with polarization.

다음은, 도 7을 참조하여 수직형 나노 와이어의 형태로 성장된 제1 도전형 반도체(21) 상에서 다중 양자우물 구조 층(22)을 성장시키는 공정에 대해서 설명하기로 한다.Next, a process of growing the multiple quantum well structure layer 22 on the first conductivity type semiconductor 21 grown in the form of a vertical nanowire will be described with reference to FIG.

도 7은 제1 도전형 반도체 상에서 다중 양자우물 구조 층을 성장시키는 공정을 나타내는 도면이다.7 is a view showing a process of growing a multiple quantum well structure layer on a first conductivity type semiconductor.

도 7을 참조하면, 본 공정은 나노 솔라 셀(100)의 활성 층을 형성하는 공정으로서, 제1 도전형 반도체(21) 상에서 베리어 층(22a, barrier layer) 및 웰 층(22b, well layer)을 교대로 성장시켜 빛의 흡수를 위한 다중 양자우물 구조 층(22, multi quantum well layer)을 형성하는 단계이다. Referring to FIG. 7, the process of forming the active layer of the nanosilane cell 100 includes forming a barrier layer 22a and a well layer 22b on the first conductive semiconductor layer 21, Are alternately grown to form a multi quantum well layer 22 for absorption of light.

상기 베리어 층(22a)은, 예를 들어 GaN 으로 이루어질 수 있다. 상기 베리어 층(22a)은, Ga의 소스에 해당하는 TMGa(Trimethylgallium)과 N의 소스에 해당하는 NH3를 펄스(pulse) 방법에 따라 번갈아 공급하되, 대략 650℃ 내지 780℃의 온도 및 100torr 내지 300torr의 압력 하에서 공급하는 저온 성장법에 의해 형성될 수 있다. The barrier layer 22a may be made of, for example, GaN. The barrier layer 22a is formed by alternately supplying TMGa (trimethylgallium) corresponding to the source of Ga and NH 3 corresponding to the source of N according to a pulse method and having a temperature of approximately 650 ° C to 780 ° C and a pressure of 100 torr Temperature growth method which is supplied under a pressure of 300 torr.

또한, 상기 웰 층(22b)은, 예를 들어 InGaN로 이루어질 수 있다. 상기 웰 층(22b)은, In의 소스에 해당하는 TMIn(Trimethylindium), Ga의 소스에 해당하는 TMGa 및 N의 소스인 NH3를 번갈아 공급하되, 대략 600℃ 내지 750℃의 온도 및 100torr 내지 300torr의 압력 하에서 공급하는 저온 성장법에 의해 형성될 수 있다.The well layer 22b may be made of, for example, InGaN. The well layer 22b is formed by alternately supplying TMIn (Trimethylindium) corresponding to a source of In, TMGa corresponding to a source of Ga, and NH 3 as a source of N, and at a temperature of approximately 600 캜 to 750 캜, Lt; RTI ID = 0.0 > of < / RTI >

상기 다중 양자우물 구조 층(22)은, 높은 속도의 케리어 가스와 낮은 압력 조건 하에서 성장됨으로써 나노 와이어, 즉 제1 도전형 반도체(21)의 원주방향에 해당하는 m-plane 방향으로 성장(도 8 참조)하며, 제1 도전형 반도체(21) 표면의 모든 부분에서 대략 균일한 두께로 성장될 수 있다.The multi-quantum well structure layer 22 is grown under a high-speed carrier gas and low pressure conditions to grow in the direction of the m-plane corresponding to the circumferential direction of the nanowire, that is, the first conductivity type semiconductor 21 And can be grown to a substantially uniform thickness at all portions of the surface of the first conductivity type semiconductor 21.

한편, 도 9를 참조하면, 수직형 나노 와이어 형태를 갖는 제1 도전형 반도체(21)의 표면에서 원주 방향으로 다중 양자우물 구조 층(22)을 성장시킴으로써 얻어진 구조체에 대한 TEM 분석 사진이 나타나 있다. 9, a TEM analysis photograph of a structure obtained by growing a multiple quantum well structure layer 22 in a circumferential direction on the surface of a first conductivity type semiconductor 21 having a vertical nanowire shape is shown .

다음은, 도 10을 참조하여 나노 와이어의 원주 방향으로 성장되는 다중 양자 우물구조 층(22) 내에 양자점(quantum dot)(Q)을 형성시키는 공정에 대해 설명하기로 한다.Next, a process of forming quantum dots Q in the multi quantum well structure layer 22 grown in the circumferential direction of the nanowire will be described with reference to FIG.

도 10은 다중 양자우물 구조 층 내에 양자점을 형성하는 공정을 나타내는 도면이다.10 is a view showing a process of forming quantum dots in the multiple quantum well structure layer.

도 10을 참조하면, 본 공정은 다중 양자우물 구조 층(22, multi quantum well layer)을 성장시키는 공정의 중간에, 예를 들어 InN 으로 이루어지는 양자점을 형성하는 단계이다.Referring to FIG. 10, the process is a step of forming a quantum dot made of, for example, InN in the middle of a process of growing a multi quantum well layer (22).

상기 양자점(Q)은 In의 소스에 해당하는 TMIn, 그리고 N의 소스에 해당하는 NH3를 펄스 방법에 따라 교대로 공급함으로써 형성될 수 있는데, 소스의 공급은 TMIn을 공급하는 동안에는 NH3의 공급을 중단하고, 반대로 NH3를 공급하는 동안에는 TMIn의 공급을 중단하는 방식(펄스 방식)으로 이루어질 수 있다. 이처럼, 소스를 번갈아 공급함으로써 박막 형태가 아닌 작은 드롭렛 형태의 양자점 형성을 유도할 수 있다.The quantum point Q may be formed by alternately supplying TMIn corresponding to the source of In and NH 3 corresponding to the source of N according to the pulse method. The supply of the source may include supplying NH 3 (Pulse method) in which supply of TMIn is stopped while NH 3 is supplied, on the contrary. Thus, by alternately supplying the source, it is possible to induce formation of a small droplet type quantum dot rather than a thin film form.

상기 양자점(Q) 형성을 위해 소스를 번갈아 주입할 때, 각 소스의 주입 시간은 대략 30초 내지 120초 이며, 온도 조건은 대략 500℃ 내지 700℃이고, 압력 조건은 대략 100torr 내지 300torr 범위일 수 있다. 소스의 주입 시간은 양자점(Q)의 크기에 영향을 미친다. When injecting the sources alternately for forming the quantum dots Q, the injection time of each source is approximately 30 seconds to 120 seconds, the temperature condition is approximately 500 ° C to 700 ° C, and the pressure conditions can be in the range of approximately 100 torr to 300 torr have. The injection time of the source affects the size of the quantum dot (Q).

이처럼, 상기 다중 양자우물 구조 층(22)과 양자점(Q)의 형성 공정을 교대로 반복하는 경우 양자점(Q)이 나노 와이어의 원주 방향으로 성장된 다중 양자우물 구조 층(22) 내에 형성되고, 그 크기와 분포는 온도와 성장 시간에 비례하여 증가하게 된다. 또한, 상기 양자점(Q)의 사이즈는 10nm 내지 200nm로 다양하게 형성될 수 있다.When the multi quantum well structure layer 22 and the quantum dot Q are repeated alternately, quantum dots Q are formed in the multiple quantum well structure layer 22 grown in the circumferential direction of the nanowire, Its size and distribution increase in proportion to temperature and growth time. In addition, the size of the quantum dot Q may be varied from 10 nm to 200 nm.

이처럼, 상기 다중 양자우물 구조 층(22) 내에 형성된 양자점(Q)은 전자와 홀의 생성률을 더욱 높여줌으로써 광 흡수 효율을 더욱 높여줄 수 있다.As described above, the quantum point Q formed in the multiple quantum well structure layer 22 can further increase the light absorption efficiency by further increasing the generation rate of electrons and holes.

다음은, 도 11을 참조하여 다중 양자우물 구조 층(22) 상에 드롭렛 형태의 나노 메탈(N)을 형성시키는 공정에 대해 설명하기로 한다.Next, a process of forming a droplet-shaped nano-metal (N) on the multiple quantum well structure layer 22 will be described with reference to FIG.

도 11은 다중 양자우물 구조 층 상에 나노 메탈을 형성하는 공정을 나타내는 도면이다.11 is a view showing a process of forming a nano-metal on the multi quantum well structure layer.

도 11을 참조하면, 본 공정은 내부에 양자점(Q)이 삽입된 다중 양자우물 구조 층(22)의 표면에 전체적으로 드롭렛 형태의 나노 메탈(N)을 형성시키는 단계이다.Referring to FIG. 11, this step is a step of forming a droplet-shaped nano-metal (N) on the surface of the multi quantum well structure layer 22 having the quantum dots Q inserted therein.

상기 나노 메탈(N)로 사용될 수 있는 금속은 Ag, Ni, Au, Pt, Cu, Fe 등으로 다양하다. 이러한 나노 메탈(N)의 증착 방법으로는 물리적인 증착 방법인 이온 스퍼터링(Ion sputtering)이나 화학적 방법인 금속 콜로이드를 이용하는 방법 등이 이용될 수 있다.The metals that can be used as the nano-metal (N) include various metals such as Ag, Ni, Au, Pt, Cu, and Fe. As a method of depositing the nano metal (N), ion sputtering which is a physical vapor deposition method or a method using a metal colloid which is a chemical method can be used.

이온 스퍼터링을 이용하는 경우, 대략 2mA 내지 10mA의 전류로 10초 내지 90초 동안 증착을 수행함으로써 나노 메탈(N)의 사이즈를 조절할 수 있으며, 사이즈는 시간과 전류에 비례하여 증가하게 된다.When ion sputtering is used, the size of the nanometal (N) can be controlled by performing the deposition for about 10 to 90 seconds at a current of about 2 mA to 10 mA, and the size increases in proportion to the time and the current.

금속 콜로이드를 이용하는 경우, 나노 메탈(N)로 이용될 금속의 콜로이드를 다중 양자우물 구조 층(22) 상에 도포하거나 반대로 다중 양자우물 구조 층(22)이 형성된 나노 와이어 구조체(20)를 금속의 콜로이드에 담금으로써 나노 메탈(N)을 증착시킬 수 있다.When a metal colloid is used, a nanowire structure 20 in which a colloid of a metal to be used as a nano metal (N) is applied on the multiple quantum well structure layer 22 or, conversely, a multi quantum well structure layer 22 is formed, The nano metal (N) can be deposited by immersion in colloid.

이 때, 다양한 방법에 의해 증착된 나노 메탈(N)을 어닐링 함으로써 나노 드롭렛 형태로 만든다. 이 때의 어닐링 시간과 온도에 따라서 나노 메탈(N)의 크기와 인접한 나노 메탈(N) 사이의 거리가 결정된다(예를 들어, 대략 400℃ 내지 650℃ 에서 약 1분 내지 10분 동안 어닐링 할 수 있음). 이와 같은 공정을 통해 형성된 나노 메탈(N)의 사이즈는 대략 1nm 내지 30nm 범위로 다양하게 형성될 수 있다.At this time, the nano metal (N) deposited by various methods is annealed to form nano droplets. Depending on the annealing time and the temperature at this time, the size of the nanometal (N) and the distance between the adjacent nanometals (N) are determined (e.g., annealed for about 1 minute to 10 minutes at about 400 ° C to 650 ° C Lt; / RTI > The size of the nanometal (N) formed through such a process may be variously formed in the range of approximately 1 nm to 30 nm.

상기 다중 양자우물 구조 층(22) 상에 이와 같이 형성된 드롭렛 형태의 나노 메탈(N)은 표면 플라즈몬 효과(surface Plasmon effect)를 통해 광 흡수의 효율성을 더욱 높여줄 수 있다.The nano-metal (N) in the form of droplets formed on the multi-quantum well structure layer 22 can further increase the efficiency of light absorption through a surface plasmon effect.

다음은, 도 12를 참조하여 표면에 나노 메탈(N)이 형성된 다중 양자우물 구조 층(22) 상에 제2 도전형 반도체(23)를 성장시키는 공정에 대해서 설명하기로 한다.Next, with reference to FIG. 12, a process of growing the second conductivity type semiconductor 23 on the multi-quantum well structure layer 22 in which nano metal (N) is formed on the surface will be described.

도 12는 다중 양자우물 구조 층 상에서 제2 도전형 반도체를 성장시키는 공정을 나타내는 도면이다.12 is a view showing a process of growing a second conductivity type semiconductor on a multiple quantum well structure layer.

도 12를 참조하면, 본 공정은 다중 양자우물 구조 층(22)의 표면에 전체적으로, 예를 들어 p-타입의 GaN 로 이루어지는 제2 도전형 반도체(23)를 성장시키는 단계이다. 이처럼 상기 제2 도전형 반도체(23)로서 p-타입 GaN을 이용하고자 하는 경우, 다중 양자우물 구조 층(22) 상에서 GaN 층을 성장시키는 동안에 Cp2Mg를 이용하여 Mg를 주입 할 수 있다.Referring to FIG. 12, this step is a step of growing a second conductivity type semiconductor 23 made of, for example, p-type GaN as a whole on the surface of the multiple quantum well structure layer 22. When p-type GaN is used as the second conductivity type semiconductor 23, Mg can be implanted using Cp 2 Mg while the GaN layer is grown on the multiple quantum well structure layer 22.

상기 제2 도전형 반도체(23)를 이루는 P-타입 GaN 층은, Ga의 소스에 해당하는 TMGa 및 N의 소스에 해당하는 NH3를 동시에 주입함으로써 다중 양자우물 구조 층(22)의 표면 상에 전체적으로 고르게 분포되어 레이어(layer)를 이루는 방향으로 성장될 수 있다. 이 경우 온도는 대략 600℃ 내지 800℃이고 압력은 대략 100torr 내지 300torr 범위로 설정될 수 있으며, 성장 시간은 대략 5분 내지 40분으로 설정될 수 있다.The P-type GaN layer constituting the second conductivity type semiconductor 23 is formed on the surface of the multiple quantum well structure layer 22 by simultaneously injecting TMGa corresponding to the source of Ga and NH 3 corresponding to the source of N They can be uniformly distributed over the entire surface and grown in a direction forming a layer. In this case, the temperature may be set to approximately 600 to 800 DEG C and the pressure may be set to approximately 100 to 300 torr, and the growth time may be set to approximately 5 to 40 minutes.

다음은, 도 13을 참조하여 투명 전극(30) 및 금속 콘텍트(40,50)를 형성하는 공정에 대해 설명하기로 한다.Next, the process of forming the transparent electrode 30 and the metal contacts 40 and 50 will be described with reference to FIG.

도 13은 투명 전극 및 제1, 제2 금속 콘텍트를 형성함으로써 도 1에 도시된 본 발명의 일 실시예에 따른 나노 솔라 셀을 완성하는 공정을 나타내는 도면이다.13 is a view illustrating a process of completing a nanosolar cell according to an embodiment of the present invention shown in FIG. 1 by forming a transparent electrode and first and second metal contacts.

도 13을 참조하면, 본 공정은 기판(10) 상에 성장된 복수의 나노 와이어 구조체(20)에 투명 전극(23)을 접합시키는 단계, 이러한 투명 전극(30)에 제1 금속 콘텍트(40)를 접합시키는 단계, 및 기판(10)의 하면에는 제2 금속 콘텍트(50)를 접합시키는 단계를 포함한다.13, the process includes the steps of bonding a transparent electrode 23 to a plurality of nanowire structures 20 grown on a substrate 10, forming a first metal contact 40 on the transparent electrode 30, And bonding the second metal contact 50 to the lower surface of the substrate 10.

상기 투명 전극(30)으로는, 예를 들어 ITO(Indium Tin Oxide) 재질이 이용될 수 있으며, 이러한 투명 전극(30)은 나노 와이어 구조체(20) 사이의 빈 공간을 충진함으로써 제2 도전형 반도체(23)와 접합될 수 있다. 또한, 상기 금속 콘택트(40,50)는, 예를 들어 Au 또는 Ni 재질로 이루어질 수 있다.The transparent electrode 30 may be made of, for example, ITO (Indium Tin Oxide), and the transparent electrode 30 may fill the void space between the nanowire structures 20, (Not shown). The metal contacts 40 and 50 may be made of, for example, Au or Ni.

상술한 바와 같이, 본 발명에 따른 나노 솔라 셀(100)는, 다중 양자우물 구조의 성장 방향을 나노 와이어의 원주 방향인 r-plane과 m-plane 으로 적용함으로써 광 흡수를 위한 표면적이 증가되어 우수한 에너지 효율을 가질 수 있다. As described above, the nanosolar cell 100 according to the present invention increases the surface area for light absorption by applying the growth direction of the multiple quantum well structure to the r-plane and the m-plane, which are the circumferential direction of the nanowire, Energy efficiency.

또한, 상기 나노 솔라 셀(100)은, 이러한 다중 양자우물 구조의 성장 방향이 원주 방향이 되도록 함으로써 분극 현상이 줄어들거나 제거되어 내부 양자효율이 증대되는 효과를 얻을 수 있고, 다중 양자우물 구조 내에 형성된 양자점을 구비함으로써 전자와 홀의 생성률을 더욱 높일 수 있다. 뿐만 아니라, 상기 나노 솔라 셀(100)은, 다중 양자우물 구조 상에 형성된 나노 메탈을 구비함으로써 솔라 셀의 내부로 흡수되는 태양 광을 표면 플라즈몬 효과를 통해 더욱 효과적으로 전달함으로써 에너지 효율을 더욱 증대시킬 수 있다.In addition, the nano-solar cell 100 has the effect that the growth direction of the multi-quantum well structure is the circumferential direction, thereby reducing or eliminating the polarization phenomenon and increasing the internal quantum efficiency, By providing quantum dots, the generation rate of electrons and holes can be further increased. In addition, since the nanosolar cell 100 includes nanometal formed on the multi-quantum well structure, the solar light absorbed into the inside of the solar cell can be transmitted more effectively through the surface plasmon effect, have.

이상에서 본 발명은 비록 한정된 실시예와 도면에 의해 설명되었으나, 본 발명은 이것에 의해 한정되지 않으며 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의해 본 발명의 기술사상과 아래에 기재될 특허청구범위의 균등범위 내에서 다양한 수정 및 변형이 가능함은 물론이다.While the present invention has been particularly shown and described with reference to exemplary embodiments thereof, it is to be understood that the invention is not to be limited to the details thereof and that various changes and modifications will be apparent to those skilled in the art. And various modifications and variations are possible within the scope of the appended claims.

100,200: 나노 솔라 셀
10: 기판 10a: 접촉 방지 층
20: 나노 와이어 구조체 21: 제1 도전형 반도체
22: 다중 양자우물 구조 층 22a: 베리어 층
22b: 웰 층 23: 제2 도전형 반도체
Q: 양자점 N: 나노 메탈
30: 투명 전극 40: 제1 금속 콘텍트
50: 제2 금속 콘텍트
100,200: Nanosolar cell
10: substrate 10a: contact prevention layer
20: nanowire structure 21: first conductive semiconductor
22: multiple quantum well structure layer 22a: barrier layer
22b: well layer 23: second conductivity type semiconductor
Q: Quantum dot N: Nano metal
30: transparent electrode 40: first metal contact
50: second metal contact

Claims (21)

기판 상에 형성된 적어도 하나의 수직형 나노 와이어 구조체를 구비하는 나노 솔라 셀에 있어서,
상기 나노 와이어 구조체는,
상기 기판 상에서 성장된 수직형 나노 와이어의 형태를 갖는 제1 도전형 반도체;
상기 제1 도전형 반도체의 원주 방향으로 성장된 다중 양자우물 구조 층;
상기 다중 양자우물 구조 층 내에 형성되는 것으로서, 드롭렛 형태를 갖는 양자점;
상기 다중 양자우물 구조 층 상에 형성되는 것으로서, 드롭렛 형태를 갖는 나노 메탈; 및
상기 다중 양자우물 구조 층 상에 형성되는 제2 도전형 반도체를 포함하는 것을 특징으로 하는 나노 솔라 셀.
1. A nanosheler cell comprising at least one vertical nanowire structure formed on a substrate,
Wherein the nanowire structure comprises:
A first conductivity type semiconductor having a shape of vertical nanowires grown on the substrate;
A multi quantum well structure layer grown in the circumferential direction of the first conductive semiconductor;
A quantum dot formed in the multi quantum well structure layer, the quantum dot having a droplet shape;
A nanometal formed on the multi quantum well structure layer, the nanometal having a droplet shape; And
And a second conductivity type semiconductor formed on the multi quantum well structure layer.
제1항에 있어서,
상기 기판은 Si로 이루어지는 것을 특징으로 하는 나노 솔라 셀.
The method according to claim 1,
Wherein the substrate is made of Si.
제1항에 있어서,
상기 제1 도전형 반도체는,
n-타입 GaN으로 이루어지는 것을 특징으로 하는 나노 솔라 셀.
The method according to claim 1,
The first conductivity type semiconductor may include:
n-type GaN.
제1항에 있어서,
상기 제1 도전형 반도체는,
성장 방향 단부가 피라미드 형태를 갖는 것을 특징으로 하는 나노 솔라 셀.
The method according to claim 1,
The first conductivity type semiconductor may include:
Wherein the growth direction end has a pyramidal shape.
제1항에 있어서
상기 다중 양자우물 구조는,
교호적으로 형성되는 베리어 층 및 웰 층을 포함하는 것을 특징으로 하는 나노 솔라 셀.
The method of claim 1, wherein
Wherein the multi-quantum well structure comprises:
Wherein the barrier layer and the well layer are alternately formed.
제5항에 있어서,
상기 베리어 층은,
GaN으로 이루어지는 것을 특징으로 하는 나노 솔라 셀.
6. The method of claim 5,
Wherein the barrier layer comprises:
GaN. ≪ / RTI >
제5항에 있어서,
상기 웰 층은,
InGaN으로 이루어지는 것을 특징으로 하는 나노 솔라 셀.
6. The method of claim 5,
Wherein:
InGaN. ≪ / RTI >
제1항에 있어서,
상기 양자점은,
InN으로 이루어지는 것을 특징으로 하는 나노 솔라 셀.
The method according to claim 1,
The quantum dots include,
InN. ≪ / RTI >
제1항에 있어서,
상기 나노 메탈은,
Ag, Ni, Au, Pt, Cu 및 Fe을 포함하는 그룹으로부터 선택된 금속으로 이루어지는 것을 특징으로 하는 나노 솔라 셀.
The method according to claim 1,
The nano-
Ag, Ni, Au, Pt, Cu and Fe.
제1항에 있어서,
상기 제2 도전형 반도체는,
p-타입 GaN으로 이루어지는 것을 특징으로 하는 나노 솔라 셀.
The method according to claim 1,
The second conductivity type semiconductor may include a first conductivity type semiconductor,
and p-type GaN.
제1항에 있어서,
상기 제2 도전형 반도체에 접합되는 투명 전극을 더 포함하는 것을 특징으로 하는 나노 솔라 셀.
The method according to claim 1,
And a transparent electrode bonded to the second conductive semiconductor.
제11항에 있어서,
상기 투명 전극은,
ITO로 이루어지는 것을 특징으로 하는 나노 솔라 셀.
12. The method of claim 11,
The transparent electrode
ITO. ≪ / RTI >
제11항에 있어서,
상기 투명 전극에 접합되는 제1 금속 콘택트; 및
상기 기판의 하면에 접합되는 제2 금속 콘택트를 더 포함하는 것을 특징으로 하는 나노 솔라 셀.
12. The method of claim 11,
A first metal contact connected to the transparent electrode; And
And a second metal contact that is bonded to a lower surface of the substrate.
제13항에 있어서,
상기 제1 금속 콘택트 및 제2 금속 콘택트는,
Au 또는 Ni 재질로 이루어지는 것을 특징으로 하는 나노 솔라 셀.
14. The method of claim 13,
Wherein the first metal contact and the second metal contact are made of a metal,
Au, or Ni.
기판 상에 적어도 하나의 수직형 나노 와이어 구조체를 형성하는 단계를 포함하는 나노 솔라 셀의 제조방법에 있어서,
상기 수직형 나노 와이어 구조체를 형성하는 단계는,
(a) 상기 기판 상에 수직형 나노와이어의 형태를 갖는 제1 도전형 반도체를 성장시키는 단계;
(b) 상기 제1 도전형 반도체의 원주 방향으로 다중 양자우물 구조 층을 성장시키는 단계;
(c) 상기 다중 양자우물 구조 층 내에 드롭렛 형태의 양자점을 형성시키는 단계;
(d) 상기 다중 양자우물 구조 층 상에 드롭렛 형태의 나노 메탈을 형성시키는 단계; 및
(e) 상기 다중 양자우물 구조 층 상에 제2 도전형 반도체를 성장시키는 단계를 포함하는 것을 특징으로 하는 나노 솔라 셀의 제조방법.
A method of fabricating a nanosolar cell, comprising: forming at least one vertical nanowire structure on a substrate,
Wherein forming the vertical nanowire structure comprises:
(a) growing a first conductivity type semiconductor having a shape of vertical nanowires on the substrate;
(b) growing a multiple quantum well structure layer in the circumferential direction of the first conductive semiconductor;
(c) forming a droplet-shaped quantum dot in the multiple quantum well structure layer;
(d) forming a droplet-shaped nano-metal on the multi-quantum well structure layer; And
(e) growing a second conductivity type semiconductor on the multi quantum well structure layer.
제15항에 있어서,
상기 (b)단계는,
(b1) 650℃ 내지 780℃의 온도 및 100torr 내지 300torr의 압력 하에서 Ga의 소스인 TMGa와 N의 소스인 NH3를 번갈아 공급하여 GaN 베리어 층을 성장시키는 단계; 및
(b2) 600℃ 내지 750℃의 온도 및 100torr 내지 300torr의 압력 하에서 In의 소스인 TMIn, Ga의 소스인 TMGa, 및 N의 소스인 NH3를 번갈아 공급하여 InGaN 웰 층을 성장시키는 단계를 포함하는 것을 특징으로 하는 나노 솔라 셀의 제조방법.
16. The method of claim 15,
The step (b)
(b1) the step of alternately supplied to grow a GaN barrier layer of 650 ℃ to 780 ℃ temperature and 100torr to Ga of TMGa source and the N source of NH 3 under the pressure of the 300torr; And
and (b2) 600 ℃ to 750 ℃ temperature and 100torr to supply a pressure of 300torr alternately the source of In TMIn, a source of Ga TMGa, and a source of NH 3 in N of a step of growing an InGaN well layer Wherein the nanocrystalline nanocrystalline nanocrystalline layer is formed on the surface of the nanocrystal.
제15항에 있어서,
상기 (c)단계는,
상기 (b)단계의 진행 중간에 500℃ 내지 700℃의 온도 및 100torr 내지 300torr의 압력 하에서 In의 소스인 TMIn, 및 N의 소스인 NH3를 공급하되, TMIn을 공급하는 경우 NH3의 공급을 중단하고, NH3를 공급하는 경우에는 TMIn의 공급을 중단하는 방식으로 이루어지는 것을 특징으로 하는 나노 솔라 셀의 제조방법.
16. The method of claim 15,
The step (c)
But supplying a source of In TMIn, and a source of NH 3 in N under the temperature and 100torr to 300torr pressure of step (b), 500 ℃ to 700 ℃ to progress the middle of the case of supplying TMIn the supply of the NH 3 And stopping the supply of TMIn when NH 3 is supplied.
제15항에 있어서,
상기 (d)단계는,
상기 다중 양자우물 구조 층 상에 상기 나노 메탈을 증착시킨 후 어닐링 하는 단계인 것을 특징으로 하는 나노 솔라 셀의 제조방법.
16. The method of claim 15,
The step (d)
And annealing the nanomaterial after depositing the nanomaterial on the multi quantum well structure layer.
제15항에 있어서,
상기 (e)단계는,
600℃ 내지 800℃의 온도 및 100torr 내지 300torr의 압력 하에서 Ga의 소스인 TMGa와 N의 소스인 NH3를 동시에 공급하여 상기 다중 양자우물 구조 층의 전체 표면 상에 p-타입 GaN 층을 성장시키는 단계인 것을 특징으로 하는 나노 솔라 셀의 제조방법.
16. The method of claim 15,
The step (e)
Growing a p-type GaN layer on the entire surface of the multiple quantum well structure layer by simultaneously supplying TMGa as a source of Ga and NH 3 as a source of N under a temperature of 600 to 800 DEG C and a pressure of 100 to 300 torr Wherein the nanocrystalline nanocrystalline nanocrystalline layer is formed on the surface of the nanocrystal layer.
제15항에 있어서,
상기 제2 도전형 반도체에 투명 전극을 접합시키는 단계를 더 포함하는 것을 특징으로 하는 나노 솔라 셀의 제조방법.
16. The method of claim 15,
And bonding a transparent electrode to the second conductive type semiconductor.
제20항에 있어서,
상기 투명 전극에 제1 금속 콘택트를 접합시키는 단계; 및
상기 기판의 하면에 제2 금속 콘택트를 접합시키는 단계를 더 포함하는 것을 특징으로 하는 나노 솔라 셀의 제조 방법.
21. The method of claim 20,
Bonding a first metal contact to the transparent electrode; And
And bonding the second metal contact to the lower surface of the substrate.
KR20130080443A 2013-07-09 2013-07-09 Nano solar cell and method for manufacturing the same KR20150006942A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR20130080443A KR20150006942A (en) 2013-07-09 2013-07-09 Nano solar cell and method for manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20130080443A KR20150006942A (en) 2013-07-09 2013-07-09 Nano solar cell and method for manufacturing the same

Publications (1)

Publication Number Publication Date
KR20150006942A true KR20150006942A (en) 2015-01-20

Family

ID=52570056

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20130080443A KR20150006942A (en) 2013-07-09 2013-07-09 Nano solar cell and method for manufacturing the same

Country Status (1)

Country Link
KR (1) KR20150006942A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106159002A (en) * 2016-07-04 2016-11-23 北京邮电大学 A kind of Intermediate Gray solaode based on nano wire/quantum dot composite construction and preparation method thereof
CN107393997A (en) * 2017-06-27 2017-11-24 上海集成电路研发中心有限公司 A kind of quantum trap infrared detector for improving absorptivity and preparation method thereof

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106159002A (en) * 2016-07-04 2016-11-23 北京邮电大学 A kind of Intermediate Gray solaode based on nano wire/quantum dot composite construction and preparation method thereof
CN107393997A (en) * 2017-06-27 2017-11-24 上海集成电路研发中心有限公司 A kind of quantum trap infrared detector for improving absorptivity and preparation method thereof

Similar Documents

Publication Publication Date Title
ES2821019T3 (en) Nanowires or nanopyramids grown on a graphite substrate
TWI772266B (en) Light emitting diode device and photodetector device
JP5943339B2 (en) LIGHT EMITTING ELEMENT AND MANUFACTURING METHOD THEREOF
CN102760796B (en) Preparation method of light-emitting diode
JP2018529610A (en) Method for growing nanowires or nanopyramids on a graphite substrate
US8551558B2 (en) Techniques for enhancing efficiency of photovoltaic devices using high-aspect-ratio nanostructures
TW201419569A (en) Nanopyramid sized opto-electronic structure and method for manufacturing of same
EP2936568B1 (en) Recessed contact to semiconductor nanowires
CN102760797B (en) Led
JP2020513167A (en) Nano structure
JP2022553590A (en) Axial optoelectronic device with light emitting diode and method of manufacturing same
WO2021104528A1 (en) Solar-blind ultraviolet photoelectrochemical light detector and product thereof
WO2009109445A2 (en) Photovoltaic devices with high-aspect-ratio nanostructures
KR101481721B1 (en) Light-emitting device and method for manufacturing the same
CN105304737B (en) A kind of controllable aligned nanowires solar cell and preparation method thereof
US9972750B2 (en) Use of dielectric film to reduce resistivity of transparent conductive oxide in nanowire LEDs
KR20150006942A (en) Nano solar cell and method for manufacturing the same
KR101520036B1 (en) Nano solar cell and method for manufacturing the same
WO2014143991A1 (en) Nanowire led structure with decreased leakage and method of making same
KR102170470B1 (en) Light emitting device for light amplification using graphene quantum dot and method for producing the device
KR101481722B1 (en) Light-emitting device and method for manufacturing the same
TW201511334A (en) Nanowire LED structure with decreased leakage and method of making same
KR101595097B1 (en) Method for manufacturing a nanowire structure with pyramidal quantum dot
KR101695922B1 (en) Photoconductive device based on a nanowire grown using graphene and Method for manufacturing the same
KR101754249B1 (en) Nanowire structure with quantum dot and Method for manufacturing the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application