KR20140005414A - 표시장치 및 그 구동방법 - Google Patents

표시장치 및 그 구동방법 Download PDF

Info

Publication number
KR20140005414A
KR20140005414A KR1020120072305A KR20120072305A KR20140005414A KR 20140005414 A KR20140005414 A KR 20140005414A KR 1020120072305 A KR1020120072305 A KR 1020120072305A KR 20120072305 A KR20120072305 A KR 20120072305A KR 20140005414 A KR20140005414 A KR 20140005414A
Authority
KR
South Korea
Prior art keywords
dpcd
register
timing controller
display device
source unit
Prior art date
Application number
KR1020120072305A
Other languages
English (en)
Inventor
이환주
우정훈
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020120072305A priority Critical patent/KR20140005414A/ko
Publication of KR20140005414A publication Critical patent/KR20140005414A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은, eDP(embedded Display Port) 인터페이스를 사용하여 소스부와 표시패널을 포함하는 싱크부 사이의 신호 전송이 이루어지는 표시장치에 있어서, 상기 싱크부에 구성되고, 초기 파워온에 따른 정상 모드 구동시 상기 소스부로부터 송신된 DPCD(Display Port Configuration Data)가 설정되는 제1레지스터를 포함하는 타이밍제어부와; 상기 싱크부에 구성되고, 상기 타이밍제어부와 통신하며, 상기 송신된 DPCD를 저장하는 제1영역을 포함하는 비휘발성메모리를 포함하며, 슬립 모드에서 정상 모드로 복귀되면, 상기 제1영역에 저장된 DPCD는 상기 제1레지스터에 설정되는 표시장치를 제공한다.

Description

표시장치 및 그 구동방법{Display device and method of driving the same}
본 발명은 표시장치에 관한 것으로서, 보다 상세하게는, 표시장치 및 그 구동방법에 관한 것이다.
표시장치가 대면적화 및 고해상도화됨에 따라, 비디오 소스와 표시장치 간 신호를 전송하기 위한 인터페이스도 고성능이 요구되고 있다. 이러한 요구에 부응하여, TV의 경우 Vx1로 교체가 이뤄지고 있으며, 노트북과 같은 IT제품의 경우 디스플레이 포트(Display Port; DP)로의 교체가 이루어지고 있다.
DP 인터페이스는 VESA(Video Electronics Standards Association: 비디오 전자공학 표준위원회)에 의해 정해진 인터페이스로서 기존 내부 인터페이스 표준인 LVDS(Low Voltage Differential Signaling)와 외부 연결 표준인 DVI(Digital Visual Interface)를 통합하여 하나로 연결할 수 있는 인터페이스 방식이다. DP 인터페이스는 칩과 칩 사이를 연결하는 내부연결은 물론 제품과 제품 사이를 연결하는 외부연결까지 모두 디지털로 연결할 수 있는 기술이다. 두 개로 나눠져 있던 인터페이스를 하나로 합치면서 데이터 대역 폭을 넓혀 더 높은 색 심도(color depth)와 해상도를 지원할 수 있다. DP 인터페이스는 기존 DVI(최대 4.95Gbps)의 2배 이상인 최대 10.8Gbps의 대역폭을 가지며, 마이크로패킷(Micro-Packet) 아키텍처로 다중 스트림을 지원해 커넥터 하나의 연결로 최대 1080i 스트림 6개(1080p 3개)를 동시에 전달할 수 있다.
최근, VESA는 새로운 버전의 임베디드 디스플레이포트(embedded Display Port, 이하, 'eDP'라 함) 규격을 발표하였다. eDP 규격은, 노트북 PC, 태블릿, 넷북, 올인원 데스크톱 PC 등 디스플레이 장치를 내장한 기기들을 위해 설계된 DP 인터페이스에 상응하는 인터페이스 규격이다.
이와 같은 eDP 인터페이스를 사용한 표시장치는 소스장치(source device)와 싱크장치(sink device)를 포함한다. 소스장치는 영상데이터를 전송하는 송신장치에 해당되며, 싱크장치는 영상데이터를 수신하는 수신장치로서 표시패널과 표시패널을 구동하는 구동회로를 포함한다.
한편, 소스장치는 영상신호 이외에 싱크장치의 eDP 환경 설정을 위한 정보인 DPCD(Display Port Configuration Data)를 초기 파워온(power-on) 시에 싱크장치에 전송하게 된다. 이와 같이 전송된 DPCD는 싱크장치의 레지스터(register)에 기록된다. 이에 따라, eDP 환경이 설정되어, 영상을 정상적으로 표시할 수 있게 된다.
그런데, 표시장치가 정상 모드(normal mode)에서 슬립 모드(sleep mode)로 전환되면, 싱크장치는 파워오프(power-off)되어 레지스터에 기록된 DPCD는 삭제된다. 따라서, 슬립 모드에서 정상 모드로 복귀시, DPCD가 소스장치에서 싱크장치로 재전송되어야 정상적인 구동이 가능하다.
그러나, 소스장치의 종류에 따라, DPCD 재송신을 수행하지 않는 경우가 발생하게 된다. 이와 같은 경우에는 eDP 환경 설정이 이루어지지 않게 되어, 표시장치가 정상적으로 구동될 수 없는 문제가 발생하게 된다.
본 발명은, 슬립 모드에서 정상 모드로 복귀시에도 eDP 환경이 설정되어 정상적으로 구동될 수 있는 표시장치 및 그 구동방법을 제공하는 데 과제가 있다.
전술한 바와 같은 과제를 달성하기 위해, 본 발명은, eDP(embedded Display Port) 인터페이스를 사용하여 소스부와 표시패널을 포함하는 싱크부 사이의 신호 전송이 이루어지는 표시장치에 있어서, 상기 싱크부에 구성되고, 초기 파워온에 따른 정상 모드 구동시 상기 소스부로부터 송신된 DPCD(Display Port Configuration Data)가 설정되는 제1레지스터를 포함하는 타이밍제어부와; 상기 싱크부에 구성되고, 상기 타이밍제어부와 통신하며, 상기 송신된 DPCD를 저장하는 제1영역을 포함하는 비휘발성메모리를 포함하며, 슬립 모드에서 정상 모드로 복귀되면, 상기 제1영역에 저장된 DPCD는 상기 제1레지스터에 설정되는 표시장치를 제공한다.
여기서, 상기 슬립 모드에서 정상 모드로 복귀되면 상기 소스부가 DPCD를 재송신하는 경우에, 상기 제1영역에 저장된 DPCD로 설정된 제1레지스터는 상기 재송신된 DPCD로 업데이트될 수 있다.
상기 제1영역에 저장된 DPCD는 상기 재송신된 DPCD로 업데이트될 수 있다.
상기 비휘발성메모리는 상기 타이밍제어부의 구동정보 데이터를 저장하는 제2영역을 포함하며, 상기 타이밍제어부는 상기 구동정보 데이터가 설정되는 제2레지스터를 포함할 수 있다.
다른 측면에서, 본 발명은, eDP(embedded Display Port) 인터페이스를 사용하여 소스부와 표시패널을 포함하는 싱크부 사이의 신호 전송이 이루어지는 표시장치의 구동방법에 있어서, 상기 싱크부에 구성된 타이밍제어부의 제1레지스터에, 초기 파워온에 따른 정상 모드 구동시 상기 소스부로부터 송신된 DPCD(Display Port Configuration Data)를 설정하는 단계와; 상기 싱크부에 구성된 비휘발성메모리의 제1영역에, 상기 송신된 DPCD를 저장하는 단계와; 슬립 모드에서 정상 모드로 복귀되면, 상기 제1영역에 저장된 DPCD를 상기 제1레지스터에 설정하는 단계를 포함하는 표시장치 구동방법을 제공한다.
여기서, 상기 슬립 모드에서 정상 모드로 복귀되면 상기 소스부가 DPCD를 재송신하는 경우에, 상기 제1영역 저장된 DPCD로 설정된 제1레지스터를 상기 재송신된 DPCD로 업데이트하는 단계를 포함할 수 있다.
상기 제1영역에 저장된 DPCD를 상기 재송신된 DPCD로 업데이트하는 단계를 포함할 수 있다.
상기 초기 파워온에 따른 정상 모드 구동시, 상기 비휘발성 메모리의 제2영역에 저장된 구동정보 데이터를 상기 타이밍제어부의 제2레지스터에 설정하는 단계와; 상기 제2레지스터 설정 단계 후에, 상기 타이밍제어부에서 데이터를 수신받을 준비가 되었음을 알리는 신호를 상시 소스부로 전송하는 단계와; 상기 데이터를 수신받을 준비가 되었음을 알리는 신호에 응답하여, 상기 소스부에서 상기 타이밍제어부로 상기 DPCD를 송신하는 단계를 포함할 수 있다.
상기 슬립 모드에서 정상 모드로 복귀되면, 상기 비휘발성 메모리의 제2영역에 저장된 구동정보 데이터를 상기 타이밍제어부의 제2레지스터에 설정하는 단계와; 상기 제1레지스터 설정 단계 및 상기 제2레지스터 설정 단계 이후에, 상기 타이밍제어부에서 데이터를 수신받을 준비가 되었음을 알리는 신호를 상기 소스부로 전송하는 단계를 포함할 수 있다.
본 발명에서는, eDP 인터페이스 방식으로 구동되는 표시장치에 있어, 소스부로부터 송신되어 타이밍제어부의 레지스터에 설정되는 DPCD는 EEPROM에도 저장되게 된다. 또한, 이와 같이 저장된 DPCD는, 슬립 모드에서 정상 모드로 복귀시, 타이밍제어부의 레지스터에 재차 설정되게 된다.
이에 따라, 정상 모드 복귀시, 소스부가 별도로 DPCD를 재전송하지 않더라도 싱크부의 eDP 환경 설정이 이루어질 수 있게 된다. 따라서, 표시장치는 정상적인 동작을 수행할 수 있게 된다.
도 1은 본 발명의 실시예에 따른 표시장치를 개략적으로 도시한 도면.
도 2는 도 1의 싱크부를 개략적으로 도시한 도면.
도 3은 도 1의 소스부와 싱크부의 신호 송수신 관계를 개략적으로 도시한 도면.
도 4는 본 발명의 실시예에 따른 표시장치를 구동하기 위해 사용되는 신호들에 대한 타이밍도.
도 5는 본발명의 실시예에 따른 표시장치를 구동하는 방법을 도시한 흐름도.
이하, 도면을 참조하여 본 발명의 실시예를 설명한다.
도 1은 본 발명의 실시예에 따른 표시장치를 개략적으로 도시한 도면이고, 도 2는 도 1의 싱크부를 개략적으로 도시한 도면이며, 도 3은 도 1의 소스부와 싱크부의 신호 송수신 관계를 개략적으로 도시한 도면이다.
도 1 내지 3을 참조하면, 본 발명의 실시예에 따른 표시장치(10)는 소스부(100)와 싱크부(200)을 포함할 수 있다.
소스부(100)는 영상데이터를 송신하는 시스템으로서 Tx에 해당된다.
싱크부(200)는 표시패널(210)과 이를 구동하는 구동회로부를 포함할 수 있다. 여기서, 구동회로부는 데이터구동부(220)와, 게이트구동부(230)와, 타이밍제어부(240)를 포함할 수 있다.
표시패널(210)은 매트릭스 형태로 배치된 다수의 화소(P)를 포함한다. 또한, 표시패널(210)에는 서로 교차하는 게이트배선 및 데이터배선(GL, DL)이 구성되어 있다. 이와 같은 게이트배선 및 데이터배선(GL, DL)은 대응되는 화소(P)에 연결된다.
표시패널(210)로서는, 예를 들면, 액정표시패널(liquid crystal display panel), 전계방출표시패널(field emission display panel), 플라즈마 디스플레이 패널(plasma display panel), 무기전계발광패널 및 유기발광다이오드패널(orgnic light emitting diode panel)를 포함하는 전계발광표시패널(electroluminescent display panel), 전기영동표시패널(electrophoresis display panel) 등 다양한 형태의 평판표시패널이 사용될 수 있다. 여기서, 액정표시패널이 사용되는 경우에는, 액정표시패널에 빛을 공급하는 백라이트유닛이 표시장치(10)에 더욱 구비된다.
표시패널(210)로서 액정표시패널이 사용되는 경우를 예로 들면, 화소(P)에는 게이트배선 및 데이터배선(GL, DL)과 연결되는 스위칭트랜지스터와 액정커패시터가 구비될 수 있다.
한편, 표시패널(210)로서 유기발광다이오드패널이 사용되는 경우를 예로 들면, 화소(P)에는 게이트배선 및 데이터배선(GL, DL)과 연결되는 스위칭트랜지스터와, 스위칭트랜지스터와 연결되는 구동트랜지스터와, 구동트랜지스터와 연결되는 유기발광다이오드가 구비될 수 있다.
데이터구동부(220)는 타이밍제어부(240)로부터 영상데이터를 전달받고 이를 데이터전압으로 변환하여 대응하는 데이터배선(DL)에 출력하게 된다. 한편, 데이터구동부(220)는 타이밍제어부(240)로부터 출력된 제어신호에 따라 그 구동이 제어된다.
게이트구동부(230)는 게이트배선(GL)에 게이트신호를 출력하게 된다. 예를 들면, 다수의 게이트배선(GL)에 순차적으로 턴온(turn-on) 레벨의 게이트신호를 전달한다. 이에 따라, 턴온 레벨의 게이트신호가 전달된 게이트배선(GL)에 연결된 스위칭트랜지스터는 턴온되고, 이에 동기하여 데이터배선(DL)을 통해 전달된 데이터전압이 화소(P)에 인가된다. 한편, 게이트구동부(230)는 타이밍제어부(240)으로부터 출력된 제어신호에 따라 그 구동이 제어된다.
타이밍제어부(240)는 소스부(100)으로부터 전송된 영상데이터(VD)를 수신받는 Rx에 해당된다. 타이밍제어부(240)는 전송된 영상데이터(VD)를 처리하여 이를 데이터구동부(220)에 전달하게 된다. 한편, 타이밍제어부(240)는 데이터구동부(220) 및 게이트구동부(230)을 제어하는 제어신호를 생성하게 된다.
본 발명의 실시예에서, Tx인 소스부(100)와 Rx인 타이밍제어부(240)는 eDP 인터페이스 방식으로 통신을 하게 된다. 이와 같은 eDP 방식의 환경 설정을 위해 소스부(100)는 eDP 관련 정보 데이터인 DPCD를 타이밍제어부(240)로 전송한다. 여기서, DPCD는 예를 들면 Scrambler Enable/Disable, DBC On/Off, Contents Protection Enable/Disable 등의 정보를 포함할 수 있다.
이와 같이 전송된 DPCD는 타이밍제어부(240)에 구비된 DPCD용 레지스터 즉 제1레지스터에 저장된다. 이처럼 레지스터에 저장된 DPCD에 따라 eDP 환경이 설정되며, 이에 따라 표시장치(10)는 eDP 방식으로 구동되어 영상을 정상적으로 표시할 수 있게 된다.
DPCD는, 소스부(100)와 타이밍제어부(240) 사이에 구비된 전송배선으로서 예를 들면 보조 채널 배선을 통해 보조 채널 데이터(AUX)로서 송수신될 수 있다. 이와 같은 보조 채널 배선을 통해, 소스부(100)와 타이밍제어부(240)는 쌍방향 통신을 수행할 수 있다.
한편, 영상데이터(VD) 전송을 위해, 소스부(100)와 타이밍제어부(240) 사이에는 전송배선이 구비되는데, 영상데이터 전송을 위한 전송배선은 단방향 통신 즉 소스부(100)에서 타이밍제어부(240) 방향으로의 통신을 수행한다.
또한, 소스부(100)와 타이밍제어부(240) 사이에는, 타이밍제어부(240)가 DPCD를 수신할 준비가 되었는지를 알려주는 신호를 전송하기 위한 전송배선이 구비될 수 있다. 이와 관련하여 예를 들면, 타이밍제어부(240)에서 구동정보 데이터를 레지스터 즉 제2레지스터에 저장한 후 DPCD를 수신할 준비가 되면, 이를 소스부(100)에 알려주는 신호로서 HPD(Hot Plug Detect)신호를 출력하게 된다. 이와 같이, 싱크부(200)의 인터럽트 리퀘스트(interrupt request) 신호를 소스부(100)에 전송하기 위해 단방향 통신 전송배선이 구비될 수 있다.
한편, 본 발명의 실시예에 따른 표시장치(10)는 비휘발성메모리(250)로서 예를 들면 EEPROM(250)을 더욱 구비할 수 있다. 이와 같은 EEPROM(250)은 DPCD 및 타이밍제어부(240)의 구동정보 데이터를 저장하는 기능을 한다. 여기서, EEPROM(250)은 DPCD를 저장하는 제1영역(R1)과 구동정보 데이터를 저장하는 제2영역(R2)을 포함할 수 있다.
EEPROM(250)과 타이밍제어부(240)는 예를 들면 I2C 통신을 통해, 데이터를 전송할 수 있다. 이를 위해, EEPROM(250) 및 타이밍제어부(240) 각각에는 클럭 전송을 위한 SCL단자와 데이터 전송을 위한 단자 SDA단자가 구비된다.
한편, EEPROM(250)에는 WP(Write Protection)단자가 구비될 수 있는데, 이는 EEPROM(250)의 쓰기방지 기능과 관련된 단자에 해당된다. 예를 들면, WP단자에 로우전압이 인가되면 EEPROM(250)에 대한 쓰기방지 기능이 비활성화되어, EEPROM(250)에 대해서는 데이터 쓰기(write)가 가능하게 된다. 반대로, WP단자에 하이전압이 인가되면 EEPROM(250)에 대한 쓰기방지 기능이 활성화되어, EEPROM(250)에 대해서는 데이터 쓰기(write)가 불가능하게 된다. 이와 같은 WP신호는 타이밍제어부(240)에서 출력될 수 있다.
타이밍제어부(240)에 구동전원이 인가되어 구동이 시작되면 EEPROM(250)에 저장된 데이터가 타이밍제어부(240)의 레지스터로 전송되는데, 예를 들면 제2영역에 저장된 구동정보 데이터는 타이밍제어부(240)의 제2레지스터에 기록된다.
한편, 표시장치(10)의 초기 파워온시에, 타이밍제어부(240)의 제1레지스터에 저장되는 DPCD는 EEPROM(250)의 제1영역(R1)에 쓰여져서 저장된다.
이와 같이 제1영역(R1)에 저장된 DPCD는, 표시장치(10)의 구동모드가 슬립 모드에서 정상 모드로 복귀되면, 타이밍제어부(240)의 제1레지스터로 전송되어 저장된다. 이와 관련하여, 종래에는 정상 모드에서 슬립 모드로 변환되면 레지스터에 저장된 DPCD가 삭제되며, 그 후에 정상 모드로 복귀되었을 때 소스부에서 DPCD를 재송신하지 않게 되면 eDP 환경 설정이 이루어지지 않아 표시장치가 정상적으로 동작할 수 없게 된다. 그런데, 본 발명의 실시예에서는, 정상 모드로 복귀시 이전에 전송되어 EEPROM(250)에 저장된 DPCD를 사용할 수 있게 된다. 이에 따라, 정상 모드로 복귀시 DPCD를 재송신하지 않는 형태의 소스부(100)가 사용되더라도, eDP 환경 설정이 이루어질 수 있게 되어, 표시장치(10)가 정상적으로 표시 동작을 수행할 수 있게 된다.
한편, 슬립 모드에서 정상 모드로 복귀시 DPCD를 재송신하는 형태의 소스부(100)가 사용되는 경우에, 제1레지스터는 재송신된 DPCD로 업데이트(update)되며 마찬가지로 EEPROM(250)의 제1영역(R1) 또한 재송신된 DPCD로 업데이트되도록 구성될 수 있다.
이하, 도 4 및 5를 더욱 참조하여 본 발명의 실시예에 따른 표시장치를 구동하는 방법을 설명한다. 도 4는 본 발명의 실시예에 따른 표시장치를 구동하기 위해 사용되는 신호들에 대한 타이밍도이며, 도 5는 본발명의 실시예에 따른 표시장치를 구동하는 방법을 도시한 흐름도이다. 여기서, 설명의 편의를 위해, 도 4에서는 DPCD와 관련된 과정을 위주로 도시하였다.
먼저, 초기 파워온이 되어 표시장치(10)의 초기 구동이 시작된다 (st1). 즉, 초기 파워온이 되면, 구동전압(VCC)과 리셋신호(RESET)가 타이밍제어부(240)에 인가되어 정상 모드의 초기 구동이 시작된다.
이와 같은 초기 구동에서는, 타이밍제어부(240)는 EEPROM(250)의 제2영역(R2)에 저장된 구동정보 데이터를 읽어들여(read) 이를 제2레지스터에 설정하게 된다 (도 4의 (A) 참조). 이를 위해, 타이밍제어부(240) 및 EEPROM(250)은 예를 들면 I2C 통신을 수행하여, 구동정보 데이터가 전송될 수 있게 된다.
구동정보 데이터 설정이 완료되면, 타이밍제어부(240)는 Tx 및 Rx(즉, 소스부(100) 및 싱크부(200)) 사이에 통신을 수행할 준비(ready)가 되었음을 소스부(100)에 알리게 된다. 즉, 타이밍제어부(240)가 소스부(100)로부터 데이터를 수신받을 준비가 되었음을 알리게 된다.
이를 위해, 타이밍제어부(240)는 예를 들면 하이레벨의 HPD신호는 출력하게 된다 (도 4의 (B) 참조). 이와 같은 HPD신호에 응답하여, 소스부(100)는 DPCD를 보조 채널 데이터로서 타이밍제어부(240)로 송신하며 (도 4의 (C) 참조), 이와 같이 송신된 DPCD는 타이밍제어부(240)의 제1레지스터에 설정된다 (st2).
또한, 타이밍제어부(240)는 송신된 DPCD를 EEPROM(250)에 전송하여 이를 저장하게 된다 (st3) (도 4의 (D) 참조). 이를 위해, 예를 들면, WP단자에 로우전압이 인가되어 EEPROM(250)에 대한 쓰기방지 기능이 비활성화되며, 이에 따라 EEPROM(250)에 대해서는 데이터 쓰기가 가능하게 된다. 이로 인해, 송신된 DPCD는 EEPROM(250)의 제1영역(R1)에 쓰여져 저장될 수 있게 된다.
전술한 바와 같은 과정을 통해, DPCD가 타이밍제어부(240)의 제1레지스터에 설정됨에 따라, 표시장치(10)는 eDP 방식으로 구동될 수 있게 된다.
다음으로, 표시장치(10)가 정상 모드에서 슬립 모드로 구동 모드가 변환되면, 싱크부(200)는 파워오프 상태가 된다 (st4). 이와 같은 슬립 모드 상태에서는, HPD신호는 로우 상태로 변환된다.
이처럼, 파워오프 상태가 되면, 타이밍제어부(240)의 레지스터에 저장된 데이터는 모두 삭제되게 된다. 즉, 제1레지스터에 저장된 DPCD와 제2레지스터에 저장된 구동정보 데이터는 삭제된다.
다음으로, 표시장치(10)가 슬립 모드에서 정상 모드로 복귀되면, 싱크부(200)는 재차 파워온 상태가 된다 (st5).
이처럼, 파워온 상태로 복귀되면, 정상 모드에서의 초기 구동이 시작되게 된다. 즉, 타이밍제어부(240)는 EEPROM(250)의 제2영역(R2)에 저장된 구동정보데이터를 읽어들여 이를 제2레지스터에 재차 설정하게 되며, 또한 타이밍제어부(240)는 제1영역(R1)에 저장된 DPCD를 읽어들여 이를 제1레지스터에 설정하게 된다 (st6) (도 4의 (E) 참조).
이와 같이 타이밍제어부(240)의 레지스터 설정이 완료되면, 타이밍제어부(240)는 통신을 수행할 준비(ready)가 되었음을 소스부(100)에 알리게 된다.
이를 위해, 타이밍제어부(240)는 하이레벨의 HPD신호를 소스부(100)로 출력하게 된다.
정상 모드 복귀에 따른 HPD신호에 대해, 소스부(100)의 종류에 따라 DPCD를 재송신하거나 재송신하지 않을 수도 있다.
만약, 소스부(100)가 슬립 모드에서 정상 모드로 복귀시 DPCD를 재송신하는 기능을 갖는 경우에, 소스부(100)는 HPD신호에 응답하여 DPCD를 재송신하게 된다 (도 4의 (F) 참조).
이와 같이 재송신된 DPCD로 타이밍제어부(240)의 제1레지스터는 업데이트된다(st7). 즉, EEPROM(250)으로부터 전송된 DPCD로 업데이트된 제1레지스터는, 재전송된 DPCD로 재업데이트(re-update)되게 된다. 여기서, 재송신된 DPCD는 초기 파워온시에 송신된 DPCD와 동일한 데이터일 수 있는데, 이에 한정되지는 않는다.
또한, 타이밍제어부(240)는 재송신된 DPCD를 EEPROM(250)에 전송하여 이를 저장하게 된다 (st8) (도 4의 (G) 참조). 이를 위해, 예를 들면, WP단자에 로우전압이 인가되어 EEPROM(250)에 대한 쓰기방지 기능이 비활성화되며, 이에 따라 EEPROM(250)에 대해서는 데이터 쓰기가 가능하게 된다. 이로 인해, 재송신된 DPCD는 EEPROM(250)의 제1영역(R1)에 쓰여져 저장될 수 있게 된다. 즉, 송신된 DPCD가 저장된 제1영역(R1)은 재송신된 DPCD로 업데이트되게 된다.
한편, 소스부(100)가 슬립 모드에서 정상 모드로 복귀시, DPCD를 재송신하는 기능을 갖지 않는 경우에, 소스부(100)는 HPD신호에도 불구하고 DPCD를 재송신하지 않게 된다.
이처럼, 비록 소스부(100)가 DPCD를 재송신하지 않더라도, st6 단계에서의 제1레지스터 설정이 유지된다 (st9). 즉, 제1레지스터는 st6 단계에서 이미 제2영역의 DPCD로 설정되었으므로, 비록 소스부(100)가 DPCD를 재송신하지 않더라도, eDP 환경 설정이 이루어질 수 있게 된다.
전술한 바와 같이, 본 발명의 실시예에 따르면, eDP 인터페이스 방식으로 구동되는 표시장치에 있어, 소스부로부터 송신되어 타이밍제어부의 레지스터에 설정되는 DPCD는 EEPROM에도 저장되게 된다. 또한, 이와 같이 저장된 DPCD는, 슬립 모드에서 정상 모드로 복귀시, 타이밍제어부의 레지스터에 재차 설정되게 된다.
이에 따라, 정상 모드 복귀시, 소스부가 별도로 DPCD를 재전송하지 않더라도 싱크부의 eDP 환경 설정이 이루어질 수 있게 된다. 따라서, 표시장치는 정상적인 동작을 수행할 수 있게 된다.
전술한 본 발명의 실시예는 본 발명의 일예로서, 본 발명의 정신에 포함되는 범위 내에서 자유로운 변형이 가능하다. 따라서, 본 발명은, 첨부된 특허청구범위 및 이와 등가되는 범위 내에서의 본 발명의 변형을 포함한다.
100: 소스부 100: 소스부
200: 싱크부

Claims (9)

  1. eDP(embedded Display Port) 인터페이스를 사용하여 소스부와 표시패널을 포함하는 싱크부 사이의 신호 전송이 이루어지는 표시장치에 있어서,
    상기 싱크부에 구성되고, 초기 파워온에 따른 정상 모드 구동시 상기 소스부로부터 송신된 DPCD(Display Port Configuration Data)가 설정되는 제1레지스터를 포함하는 타이밍제어부와;
    상기 싱크부에 구성되고, 상기 타이밍제어부와 통신하며, 상기 송신된 DPCD를 저장하는 제1영역을 포함하는 비휘발성메모리를 포함하며,
    슬립 모드에서 정상 모드로 복귀되면, 상기 제1영역에 저장된 DPCD는 상기 제1레지스터에 설정되는
    표시장치.
  2. 제 1 항에 있어서,
    상기 슬립 모드에서 정상 모드로 복귀되면 상기 소스부가 DPCD를 재송신하는 경우에,
    상기 제1영역에 저장된 DPCD로 설정된 제1레지스터는 상기 재송신된 DPCD로 업데이트되는
    표시장치.
  3. 제 2 항에 있어서,
    상기 제1영역에 저장된 DPCD는 상기 재송신된 DPCD로 업데이트되는
    표시장치.
  4. 제 1 항에 있어서,
    상기 비휘발성메모리는 상기 타이밍제어부의 구동정보 데이터를 저장하는 제2영역을 포함하며,
    상기 타이밍제어부는 상기 구동정보 데이터가 설정되는 제2레지스터를 포함하는
    표시장치.
  5. eDP(embedded Display Port) 인터페이스를 사용하여 소스부와 표시패널을 포함하는 싱크부 사이의 신호 전송이 이루어지는 표시장치의 구동방법에 있어서,
    상기 싱크부에 구성된 타이밍제어부의 제1레지스터에, 초기 파워온에 따른 정상 모드 구동시 상기 소스부로부터 송신된 DPCD(Display Port Configuration Data)를 설정하는 단계와;
    상기 싱크부에 구성된 비휘발성메모리의 제1영역에, 상기 송신된 DPCD를 저장하는 단계와;
    슬립 모드에서 정상 모드로 복귀되면, 상기 제1영역에 저장된 DPCD를 상기 제1레지스터에 설정하는 단계
    를 포함하는 표시장치 구동방법.
  6. 제 5 항에 있어서,
    상기 슬립 모드에서 정상 모드로 복귀되면 상기 소스부가 DPCD를 재송신하는 경우에,
    상기 제1영역 저장된 DPCD로 설정된 제1레지스터를 상기 재송신된 DPCD로 업데이트하는 단계
    를 포함하는 표시장치 구동방법.
  7. 제 6 항에 있어서,
    상기 제1영역에 저장된 DPCD를 상기 재송신된 DPCD로 업데이트하는 단계
    를 포함하는 표시장치 구동방법.
  8. 제 5 항에 있어서,
    상기 초기 파워온에 따른 정상 모드 구동시,
    상기 비휘발성 메모리의 제2영역에 저장된 구동정보 데이터를 상기 타이밍제어부의 제2레지스터에 설정하는 단계와;
    상기 제2레지스터 설정 단계 후에, 상기 타이밍제어부에서 데이터를 수신받을 준비가 되었음을 알리는 신호를 상시 소스부로 전송하는 단계와;
    상기 데이터를 수신받을 준비가 되었음을 알리는 신호에 응답하여, 상기 소스부에서 상기 타이밍제어부로 상기 DPCD를 송신하는 단계
    를 포함하는 표시장치 구동방법.
  9. 제 8 항에 있어서,
    상기 슬립 모드에서 정상 모드로 복귀되면,
    상기 비휘발성 메모리의 제2영역에 저장된 구동정보 데이터를 상기 타이밍제어부의 제2레지스터에 설정하는 단계와;
    상기 제1레지스터 설정 단계 및 상기 제2레지스터 설정 단계 이후에, 상기 타이밍제어부에서 데이터를 수신받을 준비가 되었음을 알리는 신호를 상기 소스부로 전송하는 단계
    를 포함하는 표시장치 구동방법.
KR1020120072305A 2012-07-03 2012-07-03 표시장치 및 그 구동방법 KR20140005414A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120072305A KR20140005414A (ko) 2012-07-03 2012-07-03 표시장치 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120072305A KR20140005414A (ko) 2012-07-03 2012-07-03 표시장치 및 그 구동방법

Publications (1)

Publication Number Publication Date
KR20140005414A true KR20140005414A (ko) 2014-01-15

Family

ID=50140816

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120072305A KR20140005414A (ko) 2012-07-03 2012-07-03 표시장치 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR20140005414A (ko)

Similar Documents

Publication Publication Date Title
KR102057502B1 (ko) 디스플레이 드라이브 집적회로 및 영상 표시 시스템
KR102176504B1 (ko) 표시장치와 그 구동방법
KR101380753B1 (ko) 디스플레이장치 및 그 제어방법
US20100073384A1 (en) Liquid crystal display and display system comprising the same
US8681094B2 (en) Display apparatus and method for controlling display apparatus
JP2013186469A (ja) 表示装置及びそのパネルセルフリフレッシュ動作の制御方法
KR101457158B1 (ko) 회로 기판 및 이를 포함하는 액정 표시 장치
KR20170080226A (ko) 유기 발광 다이오드 표시 장치
WO2022022078A1 (zh) 显示模组、控制方法、装置、电子设备及存储介质
KR20140060141A (ko) 디스플레이 장치 및 그 제어 방법
US20130286027A1 (en) Graphics to universal serial bus conversion
CN101452685A (zh) 液晶显示器及包含该液晶显示器的显示系统
KR20090081662A (ko) 커넥터 및 이를 갖는 표시장치
KR102212208B1 (ko) 표시장치용 데이터 구동장치와 그를 포함하는 표시장치
EP3174040B1 (en) Display device and driving method thereof
KR20070040096A (ko) 복수개의 디지털 입력 포트를 구비한 디스플레이 장치의edid 공유 장치
KR20200081975A (ko) 표시장치
KR20140005414A (ko) 표시장치 및 그 구동방법
KR102531409B1 (ko) 표시 장치
KR102423867B1 (ko) 디스플레이 장치를 포함하는 전자 장치 및 그 구동 방법
KR20170037300A (ko) 표시 장치 및 그 구동 방법
KR20150057463A (ko) 타이밍 콘트롤러와 이를 이용한 표시장치
KR101178713B1 (ko) 노트북 컴퓨터용 액정표시장치 및 그 구동회로
KR20190074543A (ko) 체결 불량 확인 장치 및 이를 포함하는 표시장치
KR101480842B1 (ko) 데이터 구동부 및 이를 포함하는 액정표시장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination