KR20120068492A - 반도체 메모리 소자 및 그 제조방법 - Google Patents

반도체 메모리 소자 및 그 제조방법 Download PDF

Info

Publication number
KR20120068492A
KR20120068492A KR1020100130133A KR20100130133A KR20120068492A KR 20120068492 A KR20120068492 A KR 20120068492A KR 1020100130133 A KR1020100130133 A KR 1020100130133A KR 20100130133 A KR20100130133 A KR 20100130133A KR 20120068492 A KR20120068492 A KR 20120068492A
Authority
KR
South Korea
Prior art keywords
conductive
ion implantation
implantation region
region
gate
Prior art date
Application number
KR1020100130133A
Other languages
English (en)
Other versions
KR101194917B1 (ko
Inventor
정진효
Original Assignee
주식회사 동부하이텍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 동부하이텍 filed Critical 주식회사 동부하이텍
Priority to KR1020100130133A priority Critical patent/KR101194917B1/ko
Priority to US12/979,025 priority patent/US20120156842A1/en
Priority to US12/978,865 priority patent/US8451660B2/en
Priority to TW099146339A priority patent/TW201227933A/zh
Priority to CN2010106231779A priority patent/CN102544014A/zh
Publication of KR20120068492A publication Critical patent/KR20120068492A/ko
Application granted granted Critical
Publication of KR101194917B1 publication Critical patent/KR101194917B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/60Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the control gate being a doped region, e.g. single-poly memory cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0441Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing multiple floating gate devices, e.g. separate read-and-write FAMOS transistors with connected floating gates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823892Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the wells or tubs, e.g. twin tubs, high energy well implants, buried implanted layers for lateral isolation [BILLI]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2216/00Indexing scheme relating to G11C16/00 and subgroups, for features not directly covered by these groups
    • G11C2216/02Structural aspects of erasable programmable read-only memories
    • G11C2216/10Floating gate memory cells with a single polysilicon layer

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

실시예는 반도체 메모리 소자 및 그 제조방법에 관한 것이다.
실시예에 따른 반도체 메모리 소자는 반도체 기판 형성된 제1 도전형 웰 및 제2 도전형 웰; 상기 제1 도전형 웰 및 상기 제2 도전형 웰 위에 각각 형성된 제1 게이트 및 제2 게이트; 상기 제1 게이트 일측의 상기 제1도전형 웰에 형성된 제2도전형 제1 이온주입영역 및 상기 제1 게이트 타측의 상기 제1도전형 웰에 형성된 제2도전형 제2 이온주입영역; 상기 제2 게이트 일측의 상기 제2도전형 웰에 형성된 제1도전형 제1 이온주입영역 및 상기 제2 게이트 타측의 상기 제2도전형 웰에 형성된 제1도전형 제2 이온주입영역; 및 상기 제2도전형 제2 이온주입영역과 상기 제1도전형 제1 이온주입영역을 전기적으로 연결하는 라인;을 포함한다.

Description

반도체 메모리 소자 및 그 제조방법{Semiconductor Memory Device and Manufacturing Method of the same}
실시예는 반도체 메모리 소자 및 그 제조방법에 관한 것이다.
일반적으로, EPROM(Erasable Programmable Read Only Memory)과 같은 반도체 메모리 소자는 플로팅 게이트(Floating gate), ONO(Oxide-Nitride-Oxide)층, 컨트롤 게이트(Control gate)가 적층된 다중 폴리 구조를 가지나, 공정의 단순함, 동작 우수성 등의 특성을 보이는 싱글 게이트(single gate) 구조에 대한 연구가 진행중이다.
도 1은 일반적인 싱글 게이트 구조의 반도체 메모리 소자를 프로그램하는 경우의 전압 인가 형태를 도시한 도면인데, 이하의 설명에서 인용된 반도체 메모리 소자는 EPROM인 것으로 한다.
상기 반도체 메모리 소자는 핫채널 전자 주입(Hot Channel Electron Injection) 방식으로 프로그램되며, N-웰(10; 컨트롤 게이트로 동작됨)에 프로그램 전압(Program Voltage; +Vp)이 인가되면 2개의 플로팅 게이트(20)의 커플링 비율(ratio)에 의하여 특정 전압이 유기된다.
상기 플로팅 게이트(20)에 유기된 전압은 NMOS(30) 채널 영역의 전위를 반전시키고, 상기 NMOS(30)의 드레인(31)에 소정 전압(VDS)이 인가되면 상기 드레인(31)으로부터 소스(32) 측으로 전류가 흐른다.
따라서, 상기 드레인(31) 접합 영역 부근에서 발생되는 핫채널 전자가 상기 플로팅 게이트(20)로 주입되어 상기 NMOS(30)의 문턱 전압이 높아질 수 있다.
도 2는 일반적인 싱글 게이트 구조의 반도체 메모리 소자의 데이터를 읽는(reading) 경우의 전압 인가 형태를 도시한 도면이다.
상기 N-웰(10)에 읽기 전압(Reading Voltage; +VR)을 인가하면, 상기 플로팅 게이트(20)에 특정 전압이 유기된다. 또한, 상기 NMOS(30)의 드레인(31)에 읽기 동작을 위한 드레인 전압(Positive Drain Voltage)를 인가하고 상기 소스(32)는 기준전압(Vref: refercnce voltage)에 연결될 수 있다. 상기 기준전압은 그라운드(GND) 또는 0V일 수 있으나 이에 한정되는 것은 아니다.
상기 플로팅 게이트(20)에 전자가 주입되어 있고 상기 NMOS(30)의 문턱 전압이 높은 프로그램 상태이면, 상기 플로팅 게이트(20)에 유기된 특정 전압으로도 상기 NMOS(30)를 턴온(turn-on)시킬 수 없으므로 전류가 흐르지 않는다.
또한, 상기 플로팅 게이트(20)로부터 전자가 빠져나가 있고 상기 NMOS(30)의 문턱 전압이 낮은 삭제 상태라면, 상기 플로팅 게이트(20)에 유기된 특정 전압으로 상기 NMOS(30)를 턴온시킬 수 있으므로 전류가 흐른다.
따라서, 각각의 경우에 따라 데이터를 읽을 수 있다.
이와 같은 일반적인 싱글 게이트 구조의 반도체 메모리 소자는 상기 NMOS(30)가 형성되어 프로그램/읽기 동작이 이루어지는 P-웰(40)이 반도체 기판과 전기적으로 연결되어 있다.
따라서, 도면에 도시되지 않았으나 상기 반도체 기판의 다른 영역에 소정 회로소자가 함께 구현되고, 이때 반도체 기판이 특정 음전위로 바이어스 된다면 상기 반도체 메모리 소자는 동작될 수 없다.
이렇게 반도체 기판이 음전위로 바이어스된 상태에서, 싱글 게이트 구조의 반도체 메모리 소자를 동작시키기 위하여 P-웰과 반도체 기판을 분리하는 Deep N-웰을 형성하는 방법이 있다.
그러나, 이때 싱글 게이트 구조의 반도체 메모리 소자의 워드 라인(word line) 역할을 하는 상기 N-웰(10)과 상기 Deep N-웰을 다시 분리시켜야 하므로 구현이 어렵고 동작이 불안정해지는 문제점이 있다.
또한, 상기 N-웰(10)은 상기 플로팅 게이트(20)를 특정 전위로 유기시키는 컨트롤 게이트로 기능되므로, 비트 라인(상기 NMOS(30)의 드레인(31)과 연결됨) 방향의 인접된 N-웰(10)과 격리되어야 한다.
따라서 반도체 메모리 소자의 셀(cell) 사이즈가 매우 커지고, 대용량 반도체 메모리 소자에 적용하기 힘들어지는 문제점이 있다.
실시예는 저전압 환경에서도 안정적으로 동작되고, 셀 사이즈 및 주변 회로 영역의 사이즈를 최소화할 수 있는 반도체 메모리 소자 및 그 제조방법을 제공하고자 한다.
실시예에 따른 반도체 메모리 소자는 반도체 기판 형성된 제1 도전형 웰 및 제2 도전형 웰; 상기 제1 도전형 웰 및 상기 제2 도전형 웰 위에 각각 형성된 제1 게이트 및 제2 게이트; 상기 제1 게이트 일측의 상기 제1도전형 웰에 형성된 제2도전형 제1 이온주입영역 및 상기 제1 게이트 타측의 상기 제1도전형 웰에 형성된 제2도전형 제2 이온주입영역; 상기 제2 게이트 일측의 상기 제2도전형 웰에 형성된 제1도전형 제1 이온주입영역 및 상기 제2 게이트 타측의 상기 제2도전형 웰에 형성된 제1도전형 제2 이온주입영역; 및 상기 제2도전형 제2 이온주입영역과 상기 제1도전형 제1 이온주입영역을 전기적으로 연결하는 라인;을 포함한다.
또한, 실시예에 따른 반도체 메모리 소자의 제조방법은 반도체 기판에 제1 도전형 웰 및 제2 도전형 웰을 형성하는 단계; 상기 제1 도전형 웰 및 상기 제2 도전형 웰 위에 각각 제1 게이트 및 제2 게이트를 형성하는 단계; 상기 제1 게이트 일측의 상기 제1도전형 웰에 제2도전형 제1 이온주입영역 및 상기 제1 게이트 타측의 상기 제1도전형 웰에 제2도전형 제2 이온주입영역을 형성하는 단계; 상기 제2 게이트 일측의 상기 제2도전형 웰에 제1도전형 제1 이온주입영역 및 상기 제2 게이트 타측의 상기 제2도전형 웰에 제1도전형 제2 이온주입영역을 형성하는 단계; 및 상기 제2도전형 제2 이온주입영역과 상기 제1도전형 제1 이온주입영역을 전기적으로 연결하는 라인을 형성하는 단계;를 포함하며, 상기 제1도전형 웰, 상기 제1 게이트, 상기 제2도전형 제1 이온주입영역 및 상기 제2도전형 제2 이온주입영역은 제2도전형 셀렉트(select) 트랜지스터를 구성하고, 상기 제2도전형 웰, 상기 제2 게이트, 상기 제1도전형 제1 이온주입영역 및 상기 제1도전형 제2 이온주입영역은 제1도전형 플로팅(floating) 트랜지스터를 구성하는 것을 특징으로 한다.
실시예에 의하면, 다음과 같은 효과가 있다.
첫째, 반도체 메모리 소자가 셀렉트 NMOS TR과 플로팅 PMOS TR이 직렬로 연결된 싱글 게이트 구조로 구현됨으로써, 반도체 메모리 소자의 크기를 최소화하고 셀의 집적도를 증가시킬 수 있다.
둘째, 반도체 메모리 소자의 프로그램, 리딩 동작이 저전압 환경에서도 안정적으로 이루어질 수 있으므로, 반도체 메모리 셀을 구동시키기 위한 주변회로를 단순화할 수 있고, 회로 영역의 사이즈를 최소화할 수 있다.
셋째, 실시예에 의하면 유닛셀(Unit Cell) 상에 제1 도전형 웰에 제1 도전형 제1 탭영역을 형성시키고, 제2 도전형 웰에 제2 도전형 탭영역을 형성시킴으로써 기생(Parasitic) PNPN 소자가 턴온(Turn-on)되는 래치업(Latch-up) 현상을 막을 수 있다.
도 1은 일반적인 싱글 게이트 구조의 반도체 메모리 소자를 프로그램하는 경우의 전압 인가 형태를 도시한 도면.
도 2는 일반적인 싱글 게이트 구조의 반도체 메모리 소자의 데이터를 읽는 경우의 전압 인가 형태를 도시한 도면.
도 3은 제1 실시예에 따른 반도체 메모리 소자의 구조를 도시한 상면도.
도 4는 제1 실시예에 따른 반도체 메모리 소자의 구조에서 도 3의 표시선 A-A'를 기준으로 측단면도.
도 5는 제1 실시예에 따른 반도체 메모리 소자의 단위셀이 어레이(array)를 이룬 형태를 도시한 상면도.
도 6은 제1 실시예에 따른 반도체 메모리 소자가 4비트셀을 구성한 경우의 등가 회로를 도시한 회로도.
도 7은 제2 실시예에 따른 반도체 메모리 소자의 구조에서 측단면도.
도 8은 제2 실시예에 따른 반도체 메모리 소자의 단위셀이 어레이(array)를 이룬 형태를 도시한 상면도.
도 9는 제3 실시예에 따른 반도체 메모리 소자의 구조에서 측단면도.
도 10은 제3 실시예에 따른 반도체 메모리 소자의 단위셀이 어레이(array)를 이룬 형태를 도시한 상면도.
도 11은 제3 실시예에 따른 반도체 메모리 소자가 4비트셀을 구성한 경우의 등가 회로를 도시한 회로도.
도 12는 제4 실시예에 따른 반도체 메모리 소자의 구조에서 측단면도.
도 13은 제4 실시예에 따른 반도체 메모리 소자의 단위셀이 어레이(array)를 이룬 형태를 도시한 상면도.
도 14 내지 도 23은 실시예에 따른 반도체 메모리 소자의 제조방법의 공정단면도.
이하, 실시예에 따른 반도체 메모리 소자 및 그 제조방법을 첨부된 도면을 참조하여 설명한다.
실시 예의 설명에 있어서, 각 층(막), 영역, 패턴 또는 구조물들이 기판, 각 층(막), 영역, 패드 또는 패턴들의 "상/위(on/over)"에 또는 "아래(under)"에 형성되는 것으로 기재되는 경우에 있어, "상/위(on/over)"와 "아래(under)"는 "직접(directly)" 또는 "다른 층을 개재하여 (indirectly)" 형성되는 것을 모두 포함한다. 또한 각 층의 상/위 또는 아래에 대한 기준은 도면을 기준으로 설명한다.
도면에서 각층의 두께나 크기는 설명의 편의 및 명확성을 위하여 과장되거나 생략되거나 또는 개략적으로 도시되었다. 또한 각 구성요소의 크기는 실제크기를 전적으로 반영하는 것은 아니다.
(실시예)
도 3은 제1 실시예에 따른 반도체 메모리 소자의 구조를 도시한 상면도이고, 도 4는 도 3의 표시선 A-A'를 기준으로 한 제1 실시에 따른 반도체 메모리 소자의 구조를 도시한 측단면도이다.
이하, 도 3 내지 도 4를 참조하여 제1 실시예에 따른 반도체 메모리 소자(101)에 대하여 설명하는데, 실시예에 따른 반도체 메모리 소자는 EPROM일 수 있다.
또한, 실시예에 따른 반도체 메모리 소자는 반도체 메모리 소자일 수 있으나 이에 한정되는 것은 아니다.
도 3 및 도 4를 참조하면, 제1 실시예에 따른 반도체 메모리 소자(101)는 반도체 기판(100), 제1도전형 웰(105), 제2도전형 웰(110), 소자분리영역(115), 제2도전형 제1 이온주입영역(120), 제2도전형 제2 이온주입영역(125), 제1 게이트절연막(140), 제1 게이트(145), 제1도전형 제1 이온주입영역(130), 제1도전형 제2 이온주입영역(135), 제2 게이트절연막(150), 제2 게이트(155), 살리사이드 블럭층(Salicide blocking layer)(160), 제1탭(170), 제2탭(175), 제3탭(180), 제4탭(185)을 포함할 수 있다.
도 3 및 도 4에 도시된 제1 실시예에 따른 반도체 메모리 소자는 단위셀 영역만을 도시한 것이다.
이하, 설명의 편의를 위하여 상기 제1도전형 웰(105), 제2도전형 웰(110), 제2도전형 제1 이온주입영역(120), 제2도전형 제2 이온주입영역(125), 제1도전형 제1 이온주입영역(130), 제1도전형 제2 이온주입영역(135)은 각각 "P웰(105)", "N웰(110)", "N소스 영역(120)", "N드레인 영역(125)", "P드레인 영역(130)", "P소스 영역(135)"으로 지칭한다.
이하의 설명에서, 상기 제1도전형은 P타입을 의미하고, 상기 제2도전형은 N타입을 의미하는 것으로 하였으나, 그 반대의 타입으로 해석될 수도 있다.
이와 같은 실시예에 따른 반도체 메모리 소자는 셀렉트(select) 제2도전형 MOS 트랜지스터, 즉 "셀렉트 NMOS TR"의 제1 영역(B)과, 플로팅(floating) 제1도전형 MOS 트랜지스터, 즉 "플로팅 PMOS TR"의 제2 영역(D)으로 구분될 수 있다.
상기 반도체 기판(100), 가령 P형 서브(sub) 기판의 상부에 상기 P웰(105)과 상기 N웰(110)이 나란히 형성된다. 이때, 상기 P웰(105)과 상기 N웰(110)은 동일한 깊이로 형성되는 것이 좋다.
상기 P웰(105)과 상기 N웰(110)은 상기 소자분리영역(115)에 의하여 이격될 수 있는데, 상기 소자분리영역(115)은 상기 P웰(105)과 N웰(110)을 완전히 이격시키거나 도 4에 도시된 것처럼 상측 일부만을 이격시킬 수도 있다.
상기 P웰(105)은 상기 제1 영역(B)을 이루는 베이스층이 되고, 상기 N웰(110)은 상기 제2 영역(D)을 이루는 베이스층이 된다.
상기 P웰(105)이 형성된 상기 반도체 기판(100) 위에 제1 게이트절연막(140)이 형성되고, 그 위로 제1 게이트(145)가 형성된다.
또한, 상기 제1 게이트(145) 일측의 상기 P웰(105) 상측에 상기 N소스 영역(120)이 형성되고, 상기 제1 게이트(145) 타측의 상기 P웰(105) 상측에 상기 N드레인 영역(125)이 형성된다.
상기 N웰(110)이 형성된 상기 반도체 기판(100) 위에 제1 게이트절연막(150)이 형성되고, 그 위로 제2 게이트(155)가 형성된다.
또한, 상기 제2 게이트(155) 일측의 상기 N웰(110) 상측에 상기 P드레인 영역(130)이 형성되고, 상기 제2 게이트(155) 타측의 상기 N웰(110) 상측에 상기 P소스 영역(135)이 형성된다.
이와 같이 하여, 제1 영역(B)의 셀렉트 NMOS TR과 제2 영역(D)의 플로팅 PMOS TR가 형성되는데, 각각의 트랜지스터 영역에는 LDD(Lightly doped drain) 영역, 사이드월, 스페이서 등의 구조물이 더 포함될 수 있음은 물론이다.
상기 살리사이드 블럭층(160)은 상기 제2 게이트(155)를 적어도 포함하여 상기 제2 게이트(155) 위에 형성되며, 상기 제2 게이트(155)에 살리사이드가 형성되는 것을 방지한다.
상기 N드레인 영역(125)과 상기 P드레인 영역(130)은 상기 소자분리영역(115)에 의하여 이격된다.
상기 제1탭(170), 상기 제2탭(175), 상기 제3탭(180), 상기 제4탭(185)은 각각 상기 N소스 영역(120), 상기 N드레인 영역(125), 상기 P드레인 영역(130), 상기 P소스 영역(135) 위에 형성되며, 전압 인가시 전극으로 이용되는 단자 또는 본딩 패드로 이용될 수 있다.
이하, 실시예에 따른 반도체 메모리 소자의 프로그램(program) 동작, 리딩(reading) 동작에 대하여 설명하면 다음과 같다.
상기 N소스 영역(120)은 공통 소스 라인(CSL; Common Source Line)과 연결되고, 상기 N드레인 영역(125)은 상기 P드레인 영역(130)과 별도의 라인(C)을 통하여 연결된다.
또한, 상기 제1 게이트(145)는 워드 라인(WL; Word Line)과 연결되고, 상기 제2 게이트(155)는 플로팅되며, 상기 P소스 영역(135)은 비트 라인(BL; Bit Line)과 연결된다.
따라서, 실시예에 따른 반도체 메모리 소자의 단위셀은 제1 영역(B)의 셀렉트 NMOS TR과 제2 영역(D)의 플로팅 PMOS TR이 직렬로 연결된 구조를 가지게 된다.
실시예에 따른 반도체 메모리 소자의 단위셀이 프로그램되는 경우, 상기 비트 라인과 연결된 상기 P소스 영역(135)과 상기 N웰(110)에 양전위의 제1전압(Vpp; Positive Program Vlotage)을 인가하고, 상기 워드 라인과 연결된 상기 제1 게이트(145)에 양전위의 제2전압(Vwlp; Word Line Program Voltage)을 인가한다.
상기 공통 소스 라인과 연결된 상기 N소스 영역(120)과 상기 P웰(105)은 기준전압(Vref: refercnce voltage)에 연결될 수 있다. 상기 기준전압은 그라운드(GND) 또는 0V일 수 있으나 이에 한정되는 것은 아니다.
이때, 상기 제2 게이트(155)와 상기 P드레인 영역(130) 사이에 제1 커플링 커패시턴스가 존재하고, 상기 제2 게이트(155)와 상기 P소스 영역(135) 사이에 제2 커플링 커패시턴스가 존재하며, 상기 P드레인 영역(130)과 상기 P소스 영역(135) 사이의 채널 영역과 상기 제2 게이트(155) 사이에 제3 커플링 커패시턴스가 존재한다.
이와 같은 바이어스(Bias) 조건에 의하면, 상기 N웰(110)과 상기 P소스 영역(135)에 인가된 상기 제1전압에 의하여 상기 제2 게이트(155)에 소정의 양전위의 제3전압(Positive Voltage)이 발생된다.
상기 제3전압의 영향에 의하여, 상기 제2 영역(D)의 플로팅 PMOS TR이 턴온(Turn-on)되고, 상기 제2전압에 의하여 상기 제1 영역(B)의 셀렉트 NMOS TR도 턴온됨으로써, 상기 P소스 영역(135), 즉 상기 비트 라인으로부터 상기 N소스 영역(120), 즉 상기 공통 소스 라인으로 전류가 흐른다.
이와 같이, 상기 제1 영역(B)의 셀렉트 NMOS TR과 상기 제2 영역(D)의 플로팅 PMOS TR이 함께 턴온되면 상기 플로팅 PMOS TR의 상기 P소스 영역(135) 부근에서 CHEI(Channel Hot Electron Injection) 현상이 발생하고, 상기 제2 게이트(155)에 전자가 추가적으로 주입된다.
이로 인하여, 상기 플로팅 PMOS TR의 문턱 전압(Threshold Voltage)가 낮아지고, 상기 플로팅 PMOS TR은 더욱 강하게 턴온되어 상기 CHEI 현상이 지속되며 상기 플로팅 PMOS TR의 문턱 전압은 계속 낮아질 수 있다. 따라서, 실시예에 따른 반도체 메모리 소자의 프로그래밍 시간을 증가시킬수록 상기 제2 영역(D)의 플로팅 PMOS TR의 문턱전압이 낮아지는 현상을 유도할 수 있다.
따라서, 실시예에 따른 반도체 메모리 소자는 프로그램될 수 있다.
한편, 실시예에 따른 반도체 메모리 소자의 단위셀이 리딩되는 경우, 상기 비트 라인과 연결된 상기 P소스 영역(135)과 상기 N웰(110)에 양전위의 제4전압(Vpr; Positive Reading Vlotage)을 인가하고, 상기 워드 라인과 연결된 상기 제1 게이트(145)에 양전위의 제5전압(Vwlr; Word Line Reading Voltage)을 인가한다.
상기 공통 소스 라인과 연결된 상기 N소스 영역(120)과 상기 P웰(105)은 기준전압(Vref: refercnce voltage)에 연결될 수 있다. 상기 기준전압은 그라운드(GND) 또는 0V일 수 있으나 이에 한정되는 것은 아니다.
이때, 상기 제4전압(Vpr)은 상기 제1전압(Vpp)보다 낮아야 한다.
실시예에 따른 반도체 메모리 소자가 리딩되는 경우 역시 상기 제1 커플링 커패시턴스, 상기 제2 커플링 커패시턴스, 상기 제3 커플링 커패시턴스가 작용되며, 이와 같은 바이어스 조건에 의하면, 상기 N웰(110)과 상기 P소스 영역(135)에 인가된 상기 제4전압에 의하여 상기 제2 게이트(155)에 소정의 양전위의 제6전압(Positive Voltage)이 발생된다.
첫째, 상기 제2 영역(D)의 플로팅 PMOS TR이 프로그램된 상태, 즉 상기 제2 게이트(155)에 전자가 주입되어 있는 상태면, 전술한 바와 같이 상기 플로팅 PMOS TR의 문턱전압이 매우 낮으므로 턴온되고, 상기 셀렉트 NMOS TR 역시 상기 제5전압에 의하여 턴온된다.
따라서, 상기 P소스 영역(135), 즉 상기 비트 라인으로부터 상기 N소스 영역(120), 즉 상기 공통 소스 라인으로 전류가 흐르며, 상기 비트 라인의 전류를 읽음으로써 실시예에 따른 반도체 메모리 소자가 프로그램된 상태(가령, "1")임을 알 수 있다.
둘째, 상기 제2 영역(D)의 플로팅 PMOS TR이 프로그램되지 않은 상태, 즉 상기 제2 게이트(155)에 전자가 주입되어 있지 않은 초기 상태면, 상기 플로팅 PMOS TR의 문턱전압이 높으므로 턴 오프(turn off)되고, 상기 비트 라인으로부터 상기 공통 소스 라인으로 전류가 흐르지 않게 된다. 따라서, 상기 비트 라인의 단락 상태를 읽음으로써 실시예에 따른 반도체 메모리 소자가 프로그램되지 않은 상태(가령, "0")임을 알 수 있다.
참고로, 실시예에 따른 반도체 메모리 소자가 리딩되는 경우, 상기 제1전압과 상기 제4전압의 크기는 일정 수치로 한정될 필요는 없으나, 상기 제4전압이 상기 제1전압보다 낮게 인가되는 상기 조건은 반드시 충족되어야 한다.
도 5는 실시예에 따른 반도체 메모리 소자의 단위셀(A)이 어레이(array)를 이룬 형태를 도시한 상면도이다.
도 5를 참조하면, 실시예에 따른 반도체 메모리 소자의 단위셀(A1, A2, A3, A4)은 4개로 구비되어 2×2 행렬을 이루고 4비트(bit)셀을 구성할 수 있다.
상기 4비트셀의 X축 상에서 인접된 제1 단위셀(A1) 및 제2 단위셀(A2), 그리고 제3 단위셀(A3) 및 제4 단위셀(A4)은 서로 마주하여 대칭되는 구조를 가지며, Y축 상에서 인접된 제1 단위셀(A1) 및 제3 단위셀(A3), 그리고 제2 단위셀(A2) 및 제4 단위셀(A4)은 나란히 배열된 구조를 가진다.
상기 제1 단위셀(A1)과 상기 제3 단위셀(A3)의 상기 N소스 영역(120)은 전기적으로 연결되고 상기 4비트셀의 일측 끝단에 형성된다.
상기 제2 단위셀(A2)과 상기 제4 단위셀(A4)의 상기 N소스 영역(120)은 전기적으로 연결되고 상기 4비트셀의 타측 끝단에 형성된다.
상기 제1 단위셀(A1)의 N드레인 영역(125)과 상기 제3 단위셀(A3)의 N드레인 영역(125)은 서로 이격되고, 상기 제2 단위셀(A2)의 N드레인 영역(125)과 상기 제4 단위셀(A4)의 N드레인 영역(125)은 서로 이격된다.
또한, 상기 제1 단위셀(A1)과 상기 제3 단위셀(A3)의 상기 제1 게이트(145)는 서로 연결되고, 상기 제2 단위셀(A2)과 상기 제4 단위셀(A4)의 상기 제1 게이트(145)는 서로 연결될 수 있다.
상기 제1 단위셀(A1)과 상기 제2 단위셀(A2)의 P소스 영역(135)은 공유되고, 상기 제3 단위셀(A3)과 상기 제4 단위셀(A4)의 P소스 영역(135)은 공유된다.
그리고, 상기 제1 단위셀(A1)과 상기 제2 단위셀(A2)의 상기 플로팅 PMOS TR과 상기 제3 단위셀(A3)과 상기 제4 단위셀(A4)의 상기 플로팅 PMOS TR은 서로 이격된다.
이와 같은 구조의 상기 4비트셀은 다시 반복적으로 어레이를 이룸으로써 대용량의 반도체 메모리 소자를 구성할 수 있다.
상기 4비트셀에 전압이 인가되어 동작되는 경우를 설명하면 다음과 같다.
도 6은 실시예에 따른 반도체 메모리 소자가 4비트셀을 구성한 경우의 등가 회로를 도시한 회로도이다.
도 6을 참조하면, 상기 제1 단위셀(A1)과 상기 제2 단위셀(A2)의 공유된 P소스 영역(135)과 상기 제3 단위셀(A3)과 상기 제4 단위셀(A4)의 공유된 P소스 영역(135)은 각각 제1 비트라인(BL_0) 및 제2 비트라인(BL_1)과 연결된다.
또한, 상기 제1 단위셀(A1)과 상기 제3 단위셀(A3)의 N소스 영역(120)은 공통 소스 라인과 연결되고, 상기 제2 단위셀(A2)과 상기 제4 단위셀(A4)의 N소스 영역(135)은 공통 소스 라인과 연결된다.
그리고, 상기 제1 단위셀(A1)과 상기 제3 단위셀(A3)의 제1 게이트(145)와 상기 제2 단위셀(A2)과 상기 제4 단위셀(A4)의 제1 게이트(145)는 각각 제1 워드라인(WL_0)과 제2 워드라인(WL_1)과 연결된다.
첫째, 상기 4비트셀을 프로그램시키는 경우에 대하여 설명한다.
상기 4비트셀을 구성하는 4개의 단위셀 중 상기 제1 단위셀(A1)을 선택하여 프로그램시키기 위해서는 다음 표 1과 같이 바이어스(vias) 전압을 인가한다.
라인 명칭 전압 수치
제1 워드라인(WL_0) 제2 전압(0.5V ~ 15V)
제2 워드라인(WL_1) 기준전압
제1 비트라인(BL_0) 제1 전압(3V ~ 15V)
제2 비트라인(BL_1) 기준전압
공통 소스 라인(CSL) 기준전압
N웰(110) 제1 전압(3V ~ 15V)
P웰(105) 기준전압
이와 같이 바이어스 전압이 인가되면, 상기 제1 단위셀(A1)의 상기 셀렉트 NMOS TR과 상기 플로팅 PMOS TR이 모두 턴온되고, CHEI 현상에 의하여 상기 플로팅 PMOS TR의 상기 제2 게이트(155)에 전자가 주입되어 문턱 전압이 낮아짐으로써 전술한 바와 같이 프로그램 동작이 수행된다.
상기 제2 단위셀(A2)과 상기 제4 단위셀(A4)의 경우 상기 셀렉트 NMOS TR이 턴오프되고, 상기 제3 단위셀(A3)의 경우 상기 플로팅 PMOS TR이 턴오프되어 프로그램 동작이 일어나지 않는다.
따라서, 상기 제1 단위셀(A1)만이 선택적으로 프로그램될 수 있다.
이와 같이, 상기 제1 워드라인(WL_0)과 상기 제2 워드라인(WL_1)에 상기 제2 전압과 기준전압(Vref)를 조합적으로 인가하고, 상기 제1 비트라인(BL_0)과 상기 제2 비트라인(BL_1)에 상기 제1 전압과 기준전압(Vref)을 조합적으로 인가함으로써 상기 4개의 단위셀 중 어느 하나의 단위셀을 선택하여 프로그램시킬 수 있다. 상기 기준전압은 그라운드(GND) 또는 0V일 수 있으나 이에 한정되는 것은 아니다.
예를 들어, 상기 제1 워드라인(WL_0)에 가해지는 제2 전압은 약 0.5V ~ 약 15V일 수 있으나 이에 한정되는 것은 아니다. 또한, 상기 제1 비트라인(BL_0) 및 상기 N웰(110)에 가해지는 제1 전압은 가해지는 제1 전압은 약 3V ~ 약 15V일 수 있으나 이에 한정되는 것은 아니다.
둘째, 상기 4비트셀을 리딩하는 경우에 대하여 설명한다.
상기 4비트셀을 구성하는 4개의 단위셀 중 상기 제1단위셀(A1)을 선택하여 리딩하기 위해서는 다음 표2와 같이 바이어스 전압을 인가한다.
라인 명칭 전압 수치
제1 워드라인(WL_0) 제5 전압(0.5V ~ 15V)
제2 워드라인(WL_1) 기준전압
제1 비트라인(BL_0) 제4 전압(0.1V ~ 6V)
제2 비트라인(BL_1) 기준전압
공통 소스 라인(CSL) 기준전압
N웰(110) 제4 전압(0.1V ~ 6V)
P웰(105) 기준전압
이와 같이 바이어스 전압이 인가되면, 상기 제1 단위셀(A1)의 상기 셀렉트 NMOS TR은 턴온되고, 상기 플로팅 PMOS TR이 프로그램된 상태이면 상기 플로팅 PMOS TR도 턴온되어 프로그램 상태, 즉 "1" 상태를 읽게 된다.
상기 플로팅 PMOS TR이 프로그램되지 않은 상태이면 상기 플로팅 PMOS TR이 턴오프되고, 프로그램되지 않은 상태, 즉 "0" 상태를 읽게 된다.
상기 제2 단위셀(A2)과 상기 제4 단위셀(A4)의 경우 상기 셀렉트 NMOS TR이 턴오프되고, 상기 제3 단위셀(A3)의 경우 상기 플로팅 PMOS TR이 턴오프되어 리딩 동작이 일어나지 않는다.
따라서, 상기 제1 단위셀(A1)만이 선택적으로 리딩될 수 있다.
이와 같이, 상기 제1 워드라인(WL_0)과 상기 제2 워드라인(WL_1)에 상기 제5 전압과 기준전압를 조합적으로 인가하고, 상기 제1 비트라인(BL_0)과 상기 제2 비트라인(BL_1)에 상기 제4 전압과 기준전압을 조합적으로 인가함으로써 상기 4개의 단위셀 중 어느 하나의 단위셀을 선택하여 리딩할 수 있다.
예를 들어, 상기 제1 워드라인(WL_0)에 가해지는 제5 전압은 약 0.5V ~ 약 15V일 수 있으나 이에 한정되는 것은 아니다. 또한, 상기 제1 비트라인(BL_0) 및 상기 N웰(110)에 가해지는 제4 전압은 약 0.1V ~ 약 6V일 수 있으나 이에 한정되는 것은 아니다.
실시예에 의하면, 다음과 같은 효과가 있다.
첫째, 반도체 메모리 소자가 셀렉트 NMOS TR과 플로팅 PMOS TR이 직렬로 연결된 싱글 게이트 구조로 구현됨으로써, 반도체 메모리 소자의 크기를 최소화하고 셀의 집적도를 증가시킬 수 있다.
둘째, 반도체 메모리 소자의 프로그램, 리딩 동작이 저전압 환경에서도 안정적으로 이루어질 수 있으므로, 반도체 메모리 셀을 구동시키기 위한 주변회로를 단순화할 수 있고, 회로 영역의 사이즈를 최소화할 수 있다.
도 7은 제2 실시예에 따른 반도체 메모리 소자(102)의 구조에서 측단면도이며, 도 8은 제2 실시예에 따른 반도체 메모리 소자의 단위셀이 어레이(array)를 이룬 형태를 도시한 상면도이다.
제2 실시예는 제1 실시예의 기술적인 특징을 채용할 수 있다.
제2실시예에 따른 반도체 메모리 소자(102)는 상기 제1도전형 웰(105) 및 상기 제2도전형 웰(110)의 경계부에 형성되어 상기 제2도전형 제2 이온주입영역(125)과 상기 제1도전형 제1 이온주입영역(130)을 전기적으로 격리하는 소자분리영역(115)와, 상기 제2 도전형 제2 이온주입영역(125)과 상기 소자분리영역(115) 사이에 형성되는 제1 도전형 제1 탭영역(117a) 및 상기 제1 도전형 제1 이온주입영역(130)과 상기 소자분리영역(115) 사이에 형성되는 제2 도전형 제2 탭영역(117b)를 포함할 수 있다.
제2 실시예는 상기 제2도전형 제2 이온주입영역(125)과 상기 제1 도전형 제1 탭영역(117a) 사이에 제2 소자분리영역(116a)을 포함할 수 있다.
또한, 제2 실시예는 상기 제1 도전형 제1 이온주입영역(130)과 상기 제2 도전형 제2 탭영역(117b) 사이에 제3 소자분리영역(116b)을 포함할 수 있다.
한편, 프로그램(Program) 동작시 고전압의 VPP 전압이 인가되게 되는데 이때 P+/N-well/P-well/N+로 기생(Parasitic) PNPN 소자가 턴온(Turn-on)되어 소자가 페일(Fail)나는 현상인 래치업(Latch-up)이 발생할 수 있다.
제2 실시예에 의하면 유닛셀(Unit Cell) 상에 제1 도전형 웰(105)에 제1 도전형 제1 탭영역(117a)을 형성시키고, 제2 도전형 웰(110)에 제2 도전형 탭영역(117b)을 형성시킴으로써 P+/N-well/P-well/N+로 기생(Parasitic) PNPN 소자가 턴온(Turn-on)되는 래치업(Latch-up) 현상을 원천적으로 막을 수 있다.
도 9는 제3 실시예에 따른 반도체 메모리 소자(103)의 구조에서 측단면도이며, 도 10은 제3 실시예에 따른 반도체 메모리 소자의 단위셀이 어레이(array)를 이룬 형태를 도시한 상면도이다.
제3 실시예는 상기 제1 실시예의 기술적인 특징을 채용할 수 있다.
제3 실시예에 따른 반도체 메모리 소자의 프로그램(program) 동작, 리딩(reading) 동작에 대하여 설명하면 다음과 같다.
상기 N소스 영역(120)은 비트 라인(BL; Bit Line)과 연결되고, 상기 N드레인 영역(125)은 상기 P드레인 영역(130)과 별도의 라인(C)을 통하여 연결된다.
또한, 상기 제1 게이트(145)는 워드 라인(WL; Word Line)과 연결되고, 상기 제2 게이트(155)는 플로팅되며, 상기 P소스 영역(135)은 공통 소스 라인(CSL; Common Source Line)과 연결된다.
따라서, 실시예에 따른 반도체 메모리 소자의 단위셀은 제1 영역(B)의 셀렉트 NMOS TR과 제2 영역(D)의 플로팅 PMOS TR이 직렬로 연결된 구조를 가지게 된다.
실시예에 따른 반도체 메모리 소자의 단위셀이 프로그램되는 경우, 상기 공통 소스 라인과 연결된 상기 P소스 영역(135)과 상기 N웰(110)에 양전위의 제1전압(Vpp; Positive Program Vlotage)을 인가하고, 상기 워드 라인과 연결된 상기 제1 게이트(145)에 양전위의 제2전압(Vwlp; Word Line Program Voltage)을 인가한다.
상기 비트 라인과 연결된 상기 N소스 영역(120)과 상기 P웰(105)은 기준전압(Vref: refercnce voltage)에 연결될 수 있다. 상기 기준전압은 그라운드(GND) 또는 0V일 수 있으나 이에 한정되는 것은 아니다.
이때, 상기 제2 게이트(155)와 상기 P드레인 영역(130) 사이에 제1 커플링 커패시턴스가 존재하고, 상기 제2 게이트(155)와 상기 P소스 영역(135) 사이에 제2 커플링 커패시턴스가 존재하며, 상기 P드레인 영역(130)과 상기 P소스 영역(135) 사이의 채널 영역과 상기 제2 게이트(155) 사이에 제3 커플링 커패시턴스가 존재한다.
이와 같은 바이어스(Bias) 조건에 의하면, 상기 N웰(110)과 상기 P소스 영역(135)에 인가된 상기 제1전압에 의하여 상기 제2 게이트(155)에 소정의 양전위의 제3전압(Positive Voltage)이 발생된다.
상기 제3전압의 영향에 의하여, 상기 제2 영역(D)의 플로팅 PMOS TR이 턴온(Turn-on)되고, 상기 제2전압에 의하여 상기 제1 영역(B)의 셀렉트 NMOS TR도 턴온됨으로써, 상기 P소스 영역(135), 즉 상기 공통 소스 라인으로부터 상기 N소스 영역(120), 즉 상기 비트 라인으로 전류가 흐른다.
이와 같이, 상기 제1 영역(B)의 셀렉트 NMOS TR과 상기 제2 영역(D)의 플로팅 PMOS TR이 함께 턴온되면 상기 플로팅 PMOS TR의 상기 P 드레인 영역(130) 부근에서 CHEI(Channel Hot Electron Injection) 현상이 발생하고, 상기 제2 게이트(155)에 전자가 추가적으로 주입된다.
이로 인하여, 상기 플로팅 PMOS TR의 문턱 전압(Threshold Voltage)가 낮아지고, 상기 플로팅 PMOS TR은 더욱 강하게 턴온되어 상기 CHEI 현상이 지속되며 상기 플로팅 PMOS TR의 문턱 전압은 계속 낮아질 수 있다. 따라서, 실시예에 따른 반도체 메모리 소자의 프로그래밍 시간을 증가시킬수록 상기 제2 영역(D)의 플로팅 PMOS TR의 문턱전압이 낮아지는 현상을 유도할 수 있다.
따라서, 제3 실시예에 따른 반도체 메모리 소자는 프로그램될 수 있다.
한편, 제3 실시예에 따른 반도체 메모리 소자의 단위셀이 리딩되는 경우, 상기 공통 소스 라인과 연결된 상기 P소스 영역(135)과 상기 N웰(110)에 양전위의 제4전압(Vpr; Positive Reading Vlotage)을 인가하고, 상기 워드 라인과 연결된 상기 제1 게이트(145)에 양전위의 제5전압(Vwlr; Word Line Reading Voltage)을 인가한다.
상기 비트 라인과 연결된 상기 N소스 영역(120)과 상기 P웰(105)은 기준전압(Vref: refercnce voltage)에 연결될 수 있다. 상기 기준전압은 그라운드(GND) 또는 0V일 수 있으나 이에 한정되는 것은 아니다.
이때, 상기 제4전압(Vpr)은 상기 제1전압(Vpp)보다 낮아야 한다.
실시예에 따른 반도체 메모리 소자가 리딩되는 경우 역시 상기 제1 커플링 커패시턴스, 상기 제2 커플링 커패시턴스, 상기 제3 커플링 커패시턴스가 작용되며, 이와 같은 바이어스 조건에 의하면, 상기 N웰(110)과 상기 P소스 영역(135)에 인가된 상기 제4전압에 의하여, 상기 제2 게이트(155)에 소정의 양전위의 제6전압(Positive Voltage)이 발생된다.
첫째, 상기 제2 영역(D)의 플로팅 PMOS TR이 프로그램된 상태, 즉 상기 제2 게이트(155)에 전자가 주입되어 있는 상태면, 전술한 바와 같이 상기 플로팅 PMOS TR의 문턱전압이 매우 낮으므로 턴온되고, 상기 셀렉트 NMOS TR 역시 상기 제5전압에 의하여 턴온된다.
따라서, 상기 P소스 영역(135), 즉 상기 공통 소스 라인으로부터 상기 N소스 영역(120), 즉 상기 비트 라인으로 전류가 흐르며, 상기 비트 라인의 전류를 읽음으로써 실시예에 따른 반도체 메모리 소자가 프로그램된 상태(가령, "1")임을 알 수 있다.
둘째, 상기 제2 영역(D)의 플로팅 PMOS TR이 프로그램되지 않은 상태, 즉 상기 제2 게이트(155)에 전자가 주입되어 있지 않은 초기 상태면, 상기 플로팅 PMOS TR의 문턱전압이 높으므로 턴 오프(turn off)되고, 상기 공통 소스 라인으로부터 상기 비트 라인으로 전류가 흐르지 않게 된다. 따라서, 상기 비트 라인의 단락 상태를 읽음으로써 실시예에 따른 반도체 메모리 소자가 프로그램되지 않은 상태(가령, "0")임을 알 수 있다.
제3 실시예에 따른 반도체 메모리 소자가 리딩되는 경우, 상기 제1전압과 상기 제4전압의 크기는 일정 수치로 한정될 필요는 없으나, 상기 제4전압이 상기 제1전압보다 낮게 인가될 수 있다.
도10은 제3 실시예에 따른 반도체 메모리 소자의 단위셀)이 어레이(array)를 이룬 형태를 도시한 상면도이다.
도 10을 참조하면, 실시예에 따른 반도체 메모리 소자의 단위셀(A1, A2, A3, A4)은 4개로 구비되어 2×2 행렬을 이루고 4비트(bit)셀을 구성할 수 있다.
상기 4비트셀의 X축 상에서 인접된 제1 단위셀(A1) 및 제2 단위셀(A2), 그리고 제3 단위셀(A3) 및 제4 단위셀(A4)은 서로 마주하여 대칭되는 구조를 가지며, Y축 상에서 인접된 제1 단위셀(A1) 및 제3 단위셀(A3), 그리고 제2 단위셀(A2) 및 제4 단위셀(A4)은 나란히 배열된 구조를 가진다.
상기 4비트셀에 전압이 인가되어 동작되는 경우를 설명하면 다음과 같다.
도 11은 제3 실시예에 따른 반도체 메모리 소자가 4비트셀을 구성한 경우의 등가 회로를 도시한 회로도이다.
도 11을 참조하면, 상기 제1 단위셀(A1)과 상기 제2 단위셀(A2)의 공유된 P소스 영역(135)과 상기 제3 단위셀(A3)과 상기 제4 단위셀(A4)의 공유된 P소스 영역(135)은 공통 소스 라인(CSL)과 연결된다.
또한, 상기 제1 단위셀(A1)과 상기 제3 단위셀(A3)의 N소스 영역(120)은 제1 비트라인(BL_0)과 연결되고, 상기 제2 단위셀(A2)과 상기 제4 단위셀(A4)의 N소스 영역(120)은 제2 비트라인(BL_1)과 연결된다.
그리고, 상기 제1 단위셀(A1)과 상기 제3 단위셀(A3)의 제1 게이트(145)와 상기 제2 단위셀(A2)과 상기 제4 단위셀(A4)의 제1 게이트(145)는 각각 제1 워드라인(WL_0)과 제2 워드라인(WL_1)과 연결된다.
첫째, 상기 4비트셀을 프로그램시키는 경우에 대하여 설명한다.
상기 4비트셀을 구성하는 4개의 단위셀 중 상기 제1 단위셀(A1)을 선택하여 프로그램시키기 위해서는 다음 표 3과 같은 바이어스(vias) 전압을 인가한다.
라인 명칭 전압 수치
제1 워드라인(WL_0) 제2 전압(0.5V ~ 15V)
제2 워드라인(WL_1) 기준전압
제1 비트라인(BL_0) 기준전압
제2 비트라인(BL_1) 제1 전압(3V ~ 15V)
공통 소스 라인(CSL) 제1 전압(3V ~ 15V)
N웰(110) 제1 전압(3V ~ 15V)
P웰(105) 기준전압
이와 같이 바이어스 전압이 인가되면, 상기 제1 단위셀(A1)의 상기 셀렉트 NMOS TR과 상기 플로팅 PMOS TR이 모두 턴온되고, CHEI 현상에 의하여 상기 플로팅 PMOS TR의 상기 제2 게이트(155)에 전자가 주입되어 문턱 전압이 낮아짐으로써 전술한 바와 같이 프로그램 동작이 수행된다.
상기 제2 단위셀(A2)과 상기 제4 단위셀(A4)의 경우 상기 셀렉트 NMOS TR이 턴오프되고, 상기 제3 단위셀(A3)의 경우 상기 플로팅 PMOS TR이 턴오프되어 프로그램 동작이 일어나지 않는다.
따라서, 상기 제1 단위셀(A1)만이 선택적으로 프로그램될 수 있다.
이와 같이, 상기 제1 워드라인(WL_0)과 상기 제2 워드라인(WL_1)에 상기 제2 전압과 기준전압을 조합적으로 인가하고, 상기 제1 비트라인(BL_0)과 상기 제2 비트라인(BL_1)에 상기 제1 전압과 기준전압을 조합적으로 인가함으로써 상기 4개의 단위셀 중 어느 하나의 단위셀을 선택하여 프로그램시킬 수 있다.예를 들어, 상기 제1 워드라인(WL_0)에 가해지는 제2 전압은 약 0.5V ~ 약 15V일 수 있으나 이에 한정되는 것은 아니다. 또한, 상기 제2 비트라인(BL_1), 상기 공통 소스 라인(CSL) 및 상기 N웰(110)에 가해지는 제1 전압은 약 3V ~ 약 15V일 수 있으나 이에 한정되는 것은 아니다.
둘째, 상기 4비트셀을 리딩하는 경우에 대하여 설명한다.
상기 4비트셀을 구성하는 4개의 단위셀 중 상기 제1단위셀(A1)을 선택하여 리딩하기 위해서는 다음 표4와 같은 바이어스 전압을 인가한다.
라인 명칭 전압 수치
제1 워드라인(WL_0) 제5 전압(0.5V ~ 15V)
제2 워드라인(WL_1) 기준전압
제1 비트라인(BL_0) 기준전압
제2 비트라인(BL_1) 제4 전압(0.1V ~ 6V)
공통 소스 라인(CSL) 제4 전압(0.1V ~ 6V)
N웰(110) 제4 전압(0.1V ~ 6V)
P웰(105) 기준전압
이와 같이 바이어스 전압이 인가되면, 상기 제1 단위셀(A1)의 상기 셀렉트 NMOS TR은 턴온되고, 상기 플로팅 PMOS TR이 프로그램된 상태이면 상기 플로팅 PMOS TR도 턴온되어 프로그램 상태, 즉 "1" 상태를 읽게 된다.
상기 플로팅 PMOS TR이 프로그램되지 않은 상태이면 상기 플로팅 PMOS TR이 턴오프되고, 프로그램되지 않은 상태, 즉 "0" 상태를 읽게 된다.
상기 제2 단위셀(A2)과 상기 제4 단위셀(A4)의 경우 상기 셀렉트 NMOS TR이 턴오프되고, 상기 제3 단위셀(A3)의 경우 상기 플로팅 PMOS TR이 턴오프되어 리딩 동작이 일어나지 않는다.
따라서, 상기 제1 단위셀(A1)만이 선택적으로 리딩될 수 있다.
이와 같이, 상기 제1 워드라인(WL_0)과 상기 제2 워드라인(WL_1)에 상기 제5 전압과 기준전압을 조합적으로 인가하고, 상기 제1 비트라인(BL_0)과 상기 제2 비트라인(BL_1)에 상기 제4 전압과 기준전압을 조합적으로 인가함으로써 상기 4개의 단위셀 중 어느 하나의 단위셀을 선택하여 리딩할 수 있다.
예를 들어, 상기 제1 워드라인(WL_0)에 가해지는 제5 전압은 약 0.5V ~ 약 15V일 수 있으나 이에 한정되는 것은 아니다. 또한, 상기 제2 비트라인(BL_1), 상기 공통 소스 라인(CSL) 및 상기 N웰(110)에 가해지는 제4 전압은 약 0.1V ~ 약 6V일 수 있으나 이에 한정되는 것은 아니다.
도 12는 제4 실시예에 따른 반도체 메모리 소자(104)의 구조에서 측단면도이며, 도 13은 제4 실시예에 따른 반도체 메모리 소자의 단위셀이 어레이(array)를 이룬 형태를 도시한 상면도이다.
제4 실시예는 제3 실시예의 기술적인 특징을 채용할 수 있다.
제4실시예에 따른 반도체 메모리 소자(104)는 상기 제1도전형 웰(105) 및 상기 제2도전형 웰(110)의 경계부에 형성되어 상기 제2도전형 제2 이온주입영역(125)과 상기 제1도전형 제1 이온주입영역(130)을 전기적으로 격리하는 소자분리영역(115)와, 상기 제2 도전형 제2 이온주입영역(125)과 상기 소자분리영역(115) 사이에 형성되는 제1 도전형 제1 탭영역(117a) 및 상기 제1 도전형 제1 이온주입영역(130)과 상기 소자분리영역(115) 사이에 형성되는 제2 도전형 제2 탭영역(117b)를 포함할 수 있다.
제4 실시예는 상기 제2도전형 제2 이온주입영역(125)과 상기 제1 도전형 제1 탭영역(117a) 사이에 제2 소자분리영역(116a)을 포함할 수 있다.
또한, 제4 실시예는 상기 제1 도전형 제1 이온주입영역(130)과 상기 제2 도전형 제2 탭영역(117b) 사이에 제3 소자분리영역(116b)을 포함할 수 있다.
한편, 프로그램(Program) 동작시 고전압의 VPP 전압이 인가되게 되는데 이때 P+/N-well/P-well/N+로 기생(Parasitic) PNPN 소자가 턴온(Turn-on)되어 소자가 페일(Fail)나는 현상인 래치업(Latch-up)이 발생할 수 있다.
제4 실시예에 의하면 유닛셀(Unit Cell) 상에 제1 도전형 웰(105)에 제1 도전형 제1 탭영역(117a)을 형성시키고, 제2 도전형 웰(110)에 제2 도전형 탭영역(117b)을 형성시킴으로써 P+/N-well/P-well/N+로 기생(Parasitic) PNPN 소자가 턴온(Turn-on)되는 래치업(Latch-up) 현상을 원천적으로 막을 수 있다.
실시예에 의하면, 다음과 같은 효과가 있다.
첫째, 반도체 메모리 소자가 셀렉트 NMOS TR과 플로팅 PMOS TR이 직렬로 연결된 싱글 게이트 구조로 구현됨으로써, 반도체 메모리 소자의 크기를 최소화하고 셀의 집적도를 증가시킬 수 있다.
둘째, 반도체 메모리 소자의 프로그램, 리딩 동작이 저전압 환경에서도 안정적으로 이루어질 수 있으므로, 반도체 메모리 셀을 구동시키기 위한 주변회로를 단순화할 수 있고, 회로 영역의 사이즈를 최소화할 수 있다.
셋째, 실시예에 의하면 유닛셀(Unit Cell) 상에 제1 도전형 웰에 제1 도전형 제1 탭영역을 형성시키고, 제2 도전형 웰에 제2 도전형 탭영역을 형성시킴으로써 기생(Parasitic) PNPN 소자가 턴온(Turn-on)되는 래치업(Latch-up) 현상을 막을 수 있다.
이하, 도 14 내지 도 23을 참조하여 실시예에 따른 반도체 메모리 소자의 제조방법을 설명한다. 한편, 도 14 내지 도 23은 상기 제2 실시예를 기준으로 설명하나 실시예가 이에 한정되는 것은 아니다.
우선, 도 14와 같이 반도체 기판(100)에 소자분리영역(115, 116a, 116b)을 형성한다. 상기 반도체 기판(100)은 제1 도전형으로 이온주입되어 있을 수 있으나 이에 한정되는 것은 아니다. 예를 들어, 상기 반도체 기판(100)은 P형 도핑된 기판일 수 있으나 이에 한정되는 것은 아니다.
상기 소자분리영역은 제1 소자분리영역(115), 제2 소자분리영역(116a) 및 제3 소자분리영역(116b)을 포함할 수 있으나 이에 한정되는 것은 아니다. 예를 들어,상기 제1 소자분리영역(115)은 이후 형성될 제1도전형 웰(105) 및 상기 제2도전형 웰(110)의 경계부에 형성될 수 있다. 또한, 상기 제2 소자분리영역(116a)은 이후 형성될 제2도전형 제2이온주입영역(125)과 제1 도전형 제1 탭영역(117a) 사이에 형성될 수 있다. 또한, 제3 소자분리영역(116b)은 상기 제1 도전형 제1 이온주입영역(130)과 상기 제2 도전형 제2 탭영역(117b) 사이에 형성될 수 있다.
다음으로, 도 15와 같이 상기 반도체 기판에 제1 도전형 웰(105) 및 제2 도전형 웰(110)을 형성한다. 예를 들어, 실렉트(Select) NMOS TR과 플로팅(Floating) PMOS TR이 형성될 영역에 각각 P well(105)과 N well(110)을 형성시킬 수 있으나 이에 한정되는 것은 아니다.
다음으로, 도 16과 같이 Select NMOS TR과 Floating PMOS TR의 게이트 절연막(Gate insulator)을 형성시킬 수 있다. 예를 들어, 상기 게이트 절연막은 Select NMOS TR에 대한 제1 게이트 절연막(140a), Floating PMOS TR에 대한 제2 게이트 절연막(150a), 제1 도전형 제1 탭영역(117a) 상에 제3 게이트 절연막(160a), 및 제2 도전형 제2 탭영역(117b) 상에 제4 게이트 절연막(160b)이 형성될 수 있다. 상기 제3 게이트 절연막(160a)과 상기 제4 게이트 절연막(160b)은 이후 공정에서 제거될 수 있다.
상기 게이트 절연막은 약 50Å ~ 약 200Å 사이로 형성될 수 있으나 이에 한정되는 것은 아니다.
상기 제1 게이트 절연막(140a) 내지 상기 제4 게이트 절연막(160b)은 동시에 형성될 수 있으나 이에 한정되는 것은 아니다.
상기 제1 게이트 절연막(140a)과 상기 제2 게이트 절연막(150a)은 실질적으로 같은 두께로 형성될 수 있으나 이에 한정되는 것은 아니다.
다음으로, 도 17과 같이 상기 제1 도전형 웰(105) 및 상기 제2 도전형 웰(110) 위에 각각 제1 게이트(145) 및 제2 게이트(155)를 형성한다. 예를 들어, 게이트(Gate) 공정을 통해 P well(105) 위에는 Select Gate(SG)(145)를, N well(110) 위에는 Floating Gate (FG)(155)를 형성시킬 수 있다.
다음으로, 도 18과 같이 상기 제1 게이트(145) 양측의 반도체 기판(100)에 제2 도전형 S/D 확장(Extension) 영역(121)를 형성시키고, 상기 제2 게이트 양측의 반도체 기판(100)에 제1 도전형 S/D 확장(Extension) 영역(131)를 형성시킬 수 있다.
예를 들어, Select Gate(145)에 양측에 N-type S/D Extension 영역(NLDD)(121)를 형성시키고, Floating Gate(155) 양측에 P-type S/D Extension 영역(PLDD)(131)을 각각 형성시킬 수 있으나 이에 한정되는 것은 아니다.
한편, 제2 도전형 S/D 확장(Extension) 영역(121)과 상기 제1 도전형 S/D 확장(Extension) 영역(131) 중 어느 일부만 형성시킬 수도 있으며, 둘다 형성시키지 않을 수도 있다.
또한 실시예는 Floating PMOS TR의 CHEI(Channel Hot Electron Injection) 효과를 극대화 시켜 프로그램 효율(Program Efficiency)을 증가시킬 목적으로 PLDD(131) 대신 추가적인 P-type 불순물 주입 공정을 진행할 수도 있다. 예를 들어, CSD(Cell S/D) Implant 공정을 진행할 수도 있다.
다음으로, 도 19와 같이 상기 상기 제1 게이트(145) 양측에 제1 스페이서(149)를 형성하고, 상기 제2 게이트(155) 양측에 제2 스페이서(159)를 형성할 수 있으나 이에 한정되는 것은 아니다.
다음으로, 도 20과 같이 상기 제1 게이트(145) 일측의 상기 제1도전형 웰(105)에 제2도전형 제1 이온주입영역(120) 및 상기 제1 게이트(145) 타측의 상기 제1도전형 웰(105)에 제2도전형 제2 이온주입영역(125)을 형성할 수 있다.
또한, 상기 제2 게이트(155) 일측의 상기 제2 도전형 웰(110)에 제1 도전형 제1 이온주입영역(130) 및 상기 제2 게이트(155) 타측의 상기 제2 도전형 웰(110)에 제1 도전형 제2 이온주입영역(135)을 형성할 수 있다.
또한, 상기 제1 도전형 제1 이온주입영역(130)과 상기 제1 소자분리영역(115) 사이에 제2 도전형 제2 탭영역(117b)이 형성될 수 있다. 상기 제2 도전형 제2 탭영역(117b)은 상기 제1 소자분리영역(115)과 상기 제3 소자분리영역(116b) 사이에 형성될 수 있으나 이에 한정되는 것은 아니다.
이때, 상기 제2도전형 제1 이온주입영역(120), 상기 제2도전형 제2 이온주입영역(125)을 형성하는 단계 및 상기 제2 도전형 제2 탭영역(117b)은 동시에 형성될 수 있으나 이에 한정되는 것은 아니다.
또한, 상기 제2 도전형 제2 이온주입영역(125)과 상기 제1 소자분리영역(115) 사이에 제1 도전형 제1 탭영역(117a)을 형성할 수 있다. 상기 제1 도전형 제1 탭영역(117a)은 상기 제1 소자분리영역(115)과 상기 제2 소자분리영역(116a) 사이에 형성될 수 있으나 이에 한정되는 것은 아니다.
이때, 상기 제1도전형 제1 이온주입영역(130), 상기 제1 도전형 제2 이온주입영역(135) 및 상기 제1 도전형 제1 탭영역(117a)은 동시에 형성될 수 있으나 이에 한정되는 것은 아니다.
예를 들어, N-Type 불순물 주입 공정을 통해 Select NMOS TR의 Source 영역(120), Drain 영역(125)을 형성시키고, 동시에 N well(110)에는 N-Type Well TAB(117b)을 형성시킬 수 있다. 또한 P-Type 불순물 주입 공정을 통해 Floating PMOS TR의 Source 영역(135), Drain 영역(139)을 형성시키고, 동시에 P well(105)에는 P-Type Well TAB(117a)을 형성시킬 수 있으나 이에 한정되는 것은 아니다.
실시예에 의하면 유닛셀(Unit Cell) 상에 제1 도전형 웰(105)에 제1 도전형 제1 탭영역(117a)을 형성시키고, 제2 도전형 웰(110)에 제2 도전형 탭영역(117b)을 형성시킴으로써 P+/N-well/P-well/N+로 기생(Parasitic) PNPN 소자가 턴온(Turn-on)되는 래치업(Latch-up) 현상을 원천적으로 막을 수 있다.
다음으로, 도 21과 같이 제2 게이트(155) 상에 살리사이드 블럭층(Salicide Blocking Layer)(160)을 형성시킬 수 있다.
예를 들어, 전하 보전 능력(Retention 특성)을 강화시키기 위해 Floating Gate(155) 위에 살리사이드 블럭층(160)을 형성할 수 있다. 상기 살리사이드 블럭층(160)은 산화막(SiO2), 질화막(SiN), 산화질화막(SiON)을 사용하며 산화막, 질화막, 산화질화막을 조합한 샌드위치(Sandwich) 구조를 사용할 수도 있다. 한편, Retention 특성이 충분히 확보되는 경우 상기 살리사이드 블럭층(160) 형성 공정을 진행하지 않을 수도 있다.
다음으로, 도 22와 같이 살리사이드(Salicide)를 형성할 수 있다.
상기 살리사이드 공정이 진행되기 전에 상기 제3 게이트 절연막(160a)과 상기 제4 게이트 절연막(160b)은 제거될 수 있다.
또한, 살리사이드 공정전에 제1 게이트(145) 양측의 제1 게이트 절연막(140a), 제2 게이트(155) 양측의 제2 게이트 절연막(150a)은 제거될 수 있다.
상기 살리사이드는 제1 살리사이드(148), 제2 살리사이드(128), 제3 살리사이드(138), 제4 살리사이드(118), 제5 살리사이드(119)를 포함할 수 있다.
예를 들어, 제1 살리사이드(148)는 상기 제1 게이트(145) 상에 형성될 수 있다. 또한, 제2 살리사이드(128)는 제2도전형 제1 이온주입영역(120) 및 제2 도전형 제2 이온주입영역(125) 상에 형성될 수 있다. 또한, 제3 살리사이드(138)는 제1도전형 제1 이온주입영역(130) 및 제1 도전형 제2 이온주입영역(135) 상에 형성될 수 있다. 또한, 제4 살리사이드(118)은 제1 도전형 제1 탭영역(117a)상에 형성될 수 있고, 제5 살리사이드(119)는 제2 도전형 제2 탭영역(117b) 상에 형성될 수 있으나 이에 한정되는 것은 아니다.
한편, Floating Gate(155)에 살리사이드 블럭층(160)이 형성된 경우에는 Floating Gate(155)에 살리사이드(Salicide)는 형성되지 않을 수 있다.
다음으로, 도 23과 같이 컨택(Contact) 형성 공정, PMD 또는 ILD를 이용한 층간 절연막 형성 공정 및 메탈(Metal) 형성 공정을 진행한다.
예를 들어, 제1 컨택(211)은 상기 제1 게이트(145) 상에 형성될 수 있다. 또한, 제2 컨택(212) 및 제3 컨택(213)은 제2도전형 제1 이온주입영역(120) 및 제2 도전형 제2 이온주입영역(125) 상에 각각 형성될 수 있다.
또한, 제4 컨택(224) 및 제5 컨택(215)는 제1 도전형 제2 이온주입영역(135) 및 상기 제1도전형 제1 이온주입영역(130) 상에 각각 형성될 수 있다.
또한, 제5 컨택(215) 및 제6 컨택(216)은 상기 제1 도전형 제1 탭영역(117a) 및 상기 제2 도전형 제2 탭영역(117b) 상에 각각 형성될 수 있으나 이에 한정되는 것은 아니다.
또한, 상기 컨택 상에는 메탈이 형성될 수 있으며, 상기 메탈은 제1 메탈(221), 제2 메탈(222), 제3 메탈(223), 제4 메탈(224), 제5 메탈(225) 및 제6 메탈(225)을 포함할 수 있다.
상기 제1 메탈(221) 내지 제6 메탈(226)은 상기 제1 컨택(211) 내지 상기 제6 컨택(216) 상에 각각 형성될 수 있다.
이러한 컨택 및 메탈공정을 통해 Select NMOS TR의 Source(120)와 Gate(145), Floating PMOS TR의 Source(135), P well TAB(117a)과 N well TAB(117b)에 전극을 형성시키고, Select NMOS TR의 Drain(125)과 Floating PMOS TR의 Drain(130)을 상기 라인(C)을 통해 전기적으로 연결시킬 수 있다.
실시예에 의하면, 다음과 같은 효과가 있다.
첫째, 반도체 메모리 소자가 셀렉트 NMOS TR과 플로팅 PMOS TR이 직렬로 연결된 싱글 게이트 구조로 구현됨으로써, 반도체 메모리 소자의 크기를 최소화하고 셀의 집적도를 증가시킬 수 있다.
둘째, 반도체 메모리 소자의 프로그램, 리딩 동작이 저전압 환경에서도 안정적으로 이루어질 수 있으므로, 반도체 메모리 셀을 구동시키기 위한 주변회로를 단순화할 수 있고, 회로 영역의 사이즈를 최소화할 수 있다.
셋째, 실시예에 의하면 유닛셀(Unit Cell) 상에 제1 도전형 웰에 제1 도전형 제1 탭영역을 형성시키고, 제2 도전형 웰에 제2 도전형 탭영역을 형성시킴으로써 기생(Parasitic) PNPN 소자가 턴온(Turn-on)되는 래치업(Latch-up) 현상을 막을 수 있다.
이상에서 실시예들에 설명된 특징, 구조, 효과 등은 적어도 하나의 실시예에 포함되며, 반드시 하나의 실시예에만 한정되는 것은 아니다. 나아가, 각 실시예에서 예시된 특징, 구조, 효과 등은 실시예들이 속하는 분야의 통상의 지식을 가지는 자에 의해 다른 실시예들에 대해서도 조합 또는 변형되어 실시 가능하다. 따라서 이러한 조합과 변형에 관계된 내용들은 실시예의 범위에 포함되는 것으로 해석되어야 할 것이다.
이상에서 실시예를 중심으로 설명하였으나 이는 단지 예시일 뿐 실시예를 한정하는 것이 아니며, 실시예가 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 설정하는 실시예의 범위에 포함되는 것으로 해석되어야 할 것이다.

Claims (21)

  1. 반도체 기판 형성된 제1 도전형 웰 및 제2 도전형 웰;
    상기 제1 도전형 웰 및 상기 제2 도전형 웰 위에 각각 형성된 제1 게이트 및 제2 게이트;
    상기 제1 게이트 일측의 상기 제1도전형 웰에 형성된 제2도전형 제1 이온주입영역 및 상기 제1 게이트 타측의 상기 제1도전형 웰에 형성된 제2도전형 제2 이온주입영역;
    상기 제2 게이트 일측의 상기 제2도전형 웰에 형성된 제1도전형 제1 이온주입영역 및 상기 제2 게이트 타측의 상기 제2도전형 웰에 형성된 제1도전형 제2 이온주입영역; 및
    상기 제2도전형 제2 이온주입영역과 상기 제1도전형 제1 이온주입영역을 전기적으로 연결하는 라인;을 포함하며,
    상기 제1도전형 웰, 상기 제1 게이트, 상기 제2도전형 제1 이온주입영역 및 상기 제2도전형 제2 이온주입영역은 제2도전형 셀렉트(select) 트랜지스터를 구성하고,
    상기 제2도전형 웰, 상기 제2 게이트, 상기 제1도전형 제1 이온주입영역 및 상기 제1도전형 제2 이온주입영역은 제1도전형 플로팅(floating) 트랜지스터를 구성하는 것을 특징으로 하는 반도체 메모리 소자.
  2. 제1 항에 있어서,
    상기 제1도전형 웰 및 상기 제2도전형 웰의 경계부에 형성되어 상기 제2도전형 제2 이온주입영역과 상기 제1도전형 제1 이온주입영역을 전기적으로 격리하는 소자분리영역;
    상기 제2 도전형 제2 이온주입영역과 상기 소자분리영역 사이에 형성되는 제1 도전형 제1 탭영역; 및
    상기 제1 도전형 제1 이온주입영역과 상기 소자분리영역 사이에 형성되는 제2 도전형 제2 탭영역;을 더 포함하는 것을 특징으로 하는 반도체 메모리 소자.
  3. 제1항에 있어서,
    상기 제1도전형 웰 및 상기 제2도전형 웰을 완전히 이격시키거나,
    상기 제1도전형 웰 및 상기 제2도전형 웰의 상측 경계면 일부에 형성되어 상기 제2도전형 제1 이온주입영역 및 상기 제2도전형 제2 이온주입영역을 상기 제1도전형 제1 이온주입영역 및 상기 제1도전형 제2 이온주입영역과 이격시키는 소자분리영역을 더 포함하는 반도체 메모리 소자.
  4. 제1 항에 있어서,
    상기 제2도전형 제1 이온주입영역, 상기 제2도전형 제2 이온주입영역, 상기 제1도전형 제1 이온주입영역, 상기 제1도전형 제2 이온주입영역 중 적어도 하나의 영역 위에 형성되고, 전압 인가시 전극으로 이용되는 하나 이상의 입력단자를 포함하는 반도체 메모리 소자.
  5. 제1 항에 있어서,
    상기 제2도전형 제1 이온주입영역은 공통 소스 라인과 연결되고, 상기 제2도전형 제2 이온주입영역은 상기 제1도전형 제1 이온주입영역과 연결되며, 상기 제1 게이트는 워드 라인과 연결되고, 상기 제1도전형 제2 이온주입영역은 비트 라인과 연결되며, 상기 제2 게이트는 플로팅된 것을 특징으로 하는 반도체 메모리 소자.
  6. 제1 항에 있어서,
    상기 제2도전형 제1 이온주입영역은 공통 소스 라인과 연결되고, 상기 제2도전형 제2 이온주입영역은 상기 제1도전형 제2 이온주입영역과 연결되며, 상기 제1 게이트는 워드 라인과 연결되고, 상기 제1도전형 제1 이온주입영역은 비트 라인과 연결되며, 상기 제2 게이트는 플로팅된 것을 특징으로 하는 반도체 메모리 소자.
  7. 제1 항에 있어서,
    상기 제2도전형 제2 이온주입영역은 공통 소스 라인과 연결되고, 상기 제2도전형 제1 이온주입영역은 상기 제1도전형 제1 이온주입영역과 연결되며, 상기 제1 게이트는 워드 라인과 연결되고, 상기 제1도전형 제2 이온주입영역은 비트 라인과 연결되며, 상기 제2 게이트는 플로팅된 것을 특징으로 하는 반도체 메모리 소자.
  8. 제1 항에 있어서,
    상기 제2도전형 제2 이온주입영역은 공통 소스 라인과 연결되고, 상기 제2도전형 제1 이온주입영역은 상기 제1도전형 제2 이온주입영역과 연결되며, 상기 제1 게이트는 워드 라인과 연결되고, 상기 제1도전형 제1 이온주입영역은 비트 라인과 연결되며, 상기 제2 게이트는 플로팅된 것을 특징으로 하는 반도체 메모리 소자.
  9. 제5항 내지 제 8항 중 어느 하나의 항에 있어서,
    상기 비트 라인 및 상기 제2도전형 웰에 양전위의 제1전압(Vpp; Positive Program Vlotage)이 인가되고, 상기 워드 라인에 양전위의 제2전압(Vwlp; Word Line Program Voltage)이 인가되며, 상기 공통 소스 라인 및 상기 제1도전형 웰은 기준전압에 연결되어 프로그램되는 것을 특징으로 하는 반도체 메모리 소자.
  10. 제5항 내지 제 8항 중 어느 하나의 항에 있어서,
    상기 비트 라인 및 상기 제2도전형 웰에 양전위의 제4전압(Vpr; Positive Reading Vlotage)이 인가되고, 상기 워드 라인에 양전위의 제5전압(Vwlr; Word Line Reading Voltage)이 인가되며, 상기 공통 소스 라인 및 상기 제1도전형 웰은 기준전압에 연결되어 리딩(reading)되는 것을 특징으로 하는 반도체 메모리 소자.
  11. 제5 항 내지 제 8항 중 어느 하나의 항에 있어서,에 있어서,
    상기 제1도전형 웰 및 상기 제2도전형 웰의 경계부에 형성되어 상기 제2도전형 제2 이온주입영역과 상기 제1도전형 제1 이온주입영역을 전기적으로 격리하는 소자분리영역;
    상기 제2 도전형 제2 이온주입영역과 상기 소자분리영역 사이에 형성되는 제1 도전형 제1 탭영역; 및
    상기 제1 도전형 제1 이온주입영역과 상기 소자분리영역 사이에 형성되는 제2 도전형 제2 탭영역; 를 더 포함하는 것을 특징으로 하는 반도체 메모리 소자.
  12. 반도체 기판에 제1 도전형 웰 및 제2 도전형 웰을 형성하는 단계;
    상기 제1 도전형 웰 및 상기 제2 도전형 웰 위에 각각 제1 게이트 및 제2 게이트를 형성하는 단계;
    상기 제1 게이트 일측의 상기 제1도전형 웰에 제2도전형 제1 이온주입영역 및 상기 제1 게이트 타측의 상기 제1도전형 웰에 제2도전형 제2 이온주입영역을 형성하는 단계;
    상기 제2 게이트 일측의 상기 제2도전형 웰에 제1도전형 제1 이온주입영역 및 상기 제2 게이트 타측의 상기 제2도전형 웰에 제1도전형 제2 이온주입영역을 형성하는 단계; 및
    상기 제2도전형 제2 이온주입영역과 상기 제1도전형 제1 이온주입영역을 전기적으로 연결하는 라인을 형성하는 단계;를 포함하며,
    상기 제1도전형 웰, 상기 제1 게이트, 상기 제2도전형 제1 이온주입영역 및 상기 제2도전형 제2 이온주입영역은 제2도전형 셀렉트(select) 트랜지스터를 구성하고,
    상기 제2도전형 웰, 상기 제2 게이트, 상기 제1도전형 제1 이온주입영역 및 상기 제1도전형 제2 이온주입영역은 제1도전형 플로팅(floating) 트랜지스터를 구성하는 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
  13. 제12 항에 있어서,
    상기 제1도전형 웰 및 상기 제2도전형 웰의 경계부에 상기 제2도전형 제2 이온주입영역과 상기 제1도전형 제1 이온주입영역을 전기적으로 격리하는 소자분리영역을 형성하는 단계;
    상기 제2 도전형 제2 이온주입영역과 상기 소자분리영역 사이에 제1 도전형 제1 탭영역을 형성하는 단계; 및
    상기 제1 도전형 제1 이온주입영역과 상기 소자분리영역 사이에 제2 도전형 제2 탭영역을 형성하는 단계;를 더 포함하는 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
  14. 제13항에 있어서,
    상기 제2도전형 제1 이온주입영역, 상기 제2도전형 제2 이온주입영역을 형성하는 단계 및 상기 제2 도전형 제2 탭영역은 동시에 형성되는 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
  15. 제13항에 있어서,
    상기 제1도전형 제1 이온주입영역, 상기 제1도전형 제2 이온주입영역을 형성하는 단계 및 상기 제1 도전형 제1 탭영역은 동시에 형성되는 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
  16. 제12항에 있어서,
    상기 제1도전형 웰 및 상기 제2도전형 웰을 완전히 이격시키거나,
    상기 제1도전형 웰 및 상기 제2도전형 웰의 상측 경계면 일부에 형성되어 상기 제2도전형 제1 이온주입영역 및 상기 제2도전형 제2 이온주입영역을 상기 제1도전형 제1 이온주입영역 및 상기 제1도전형 제2 이온주입영역과 이격시키는 소자분리영역을 형성하는 단계를 더 포함하는 반도체 메모리 소자의 제조방법.
  17. 제12항에 있어서,
    상기 제2도전형 제1 이온주입영역은 공통 소스 라인과 연결되고, 상기 제2도전형 제2 이온주입영역은 상기 제1도전형 제1 이온주입영역과 연결되며, 상기 제1 게이트는 워드 라인과 연결되고, 상기 제1도전형 제2 이온주입영역은 비트 라인과 연결되며, 상기 제2 게이트는 플로팅되는 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
  18. 제12항에 있어서,
    상기 제2도전형 제1 이온주입영역은 공통 소스 라인과 연결되고, 상기 제2도전형 제2 이온주입영역은 상기 제1도전형 제2 이온주입영역과 연결되며, 상기 제1 게이트는 워드 라인과 연결되고, 상기 제1도전형 제1 이온주입영역은 비트 라인과 연결되며, 상기 제2 게이트는 플로팅되는 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
  19. 제12항에 있어서,
    상기 제2도전형 제2 이온주입영역은 공통 소스 라인과 연결되고, 상기 제2도전형 제1 이온주입영역은 상기 제1도전형 제1 이온주입영역과 연결되며, 상기 제1 게이트는 워드 라인과 연결되고, 상기 제1도전형 제2 이온주입영역은 비트 라인과 연결되며, 상기 제2 게이트는 플로팅되는 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
  20. 제12항에 있어서,
    상기 제2도전형 제2 이온주입영역은 공통 소스 라인과 연결되고, 상기 제2도전형 제1 이온주입영역은 상기 제1도전형 제2 이온주입영역과 연결되며, 상기 제1 게이트는 워드 라인과 연결되고, 상기 제1도전형 제1 이온주입영역은 비트 라인과 연결되며, 상기 제2 게이트는 플로팅되는 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
  21. 제17 항 내지 제 20항 중 어느 하나의 항에 있어서,
    상기 제1도전형 웰 및 상기 제2도전형 웰의 경계부에 상기 제2도전형 제2 이온주입영역과 상기 제1도전형 제1 이온주입영역을 전기적으로 격리하는 소자분리영역을 형성하는 단계;
    상기 제2 도전형 제2 이온주입영역과 상기 소자분리영역 사이에 제1 도전형 제1 탭영역을 형성하는 단계; 및
    상기 제1 도전형 제1 이온주입영역과 상기 소자분리영역 사이에 제2 도전형 제2 탭영역을 형성하는 단계;를 더 포함하는 것을 특징으로 하는 반도체 메모리 소자의 제조방법.
KR1020100130133A 2010-12-17 2010-12-17 반도체 메모리 소자 및 그 제조방법 KR101194917B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020100130133A KR101194917B1 (ko) 2010-12-17 2010-12-17 반도체 메모리 소자 및 그 제조방법
US12/979,025 US20120156842A1 (en) 2010-12-17 2010-12-27 Method of manufacturing semiconductor memory device
US12/978,865 US8451660B2 (en) 2010-12-17 2010-12-27 Semiconductor memory device and method of manufacturing the same
TW099146339A TW201227933A (en) 2010-12-17 2010-12-28 Semiconductor memory device and method of manufacturing the same
CN2010106231779A CN102544014A (zh) 2010-12-17 2010-12-28 半导体存储器器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100130133A KR101194917B1 (ko) 2010-12-17 2010-12-17 반도체 메모리 소자 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20120068492A true KR20120068492A (ko) 2012-06-27
KR101194917B1 KR101194917B1 (ko) 2012-10-25

Family

ID=46234214

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100130133A KR101194917B1 (ko) 2010-12-17 2010-12-17 반도체 메모리 소자 및 그 제조방법

Country Status (4)

Country Link
US (2) US8451660B2 (ko)
KR (1) KR101194917B1 (ko)
CN (1) CN102544014A (ko)
TW (1) TW201227933A (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150028603A (ko) * 2013-09-06 2015-03-16 에스케이하이닉스 주식회사 비휘발성 메모리 장치
KR20150120816A (ko) * 2014-04-18 2015-10-28 에스케이하이닉스 주식회사 단일층의 게이트를 갖는 불휘발성 메모리소자 및 그 동작방법과, 이를 이용한 메모리 셀어레이
KR20150121449A (ko) * 2014-04-21 2015-10-29 에스케이하이닉스 주식회사 불휘발성 메모리소자 및 그 동작방법
KR20160051175A (ko) * 2014-10-31 2016-05-11 에스케이하이닉스 주식회사 단일층 게이트를 갖는 불휘발성 메모리소자

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10410934B2 (en) * 2017-12-07 2019-09-10 Micron Technology, Inc. Apparatuses having an interconnect extending from an upper conductive structure, through a hole in another conductive structure, and to an underlying structure
US10991711B2 (en) * 2019-06-20 2021-04-27 International Business Machines Corporation Stacked-nanosheet semiconductor structures

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4051464A (en) * 1975-09-08 1977-09-27 Honeywell Inc. Semiconductor memory cell
EP0936629B1 (de) * 1998-02-12 2006-09-13 Infineon Technologies AG EEPROM und Verfahren zur Ansteuerung eines EEPROM
US6215701B1 (en) * 1998-12-22 2001-04-10 Oki Semiconductor Nonvolatile memory cell structure for integration with semiconductor logic devices and method of using same
US20050145924A1 (en) * 2004-01-07 2005-07-07 I-Sheng Liu Source/drain adjust implant
JP4703162B2 (ja) * 2004-10-14 2011-06-15 株式会社東芝 不揮発性半導体記憶装置及びその書き込み方法
US8000137B2 (en) * 2008-03-27 2011-08-16 Genusion, Inc. Nonvolatile semiconductor memory device and usage method thereof
KR101598075B1 (ko) 2009-06-29 2016-02-26 주식회사 동부하이텍 싱글 게이트 구조의 반도체 메모리 소자 및 싱글 게이트 구조의 반도체 메모리 소자 어레이

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150028603A (ko) * 2013-09-06 2015-03-16 에스케이하이닉스 주식회사 비휘발성 메모리 장치
KR20150120816A (ko) * 2014-04-18 2015-10-28 에스케이하이닉스 주식회사 단일층의 게이트를 갖는 불휘발성 메모리소자 및 그 동작방법과, 이를 이용한 메모리 셀어레이
KR20150121449A (ko) * 2014-04-21 2015-10-29 에스케이하이닉스 주식회사 불휘발성 메모리소자 및 그 동작방법
KR20160051175A (ko) * 2014-10-31 2016-05-11 에스케이하이닉스 주식회사 단일층 게이트를 갖는 불휘발성 메모리소자

Also Published As

Publication number Publication date
US20120155176A1 (en) 2012-06-21
US20120156842A1 (en) 2012-06-21
CN102544014A (zh) 2012-07-04
TW201227933A (en) 2012-07-01
KR101194917B1 (ko) 2012-10-25
US8451660B2 (en) 2013-05-28

Similar Documents

Publication Publication Date Title
US9613663B2 (en) Array structure of single-ploy nonvolatile memory
US8344443B2 (en) Single poly NVM devices and arrays
US9818867B2 (en) Simple and cost-free MTP structure
KR102178025B1 (ko) 감소된 레이아웃 면적을 갖는 otp 셀
KR101194917B1 (ko) 반도체 메모리 소자 및 그 제조방법
US9406764B2 (en) Simple and cost-free MTP structure
US6441443B1 (en) Embedded type flash memory structure and method for operating the same
US10490438B2 (en) Non-volatile semiconductor memory device and manufacturing method of p-channel MOS transistor
US8319316B2 (en) Depletion MOS transistor and enhancement MOS transistor
US20240186313A1 (en) Capacitor structures
US7869279B1 (en) EEPROM memory device and method of programming memory cell having N erase pocket and program and access transistors
US9627394B1 (en) Nonvolatile memory cells having lateral coupling structure and memory cell arrays using the same
KR101585972B1 (ko) 싱글 게이트 구조의 반도체 메모리 소자 및 싱글 게이트 구조의 반도체 메모리 소자 어레이
US10388660B2 (en) Semiconductor device and method for manufacturing the same
KR101598075B1 (ko) 싱글 게이트 구조의 반도체 메모리 소자 및 싱글 게이트 구조의 반도체 메모리 소자 어레이
US20060171206A1 (en) Non-volatile memory and fabricating method and operating method thereof
US8300462B2 (en) Single-transistor EEPROM array and operation methods
JP2011171475A (ja) 不揮発性半導体記憶装置
US20220367651A1 (en) Stacked-gate non-volatile memory cell
US8390052B2 (en) Nonvolatile semiconductor memory device
US20230328978A1 (en) Erasable programmable non-volatile memory cell
KR20150119819A (ko) 단순하고 무료인 mtp 구조
KR20100013936A (ko) 플래시 메모리 소자, 이의 동작 방법 및 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150904

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160908

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170913

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180917

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190923

Year of fee payment: 8