KR20110111040A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20110111040A
KR20110111040A KR1020100030418A KR20100030418A KR20110111040A KR 20110111040 A KR20110111040 A KR 20110111040A KR 1020100030418 A KR1020100030418 A KR 1020100030418A KR 20100030418 A KR20100030418 A KR 20100030418A KR 20110111040 A KR20110111040 A KR 20110111040A
Authority
KR
South Korea
Prior art keywords
substrate
front substrate
seal layer
short side
rear substrate
Prior art date
Application number
KR1020100030418A
Other languages
English (en)
Inventor
김윤진
김원태
백종화
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020100030418A priority Critical patent/KR20110111040A/ko
Publication of KR20110111040A publication Critical patent/KR20110111040A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/48Sealing, e.g. seals specially adapted for leading-in conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/46Connecting or feeding means, e.g. leading-in conductors

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은 전면기판, 상기 전면기판에 대항되게 배치되는 후면기판, 상기 전면기판과 상기 후면기판의 사이에서 방전셀을 구획하는 격벽 및 상기 전면기판과 상기 후면기판 사이에 배치되는 실층을 포함하고, 상기 실층과 교차하는 방향으로 상기 전면기판의 끝단 또는 상기 후면기판의 끝단과 상기 실층 사이의 간격은 상기 실층과 유효 영역(Active) 배치되는 최외곽 상기 방전셀 사이의 간격 및 상기 실층의 폭의 합보다 작을 수 있다.

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
본 발명은 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널은 격벽으로 구획된 방전 셀(Cell) 내에 형성되는 형광체 층을 포함하고, 아울러 복수의 전극(Electrode)을 포함한다.
플라즈마 디스플레이 패널의 전극에 구동 신호를 공급하면, 방전 셀 내에서는 공급되는 구동 신호에 의해 방전이 발생한다. 여기서, 방전 셀 내에서 구동 신호에 의해 방전이 될 때, 방전 셀 내에 충진 되어 있는 방전 가스가 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 이러한 진공 자외선이 방전 셀 내에 형성된 형광체를 발광시켜 가시 광을 발생시킨다. 이러한 가시 광에 의해 플라즈마 디스플레이 패널의 화면상에 영상이 표시된다.
본 발명은 패널의 구조적 신뢰성을 향상시키고 베젤(Bezel) 영역의 크기를 줄인 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
본 발명에 따른 플라즈마 디스플레이 패널은 전면기판, 상기 전면기판에 대항되게 배치되는 후면기판, 상기 전면기판과 상기 후면기판의 사이에서 방전셀을 구획하는 격벽 및 상기 전면기판과 상기 후면기판 사이에 배치되는 실층을 포함하고, 상기 실층과 교차하는 방향으로 상기 전면기판의 끝단 또는 상기 후면기판의 끝단과 상기 실층 사이의 간격은 상기 실층과 유효 영역(Active) 배치되는 최외곽 상기 방전셀 사이의 간격 및 상기 실층의 폭의 합보다 작을 수 있다.
또한, 상기 실층과 교차하는 방향으로 상기 전면기판의 끝단 또는 상기 후면기판의 끝단과 상기 실층 사이의 간격은 상기 실층의 폭보다 클 수 있다.
또한, 상기 실층과 교차하는 방향으로 상기 전면기판의 끝단 또는 상기 후면기판의 끝단과 상기 실층 사이의 간격은 4~7㎛일 수 있다.
또한, 상기 유효 영역 외곽에는 더미 방전셀(Dummy Discharge Cell)이 형성되는 더미 영역(Dummy area)이 배치되고, 상기 실층과 교차하는 방향으로 상기 전면기판의 끝단 또는 상기 후면기판의 끝단과 상기 실층 사이의 간격은 상기 실층과 상기 더미 영역에 배치되는 최외곽 상기 더미 방전셀 사이의 간격 및 상기 실층의 폭의 합보다 작을 수 있다.
또한, 본 발명에 따른 다른 플라즈마 디스플레이 패널은 전면기판, 상기 전면기판에 대항되게 배치되는 후면기판, 상기 전면기판과 상기 후면기판의 사이에서 방전셀을 구획하는 격벽 및 상기 전면기판과 상기 후면기판 사이에 배치되는 실층을 포함하고, 상기 전면기판의 단변(Short Side)은 상기 후면기판의 단변보다 더 연장되고, 상기 전면기판의 단변에서 상기 후면기판의 단변보다 연장된 부분의 폭은 상기 후면기판의 단변에서 최외곽 상기 방전셀 까지의 거리보다 작을 수 있다.
또한, 상기 전면기판의 단변에서 상기 후면기판의 단변보다 연장된 부분의 폭은 상기 실층의 폭보다 클 수 있다.
또한, 최외곽 상기 방전셀은 더미 방전셀(Dummy Discharge Cell)일 수 있다.
또한, 본 발명에 따른 또 다른 플라즈마 디스플레이 패널은 제 1 전극이 배치되는 전면기판, 상기 전면기판에 대항되게 배치되며 상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판, 상기 전면기판과 상기 후면기판의 사이에서 방전셀을 구획하는 격벽 및 상기 전면기판과 상기 후면기판 사이에 배치되는 실층을 포함하고, 상기 전면기판의 단변(Short Side)은 상기 후면기판의 단변보다 더 연장되고, 상기 후면기판의 제 1 및 제 2 장변(Long Side)은 상기 전면기판의 제 1, 2 장변보다 더 연장되고, 상기 전면기판의 단변에서 상기 후면기판의 단변보다 연장된 부분의 폭은 상기 후면기판의 제 1 장변에서 상기 전면기판의 제 1 장변보다 연장된 부분의 폭보다 클 수 있다.
또한, 상기 전면기판의 단변에서 상기 후면기판의 단변보다 연장된 부분의 폭은 상기 후면기판의 단변부터 최외곽 상기 방전셀까지의 간격보다 작을 수 있다.
또한, 상기 전면기판의 단변에서 상기 후면기판의 단변보다 연장된 부분의 폭은 상기 실층의 폭보다 클 수 있다.
또한, 최외곽 상기 방전셀은 더미 방전셀(Dummy Discharge Cell)일 수 있다.
또한, 상기 전면기판의 단변에서 상기 후면기판의 단변보다 연장된 부분의 폭은 상기 후면기판의 제 2 장변에서 상기 전면기판의 제 2 장변보다 연장된 부분의 폭보다 작을 수 있다.
또한, 상기 후면기판의 제 2 장변에는 상기 제 2 전극의 패드영역이 위치할 수 있다.
본 발명은 전면기판의 끝단 또는 후면기판의 끝단과 실층 간의 간격을 줄임으로써, 패널의 구조적 신뢰성을 향상시키고 베젤(Bezel) 영역의 크기를 줄이는 효과가 있다.
도 1 내지 도 3은 플라즈마 디스플레이 패널의 구조 및 구동방법에 대해 설명하기 위한 도면;
도 4는 플라즈마 디스플레이 패널의 제조방법을 개략적으로 설명하기 위한 도면; 및
도 5 내지 도 13은 본 발명에 따른 플라즈마 디스플레이 패널에 대해 보다 상세히 설명하기 위한 도면이다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 이는 본 발명을 특정한 실시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해될 수 있다.
본 발명을 설명함에 있어서 제 1, 제 2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되지 않을 수 있다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용될 수 있다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제 1 구성요소는 제 2 구성요소로 명명될 수 있고, 유사하게 제 2 구성요소도 제 1 구성요소로 명명될 수 있다.
및/또는 이라는 용어는 복수의 관련된 기재된 항목들의 조합 또는 복수의 관련된 기재된 항목들 중의 어느 항목을 포함할 수 있다.
어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급되는 경우는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해될 수 있다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해될 수 있다.
본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함할 수 있다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것으로서, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해될 수 있다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가질 수 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미를 가지는 것으로 해석될 수 있으며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않을 수 있다.
아울러, 이하의 실시예는 당 업계에서 평균적인 지식을 가진 자에게 보다 완전하게 설명하기 위해서 제공되는 것으로서, 도면에서의 요소들의 형상 및 크기 등은 보다 명확한 설명을 위해 과장될 수 있다.
도 1 내지 도 3은 플라즈마 디스플레이 패널의 구조 및 구동방법에 대해 설명하기 위한 도면이다.
플라즈마 디스플레이 패널은 복수의 서브필드(Subfield)를 포함하는 프레임(Frame)으로 영상을 구현할 수 있다.
자세하게는, 도 1과 같이 플라즈마 디스플레이 패널은 복수의 제 1 전극(102(Y), 103(Z))과 교차하는 복수의 제 2 전극(113, X)이 형성되는 후면 기판(111)을 포함할 수 있다.
여기서, 제 1 전극(102, 103)은 서로 나란한 스캔 전극(102, Y)과 서스테인 전극(103, Z)을 포함할 수 있고, 제 2 전극(111)은 어드레스 전극이라고 할 수 있다.
스캔 전극(102, Y)과 서스테인 전극(103, Z)이 형성된 전면 기판(101)에는 스캔 전극(102, Y) 및 서스테인 전극(103, Z)의 방전 전류를 제한하며 스캔 전극(102, Y)과 서스테인 전극(103, Z) 간을 절연시키는 상부 유전체 층(104)이 배치될 수 있다.
상부 유전체 층(104)이 형성된 전면 기판(101)에는 방전 조건을 용이하게 하기 위한 보호 층(105)이 형성될 수 있다. 이러한 보호 층(105)은 2차 전자 방출 계수가 높은 재질, 예컨대 산화마그네슘(MgO) 재질을 포함할 수 있다.
후면 기판(111) 상에는 어드레스 전극(113, X)이 형성되고, 이러한 어드레스 전극(113, X)이 형성된 후면 기판(111)의 상부에는 어드레스 전극(113, X)을 덮으며 어드레스 전극(113, X)을 절연시키는 하부 유전체 층(115)이 형성될 수 있다.
하부 유전체 층(115)의 상부에는 방전 공간 즉, 방전 셀을 구획하기 위한 스트라이프 타입(Stripe Type), 웰 타입(Well Type), 델타 타입(Delta Type), 벌집 타입 등의 격벽(112)이 형성될 수 있다. 이에 따라, 전면 기판(101)과 후면 기판(111)의 사이에서 적색(Red : R)광을 방출하는 제 1 방전 셀, 청색(Blue : B)광을 방출하는 제 2 방전 셀 및 녹색(Green : G)광을 방출하는 제 3 방전 셀 등이 형성될 수 있다.
한편, 방전셀에서는 어드레스 전극(113)이 스캔 전극(102) 및 서스테인 전극(103)과 교차할 수 있다. 즉, 방전셀은 어드레스 전극(113)이 스캔 전극(102) 및 서스테인 전극(103)과 교차하는 지점에 형성되는 것이다.
격벽(112)에 의해 구획된 방전 셀 내에는 소정의 방전 가스가 채워질 수 있다.
아울러, 격벽(112)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(114)이 형성될 수 있다. 예를 들면, 적색 광을 발생시키는 제 1 형광체 층, 청색 광을 발생시키는 제 2 형광체 층 및 녹색 광을 발생시키는 제 3 형광체 층이 형성될 수 있다.
또한, 후면 기판(111) 상에 형성되는 어드레스 전극(113)은 폭이나 두께가 실질적으로 일정할 수도 있지만, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 폭이나 두께와 다를 수도 있을 것이다. 예컨대, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 그것보다 더 넓거나 두꺼울 수 있을 것이다.
스캔 전극(102), 서스테인 전극(103) 및 어드레스 전극(113) 중 적어도 하나로 소정의 신호가 공급되면 방전셀 내에서는 방전이 발생할 수 있다. 이와 같이, 방전셀 내에서 방전이 발생하게 되면, 방전셀 내에 채워진 방전 가스에 의해 자외선이 발생할 수 있고, 이러한 자외선이 형광체층(114)의 형광체 입자에 조사될 수 있다. 그러면, 자외선이 조사된 형광체 입자가 가시광선을 발산함으로써 플라즈마 디스플레이 패널(100)의 화면에는 소정의 영상이 표시될 수 있는 것이다.
플라즈마 디스플레이 패널에서 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 살펴보면 아래와 같다.
도 2를 살펴보면 영상의 계조(Gray Level)를 구현하기 위한 프레임은 복수의 서브필드(Subfield, SF1~SF8)를 포함할 수 있다.
아울러, 복수의 서브필드는 방전셀을 방전이 발생하지 않을 방전셀을 선택하거나 혹은 방전이 발생하는 방전셀을 선택하기 위한 어드레스 기간(Address Period) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(Sustain Period)을 포함할 수 있다.
예를 들어, 256 계조로 영상을 표시하고자 하는 경우에 예컨대 하나의 프레임은 도 2와 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 어드레스 기간과 서스테인 기간을 포함할 수 있다.
또는, 프레임의 복수의 서브필드 중 적어도 하나의 서브필드는 초기화를 위한 리셋 기간을 더 포함하는 것도 가능하다.
아울러, 프레임의 복수의 서브필드 중 적어도 하나의 서브필드는 서스테인 기간을 포함하지 않을 수 있다.
한편, 서스테인 기간에 공급되는 서스테인 신호의 개수를 조절하여 해당 서브필드의 가중치를 설정할 수 있다. 즉, 서스테인 기간을 이용하여 각각의 서브필드에 소정의 가중치를 부여할 수 있다. 예를 들면, 제 1 서브필드의 가중치를 20으로 설정하고, 제 2 서브필드의 가중치를 21로 설정하는 방법으로 각 서브필드의 가중치가 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가되도록 설정할 수 있다. 이와 같이 각 서브필드에서 가중치에 따라 각 서브필드의 서스테인 기간에서 공급되는 서스테인 신호의 개수를 조절함으로써 다양한 영상의 계조를 구현할 수 있다.
여기, 도 2에서는 하나의 영상 프레임이 8개의 서브필드로 이루어진 경우만으로 도시하고 설명하였지만, 이와는 다르게 하나의 영상 프레임을 이루는 서브필드의 개수는 다양하게 변경될 수 있다. 예를 들면, 제 1 서브필드부터 제 12 서브필드까지의 12개의 서브필드로 하나의 영상 프레임을 구성할 수도 있고, 10개의 서브필드로 하나의 영상 프레임을 구성할 수도 있는 것이다.
또한, 여기 도 2에서는 하나의 영상 프레임에서 가중치의 크기가 증가하는 순서에 따라 서브필드들이 배열되었지만, 이와는 다르게 하나의 영상 프레임에서 서브필드들이 가중치가 감소하는 순서에 따라 배열될 수도 있고, 또는 가중치에 관계없이 서브필드들이 배열될 수도 있는 것이다.
플라즈마 디스플레이 패널을 구동시키기 위한 구동파형에 대해 살펴보면 아래와 같다.
도 3을 살펴보면, 프레임(Frame)의 복수의 서브필드(Sub-Field) 중 적어도 하나의 서브필드의 초기화를 위한 리셋 기간(Reset Period : RP)에서는 스캔 전극(Y)으로 리셋 신호(RS)를 공급할 수 있다. 여기서, 리셋 신호(RS)는 전압이 점진적으로 상승하는 상승 램프 신호(Ramp-Up : RU) 및 전압이 점진적으로 하강하는 하강 램프 신호(Ramp-Down : RD)를 포함할 수 있다.
예를 들면, 리셋 기간의 셋업 기간(SU)에서는 스캔 전극에 상승 램프 신호(RU)가 공급되고, 셋업 기간 이후의 셋다운 기간(SD)에서는 스캔 전극에 하강 램프 신호(RD)가 공급될 수 있다.
스캔 전극에 상승 램프 신호가 공급되면, 상승 램프 신호에 의해 방전 셀 내에는 약한 암방전(Dark Discharge), 즉 셋업 방전이 일어난다. 이 셋업 방전에 의해 방전 셀 내에는 벽 전하(Wall Charge)의 분포가 균일해질 수 있다.
상승 램프 신호가 공급된 이후, 스캔 전극에 하강 램프 신호가 공급되면, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋다운 방전이 발생한다. 이 셋다운 방전에 의해 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류될 수 있다.
리셋 기간 이후의 어드레스 기간(AP)에서는 하강 램프 신호의 최저 전압보다는 높은 전압을 갖는 스캔 기준 신호(Ybias)가 스캔 전극에 공급될 수 있다.
또한, 어드레스 기간에서는 스캔 기준 신호(Ybias)의 전압으로부터 하강하는 스캔 신호(Sc)가 스캔 전극에 공급될 수 있다.
한편, 적어도 하나의 서브필드의 어드레스 기간에서 스캔 전극으로 공급되는 스캔 신호의 펄스폭은 다른 서브필드의 스캔 신호의 펄스폭과 다를 수 있다. 예컨대, 시간상 뒤에 위치하는 서브필드에서의 스캔 신호의 폭이 앞에 위치하는 서브필드에서의 스캔 신호의 폭보다 작을 수 있다. 또한, 서브필드의 배열 순서에 따른 스캔 신호 폭의 감소는 2.6㎲(마이크로초), 2.3㎲, 2.1㎲, 1.9㎲ 등과 같이 점진적으로 이루어질 수 있거나 2.6㎲, 2.3㎲, 2.3㎲, 2.1㎲......1.9㎲, 1.9㎲ 등과 같이 이루어질 수도 있다.
이와 같이, 스캔 신호가 스캔 전극으로 공급될 때, 스캔 신호에 대응되게 어드레스 전극(X)에 데이터 신호(Dt)가 공급될 수 있다.
이러한 스캔 신호와 데이터 신호가 공급되면, 스캔 신호와 데이터 신호 간의 전압 차와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 신호가 공급되는 방전 셀 내에는 어드레스 방전이 발생될 수 있다.
아울러, 어드레스 방전이 발생하는 어드레스 기간에서 서스테인 전극에는 스캔 전극과 어드레스 전극 사이에서 어드레스 방전이 효과적으로 발생하도록 하기 위해 서스테인 기준 신호(Zbias)신호를 공급할 수 있다.
어드레스 기간 이후의 서스테인 기간(SP)에서는 스캔 전극 또는 서스테인 전극 중 적어도 하나에 서스테인 신호(SUS)가 공급될 수 있다. 예를 들면, 스캔 전극과 서스테인 전극에 교번적으로 서스테인 신호가 공급될 수 있다.
이러한 서스테인 신호가 공급되면, 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호의 서스테인 전압(Vs)이 더해지면서 서스테인 신호가 공급될 때 스캔 전극과 서스테인 전극 사이에 서스테인 방전 즉, 표시방전이 발생될 수 있다.
도 4는 플라즈마 디스플레이 패널의 제조방법을 개략적으로 설명하기 위한 도면이다.
도 4를 살펴보면, 먼저 (a)와 같이 전면 기판(101) 및 배기홀(Exhaust hole, 200)이 형성된 후면 기판(111) 중 적어도 하나의 가장자리에 실층(Seal Layer, 210)을 형성하고, 이를 이용하여 (b)와 같이 전면 기판(101)과 후면 기판(111)을 합착할 수 있다.
이후, (c)와 같이 배기홀(200)에 배기팁(Exhaust Tip, 220)을 연결하고, 이러한 배기팁(220)에 배기펌프(230)를 연결할 수 있다.
이후, 배기펌프(230)를 이용하여 전면 기판(101)과 후면 기판(111) 사이의 방전 공간에 잔존하는 불순가스를 외부로 배출시킬 수 있고, 아울러 아르곤(Ar), 네온(Ne), 크세논(Xe) 등의 방전가스를 방전 공간에 주입할 수 있다.
도 5 내지 도 13은 본 발명에 따른 플라즈마 디스플레이 패널에 대해 보다 상세히 설명하기 위한 도면이다. 이하에서는 이상에서 상세히 설명한 부분의 설명은 생략한다.
도 5를 살펴보면 후면 기판(111)의 장변(Long Side, LS)의 길이는 L1이고 단변(Short Side, SS)의 길이는 L1보다 작은 L3일 수 있다. 또한, 전면 기판(101)의 장변(LS)의 길이는 L1보다는 큰 L2이고 단변(SS)의 길이는 L3보다 작은 L4일 수 있다. 즉, 전면 기판(101) 및 후면 기판(111)의 장변(LS)에서는 후면 기판(111)이 전면 기판(101)보다 더 연장되며, 전면 기판(101) 및 후면 기판(111)의 단변(SS)에서는 전면 기판(101)이 후면 기판(111)보다 더 연장될 수 있는 것이다. 다르게 표현하면, 전면기판(101)의 단변(SS)은 후면기판(111)의 단변(SS)보다 더 연장되고, 후면기판(111)의 장변(LS)은 전면기판(101)의 장변(LS)보다 더 연장되는 것이다.
이와 같이, 전면 기판(101)과 후면 기판(111)을 엇갈리게 배치하는 것은 플라즈마 디스플레이 패널(100)에 구동신호를 공급하기 위한 구동소자를 스캔 전극(Y), 서스테인 전극(Z) 또는 어드레스 전극(X)에 연결하기 위해서이다.
즉, 전면기판(101)의 단변(SS) 측에서는 스캔 전극과 연성기판, 예컨대 FPC(Flexible Printed Circuit)을 연결하고, 아울러 서스테인 전극과 연성기판을 연결하고, 후면기판(111)의 장변(LS) 측에서는 어드레스 전극과 연성기판, 예컨대 TCP(Tape Carrier Package)를 연결할 수 있다.
도 6을 살펴보면, 후면기판(111)의 단변(SS)보다 더 연장되는 전면기판(101)의 단변(SS)에서는 후면기판(111)의 단변(SS)보다 연장된 부분의 폭(W2)은 후면기판(111)의 단변(SS)과 유효 영역(Active area, AA)에 배치되는 방전셀 중 최외곽 방전셀 사이의 간격(W4)보다 작을 수 있다.
여기서, 유효 영역(AA)은 방전셀에서 발생하는 방전에 의해 영상이 구현되는 영역으로서, 각각의 방전셀 내에는 형광체층, 스캔 전극, 서스테인 전극, 어드레스 전극이 형성될 수 있다.
아울러, 유효 영역(AA) 외곽의 더미 영역(Dummy area, DA)에는 적어도 하나의 더미 방전셀(Dummy Discharge Cell, DC)이 배치될 수 있다. 더미 영역은 실질적으로 영상이 표시되지 않는 영역으로서 더미 방전셀 내에서는 방전이 발생하지 않거나 혹은 방전이 발생하더라도 형광체층이 형성되지 않아 가시광선이 발생하지 않을 수 있다. 또는, 더미 영역(DA)은 패널의 전면에 배치되는 블랙 프레임(Black Frame)에 의해 가려질 수 있다.
한편, 상기와 같이 전면기판(101)의 단변(SS)에서 후면기판(111)의 단변(SS)보다 연장된 부분의 폭(W2)을 후면기판(111)의 단변(SS)과 유효 영역(Active area, AA)에 배치되는 방전셀 중 최외곽 방전셀 사이의 간격(W4)보다 작게 하는 경우에는 패널의 구조적 신뢰성을 향상시킬 수 있으며, 아울러 베젤(Bezel) 영역의 크기를 줄여 슬림화된 플라즈마 디스플레이 패널의 구현을 가능케 할 수 있다.
도 7과 같이, 유효 영역(AA)의 방전셀 내에서 발생한 방전에 의해 발생된 열은 전면기판(101) 및 후면기판(111)을 타고 전달될 수 있다.
한편, 전면기판(101)의 단변(SS)에서 후면기판(111)의 단변(SS)보다 연장된 부분의 폭(W2)이 과도하게 큰 경우에는 전면기판(101)에서의 끝단의 온도와 유효 영역(AA)에서의 온도차이가 과도하게 증가할 수 있다. 그 이유는 유효 영역(AA)의 방전셀 내에서 발생하여 전면기판(101) 및 후면기판(111)을 타고 전달되던 열이 외부로 돌출된 전면기판(101)의 끝단에서는 급격히 약해질 수 있기 때문이다. 다르게 표현하면, 전면기판(101)의 단변(SS)에서 후면기판(111)의 단변(SS)보다 연장된 부분은 외부로 노출되어 외부 공기와 직접 접촉할 수 있기 때문에 온도가 급격히 하강할 수 있는 것이다. 이를 고려할 때, 전면기판(101)의 단변(SS)에서 후면기판(111)의 단변(SS)보다 연장된 부분을 온도 급강하 부분이라고 하는 것도 가능하다.
이처럼, 전면기판(101)에서의 끝단의 온도와 유효 영역(AA)에서의 온도차이가 과도하게 큰 경우에는 전면기판(101)의 끝단에서 열응력이 과도하게 증가할 수 있고, 이에 따라 도 8의 경우와 같이, 전면기판(101) 또는 후면기판(111)의 끝단, 자세하게는 모서리 부분이 열응력에 의해 파손될 가능성이 높다.
여기서는, 전면기판(101)의 단변(SS)측의 경우만을 설명하고 있지만, 전면기판(101)의 장변(LS)보다 더 연장된 후면기판(111)의 장변(LS)측에서도 실질적으로 동일한 문제가 발생할 수 있다.
따라서 전면기판(101)의 단변(SS)에서 후면기판(111)의 단변(SS)보다 연장된 부분의 폭(W2)을 후면기판(111)의 단변(SS)과 유효 영역(AA)에 배치되는 방전셀 중 최외곽 방전셀 사이의 간격(W4)보다 작게 하여 전면기판(101)에서의 끝단의 온도와 유효 영역(AA)에서의 온도 차이를 줄이고, 이에 따라 전면기판(101)의 끝단에서의 열응력을 감소시키는 것이 패널의 구조적 신뢰성을 향상시키는데 유리할 수 있는 것이다.
또한, 전면기판(101)의 단변(SS)에서 후면기판(111)의 단변(SS)보다 연장된 부분의 폭(W2)을 후면기판(111)의 단변(SS)과 유효 영역(AA)에 배치되는 방전셀 중 최외곽 방전셀 사이의 간격(W4)보다 작게 하는 경우에는 베젤(Bezel) 영역의 크기를 줄이는 효과도 더불어 획득할 수 있다.
한편, 유효 영역(AA) 외곽의 더미 영역(DA)에 배치되는 더미 방전셀(DC)에서도 방전이 발생할 수 있다. 이러한 경우에는 전면기판(101)의 단변(SS)에서 후면기판(111)의 단변(SS)보다 연장된 부분의 폭(W2)을 후면기판(111)의 단변(SS)과 유효 더미(DA)에 배치되는 더미 방전셀(DC) 중 최외곽 방전셀 사이의 간격(W3)보다 작은 것이 바람직할 수 있다.
한편, 전면기판(101)의 단변(SS)에서 후면기판(111)의 단변(SS)보다 연장된 부분의 폭(W2)을 과도하게 작게 하는 경우에는 스캔 전극 및/또는 서스테인 전극의 패드 영역의 크기가 과도하게 작아짐으로써 연성기판과 스캔 전극 및/또는 서스테인 전극의 패드 전극을 전기적으로 연결하는 것이 어려울 수 있다.
이를 고려할 때, 전면기판(101)의 단변(SS)에서 후면기판(111)의 단변(SS)보다 연장된 부분의 폭(W2)은 실층(210)의 폭(W1)보다는 큰 것이 바람직할 수 있다.
한편, 전면기판(101)의 온도 급강하부분을 실층(210)을 기준으로 구분하는 것도 가능할 수 있다. 자세하게는, 구동 시 방전셀에서 발생한 열이 전면기판(101)으로 전달되는 경우, 전면기판(101)의 단변(SS)에서 후면기판(111)의 단변(SS)보다 연장된 부분에서는 외부의 공기와 직접 접촉함에 따라 온도가 급격히 하강하는데 반해, 전면기판(101)에서 실층(210)과 중첩되는 영역에서는 실층(210)의 온도에 의해 온도가 상대적으로 완만하게 하강할 수 있다. 이를 고려할 때, 전면기판(101)의 단변(SS)에서 실층(210)까지의 영역을 온도 급강하 부분으로 보는 것이 가능하다.
따라서, 실층(210)과 교차하는 방향으로 전면기판(101)의 끝단 또는 후면기판(111)의 끝단과 실층(210) 사이의 간격은 실층(210)과 유효 영역(AA) 배치되는 최외곽 방전셀 사이의 간격 및 실층(210)의 폭의 합보다 작을 수 있다.
예를 들면, 도 9의 경우와 같이, 실층(210)과 교차하는 방향으로 전면기판(101)의 단변(SS)과 실층(210) 사이의 간격(W20)은 실층(210)의 폭(W1)과 실층(210)과 유효 영역(AA)에 배치되는 최외곽 방전셀 사이의 간격(W40)의 합(W1+W40)보다 작을 수 있다.
아울러, 더미 방전셀(DC)에서도 방전이 발생하는 것을 고려하면, 실층(210)과 교차하는 방향으로 전면기판(101)의 끝단 또는 후면기판(111)의 끝단과 실층(210) 사이의 간격은 실층(210)과 더미 영역(DA)에 배치되는 최외곽 더미 방전셀(DC) 사이의 간격 및 실층(210)의 폭의 합보다 작은 것이 바람직할 수 있다. 예를 들면, 도 9의 경우와 같이, 실층(210)과 교차하는 방향으로 전면기판(101)의 단변(SS)과 실층(210) 사이의 간격(W20)은 실층(210)의 폭(W1)과 실층(210)과 더미 영역(DA)에 배치되는 최외곽 방전셀(DC) 사이의 간격(W30)의 합(W1+W30)보다 작을 수 있다.
또한, 스캔 전극 및/또는 서스테인 전극과 연성기판의 효과적인 전기적 연결을 위해 실층(210)과 교차하는 방향으로 전면기판(101)의 단변(SS)과 실층(210) 사이의 간격(W20)은 실층(210)의 폭(W1)보다는 큰 것이 바람직할 수 있다. 더욱 바람직하게는, 실층(210)과 교차하는 방향으로 전면기판(101)의 단변(SS)과 실층(210) 사이의 간격(W20)은 약 4~7㎛일 수 있다. 이러한 구성은 전면기판(101)의 장변(LS)보다 더 연장된 후면기판(111)의 장변(LS)에서도 적용될 수 있다.
도 10의 (a)에는 본 발명에 따른 실시예가 개시되어 있고, 도 9의 (b)에는 본 발명과는 다른 비교예가 개시되어 있다.
자세하게는, 본 발명에 따른 실시예에서는 도 10의 (a)와 같이 실층(210)과 교차하는 방향으로 전면기판(101)의 끝단과 실층(210) 사이의 간격(W20)은 실층(210)과 더미 영역(DA)에 배치되는 최외곽 더미 방전셀(DC) 사이의 간격(W30) 및 실층(210)의 폭(W1)의 합보다 작고, 본 발명과 다른 비교예에서는 도 10의 (b)와 같이 전면기판(101)의 끝단이 도 10의 (a)에 비해 W50만큼 더 연장되는 경우이다. 자세하게는, 비교예에서는, 도 10의 (b)와 같이, 실층(210)과 교차하는 방향으로 전면기판(101)의 끝단과 실층(210) 사이의 간격(W20+W50)은 실층(210)과 더미 영역(DA)에 배치되는 최외곽 더미 방전셀(DC) 사이의 간격(W30) 및 실층(210)의 폭(W1)의 합보다 큰 경우이다.
도 10 (b)의 비교예에서는 전면기판(101)의 끝단이 도 10 (a)의 본 발명에 따른 실시예에 비해 W50만큼 더 연장되기 때문에 전면기판(101)의 끝단과 최외곽 방전셀의 온도의 차이가 도 10 (a)의 경우에 비해 더 클 수 있다.
이에 대해 보다 자세하게 살펴보면 도 11과 같다. 도 11에는 위치에 따른 전면기판(101)의 온도 변화에 대한 그래프가 개시되어 있다.
도 11을 살펴보면, 실층(210)의 내측에서는 최외곽 방전셀로부터 실층(210)으로 갈수록 전면기판(101)의 온도가 점진적으로 감소할 수 있다. 아울러, 실층(210)과 중첩되는 영역에서도 전면기판(101)의 온도 변화는 그리 크지 않은 것을 알 수 있다. 예를 들면, 전면기판(101)의 실층(210)에 대응되는 영역과 최외곽 방전셀에 대응되는 영역에서의 온도 차이는 최대 8℃정도인 것을 알 수 있다.
또한, 전면기판(101)이 실층(210)으로부터 W20만큼 연장된 부분은 외부 공기에 노출되기 때문에 온도가 상대적으로 빠르게 하강함으로써, 전면기판(101)이 실층(210)으로부터 W20만큼 연장된 부분과 최외곽 방전셀에 대응되는 영역에서의 온도 차이는 최대 15℃정도인 것을 알 수 있다. 즉, 도 10 (a)와 같이 본 발명에 따른 실시예에서는 전면기판(101)의 끝단과 최외곽 방전셀의 온도 차이가 대략 15℃정도인 것이다.
반면에, 전면기판(101)이 실층(210)으로부터 W20+W50 만큼 연장된 부분은 그 폭이 과도하게 크기 때문에 외부 공기에 의해 온도가 급격히 하강할 수 있다. 이에 따라, 전면기판(101)이 실층(210)으로부터 W20+W50 만큼 연장된 부분과 최외곽 방전셀에 대응되는 영역에서의 온도 차이는 최대 38℃정도인 것을 알 수 있다. 즉, 도 10 (b)와 같이 본 발명과 다른 비교예에서는 전면기판(101)의 끝단과 최외곽 방전셀의 온도 차이가 대략 38℃정도인 것이다.
따라서 비교예에서는 전면기판(101)의 끝단과 최외곽 방전셀의 온도 차이가 과도하게 크기 때문에 열응력이 증가하여 열응력에 의해 손상을 입을 가능성이 큰 것이다.
반면에, 본 발명에 따른 실시예에서는 전면기판(101)의 끝단과 최외곽 방전셀의 온도 차이가 상대적으로 작기 때문에 열응력에 의해 손상을 입을 가능성을 줄여 패널의 구조적 신뢰성을 향상시킬 수 있는 것이다.
한편, 도 12와 같이, 전면기판(101)의 단변(SS)은 후면기판(111)의 단변(SS)보다 더 연장되고, 후면기판(111)의 제 1 장변(LS1)은 전면기판(101)의 제 1 장변(LS1)보다 더 연장되고, 후면기판(111)의 제 2 장변(LS2)은 전면기판(101)의 제 2 장변(LS2)보다 더 연장될 수 있다.
여기서, 전면기판(101)의 양쪽 단변(SS)에는 스캔 전극(Y1~Yn)의 패드 영역 또는 서스테인 전극(Z1~Zn)이 배치될 수 있다.
반면에, 도 12와 같이, 후면기판(111)의 제 2 장변(LS2)에는 어드레스 전극(X1~Xm)의 패드 영역이 배치될 수 있으나, 후면기판(111)의 제 1 장변(LS1)에는 어드레스 전극의 패드 영역이 배치되지 않을 수 있다. 이에 따라, 전면기판(101)의 단변(SS)에서 후면기판(111)의 단변(SS)보다 연장된 부분의 폭(D3, D4)은 후면기판(111)의 제 1 장변(LS1)에서 전면기판(101)의 제 1 장변(LS1)보다 연장된 부분의 폭보다 클 수 있다.
아울러, 전면기판(101)의 단변(SS)에서 후면기판(111)의 단변(SS)보다 연장된 부분의 폭(D3, D4)은 후면기판(111)의 제 2 장변(LS2)에서 전면기판(101)의 제 2 장변(LS2)보다 연장된 부분의 폭(D2)보다 작을 수 있다. 이는, 후면기판(111)의 제 2 장변(LS2)에는 어드레스 전극의 패드영역이 위치할 수 있기 때문이다.
아울러, 도 13과 같이, 후면기판(111)의 제 2 장변(LS2)측에는 플라즈마 디스플레이 장치의 받침대(1200)가 배치될 수 있다. 이에 따라, 후면기판(111)의 제 2 장변(LS2)에서 전면기판(101)의 제 2 장변(LS2)보다 연장된 부분의 폭(D2)이 상대적으로 큰 경우에도 시청자의 눈에는 시각적으로 베젤 영역의 크기가 증가한 것으로 보이지 않을 수 있다.
도 13에서 설명하지 않은 번호 1210은 플라즈마 디스플레이 패널을 감싸도록 배치되는 케이스(Case)이다.
아울러, 전면기판(101)의 단변(SS)에서 후면기판(111)의 단변(SS)보다 연장된 부분의 폭(D3, D4)은 후면기판(111)의 단변(SS)부터 최외곽 방전셀까지의 간격보다 작을 수 있다. 이에 대해서는 앞서 상세히 설명하였다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.

Claims (13)

  1. 전면기판;
    상기 전면기판에 대항되게 배치되는 후면기판;
    상기 전면기판과 상기 후면기판의 사이에서 방전셀을 구획하는 격벽; 및
    상기 전면기판과 상기 후면기판 사이에 배치되는 실층;
    을 포함하고,
    상기 실층과 교차하는 방향으로 상기 전면기판의 끝단 또는 상기 후면기판의 끝단과 상기 실층 사이의 간격은 상기 실층과 유효 영역(Active) 배치되는 최외곽 상기 방전셀 사이의 간격 및 상기 실층의 폭의 합보다 작은 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 실층과 교차하는 방향으로 상기 전면기판의 끝단 또는 상기 후면기판의 끝단과 상기 실층 사이의 간격은 상기 실층의 폭보다 큰 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 실층과 교차하는 방향으로 상기 전면기판의 끝단 또는 상기 후면기판의 끝단과 상기 실층 사이의 간격은 4~7㎛인 플라즈마 디스플레이 패널.
  4. 제 1 항에 있어서,
    상기 유효 영역 외곽에는 더미 방전셀(Dummy Discharge Cell)이 형성되는 더미 영역(Dummy area)이 배치되고,
    상기 실층과 교차하는 방향으로 상기 전면기판의 끝단 또는 상기 후면기판의 끝단과 상기 실층 사이의 간격은 상기 실층과 상기 더미 영역에 배치되는 최외곽 상기 더미 방전셀 사이의 간격 및 상기 실층의 폭의 합보다 작은 플라즈마 디스플레이 패널.
  5. 전면기판;
    상기 전면기판에 대항되게 배치되는 후면기판;
    상기 전면기판과 상기 후면기판의 사이에서 방전셀을 구획하는 격벽; 및
    상기 전면기판과 상기 후면기판 사이에 배치되는 실층;
    을 포함하고,
    상기 전면기판의 단변(Short Side)은 상기 후면기판의 단변보다 더 연장되고,
    상기 전면기판의 단변에서 상기 후면기판의 단변보다 연장된 부분의 폭은 상기 후면기판의 단변에서 최외곽 상기 방전셀 까지의 거리보다 작은 플라즈마 디스플레이 패널.
  6. 제 5 항에 있어서,
    상기 전면기판의 단변에서 상기 후면기판의 단변보다 연장된 부분의 폭은 상기 실층의 폭보다 큰 플라즈마 디스플레이 패널.
  7. 제 5 항에 있어서,
    최외곽 상기 방전셀은 더미 방전셀(Dummy Discharge Cell)인 플라즈마 디스플레이 패널.
  8. 제 1 전극이 배치되는 전면기판;
    상기 전면기판에 대항되게 배치되며 상기 제 1 전극과 교차하는 제 2 전극이 배치되는 후면기판;
    상기 전면기판과 상기 후면기판의 사이에서 방전셀을 구획하는 격벽; 및
    상기 전면기판과 상기 후면기판 사이에 배치되는 실층;
    을 포함하고,
    상기 전면기판의 단변(Short Side)은 상기 후면기판의 단변보다 더 연장되고,
    상기 후면기판의 제 1 및 제 2 장변(Long Side)은 상기 전면기판의 제 1, 2 장변보다 더 연장되고,
    상기 전면기판의 단변에서 상기 후면기판의 단변보다 연장된 부분의 폭은 상기 후면기판의 제 1 장변에서 상기 전면기판의 제 1 장변보다 연장된 부분의 폭보다 큰 플라즈마 디스플레이 패널.
  9. 제 8 항에 있어서,
    상기 전면기판의 단변에서 상기 후면기판의 단변보다 연장된 부분의 폭은 상기 후면기판의 단변부터 최외곽 상기 방전셀까지의 간격보다 작은 플라즈마 디스플레이 패널.
  10. 제 9 항에 있어서,
    상기 전면기판의 단변에서 상기 후면기판의 단변보다 연장된 부분의 폭은 상기 실층의 폭보다 큰 플라즈마 디스플레이 패널.
  11. 제 9 항에 있어서,
    최외곽 상기 방전셀은 더미 방전셀(Dummy Discharge Cell)인 플라즈마 디스플레이 패널.
  12. 제 8 항에 있어서,
    상기 전면기판의 단변에서 상기 후면기판의 단변보다 연장된 부분의 폭은 상기 후면기판의 제 2 장변에서 상기 전면기판의 제 2 장변보다 연장된 부분의 폭보다 작은 플라즈마 디스플레이 패널.
  13. 제 12 항에 있어서,
    상기 후면기판의 제 2 장변에는 상기 제 2 전극의 패드영역이 위치하는 플라즈마 디스플레이 패널.
KR1020100030418A 2010-04-02 2010-04-02 플라즈마 디스플레이 패널 KR20110111040A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100030418A KR20110111040A (ko) 2010-04-02 2010-04-02 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100030418A KR20110111040A (ko) 2010-04-02 2010-04-02 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR20110111040A true KR20110111040A (ko) 2011-10-10

Family

ID=45027325

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100030418A KR20110111040A (ko) 2010-04-02 2010-04-02 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR20110111040A (ko)

Similar Documents

Publication Publication Date Title
KR20080015534A (ko) 플라즈마 디스플레이 장치
US8624492B2 (en) Plasma display panel and multi-plasma display panel
KR101596387B1 (ko) 멀티 플라즈마 디스플레이 장치
KR20110111040A (ko) 플라즈마 디스플레이 패널
JP4685807B2 (ja) プラズマディスプレイ装置及びその駆動方法
EP2343724B1 (en) Plasma display panel and multi display panel
KR101774360B1 (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR100647650B1 (ko) 플라즈마 디스플레이 패널
EP1876630A2 (en) Plasma display apparatus
KR100615251B1 (ko) 플라즈마 디스플레이 패널
KR101744085B1 (ko) 플라즈마 디스플레이 장치 및 멀티 플라즈마 디스플레이 장치
KR100811529B1 (ko) 플라즈마 디스플레이 패널
KR100708731B1 (ko) 플라즈마 디스플레이 패널
KR100581938B1 (ko) 플라즈마 디스플레이 패널
KR101707575B1 (ko) 플라즈마 디스플레이 장치 및 이를 이용한 플라즈마 디스플레이 어레이
KR100683797B1 (ko) 플라즈마 디스플레이 패널
KR100872363B1 (ko) 플라즈마 디스플레이 패널
KR20110119004A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR20080092749A (ko) 플라즈마 디스플레이 장치
KR20120080310A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR20120019937A (ko) 플라즈마 디스플레이 패널, 플라즈마 디스플레이 장치, 멀티 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 장치
KR20110128500A (ko) 플라즈마 디스플레이 패널 및 멀티 플라즈마 디스플레이 패널
KR20080062325A (ko) 플라즈마 디스플레이 패널
KR20080061001A (ko) 플라즈마 디스플레이 패널
KR20080061000A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination