KR20110100468A - Pwm 펄스 발생 회로, 이 회로를 구비하는 장치, 및 pwm 제어 방법 - Google Patents

Pwm 펄스 발생 회로, 이 회로를 구비하는 장치, 및 pwm 제어 방법 Download PDF

Info

Publication number
KR20110100468A
KR20110100468A KR1020100019486A KR20100019486A KR20110100468A KR 20110100468 A KR20110100468 A KR 20110100468A KR 1020100019486 A KR1020100019486 A KR 1020100019486A KR 20100019486 A KR20100019486 A KR 20100019486A KR 20110100468 A KR20110100468 A KR 20110100468A
Authority
KR
South Korea
Prior art keywords
pwm
frequency
signal
clock signal
pulse
Prior art date
Application number
KR1020100019486A
Other languages
English (en)
Inventor
심연택
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020100019486A priority Critical patent/KR20110100468A/ko
Priority to US13/025,673 priority patent/US20110215734A1/en
Priority to TW100104671A priority patent/TW201220697A/zh
Publication of KR20110100468A publication Critical patent/KR20110100468A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/10Controlling the intensity of the light
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F13/00Illuminated signs; Luminous advertising
    • G09F13/04Signs, boards or panels, illuminated from behind the insignia
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/395Linear regulators
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/40Control techniques providing energy savings, e.g. smart controller or presence detection

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Dc-Dc Converters (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 PWM 펄스 발생회로, 이 회로를 구비하는 장치, 및 PWM 제어 방법을 공개한다. 이 회로는 PWM 클럭 신호를 발생하는 PWM 클럭 발생부, 상기 PWM 클럭 신호의 주파수를 감지하여 상기 PWM 클럭 신호의 주파수가 기준 주파수보다 높은지 여부를 나타내는 주파수 검출 신호를 출력하는 검출부; 및 외부로부터 입력되는 데이터 신호, 상기 PWM 클럭 신호, 및 상기 주파수 검출 신호에 응답하여 PWM 펄스 신호를 발생하되, 상기 주파수 검출 신호가 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높음을 나타내면 상기 PWM 펄스 신호의 펄스폭이 허용 펄스폭 이상이 되도록 상기 PWM 펄스 신호를 발생하는 PWM 펄스 신호 출력부를 구비하는 것을 특징으로 한다.

Description

PWM 펄스 발생 회로, 이 회로를 구비하는 장치, 및 PWM 제어 방법{PWM pulse generating circuit, device having the same, and PWM control method}
본 발명은 PWM 펄스 발생 회로에 관한 것으로, 특히 PWM 펄스의 최소 펄스폭을 보장할 수 있는 PWM 펄스 발생 회로, 이 회로를 구비하는 장치, 및 PWM 제어 방법에 관한 것이다.
PWM(Pulse Width Modulation) 펄스는 제어 신호를 발생하는데 광범위하게 이용되고 있다. 그런데, PWM 펄스를 이용하여 제어 신호를 발생할 경우, PWM 펄스의 주파수를 측정할 필요가 있는 경우가 발생한다. 예를 들면, PWM 펄스를 이용하여 아날로그 회로를 구동할 경우, 상기 아날로그 회로를 구동하기 위해서는 PWM 펄스의 최소 펄스폭이 보장되어야 하며, 상기 최소 펄스폭을 보장하기 위해서는 PWM 펄스의 주파수를 알아야 한다.
본 발명의 목적은 최소 펄스폭이 보장되는 PWM 펄스를 발생할 수 있는 PWM 펄스 발생 회로를 제공하는데 있다.
본 발명의 다른 목적은 상기 목적을 달성하기 위한 PWM 펄스 발생 회로를 구비하는 장치를 제공하는데 있다.
본 발명의 또 다른 목적은 상기 목적을 달성하기 위한 PWM 제어 방법을 제공하는데 있다.
상기 목적을 달성하기 위한 본 발명의 PWM 펄스 발생 회로는 PWM 클럭 신호를 발생하는 PWM 클럭 발생부, 상기 PWM 클럭 신호의 주파수를 감지하여 상기 PWM 클럭 신호의 주파수가 기준 주파수보다 높은지 여부를 나타내는 주파수 검출 신호를 출력하는 검출부, 및 데이터 신호, 상기 PWM 클럭 신호, 및 상기 주파수 검출 신호에 응답하여 PWM 펄스 신호를 발생하되, 상기 주파수 검출 신호가 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높음을 나타내면 상기 PWM 펄스 신호의 펄스폭이 허용 펄스폭 이상이 되도록 상기 PWM 펄스 신호를 발생하는 PWM 펄스 신호 출력부를 구비하는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 PWM 펄스 발생 회로의 상기 검출부는 기준 클럭 신호를 발생하는 발진부, 상기 PWM 클럭 신호에 응답하여 상기 기준 클럭 신호를 카운팅하여 상기 PWM 클럭 신호의 주파수 정보를 출력하는 주파수 검출부, 및 상기 주파수 정보를 입력하고, 상기 주파수 정보와 상기 기준 주파수를 비교하여 상기 주파수 검출 신호를 출력하는 판단부를 구비하는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 PWM 펄스 발생 회로의 상기 검출부의 상기 판단부는 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮다고 판단한 상태에서는 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높은 제1 기준 주파수보다 높아진 경우에 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높다고 판단하고, 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높다고 판단한 상태에서는 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮은 제2 기준 주파수보다 낮아진 경우에 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮다고 판단하고, 판단 결과에 따라 상기 주파수 검출 신호를 출력하는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 PWM 펄스 발생 회로의 상기 PWM 펄스 신호 출력부는 상기 PWM 클럭 신호를 입력하여 상기 데이터 신호에 대응하는 듀티비를 가지는 내부 PWM 펄스 신호를 출력하는 PWM 발생부, 및 상기 주파수 검출 신호가 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮음을 나타내거나, 상기 내부 PWM 펄스 신호의 펄스폭이 상기 허용 펄스폭보다 큰 경우에는 상기 내부 PWM 펄스 신호를 상기 PWM 펄스 신호로 출력하고, 상기 주파수 검출 신호가 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높음을 나타내고, 상기 내부 PWM 펄스 신호의 펄스폭이 상기 허용 펄스폭보다 작은 경우에는 상기 내부 PWM 펄스 신호의 펄스폭이 허용 펄스폭이 되도록 조정하여 상기 PWM 펄스 신호로 출력하는 최소 펄스폭 제어부를 구비하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위한 본 발명의 PWM 펄스 발생 회로를 구비하는 장치는 PWM 클럭 신호를 발생하는 PWM 클럭 발생부, 상기 PWM 클럭 신호의 주파수를 감지하여 상기 PWM 클럭 신호의 주파수가 기준 주파수보다 높은지 여부를 나타내는 주파수 검출 신호를 출력하는 검출부, 데이터 신호, 상기 PWM 클럭 신호, 및 상기 주파수 검출 신호에 응답하여 PWM 펄스 신호를 발생하되, 상기 주파수 검출 신호가 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높음을 나타내면 상기 PWM 펄스 신호의 펄스폭이 허용 펄스폭 이상이 되도록 상기 PWM 펄스 신호를 발생하는 PWM 펄스 신호 출력부, 및 상기 PWM 펄스 신호에 응답하여 구동되는 아날로그 회로를 구비하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위한 본 발명의 장치는 적어도 하나의 LED를 구비하는 백 라이트 유닛, 및 상기 적어도 하나의 LED에 전원 전압을 공급하는 LED 전원 공급부를 더 구비하는 것을 특징으로 한다.
상기 또다른 목적을 달성하기 위한 본 발명의 PWM 제어 방법은 PWM 클럭 신호를 발생하는 PWM 클럭 발생부, 및 상기 PWM 클럭 신호를 입력하여 데이터 신호에 대응하는 듀티비를 가지는 PWM 펄스 신호를 출력하는 PWM 펄스 신호 출력부를 구비하는 장치의 PWM 제어 방법에 있어서, 상기 PWM 클럭 신호를 발생하는 단계, 상기 PWM 클럭 신호의 주파수를 감지하는 단계, 및 상기 PWM 클럭 신호의 주파수가 기준 주파수보다 높다면 상기 PWM 펄스 신호의 펄스폭이 허용 펄스폭 이상이 되도록 상기 PWM 펄스 신호를 발생하는 단계를 구비하는 것을 특징으로 한다.
상기 또다른 목적을 달성하기 위한 본 발명의 PWM 제어 방법의 상기 PWM 클럭 신호의 주파수를 감지하는 단계는 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮다고 판단한 상태에서는 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높은 제1 기준 주파수보다 높아진 경우에 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높다고 판단하고, 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높다고 판단한 상태에서는 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮은 제2 기준 주파수보다 낮아진 경우에 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮다고 판단하는 것을 특징으로 한다.
상기 또다른 목적을 달성하기 위한 본 발명의 PWM 제어 방법의 상기 PWM 펄스 신호를 발생하는 단계는 상기 PWM 클럭 신호를 입력하여 상기 데이터 신호에 대응하는 듀티비를 가지는 내부 PWM 펄스 신호를 발생하는 단계, 및 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮거나, 상기 내부 PWM 펄스 신호의 펄스폭이 상기 허용 펄스폭보다 크다면 상기 내부 PWM 펄스 신호를 상기 PWM 펄스 신호로 출력하고, 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높고 상기 내부 PWM 펄스 신호의 펄스폭이 상기 허용 펄스폭보다 작다면 상기 내부 PWM 펄스 신호의 펄스폭이 상기 허용 펄스폭이 되도록 조정하여 상기 PWM 펄스 신호를 발생하는 단계를 구비하는 것을 특징으로 한다.
상기 또다른 목적을 달성하기 위한 본 발명의 PWM 제어 방법은 상기 PWM 펄스 신호를 이용하여 아날로그 회로를 구동하는 단계를 더 구비하는 것을 특징으로 한다.
따라서, 본 발명의 PWM 펄스 발생 회로, 이 회로를 구비하는 장치, 및 PWM 제어 방법은 PWM 클럭 신호의 주파수가 증가하더라도 PWM 펄스의 최소 펄스폭을 보장할 수 있다.
도 1은 본 발명의 PWM 펄스 발생 회로를 구비하는 장치의 실시예의 구성을 나타내는 것이다.
도 2는 도 1에 나타낸 본 발명의 PWM 펄스 발생 회로를 구비하는 장치의 검출부의 실시예의 구성을 나타내는 것이다.
도 3은 도 2에 나타낸 본 발명의 PWM 펄스 발생 회로를 구비하는 장치의 검출부의 판단부의 동작을 설명하기위한 도면이다.
도 4는 도 1에 나타낸 본 발명의 PWM 펄스 발생 회로를 구비하는 장치의 PWM 제어부의 실시예의 구성을 나타내는 것이다.
도 5는 도 1에 나타낸 본 발명의 PWM 펄스 발생 회로를 구비하는 장치의 PWM 제어부의 다른 실시예의 구성을 나타내는 것이다.
도 6은 본 발명의 PWM 제어 방법의 실시예를 설명하기 위한 동작 흐름도이다.
도 7은 도 6에 나타낸 본 발명의 PWM 제어 방법의 주파수 검출 신호를 설정하는 단계의 실시예를 설명하기 위한 동작 흐름도이다.
도 8은 도 6에 나타낸 본 발명의 PWM 제어 방법의 PWM 펄스 신호를 발생하는 단계의 실시예를 설명하기 위한 동작 흐름도이다.
도 9는 도 6에 나타낸 본 발명의 PWM 제어 방법의 PWM 펄스 신호를 발생하는 단계의 다른 실시예를 설명하기 위한 동작 흐름도이다.
이하, 첨부된 도면을 참고로 하여 본 발명의 PWM 펄스 발생 회로, 이 회로를 구비하는 장치, 및 PWM 제어 방법을 설명하면 다음과 같다.
도 1은 본 발명의 PWM 펄스 발생 회로를 구비하는 장치(100)의 실시예로서, LED를 백 라이트 유닛으로 구비하는 표시 장치를 예시한 것이다. 본 발명의 PWM 펄스 발생 회로를 구비하는 장치(100)는 LED 전원 공급부(10), 백 라이트 유닛(20), PWM 클럭 발생부(30), 적어도 하나의 PWM 제어부들(40-1, 40-2, ..., 40-n)을 구비하는 PWM 구동부(40), 및 검출부(50)를 구비할 수 있다. 백 라이트 유닛(20)은 적어도 하나의 발광 다이오드(LED)를 구비하는 적어도 하나의 LED 스트링(20-1, 20-2, ..., 20-n)을 구비할 수 있다.
도 1에 나타낸 블록들 각각의 기능을 설명하면 다음과 같다.
LED 전원 공급부(10)는 백 라이트 유닛(20)으로 공급되는 LED 전원 전압(VLED)을 공급한다.
백 라이트 유닛(20)은 LED 전원 전압(VLED)을 인가받고, 구동부(40)에 의해 가변되는 구동 전류(ID1, ID2, ..., IDn)에 의해 제어된다. 예를 들면, 백 라이트 유닛(20)은 LED 전원 전압(VLED)을 전원 전압으로 인가받고, 구동 전류(ID1, ID2, ..., IDn)에 응답하여 밝기가 가변될 수 있다. LED 스트링들(20-1, 20-2, ..., 20-n) 각각은 LED 전원 전압(VLED)을 인가받고, 대응하는 구동 전류(ID1, ID2, ..., IDn)에 응답하여 밝기가 가변될 수 있다.
PWM 클럭 발생부(30)는 PWM 클럭 신호(PWM_clk)를 발생한다. PWM 클럭 신호(PWM_clk)의 주파수는 51kHz~5.1MHz의 범위를 가질 수 있으며, 외부의 저항에 의해 조정될 수 있다.
검출부(40)는 PWM 클럭 발생부(30)로부터 출력되는 PWM 클럭 신호(PWM_clk)에 응답하여 주파수 검출 신호(PWM_frq)를 출력한다. 검출부(40)는 PWM 클럭 신호(PWM_clk)의 주파수가 소정의 기준 주파수보다 높은지 여부에 따라 주파수 검출 신호(PWM_frq)를 출력할 수 있다. 또한, 검출부(40)는 히스테리시스(hysteresis) 특성을 가질 수 있다. 즉, 검출부(40)는 이전에 PWM 클럭 신호(PWM_clk)의 주파수가 상기 기준 주파수보다 낮다고 판단한 상태에서는 상기 기준 주파수보다 높은 제1 기준 주파수보다 높아지면, PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높음을 나타내는 주파수 검출 신호(PWM_frq)를 출력하고, 이전에 PWM 클럭 신호(PWM_clk)의 주파수가 상기 기준 주파수보다 높다고 판단한 상태에서는 PWM 클럭 신호(PWM_clk)의 주파수가 상기 기준 주파수보다 낮은 제2 기준 주파수보다 낮아지면, PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 낮음을 나타내는 주파수 검출 신호(PWM_frq)를 출력할 수 있다. 검출부(40)는 초기에는 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 낮음을 나타내는 주파수 검출 신호(PWM_frq)를 출력할 수 있다.
PWM 구동부(50)는 데이터 신호(DATA[1:n]), PWM 클럭 신호(PWM_clk), 및 주파수 검출 신호(PWM_frq)에 응답하여 구동 전류(ID1, ID2, ..., IDn)를 가변한다.
PWM 제어부들(50-1, 50-2, ..., 50-n) 각각은 데이터 신호(DATA[1:n]) 중 대응하는 데이터 신호, PWM 클럭 신호(PWM_clk), 및 주파수 검출 신호(PWM_frq)에 응답하여 구동 전류(ID1, ID2, ..., IDn) 중 대응하는 구동 전류를 가변한다.
도 2는 도 1에 나타낸 본 발명의 PWM 펄스 발생 회로를 구비하는 장치(100)의 검출부(40)의 실시예의 구성을 나타내는 것으로서, 검출부(40)는 주파수 검출부(41), 발진부(42), 및 판단부(43)를 구비할 수 있다.
도 2에 나타낸 블록들 각각의 기능을 설명하면 다음과 같다.
주파수 검출부(51)는 기준 클럭 신호(CLK_ref)를 입력하여 PWM 클럭 발생부(30)로부터 출력되는 PWM 클럭 신호(PWM_clk)의 주파수를 검출하여 주파수 정보(FRQ)를 출력한다. 예를 들면, 주파수 검출부(41)는 PWM 클럭 신호(PWM_clk)의 한 주기를 기준 클럭 신호(CLK_ref)로 카운팅하여 PWM 클럭 신호(PWM_clk)의 주파수를 나타내는 주파수 정보(FRQ)를 출력할 수 있다.
발진부(542)는 기준 클럭 신호(CLK_ref)를 발생한다. 기준 클럭 신호(CLK_ref)는 상기 PWM 클럭 신호(PWM_clk)보다 높은 주파수를 가질 수 있다. 예를 들면, 상기 PWM 클럭 신호(PWM_clk)의 주파수가 51kHz~5.1MHz의 범위 내에서 변동될 경우, 기준 클럭 신호(CLK_ref)의 주파수는 상기 PWM 클럭 신호(PWM_clk)의 주파수보다 훨씬 높은 20MHz일 수 있다.
판단부(43)는 상기 주파수 정보(FRQ)를 입력하여 상기 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높은지 여부를 판단하고, 판단 결과에 따라 주파수 검출 신호(PWM_frq)를 출력한다. 판단부(453)는 히스테리시스 특성을 가지고 주파수 검출 신호(PWM_frq)를 출력할 수 있다.
판단부(43)는 복수개의 주파수 범위를 설정하기 위해 기준 주파수를 복수개로 설정하고, PWM 클럭 신호(PWM_clk)의 주파수와 상기 복수개의 기준 주파수를 비교하여 PWM 클럭 신호(PWM_clk)의 주파수가 상기 복수개의 주파수 범위들 중 어떤 주파수 범위에 속하는지를 판단하고, 주파수 검출 신호(PWM_frq)가 PWM 클럭 신호(PWM_clk)의 주파수 범위를 나타내도록 주파수 검출 신호(PWM_frq)를 출력할 수도 있다.
도 3은 도 2에 나타낸 본 발명의 PWM 펄스 발생 회로를 구비하는 장치(100)의 검출부(40)의 판단부(43)의 실시예의 동작을 설명하기 위한 도면이다.
상술한 바와 같이, 판단부(43)는 히스테리시스 특성을 가지고 주파수 검출 신호(PWM_frq)를 출력할 수 있다.
판단부(43)는 상기 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 낮으면 주파수 검출 신호(PWM_frq)를 "0"으로 출력하고, 상기 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높으면 주파수 검출 신호(PWM_frq)를 "1"로 출력할 수 있다. 또한, 판단부(43)는 상기 주파수 검출 신호(PWM_frq)의 초기값을 "0"으로 설정할 수 있다.
판단부(43)는 상기 주파수 검출 신호(PWM_frq)가 상기 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 낮음을 나타낼 때에는(즉, PWM_frq=0), 상기 주파수 정보(FRQ)가 상기 PWM 클럭 신호(PWM_clk)의 주파수가 상기 기준 주파수보다 높은 제1 기준 주파수(FRQ1)보다 높음을 나타내면 주파수 검출 신호(PWM_frq)를 상기 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높음을 나타내도록 변경하여 출력하고, 상기 주파수 정보(FRQ)가 상기 PWM 클럭 신호(PWM_clk)의 주파수가 상기 제1 기준 주파수(FRQ1)보다 낮음을 나타내면 주파수 검출 신호(PWM_frq)를 변경하지 않는다.
또한, 판단부(43)는 상기 주파수 검출 신호(PWM_frq)가 상기 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높음을 나타낼 때에는(즉, PWM_frq=1), 상기 주파수 정보(FRQ)가 상기 PWM 클럭 신호(PWM_clk)의 주파수가 상기 기준 주파수보다 낮은 제2 기준 주파수(FRQ2)보다 낮음을 나타내면 주파수 검출 신호(PWM_frq)를 상기 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 낮음을 나타내도록 변경하여 출력하고, 상기 주파수 정보(FRQ)가 상기 PWM 클럭 신호(PWM_clk)의 주파수가 상기 제2 기준 주파수(FRQ2)보다 높음을 나타내면 주파수 검출 신호(PWM_frq)를 변경하지 않는다.
도 4는 도 1에 나타낸 본 발명의 PWM 펄스 발생 회로를 구비하는 장치(100)의 PWM 제어부들(50-1, 50-2, ..., 50-n) 중 하나의 PWM 제어부(50-1)의 실시예를 나타내는 것으로서, PWM 제어부(50-1)는 PWM 펄스 신호 발생부(51-1) 및 전류 구동부(53-1)를 구비할 수 있다. PWM 펄스 신호 발생부(51-1)는 PWM 발생부(511-1) 및 최소 펄스폭 제어부(512-1)를 구비할 수 있으며, 전류 구동부(53-1)는 스위치(S), OP 앰프(531-1), NMOS 트랜지스터(N), 및 저항(R)을 구비할 수 있다.
도 4에 나타낸 블록들 각각의 기능을 설명하면 다음과 같다.
PWM 펄스 신호 발생부(51-1)는 데이터 신호(DATA[1]), PWM 클럭 신호(PWM_clk), 및 주파수 검출 신호(PWM_frq)에 응답하여 PWM 펄스 신호(PWM_P)를 출력한다. 즉, PWM 펄스 신호 발생부(51-1)는 PWM 클럭 신호(PWM_clk)를 입력하여 데이터 신호(DATA[1])에 대응하는 PWM 펄스 신호(PWM_P)를 출력하되, 주파수 검출 신호(PWM_frq)가 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높음을 나타내는 경우에는 PWM 펄스 신호(PWM_P)의 펄스폭이 허용 펄스폭 이상이 되도록 조정하여 PWM 펄스 신호(PWM_P)를 출력한다.
PWM 펄스 신호(PWM_P)의 주파수는 PWM 클럭 신호(PWM_clk)의 주파수와 입력되는 데이터 신호(DATA[1:n])의 비트수에 의해 결정될 수 있다. 예를 들면, PWM 클럭 신호(PWM_clk)의 주파수가 51kHz~5.1MHz의 범위를 가지고, 데이터 신호(DATA[1:n]) 각각의 비트수가 8비트인 경우에, PWM 펄스 신호(PWM_P)의 주파수의 범위는 PWM 클럭 신호(PWM_clk)의 주파수의 1/255배(즉, 200Hz~20kHz)일 수 있다.
PWM 발생부(511-1)는 PWM 클럭 신호(PWM_clk) 및 데이터 신호들(DATA[1:n]) 중 대응하는 데이터 신호(DATA[1])에 응답하여 내부 PWM 펄스 신호(PWM_Pi)를 출력한다. PWM 발생부(511-1)는 PWM 클럭 신호(PWM_clk)를 입력하여 데이터 신호(DATA[1])에 대응하는 듀티비를 가지는 내부 PWM 펄스 신호(PWM_Pi)를 출력할 수 있다. 즉, 내부 PWM 펄스 신호(PWM_Pi)의 펄스폭은 PWM 클럭 신호(PWM_clk)의 주파수 및 데이터 신호(DATA[1])에 의해 결정된다. 데이터 신호(DATA[1])는 복수개의 비트로 구성된 디지털 신호일 수 있다.
최소 펄스폭 제어부(512-1)는 주파수 검출 신호(PWM_frq)에 응답하여 내부 PWM 펄스 신호(PWM_Pi)의 최소 펄스폭을 제어하여 PWM 펄스 신호(PWM_P)를 출력한다. 예를 들면, 최소 펄스폭 제어부(512-1)는 주파수 검출 신호(PWM_frq)가 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 낮음을 나타내면 내부 PWM 펄스 신호(PWM_Pi)를 그대로 PWM 펄스 신호(PWM_P)로 출력하고, 주파수 검출 신호(PWM_frq)가 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높음을 나타내면, 내부 PWM 펄스 신호(PWM_Pi)의 최소 펄스폭이 허용 펄스폭이 되도록 내부 PWM 펄스 신호(PWM_Pi)를 제어하여 PWM 펄스 신호(PWM_P)로 출력할 수 있다. 즉, 최소 펄스폭 제어부(512-1)는 주파수 검출 신호(PWM_frq)가 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 낮음을 나타내거나, 내부 PWM 펄스 신호(PWM_Pi)의 펄스폭이 허용 펄스폭보다 크면 내부 PWM 펄스 신호(PWM_Pi)를 그대로 PWM 펄스 신호(PWM_P)로 출력하고, 주파수 검출 신호(PWM_frq)가 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높음을 나타내고, 내부 PWM 펄스 신호(PWM_Pi)의 펄스폭이 허용 펄스폭보다 작으면, 내부 PWM 펄스 신호(PWM_Pi)의 펄스폭을 허용 펄스폭이 되도록 내부 PWM 펄스 신호(PWM_Pi)를 조정하여 PWM 펄스 신호(PWM_P)로 출력할 수 있다.
허용 펄스폭은 전류 구동부(53-1) 및/또는 PWM 펄스 신호에 의해 제어될 소자(예를 들면, 백 라이트 유닛(20))에 의해 결정될 수 있으며, 전류 구동부(53-1)가 동작하기 위해 필요한 최소 펄스폭일 수 있다. 즉, 전류 구동부(53-1)는 도 4에 도시된 바와 같이 아날로그 회로로 구현될 수 있으며, 이러한 아날로그 회로를 정상적으로 동작시키기 위해서는 입력되는 PWM 펄스 신호(PWM_P)가 최소 펄스폭 이상이어야 한다. 따라서, 상기 허용 펄스폭은 상기 최소 펄스폭일 수 있다.
또한, 상기 기준 주파수는 상기 허용 펄스폭에 대응하는 주파수일 수 있다. 예를 들어, 상기 허용 펄스폭이 1ms라고 한다면, PWM 펄스 신호(PWM_P)의 주파수는 1kHz이어야 한다. 따라서, 데이터 신호가 8비트의 신호일 경우, 상기 기준 주파수는 255kHz일 수 있다. 이 경우, 상기 제1 기준 주파수는 270kHz이고, 상기 제2 기준 주파수는 243kHz일 수 있다.
전류 구동부(53-1)는 PWM 펄스 신호(PWM_P)에 응답하여 구동 전류(ID1)를 가변한다. 전류 구동부(53-1)는 접지 전압과 연결된 저항(R), 저항(R)과 백 라이트 유닛(20) 사이에 연결되는 NMOS 트랜지스터(N), 상기 PWM 펄스 신호(PWM_P)에 응답하여 기준 전압(Vref)을 전달하는 스위치(S), 상기 스위치(S)를 통해 전달된 기준 전압(Vref)과 상기 저항(R)과 상기 NMOS 트랜지스터(N) 사이의 전압을 비교하여 출력 전압을 상기 NMOS 트랜지스터(N)의 게이트로 인가하는 OP 앰프(531-1)를 구비할 수 있다.
도 5는 도 1에 나타낸 본 발명의 PWM 펄스 발생 회로를 구비하는 장치(100)의 PWM 제어부들(50-1, 50-2, ..., 50-n) 중 하나의 PWM 제어부(50-1)의 다른 실시예를 나타내는 것으로서, PWM 제어부(50-1)는 PWM 펄스 신호 발생부(52-1) 및 전류 구동부(53-1)를 구비할 수 있다. PWM 펄스 신호 발생부(52-1)는 내부 데이터 발생부(521-1) 및 PWM 발생부(522-1)를 구비할 수 있으며, 전류 구동부(43-1)는 스위치(S), OP 앰프(531-1), NMOS 트랜지스터(N), 및 저항(R)을 구비할 수 있다.
도 5에 나타낸 블록들 각각의 기능을 설명하면 다음과 같다.
PWM 펄스 신호 발생부(52-1)의 기능은 도 4에서 설명한 PWM 펄스 신호 발생부(51-1)의 기능과 동일하며, 전류 구동부(53-1)의 기능은 도 4에서 설명한 것과 동일하다.
내부 데이터 발생부(521-1)는 데이터 신호(DATA[1:n]) 중 대응하는 데이터 신호(DATA[1])를 입력하고, 주파수 검출 신호(PWM_frq)에 응답하여 내부 데이터 신호(DATAi[1])를 발생한다. 즉, 내부 데이터 발생부(521-1)는 주파수 검출 신호(PWM_frq)가 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 낮음을 나타내는 경우에는 데이터 신호(DATA[1])를 그대로 내부 데이터 신호(DATAi[1])로 출력한다. 주파수 검출 신호(PWM_frq)가 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높음을 나타내는 경우, 내부 데이터 발생부(521-1)는 데이터 신호(DATA[1])에 의해 발생될 PWM 펄스 신호의 펄스폭을 계산하고, 계산된 펄스폭이 상기 허용 펄스폭보다 작은지 여부를 판단한다. 내부 데이터 발생부(521-1)는 상기 계산된 펄스폭이 허용 펄스폭보다 작다면, 발생될 PWM 펄스 신호의 펄스폭이 허용 펄스폭이 되도록 하는 데이터 신호를 계산하여 내부 데이터 신호(DATAi[1])로 출력하고, 상기 계산된 펄스폭이 허용 펄스폭보다 작지 않다면 데이터 신호(DATA[1])를 내부 데이터 신호(DATAi[1])로 출력한다.
펄스폭을 계산하기 위해, 내부 데이터 발생부(521-1)는 PWM 클럭 신호(PWM_clk)의 주파수 정보(FRQ)를 추가적으로 입력할 수 있다. 상기 주파수 정보(FRQ)는 검출부(40)에서 출력될 수 있다.
또는, 상술한 바와 같이, 검출부(40)의 판단부(43)는 주파수 검출 신호(PWM_frq)가 PWM 클럭 신호(PWM_clk)의 주파수 범위를 나타내도록 주파수 검출 신호(PWM_frq)를 출력할 수도 있다. 이 경우, 내부 데이터 발생부(521-1)는 상기 주파수 검출 신호(PWM_frq)를 입력하여 상기 펄스폭을 계산할 수 있다.
PWM 발생부(522-1)는 내부 데이터 신호(DATAi[1]) 및 PWM 클럭 신호(PWM_clk)에 응답하여 PWM 펄스 신호(PWM_P)를 출력한다. 즉, PWM 발생부(522-1)는 PWM 클럭 신호(PWM_clk)를 입력하여 내부 데이터 신호(DATAi[1])에 대응하는 듀티비를 가지는 PWM 펄스 신호(PWM_P)를 출력할 수 있다.
PWM 제어부들(50-2, ..., 50-n)의 구성도 도 4 또는 도 5에서 나타낸 PWM 제어부(50-1)의 구성과 동일한 구성을 가질 수 있다. 다만, PWM 제어부들(50-2, ..., 50-n)의 PWM 발생부(또는 내부 데이터 발생부)로는 대응하는 데이터 신호(DATA[2], ..., DATA[n])가 입력된다.
또한, 도 1 내지 도 5에서는 PWM 구동부(50)의 PWM 제어부들(50-1, 50-2, ..., 50-n) 각각이 PWM 펄스 신호 발생부(51-1 또는 52-1)를 구비하는 경우를 예시하였으나, PWM 구동부(50)는 하나의 PWM 펄스 신호 발생부(51-1 또는 52-1)만을 구비할 수도 있다. 이 경우, PWM 제어부들(50-1, 50-2, ..., 50-n) 각각은 전류 구동부(53-1) 만으로 구성될 수 있으며, 데이터 신호는 하나의 데이터 신호(예를 들면, DATA[1])만 입력될 수 있으며, LED 스트링들(20-1, 20-2, ..., 20-n) 각각과 연결된 전류 구동부들로 동일한 PWM 펄스 신호(PWM_P)가 인가될 수 있다.
또한, 도 4 및 도 5에서는 PWM 펄스 신호(PWM_P)에 의해 구동되는 회로로서, PWM 펄스 신호(PWM_P)에 응답하여 구동 전류를 가변시키는 회로를 예시하였으나, PWM 펄스 신호(PWM_P)에 의해 구동되는 회로는 기타 다른 구성 또는 방법으로 구현되는 아날로그 회로일 수 있다.
도 6은 본 발명의 PWM 펄스를 이용한 제어 방법을 설명하기 위한 동작 흐름도를 나타낸 것이다.
도 6을 참고하여 본 발명의 PWM 펄스를 이용한 제어 방법을 설명하면 다음과 같다.
먼저, PWM 클럭 신호(PWM_clk)를 발생하고, 주파수 검출 신호(PWM_frq)의 초기값을 설정한다.(s100 단계)
다음으로, PWM 클럭 신호(PWM_clk)의 주파수를 감지하여 주파수 검출 신호(PWM_frq)를 설정한다. (s200 단계) 즉, PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높은지 여부에 따라 주파수 검출 신호(PWM_frq)를 설정한다. 이 단계의 상세한 동작은 후술한다.
다음으로, 주파수 검출 신호(PWM_frq), PWM 클럭 신호(PWM_clk), 및 데이터 신호에 따라 PWM 펄스 신호(PWM_P)를 발생한다. (s300 단계) 즉, PWM 클럭 신호(PWM_clk)를 입력하여 데이터 신호에 대응하는 듀티비를 가지는 내부 PWM 펄스 신호를 발생하고, 주파수 검출 신호(PWM_frq)가 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높음을 나타내면 상기 내부 PWM 펄스 신호의 최소 펄스폭이 허용 펄스폭보다 크도록 조정하여 PWM 펄스 신호(PWM_P)를 발생할 수 있다. 이 단계의 상세한 동작은 후술한다.
다음으로, PWM 펄스 신호(PWM_P)에 응답하여 제어 동작을 수행한다. (s400 단계) 상기 제어 동작은 PWM 펄스 신호(PWM_P)에 응답하여 아날로그 회로를 동작시킴으로써 수행될 수 있다. 예를 들면, 도 1 내지 도 2에 나타낸 바와 같이, PWM 펄스 신호(PWM_P)를 이용하여 백 라이트 유닛을 제어하는 경우, PWM 펄스 신호(PWM_P)에 응답하여 구동 전류들(ID1, ID2, ..., IDn)을 가변함으로써 제어 동작을 수행할 수 있다.
다음으로, 종료 여부를 판단하고, 판단 결과에 따라 상기 s200 단계 내지 s400 단계를 반복하거나, 동작을 종료한다.(s500 단계)
도 7은 도 6에 나타낸 본 발명의 PWM 펄스 신호를 이용한 제어 방법의 주파수 검출 신호(PWM_frq)를 설정하는 단계(s200 단계)의 실시예의 동작을 설명하기 위한 동작 흐름도로서, 주파수 검출 신호(PWM_frq)가 "0"이면 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 낮음을 나타내고, 주파수 검출 신호(PWM_frq)가 "1"이면 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높음을 나타내고, s100 단계에서 주파수 검출 신호(PWM_frq)의 초기값을 "0"으로 설정한 경우를 나타내는 것이다.
도 7을 참고하여 주파수 검출 신호(PWM_frq)를 설정하는 단계의 실시예의 동작을 설명하면 다음과 같다.
먼저, 주파수 검출 신호(PWM_frq)가 초기값, 즉 "0"인지 여부를 판단한다. (s210 단계). 즉, 현재 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높다고 판단하고 있는지, 낮다고 판단하고 있는지 여부를 판단한다.
s210 단계에서 판단한 결과, 주파수 검출 신호(PWM_frq)가 "0"이라면 PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높은 제1 기준 주파수(FRQ1)보다 낮은지 여부를 판단한다. (s220 단계)
s220 단계에서 판단한 결과, PWM 클럭 신호(PWM_clk)의 주파수가 제1 기준 주파수(FRQ1)보다 낮다면, 주파수 검출 신호(PWM_frq)를 "0"으로 설정한다. (s230 단계). 즉, 주파수 검출 신호(PWM_frq)를 변경하지 않는다.
s220 단계에서 판단한 결과, PWM 클럭 신호(PWM_clk)의 주파수가 제1 기준 주파수(FRQ1)보다 낮지 않다면, 주파수 검출 신호(PWM_frq)를 "1"로 설정한다. (s250 단계). 즉, 주파수 검출 신호(PWM_frq)를 변경한다.
s210 단계에서 판단한 결과, 주파수 검출 신호(PWM_frq)가 "0"이 아니라면, 즉, 주파수 검출 신호(PWM_frq)가 "1"이라면, PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 낮은 제2 기준 주파수(FRQ2)보다 높은지 여부를 판단한다. (s240 단계).
s240 단계에서 판단한 결과, PWM 클럭 신호(PWM_clk)의 주파수가 제2 기준 주파수(FRQ2)보다 높다면, 주파수 검출 신호(PWM_frq)를 "1"로 설정한다. (s250 단계) 즉, 주파수 검출 신호(PWM_frq)를 변경하지 않는다.
s240 단계에서 판단한 결과, PWM 클럭 신호(PWM_clk)의 주파수가 제2 기준 주파수(FRQ2)보다 높지 않다면, 주파수 검출 신호(PWM_frq)를 "0"으로 설정한다. (s230 단계) 즉, 주파수 검출 신호(PWM_frq)를 변경한다.
도 8은 도 6에 나타낸 본 발명의 PWM 펄스 신호를 이용한 제어 방법의 PWM 펄스 신호(PWM_P)를 발생하는 단계(s300 단계)의 실시예의 동작을 설명하기 위한 동작 흐름도이다.
도 8을 참고하여 PWM 펄스 신호(PWM_P)를 발생하는 단계의 실시예의 동작을 설명하면 다음과 같다.
먼저, 데이터 신호(DATA[1:n]) 중 대응하는 데이터 신호에 응답하여 내부 PWM 펄스 신호(PWM_Pi)를 발생한다.(s310 단계) 즉, PWM 클럭 신호(PWM_clk)를 입력하여 데이터 신호에 대응하는 듀티비를 가지는 내부 펄스 신호(PWM_Pi)를 발생한다.
다음으로, 주파수 검출 신호(PWM_frq)가 "0"인지 여부를 판단한다. (s320 단계) 즉, PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높은지 여부를 판단한다.
s320 단계에서 판단한 결과, 주파수 검출 신호(PWM_frq)가 "0"이라면, 즉, PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 낮다면, 내부 PWM 펄스 신호(PWM_Pi)를 PWM 펄스 신호(PWM_P)로 출력한다.
s320 단계에서 판단한 결과, 주파수 검출 신호(PWM_frq)가 "0"이 아니라면, 즉, PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높다면, 내부 PWM 펄스 신호(PWM_Pi)의 펄스폭이 허용 펄스폭보다 작은지 여부를 판단한다. (s340 단계) 허용 펄스폭은 전류 구동부(43-1) 및/또는 PWM 펄스 신호에 의해 제어하고자하는 소자(예를 들면, 백 라이트 유닛(20))에 의해 결정될 수 있다.
s340 단계에서 판단한 결과, 내부 PWM 펄스 신호(PWM_Pi)의 펄스폭이 허용 펄스폭보다 작지 않다면, 내부 PWM 펄스 신호(PWM_Pi)를 PWM 펄스 신호(PWM_P)로 출력한다. (s330 단계)
s340 단계에서 판단한 결과, 내부 PWM 펄스 신호(PWM_Pi)의 펄스폭이 허용 펄스폭보다 작다면, 내부 PWM 펄스 신호(PWM_Pi)의 펄스폭이 허용 펄스폭이 되도록 조정하여 PWM 펄스 신호(PWM_P)로 출력한다.
도 9는 도 6에 나타낸 본 발명의 PWM 펄스 신호를 이용한 제어 방법의 PWM 펄스 신호(PWM_P)를 발생하는 단계(s300 단계)의 다른 실시예의 동작을 설명하기 위한 동작 흐름도이다.
도 9를 참고하여 PWM 펄스 신호(PWM_P)를 발생하는 단계의 다른 실시예의 동작을 설명하면 다음과 같다.
먼저, 주파수 검출 신호(PWM_frq)가 "0"인지 여부를 판단한다. (s321 단계) 즉, PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높은지 여부를 판단한다.
s321 단계에서 판단한 결과, 주파수 검출 신호(PWM_frq)가 "0"이라면, 즉, PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 낮다면, 데이터 신호에 응답하여 PWM 펄스 신호(PWM_P)를 발생한다.(s331 단계)
s321 단계에서 판단한 결과, 주파수 검출 신호(PWM_frq)가 "0"이 아니라면, 즉, PWM 클럭 신호(PWM_clk)의 주파수가 기준 주파수보다 높다면, 데이터 신호에 의한 PWM 펄스 신호(PWM_P)의 펄스폭이 허용 펄스폭보다 작은지 여부를 판단한다. (s341 단계)
s341 단계에서 판단한 결과, 데이터 신호에 의한 PWM 펄스 신호(PWM_P)의 펄스폭이 허용 펄스폭보다 작지 않다면, 데이터 신호에 응답하여 PWM 펄스 신호(PWM_P)를 발생한다.(s331 단계)
s341 단계에서 판단한 결과, 데이터 신호에 의한 PWM 펄스 신호(PWM_P)의 펄스폭이 허용 펄스폭보다 작다면, 펄스폭이 허용 펄스폭인 PWM 펄스 신호(PWM_P)를 발생한다.(s351 단계) 예를 들면, 데이터 신호에 의한 PWM 펄스 신호(PWM_P)의 펄스폭이 허용 펄스폭이 되도록 하는 데이터 신호를 계산하고, 계산된 데이터 신호를 이용하여 PWM 펄스 신호(PWM_P)를 발생할 수 있다.
이상에서는, 본 발명의 PWM 펄스 발생 회로를 구비하는 장치를 백 라이트 유닛을 구비하는 디스플레이 장치의 경우를 예를 들어 설명하였으나, PWM 펄스 발생 회로를 구비하는 다른 장치에도 본 발명의 개념을 적용할 수 있다.
상기에서는 본 발명의 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허 청구 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (10)

  1. PWM 클럭 신호를 발생하는 PWM 클럭 발생부;
    상기 PWM 클럭 신호의 주파수를 감지하여 상기 PWM 클럭 신호의 주파수가 기준 주파수보다 높은지 여부를 나타내는 주파수 검출 신호를 출력하는 검출부; 및
    데이터 신호, 상기 PWM 클럭 신호, 및 상기 주파수 검출 신호에 응답하여 PWM 펄스 신호를 발생하되, 상기 주파수 검출 신호가 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높음을 나타내면 상기 PWM 펄스 신호의 펄스폭이 허용 펄스폭 이상이 되도록 상기 PWM 펄스 신호를 발생하는 PWM 펄스 신호 출력부를 구비하는 것을 특징으로 하는 PWM 펄스 발생 회로.
  2. 제1항에 있어서, 상기 검출부는
    기준 클럭 신호를 발생하는 발진부;
    상기 PWM 클럭 신호에 응답하여 상기 기준 클럭 신호를 카운팅하여 상기 PWM 클럭 신호의 주파수 정보를 출력하는 주파수 검출부; 및
    상기 주파수 정보를 입력하고, 상기 주파수 정보와 상기 기준 주파수를 비교하여 상기 주파수 검출 신호를 출력하는 판단부를 구비하는 것을 특징으로 하는 PWM 펄스 발생 회로.
  3. 제2항에 있어서, 상기 판단부는
    상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮다고 판단한 상태에서는 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높은 제1 기준 주파수보다 높아진 경우에 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높다고 판단하고,
    상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높다고 판단한 상태에서는 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮은 제2 기준 주파수보다 낮아진 경우에 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮다고 판단하고,
    판단 결과에 따라 상기 주파수 검출 신호를 출력하는 것을 특징으로 하는 PWM 펄스 발생 회로.
  4. 제1항에 있어서, 상기 PWM 펄스 신호 출력부는
    상기 PWM 클럭 신호를 입력하여 상기 데이터 신호에 대응하는 듀티비를 가지는 내부 PWM 펄스 신호를 출력하는 PWM 발생부; 및
    상기 주파수 검출 신호가 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮음을 나타내거나, 상기 내부 PWM 펄스 신호의 펄스폭이 상기 허용 펄스폭보다 큰 경우에는 상기 내부 PWM 펄스 신호를 상기 PWM 펄스 신호로 출력하고, 상기 주파수 검출 신호가 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높음을 나타내고, 상기 내부 PWM 펄스 신호의 펄스폭이 상기 허용 펄스폭보다 작은 경우에는 상기 내부 PWM 펄스 신호의 펄스폭이 허용 펄스폭이 되도록 조정하여 상기 PWM 펄스 신호로 출력하는 최소 펄스폭 제어부를 구비하는 것을 특징으로 하는 PWM 펄스 발생 회로.
  5. PWM 클럭 신호를 발생하는 PWM 클럭 발생부;
    상기 PWM 클럭 신호의 주파수를 감지하여 상기 PWM 클럭 신호의 주파수가 기준 주파수보다 높은지 여부를 나타내는 주파수 검출 신호를 출력하는 검출부;
    데이터 신호, 상기 PWM 클럭 신호, 및 상기 주파수 검출 신호에 응답하여 PWM 펄스 신호를 발생하되, 상기 주파수 검출 신호가 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높음을 나타내면 상기 PWM 펄스 신호의 펄스폭이 허용 펄스폭 이상이 되도록 상기 PWM 펄스 신호를 발생하는 PWM 펄스 신호 출력부;
    상기 PWM 펄스 신호에 응답하여 구동되는 아날로그 회로를 구비하는 것을 특징으로 하는 장치.
  6. 제5항에 있어서, 상기 장치는
    적어도 하나의 LED를 구비하는 백 라이트 유닛; 및
    상기 적어도 하나의 LED에 전원 전압을 공급하는 LED 전원 공급부를 더 구비하는 것을 특징으로 하는 장치.
  7. PWM 클럭 신호를 발생하는 PWM 클럭 발생부, 및 상기 PWM 클럭 신호를 입력하여 데이터 신호에 대응하는 듀티비를 가지는 PWM 펄스 신호를 출력하는 PWM 펄스 신호 출력부를 구비하는 장치의 PWM 제어 방법에 있어서,
    상기 PWM 클럭 신호를 발생하는 단계;
    상기 PWM 클럭 신호의 주파수를 감지하는 단계; 및
    상기 PWM 클럭 신호의 주파수가 기준 주파수보다 높다면 상기 PWM 펄스 신호의 펄스폭이 허용 펄스폭 이상이 되도록 상기 PWM 펄스 신호를 발생하는 단계를 구비하는 것을 특징으로 하는 PWM 제어 방법.
  8. 제7항에 있어서, 상기 PWM 클럭 신호의 주파수를 감지하는 단계는
    상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮다고 판단한 상태에서는 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높은 제1 기준 주파수보다 높아진 경우에 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높다고 판단하고,
    상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높다고 판단한 상태에서는 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮은 제2 기준 주파수보다 낮아진 경우에 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮다고 판단하는 것을 특징으로 하는 PWM 제어 방법.
  9. 제7항에 있어서, 상기 PWM 펄스 신호를 발생하는 단계는
    상기 PWM 클럭 신호를 입력하여 상기 데이터 신호에 대응하는 듀티비를 가지는 내부 PWM 펄스 신호를 발생하는 단계; 및
    상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 낮거나, 상기 내부 PWM 펄스 신호의 펄스폭이 상기 허용 펄스폭보다 크다면 상기 내부 PWM 펄스 신호를 상기 PWM 펄스 신호로 출력하고, 상기 PWM 클럭 신호의 주파수가 상기 기준 주파수보다 높고 상기 내부 PWM 펄스 신호의 펄스폭이 상기 허용 펄스폭보다 작다면 상기 내부 PWM 펄스 신호의 펄스폭이 상기 허용 펄스폭이 되도록 조정하여 상기 PWM 펄스 신호를 발생하는 단계를 구비하는 것을 특징으로 하는 PWM 제어 방법.
  10. 제7항에 있어서, 상기 PWM 제어 방법은
    상기 PWM 펄스 신호를 이용하여 아날로그 회로를 구동하는 단계를 더 구비하는 것을 특징으로 하는 PWM 제어 방법.
KR1020100019486A 2010-03-04 2010-03-04 Pwm 펄스 발생 회로, 이 회로를 구비하는 장치, 및 pwm 제어 방법 KR20110100468A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020100019486A KR20110100468A (ko) 2010-03-04 2010-03-04 Pwm 펄스 발생 회로, 이 회로를 구비하는 장치, 및 pwm 제어 방법
US13/025,673 US20110215734A1 (en) 2010-03-04 2011-02-11 Pwm pulse generating circuit, device having the same, and pwm control method
TW100104671A TW201220697A (en) 2010-03-04 2011-02-11 PWM pulse generating circuit, device having the same, and PWM control method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100019486A KR20110100468A (ko) 2010-03-04 2010-03-04 Pwm 펄스 발생 회로, 이 회로를 구비하는 장치, 및 pwm 제어 방법

Publications (1)

Publication Number Publication Date
KR20110100468A true KR20110100468A (ko) 2011-09-14

Family

ID=44530751

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100019486A KR20110100468A (ko) 2010-03-04 2010-03-04 Pwm 펄스 발생 회로, 이 회로를 구비하는 장치, 및 pwm 제어 방법

Country Status (3)

Country Link
US (1) US20110215734A1 (ko)
KR (1) KR20110100468A (ko)
TW (1) TW201220697A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014035006A1 (ko) * 2012-08-29 2014-03-06 (주)태진기술 발광 다이오드 구동 장치

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9178417B2 (en) * 2011-07-27 2015-11-03 Upi Semiconductor Corp. DC-DC converter and voltage conversion method thereof
GB2495100B (en) * 2011-09-28 2019-02-13 Tridonic Uk Ltd Monitoring of pulse width modulation control
CN103889133A (zh) * 2014-04-21 2014-06-25 美芯晟科技(北京)有限公司 可调光led驱动电路
US11143552B2 (en) * 2014-04-29 2021-10-12 Texas Instruments Incorporated Method and apparatus to mitigate ripple in a time of flight (TOF) system
KR102544166B1 (ko) * 2018-04-19 2023-06-16 에스케이하이닉스 주식회사 펄스 폭 보상 회로 및 이를 이용하는 반도체 장치
TW202101909A (zh) * 2019-06-17 2021-01-01 瑞鼎科技股份有限公司 應用於脈寬調變系統的自動頻率調變電路及自動頻率調變方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI308468B (en) * 2006-05-05 2009-04-01 Ind Tech Res Inst Backlight system and method for controlling brightness thereof
US7999487B2 (en) * 2008-06-10 2011-08-16 Allegro Microsystems, Inc. Electronic circuit for driving a diode load with a predetermined average current
KR101179413B1 (ko) * 2010-12-24 2012-09-03 삼성전기주식회사 디지털 pwm 생성기 및 발광소자 구동 장치
KR20120095655A (ko) * 2011-02-21 2012-08-29 삼성전기주식회사 Led 구동장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014035006A1 (ko) * 2012-08-29 2014-03-06 (주)태진기술 발광 다이오드 구동 장치

Also Published As

Publication number Publication date
TW201220697A (en) 2012-05-16
US20110215734A1 (en) 2011-09-08

Similar Documents

Publication Publication Date Title
KR20110100468A (ko) Pwm 펄스 발생 회로, 이 회로를 구비하는 장치, 및 pwm 제어 방법
JP5278830B2 (ja) Pwmを利用した発光素子駆動装置
US6291942B1 (en) Self-luminous display element driving device
US20080238340A1 (en) Method and apparatus for setting operating current of light emitting semiconductor element
KR100902369B1 (ko) 접촉 감지장치
JP2010262929A (ja) 駆動ic及び光源駆動方法と、この駆動icを含む映像表示装置及びバックライトユニット、並びにマルチチャンネル駆動システム
KR20090009585A (ko) 표시 장치용 광원 모듈 및 이를 포함하는 표시 장치
TWI457052B (zh) 狀態指示燈的亮度控制
JP2011114343A (ja) 供給電源電圧の制御方法、該方法を実現するマルチチャンネル発光ダイオード駆動回路及びマルチチャンネルシステム
KR20140020705A (ko) Led 구동 디바이스
US9188628B2 (en) Load apparatus for testing
KR20130053649A (ko) 발광다이오드 구동회로 및 그 구동 방법
KR20110057359A (ko) 발광 다이오드의 정전류 공급 장치 및 그 방법
JP2007011337A (ja) 負荷駆動装置
CN104024967A (zh) 电力供给装置及电力供给切换方法
JP5599279B2 (ja) 調光回路及び照明装置
KR20160056988A (ko) 전원 공급 장치 및 이를 포함하는 표시 장치
KR101973501B1 (ko) 발광다이오드 구동회로 및 그 구동 방법
US8853969B1 (en) Light emitting element drive device
US20110051128A1 (en) Semiconductor Device and Electronics Equipped Therewith
KR101675853B1 (ko) 백라이트 유닛
TWI613932B (zh) 驅動模組、及具有此驅動模組的光源系統
JP2007200684A (ja) 照明装置
TW201515509A (zh) 發光二極體驅動電路
TWI703895B (zh) 路燈控制裝置以及路燈控制方法

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid