KR20110079619A - 집합 프레임들에서 에러 교정을 위한 헤더 공간의 효과적 활용 - Google Patents

집합 프레임들에서 에러 교정을 위한 헤더 공간의 효과적 활용 Download PDF

Info

Publication number
KR20110079619A
KR20110079619A KR1020117006449A KR20117006449A KR20110079619A KR 20110079619 A KR20110079619 A KR 20110079619A KR 1020117006449 A KR1020117006449 A KR 1020117006449A KR 20117006449 A KR20117006449 A KR 20117006449A KR 20110079619 A KR20110079619 A KR 20110079619A
Authority
KR
South Korea
Prior art keywords
data packet
header
data
error correction
packet
Prior art date
Application number
KR1020117006449A
Other languages
English (en)
Inventor
산토쉬 피. 아브라함
비나이 스리드하라
Original Assignee
콸콤 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 콸콤 인코포레이티드 filed Critical 콸콤 인코포레이티드
Publication of KR20110079619A publication Critical patent/KR20110079619A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0072Error control for data other than payload data, e.g. control data
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Radio Transmission System (AREA)

Abstract

무선 통신을 위한 장치가 개시되며, 상기 무선 통신을 위한 장치는 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 생성하도록 구성된 프로세싱 시스템을 포함하며, 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며, 프로세싱 시스템은 제 1 데이터 패킷과 연관되는 에러 교정 코드를 생성하고 제 2 데이터 패킷의 상기 헤더에 에러 교정 코드를 삽입(embed)하도록 추가로 구성된다.

Description

집합 프레임들에서 에러 교정을 위한 헤더 공간의 효과적 활용{EFFECTIVE UTILIZATION OF HEADER SPACE FOR ERROR CORRECTION IN AGGREGATE FRAMES}
[0001] 본 특허 출원은 2008년 8월 20일자로 "EFFECTIVE UTILIZATION OF HEADER SPACE FOR ERROR CORRECTION IN AGGREGATE FRAMES"란 명칭으로 출원된 가출원 제 61/090,507호에 대한 우선권을 청구하며 이는 본 특허 출원의 양수인에게 양도되었으며 의도적으로 참조로 본 특허 출원에 통합된다.
[0002] 하기의 설명은 일반적으로 통신 시스템들에 관한 것으로, 보다 특정하게는 무선 네트워크에서의 에러 교정 및 자원 효율성에 관한 것이다.
[0003] 통신 시스템들에서, 정보의 전송에는 에러가 있기 쉽상이다. 에러들은 동일한 주파수 대역에서 동작하는 다른 디바이스로부터의 간섭 또는 대기(ambient) 열잡음으로 인해 도입될 수 있다. 다양한 현재의 무선 기술들에는 에러가 있는 수신된 프레임들을 선택적으로 거절하기 위해 일부 소트(sort)의 에러 검출 코드가 통합된다. 예를 들어, IEEE(Institute of Electrical or Electronic Engineers)에 의해 공지된 것으로서 802.11 표준(본 특허 출원에서 802.11로 간주됨)은 에러들을 검사하기 위해 32-비트 CRC(cyclical redundancy code)를 포함한다. 에러 검출 코드들 이외에, 다양한 현재 무선 기술들에는 에러 교정 코드들이 통합된다. 코딩시 리던던시(redundancy)를 구현하는 이러한 코드들은 채널에 의해 도입되는 비트 에러들을 교정할 수 있다. 에러 교정 코드의 세기(strength), 즉 에러들을 교정하는 에러 교정 코드의 능력은 비트 스트림에 도입되는 리던던시의 양에 따라 좌우된다.
[0004] 802.11-기반 무선 네트워크 시스템들에는 에러들을 포함하는 수신된 프레임들을 교정하기 위한 에러 교정 메커니즘들이 통합되지 않는다. 에러 교정 메커니즘이 통합되지 않는 한가지 이유는 에러 교정을 위해 요구되는 프레임에서의 여분의 정보 비트들의 도입은 대역폭 자원들의 저활용(underutilization)을 야기시킬 수 있다는 것이다. 프레임 크기를 증가시키지 않으면서 에러 교정 정보를 전달(carry)하기 위해 특정 프레임에서 임의의 선재하는 리던던트(redundant) 비트들을 이용하는 것이 요구될 수 있다. 또한, 제시되는 임의의 방안은 하드웨어에 대해 큰 변화를 요구하지 않아야 한다.
[0005] 결과적으로, 앞서 개시된 하나 이상의 단점들을 해결하는 것이 요구된다.
[0006] 하기에서는 이러한 양상들의 기본적 이해를 돕기 위해 하나 이상의 양상들에 대한 간략화된 요약이 제시된다. 이러한 요약은 고려되는 모든 양상들에 대한 광범위한 개요가 아니며, 임의의 또는 모든 양상들에 대한 범주를 한정하거나 모든 양상들에 대한 중요 또는 주요 엘리먼트들을 식별하도록 의도되는 것은 아니다. 이들의 유일한 목적은 이후 제시되는 상세한 설명부의 서문으로서 간략화된 형태로 하나 이상의 양상들에 대한 소정의 개념을 제시하고자 하는 것이다.
[0007] 다양한 양상들에 따라, 해당 개선안(subject innovation)은 무선 통신을 위한 시스템들 및/또는 방법들에 관한 것으로, 프로세싱 시스템은 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 생성하도록 구성되며, 제 1 및 제 2 데이터 패킷들 각각은 헤더(header) 및 데이터를 포함하며, 프로세싱 시스템은 제 1 데이터 패킷과 연관되는 에러 교정 코드를 생성하고 제 2 데이터 패킷의 헤더에 에러 교정 코드를 삽입(embed)하도록 추가로 구성된다.
[0008] 또한, 해당 개선안은 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 수신하도록 구성되는 프로세싱 시스템을 포함하는 무선 통신들을 위한 시스템들 및/또는 방법들에 관한 것이며, 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며, 제 2 데이터 패킷에 대한 헤더는 제 1 데이터 패킷과 연관되는 에러 교정 코드를 포함하며, 프로세싱 시스템은 제 1 데이터 패킷을 디코딩하기 위해 제 2 데이터 패킷의 헤더에서의 에러 교정 코드를 이용하도록 추가로 구성된다.
[0009] 또한, 해당 개선안은 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 생성하고 ―여기서, 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함함―, 제 1 데이터 패킷과 연관되는 에러 교정 코드들을 생성하고, 그리고 제 2 데이터 패킷의 헤더에 에러 교정 코드를 삽입하기 위한 시스템들 및/또는 방법들에 관한 것이다.
[0010] 또한, 해당 개선안은 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 수신하고 ―여기서, 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며 제 2 데이터 패킷에 대한 헤더는 제 1 데이터 패킷과 연관되는 에러 교정 코드를 포함함 ―, 그리고 제 1 데이터 패킷을 디코딩하기 위해 제 2 데이터 패킷의 헤더에서의 에러 교정 코드를 사용하기 위한 시스템들 및/또는 방법들에 관한 것이다.
[0011] 또한, 해당 개선안은 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 생성하기 위한 수단 ―여기서, 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함함―, 제 1 데이터 패킷과 연관되는 에러 교정 코드를 생성하기 위한 수단, 및 제 2 데이터 패킷의 헤더에 에러 교정 코드를 삽입하기 위한 코드를 포함하는 무선 통신들을 위한 시스템들 및/또는 방법들에 관한 것이다.
[0012] 또한, 해당 개선안은 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 수신하기 위한 수단 ―여기서, 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며, 제 2 데이터 패킷에 대한 헤더는 제 1 데이터 패킷과 연관되는 에러 교정 코드를 포함함―, 및 제 1 데이터 패킷을 디코딩하기 위해 제 2 데이터 패킷의 헤더에서의 에러 교정 코드를 사용하기 위한 수단을 포함하는 무선 통신들을 위한 시스템들 및/또는 방법들에 관한 것이다.
[0013] 또한, 해당 개선안은 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 생성하고 ―여기서, 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함함―, 제 1 데이터 패킷과 연관되는 에러 교정 코드를 생성하고 제 2 데이터 패킷의 헤더에 에러 교정 코드를 삽입하게 실행가능한 명령들로 인코딩되는 기계-판독가능 매체를 포함하는 통신을 위한 컴퓨터-프로그램 물건에 관한 것이다.
[0014] 또한, 해당 개선안은 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 수신하고 ―여기서, 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며, 제 2 데이터 패킷에 대한 헤더는 제 1 데이터 패킷과 연관되는 에러 교정 코드를 포함함―, 그리고 제 1 데이터 패킷을 디코딩하기 위해 제 2 데이터 패킷의 헤더에서의 에러 교정 코드를 이용하도록 실행가능한 명령들로 인코딩된 기계-판독가능 매체를 포함하는 통신을 위한 컴퓨터-프로그램 물건에 관한 것이다.
[0015] 또한, 해당 개선안은 피어 노드에 대한 네트워크로의 백홀 접속을 지원하도록 구성된 무선 네트워크 어댑터; 및 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 생성하도록 구성된 프로세싱 시스템을 포함하는 액세스 포인트에 관한 것으로, 여기서 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며, 프로세싱 시스템은 제 1 데이터 패킷과 연관되는 에러 교정 코드를 생성하고 제 2 데이터 패킷의 헤더에 에러 교정 코드를 삽입하도록 추가로 구성된다.
[0016] 또한, 해당 개선안은 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 수신하도록 구성된 프로세싱 시스템; 및 프로세싱 시스템에 의해 지원되는 사용자 인터페이스를 포함하는 액세스 단말에 관한 것으로, 여기서 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며, 제 2 데이터 패킷에 대한 헤더는 제 1 데이터 패킷과 연관되는 에러 교정 코드를 포함하며, 프로세싱 시스템은 제 1 데이터 패킷을 디코딩하기 위해 제 2 데이터 패킷의 헤더에서의 에러 교정 코드를 사용하도록 추가로 구성된다.
[0017] 상기한 목적들 및 관련된 목적들을 달성하기 위해, 하나 이상의 양상들은 이후 상세하게 개시되고 특히 청구항들에서 지시되는 특징들을 포함한다. 하기의 설명 및 첨부되는 도면들은 하나 이상의 양상들에 대한 특정한 예시적 양상들을 상세히 개시한다. 그러나, 이러한 양상들은 다양한 양상들의 원리들이 이용될 수 있는 다양한 방식들 중 단지 일부만을 예시하는 것이며 개시되는 양상들은 이러한 모든 양상들 및 이들의 등가물들을 포함하도록 의도된다.
[0018] 본 발명의 이러한 양상들 및 다른 샘플 양상들은 하기의 상세한 설명에 개시되며, 첨부되는 도면들은 다음과 같다.
[0019] 도 1은 무선 통신 네트워크의 다이어그램이다.
[0020] 도 2는 CRC를 갖는 MPDU의 전형적 구조에 대한 블록 다이어그램이다.
[0021] 도 3은 AMPDU 집합(aggregate) 프레임의 구조를 예시한다.
[0022] 도 4는 에러 교정 메커니즘에 대한 알고리즘을 예시한다.
[0023] 도 5는 도 1의 무선 통신 네트워크에서 무선 노드의 PHY 계층의 신호 프로세싱 기능들(functions)에 대한 예의 블록 다이어그램이다.
[0024] 도 6은 도 1의 무선 통신 네트워크에서 무선 노드의 프로세싱 시스템에 대한 예시적 하드웨어 구성을 예시하는 블록 다이어그램이다.
[0025] 도 7은 에러 교정 코드들을 구현하도록 동작가능한 다양한 모듈들을 가지는 무선 통신들을 위한 예시적 장치를 예시하는 블록 다이어그램이다. 그리고,
[0026] 도 8은 에러 교정 코드들을 수신 및 이용하도록 동작가능한 다양한 모듈들을 갖는 무선 통신들을 위한 예시적 장치를 예시하는 블록 다이어그램이다.
[0027] 통상적 실행에 따라, 도면들에 예시되는 다양한 특징들은 명료성을 위해 간략화될 수 있다. 따라서, 도면들은 제시되는 장치(이를 테면, 디바이스) 또는 방법에 대한 콤포넌트들 모두를 도시하지 않을 수 있다. 또한, 명세서 및 도면들 전반에서 동일한 참조 부호들은 동일한 피처들을 표시하는데 이용될 수 있다.
[0028] 본 발명의 다양한 양상들이 하기에 개시된다. 본 명세서에서의 설명들은 광범위하게 다양한 형태들로 구현될 수 있으며 본 명세서에 개시되는 임의의 특정한 구조, 기능 또는 구조 및 기능이 단지 예시적이라는 것은 명백하다. 이러한 설명들에 기초하여, 당업자들은 본 명세서에 개시되는 양상이 임의의 다른 양상들과 독립적으로 구현될 수 있고 이러한 양상들 중 2개 이상이 다양한 방식들로 조합될 수 있다는 것을 인식할 것이다. 예를 들어, 본 명세서에 개시되는 임의의 개수의 양상들을 이용하여 장치가 구현되거나 또는 방법이 실행될 수 있다. 또한, 본 명세서에 개시되는 하나 이상의 양상들에 부가하여 또는 상기 하나 이상의 양상들과 이외의 다른 구조, 기능 또는 구조 및 기능을 사용하여 이러한 장치가 구현되거나 또는 이러한 방법이 실행될 수 있다. 또한, 양상은 청구항의 하나 이상의 엘리먼트를 포함할 수 있다.
[0029] 무선 네트워크에 대한 몇 가지 양상들이 도 1을 참조로 제시된다. 무선 네트워크(100)는 일반적으로 노드들(110, 120)로서 표시되는 몇 개의 무선 노드들로 도시된다. 각각의 무선 노드는 수신 및/또는 전송이 가능하다. 하기의 상세한 설명에서, 다운링크 통신들에 대해 "액세스 포인트"란 용어는 전송 노드를 표시하는데 이용되며 "액세스 단말"이란 용어는 수신 노드를 표시하는데 이용되는 반면, 업링크 통신들에 대해 "액세스 포인트"란 용어는 수신 노드를 표시하는데 이용되며 "액세스 단말"이란 용어는 전송 노드를 표시하는데 이용된다. 그러나, 당업자들은 액세스 포인트 및/또는 액세스 단말에 대해 다른 용어 또는 명칭이 사용될 수도 있다는 것을 쉽게 이해할 것이다. 예로써, 액세스 포인트는 기지국, 트랜시버 기지국, 국, 단말, 노드, 액세스 포인트로서 작용하는 액세스 단말, 또는 소정의 다른 적절한 용어로서 간주될 수 있다. 액세스 단말은 사용자 단말, 이동국, 가입자국, 국, 무선 디바이스, 단말, 노드, 또는 소정의 다른 적절한 용어로서 간주될 수 있다. 본 명세서 전반에 개시되는 다양한 개념들은 이들의 특정한 명칭과 상관없이 모두 적절한 무선 노드들에 적용되도록 의도된다.
[0030] 무선 네트워크(100)는 액세스 단말들(120)에 대한 커버리지를 제공하기 위해 지리적 영역들 도처에 분포되는 임의의 개수의 액세스 포인트들을 지원할 수 있다. 시스템 제어기(130)는 액세스 포인트들의 조정 및 제어를 제공하는데 이용될 뿐만 아니라 액세스 단말들(120)에 대한 다른 네트워크들(이를 테면 인터넷)로의 액세스를 위해 이용될 수 있다. 간명화를 위해, 하나의 액세스 포인트(110)가 도시된다. 일반적으로, 액세스 포인트는 커버리지의 지리적 영역에서 액세스 단말들에 백홀 서비스들을 제공하는 고정된 단말이지만, 액세스 포인트는 일부 애플리케이션들에서는 이동식(mobile)일 수 있다. 고정식 또는 이동식일 수 있는 액세스 단말은 액세스 포인트의 백홀 서비스를 이용하거나 다른 액세스 단말들과의 피어-투-피어 통신들에 관여한다(engages). 액세스 단말들에 대한 예들로는 전화(이를 테면, 셀룰러 전화), 랩톱 컴퓨터, 데스트톱 컴퓨터, PDA, 디지털 오디오 플레이어(이를 테면, MP3 플레이어), 카메라, 게임 콘솔, 또는 임의의 다른 적절한 무선 노드를 포함한다.
[0031] 무선 네트워크(100)는 MIMO 기술을 지원할 수 있다. MIMO 기술을 사용함으로써, 액세스 포인트(110)는 공간 분할 다중 액세스(SDMA)를 동시적으로 사용하는 다수의 액세스 단말들(120)과 통신할 수 있다. SDMA는 동일한 주파수 채널을 공유하기 위해 다수의 스트림들이 동시에 상이한 수신기(receiver)들로 전송되는 것을 가능케하여 결과적으로 보다 높은 사용자 능력을 제공하는 다중 액세스 방식이다. 이는 각각의 데이터 스트림을 공간적으로 프리코딩한 다음 공간적으로 프리코딩된 각각의 스트림을 다운링크 상에서 상이한 전송 안테나를 통해 전송함으로써 달성된다. 공간적으로 프리코딩된 데이터 스트림들은 상이한 공간 시그니처(spatial signature)들로 액세스 단말들에 도달하여, 각각의 액세스 단말(120)이 액세스 단말(120)에 대해 지정된(destined) 데이터 스트림을 복구(recover)하는 것을 가능케한다. 업링크 상에서, 각각의 액세스 단말(120)은 공간적으로 프리코딩된 데이터 스트림을 전송하며, 이는 액세스 포인트(110)가 공간적으로 프리코딩된 데이터 스트림 각각의 소스를 식별하는 것을 가능케한다.
[0032] 특정한 기능을 가능케하기 위해 하나 이상의 액세스 단말들(120)에는 다수의 안테나들이 장착될 수 있다. 이러한 구성으로, 액세스 포인트(110)에서의 다수의 안테나들은 추가의 대역폭 또는 전송 전력 없이 데이터 처리량을 개선시키기 위해 다수의 안테나 액세스 포인트와 통신하는데 이용될 수 있다. 이는 상이한 공간적 시그니처들로 송신기에서의 높은 데이터 레이터 신호를 다수의 낮은 레이트 전송 스트림들로 분할하여, 높은 레이트 데이터 신호가 복구되도록 수신기가 이러한 스트림들을 다수의 채널들로 분리하고 스트림들을 적절히 조합하는 것을 가능케 함으로써 달성될 수 있다.
[0033] 하기 설명의 부분들은 MIMO 기술을 지원하는 액세스 단말들을 개시하지만, 액세스 포인트(110)는 MIMO 기술을 지원하지 않는 액세스 단말들을 지원하도록 구성될 수도 있다. 이런 방식은 새로운 MIMO 액세스 단말들이 적절히 도입되는 것을 허용하면서, 구(old) 버전들의 액세스 단말들(즉, "레거시" 단말들)이 무선 네트워크에 배치되어 유지되어 이들의 유효 수명을 연장시키는 것을 가능케할 수 있다.
[0034] 하기의 상세한 설명에서, 본 발명의 다양한 양상들은 직교 주파수 분할 멀티플렉싱(OFDM)과 같은 임의의 적절한 무선 기술을 지원하는 MIMO 시스템을 참조로 개시된다. OFDM은 정확한 프리컨시들(precise frequencies)로 간격을 두고 이격된 다수의 서브캐리어들에 걸쳐 데이터가 분포되는 기술이다. 공간(spacing)은 수신기가 서브캐리어들로부터 데이터를 복구하는 것을 가능케하는 "직교성(orthogonality)"을 제공한다. OFDM 시스템은 802.11 또는 소정의 다른 무선 인터페이스 표준을 구현할 수 있다. 예를 들어, 다른 적합한 무선 기술들은 코드 분할 다중 액세스(CDMA), 시간 분할 다중 액세스(TDMA), 또는 임의의 다른 적합한 무선 기술, 또는 적절한 무선 기술들의 임의의 조합을 포함한다. CDMA 시스템은 IS-2000, IS-95, IS-856, 광대역-CDMA (WCDMA), 또는 소정의 다른 적절한 무선 인터페이스 표준으로 구현될 수 있다. TDMA 시스템은 GSM(Global System for Mobile Communications) 또는 소정의 다른 적절한 무선 인터페이스 표준을 구현할 수 있다. 당업자들은 본 발명의 다양한 양상들이 임의의 특정한 무선 기술 및/또는 무선(air interface) 표준으로 제한되지 않는다는 것을 쉽게 인식할 것이다.
[0035] 액세스 포인트(AP)이든지 또는 액세스 단말(AT)이든지 간에 무선 노드는 계층형(layered) 구조를 이용하는 프로토콜로 구현될 수 있다. 예를 들어, 도 5에 도시된 것처럼, 계층형 구조(502)는 애플리케이션 계층(502), 미디엄 액세스 제어(MAC) 계층(504) 및 물리(PHY) 계층(506)을 포함할 수 있다. 물리 계층(506)은 공유 무선 채널에 무선 노드를 접속(interface)하기 위해 물리 및 전기적 사양들을 모두 구현한다. MAC 계층(504)은 공유 무선 채널에 대한 액세스를 조정하며 상위(higher) 계층들, 이를 테면 애플리케이션 계층(502)을 PHY 계층(506)에 접속하는데 이용된다. 애플리케이션 계층(502)은 예를 들어, 스피치(speech) 및 멀티미디어 코덱들 및 그래픽 프로세싱을 포함하는 다양한 데이터 프로세싱 기능들을 수행한다. 임의의 특정한 애플리케이션에 대해 추가의 프로토콜 계층들(이를 테면, 네트워크 계층, 전송 계층)이 요구될 수 있다. 일부 구성들에서, 무선 노드는 액세스 포인트와 액세스 단말, 또는 2개의 액세스 단말들 사이에서 중계 포인트로서 작용할 수 있으며, 따라서 애플리케이션 계층(502)을 요구하지 않을 수 있다. 당업자들은 특정한 애플리케이션 및 전체 시스템에 부과되는 전체 시스템 제약들에 따라 임의의 무선 노드에 대해 적절한 프로토콜을 쉽게 구현할 수 있을 것이다.
[0036] 무선 노드가 전송 노드일 때, 애플리케이션 계층(502)은 데이터를 처리하고, 데이터를 다수의 애플리케이션 데이터 패킷들(508-1 내지 508-n)로 분할하고, MAC 계층(504)에 다수의 애플리케이션 데이터 패킷들(508-1 내지 508-n)을 제공한다. MAC 계층(504)은 다수의 MAC 패킷들(510-1 내지 510-n)을 어셈블리하며, 애플리케이션 계층(502)으로부터의 다수의 애플리케이션 데이터 패킷들(508-1 내지 508-n)에 대한 각각의 애플리케이션 데이터 패킷은 다수의 MAC 패킷들(510-1 내지 510-n)에 대한 MAC 패킷의 페이로드에 의해 전달된다. 때로 MAC 패킷은 MAC 프로토콜 데이터 유니트(MPDU)로서 간주되지만, 또한 프레임, 서브프레임, 패킷, 타임슬롯, 세그먼트 또는 임의의 다른 적절한 명칭으로도 간주될 수 있다.
[0037] 페이로드 부분 이외에, 각각의 MAC 패킷은 MAC 헤더 및 에러 교정 메커니즘을 포함한다. 예를 들어, 802.11-기반 무선 네트워크 시스템들은 각각의 MAC 패킷의 단부(end)에 32-비트 CRC 에러 검출 메커니즘이 통합된다. 도 5는 CRC 부분을 갖는 MPDU의 전형적 구조를 나타내며, 여기서 MAC 패킷(MPDU)(510-1)은 MAC 페이로드(512-1) 이외에 MAC 헤더(514-1) 및 32-비트 CRC(516-1)를 포함한다. 도 5는 각각의 MAC 패킷 당 하나의 애플리케이션 계층 데이터 패킷을 도시하지만, 하나의 MAC 패킷의 페이로드에 다수의 애플리케이션 계층 데이터 패킷들이 통합되는 것도 가능하다. 대안적으로, 다수의 애플리케이션 계층 데이터 패킷들은 하나 보다는 많은 MAC 패킷에 걸쳐 분할되어(fragmented) 분산될 수 있다. MAC 패킷들(210-1 내지 210-n)은 이후 추가로 개시되는 바와 같이, 전송될 PHY 계층 패킷의 페이로드에 위치된다.
[0038] 도 5에 도시된 부분적 PHY 패킷은 집합 PHY 계층 패킷(240)이며 하나의 PHY 계층 프리앰블(228-1)을 포함한다. 하기에서 PHY 프리앰블(228-1)은 (3개 보다 더 적은 또는 더 많은 것도 가능하지만) 3개의 PHY 계층 프리로드들(232-1 내지 232-3)이며, 이들 각각은 해당 PHY 계층 헤더(230-1 내지 230-3)에 의해 선행된다(preceded). PHY 계층 프리로드들(232-1 내지 232-3) 각각은 본 명세서에서 이후 설명될 구조를 갖는 집합 MAC 패킷을 포함한다. 집합 MAC 패킷에서 각각의 MAC 패킷은 동일한 수신국으로 전달된다. 그러나, 집합 PHY 계층 패킷에서의 PHY 계층 페이로드들 각각은 동일한 또는 상이한 수신국들로 전송될 수 있다. 각각의 PHY 계층 페이로드가 교정국(correct station)으로 페이로드의 MAC 패킷들을 지시하기 전에 필드가 제공된다. 그러나, 전체 집합 PHY 계층 패킷에 대해 단지 하나의 PHY 계층 프리앰블이 요구된다. 따라서, 상이한 국들로 전송되더라도 다수의 MAC 패킷들에 대해 단지 하나의 PHY 계층 프리앰블만이 요구된다. 모든 국들은 채널을 추정하고 하나의 프리앰블을 이용하여 AGC 이득을 동기화 및 계산할 수 있다. 집합 PHY 계층 패킷에서 PHY 계층 페이로드들의 조합은 다수의 집합 MAC 패킷들에 대한 프리앰블들(트레이닝(training) 필드들)의 집합체 뿐만 아니라 집합 MAC 패킷들 간의 프레임간(inter frame) 공간의 제거를 허용한다.
[0039] 도 5는 PHY 계층 프리로드 당 하나의 집합 MAC 패킷을 도시하지만, 각각의 PHY 계층 페이로드는 하나 보다 많은 집합 MAC 패킷을 포함할 수 있다. 대안적으로, 다수의 집합 MAC 패킷들은 하나 보다 많은 PHY 계층 페이로드에 걸쳐 분할되어(fragmented) 분산될 수 있다.
[0040] 일부 양상들에서, 동일한 목적지 어드레스를 갖는 다수의 MAC 패킷들은 집합 MAC 패킷으로 간주되는 구조로 조합된다. 때로 집합 MAC 패킷은 집합 MAC 프로토콜 데이터 유니트(AMPDU) 또는 집합 프레임으로 간주된다. 집합 프레임에 대한 예는 집합 프레임(302)으로서 도 3에 도시된다.
[0041] 집합 프레임에서, 집합 프레임의 각각의 MAC 패킷(에러 검사기 뿐만 아니라 그의 MAC 헤더 및 MAC 페이로드를 포함)은 서브프레임 헤더와 프리-펜딩된다(pre-pended). 프리-펜딩된 서브프레임 헤더를 갖는 MAC 패킷은 본 명세서에서 AMPDU 서브프레임 또는 간단히 서브프레임으로 불린다. 집합 프레임(302)과 같은 집합 프레임은 다수의 서브프레임들(312-1 내지 312-n)과 같이 이러한 몇 개의 서브프레임들로 구성된다. 도 3에 도시된 예에서, 서브프레임(312-1)은 패딩(padding)(326)에 펜딩되며 서브프레임 헤더(322)과 프리펜딩되는 MAC 패킷(324)을 포함한다. 도 5를 참조로 앞서 언급된 것처럼, 각각의 MAC 패킷은 MAC 헤더 필드, MAC 프리로드 부분, 및 에러 검사 메커니즘을 포함한다. 도시된 예에서, MAC 패킷(324)은 MAC 헤더(342), MAC 프리로드(344) 및 32-비트 CRC 에러 검사기(346)를 포함하며, 32-비트 CRC 에러 검사기(346)는 MAC 페이로드(344)에 포함되는 데이터 및 MAC 헤더(342)를 포함하는 전체 서브프레임에 대한 에러를 검출하는데 이용된다.
[0042] 각각의 서브프레임 헤더는 길이 필드, 에러 검출기 및 구분자 시그너처(delimiter signature)를 포함할 수 있다. 각각의 서브프레임의 시작 및 단부는 길이 필드 및 구분자 시그너처에 의해 결정된다. 에러 검출기는 예를 들어 체크섬인 순환 중복 검사(cyclic redundancy check)를 포함할 수 있으며 각각의 개별 서브프레임에 대한 독립적 검증(verification)을 가능케 한다. 예를 들어, 서브프레임 헤더(322)는 서브프레임의 길이―이 경우 서브프레임(312-1)의 길이; 16-비트 CRC 에러 검출기(336); 및 새로운 패킷을 검출하는데 이용되는 구분자 시그너처(338)―를 포함하는 MPDU 길이 필드를 포함한다. MPDU가 에러가 있는 경우, 다음 MPDU의 시작부를 검출하기 위한 효과적 방식은 구분자 시그너처에 대해 탐색(search)하는 것이다.
[0043] 도 3은 서브프레임 당 하나의 MAC 패킷을 도시하지만, 각각의 서브프레임은 하나 보다 많은 MAC 패킷을 포함할 수 있다. 대안적으로, 다수의 MAC 패킷들은 하나 보다 많은 서브프레임에 걸쳐 분할되어(fragmented) 분산될 수 있다.
[0044] 802.11에서, MAC 헤더들은 28 bytes 또는 34 bytes일 수 있다. 도 3에 예시된 것처럼, MAC 헤더(342)는 34 bytes 길이이며 다수의 어드레스 필드들 ADDRl, ADDR2, ADDR3, 및 ADDR4(366-a 내지 366-d)을 포함한다. 또한, MAC 헤더(342)는 QoS 제어 필드(372) 및 HT 제어 필드(342)를 포함한다. MAC 헤더가 28 bytes 길이인 경우, ADDR4는 존재하지 않는다.
[0045] 프레임 제어 필드(362), 지속기간(duration)/ID 필드(364), 시퀀스 제어 필드(368), QoS 제어 필드(372) 및 HT 제어 필드(342)는 각각 길이가 2-bytes이다. 다수의 어드레스 필드들 ADDRl, ADDR2, ADDR3, 및 ADDR4(366-a 내지 366-d)는 각각 길이가 6-bytes이다.
[0046] The QoS 제어 필드(372)는 패킷들의 흐름에 관한 정보를 전달하며 액세스 포인트에 존재하는 각각의 트래픽 스트림에 대해 정의되는 멀티-트래픽 식별자(TID)가 집합 및 블록 확인응답들(ACK)을 지원할 때 각각의 서브프레임 사이에서 상이할 수 있다.
[0047] 시퀀스 제어 필드(368)는 각각의 MAC 패킷, 이를 테면 MAC 패킷(324)을 고유하게(uniquely) 식별하여 이중 패킷 검출, 오류가 생긴(corrupted) 프레임들의 재전송 및 상위 계층들에 대한 순서대로의(in-order) 전달을 허용한다. 따라서, QoS 제어 필드(372)와 유사하게, 시퀀스 제어 필드(368)는 각각의 전송된/수신된 서브프레임에 대해 고유한(unique) 또 다른 필드이다.
[0048] QoS 제어 필드(372) 및 시퀀스 제어 필드(368)는 MAC 패킷들(또는 각각의 서브프레임이 단지 하나의 MAC 패킷을 포함하는 경우 집합 프레임에서의 모든 서브프레임들) 각각에 대해 고유할 수 있지만, 특정 필드들은 여분의 것(redundant)이며 에러 교정을 위해 바람직하게 사용될 수 있다.
[0049] 현재, 802.11n에서, 앞서 개시된 MPDU에 대한 개념은 집합 프레임 구조를 생성하기 위해 다수의 MPDU들을 "백-투-백(back-to-back)" 패키징함으로써 MAC 계층의 효율을 증가시키는데 이용된다. 또한, MAC 계층 레벨에서 프레임 집합은 프레임간(inter-frame) 공간들로 간주되는, MAC 패킷들(즉, 서브프레임들) 간의 공간들의 제거를 허용한다. 또한, 프레임 집합은 MAC 헤더들에서의 리던던시들의 제거를 허용하며, 이는 헤더 압축으 로 간주되는 프로세스이다. 예를 들어, 집합 프레임에서 각각의 MAC 패킷이 동일한 수신국으로 전송되면, 집합 프레임에서 제 1 서브프레임으로 이어지는 서브프레임들의 MAC 헤더들로부터 목적지 어드레스가 삭제될 수 있다.
[0050] 예를 들어, 집합 프레임내에서 각각의 프레임들이 모두 동일한 목적지 국으로 지정되는 802.11n에서의 정해진 피처(mandatory feature)로 인해, ADDRl, ADDR2, ADDR3, ADDR4, 프레임 제어, 및 HT 제어 필드들은 집합 프레임에 삽입되는 각각의 서브프레임에 대해 공통될 수 있다. 예를 들어, ADDRl, ADDR2, ADDR3, ADDR4 필드들(366a-d), 프레임 제어 필드(362), 및 HT 제어 필드(374)는 서브프레임(312-1)에 공통될 수 있다. 또한, 지속기간/ID 필드(364)는 리던던트 필드이며 이는 서브프레임의 길이는 서브프레임 헤더(322)에 이미 존재하기 때문이다.
[0051] 이는 제 1 서브프레임(312-1)이 임의의 에러 없이 디코딩될 수 있다면, 제 2 서브프레임(312-2)에서 MAC 헤더(342)의 정보가 26 bytes(및 ESS의 경우 32 bytes에 이르는 MAC 헤더 정보)에 이르며 차후 모든 서브프레임들(312-3 내지 312-n)은 여분의 정보가 된다는 것을 나타낸다. 따라서, 헤더 압축 또는 프레임간 공간들의 제거를 위해 사용되는 정보를 사용하는 대신, 이전의 리던던트 정보를 전달(carry)하는데 이용되는 비트들이 에러 교정을 수행하는데 이용될 수 있다.
[0052] 일 양상에서, 에러 교정 프로세스를 위한 데이지 체인(daisy chain) 방식은 특정 집합 프레임이 2개 이상의 서브프레임들을 전달(carry)할 때 에러 교정을 제공하는데 이용된다. 에러 교정 프로세스의 일 양상에서, 제 2 및 차후 서브프레임들에서 MAC 헤더들에서의 정보의 부분들은 이전의 프레임들에 대한 에러 교정 코드들을 삽입(embed)하는데 이용된다. 일반적으로, 사용되는 MAC 헤더들의 부분들은 프레임 구조와 관련하여 여분의 것이 된다.
[0053] 도 3을 참조로, 제 2 및 차후 서브프레임들(312-2 내지 312-n)의 MAC 헤더들에 대한 ADDR2 및 ADDR3 필드들은 이전의 서브프레임들에 대한 에러 교정 정보를 전달하는데 이용된다. 일 양상에서, 송신기에서, 현재의 서브프레임에서 MPDU의 CRC는 이러한 필드들에서 에러 교정 정보 없이 계산되지만, 대신 현재의 서브프레임에서 MPDU의 CRC는 각각 ADDR2 및 ADDR3 필드들의 값들로서 수신기의 MAC 어드레스 및 BSSID를 이용하여 계산된다. 송신기 어드레스를 포함하는 ADDRl 필드는 송신기에서처럼 기입된다(filled out). 이는 제 1 서브프레임이 에러가 있게 수신되었고, 수신국이 제 2 및 차후 서브프레임들(312-2 내지 312-n)을 수신할 때, 수신국이 송신기의 어드레스를 결정하기 위해 ADDRl 필드를 사용할 수 있기 때문이다. CRC를 계산하기 위해, 수신국은 ADDR2 필드에 대해 그 자신의 MAC 어드레스를 그리고 ADDR3 필드에 대해 BSSID를 먼저 대체할 것이다.
[0054] 도 4는 일 양상의 에러 교정 메커니즘을 구현하기 위한 에러 교정 프로세스(400)를 예시하며, 단계(402)에서, 수신국은 제 1 서브프레임, 이를 테면 서브프레임(312-1)을 검출한다. 다음, 단계(406)에서 디코딩된 데이터의 CRC를 수행하기 이전에 단계(404)에서 수신국은 제 1 서브프레임을 디코딩하도록 시도한다.
[0055] 단계(406)로부터의 CRC 검사 결과들을 이용하여 단계(410)에서 결정되는 것처럼 상기 프레임이 임의의 에러들 없이 수신되면, ADDR2 및 ADDR3 필드들, 이를 테면 ADDR2 및 ADDR3 필드들(366-b, 366-c) 각각으로부터 추출된 정보가 결정될 수 있고 단계(452)에 도시된 것처럼, 차후의 모든 서브프레임들에 대한 해당 필드들에 대해 대체된다. 그러나 단계(410)에서 제 1 서브프레임(312-1)이 정확하게 수신되지 않는다는 것 ―즉, CRC 프로세스들이 단계(406)에서 실패―이 결정되면, 하기 개시되는 것처럼, 제 2 또는 차후 서브프레임들을 디코딩하기 위한 시도가 이루어진 이후, 에러 교정을 수행하기 위해 제 1 서브프레임(312-1)이 저장된다.
[0056] 단계(410)에서 결정되는 것처럼 제 1 서브 프레임에 에러가 있었다면, 제 2 서브프레임 수신시, 이러한 서브프레임의 ADDR2 및 ADDR3 필드들은 단계(424)에서 수신국 및 BSSID의 MAC 어드레스로 대체된다. 다음, 단계(426)에서 CRC는 이러한 서브프레임에 대해 계산된다. 제 2 프레임이 임의의 에러 없이 수신되었다면(즉, 단계(426)에서 CRC 검사가 통과), 단계(430)에서 결정되는 것처럼, 이러한 수신된 프레임의 ADDR2 및 ADDR3 필드에 보유된 에러 교정 정보는 단계(442)에서 에러가 있게 수신된 제 1 서브프레임을 교정하기 위해 이용된다. 에러들이 교정될 수 있다면, 제 1 서브프레임은 복구된다(salvaged). 그렇지 않다면, 제 1 서브프레임은 드롭핑(dropped)되고 ACK/블록 ACK ARQ 메커니즘에 의해 송신기에는 성공적이지 못한 수신이 표시된다.
[0057] 또한, 제 2 서브프레임이 에러가 있게 수신되면, 단계(430)에서 결정되는 것처럼, 이러한 제 2 서브프레임이 저장되고 제 3 또는 차후 서브프레임으로부터 얻어질 수 있는 에러 교정 정보로 디코딩된다. 따라서, 동작은 단계(430)에서 단계(424)로 리턴된다.
[0058] 단계(410)로 돌아와서, 단계(406)에서의 CRC 검사가 제 1 서브프레임(312-1)의 수신시 에러를 표시하지 않는다면, 동작은 단계(452)로 지속되며, 여기서 차후 서브프레임들에 대해, MAC 헤더 정보는 제 1 서브프레임(312-1)으로부터 리트리브된 정보로 대체된다.
[0059] 단계(454)에서, 차후 서브프레임들이 수신되고 이러한 서브프레임들에 대한 ADDR2 및 ADDR3 필드들에서의 정보는 단계(456)에서 CRC 검사가 수행되기 이전에, 제 1 서브프레임(312-1)으로부터 리트리브되는 동일한 정보로 교체될 것이다. 단계(460)에서 CRC 검사로부터 에러가 결정도면, 동작은 단계(454)로 리턴된다. 그렇지 않다면, 동작은 단계(472)로 지속된다.
[0060] 단계(472)에서, 서브프레임이 정확하게 수신되었고 이로부터의 정보는 이전에 에러가 있는 서브프레임들을 교정하기 위해 이용된다.
[0061] 에러 교정을 위해 이러한 방식을 이용함으로써, 에러가 있는 것으로 수신되는 집합 프레임에서의 최종 서브프레임을 제외하고 (에러 교정 코드 세기에 대한 제한치(limits) 내의) 각각의 서브프레임이 교정되고 복구될 수 있다. 이는 재전송 횟수를 감소시키며 따라서 MAC 계층의 효율을 증가시킨다.
[0062] 또 다른 양상에서, 에러 교정 프로세스는 RTS/CTS(ready-to-send/clear-to-send) 메시지들이 집합 전송시 교환될 때 보다 많은 교정 비트들을 제공하으로써 추가로 강화될 수 있다. RTS/CTS 메시지들이 집합 전송 이전에 사용될 때, 수신기는 송신기의 어드레스에 대한 정보(knowledge)를 획득한다. 따라서, ADDRl가 에러 교정 정보를 삽입하기 위해 이용될 수 있고, 이전에 부정확하게 수신된 서브프레임을 교정할 기회가 추가로 증가된다.
[0063] 일 양상에서, 에러 교정 프레임을 전송하기 이전에, 송신기는 수신국이 특정한 종류의 패킷을 디코딩하는 방법을 정확히 인지하도록 수신국에 이러한 전송 종류를 표시한다. 일 양상에서, 이러한 정보는 특정한 신호 필드에서 이를 표시하기 이해 코드 또는 단일 비트 중 어느 하나를 사용함으로써 수신국에 표시될 수 있다.
[0064] 도 5는 PHY 계층의 신호 처리 기능들의 예를 예시하는 개념적 블록 이어그램이다. 전송 모드에서, TX 데이터 프로세서(502)는 MAC 계층으로부터 데이터를 수신하고 수신 노드에서 순방향 에러 교정(FCE)을 원활하게 하기 위해 데이터를 인코딩(이를 테면, 터보 코딩)하는데 이용된다. 인코딩 프로세스는 서로 블록킹되며 변조 심볼들의 시퀀스를 생성하기 위해 TX 데이터 프로세서(502)에 의한 신호 성상(signal constellation)에 맵핑될 수 있는 코드 심볼들의 시퀀스를 산출한다.
[0065] OFDM을 구현하는 무선 노드들에서, TX 데이터 프로세서(502)로부터의 변조 심볼들이 OFDM 변조기(504)에 제공될 수 있다. OFDM 변조기는 변조 심볼들을 병렬 스트림들로 분할한다. 다음, 각각의 스트림이 OFDM 서브캐리어에 맵핑되고 시간 도메인 OFDM 스트림을 생성하기 위해 역 고속 퓨리에 변환(IFFT)을 사용하여 함께 조합된다.
[0066] TX 공간 프로세서(506)는 OFDM 스트림 상에서 공간 프로세싱을 수행한다. 이는 각각의 OFDM을 공간적으로 프리코딩한 다음 트랜시버(506)를 통해 프리코딩된 각각의 스트림을 다른 안테나(508)에 제공함으로써 달성될 수 있다. 각각의 송신기(506)는 무선 채널을 통한 전송을 위해 RF 캐리어를 프리코딩된 각각의 스트림으로 변조한다.
[0067] 수신 모드에서, 각각의 트랜시버(506)는 각각의 안테나(508)를 통해 신호를 수신한다. 각각의 트랜시버(506)는 RF 캐리어상에서 변조된 정보를 복구하고 RX 공간 프로세서(510)에 정보를 제공하는데 이용될 수 있다.
[0068] RX 공간 프로세서(510)는 무선 노드(500)에 대해 지정된 임의의 공간 스트림들을 복구하기 위해 정보에 대한 공간 프로세싱을 수행한다. 공간 프로세싱은 CCMI(Channel Correlation Matrix Inversion), MMSE(Minimum Mean Square Error), SIC(Soft Interference Cancellation), 또는 다른 적절한 기술에 따라 수행될 수 있다. 다수의 공간 스트림들이 무선 노드(500)에 대해 지정될 경우, 이들은 RX 공간 프로세서(510)에 의해 조합될 수 있다.
[0069] OFDM을 구현하는 무선 노드들에서, RX 공간 프로세서(510)로부터의 스트림(또는 조합된 스트림)이 OFDM 변조기(512)에 제공된다. OFDM 변조기(512)는 고속 퓨리에 변환(FFT)을 이용하여 시간-도멘인에서 주파수 도메인으로 스트림(또는 조합된 스트림)을 변환한다. 주파수 도메인 신호는 OFDM 신호에 대한 각각의 서브캐리어에 대해 개별 스트림(separate stream)을 포함한다. OFDM 복조기(512)는 각각의 서브캐리어를 통해 전달되는 데이터(즉, 변조 심볼들)을 복구(recover)하고 데이터를 변조 심볼들의 스트림에 멀티플렉싱한다.
[0070] RX 데이터 프로세서(514)는 신호 성좌에서의 정확한 포인트로 다시 변조 심볼들을 전환하는데 이용될 수 있다. 무선 채널에서의 노이즈 및 다른 장애들로 인해, 변조 심볼들은 오리지널 신호 성좌에서의 포인트에 대한 정확한 위치에 대응하지 않을 수 있다. RX 데이터 프로세서(514)는 신호 성좌에서의 유효(valid) 심볼의 위치와 수신된 포인트 간의 최소 간격을 찾아냄으로써 변조 심볼이 대부분 전송되었을 것임을 검출한다. 예를 들어, 터보 코드들의 경우에, 제시된(given) 변조 심볼들과 연관되는 코드 심볼들의 LLR(Log-Likelihood Ratio)을 계산하기 위해 소프트 판정(soft decision)들이 이용될 수 있다. 다음, RX 데이터 프로세서(514)는 MAC 계층에 데이터를 제공하기 이전에 원래 전송되었던 데이터를 디코딩하기 위해 코드 심볼 LLR들의 시퀀스를 이용한다.
[0071] 도 6은 무선 노드에서 프로세싱 시스템(600)에 대한 하드웨어 구성의 예를 예시하는 개념적 다이어그램이다. 본 예에서, 프로세싱 시스템(600)은 일반적으로 버스(602)에 의해 표시되는 버스 아키텍처로 구현될 수 있다. 버스(602)는 프로세싱 시스템(600)의 특정 애플리케이션 및 전체 설계 제약들에 따라 임의의 수의 상호접속 버스들 및 브릿지들을 포함할 수 있다. 버스는 프로세서(604), 기계-판독가능 매체(606), 및 버스 인터페이스(608)를 포함하는 다양한 회로들과 함께 링크된다. 버스 인터페이스(608)는 특히 버스(602)를 경유하여 프로세싱 시스템(600)에 네트워크 어댑터(610)를 접속하는데 이용될 수 있다. 네트워크 인터페이스(610)는 PHY 계층의 신호 프로세싱 기능들과 같은 다양한 신호 프로세싱 기능들을 구현하는데 이용될 수 있다. 프로세싱 시스템이 액세스 단말(110)(도 1 참조)에 이용되는 경우, 사용자 인터페이스(612)(이를 테면, 키패드, 디스플레이, 마우스, 조이스틱, 등)가 버스에 접속될 수 있다. 또한, 버스(602)는 타이밍 소스들, 주변기들(peripherals), 전압 조절기들, 전력 관리 회로들 및 이와 유사한 것들과 같은 다른 다양한 회로들과 링크되며, 이들은 업계에 공지되어 있기 때문에 이후에 추가로 설명하지 않는다.
[0072] 프로세서(604)는 기계-판독가능 매체(608) 상에 저장되는 소프트웨어의 실행을 포함하는 일반적 프로세싱 및 버스의 관리를 담당한다. 프로세서(608)는 하나 이상의 범용성 및/또는 특정 용도 프로세서들로 구현될 수 있다. 예들로는 마이크로프로세서들, 마이크로제어기들, DSP 프로세서들, 및 소프트웨어를 실행할 수 있는 다른 회로가 포함된다. 소프트웨어는 소프트웨어, 펌웨어, 미들웨어, 마이크로코드, 하드웨어 기술 언어, 또는 다른 것으로 간주되든지 간에, 명령들, 데이터, 또는 이들의 임의의 조합을 의미하는 것으로 광범위하게 해석되어야 한다. 예로써, 기계-판독가능 매체는 RAM(Random Access Memory), 플래시 메모리, ROM(Read Only Memory), PROM(Programmable Read-Only Memory), EPROM(Erasable Programmable Read-Only Memory), EEPROM(Electrically Erasable Programmable Read-Only Memory), 레지스터들, 자기 디스크들, 광학 디스크들, 하드 드라이브들, 또는 임의의 다른 적절한 저장 매체, 또는 이들의 임의의 조합을 포함할 수 있다. 기계-판독가능한 매체는 컴퓨터-프로그램 물건에 내장될 수 있다. 컴퓨터-프로그램 물건은 패키징 재료들(packaging materials)을 포함할 수 있다.
[0073] 도 6에 예시된 하드웨어 구현에서, 기계-판독가능 매체(606)는 프로세싱 시스템(600)의 부분이 프로세서(604)와 분리된 것으로 도시되었다. 그러나 당업자들이 쉽게 인식할 수 있듯이, 기계-판독가능매체(606), 또는 이들의 임의의 부분은 프로세싱 시스템(600) 외부에 있을 수 있다. 예로써, 기계-판독가능 매체(606)는 전송 라인, 데이터에 의해 변조된 반송파(carrier wave), 및/또는 무선 노드와 분리된 컴퓨터 물건을 포함할 수 있으며, 이들 모두는 버스 인터페이스(608)를 통해 프로세서(604)에 의해 액세스될 수 있다. 대안적으로, 또는 부가적으로 기계 판독가능 매체(604), 또는 이들의 임의의 부분은 프로세서(604)에 통합될 수 있으며, 이를 테면 캐시 및/또는 범용성 레지스터 파일들과 통합되는 경우일 수 있다.
[0074] 프로세싱 시스템(600)은 프로세서 기능을 제공하는 하나 이상의 마이크로프로세서들 및 기계-판독가능 매체(606)의 적어도 일부를 제공하는 외부 메모리를 갖는 범용성 프로세싱 시스템으로 구성될 수 있으며, 이들 모두는 외부 버스 아키텍처를 통해 다른 지지 회로와 함께 링크된다. 대안적으로, 프로세싱 시스템(600)은 프로세서(604), 버스 인터페이스(608), 사용자 인터페이스(612)(액세스 단말의 경우), 지지 회로(미도시), 및 단일 칩에 통합되는 기계-판독가능 매체(606)의 적어도 일부, 또는 하나 이상의 FPGA(Field Programmable Gate Array)들, PLD (Programmable Logic Device)들, 제어기들, 상태 머신들, 게이트 로직, 이산 하드웨어 콤포넌트들, 또는 임의의 다른 적절한 회로, 또는 본 발명 전반에 개시된 다양한 기능을 수행할 수 있는 회로들의 임의의 조합을 갖는 ASIC(Application Specific Integrated Circuit)으로 구현될 수 있다. 당업자들은 전체 시스템에 부여되는 전체 디자인 제약들 및 특정 애플리케이션에 따라 프로세싱 시스템(600)에 대해 개시된 기능을 구현하는 최상의 방법을 인식할 것이다.
[0075] 기계-판독가능 매체(606)는 다수의 소프트웨어 모듈을 포함할 수 있다. 소프트웨어 모듈들은 프로세서(604)에 의해 실행될 때 프로세싱 시스템(600)으로 하여금 다양한 기능들을 수행하게 하는 명령들을 포함한다. 각각의 소프트웨어 모듈은 다수의 저장 디바이스들에 걸쳐 분포되거나 또는 단일 저장 디바이스에 상주할 수 있다. 예로써, 소프트웨어 모듈은 트리거링 이벤트가 발생할 때 하드 드라이브로부터 RAM에 로딩될 수 있다. 소프트웨어 모듈을 실행하는 동안, 프로세서(604)는 액세스 속도를 증가시키기 위해 캐시에 명령들의 일부를 로딩할 수 있다. 하나 이상의 캐시 라인들은 프로세서(604)에 의한 실행을 위해 범용성 레지스터 파일에 로딩될 수 있다. 소프트웨어 모듈의 기능을 참조로, 소프트웨어 모듈로부터 명령들이 실행될 때 이러한 기능이 프로세서(604)에 의해 구현된다는 것이 이해될 것이다. 예를 들어, 에러 교정 프로세스(400)에 개시된 프로세스는 도면에 도시된 것처럼 소프트웨어 모듈(670)에 포함된 명령들을 실행하는 프로세서(604)에 의해 구현될 수 있다.
[0076] 도 7은 에러 교정 코드들을 구현하도록 동작가능한 다양한 모듈들을 갖는 무선 통신을 위한 예시적 장치(700)를 예시하는 블록 다이어그램이다. 데이터 패킷 생성 모듈(702)은 제 1 데이터 패킷을 생성한 후 제 2 데이터 패닛을 생성하는데 이용되며, 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함한다. 에러 교정 코드 생성 모듈(704)은 데이터 패킷 생성 모듈(702)로부터의 제 1 데이터 패킷과 연관되는 에러 교정 코드를 생성한다. 삽입(embedding) 모듈(706)은 제 2 데이터 패킷의 헤더에 에러 교정 코드를 삽입하기 위해 이용된다.
[0077] 도 8은 에러 교정 코드들을 수신 및 이용하도록 동작가능한 다양한 모듈들을 갖는 무선 통신들을 위한 예시적 장치(800)를 예시하는 블록 다이어그램이다. 데이터 패킷 수신 모듈(802)은 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 수신하기 위해 이용되며, 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며, 제 2 데이터 패킷에 대한 헤더는 제 1 데이터 패킷과 연관되는 에러 교정 코드를 포함한다. 에러 교정 코드 사용 모듈(804)은 데이터 패킷 수신 모듈(8020로부터 제 1 데이터 패킷을 디코딩하기 위해 제 2 데이터 패킷의 헤더에서 에러 교정 코드를 사용한다.
[0078] 당업자들은 본 발명에 개시된 양상들과 관련하여 개시되는 다양한 예시적인 논리 블록들, 모듈들, 회로들 및 알고리즘 단계들이 전자 하드웨어, 컴퓨터 소프트웨어, 또는 이들의 조합들로서 구현될 수 있다는 것을 추가로 인식할 것이다. 하드웨어 및 소프트웨어의 이러한 상호교환성을 명확히 예시하기 위해, 다양한 예시적 콤포넌트들, 블록들, 모듈들, 회로들, 및 단계들이 이들의 기능과 관련하여 전반적으로 앞서 개시되었다. 이러한 기능이 하드웨어로서 구현될지 또는 소프트웨어로서 구현될지 여부는 특정 애플리케이션 및 전체 시스템에 부과되는 설계 제약들에 따라 좌우된다. 당업자들은 각각의 특정한 애플리케이션에 대해 다양한 방식들로 개시된 기능이 구현될 수 있지만, 이러한 구현 결정이 본 발명의 범주를 이탈하게 하는 것으로서 해석되지 말아야 한다. 본 명세서에 개시되는 양상들과 관련하여 개시되는 다양한 예시적 논리 블록들, 모듈들 및 회로들은 범용성 프로세서, 디지털 신호 프로세서(DSP), ASIC, 필드 프로그램가능 게이트 어레이(FPGA) 또는 다른 프로그램가능 로직 디바이스, 이산 게이트 또는 트랜지스터 로직, 이산 하드웨어 콤포넌트들, 또는 본 명세서에 개시된 기능들을 수행하도록 설계된 이들의 임의의 조합으로 구현 또는 수행될 수 있다. 범용성 프로세서는 마이크로프로세서일 수 있으나, 대안적으로 프로세서는 통상의 임의의 프로세서, 제어기, 마이크로제어기, 또는 상태 머신일 수 있다. 또한, 프로세서는 컴퓨팅 디바이스들의 조합, 이를 테면 DSP와 마이크로프로세서, 다수의 마이크로프로세서들, DSP 코어와 협력하는 하나 이상의 마이크로프로세서들, 또는 이들의 임의의 다른 구성의 조합으로 구현될 수 있다.
[0079] 본 명세서에 개시된 양상들과 관련하여 개시되는 방법 또는 알고리즘의 단계들이 하드웨어, 프로세서에 의해 실행되는 소프트웨어 모듈, 또는 이 둘의 조합물에 직접 내장될 수 있다. 소프트웨어 모듈은 메모리, 플래시 메모리, ROM 메모리, EPROM 메모리, EEPROM 메모리, 레지스터들, 하드 디스크, 이동식 디스크, CD-ROM 또는 업계에 공지된 임의의 다른 형태의 저장기에 상주할 수 있다. 예시적인 저장 매체는 프로세서에 연결되어 프로세서는 저장 매체로부터 정보를 판독하고, 그리고 저장 매체로 정보를 기록할 수 있다. 대안적으로, 저장 매체는 프로세서에 통합될 수 있다. 프로세서 및 저장 매체는 ASIC에 상주할 수 있다. ASIC는 사용자 단말에 상주할 수 있다. 대안적으로, 프로세서 및 저장 매체는 사용자 단말에서 이산 콤포넌트로서 상주할 수 있다.
[0080] 또한, 일부 양상들에서, 임의의 적절한 컴퓨터-프로그램 물건은 본 명세서의 하나 이상의 양상들과 관련되는 (이를 테면, 적어도 하나의 컴퓨터에 의해 실행가능한) 코드들을 포함하는 컴퓨터-판독가능 매체를 포함할 수 있다. 일부 양상들에서, 컴퓨터 프로그램 물건은 패키징 재료들을 포함할 수 있다.
[0081] 당업자들은 본 명세서에 개시되는 다양한 예시적인 블록들, 모듈들, 엘리먼트들, 콤포넌트들, 방법들 및 알고리즘들이 전자 하드웨어, 컴퓨터 소프트웨어, 또는 이둘의 조합들로서 구현될 수 있다는 것을 인식할 것이다. 하드웨어 및 소프트웨어의 이러한 상호교환성을 명확히 예시하기 위해, 다양한 예시적 콤포넌트들, 블록들, 모듈들, 회로들, 및 단계들이 이들의 기능과 관련하여 전반적으로 앞서 개시되었다. 이러한 기능이 하드웨어로서 구현될지 또는 소프트웨어로서 구현될지 여부는 특정 애플리케이션 및 전체 시스템에 부과되는 설계 제약들에 따라 좌우된다. 당업자들은 각각의 특정한 애플리케이션에 대해 다양한 방식들로 개시된 기능을 구현할 수 있다.
[0082] 본 명세서에 개시되는 프로세스들의 단계들에 대한 특정한 순서 및 체계는 예시적 방안들에 대한 예들임이 이해될 것이다. 설계 선호들에 기초하여, 프로세스들의 단계들에서의 특정한 순서 및 체계가 재정렬될 수 있다는 것이 인해될 것이다. 첨부되는 방법 청구항들은 동일한 순서에서의 다양한 단계들에 대한 엘리먼트들을 제시하며 제시되는 특정한 순서 또는 체계로 제한된다는 것을 의미하는 것은 아니다.
[0083] 상기 설명은 본 명세서에 개시된 다양한 양상들을 임의의 당업자들이 실행하는 것이 가능하도록 제공된다. 이러한 양상들에 대한 다양한 변경들은 당업자들에게 명백할 것이며 본 명세서에서 정의되는 일반적 원리들은 다른 양상들에도 적용될 수 있다. 따라서, 청구항들이 본 명세서에 도시되는 양상들로 제한되도록 의도된 것은 아니지만, 이는 청구항에 따른 전체 범주를 따르며, 단수형의 엘리먼트에 대한 참조는 별다른 언급이 없다면 "하나 및 단지 하나"를 의미하는 것이 아니라 "하나 이상"을 의미하도록 의도된다. 별다르게 언급되지 않는다면, "일부"란 용어는 하나 이상으로 간주된다. 남성 명사(이를 테면, 그의)는 여성 및 중성(이를 테면, 그녀의 및 그것의)을 포함하며 그 반대도 포함된다. 당업자들에게 공지된 또는 이후 공지될 본 명세서에 개시되는 다양한 양상들의 엘리먼트들에 대한 모든 구조적 및 기능적 등가물들은 의도적으로 본 명세서에 참조되며 청구항들에 의해 포함되도록 의도된다. 또한, 이러한 명세서가 청구항들에 명시적으로 언급되는지 여부와 상관없이 본 명세서에 개시되는 것들이 공보에 전용되는 것으로 의도되는 것은 아니다. 엘리먼트가 방법 청구항들의 경우에서, "~를 위한 수단"이란 문구를 사용하여 의도적으로 인용되지 않는다면, 35U.S.C.§112, 6조항의 규정하에 청구항 엘리먼트가 해석되는 것은 아니며, 엘리먼트는 "~를 위한 단계"란 문구를 사용하여 인용된다.

Claims (70)

  1. 무선 통신을 위한 장치로서,
    제 1 데이터 패킷에 이어 제 2 데이터 패킷을 생성하도록 구성된 프로세싱 시스템을 포함하며, 상기 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며,
    상기 프로세싱 시스템은 상기 제 1 데이터 패킷과 연관되는 에러 교정 코드를 생성하고 상기 제 2 데이터 패킷의 상기 헤더에 상기 에러 교정 코드를 삽입(embed)하도록 추가로 구성되는, 무선 통신을 위한 장치.
  2. 제 1 항에 있어서,
    상기 프로세싱 시스템은 상기 제 2 에러 교정 코드 없이 상기 제 2 데이터 패킷에 대한 에러 검출 코드를 계산하고 상기 제 2 데이터 패킷의 상기 헤더에 상기 에러 검출 코드를 포함하도록 추가로 구성되는, 무선 통신을 위한 장치.
  3. 제 2 항에 있어서,
    상기 프로세싱 시스템은 상기 제 2 데이터 패킷과 연관되는 소스 및 목적지 (destination) 어드레스들을 이용하여 상기 에러 검출 코드를 계산하도록 추가로 구성되며, 상기 프로세싱 시스템은 상기 에러 교정 코드로 상기 소스 및 목적지 어드레스들을 교체함으로써 상기 제 2 데이터 패킷의 상기 헤더에 상기 에러 교정 코드를 삽입하도록 추가로 구성되는, 무선 통신을 위한 장치.
  4. 제 3 항에 있어서,
    상기 소스 어드레스는 BSSID를 포함하며, 상기 목적지 어드레스는 MAC 어드레스를 포함하는, 무선 통신을 위한 장치.
  5. 제 1 항에 있어서,
    상기 프로세싱 시스템은 상기 제 1 및 제 2 데이터 패킷들을 포함하는 MAC 패킷을 생성하도록 추가로 구성되는, 무선 통신을 위한 장치.
  6. 제 1 항에 있어서,
    상기 프로세싱 시스템은 상기 제 1 및 제 2 데이터 패킷들을 포함하는 집합(aggregate) 데이터 패킷을 생성하도록 추가로 구성되는, 무선 통신을 위한 장치.
  7. 제 6 항에 있어서,
    상기 프로세싱 시스템은 상기 제 1 및 제 2 데이터 패킷들 각각에 추가 헤더를 첨부(append)하도록 추가로 구성되며, 상기 추가의 헤더들 각각은 상기 집합 데이터 패킷내에서 그 각각의 데이터 패킷을 식별하는 정보를 가지는, 무선 통신을 위한 장치.
  8. 제 6 항에 있어서,
    상기 프로세싱 시스템은 상기 제 2 데이터 패킷이 상기 에러 교정 코드를 포함한다는 것을 표시하는 식별자(indicator)를 상기 집합 데이터 패킷에 제공하도록 추가로 구성되는, 무선 통신을 위한 장치.
  9. 제 8 항에 있어서,
    상기 집합 데이터 패킷에서의 상기 데이터 패킷들 각각은 MAC 패킷을 포함하며, 상기 프로세싱 시스템은 헤더 및 데이터를 갖는 물리 계층 패킷을 생성하도록 추가로 구성되며, 상기 물리 계층 패킷내의 상기 데이터는 상기 집합 데이터 패킷을 포함하며, 상기 프로세싱 시스템은 상기 물리 계층 패킷의 상기 헤더에 상기 식별자를 삽입하도록 추가로 구성되는, 무선 통신을 위한 장치.
  10. 무선 통신을 위한 장치로서,
    제 1 데이터 패킷에 이어 제 2 데이터 패킷을 수신하도록 구성된 프로세싱 시스템을 포함하며, 상기 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며, 상기 제 2 데이터 패킷에 대한 상기 헤더는 상기 제 1 데이터 패킷과 연관되는 에러 교정 코드를 포함하며, 상기 프로세싱 시스템은 상기 제 1 데이터 패킷을 디코딩하기 위해 상기 제 2 데이터 패킷의 상기 헤더내의 상기 에러 교정 코드를 이용하도록 추가로 구성되는, 무선 통신을 위한 장치.
  11. 제 10 항에 있어서,
    상기 프로세싱 시스템은 상기 제 1 데이터 패킷을 디코딩하는 이전 시도(preceding attempt)에서의 에러에 응답하여 상기 제 1 데이터 패킷을 디코딩하기 위해 상기 제 2 데이터 패킷의 상기 헤더내의 상기 에러 교정 코드를 이용하도록 추가로 구성되는, 무선 통신을 위한 장치.
  12. 제 11 항에 있어서,
    상기 제 1 데이터 패킷은 에러 검출 코드를 포함하며, 상기 프로세싱 시스템은 상기 에러를 결정하기 위해 상기 제 1 데이터 패킷을 디코딩하는 상기 이전 시도에서 상기 에러 검출 코드를 사용하도록 추가로 구성되는, 무선 통신을 위한 장치.
  13. 제 10 항에 있어서,
    상기 제 2 데이터 패킷은 에러 검출 코드를 포함하며, 상기 프로세싱 시스템은 상기 제 2 데이터 패킷이 성공적으로 디코딩되는지를 결정하기 위해 상기 제 2 데이터 패킷을 디코딩하고 상기 에러 검출 코드를 이용하도록 추가로 구성되는, 무선 통신을 위한 장치.
  14. 제 13 항에 있어서,
    상기 프로세싱 시스템은 상기 제 2 데이터 패킷의 상기 헤더에서 상기 에러 교정 코드 없이 상기 제 2 데이터 패킷과 연관되는 에러 검출 코드를 계산하고 상기 제 2 데이터 패킷이 성공적으로 디코딩되는지를 결정하기 위해 상기 제 2 데이터 패킷에서 상기 계산된 에러 교정 코드를 상기 에러 교정 코드와 비교하도록 추가로 구성되는, 무선 통신을 위한 장치.
  15. 제 14 항에 있어서,
    상기 프로세싱 시스템은 상기 제 2 데이터 패킷의 상기 헤더에서의 상기 에러 교정 코드를 교체함으로써 상기 제 2 데이터 패킷과 연관되는 소스 및 목적지 어드레스들로 상기 에러 검출 코드를 계산하도록 추가로 구성되는, 무선 통신을 위한 장치.
  16. 제 15 항에 있어서,
    상기 소스 어드레스는 BSSID를 포함하며 상기 목적지 어드레스는 MAC 어드레스를 포함하는, 무선 통신을 위한 장치.
  17. 제 14 항에 있어서,
    상기 프로세싱 시스템은 상기 제 2 데이터 패킷이 성공적으로 디코딩된 경우에만 상기 제 1 데이터 패킷을 디코딩하기 위해 상기 제 2 데이터 패킷의 상기 헤더내의 상기 에러 교정 코드를 사용하도록 추가로 구성되는, 무선 통신을 위한 장치.
  18. 제 10 항에 있어서,
    상기 프로세싱 시스템은 상기 제 1 및 제 2 데이터 패킷들을 포함하는 MAC 패킷을 수신하도록 추가로 구성되는, 무선 통신을 위한 장치.
  19. 제 10 항에 있어서,
    상기 프로세싱 시스템은 상기 제 1 및 제 2 데이터 패킷들을 포함하는 집합 데이터 패킷을 수신하도록 추가로 구성되는, 무선 통신을 위한 장치.
  20. 제 19 항에 있어서,
    상기 제 1 및 제 2 데이터 패킷들 각각은 추가 헤더를 포함하며, 상기 프로세싱 시스템은 상기 집합 데이터 패킷으로부터 상기 제 1 및 제 2 데이터 패킷들을 복구(recover)하기 위해 상기 추가 헤더들을 이용하도록 추가로 구성되는, 무선 통신을 위한 장치.
  21. 제 19 항에 있어서,
    상기 프로세싱 시스템은 상기 제 2 데이터 패킷이 상기 에러 교정 코드를 포함하는 것을 결정하기 위해 상기 집합 데이터 패킷과 함께 수신된 식별자를 이용하도록 추가로 구성되는, 무선 통신을 위한 장치.
  22. 제 21 항에 있어서,
    상기 집합 데이터 패킷에서 상기 데이터 패킷들 각각은 MAC 패킷을 포함하며, 상기 프로세싱 시스템은 헤더 및 데이터를 갖는 물리 계층 패킷을 수신하도록 추가로 구성되며, 상기 물리 계층 패킷에서의 상기 데이터는 상기 집합 데이터 패킷을 포함하며, 상기 프로세싱 시스템은 상기 물리 계층 패킷의 상기 헤더로부터 상기 식별자를 복구하도록 추가로 구성되는, 무선 통신을 위한 장치.
  23. 무선 통신을 위한 방법으로서,
    상기 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 생성하는 단계 ―상기 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함함―
    상기 제 1 데이터 패킷과 연관되는 에러 교정 코드를 생성하는 단계; 및
    상기 제 2 데이터 패킷의 상기 헤더에 상기 에러 교정 코드를 삽입(embedding)하는 단계
    를 포함하는, 무선 통신을 위한 방법.
  24. 제 23 항에 있어서,
    상기 에러 교정 코드 없이 상기 제 2 데이터 패킷에 대한 에러 교정 코드를 계산하는 단계, 및 상기 헤더에 상기 에러 검출 코드를 제공하는 단계를 더 포함하는, 무선 통신을 위한 방법.
  25. 제 24 항에 있어서,
    상기 에러 검출 코드는 상기 제 2 데이터 패킷과 연관되는 소스 및 목적지 어드레스들를 이용하여 계산되며, 상기 에러 교정 코드는 상기 소스 및 목적지 어드레스들을 상기 에러 교정 코드로 대체함으로써 상기 제 2 패킷의 상기 헤더에 삽입되는, 무선 통신을 위한 방법.
  26. 제 25 항에 있어서,
    상기 소스 어드레스는 BSSID를 포함하며 상기 목적지 어드레스는 MAC 어드레스를 포함하는, 무선 통신을 위한 방법.
  27. 제 23 항에 있어서,
    MAC 패킷을 생성하는 단계를 더 포함하며, 상기 MAC 패킷은 상기 제 1 및 제 2 데이터 패킷들을 포함하는, 무선 통신을 위한 방법.
  28. 제 23 항에 있어서,
    집합 데이터 패킷을 생성하는 단계를 더 포함하며, 상기 집합 데이터 패킷은 상기 제 1 및 제 2 데이터 패킷들을 포함하는, 무선 통신을 위한 방법.
  29. 제 28 항에 있어서,
    상기 제 1 및 제 2 데이터 패킷들 각각에 추가 헤드를 첨부(appending)하는 단계를 더 포함하며, 상기 추가 헤더들 각각은 상기 집합 데이터 패킷 내에 그 각각의 데이터 패킷을 식별하는 정보를 가지는, 무선 통신을 위한 방법.
  30. 제 28 항에 있어서,
    상기 제 2 데이터 패킷이 상기 에러 교정 코드를 포함하는 것을 표시하는 식별자를 상기 집합 데이터 패킷에 제공하는 단계를 더 포함하는, 무선 통신을 위한 방법.
  31. 제 30 항에 있어서,
    상기 집합 데이터 패킷의 상기 데이터 패킷들 각각은 MAC 패킷을 포함하며, 상기 방법은 헤더 및 데이터를 포함하는 물리 계층 패킷을 생성하는 단계―상기 물리 계층 패킷에서 상기 데이터는 상기 집합 데이터 패킷을 포함함―, 및 상기 물리 계층 패킷의 상기 헤더에 상기 식별자를 삽입하는 단계를 더 포함하는, 무선 통신을 위한 방법.
  32. 무선 통신들을 위한 방법으로서,
    제 1 데이터 패킷에 이어 제 2 데이터 패킷을 수신하는 단계 ― 상기 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며, 상기 제 2 데이터 패킷에 대한 상기 헤더는 상기 제 1 데이터 패킷과 연관되는 에러 교정 코드를 포함함―; 및
    상기 제 1 데이터 패킷을 디코딩하기 위해 상기 제 2 데이터 패킷의 상기 헤더에서 상기 에러 교정 코드를 이용하는 단계
    를 포함하는, 무선 통신들을 위한 방법.
  33. 제 32 항에 있어서,
    상기 에러 교정 코드는 상기 제 1 데이터 패킷을 디코딩하는 이전 시도에서의 에러에 응답하여 상기 제 1 데이터 패킷을 디코딩하기 위해 상기 제 2 데이터 패킷의 상기 헤더에서 이용되는, 무선 통신들을 위한 방법.
  34. 제 33 항에 있어서,
    상기 제 1 데이터 패킷은 에러 검출 코드를 포함하며, 상기 에러 검출 코드는 상기 에러를 결정하기 위해 상기 제 1 데이터 패킷을 디코딩하는 상기 이전 시도에서 이용되는, 무선 통신들을 위한 방법.
  35. 제 32 항에 있어서,
    상기 제 2 데이터 패킷은 에러 검출 코드를 포함하며, 상기 방법은 상기 제 2 데이터 패킷을 디코딩하는 단계를 더 포함하며 상기 에러 검출 코드는 상기 제 2 데이터 패킷이 성공적으로 디코딩되는지를 결정하기 위해 이용되는, 무선 통신들을 위한 방법.
  36. 제 35 항에 있어서,
    상기 제 2 데이터 패킷의 상기 헤더에서 상기 에러 교정 코드 없이 상기 제 2 데이터 패킷과 연관되는 에러 검출 코드를 계산하는 단계 및 상기 제 2 데이터 패킷이 성공적으로 디코딩되는지를 결정하기 위해 상기 제 2 데이터 패킷에서 상기 계산된 에러 교정 코드를 상기 에러 교정 코드와 비교하는 단계를 더 포함하는, 무선 통신들을 위한 방법.
  37. 제 36 항에 있어서,
    상기 에러 검출 코드는 상기 제 2 데이터 패킷의 상기 헤더에서 상기 에러 교정 코드를 교체함으로써 상기 제 2 데이터 패킷과 연관되는 소스 및 목적지 어드레스들로 계산되는, 무선 통신들을 위한 방법.
  38. 제 37 항에 있어서,
    상기 소스 어드레스는 BSSID를 포함하며 상기 목적지 어드레스는 MAC 어드레스를 포함하는, 무선 통신들을 위한 방법.
  39. 제 36 항에 있어서,
    상기 에러 교정 코드는 상기 제 2 데이터 패킷이 성공적으로 디코딩되는 경우에만 상기 제 1 데이터 패킷을 디코딩하기 위해 상기 제 2 데이터 패킷의 상기 헤더에서 이용되는, 무선 통신들을 위한 방법.
  40. 제 32 항에 있어서,
    상기 제 1 및 제 2 데이터 패킷들을 포함하는 MAC 패킷을 수신하는 단계를 더 포함하는, 무선 통신들을 위한 방법.
  41. 제 32 항에 있어서,
    집합 데이터 패킷을 수신하는 단계를 더 포함하며, 상기 집합 데이터 패킷은 상기 제 1 및 제 2 데이터 패킷들을 포함하는, 무선 통신들을 위한 방법.
  42. 제 41 항에 있어서,
    상기 제 1 및 제 2 데이터 패킷들 각각은 추가 헤더를 포함하며, 상기 방법은 상기 집합 데이터 패킷으로부터 상기 제 1 및 제 2 데이터 패킷들을 복구하기 위해 상기 추가 헤더들을 이용하는 단계를 더 포함하는, 무선 통신들을 위한 방법.
  43. 제 41 항에 있어서,
    상기 제 2 데이터 패킷이 상기 에러 교정 코드를 포함하는 것을 결정하기 위해 상기 집합 데이터 패킷과 함께 수신된 식별자를 이용하는 단계를 더 포함하는, 무선 통신들을 위한 방법.
  44. 제 43 항에 있어서,
    상기 집합 데이터 패킷의 상기 데이터 패킷들 각각은 MAC 패킷을 포함하며, 상기 방법은 헤더 및 데이터를 갖는 물리 계층 패킷을 수신하는 단계를 더 포함하며, 상기 물리 계층 패킷에서의 상기 데이터는 상기 집합 데이터 패킷을 포함하며, 상기 방법은 상기 물리 계층 패킷의 상기 헤더로부터 상기 식별자를 복구하는 단계를 더 포함하는, 무선 통신들을 위한 방법.
  45. 무선 통신을 위한 장치로서,
    제 1 데이터 패킷에 이어 제 2 데이터 패킷을 생성하기 위한 수단 ―상기 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함함―;
    상기 제 1 데이터 패킷과 연관되는 에러 교정 코드를 생성하기 위한 수단; 및
    상기 제 2 데이터 패킷의 상기 헤더에 상기 에러 교정 코드를 삽입하기 위한 수단
    을 포함하는, 무선 통신을 위한 장치.
  46. 제 45 항에 있어서,
    상기 에러 교정 코드 없이 상기 제 2 데이터 패킷에 대한 에러 검출 코드를 계산하기 위한 수단, 및 상기 헤더에 상기 에러 교정 코드를 제공하기 위한 수단을 더 포함하는 무선 통신을 위한 장치.
  47. 제 46 항에 있어서,
    상기 계산하기 위한 수단은 상기 제 2 데이터 패킷과 연관되는 소스 및 목적지 어드레스들로 상기 에러 검출 코드를 계산하도록 구성되며, 상기 삽입하기 위한 수단은 상기 에러 교정 코드로 상기 소스 및 목적지 어드레스들을 대체함으로써 상기 제 2 패킷의 상기 헤더내에 상기 에러 교정 코드를 삽입하도록 구성되는 무선 통신을 위한 장치.
  48. 제 47 항에 있어서,
    상기 소스 어드레스는 BSSID를 포함하며 상기 목적지 어드레스는 MAC 어드레스를 포함하는, 무선 통신을 위한 장치.
  49. 제 45 항에 있어서,
    MAC 패킷을 생성하기 위한 수단을 더 포함하며, 상기 MAC 패킷은 상기 제 1 및 제 2 데이터 패킷들을 포함하는, 무선 통신을 위한 장치.
  50. 제 45 항에 있어서,
    집합 데이터 패킷을 생성하기 위한 수단을 더 포함하며, 상기 집합 데이터 패킷은 상기 제 1 및 제 2 데이터 패킷들을 포함하는, 무선 통신을 위한 장치.
  51. 제 50 항에 있어서,
    상기 제 1 및 제 2 데이터 패킷들 각각에 추가 헤더를 첨부하기 위한 수단을 더 포함하며, 상기 추가 헤더들 각각은 상기 집합 데이터 패킷 내에서 그 각각의 데이터 패킷을 식별하는 정보를 포함하는, 무선 통신을 위한 장치.
  52. 제 50 항에 있어서,
    상기 제 데이터 패킷이 상기 에러 교정 코드를 포함하는 것을 표시하는 식별자를 상기 집합 데이터 패킷에 제공하기 위한 수단을 더 포함하는, 무선 통신을 위한 장치.
  53. 제 52 항에 있어서,
    상기 집합 데이터 패킷에서의 상기 데이터 패킷들 각각의 MAC 패킷을 포함하며,
    상기 장치는 헤더 및 데이터를 포함하는 물리 계층 패킷을 생성하기 위한 수단 ― 상기 물리 계층 패킷에서의 상기 데이터는 상기 집합 데이터 패킷을 포함함― ; 및 상기 물리 계층 패킷의 상기 헤더내에 상기 식별자를 삽입하기 위한 수단을 더 포함하는, 무선 통신을 위한 장치.
  54. 무선 통신을 위한 장치로서,
    제 1 데이터 패킷에 이어 제 2 데이터 패킷을 수신하기 위한 수단 ―상기 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며, 상기 제 2 데이터 패킷에 대한 상기 헤더는 상기 제 1 데이터 패킷과 연관되는 에러 교정 코드를 포함함―; 및
    상기 제 1 데이터 패킷을 디코딩하기 위해 상기 제 2 데이터 패킷의 상기 헤더에서 상기 에러 교정 코드를 이용하기 위한 수단
    을 포함하는, 무선 통신을 위한 장치.
  55. 제 54 항에 있어서,
    상기 제 2 데이터 패킷의 상기 헤더에서 상기 에러 교정 코드를 이용하기 위한 수단은 상기 제 1 데이터 패킷을 디코딩하는 이전 시도에서 에러에 응답하여 상기 제 1 데이터 패킷을 디코딩하기 위해 상기 제 2 데이터 패킷의 상기 헤더에서 상기 에러 교정 코드를 사용하도록 구성되는, 무선 통신을 위한 장치.
  56. 제 55 항에 있어서,
    상기 제 1 데이터 패킷은 에러 교정 코드를 포함하며,
    상기 이용하기 위한 수단은 상기 에러를 결정하기 위해 상기 제 1 데이터 패킷을 디코딩하는 상기 이전 시도에서 상기 에러 교정 코드를 이용하도록 구성되는, 무선 통신을 위한 장치.
  57. 제 54 항에 있어서,
    상기 제 2 데이터 패킷은 에러 교정 코드를 포함하며,
    상기 장치는 상기 데이터 패킷을 디코딩하기 위한 수단을 더 포함하며,
    상기 사용하기 위한 수단은 상기 제 2 데이터 패킷이 성공적으로 디코딩되는지를 결정하기 위해 상기 에러 교정 코드를 이용하도록 구성되는, 무선 통신을 위한 장치.
  58. 제 57 항에 있어서,
    상기 제 2 데이터 패킷의 상기 헤더에서 상기 에러 교정 코드 없이 상기 제 2 데이터 패킷과 연관되는 에러 교정 코드를 계산하기 위한 수단 및 상기 제 2 데이터 패킷이 성공적으로 디코딩되는지를 결정하기 위해 상기 제 2 데이터 패킷에서의 상기 에러 교정 코드를 상기 계산된 에러 교정 코드와 비교하기 위한 수단을 포함하는, 무선 통신을 위한 장치.
  59. 제 58 항에 있어서,
    상기 계산하기 위한 수단은 상기 제 2 데이터 패킷의 상기 헤더에서 상기 에러 교정 코드를 교체함으로써 상기 제 2 데이터 패킷과 연관되는 소스 및 목적지 어드레스들로 상기 에러 교정 코드를 계산하도록 구성되는, 무선 통신을 위한 장치.
  60. 제 59 항에 있어서,
    상기 소스 어드레스는 BSSID를 포함하며 상기 목적지 어드레스는 MAC 어드레스를 포함하는, 무선 통신을 위한 장치.
  61. 제 58 항에 있어서,
    상기 사용하기 위한 수단은 상기 제 2 데이터 패킷이 성공적으로 디코딩되는 경우에만 상기 제 1 데이터 패킷을 디코딩하기 위해 상기 제 2 데이터 패킷의 상기 헤더에서 상기 에러 교정 코드를 이용하도록 구성되는, 무선 통신을 위한 장치.
  62. 제 54 항에 있어서,
    상기 제 1 및 제 2 데이터 패킷들을 포함하는 MAC 패킷을 수신하기 위한 수단을 더 포함하는, 무선 통신을 위한 장치.
  63. 제 54 항에 있어서,
    집합 데이터 패킷을 수신하기 위한 수단을 더 포함하며, 상기 집합 데이터는 상기 제 1 및 제 2 데이터 패킷들을 포함하는, 무선 통신을 위한 장치.
  64. 제 63 항에 있어서,
    상기 제 1 및 제 2 데이터 패킷들 각각은 추가 헤더를 포함하며, 상기 장치는 상기 집합 데이터 패킷으로부터 상기 제 1 및 제 2 데이터 패킷들을 복구하기 위해 상기 추가 헤더들을 이용하기 위한 수단을 더 포함하는, 무선 통신을 위한 장치.
  65. 제 63 항에 있어서,
    상기 제 2 데이터 패킷이 상기 에러 교정 코드를 포함한다는 것을 결정하기 위해 상기 집합 데이터 패킷과 함께 수신된 식별자를 이용하기 위한 수단을 더 포함하는, 무선 통신을 위한 장치.
  66. 제 65 항에 있어서,
    상기 집합 데이터 패킷의 상기 데이터 패킷들 각각은 MAC 헤더를 포함하며,
    상기 장치는 헤더 및 데이터를 갖는 물리 계층 패킷을 수신하기 위한 수단― 상기 물리 계층 패킷에서의 상기 데이터는 상기 집합 데이터 패킷을 포함함―, 및 상기 물리 계층 헤더의 상기 헤더로부터 상기 식별자를 복구하기 위한 수단을 더 포함하는, 무선 통신을 위한 장치.
  67. 통신을 위한 컴퓨터-프로그램 물건으로서,
    제 1 데이터 패킷에 이어 제 2 데이터 패킷을 생성하고―상기 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함함―; 그리고
    상기 제 1 데이터 패킷과 연관되는 에러 교정 코드를 생성하고 상기 제 2 데이터 패킷의 상기 헤더에 상기 에러 교정 코드를 삽입하도록
    실행가능한 명령들로 디코딩된 기계-판독가능 매체를 포함하는, 통신을 위한 컴퓨터-프로그램 물건.
  68. 통신을 위한 컴퓨터-프로그램 물건으로서,
    제 1 데이터 패킷에 이어 제 2 데이터 패킷을 수신하고―상기 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며 상기 제 2 데이터 패킷에 대한 상기 헤더는 상기 제 1 데이터 패킷과 연관되는 에러 교정 코드를 포함함―; 그리고
    상기 제 1 데이터 패킷을 디코딩하기 위해 상기 제 2 데이터 패킷의 상기 헤더의 상기 에러 교정 코드를 이용하도록
    실행가능한 명령들로 디코딩된 기계-판독가능 매체를 포함하는, 통신을 위한 컴퓨터-프로그램 물건.
  69. 액세스 포인트로서,
    네트워크에 대해 피어 노드에 대한 백홀 접속을 지원하도록 구성되는 무선 네트워크 어댑터; 및
    프로세싱 시스템
    을 포함하며, 상기 프로세싱 시스템은 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 생성하도록 구성되며, 상기 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며, 상기 프로세싱 시스템은 상기 제 1 데이터 패킷과 연관되는 에러 교정 코드를 생성하고 상기 제 2 데이터 패킷의 상기 헤더에 상기 에러 교정 코드를 삽입하도록 추가로 구성되는, 액세스 포인트.
  70. 액세스 단말로서,
    프로세싱 시스템; 및
    상기 프로세싱 시스템에 의해 지원되는 사용자 인터페이스
    를 포함하며, 상기 프로세싱 시스템은 제 1 데이터 패킷에 이어 제 2 데이터 패킷을 수신하도록 구성되며, 상기 제 1 및 제 2 데이터 패킷들 각각은 헤더 및 데이터를 포함하며, 상기 제 2 데이터 패킷에 대한 상기 헤더는 상기 제 1 데이터 패킷과 연관되는 에러 교정 코드를 포함하며, 상기 프로세싱 시스템은 상기 제 1 데이터 패킷을 디코딩하기 위해 상기 제 2 데이터 패킷의 상기 헤더에서의 상기 에러 교정 코드를 이용하도록 추가로 구성되는, 액세스 단말.
KR1020117006449A 2008-08-20 2009-08-20 집합 프레임들에서 에러 교정을 위한 헤더 공간의 효과적 활용 KR20110079619A (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US9050708P 2008-08-20 2008-08-20
US61/090,507 2008-08-20
US12/259,105 US8464138B2 (en) 2008-08-20 2008-10-27 Effective utilization of header space for error correction in aggregate frames
US12/259,105 2008-10-27

Publications (1)

Publication Number Publication Date
KR20110079619A true KR20110079619A (ko) 2011-07-07

Family

ID=41697449

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020117006449A KR20110079619A (ko) 2008-08-20 2009-08-20 집합 프레임들에서 에러 교정을 위한 헤더 공간의 효과적 활용

Country Status (7)

Country Link
US (1) US8464138B2 (ko)
EP (1) EP2327180A2 (ko)
JP (1) JP2012501103A (ko)
KR (1) KR20110079619A (ko)
CN (1) CN102124682A (ko)
TW (1) TW201025906A (ko)
WO (1) WO2010022270A2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101258058B1 (ko) * 2011-10-14 2013-04-24 한국과학기술원 수신지의 mac 어드레스가 포함된 phy 계층 헤더를 이용하는 통신 장치 및 이를 이용한 통신 방법

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9794801B1 (en) * 2005-12-05 2017-10-17 Fortinet, Inc. Multicast and unicast messages in a virtual cell communication system
IL197881A (en) * 2009-03-24 2015-10-29 Sparkmotion Inc A method of treating wireless network with corrupted signals
JP5316208B2 (ja) * 2009-05-08 2013-10-16 ソニー株式会社 通信装置及び通信方法、コンピューター・プログラム、並びに通信システム
US9344312B2 (en) 2009-08-26 2016-05-17 Lg Electronics Inc. Method and apparatus for multiple frame transmission for supporting MU-MIMO
US8554148B2 (en) * 2009-09-18 2013-10-08 Electronics And Telecommunications Research Institute Data transmission/reception apparatus and method for wireless communication system
EP2337259B1 (en) * 2009-11-18 2021-08-25 Samsung Electronics Co., Ltd. Method and apparatus for transmitting and receiving data in a communication system
JP2012009974A (ja) * 2010-06-23 2012-01-12 Nec Corp データ処理ユニット、送信装置、受信装置及び伝送システム
WO2012006513A1 (en) * 2010-07-09 2012-01-12 Media Tek Singapore Pte. Ltd. Wlan device and method thereof
US9154363B2 (en) 2011-05-13 2015-10-06 Qualcomm Incorporated Systems and methods for wireless communication of packets having a plurality of formats
US9515925B2 (en) * 2011-05-19 2016-12-06 Qualcomm Incorporated Apparatus and methods for media access control header compression
US9125181B2 (en) * 2011-08-23 2015-09-01 Qualcomm Incorporated Systems and methods for compressing headers
US20130155929A1 (en) * 2011-12-15 2013-06-20 Futurewei Technologies, Inc. System and Method for Communicating Using Short-Header Frames
CN103179613B (zh) * 2011-12-26 2015-05-13 中国科学院沈阳自动化研究所 一种面向工厂自动化tdma无线网络的包聚合方法
JP2014082757A (ja) * 2012-09-27 2014-05-08 Panasonic Corp 端末装置
CN104396167B (zh) * 2013-05-31 2017-12-01 华为技术有限公司 一种译码方法及译码装置
US10031802B2 (en) 2013-06-28 2018-07-24 Intel Corporation Embedded ECC address mapping
US9231732B2 (en) * 2013-10-07 2016-01-05 Texas Instruments Incorporated Packet header protection for utility networks
US10582423B2 (en) * 2014-07-11 2020-03-03 Sony Corporation Information processing device, communication system, and information processing method
GB201710839D0 (en) * 2017-07-05 2017-08-16 Irdeto Bv Data protection
EP3570279A1 (en) * 2018-05-17 2019-11-20 MediaTek Inc. Audio output monitoring for failure detection of warning sound playback

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0425258A (ja) 1990-05-21 1992-01-29 Nippon Telegr & Teleph Corp <Ntt> バースト情報廃棄検出方式
US6807648B1 (en) * 1999-09-13 2004-10-19 Verizon Laboratories Inc. Variable-strength error correction in ad-hoc networks
EP1087570B1 (en) * 1999-09-22 2009-06-24 Sony Corporation Data transmission with error correction code and effective transmission time
US6434191B1 (en) * 1999-09-30 2002-08-13 Telcordia Technologies, Inc. Adaptive layered coding for voice over wireless IP applications
US6609224B1 (en) 2000-02-04 2003-08-19 Telefonaktiebolaget Lm Ericsson (Publ) Replacement of transport-layer checksum in checksum-based header compression
KR100497357B1 (ko) * 2002-06-26 2005-06-23 삼성전자주식회사 인터넷 프로토콜 기반 네트워크 환경에 있어서 헤더 압축및 패킷 다중화 장치와 그 방법
JP3943467B2 (ja) 2002-09-18 2007-07-11 株式会社エヌ・ティ・ティ・ドコモ 中継装置、情報送信装置、および情報送信方法
US7953115B2 (en) * 2003-06-18 2011-05-31 Nippon Telegraph And Telephone Corporation Wireless packet communication method
CN1830171B (zh) * 2003-06-27 2010-05-05 诺基亚公司 无线通信网络中用于分组聚集的方法和设备
US7613139B1 (en) * 2003-11-07 2009-11-03 Fluke Corporation Detecting an access point in a wireless local area network failing to adhere to proper power management protocol
US7430617B2 (en) 2003-12-19 2008-09-30 Nokia Corporation Method and system for header compression
US7590118B2 (en) * 2003-12-23 2009-09-15 Agere Systems Inc. Frame aggregation format
US7489688B2 (en) 2003-12-23 2009-02-10 Agere Systems Inc. Frame aggregation
JP4086304B2 (ja) 2004-04-23 2008-05-14 株式会社東芝 通信装置、通信システム、および通信制御プログラム
US7633970B2 (en) * 2004-05-07 2009-12-15 Agere Systems Inc. MAC header compression for use with frame aggregation
JP4012172B2 (ja) * 2004-05-28 2007-11-21 株式会社東芝 無線通信装置及び無線通信方法
EP1603339A1 (en) * 2004-06-01 2005-12-07 STMicroelectronics S.r.l. Method and system for communicating video data in a packet-switched network, related network and computer program product therefor
KR100631271B1 (ko) * 2004-08-07 2006-10-02 삼성전자주식회사 패킷 응집 전송 방법
US20070033496A1 (en) * 2005-07-14 2007-02-08 Hitachi, Ltd. System and method for adjusting BER/PER to increase network stream-based transmission rates
GB2439609B (en) 2006-06-28 2010-04-14 Motorola Inc Relaying in wireless communication sytems
US7916641B2 (en) * 2006-06-29 2011-03-29 Wi-Lan, Inc. System and process for packet delineation
US8102853B2 (en) 2006-08-09 2012-01-24 Samsung Electronics Co., Ltd. System and method for wireless communication of uncompressed video having fixed size MAC header with an extension
EP2174462A1 (en) * 2007-07-05 2010-04-14 Ceragon Networks LTD. Data packet header compression
US7940777B2 (en) * 2008-02-26 2011-05-10 Cisco Technology, Inc. Loss-free packet networks

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101258058B1 (ko) * 2011-10-14 2013-04-24 한국과학기술원 수신지의 mac 어드레스가 포함된 phy 계층 헤더를 이용하는 통신 장치 및 이를 이용한 통신 방법

Also Published As

Publication number Publication date
US8464138B2 (en) 2013-06-11
CN102124682A (zh) 2011-07-13
US20100050054A1 (en) 2010-02-25
WO2010022270A3 (en) 2010-04-15
TW201025906A (en) 2010-07-01
EP2327180A2 (en) 2011-06-01
WO2010022270A2 (en) 2010-02-25
JP2012501103A (ja) 2012-01-12

Similar Documents

Publication Publication Date Title
US8464138B2 (en) Effective utilization of header space for error correction in aggregate frames
US8804611B2 (en) Method and apparatus for acknowledging successful reception of a data transmission for multi-access compatibility in a wireless communication system
US8730878B2 (en) Power and resource efficient APPDU based approach with scheduled block ACKS for WLAN
JP5922211B2 (ja) Wlanのための、肯定応答リソース割り振りおよびスケジューリング
JP5738883B2 (ja) データ送信に対して異なる周波数帯域を使用する無線リンク間のシームレスな移行のための方法および装置
JP5795322B2 (ja) データ受信に対して異なる周波数帯域を使用する無線リンク間のシームレスな移行のための方法および装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application