KR20110070096A - 횡전계방식 액정표시장치 - Google Patents

횡전계방식 액정표시장치 Download PDF

Info

Publication number
KR20110070096A
KR20110070096A KR1020090126782A KR20090126782A KR20110070096A KR 20110070096 A KR20110070096 A KR 20110070096A KR 1020090126782 A KR1020090126782 A KR 1020090126782A KR 20090126782 A KR20090126782 A KR 20090126782A KR 20110070096 A KR20110070096 A KR 20110070096A
Authority
KR
South Korea
Prior art keywords
data line
voltage
pixel
pixel electrodes
connection electrode
Prior art date
Application number
KR1020090126782A
Other languages
English (en)
Other versions
KR101630329B1 (ko
Inventor
정성연
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020090126782A priority Critical patent/KR101630329B1/ko
Publication of KR20110070096A publication Critical patent/KR20110070096A/ko
Application granted granted Critical
Publication of KR101630329B1 publication Critical patent/KR101630329B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 소비전력을 줄일 수 있는 횡전계방식 액정표시장치에 관한 것으로, 다수의 데이터 라인들; 2n-1(n은 자연수)번째 데이터 라인 및 2n번째 데이터 라인에 접속된 기수 화소; 2n번째 데이터 라인 및 2n+1번째 데이터 라인에 접속된 우수 화소; 및, 전반 1/2 수평기간동안 2k-1번째 데이터 라인으로 화소 전압을 인가하고 2k번째 데이터 라인으로 상기 화소 전압보다 작거나 같은 직류 전압을 공급하며, 후반 1/2 수평기간동안 상기 2k번째 데이터 라인에 직류 전압을 공급하고 2k+1번째 데이터 라인에 화소 전압을 인가하는 데이터 드라이버를 포함함을 특징으로 한다.
횡전계방식 액정표시장치, 계조곡선

Description

횡전계방식 액정표시장치{IN-PLANE SWITCHING LIQUID CRYSTAL DISPLAY DEVICE}
본 발명은 액정표시장치에 관한 것으로, 소비전력을 줄일 수 있는 횡전계방식 액정표시장치에 대한 것이다.
일반적으로 blue phase mode의 액정상 패널에서의 전압의 스윙폭을 최대한 활용하기 위해서 서로 다른 극성의 계조를 갖는 두 개의 계조곡선을 사용한다.
도 1은 종래의 계조곡선을 설명하기 위한 도면이다.
도 1에 도시된 바와 같이, 화소 전압의 계조는 정극성의 계조곡선에 위치한 하나의 계조의 전압(a)과 이에 대응되는 부극성의 계조곡선에 위치한 하나의 계조의 전압(b)간의 차이에 의해 결정된다. 이에 따라 종래에는 항상 a-b 만큼의 전압에 해당하는 정전(static) 소비전력이 발생되는 문제점이 있었다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 부극성 계조곡선의 화소 전압들을 직류 전압으로 대체하고, 이 직류 전압과 정극성 계조곡선 에 위치한 화소 전압간의 차이를 이용하여 계조를 표현함으로써 소비전력을 줄일 수 있는 횡전계방식 액정표시장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 횡전계방식 액정표시장치는, 다수의 데이터 라인들; 2n-1(n은 자연수)번째 데이터 라인 및 2n번째 데이터 라인에 접속된 기수 화소; 2n번째 데이터 라인 및 2n+1번째 데이터 라인에 접속된 우수 화소; 및, 전반 1/2 수평기간동안 2k-1번째 데이터 라인으로 화소 전압을 인가하고 2k번째 데이터 라인으로 상기 화소 전압보다 작거나 같은 직류 전압을 공급하며, 후반 1/2 수평기간동안 상기 2k번째 데이터 라인에 직류 전압을 공급하고 2k+1번째 데이터 라인에 화소 전압을 인가하는 데이터 드라이버를 포함함을 특징으로 한다.
상기 직류 전압은 0인 것을 특징으로 한다.
상기 데이터 드라이버는 외부로부터 공급된 디지털 화상 데이터를 이의 디지털 값에 대응되는 아날로그 화소 전압으로 변환하며; 상기 화소 전압의 각 계조를 생성하는데 필요한 다수의 감마기준전압들을 제공하는 감마기준전압생성부를 더 포함함을 특징으로 한다.
상기 기수 화소는, 상기 2k-1번째 데이터 라인과 2k번째 데이터 라인 사이에 위치한 다수의 제 1 화소 전극들; 상기 제 1 화소 전극들의 각 일측 끝단을 서로 연결하는 제 1 연결 전극; 상기 제 1 화소 전극들과 교번하여 위치하도록 상기 2k-1번째 데이터 라인과 2k번째 데이터 라인 사이에 위치하며, 상기 제 1 화소 전극들 과 다른 층에 형성된 다수의 제 2 화소 전극들; 상기 제 2 화소 전극들의 각 일측 끝단을 서로 연결하는 제 2 연결 전극; 상기 제 1 화소 전극들 중 어느 하나로부터 연장되어 상기 제 2 연결 전극의 일부와 중첩하는 제 1 연장 전극; 2i-1번째 게이트 라인으로부터의 스캔펄스에 의해 제어되며, 상기 2k-1번째 데이터 라인과 상기 제 1 연결 전극간에 접속된 제 1 스위칭소자; 및, 상기 2i-1번째 게이트 라인으로부터의 스캔펄스에 의해 제어되며, 상기 2k번째 데이터 라인과 상기 제 2 연결 전극간에 접속된 제 2 스위칭소자를 포함함을 특징으로 한다.
상기 우수 화소는, 상기 2k번째 데이터 라인과 2k+1번째 데이터 라인 사이에 위치한 다수의 제 3 화소 전극들; 상기 제 3 화소 전극들의 각 일측 끝단을 서로 연결하는 제 3 연결 전극; 상기 제 3 화소 전극들과 교번하여 위치하도록 상기 2k번째 데이터 라인과 2k+1번째 데이터 라인 사이에 위치하며, 상기 제 3 화소 전극들과 다른 층에 형성된 다수의 제 4 화소 전극들; 상기 제 4 화소 전극들의 각 일측 끝단을 서로 연결하는 제 4 연결 전극; 상기 제 3 화소 전극들 중 어느 하나로부터 연장되어 상기 제 4 연결 전극의 일부와 중첩하는 제 2 연장 전극; 2i번째 게이트 라인으로부터의 스캔펄스에 의해 제어되며, 상기 2n번째 데이터 라인과 상기 제 3 연결 전극간에 접속된 제 3 스위칭소자; 및, 상기 2i번째 게이트 라인으로부터의 스캔펄스에 의해 제어되며, 상기 2n+1번째 데이터 라인과 상기 제 4 연결 전극간에 접속된 제 4 스위칭소자를 포함함을 특징으로 한다.
상기 데이터 드라이버는, j-1번째 프레임 기간의 전반 1/2 수평기간동안 2k-1번째 데이터 라인으로 화소 전압을 인가하고 2k번째 데이터 라인으로 상기 직류 전압을 공급하며; 그리고, j번째 프레임 기간의 전반 1/2 수평기간동안 2k-1번째 데이터 라인으로 직류 전압을 인가하고 화소 전압을 인가하고 2k번째 데이터 라인으로 화소 전압을 공급함을 특징으로 한다.
j-1번째 프레임 기간의 후반 1/2 수평기간동안 2k번째 데이터 라인으로 화소 전압을 인가하고 2k+1번째 데이터 라인으로 상기 직류 전압을 공급하며; 그리고, j번째 프레임 기간의 후반 1/2 수평기간동안 2k번째 데이터 라인으로 직류 전압을 인가하고 화소 전압을 인가하고 2k+1번째 데이터 라인으로 화소 전압을 공급함을 특징으로 한다.
본 발명에 따른 횡전계방식 액정표시장치는 부극성 계조곡선의 화소 전압들을 직류 전압으로 대체하고, 이 직류 전압과 정극성 계조곡선에 위치한 화소 전압간의 차이를 이용하여 계조를 표현함으로써 소비전력을 줄일 수 있다.
도 2는 본 발명의 실시예에 따른 횡전계방식 액정표시장치를 나타낸 도면이다.
본 발명의 실시예에 따른 횡전계방식 액정표시장치는, 도 2에 도시된 바와 같이, 일방향으로 배열된 다수의 데이터 라인들(DL1 내지 DLm)과, 이 데이터 라인들(DL1 내지 DLm)에 교차하도록 배열된 다수의 게이트 라인들(GL1 내지 GLn)과, 이들 게이트 라인들(GL1 내지 GLn) 및 데이터 라인들(DL1 내지 DLm)에 의해 둘러싸인 화소영역에 형성된 화소(PX_Odd, PX_Even)를 포함한다.
게이트 라인들(GL1 내지 GLn)은 순차적으로 구동되는 바, 이를 위해 게이트 드라이버는 이 게이트 라인들(GL1 내지 GLn)에 순차적으로 스캔펄스를 공급한다.
2i-1번째 게이트 라인과 2i번째 게이트 라인 사이의 한 수평라인에 위치한 화소들은 기수 화소(PX_Odd)와 우수 화소(PX_Even)로 구분된다. 여기서, i는 자연수이다.
기수 화소(PX_Odd)는 2k-1번째 데이터 라인 및 2k번째 데이터 라인에 접속된다. 이 기수 화소(PX_Odd)들은 2i-1번째 게이트 라인에 공통으로 접속된다. 여기서, k는 자연수이다.
우수 화소(PX_Even)는 2k번째 데이터 라인 및 2k+1번째 데이터 라인에 접속된다. 이 우수 화소(PX_Even)들은 2i번째 게이트 라인에 공통으로 접속된다.
한 수평라인의 각 화소는 데이터 드라이버로부터의 화소 전압들 및 직류 전압을 공급받는다. 구체적으로, 한 수평라인의 화소들 중 기수 화소(PX_Odd)들 각각은 기수 화소(PX_Odd) 전압 및 직류 전압을 공급받으며, 우수 화소(PX_Even)들 각각은 우수 화소(PX_Even) 전압 및 직류 전압을 공급받는다. 각 화소는 자신에게 공급된 화소 전압과 직류 전압간의 차에 의해 발생되는 전계의 크기에 따라 화상의 계조를 표현한다.
도 3은 도 2의 하나의 기수 화소(PX_Odd) 및 우수 화소(PX_Even)의 상세 구성도이다.
기수 화소(PX_Odd)는, 도 3에 도시된 바와 같이, 2k-1번째 데이터 라인(DL2k-1)과 2k번째 데이터 라인(DL2k) 사이에 위치한 다수의 제 1 화소 전 극(PE1)들과; 제 1 화소 전극(PE1)들의 각 일측 끝단을 서로 연결하는 제 1 연결 전극(CN1)과; 제 1 화소 전극(PE1)들과 교번하여 위치하도록 상기 2k-1번째 데이터 라인(DL2k-1)과 2k번째 데이터 라인(DL2k) 사이에 위치하며, 상기 제 1 화소 전극(PE1)들과 다른 층에 형성된 다수의 제 2 화소 전극(PE2)들과; 제 2 화소 전극(PE2)들의 각 일측 끝단을 서로 연결하는 제 2 연결 전극(CN2)과; 제 1 화소 전극(PE1)들 중 어느 하나로부터 연장되어 상기 제 2 연결 전극(CN2)의 일부와 중첩하는 제 1 연장 전극(EX1)과; 2i-1번째 게이트 라인(GL2i-1)으로부터의 스캔펄스에 의해 제어되며, 상기 2k-1번째 데이터 라인(DL2k-1)과 상기 제 1 연결 전극(CN1)간에 접속된 제 1 스위칭소자(Tr1)와; 그리고, 2i-1번째 게이트 라인(GL2i-1)으로부터의 스캔펄스에 의해 제어되며, 상기 2k번째 데이터 라인(DL2k)과 상기 제 2 연결 전극(CN2)간에 접속된 제 2 스위칭소자(Tr2)를 포함한다.
우수 화소(PX_Even)는, 2k번째 데이터 라인(DL2k)과 2k+1번째 데이터 라인 사이(DL2k+1)에 위치한 다수의 제 3 화소 전극(PE3)들과; 제 3 화소 전극(PE3)들의 각 일측 끝단을 서로 연결하는 제 3 연결 전극과; 제 3 화소 전극(PE3)들과 교번하여 위치하도록 상기 2k번째 데이터 라인(DL2k)과 2k+1번째 데이터 라인(DL2k+1) 사이에 위치하며, 제 3 화소 전극(PE3)들과 다른 층에 형성된 다수의 제 4 화소 전극(PE4)들과; 제 4 화소 전극(PE4)들의 각 일측 끝단을 서로 연결하는 제 4 연결 전극(CN4)과; 제 3 화소 전극(PE3)들 중 어느 하나로부터 연장되어 상기 제 4 연결 전극(CN4)의 일부와 중첩하는 제 2 연장 전극(EX2)과; 2i번째 게이트 라인(GL2i)으로부터의 스캔펄스에 의해 제어되며, 상기 2k번째 데이터 라인(DL2k)과 상기 제 3 연결 전극(CN3)간에 접속된 제 3 스위칭소자(Tr3)와; 그리고, 2i번째 게이트 라인(GL2i)으로부터의 스캔펄스에 의해 제어되며, 상기 2k+1번째 데이터 라인(DL2k+1)과 상기 제 4 연결 전극(CN4)간에 접속된 제 4 스위칭소자(Tr4)를 포함한다.
서로 인접한 제 1 화소 전극(PE1)과 제 2 화소 전극(PE2) 사이에 액정용량 커패시터(Clc)가 형성되며, 서로 인접한 제 3 화소 전극(PE3)과 제 4 화소 전극(PE4) 사이에 액정용량 커패시터(Clc)가 형성된다. 그리고, 제 1 연장 전극(EX1)과 제 2 연결 전극(CN2)이 중첩하는 부분에 보조용량 커패시터(Cst)가 형성되며, 제 2 연장 전극(EX2)과 제 4 연결 전극(CN4)이 중첩하는 부분에 보조용량 커패시터(Cst)가 형성된다.
도 4는 본 발명의 데이터 드라이버에 제공되는 계조곡선을 나타낸 도면이다.
도 4에 도시된 바와 같이, 계조곡선(GC)의 X축은 계조의 크기를 나타내며, Y축은 이 계조의 크기에 따른 화소 전압의 크기를 나타낸다. 이 계조는 디지털 화상 데이터의 계조를 의미한다. 이 계조곡선(GC)의 X축에는 0 내지 255계조의 값이 나타나 있다. 0계조는 최저 계조를 의미하고, 255계조는 최고 계조를 의미한다.
한편, 계조곡선(GC)의 하측에 위치한 직선은 직류 전압(DC)을 의미한다. 이 직류 전압(DC)은 계조곡선(GC)의 최저 계조에 대응되는 최소 화소 전압보다 작다. 이 직류 전압(DC)은 0[V] 또는 이 0[V]에 근접한 전압이 될 수 있다. 또한, 계조곡선(GC)에서 가장 작은 계조를 갖는 최소 화소 전압의 크기는 상기 직류 전압(DC)과 동일한 값을 가질 수 있다. 예를 들어 최소 화소 전압과 직류 전압(DC)은 모두 0[V]를 가질 수 있다.
데이터 드라이버는 감마기준전압생성부로부터 다수의 감마기준전압들을 제공받고, 이들을 내부의 저항 스트링을 이용하여 분압함으로써 상술된 다수의 계조를 갖는 화소 전압들을 생성한다. 이 저항 스트링은 상술된 계조곡선(GC)에 따른 각 계조의 화소 전압들이 생성될 수 있도록 설정된 값을 갖는 다수의 저항들로 구성된다. 그리고, 감마기준전압생성부는 내부의 저항 스트링을 이용하여 구동전압(VDD)을 분압하여 다수의 감마기준전압들을 생성한다.
본 발명에서의 각 화소는 상기 계조곡선(GC)에 위치한 어느 하나의 화소 전압과 상기 직류 전압(DC)간의 차전압에 의해 발생되는 수평 전계를 이용하여 액정의 배열을 변화시킴으로써 화상을 표시한다. 다시 말하여, 각 화소로부터 표시되는 화상의 계조는 상기 화소 전압과 직류 전압(DC)간의 차전압의 크기에 따라 결정된다.
이와 같이 구성된 횡전계방식 액정표시장치의 동작을 상세히 설명하면 다음과 같다.
데이터 드라이버는 타이밍 콘트롤러로부터 공급되는 한 수평라인의 1/2개의 화소들의 수에 대응되는 디지털 화상 데이터들을 아날로그 화소 전압들로 변환하여 1/2개의 데이터 라인들(DL1 내지 DLm)에 공급하고, 나머지 1/2개의 데이터 라인들(DL1 내지 DLm)에는 직류 전압(DC)을 공급한다. 즉, 이 데이터 드라이버는 전반 1/2 수평기간동안 2k-1번째 데이터 라인으로 화소 전압(기수 화소 전압)을 인가함과 아울러 2k번째 데이터 라인으로 직류 전압(DC)을 인가한다. 이 전반 1/2 수평기 간에는 기수 화소(PX_Odd)들에 접속된 2i-1번째 게이트 라인이 구동되므로, 이 전반 1/2 수평기간동안에는 각 기수 화소(PX_Odd)에 화소 전압 및 직류 전압(DC)이 함께 공급된다. 이에 따라 이 전반 1/2 수평기간동안에는 한 수평라인의 모든 화소들 중 기수 화소(PX_Odd)들만이 화상을 표시한다.
예를 들어, 도 1의 상단에 도시된 바와 같이, 전반 1/2 수평기간동안 데이터 드라이버는 적색 기수 화소 전압(Ro), 직류 전압(DC), 청색 기수 화소 전압(Bo), 직류 전압(DC), ... 청색 기수 화소 전압(Bo), 녹색 기수 화소 전압(Go), 직류 전압(DC)을 제 1 내지 제 m 데이터 라인들(DL1 내지 DLm)로 공급한다.
이 데이터 드라이버는 후반 1/2 수평기간동안 2k번째 데이터 라인으로 직류 전압(DC)을 인가함과 아울러 2k+1번째 데이터 라인으로 화소 전압(우수 화소 전압)을 인가한다. 이 후반 1/2 수평기간에는 우수 화소(PX_Even)들에 접속된 2i번째 게이트 라인이 구동되므로, 이 후반 1/2 수평기간동안에는 각 우수 화소(PX_Even)에 화소 전압 및 직류 전압(DC)이 함께 공급된다. 이에 따라 이 후반 1/2 수평기간동안에는 한 수평라인의 모든 화소들 중 우수 화소(PX_Even)들만이 화상을 표시한다.
예를 들어, 도 1의 상단에 도시된 바와 같이, 후반 1/2 수평기간동안 데이터 드라이버는 직류 전압(DC), 녹색 우수 화소 전압(Ge), 직류 전압(DC), ..., 적색 우수 화소 전압(Re), 직류 전압(DC), 청색 우수 화소 전압(Be) 및 직류 전압(DC)을 제 1 내지 제 m 데이터 라인들(DL1 내지 DLm)로 공급한다.
이와 같이 1 수평기간이 경과되면 한 수평라인에 위치한 기수 화소(PX_Odd)들과 우수 화소(PX_Even)들이 모두 화상을 표시한다. 이때, 기수 화소와 우수 화소 는 서로 다른 방향의 수평전계에 의해서 구동되므로 서로 다른 극성을 나타낸다. 예를 들어, 도 2의 제 1 게이트 라인(GL1)과 제 2 게이트 라인(GL2) 사이에 위치한 화소들 중 가장 좌측에 위치한 기수 화소(PX_Odd)는 제 1 데이터 라인(DL1)에서 제 2 데이터 라인 방향(DL2)으로 향하는 수평전계(우측 방향 수평전계)에 의해서 구동되는 반면, 이 화소(PX_Odd)의 우측에 바로 인접한 우수 화소(PX_Even)는 제 3 데이터 라인(DL3)에서 제 2 데이터 라인(DL2) 방향으로 향하는 수평전계(좌측 방향 수평전계)에 의해서 구동되므로, 서로 인접한 화소는 서로 다른 극성을 나타낸다.
또한, 하나의 데이터 라인에는, 도 2에 도시된 바와 같은 2개의 화소 전압과 2개의 직류 전압(DC)이 번갈아 가며 공급되므로, 기수번째 수평라인에 위치한 화소들의 극성패턴과 우수번째 수평라인에 위치한 화소들의 극성패턴은 서로 다르다. 예를 들어, 상술된 제 1 게이트 라인(GL1)과 제 2 게이트 라인(GL2) 사이에 위치한 화소들, 즉 기수번째 수평라인에 위치한 화소들은 가장 좌측 화소부터 가장 우측에 위치한 화소까지 차례로 정극성, 부극성, ..., 정극성, 부극성을 나타내는 반면, 제 3 게이트 라인(GL3)과 제 4 게이트 라인(GL4) 사이에 위치한 화소들, 즉 우수번째 수평라인에 위치한 화소들은 가장 좌측 화소부터 가장 우측에 위치한 화소까지 차례로 부극성, 정극성, ..., 부극성, 정극성을 나타낸다. 결국, 표시패널내의 모든 화소들은 한 프레임 기간동안 1도트 반전 방식으로 구동된다.
한편, 각 화소에 공급되는 화소 전압의 극성이 프레임 기간 단위로 변경되도록 프레임 기간 별로 각 화소의 공급되는 화소 전압과 직류 전압(DC)의 위치를 변경할 수 도 있다. 예를 들어 첫 번째 프레임 기간에는 하나의 화소가 제 1 화소 전 극(PE1)들을 통해 화소 전압을 공급받고 제 2 화소 전극(PE2)들을 통해 직류 전압(DC)을 공급받도록 하는 반면, 다음 두 번째 프레임 기간에는 상기 화소가 제 1 화소 전극(PE1)들을 통해 직류 전압(DC)을 공급받고 제 2 화소 전극(PE2)들을 통해 화소 전압을 공급받도록 할 수 있다. 그러면, 이 화소내에서 제 1 화소 전극(PE1)과 제 2 화소 전극(PE2)간에 발생되는 수평전계의 방향이 프레임 기간마다 변경되므로 이 화소내에 위치한 액정의 열화를 방지할 수 있다.
이를 위해 데이터 드라이버는 j-1번째 프레임 기간의 전반 1/2 수평기간동안 2k-1번째 데이터 라인으로 화소 전압(기수 화소 전압)을 인가함과 아울러 2k번째 데이터 라인으로 직류 전압(DC)을 인가한다. 반면, 이 데이터 드라이버는 j번째 프레임 기간의 전반 1/2 수평기간동안 2k-1번째 데이터 라인으로 직류 전압(DC)을 인가함과 아울러 2k번째 데이터 라인으로 화소 전압(기수 화소 전압)을 인가한다.
또 다른 예로서, 데이터 드라이버는 j-1번째 프레임 기간의 후반 1/2 수평기간동안 2k번째 데이터 라인으로 화소 전압(우수 화소 전압)을 인가함과 아울러 2k+1번째 데이터 라인으로 직류 전압(DC)을 인가한다. 반면, 이 데이터 드라이버는 j번째 프레임 기간의 후반 1/2 수평기간동안 2k번째 데이터 라인으로 직류 전압(DC)을 인가함과 아울러 2k+1번째 데이터 라인으로 화소 전압(우수 화소 전압)을 인가한다.
도 5는 본 발명에 따른 감마기준전압생성부의 구성을 나타낸 도면이다.
기존의 감마기준전압생성부는 내부의 저항 스트링을 이용하여 8개의 감마기준전압들(GMA1, GMA2, GMA7, GMA8, GMA9, GMA11, GMA15, GMA16)을 생성하였는 바, 본 발명에서는 이들 8개의 감마기준전압들 중 상위 4개의 감마기준전압들(GMA1, GMA2, GMA7, GMA8)을 데이터 드라이버에 공급한다. 그리고, 나머지 하위 4개의 감마기준전압들은 하나의 직류 전압(DC)으로 변경하여 데이터 드라이버에 공급한다. 이를 위해 본 발명에서는 기존의 하위 4개의 감마기준전압들을 생성하기 위한 저항들을 제거하고, 이 대신에 상당히 작은 저항값을 갖는 저항(Ru)을 상기 감마 스트링에 설치한다. 이 저항(Ru)에 의해 출력되는 감마전압은 데이터 드라이버에 공급되어 직류 전압(DC)으로서 출력된다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
도 1은 종래의 계조곡선을 설명하기 위한 도면
도 2는 본 발명의 실시예에 따른 횡전계방식 액정표시장치를 나타낸 도면
도 3은 도 2의 하나의 기수 화소 및 우수 화소의 상세 구성도
도 4는 본 발명의 데이터 드라이버에 제공되는 계조곡선을 나타낸 도면
도 5는 본 발명에 따른 감마기준전압생성부의 구성을 나타낸 도면

Claims (7)

  1. 다수의 데이터 라인들;
    2n-1(n은 자연수)번째 데이터 라인 및 2n번째 데이터 라인에 접속된 기수 화소;
    2n번째 데이터 라인 및 2n+1번째 데이터 라인에 접속된 우수 화소; 및,
    전반 1/2 수평기간동안 2k-1번째 데이터 라인으로 화소 전압을 인가하고 2k번째 데이터 라인으로 상기 화소 전압보다 작거나 같은 직류 전압을 공급하며, 후반 1/2 수평기간동안 상기 2k번째 데이터 라인에 직류 전압을 공급하고 2k+1번째 데이터 라인에 화소 전압을 인가하는 데이터 드라이버를 포함함을 특징으로 하는 횡전계방식 액정표시장치.
  2. 제 1 항에 있어서,
    상기 직류 전압은 0인 것을 특징으로 하는 횡전계방식 액정표시장치.
  3. 제 1 항에 있어서,
    상기 데이터 드라이버는 외부로부터 공급된 디지털 화상 데이터를 이의 디지털 값에 대응되는 아날로그 화소 전압으로 변환하며;
    상기 화소 전압의 각 계조를 생성하는데 필요한 다수의 감마기준전압들을 제공하는 감마기준전압생성부를 더 포함함을 특징으로 하는 횡전계방식 액정표시장 치.
  4. 제 1 항에 있어서,
    상기 기수 화소는,
    상기 2k-1번째 데이터 라인과 2k번째 데이터 라인 사이에 위치한 다수의 제 1 화소 전극들;
    상기 제 1 화소 전극들의 각 일측 끝단을 서로 연결하는 제 1 연결 전극;
    상기 제 1 화소 전극들과 교번하여 위치하도록 상기 2k-1번째 데이터 라인과 2k번째 데이터 라인 사이에 위치하며, 상기 제 1 화소 전극들과 다른 층에 형성된 다수의 제 2 화소 전극들;
    상기 제 2 화소 전극들의 각 일측 끝단을 서로 연결하는 제 2 연결 전극;
    상기 제 1 화소 전극들 중 어느 하나로부터 연장되어 상기 제 2 연결 전극의 일부와 중첩하는 제 1 연장 전극;
    2i-1번째 게이트 라인으로부터의 스캔펄스에 의해 제어되며, 상기 2k-1번째 데이터 라인과 상기 제 1 연결 전극간에 접속된 제 1 스위칭소자; 및,
    상기 2i-1번째 게이트 라인으로부터의 스캔펄스에 의해 제어되며, 상기 2k번째 데이터 라인과 상기 제 2 연결 전극간에 접속된 제 2 스위칭소자를 포함함을 특징으로 하는 횡전계방식 액정표시장치.
  5. 제 4 항에 있어서,
    상기 우수 화소는,
    상기 2k번째 데이터 라인과 2k+1번째 데이터 라인 사이에 위치한 다수의 제 3 화소 전극들;
    상기 제 3 화소 전극들의 각 일측 끝단을 서로 연결하는 제 3 연결 전극;
    상기 제 3 화소 전극들과 교번하여 위치하도록 상기 2k번째 데이터 라인과 2k+1번째 데이터 라인 사이에 위치하며, 상기 제 3 화소 전극들과 다른 층에 형성된 다수의 제 4 화소 전극들;
    상기 제 4 화소 전극들의 각 일측 끝단을 서로 연결하는 제 4 연결 전극;
    상기 제 3 화소 전극들 중 어느 하나로부터 연장되어 상기 제 4 연결 전극의 일부와 중첩하는 제 2 연장 전극;
    2i번째 게이트 라인으로부터의 스캔펄스에 의해 제어되며, 상기 2n번째 데이터 라인과 상기 제 3 연결 전극간에 접속된 제 3 스위칭소자; 및,
    상기 2i번째 게이트 라인으로부터의 스캔펄스에 의해 제어되며, 상기 2n+1번째 데이터 라인과 상기 제 4 연결 전극간에 접속된 제 4 스위칭소자를 포함함을 특징으로 하는 횡전계방식 액정표시장치.
  6. 제 1 항에 있어서,
    상기 데이터 드라이버는,
    j-1번째 프레임 기간의 전반 1/2 수평기간동안 2k-1번째 데이터 라인으로 화소 전압을 인가하고 2k번째 데이터 라인으로 상기 직류 전압을 공급하며; 그리고,
    j 번째 프레임 기간의 전반 1/2 수평기간동안 2k-1번째 데이터 라인으로 직류 전압을 인가하고 화소 전압을 인가하고 2k번째 데이터 라인으로 화소 전압을 공급함을 특징으로 하는 횡전계방식 액정표시장치.
  7. 제 6 항에 있어서,
    j-1번째 프레임 기간의 후반 1/2 수평기간동안 2k번째 데이터 라인으로 화소 전압을 인가하고 2k+1번째 데이터 라인으로 상기 직류 전압을 공급하며; 그리고,
    j 번째 프레임 기간의 후반 1/2 수평기간동안 2k번째 데이터 라인으로 직류 전압을 인가하고 화소 전압을 인가하고 2k+1번째 데이터 라인으로 화소 전압을 공급함을 특징으로 하는 횡전계방식 액정표시장치.
KR1020090126782A 2009-12-18 2009-12-18 횡전계방식 액정표시장치 KR101630329B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090126782A KR101630329B1 (ko) 2009-12-18 2009-12-18 횡전계방식 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090126782A KR101630329B1 (ko) 2009-12-18 2009-12-18 횡전계방식 액정표시장치

Publications (2)

Publication Number Publication Date
KR20110070096A true KR20110070096A (ko) 2011-06-24
KR101630329B1 KR101630329B1 (ko) 2016-06-15

Family

ID=44401663

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090126782A KR101630329B1 (ko) 2009-12-18 2009-12-18 횡전계방식 액정표시장치

Country Status (1)

Country Link
KR (1) KR101630329B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130026073A (ko) * 2011-09-05 2013-03-13 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060063306A (ko) * 2004-12-07 2006-06-12 엘지.필립스 엘시디 주식회사 횡전계방식 액정표시장치 및 이의 구동방법
KR20060126052A (ko) * 2005-06-03 2006-12-07 엘지.필립스 엘시디 주식회사 액정표시장치의 구동회로 및 이의 구동방법
KR20070099171A (ko) * 2006-04-03 2007-10-09 엘지.필립스 엘시디 주식회사 횡전계방식 액정표시소자의 구동방법
KR20080049342A (ko) * 2006-11-30 2008-06-04 엘지디스플레이 주식회사 액정표시장치 및 그의 구동 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060063306A (ko) * 2004-12-07 2006-06-12 엘지.필립스 엘시디 주식회사 횡전계방식 액정표시장치 및 이의 구동방법
KR20060126052A (ko) * 2005-06-03 2006-12-07 엘지.필립스 엘시디 주식회사 액정표시장치의 구동회로 및 이의 구동방법
KR20070099171A (ko) * 2006-04-03 2007-10-09 엘지.필립스 엘시디 주식회사 횡전계방식 액정표시소자의 구동방법
KR20080049342A (ko) * 2006-11-30 2008-06-04 엘지디스플레이 주식회사 액정표시장치 및 그의 구동 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130026073A (ko) * 2011-09-05 2013-03-13 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법

Also Published As

Publication number Publication date
KR101630329B1 (ko) 2016-06-15

Similar Documents

Publication Publication Date Title
US9548031B2 (en) Display device capable of driving at low speed
KR101341906B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
JP5951251B2 (ja) 表示装置
CN101995694B (zh) 液晶显示器及其控制点反转的方法
US8581823B2 (en) Liquid crystal display device and driving method thereof
JP5296829B2 (ja) 液晶表示パネル及びこれを有する表示装置
US9747859B2 (en) Liquid crystal display using a gate sharing structure
US9530368B2 (en) Display device
US8319717B2 (en) Liquid crystal display and driving method thereof
KR101904013B1 (ko) 액정표시장치
JP2007094404A (ja) 液晶表示装置及びその駆動方法
JP5341191B2 (ja) 表示装置および表示装置の駆動方法
KR20080002624A (ko) 액정 표시장치의 구동장치와 그의 구동방법
KR20080101531A (ko) 액정표시장치 및 그 구동방법
KR102562943B1 (ko) 표시 장치
KR20150073491A (ko) 액정 표시 장치 및 그의 구동 방법
KR100851208B1 (ko) 액정표시장치 및 그 구동방법
KR101394713B1 (ko) 액정표시장치 및 액정표시장치의 구동방법
KR101985245B1 (ko) 액정표시장치
KR101630329B1 (ko) 횡전계방식 액정표시장치
KR20090053387A (ko) 액정 표시 장치 및 그 구동 방법
KR102358535B1 (ko) 액정표시장치
KR101493225B1 (ko) 액정 표시장치 및 그 구동 방법
KR101084941B1 (ko) 액정표시장치 및 그 구동방법
KR20080002384A (ko) 액정표시장치 및 데이터 구동회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190515

Year of fee payment: 4