KR20100121233A - 자구벽 이동을 이용한 정보 저장장치 및 그 동작방법 - Google Patents

자구벽 이동을 이용한 정보 저장장치 및 그 동작방법 Download PDF

Info

Publication number
KR20100121233A
KR20100121233A KR1020090040292A KR20090040292A KR20100121233A KR 20100121233 A KR20100121233 A KR 20100121233A KR 1020090040292 A KR1020090040292 A KR 1020090040292A KR 20090040292 A KR20090040292 A KR 20090040292A KR 20100121233 A KR20100121233 A KR 20100121233A
Authority
KR
South Korea
Prior art keywords
magnetic
address
data
stored
tracks
Prior art date
Application number
KR1020090040292A
Other languages
English (en)
Inventor
김호정
박철우
강상범
최현호
김영필
이성철
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020090040292A priority Critical patent/KR20100121233A/ko
Priority to US12/775,160 priority patent/US8374052B2/en
Publication of KR20100121233A publication Critical patent/KR20100121233A/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/14Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1659Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1673Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1675Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/02Digital stores in which the information is moved stepwise, e.g. shift registers using magnetic elements
    • G11C19/08Digital stores in which the information is moved stepwise, e.g. shift registers using magnetic elements using thin films in plane structure
    • G11C19/0808Digital stores in which the information is moved stepwise, e.g. shift registers using magnetic elements using thin films in plane structure using magnetic domain propagation
    • G11C19/0841Digital stores in which the information is moved stepwise, e.g. shift registers using magnetic elements using thin films in plane structure using magnetic domain propagation using electric current
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/14Word line organisation; Word line lay-out

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Hall/Mr Elements (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

기록/독출 동작 방식을 개선한 자구벽 이동을 이용한 정보 저장장치가 개시된다. 상기 정보 저장장치의 일예에 따르면, 데이터를 저장하는 적어도 하나의 제1 자성트랙과 상기 제1 자성트랙의 데이터의 어드레스를 저장하는 적어도 하나의 제2 자성트랙을 구비하고, 각각의 자성트랙은 데이터 또는 어드레스의 정보를 저장하기 위한 다수의 자구를 포함하는 메모리부 및 상기 제1 및 제2 자성트랙 각각에 배치되어 상기 자구에 정보를 기록하거나 상기 자구에 저장된 정보를 독출하는 기록/독출 수단을 구비하며, 상기 제2 자성트랙에 저장된 어드레스를 이용하여 상기 제1 자성트랙에 저장된 데이터를 선택하는 것을 특징으로 한다.

Description

자구벽 이동을 이용한 정보 저장장치 및 그 동작방법{Information storage device using magnetic domain wall movement and method of operating the same}
본 발명은 정보 저장장치 및 그 동작방법에 관한 것으로서, 보다 자세하게는 자구벽 이동을 이용한 정보 저장장치 및 그 동작방법에 관한 것이다.
일반적으로, 정보 저장장치중, 전원이 차단되더라도 기록된 정보가 지워지지 않는 비휘발성 정보 저장장치는 HDD(hard disk drive)와 비휘발성 RAM(random access memory) 등이 있다.
HDD는 회전하는 부분을 갖는 저장장치로 마모되는 경향이 있고, 동작시 페일(fail)이 발생할 가능성이 크기 때문에 신뢰성이 떨어진다. 비휘발성 RAM으로는 현재 널리 사용되고 있는 플래시 메모리가 대표적이지만, 플래시 메모리는 읽기/쓰기 동작 속도가 느리고 수명이 짧으며 HDD에 비하여 데이터 저장 용량이 매우 적고 생산 비용이 높다는 문제가 있다.
이에, 최근에는 종래의 비휘발성 정보 저장장치의 문제점을 극복하기 위한 방법으로서, 자성 물질의 자구벽(magnetic domain wall) 이동 원리를 이용하는 새로운 정보 저장장치(이하, 자성트랙 메모리)에 관한 연구 및 개발이 이루어지고 있 다. 강자성체를 구성하는 자기적인 미소영역을 자기 구역(magnetic domain : 이하, 자구라 함)이라 하며, 서로 다른 자화 방향을 갖는 자구들의 경계 부분을 자구벽이라 한다. 이러한 자구 및 자구벽은 자성층에 인가되는 전류에 의해 이동될 수 있다.
자구벽 이동 원리를 이용하는 정보 저장장치는, 자성 트랙의 도메인(domain)을 이동시켜 원하는 위치를 찾아 데이터를 기록하거나 독출한다. 일예로서, 상기 자성 트랙으로서 U자형 자성트랙을 이용하는 정보 저장장치의 경우 U자형 자성트랙 내에 연속적으로 배열된 다수의 자구가 있고, 그들 사이에 자구벽이 존재한다. 상기 자구 및 자구벽을 이동시키면서 기록수단 또는 독출수단을 이용해서 기록 또는 독출 동작을 수행한다.
그러나, 상기와 같은 U자형 자성트랙을 이용하는 정보 저장장치는 자성트랙의 1/2 정도만 정보를 저장하는 유효 저장영역으로 사용하기 때문에 대용량의 정보 저장장치를 구현하기 어렵다. 또한 이와 동시에, 외부의 위치정보를 수신하고 이를 디코딩하여 자성트랙의 도메인을 이동시키는 어드레싱 방식은 이에 따른 소요시간이 오래 걸리는 문제점이 있다.
상기와 같은 목적을 달성하기 위하여, 본 발명의 일실시예에 따른 정보 저장장치는, 데이터를 저장하는 적어도 하나의 제1 자성트랙과 상기 제1 자성트랙의 데이터의 어드레스를 저장하는 적어도 하나의 제2 자성트랙을 구비하고, 각각의 자성 트랙은 데이터 또는 어드레스의 정보를 저장하기 위한 다수의 자구를 포함하는 메모리부 및 상기 제1 및 제2 자성트랙 각각에 배치되어 상기 자구에 정보를 기록하거나 상기 자구에 저장된 정보를 독출하는 기록/독출 수단을 구비하며, 상기 제2 자성트랙에 저장된 어드레스를 이용하여 상기 제1 자성트랙에 저장된 데이터를 선택하는 것을 특징으로 한다.
바람직하게는, 상기 제1 및 제2 자성트랙들은 열(column) 방향으로 나란하게 배치되며, 상기 자성트랙들 각각은 행(row) 방향으로 상기 다수의 자구를 구비하고, 기록 또는 독출 단위로서의 섹터(sector)는, 적어도 두 개의 자성트랙에 구비되는 자구들에 저장된 정보를 포함하는 것을 특징으로 한다.
또한 바람직하게는, 상기 섹터(sector)는, 동일한 열(column)에 배치되는 상기 제1 및 제2 자성트랙의 자구들에 저장된 정보를 포함하는 것을 특징으로 한다.
한편, 상기 정보 저장장치의 기록 동작시, 데이터 및 이에 대응하는 어드레스가 각각 상기 제1 자성트랙 및 제2 자성트랙에 저장되는 것을 특징으로 한다.
한편, 상기 정보 저장장치의 독출 동작시, 입력 어드레스와 상기 제2 자성트랙에 저장된 어드레스를 비교하고, 상기 비교 결과에 따라 상기 제1 자성트랙에 저장된 데이터를 독출하는 것을 특징으로 한다.
바람직하게는, 상기 정보 저장장치는, 상기 입력 어드레스와 상기 제2 자성트랙에 저장된 어드레스를 수신하고, 상기 입력 어드레스와 상기 제2 자성트랙에 저장된 어드레스가 동일한지를 비교하여 비교 결과신호를 발생하는 비교기를 더 구비하는 것을 특징으로 한다.
한편, 상기 정보 저장장치는, 상기 제1 및 제2 자성트랙의 선택을 제어하기 위하여 각각의 자성트랙에 연결되는 적어도 하나의 제어 트랜지스터 및 제어전류 또는 제어전압을 발생하여 상기 제1 및 제2 자성트랙의 자구의 이동을 제어하는 도메인 제어부를 더 구비할 수 있다.
바람직하게는, 상기 도메인 제어부는, 제1 모드에서, 상기 제1 및 제2 자성트랙의 자구들이 공통하게 이동되도록 제어하며, 제2 모드에서, 상기 제1 및 제2 자성트랙의 자구들이 서로 구분되게 이동되도록 제어하는 것을 특징으로 한다.
또한 바람직하게는, 상기 제1 모드는 사용자 모드이며, 상기 제2 모드는 테스트 모드인 것을 특징으로 한다.
한편, 상기 제1 자성트랙 및/또는 제2 자성트랙은, 상기 데이터의 저장위치를 판별하기 위한 싱크 패턴(Sync Pattern)을 더 저장하는 것을 특징으로 한다.
바람직하게는, 제1 데이터 및 상기 제1 데이터의 위치를 나타내는 제1 어드레스에 인접하여 상기 싱크 패턴이 저장되며, 상기 싱크 패턴을 검출함에 의하여 상기 제1 데이터 및 상기 제1 어드레스의 저장위치를 판별하는 것을 특징으로 한다.
한편, 상기 정보 저장장치는, 상기 제1 및/또는 제2 자성트랙에서 독출된 정보와 기준 싱크 패턴을 비교함에 의하여 상기 싱크 패턴을 검출하는 위치 검출부를 더 구비할 수 있다.
바람직하게는, 상기 위치 검출부는, 상기 기준 싱크 패턴이 저장되는 레지스터부 및 상기 제1 및/또는 제2 자성트랙에서 독출된 정보와 상기 레지스터부에 저 장된 싱크 패턴이 동일한지를 비교하는 비교부를 구비할 수 있다.
한편, 본 발명의 다른 실시예에 따른 정보 저장장치는, 정보를 저장하기 위한 다수의 자구를 포함하고, 상기 자구에 데이터를 저장하는 적어도 하나의 제1 자성트랙과, 정보를 저장하기 위한 다수의 자구를 포함하고, 상기 제1 자성트랙에 저장된 데이터의 위치를 나타내는 어드레스를 저장하는 적어도 하나의 제2 자성트랙과, 상기 제1 및 제2 자성트랙 각각에 배치되어 상기 자구에 정보를 기록하거나 상기 자구에 저장된 정보를 독출하는 기록/독출 수단 및 입력 어드레스 및 상기 제2 자성트랙에 저장된 어드레스를 서로 비교함에 의하여, 상기 적어도 하나의 제1 자성트랙에 저장된 데이터 중 상기 입력 어드레스에 대응하는 데이터를 검출하기 위한 비교 수단을 구비하는 것을 특징으로 한다.
한편, 본 발명의 일 실시예에 따른 자구벽 이동을 이용한 정보 저장장치의 구동방법에 있어서, 상기 정보 저장장치는 데이터를 저장하는 적어도 하나의 제1 자성트랙과 상기 데이터에 대응하는 어드레스를 저장하는 적어도 하나의 제2 자성트랙을 포함하고, 상기 적어도 하나의 제2 자성트랙으로부터 상기 어드레스를 독출하는 단계와, 상기 독출된 어드레스를 입력 어드레스와 비교하는 단계와, 상기 비교동작에 기반하여, 상기 제2 자성트랙에 저장된 어드레스 중 어느 하나의 어드레스를 선택하는 단계 및 상기 선택된 어드레스에 대응하는 데이터를 독출 데이터로서 제공하는 단계를 구비하는 것을 특징으로 한다.
상기한 바와 같은 본 발명에 따르면, 데이터를 저장하기 위한 자성트랙들 중 일부에 상기 데이터에 대응하는 어드레스를 저장하는 방식을 이용하므로, 어드레싱에 소요되는 시간을 감소시킴과 동시에 그 신뢰성을 향상시킬 수 있는 효과가 있다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시 예를 예시하는 첨부 도면 및 도면에 기재된 내용을 참조하여야 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시 예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 1은 본 발명의 일실시예에 따른 자구벽 이동을 이용한 정보 저장장치를 나타내는 블록도이다. 도 1에 도시된 바와 같이, 상기 정보 저장장치(100)는 다수 개의 자성트랙들을 포함하는 메모리부(110)와, 상기 자성트랙들을 선택하기 위한 워드라인 신호를 제공하는 워드라인 제어부(120)와, 상기 자성트랙들에 데이터를 기록하기 위한 동작을 제어하거나 상기 자성트랙들에 저장된 데이터를 독출하는 동작을 제어하기 위한 기록/독출 제어부(130)를 구비할 수 있다. 또한 상기 정보 저장장치(100)는 기록 데이터 및/또는 독출 데이터를 일시 저장하는 입출력 버퍼(140)와, 상기 정보 저장장치(100)의 각종 블록들을 제어하기 위한 제어부(150)와, 자성트랙들에 구비되는 자구 및 자구벽의 이동을 제어하기 위한 도메인 제어부(160)를 더 구비할 수 있다.
상기 메모리부(110)는 다수 개의 자성트랙들을 포함할 수 있으며, 또한 도 1에는 하나의 메모리부(110)만이 도시되었으나, 상기 정보 저장장치(100) 내에는 다양한 개수의 메모리부(110)가 포함될 수 있다.
메모리부(110)에 포함되는 각각의 자성트랙은 데이터를 저장하기 위한 다수의 자구를 갖는다. 또한 각각의 자구 사이에는 자구벽이 형성될 수 있다. 자성트랙은 강자성 물질, 바람직하게는 경자성(hard magnetic) 물질을 포함하는 트랙일 수 있고, 기판(미도시)과 평행한 트랙으로서 수직 자기이방성(perpendicular magnetic anisotropy)을 가질 수 있다. 예컨대, 자성트랙은 Co 및 Co 합금 중 적어도 하나로 형성된 제1층과, Pt, Ni 및 Pd 중 적어도 하나로 형성된 제2층이 교대로 적층된 다층구조 트랙이거나, L10 구조를 갖는 FePt층 또는 CoPt층이거나, 희토류 원소(rare-earth element)와 전이금속(transition metal)의 합금층일 수 있다. 이러한 자성트랙의 자기이방성 에너지 밀도(K)는 103≤K≤107 J/㎥ 정도일 수 있다. 경자성 물질로 형성된 트랙(이하, 경자성트랙) 내에 존재하는 자구벽의 폭은 수 내지 수십 나노미터(nm) 정도로 작고, 경자성트랙의 자구벽을 이동시키기 위해 요구되는 전류 밀도(1011A/㎡ 이하)는 연자성트랙의 자구벽을 이동시키기 위해 요구되는 전류 밀도(약 1012A/㎡)보다 작다. 또한, 경자성트랙에 기록된 정보는 연자성트랙에 기록된 정보에 비해 열적 자극에 안정적이다.
메모리부(110)에 구비되는 다수 개의 자성트랙들은, 실제 데이터를 저장하기 위한 하나 이상의 제1 자성트랙들(111)과, 상기 제1 자성트랙들(111)에 저장된 데이터의 어드레스를 저장하는 제2 자성트랙들(112)을 포함할 수 있다. 상기 제1 자 성트랙들(111) 및 제2 자성트랙들(112) 각각은, 각각 데이터 또는 어드레스 등의 정보를 저장하기 위하여 다수의 자구를 구비한다. 또한, 서로 다른 자화방향으로 자화된 자구들 사이에는 자구벽이 형성된다.
한편, 도시되지는 않았으나, 상기 메모리부(110) 내에는 각각의 자성트랙을 선택하기 위한 제1 선택 트랜지스터들이 구비될 수 있으며, 또한 상기 자성트랙에 정보를 기록하거나 또는 정보를 독출하기 위한 기록/독출 수단이 각각의 자성트랙에 대응하여 배치될 수 있다. 각각의 자성트랙에 대응하여 하나의 기록/독출 수단이 배치될 수 있으며, 바람직하게는 각각의 자성트랙에 대응하여 복수 개의 기록/독출 수단이 등간격으로 배치될 수 있다. 또한 상기 메모리부(110) 내에는 상기 기록/독출 수단을 선택하기 위한 복수 개의 제2 선택 트랜지스터들이 구비될 수 있다.
한편, 워드라인 제어부(120)는, 메모리부(110) 내에 구비되는 각각의 자성트랙들로 워드라인 신호를 제공한다. 활성화된 워드라인 신호는 메모리부(110) 내의 제1 선택 트랜지스터를 턴온 시키고, 이에 대응하는 자성트랙이 선택되도록 한다. 반면에 비활성화된 워드라인 신호는 메모리부(110) 내의 제1 선택 트랜지스터를 턴오프 시키고, 이에 대응하는 자성트랙이 비선택되도록 한다.
기록/독출 제어부(130)는 적어도 하나의 비트라인을 통하여 메모리부(110)로 기록 데이터를 제공하거나, 또는 메모리부(110)에서 독출된 독출 데이터를 외부로 제공한다. 각각의 자성트랙에 대응하여 하나 또는 그 이상의 기록/독출 수단(미도시)이 배치될 수 있으며, 비트라인들(BL1 내지 BL(n)) 각각이 상기 기록/독출 수단 에 연결된다. 하나의 자성트랙에 대응하여 복수 개의 기록/독출 수단들이 배치되는 경우, 기록/독출 제어부(130)는 어느 하나의 기록/독출 수단만이 동작하도록 할 수 있으며, 또는 두 개 이상의 기록/독출 수단만이 동작하도록 할 수 있다. 이를 위하여 기록/독출 제어부(130)가 추가의 어드레스(일예로서, 칼럼 어드레스)를 더 수신할 수 있다. 또는 정보 저장장치(100) 내에 메모리부(110)의 칼럼을 선택하기 위한 칼럼 디코더(미도시)가 추가로 구비될 수 있다.
제어부(150)는 정보 저장장치(100)의 전반적인 동작을 제어한다. 본 발명의 일 실시예에 따르면, 기록 동작시 기록 데이터(WD) 및 이에 대응하는 어드레스가 메모리부(110)의 제1 자성트랙(111) 및 제2 자성트랙(112)에 각각 저장된다. 제어부(150)는 상기 어드레스 정보를 이용하여 도메인 제어부(160)를 제어한다. 도메인 제어부(160)는 제어부(150)의 제어에 기반하여 제1 자성트랙(111) 및 제2 자성트랙(112)의 자구를 이동하기 위한 전류 또는 전압신호를 메모리부(110)로 제공한다. 상기와 같은 동작에 의하여 자구가 이동하고 나면, 제2 자성트랙(112)의 해당 위치에 상기 어드레스를 저장하며, 또한 제1 자성트랙(111)의 해당 위치에 상기 어드레스에 대응하는 데이터가 기록된다.
한편, 정보 저장장치(100)의 독출 동작시, 제1 자성트랙(111) 내에 저장된 데이터들 중 외부의 어드레스에 대응하는 데이터를 찾는 동작이 수행된다. 독출 동작의 경우, 제2 자성트랙(112)에 저장된 어드레스가 독출되고, 독출된 어드레스는 제어부(150)로 제공된다. 제어부(150)는 독출된 어드레스와 외부로부터 제공된 어드레스를 서로 비교한다. 일예로서, 상기 독출된 어드레스와 외부로부터 제공된 어 드레스가 서로 동일한 것으로 비교된 경우, 제어부(150)는 상기 독출된 어드레스에 대응하는 데이터가 제1 자성트랙(111)으로부터 독출되도록 제어한다. 반면에, 상기 독출된 어드레스와 외부로부터 제공된 어드레스가 서로 다른 것으로 비교된 경우, 제어부(150)는 제2 자성트랙(112)의 자구가 하나의 도메인만큼 이동되도록 제어하며, 이에 따라 다음의 어드레스와 상기 외부로부터 제공된 어드레스를 비교하는 동작을 수행한다. 상기와 같은 동작에 의하여, 외부로부터 제공된 어드레스에 대응하는 데이터가 찾아지고, 상기 찾아진 데이터는 독출 데이터(RD)로서 외부로 제공된다.
상기와 같이 구현될 수 있는 본 발명의 일 실시예에 따른 정보 저장장치(100)의 자세한 동작을 설명하면 다음과 같다.
도 2는 도 1의 메모리부(110)의 일 구현예를 나타내는 회로도이다. 도 2에 도시된 바와 같이 메모리부(110)는 다수 개의 자성트랙들을 포함할 수 있으며, 상기 자성트랙들은 메인 데이터를 저장하는 적어도 하나의 제1 자성트랙들(111)과, 상기 제1 자성트랙들(111)에 저장된 데이터의 어드레스를 저장하는 제2 자성트랙들(112)을 포함할 수 있다. 상술하였던 바와 같이, 워드라인 신호에 응답하여 자성트랙을 선택하기 위하여, 각각의 자성트랙에 대응하여 하나 이상의 제1 제어 트랜지스터(T11, T12)가 배치될 수 있다. 또한, 각각의 자성트랙에 대응하여 하나 이상의 기록/독출 수단(W/R_1 내지 W/R_c)이 배치될 수 있으며, 상기 기록/독출 수단의 선택을 위하여 하나 이상의 제2 트랜지스터(T13_1 내지 T13_c)가 배치될 수 있다. 상기 하나 이상의 제1 제어 트랜지스터(T11, T12)와 하나 이상의 제2 트랜지스 터(T13_1 내지 T13_c)는 서로 다른 제어신호에 의하여 제어될 수 있으며, 또는 서로 동일한 제어신호에 의하여 제어될 수 있다. 도 2에 도시된 하나 이상의 제1 제어 트랜지스터(T11, T12)와 하나 이상의 제2 트랜지스터(T13_1 내지 T13_c)는 도 1의 워드라인 제어부(120)로부터 제공되는 동일한 워드라인 신호에 의하여 제어되는 예를 나타낸다.
하나 이상의 기록/독출 수단(W/R_1 내지 W/R_c) 각각은 비트라인을 통해 도 1의 기록/독출 제어부(130)에 연결된다. 일예로서, 각각의 비트라인은 입력 비트라인(BL[L])과 출력 비트라인(BL[R])으로 이루어지는 비트라인 쌍을 포함한다. 어느 하나의 자성트랙의 첫 번째 기록/독출 수단(W/R_1)은 제1 입력 비트라인(BL1[L])을 통해 기록전류 또는 독출 전류를 수신한다. 기록 동작시에는, 상기 기록/독출 수단(W/R_1)은 기록전류를 수신하고 이를 이용하여 자구에 데이터를 기록한다. 또한 독출 동작시에는, 상기 기록/독출 수단(W/R_1)은 독출전류를 수신하여 자구에 대한 데이터 독출 동작을 수행하고, 그 결과로서 독출 데이터를 제1 출력 비트라인(BL1[R])을 통하여 기록/독출 제어부(130)로 전달한다.
도 3은 도 1의 메모리부에 저장되는 데이터 및 어드레스를 나타내는 도면이다. 설명의 편의상, 메모리부에 배치될 수 있는 기록/독출 수단 및 제2 트랜지스터 등은 그 도시를 생략한다.
도 3에 도시된 바와 같이, 메모리부(110)는 a 개의 제1 자성트랙들(111_1 내지 111_a)과, b 개의 제2 자성트랙들(112_1 내지 112_b)을 포함할수 있다. 각각의 자성트랙들은 행(row) 방향으로 다수의 자구를 구비하며, 서로 다른 자화방향으로 자화된 자구들 사이에는 자구벽이 형성된다. 각각의 자구에는 하나의 비트의 정보가 저장될 수 있다.
바람직하게는, 상기 a 개의 제1 자성트랙들(111_1 내지 111_a)과 b 개의 제2 자성트랙들(112_1 내지 112_b)로 이루어지는 다수 개의 자성트랙들은 열(column) 방향으로 나란하게 배치된다. 또한 정보 저장장치(100)의 기록단위 또는 독출단위로서의 섹터(sector)를 정의함에 있어서, 적어도 두 개의 자성트랙에 구비되는 자구들이 하나의 섹터(sector)로 정의되도록 한다. 각각의 자성트랙에는 적어도 하나의 제1 제어 트랜지스터(일예로서, 두 개의 제1 제어 트랜지스터 T11, T12)가 구비되며, 제1 제어 트랜지스터(T11, T12)는 도 1의 워드라인 제어부(120)로부터 워드라인 신호에 응답하여 턴 온되거나 턴 오프된다.
바람직하게는, 상기 섹터(sector)를 정의함에 있어서, 동일한 열(column)에 배치되는 상기 제1 자성트랙들(111_1 내지 111_a) 및 제2 자성트랙들(112_1 내지 112_b)의 자구들이 하나의 섹터(sector)로 정의되도록 한다. 일예로서, 각각의 자성트랙들 당 하나의 자구가 상기 하나의 섹터(sector)에 포함되며, 이에 따라, 도 3의 경우에서는 하나의 섹터(sector)는 a+b 개의 자구를 포함한다. 하나의 섹터(sector)에 포함되는 a+b 개의 자구들 중, a 개의 자구는 데이터(D[1] 내지 D[a])를 저장하며, b 개의 자구는 자성트랙 상에서 상기 저장된 데이터의 위치를 나타내는 어드레스(A[1] 내지 A[b])를 저장한다.
데이터 기록 동작시, 외부로부터 데이터 및 이에 대응하는 어드레스가 정보 저장장치(100)로 제공된다. 워드라인 제어부(120)에 의해 상기 제1 자성트랙 들(111_1 내지 111_a) 및 제2 자성트랙들(112_1 내지 112_b)이 선택되고, 제2 자성트랙들(112_1 내지 112_b)에 저장된 어드레스가 독출된다. 상기 독출된 어드레스를 참조하여 외부로부터 제공된 어드레스에 대응하는 자성트랙상의 위치를 탐색한다. 상기 탐색 결과에 따라 상기 제1 자성트랙들(111_1 내지 111_a) 및 제2 자성트랙들(112_1 내지 112_b)의 자구 및 자구벽을 이동하여, 상기 탐색된 위치에 해당하는 자구가 기록/독출 수단상에 위치하도록 한다. 이후, 외부로부터 제공된 데이터(일예로서, a 비트의 메인 데이터)는 제1 자성트랙들(111_1 내지 111_a)의 자구에 기록되며, 또한 어드레스(일예로서, b 비트의 어드레스)는 제2 자성트랙들(112_1 내지 112_b)의 자구에 기록된다.
상기 설명에서는, 상기 제1 자성트랙들(111_1 내지 111_a) 및 제2 자성트랙들(112_1 내지 112_b)의 자구들이 항상 동일하게 이동하는 일예를 설명하였으나, 본 발명의 실제 동작은 이외에도 다양하게 구현될 수 있다. 일예로서, 워드라인 제어부(120)에 의해 제2 자성트랙들(112_1 내지 112_b)만이 먼저 선택되고, 제2 자성트랙들(112_1 내지 112_b)에 저장된 어드레스를 독출하여 외부로부터 제공된 어드레스에 대응하는 자성트랙상의 위치를 탐색한다. 상기 탐색 동작을 위하여 제2 자성트랙들(112_1 내지 112_b)의 자구를 이동시킨다. 상기 탐색이 종료되면, 탐색 결과에 따라 제1 자성트랙들(111_1 내지 111_a)의 자구를 더 이동시키며, 자구의 이동이 완료되면 외부로부터 제공된 데이터를 제1 자성트랙들(111_1 내지 111_a)의 자구에 기록하고, 어드레스를 제2 자성트랙들(112_1 내지 112_b)의 자구에 기록한다.
한편, 데이터 독출동작시, 독출명령 및 어드레스가 정보 저장장치(100)로 제공된다. 독출 명령이 정보 저장장치(100)로 제공되면, 워드라인 제어부(120)에 의해 상기 제1 자성트랙들(111_1 내지 111_a) 및 제2 자성트랙들(112_1 내지 112_b)이 선택되고, 제2 자성트랙들(112_1 내지 112_b)에 저장된 어드레스가 독출된다. 상기 독출된 어드레스는 상기 독출명령에 따른 어드레스와 비교된다.
비교결과, 상기 독출된 어드레스와 외부의 어드레스가 일치하지 않는 경우에는, 제1 자성트랙들(111_1 내지 111_a) 및 제2 자성트랙들(112_1 내지 112_b)의 자구를 이동시켜 상기 비교동작을 반복한다. 비교결과, 독출된 어드레스가 상기 외부의 어드레스와 일치하는 것으로 판단된 경우에는, 상기 독출된 어드레스에 대응하는 데이터를 제1 자성트랙들(111_1 내지 111_a)로부터 독출한다.
상기 설명에서도 제1 자성트랙들(111_1 내지 111_a) 및 제2 자성트랙들(112_1 내지 112_b)의 자구들이 항상 동일하게 이동하는 일예를 설명하였으나, 본 발명의 실제 동작은 이외에도 다양하게 구현될 수 있다. 즉, 제2 자성트랙들(112_1 내지 112_b)에 저장된 어드레스와 외부로부터 제공된 어드레스를 비교하는 동작을 수행하기 위하여, 워드라인 제어부(120)에 의해 제2 자성트랙들(112_1 내지 112_b)만이 먼저 선택되고, 상기 제2 자성트랙들(112_1 내지 112_b)의 자구만을 이동할 수 있다. 비교결과, 독출된 어드레스와 외부의 어드레스가 동일한 것으로 판단된 경우에는, 상기 제2 자성트랙들(112_1 내지 112_b)의 자구가 이동한 양과 동일하게 제1 자성트랙들(111_1 내지 111_a)의 자구를 이동시킨다. 제1 자성트랙들(111_1 내지 111_a)의 자구가 이동되고 나면, 제1 자성트랙들(111_1 내지 111_a)에 저장된 데이터를 독출한다.
또한, 상기 설명에서는, 제2 자성트랙들(112_1 내지 112_b)에 저장된 어드레스를 먼저 독출하고, 독출된 어드레스와 외부의 어드레스를 비교한 이후에 데이터를 독출하였다. 그러나, 상기 제1 자성트랙들(111_1 내지 111_a) 및 제2 자성트랙들(112_1 내지 112_b)에 각각 저장된 데이터와 어드레스는 동시에 독출될 수 있다. 데이터와 어드레스를 동시에 독출한 후, 데이터는 소정의 버퍼(미도시)에 저장하고 이에 대응하는 어드레스는 비교부(일예로서, 도 1의 제어부(150)에 구비될 수 있음)로 제공된다. 독출된 어드레스와 외부의 어드레스가 동일하지 않은 경우에는, 상기 자성트랙들의 다음의 섹터(sector)를 독출하고, 상기 독출된 섹터(sector)의 정보중 데이터는 상기 버퍼에 업데이트되고, 어드레스는 상기 비교부에 제공된다. 비교결과, 독출된 어드레스와 외부의 어드레스가 동일한 경우에는, 상기 버퍼부에 저장된 데이터가 독출 데이터로서 외부로 제공된다.
도 4는 독출 어드레스와 외부 어드레스의 비교동작의 일 예를 나타내는 회로도이다. 도 4에 도시된 바와 같이, 제2 자성트랙들(112)에 저장된 어드레스가 독출되고, 독출된 어드레스는 외부로부터 제공된 어드레스와 비교된다. 일예로서, 자성트랙상의 소정 위치에 저장된 b 비트의 어드레스(A[1] 내지 A[b])가 독출되고, 상기 독출된 어드레스(A[1] 내지 A[b])는 비교기(151)로 제공된다. 비교기(151)는 도 1의 제어부(150)에 구비될 수 있으며, 또한 바람직하게는 비교기(151)는 외부의 어드레스(Input Address)와 상기 독출된 어드레스(A[1] 내지 A[b])가 동일한지를 판별하는 배타적 반전 논리합(XNOR) 소자를 포함할 수 있다. 상기 비교기(151)는 어 드레스의 비교결과에 따른 결과신호(DET1)를 발생한다. 일예로서, 외부의 어드레스(Input Address)의 b 비트의 정보와 상기 독출된 어드레스(A[1] 내지 A[b])의 b 비트의 정보가 모두 일치하면 제1 레벨의 결과신호(DET1)를 발생하며, 적어도 하나의 비트가 서로 다른 경우에는 제2 레벨의 결과신호(DET1)를 발생한다.
도 5a,b는 제1 및 제2 자성트랙들의 도메인 이동의 일예를 나타내는 회로도이다. 도 5a는 제1 자성트랙들(111) 및 제2 자성트랙들(112)의 자구들이 동시에 이동되는 일예를 나타내며, 도 5b는 제1 자성트랙들(111) 및 제2 자성트랙들(112)의 자구들이 독립하게 이동되는 일예를 나타낸다.
정보 저장장치(100)에 구비되는 메모리부(110)의 자성트랙들은, 정보 저장장치(100)의 모드 상태에 따라, 제1 자성트랙들(111) 및 제2 자성트랙들(112)의 자구들이 동시에 이동되거나, 제1 자성트랙들(111) 및 제2 자성트랙들(112)의 자구들이 독립하게 이동될 수 있다. 바람직하게는, 일반적인 기록/독출 동작을 수행하기 위한 사용자 모드에서는 제1 자성트랙들(111) 및 제2 자성트랙들(112)의 자구들이 동시에 이동되도록 제어하며, 테스트 모드에서는 제1 자성트랙들(111) 및 제2 자성트랙들(112)의 자구들이 독립하게 이동되도록 제어한다. 즉, 사용자 모드에서는 섹터(sector) 단위로 어드레스를 판별하고 이에 따라 데이터를 독출하는 동작을 수행하므로 제1 자성트랙들(111) 및 제2 자성트랙들(112)의 자구들이 동시에 이동되도록 제어하는 것이 바람직하다. 반면에, 테스트 모드에서는 각각의 자성트랙의 결함을 판별하는 동작이 주로 수행되므로, 불필요하게 제1 자성트랙들(111) 및 제2 자성트랙들(112)의 자구들을 동시에 이동할 필요가 없다.
또한, 제1 자성트랙들(111)에 저장되는 데이터의 용량이 큰 경우(일예로서, 하나의 데이터의 크기가 하나의 메모리부의 용량을 초과하는 경우)에는, 상기 데이터의 독출 동작시에 제2 자성트랙들(112)의 자구를 불필요하게 이동할 필요가 없다. 즉, 상기 데이터에 대응하는 어드레스를 판별하여 데이터의 시작 위치가 검출되고 나면, 이후 제1 자성트랙들(111)의 자구만을 이동하여 상기 데이터를 독출하는 것이 효율적이다.
도 6은 도 1의 메모리부의 다른 구현예를 나타내는 회로도이다. 도 6에 도시된 메모리부(110)는 제1 자성트랙들(111) 및 제2 자성트랙들(112) 이외에 리페어(repair) 자성트랙들(113)을 더 구비한다. 바람직하게는, 상기 리페어 자성트랙들(113)은 메모리부(110)마다 배치되며, 데이터를 저장하기 위한 제1 자성트랙들(111) 및 어드레스를 저장하기 위한 제2 자성트랙들(112)에 결함이 발생하면, 결함이 존재하는 자성트랙을 리페어 자성트랙으로 대체한다. 도시되지는 않았으나, 결함 자성트랙을 리페어 자성트랙으로 대체하기 위하여, 결함 자성트랙에 대응하는 어드레스를 리페어 자성트랙에 대응하는 어드레스로 변환하는 수단이 정보 저장장치(100)내에 더 구비될 수 있다.
섹터(sector) 단위의 데이터 기록/독출 동작이 수행되도록 하기 위하여, 메모리부(110) 내의 제1 자성트랙들(111), 제2 자성트랙들(112) 및 리페어 자성트랙들(113)에 구비되는 자구들이 하나의 섹터(sector)로 정의되도록 한다. 바람직하게는, 로우(row) 및 칼럼(column) 방향으로 배치되는 자구들 중 하나의 칼럼(column) 방향으로 배치되는 자구들이 하나의 섹터(sector)로 정의되도록 한다. 상기 섹 터(sector) 내의 소정의 자구에 결함이 발생하면, 상기 결함이 발생된 자구에 저장될 데이터는 동일한 섹터(sector)로 정의되는 리페어 자성트랙들(113)의 자구에 저장된다.
도 7은 본 발명의 다른 실시예에 따른 정보 저장장치에 구비되는 메모리부(210)을 나타내는 회로도이다. 설명의 편의상, 메모리부에 배치될 수 있는 기록/독출 수단 등의 도시는 생략한다.
도 7에 도시된 바와 같이, 상기 메모리부(210)는 실제 데이터를 저장하기 위한 하나 이상의 제1 자성트랙들(211)과, 상기 제1 자성트랙들(211)에 저장된 데이터의 어드레스를 저장하는 제2 자성트랙들(212)을 포함할 수 있다. 각각의 자성트랙은 데이터 또는 어드레스 등의 정보를 저장하기 위하여 다수의 자구를 구비한다. 또한, 서로 다른 자화방향으로 자화된 자구들 사이에는 자구벽이 형성된다.
기록단위 또는 독출단위로서의 섹터(sector)를 정의함에 있어서, 적어도 두 개의 자성트랙에 구비되는 자구들이 하나의 섹터(sector)로 정의되며, 바람직하게는 동일한 열(column)에 배치되는 상기 제1 자성트랙들(211) 및 제2 자성트랙들(212)의 자구들이 하나의 섹터(sector)로 정의된다. 또한, 제1 자성트랙들(211)은 데이터를 저장하는 것 이외에 싱크 패턴(Sync Pattern, SP)을 더 저장한다. 상기 제1 자성트랙들(211) 각각에 하나의 그룹의 싱크 패턴(SP)이 저장될 수 있으며, 또는 상기 제1 자성트랙들(211) 각각에 두 개 이상의 그룹의 싱크 패턴(SP)이 인접하여 저장되거나 또는 일정한 간격을 두고 저장될 수 있다. 또한, 상기 싱크 패턴(SP)는 제1 자성트랙들(211) 상에서 동일한 위치(동일한 어드레스에 대응하는 위 치)에 저장될 수 있다. 상기 싱크 패턴(SP)은 적어도 하나의 비트로 이루어지는 정보일 수 있으며, 그 비트값이 기 설정되어 자성트랙들에 저장된다.
한편, 제2 자성트랙들(212) 또한 어드레스를 저장하는 것 이외에 상기 싱크 패턴(SP)을 더 저장할 수 있다. 바람직하게는, 상기 싱크 패턴(SP)을 제2 자성트랙들(212)에 저장함에 있어서, 제1 자성트랙들(211)에 저장된 싱크 패턴(SP)과 칼럼(column) 방향으로 동일한 위치에 저장할 수 있다. 즉, 메모리부(210)에 구비되는 복수 개의 섹터(sector)들 중 어느 하나의 섹터(sector) 또는 두 개 이상의 섹터(sector)에 상기 싱크 패턴(SP)을 저장할 수 있다.
정보 저장장치의 동작시, 외부의 어드레스에 응답하여 제1 자성트랙들(211) 및 제2 자성트랙들(212)의 자구는 이동된다. 그러나, 상기 정보 저장장치의 전원공급이 갑자기 중단되는 경우와 같은 상황에서는 실제 데이터의 위치정보를 잃어버리게 되는 상황이 발생한다. 일예로서, 제1 자성트랙들(211) 및 제2 자성트랙들(212)의 자구가 이동하는 도중 전원공급이 중단되는 경우, 동일한 섹터(sector)의 정보가 동일 칼럼(column)상에 위치하지 않는 상황이 발생할 수 있다. 이러한 경우, 상기 제1 자성트랙들(211) 및 제2 자성트랙들(212)에 저장된 싱크 패턴(SP)을 이용하여 어드레스 및 데이터를 정렬시킬 수 있으므로, 정보 저장장치의 데이터 기록/독출 동작의 신뢰성을 증가시킬 수 있다.
상기와 같은 싱크 패턴(SP)을 이용한 데이터 위치 판별 동작을 도 8을 참조하여 설명하면 다음과 같다.
도 8a는 싱크 패턴(SP)을 이용하여 데이터 위치 판별동작을 수행하는 정보 저장장치(200)의 일 구현예를 나타내는 블록도이다. 설명의 편의상 하나의 자성트랙(일예로서, 데이터를 저장하는 제1 자성트랙)을 참조하여 본 발명의 실시예를 설명한다.
제1 자성트랙의 소정의 영역에는 싱크 패턴(SP)이 저장되며, 상기 싱크 패턴(SP)과 인접하여 데이터(DATA)가 저장된다. 또는, 적어도 두 개의 그룹의 싱크 패턴(SP)이 제1 자성트랙에 저장되는 경우, 싱크 패턴(SP) 사이마다 데이터(DATA)가 저장된다. 정보 저장장치(200)는 상기 자성트랙에 저장된 싱크 패턴(SP)을 이용하여 데이터의 위치를 판별하며, 이를 위하여 정보 저장장치(200)는 싱크 패턴(SP)이 저장된 자성트랙 외에 기록/독출 제어부(230), 버퍼부(240), 컨트롤러(250) 및 위치 검출수단(260) 등을 더 구비할 수 있다.
정보 저장장치(200)에 전원 공급이 갑자기 중단되는 경우, 상기 자성트랙의 자구에 저장된 정보를 순차적으로 독출된다. 기록/독출 제어부(230)는 기록/독출 수단(W/R unit)을 제어하여 상기 자성트랙의 자구에 저장된 정보를 독출한다. 독출된 정보는 버퍼부(240)에 임시로 저장될 수 있다. 한편, 위치 검출 수단(260)은 소정의 비트열로 기 설정된 싱크 패턴(SP)에 대응하는 기준 싱크 패턴을 구비하고 있으며, 제1 자성트랙으로부터 독출된 정보와 상기 기준 싱크 패턴을 서로 비교하는 동작을 수행한다. 컨트롤러(250)는 버퍼부(240)가 정보를 일시 저장하도록 제어하거나, 또는 위치 검출 수단(260)이 상기와 같은 비교동작을 수행하도록 제어하는 등의 동작을 수행한다.
도 8b는 도 8a의 위치 검출 수단(260)의 일 구현예를 나타내는 블록도이다. 위치 검출 수단(260)은 기준 싱크 패턴을 저장하는 제1 저장부(261)와 제1 자성트랙에 저장된 정보를 일시 저장하는 제2 저장부(262)와, 상기 제1 저장부(261) 및 제2 저장부(262)에 저장된 값을 서로 비교하는 논리회로(263)를 포함할 수 있다. 상기 제1 저장부(261)에는, 제1 자성트랙에 기 저장된 싱크 패턴(SP)과 동일한 값을 갖는 기준 싱크 패턴이 저장될 수 있다.
제1 자성트랙의 소정의 자구에 저장된 정보가 독출되어 제2 저장부(262)에 저장되면, 논리회로(263)는 상기 기준 싱크 패턴과 상기 독출된 정보를 서로 비교한다. 비교결과 그 값이 서로 다른 것으로 비교되면, 상기 독출된 정보는 싱크 패턴(SP)이 아닌 다른 정보에 해당한다. 논리회로(263)는 그 비교 결과에 따라 제1 레벨 또는 제2 레벨을 갖는 검출신호(DET2)를 발생하며, 일예로서 서로 다른 것으로 비교된 경우에 상기 검출신호(DET2)는 제1 레벨값을 갖는다.
상기 기준 싱크 패턴과 상기 독출된 정보가 서로 다른 것으로 비교된 경우, 제1 자성트랙의 자구는 이동하게 되며, 자구의 이동후 독출된 정보가 다시 제2 저장부(262)에 저장된다. 또한 상기 기준 싱크 패턴과 상기 독출된 정보를 서로 비교하는 단계가 수행된다. 상기와 같은 비교 결과에 따라, 상기 기준 싱크 패턴과 상기 독출된 정보가 동일한 값을 갖는 경우, 논리회로(263)는 제2 레벨을 갖는 검출신호(DET2)를 발생한다. 상기 검출신호(DET2)에 의하여 제1 자성트랙 내의 싱크 패턴(SP)의 위치가 판별될 수 있으며, 상기 싱크 패턴(SP)의 위치가 판별되면 이에 인접하는 데이터의 위치 또한 판별된 것이다.
일예로서, 제1 자성트랙들 및 제2 자성트랙들의 동일한 섹터(sector) 내에 싱크 패턴(SP)이 저장되고, 상기 싱크 패턴(SP)에 인접한 섹터(sector)에 제1 데이터 및 이에 대응하는 제1 어드레스가 저장된 것으로 가정하자. 정보 저장장치(200)의 동작에 의하여 제1 자성트랙들 및 제2 자성트랙들의 자구가 이동된 후 전원공급이 갑자기 중단되면, 이후 동작시 상기 싱크 패턴(SP)의 위치를 먼저 검출한다. 상기와 같은 비교 동작에 의하여 싱크 패턴(SP)의 위치가 정렬이 되면, 상기 싱크 패턴(SP)에 인접하는 제1 데이터 및 이에 대응하는 제1 어드레스가 저장된 위치가 판별될 수 있다. 상기와 같은 데이터 및 어드레스의 위치 판별 후 데이터의 기록/독출 동작을 재개함에 따라 데이터의 신뢰성을 향상시킬 수 있다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
도 1은 본 발명의 일실시예에 따른 자구벽 이동을 이용한 정보 저장장치를 나타내는 블록도이다.
도 2는 도 1의 메모리부의 일 구현예를 나타내는 회로도이다.
도 3은 도 1의 메모리부에 저장되는 데이터 및 어드레스를 나타내는 도면이다.
도 4는 독출 어드레스와 외부 어드레스의 비교동작의 일 예를 나타내는 회로도이다.
도 5a,b는 제1 및 제2 자성트랙들의 도메인 이동의 일예를 나타내는 회로도이다.
도 6은 도 1의 메모리부의 다른 구현예를 나타내는 회로도이다.
도 7은 본 발명의 다른 실시예에 따른 정보 저장장치에 구비되는 메모리부를 나타내는 회로도이다.
도 8a,b는 도 7의 메모리부를 포함하는 정보 저장장치의 일 구현예를 나타내는 블록도이다.
* 도면의 주요부분에 대한 부호의 설명 *
100: 정보 저장장치
110: 메모리부
111: 제1 자성트랙
112: 제2 자성트랙
120: 워드라인 제어부
130: 기록/독출 제어부
140: 입출력 버퍼
150: 제어부
160: 도메인 제어부

Claims (27)

  1. 데이터를 저장하는 적어도 하나의 제1 자성트랙과 상기 제1 자성트랙의 데이터의 어드레스를 저장하는 적어도 하나의 제2 자성트랙을 구비하고, 각각의 자성트랙은 데이터 또는 어드레스의 정보를 저장하기 위한 다수의 자구를 포함하는 메모리부; 및
    상기 제1 및 제2 자성트랙 각각에 배치되어 상기 자구에 정보를 기록하거나 상기 자구에 저장된 정보를 독출하는 기록/독출 수단을 구비하며,
    상기 제2 자성트랙에 저장된 어드레스를 이용하여 상기 제1 자성트랙에 저장된 데이터를 선택하는 것을 특징으로 하는 정보 저장장치.
  2. 제1항에 있어서,
    상기 제1 및 제2 자성트랙들은 열(column) 방향으로 나란하게 배치되며, 상기 자성트랙들 각각은 행(row) 방향으로 상기 다수의 자구를 구비하고,
    기록 또는 독출 단위로서의 섹터(sector)는, 적어도 두 개의 자성트랙에 구비되는 자구들에 저장된 정보를 포함하는 것을 특징으로 하는 정보 저장장치.
  3. 제2항에 있어서,
    상기 섹터(sector)는, 동일한 열(column)에 배치되는 상기 제1 및 제2 자성트랙의 자구들에 저장된 정보를 포함하는 것을 특징으로 하는 정보 저장장치.
  4. 제1항에 있어서,
    상기 정보 저장장치의 기록 동작시, 데이터 및 이에 대응하는 어드레스가 각각 상기 제1 자성트랙 및 제2 자성트랙에 저장되는 것을 특징으로 하는 것을 특징으로 하는 정보 저장장치.
  5. 제1항에 있어서,
    상기 정보 저장장치의 독출 동작시, 입력 어드레스와 상기 제2 자성트랙에 저장된 어드레스를 비교하고, 상기 비교 결과에 따라 상기 제1 자성트랙에 저장된 데이터를 독출하는 것을 특징으로 하는 정보 저장장치.
  6. 제5항에 있어서,
    상기 입력 어드레스와 상기 제2 자성트랙에 저장된 어드레스를 수신하고, 상기 입력 어드레스와 상기 제2 자성트랙에 저장된 어드레스가 동일한지를 비교하여 비교 결과신호를 발생하는 비교기를 더 구비하는 것을 특징으로 하는 정보 저장장치.
  7. 제1항에 있어서,
    상기 제1 및 제2 자성트랙의 선택을 제어하기 위하여 각각의 자성트랙에 연결되는 적어도 하나의 제어 트랜지스터; 및
    제어전류 또는 제어전압을 발생하여 상기 제1 및 제2 자성트랙의 자구의 이동을 제어하는 도메인 제어부를 더 구비하는 것을 특징으로 하는 정보 저장장치.
  8. 제7항에 있어서, 상기 도메인 제어부는,
    제1 모드에서, 상기 제1 및 제2 자성트랙의 자구들이 공통하게 이동되도록 제어하며,
    제2 모드에서, 상기 제1 및 제2 자성트랙의 자구들이 서로 구분되게 이동되도록 제어하는 것을 특징으로 하는 정보 저장장치.
  9. 제8항에 있어서,
    상기 제1 모드는 사용자 모드이며, 상기 제2 모드는 테스트 모드인 것을 특징으로 하는 정보 저장장치.
  10. 제1항에 있어서,
    상기 제1 자성트랙 및/또는 제2 자성트랙은, 상기 데이터의 저장위치를 판별하기 위한 싱크 패턴(Sync Pattern)을 더 저장하는 것을 특징으로 하는 정보 저장장치.
  11. 제10항에 있어서,
    제1 데이터 및 상기 제1 데이터의 위치를 나타내는 제1 어드레스에 인접하여 상기 싱크 패턴이 저장되며, 상기 싱크 패턴을 검출함에 의하여 상기 제1 데이터 및 상기 제1 어드레스의 저장위치를 판별하는 것을 특징으로 하는 정보 저장장치.
  12. 제10항에 있어서,
    상기 제1 및/또는 제2 자성트랙에서 독출된 정보와 기준 싱크 패턴을 비교함에 의하여 상기 싱크 패턴을 검출하는 위치 검출부를 더 구비하는 것을 특징으로 하는 정보 저장장치.
  13. 제12항에 있어서, 상기 위치 검출부는,
    상기 기준 싱크 패턴이 저장되는 레지스터부; 및
    상기 제1 및/또는 제2 자성트랙에서 독출된 정보와 상기 레지스터부에 저장된 싱크 패턴이 동일한지를 비교하는 비교부를 구비하는 것을 특징으로 하는 정보 저장장치.
  14. 정보를 저장하기 위한 다수의 자구를 포함하고, 상기 자구에 데이터를 저장하는 적어도 하나의 제1 자성트랙;
    정보를 저장하기 위한 다수의 자구를 포함하고, 상기 제1 자성트랙에 저장된 데이터의 위치를 나타내는 어드레스를 저장하는 적어도 하나의 제2 자성트랙;
    상기 제1 및 제2 자성트랙 각각에 배치되어 상기 자구에 정보를 기록하거나 상기 자구에 저장된 정보를 독출하는 기록/독출 수단; 및
    입력 어드레스 및 상기 제2 자성트랙에 저장된 어드레스를 서로 비교함에 의하여, 상기 적어도 하나의 제1 자성트랙에 저장된 데이터 중 상기 입력 어드레스에 대응하는 데이터를 검출하기 위한 비교 수단을 구비하는 것을 특징으로 하는 정보 저장장치.
  15. 제14항에 있어서,
    상기 제2 자성트랙에 저장된 어드레스는, 상기 제1 자성트랙에 구비되는 다수의 자구들 중 어느 하나의 위치정보에 해당하는 것을 특징으로 하는 정보 저장장치.
  16. 제14항에 있어서,
    기록 또는 독출 단위로서의 섹터(sector)는 제1 데이터와 이에 대응하는 제1 어드레스를 포함하고,
    상기 제1 데이터는 적어도 두 개의 제1 자성트랙의 자구에 병렬하게 저장되고, 상기 제1 어드레스는 적어도 두 개의 제2 자성트랙의 자구에 병렬하게 저장되는 것을 특징으로 하는 정보 저장장치.
  17. 제16항에 있어서,
    상기 제1 자성트랙으로부터 독출된 데이터를 일시 저장하는 버퍼부;를 더 구비하며,
    상기 제1 데이터와 제1 어드레스는 동시에 독출되고, 상기 제1 데이터는 상기 버퍼부로 제공되고 상기 제1 어드레스는 상기 비교수단으로 제공되며, 상기 입력 어드레스와 상기 제1 어드레스가 서로 동일한 것으로 비교된 경우 상기 버퍼부에 저장된 제1 데이터를 출력 데이터로서 발생하는 것을 특징으로 하는 정보 저장장치.
  18. 제14항에 있어서,
    상기 제1 자성트랙 및/또는 제2 자성트랙은, 상기 데이터의 저장위치를 판별하기 위한 싱크 패턴(Sync Pattern)을 더 저장하고,
    기 설정되는 기준 싱크 패턴과 상기 저장된 싱크 패턴을 비교함에 의하여 상기 저장된 싱크 패턴에 이웃하는 데이터의 위치를 판별하는 것을 특징으로 하는 정보 저장장치.
  19. 자구벽 이동을 이용한 정보 저장장치의 구동방법에 있어서, 상기 정보 저장장치는 데이터를 저장하는 적어도 하나의 제1 자성트랙과 상기 데이터에 대응하는 어드레스를 저장하는 적어도 하나의 제2 자성트랙을 포함하고,
    상기 적어도 하나의 제2 자성트랙으로부터 상기 어드레스를 독출하는 단계;
    상기 독출된 어드레스를 입력 어드레스와 비교하는 단계;
    상기 비교동작에 기반하여, 상기 제2 자성트랙에 저장된 어드레스 중 어느 하나의 어드레스를 선택하는 단계; 및
    상기 선택된 어드레스에 대응하는 데이터를 독출 데이터로서 제공하는 단계를 구비하는 것을 특징으로 하는 정보 저장장치의 구동방법.
  20. 제19항에 있어서,
    상기 어드레스와 상기 데이터는 동시에 독출되는 것을 특징으로 하는 정보 저장장치의 구동방법.
  21. 제20항에 있어서,
    상기 어드레스가 먼저 독출되고, 상기 비교동작에 기반하여 어느 하나의 어드레스가 선택되고 난 후 상기 선택된 어드레스에 대응하는 데이터가 독출되는 것을 특징으로 하는 정보 저장장치의 구동방법.
  22. 제19항에 있어서,
    상기 비교 단계는, 상기 독출된 어드레스와 상기 입력 어드레스가 동일한지를 비교하며,
    상기 독출 데이터 제공단계는, 상기 입력 어드레스와 동일한 것으로 비교된 어드레스에 대응하는 데이터를 독출 데이터로서 제공하는 것을 특징으로 하는 정보 저장장치의 구동방법.
  23. 제19항에 있어서,
    정보 기록 동작시, 데이터와 이에 대응하는 어드레스를 수신하는 단계;
    상기 어드레스를 상기 적어도 하나의 제2 자성트랙에 저장하는 단계; 및
    상기 데이터를 상기 적어도 하나의 제1 자성트랙에 저장하는 단계를 더 구비하고,
    상기 데이터는, 각각의 제1 자성트랙에 포함되는 다수의 자구들 중 상기 어드레스가 나타내는 위치에 저장되는 것을 특징으로 하는 정보 저장장치의 구동방법.
  24. 제19항에 있어서,
    상기 적어도 하나의 제1 자성트랙과 상기 적어도 하나의 제2 자성트랙은 열(column) 방향으로 나란하게 배치되고, 상기 제1 및 제2 자성트랙 각각은 행(row) 방향으로 상기 다수의 자구를 구비하며,
    기록 또는 독출 단위로서의 섹터(sector)는, 동일한 열(column)에 배치되는 상기 제1 및 제2 자성트랙의 자구들에 저장된 정보를 포함하는 것을 특징으로 하는 정보 저장장치의 구동방법.
  25. 제24항에 있어서,
    상기 하나의 섹터(sector)에 저장된 정보는 동시에 독출되는 것을 특징으로 하는 정보 저장장치의 구동방법.
  26. 제19항에 있어서,
    상기 정보 저장장치는 적어도 두 개의 모드를 구비하고,
    제1 모드에서 상기 제1 및 제2 자성트랙의 자구들이 공통하게 이동되고, 제2 모드에서 상기 제1 및 제2 자성트랙의 자구들이 서로 구분되게 이동되도록 제어되는 것을 특징으로 하는 정보 저장장치의 구동방법.
  27. 제19항에 있어서,
    상기 제1 자성트랙 및/또는 제2 자성트랙은, 상기 데이터의 저장위치를 판별하기 위한 싱크 패턴(Sync Pattern)을 더 저장하고,
    기 설정되는 기준 싱크 패턴과 상기 저장된 싱크 패턴을 비교함에 의하여, 상기 저장된 싱크 패턴에 이웃하는 데이터의 위치를 판별하는 단계를 더 구비하는 것을 특징으로 하는 정보 저장장치의 구동방법.
KR1020090040292A 2009-05-08 2009-05-08 자구벽 이동을 이용한 정보 저장장치 및 그 동작방법 KR20100121233A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020090040292A KR20100121233A (ko) 2009-05-08 2009-05-08 자구벽 이동을 이용한 정보 저장장치 및 그 동작방법
US12/775,160 US8374052B2 (en) 2009-05-08 2010-05-06 Information storage devices using magnetic domain wall movement and methods of operating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090040292A KR20100121233A (ko) 2009-05-08 2009-05-08 자구벽 이동을 이용한 정보 저장장치 및 그 동작방법

Publications (1)

Publication Number Publication Date
KR20100121233A true KR20100121233A (ko) 2010-11-17

Family

ID=43406612

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090040292A KR20100121233A (ko) 2009-05-08 2009-05-08 자구벽 이동을 이용한 정보 저장장치 및 그 동작방법

Country Status (1)

Country Link
KR (1) KR20100121233A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2461577A1 (en) 2010-12-01 2012-06-06 LG Electronics Inc. Method for controlling screen display and display using the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2461577A1 (en) 2010-12-01 2012-06-06 LG Electronics Inc. Method for controlling screen display and display using the same

Similar Documents

Publication Publication Date Title
US7855908B2 (en) Information storage devices using magnetic domain wall motion and methods of operating the same
JP5520531B2 (ja) 磁区壁移動を利用した情報保存装置及びその動作方法
US7835167B2 (en) Magnetic domain data storage devices and methods of operating the same
US8279667B2 (en) Integrated circuit memory systems and program methods thereof including a magnetic track memory array using magnetic domain wall movement
JP5305627B2 (ja) 磁区壁移動を利用したメモリ装置
US8115238B2 (en) Memory device employing magnetic domain wall movement
US8406029B2 (en) Identification of data positions in magnetic packet memory storage devices, memory systems including such devices, and methods of controlling such devices
JP2007073103A (ja) メモリ素子およびメモリ素子のマップアドレス管理方法
JP4346875B2 (ja) データのリアサイン方法、データ記録装置、プログラム
KR101488832B1 (ko) 자구벽 이동을 이용한 정보저장장치 및 그의 동작방법
KR20060019494A (ko) 자기 저항 메모리 및 자기 저항 메모리 기록 방법
JP2008072124A (ja) 磁区壁の移動を用いた情報保存装置の情報記録方法及び情報読み取り方法
US8374052B2 (en) Information storage devices using magnetic domain wall movement and methods of operating the same
JP4735948B2 (ja) 磁気ランダムアクセスメモリ及びその動作方法
KR20100121233A (ko) 자구벽 이동을 이용한 정보 저장장치 및 그 동작방법
JP3853199B2 (ja) 半導体記憶装置及び半導体記憶装置の読み出し方法
KR20090011247A (ko) 디스크 디펙트 목록 생성 방법, 디스크 디펙트 목록 저장매체, 및 하드디스크 드라이브 제어 방법
US7301795B2 (en) Accelerated low power fatigue testing of FRAM
JP2006511001A (ja) 磁気データ記憶デバイスにおける熱緩和の発生可能性を検出するための方法およびデバイス
KR20100121232A (ko) 자구벽 이동을 이용한 정보 저장장치 및 그 동작방법
KR20100121234A (ko) 자구벽 이동을 이용한 정보 저장장치 및 그 동작방법
JP2005267686A (ja) 半導体記憶装置
KR20180047829A (ko) 저항성 메모리 장치
KR20100121235A (ko) 자구벽 이동을 이용한 정보 저장장치 및 그 구동방법
US8199570B2 (en) Multi-bit memory with selectable magnetic layer

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination