KR20100113073A - 통신시스템에서 순환중복검사 첨부를 위한 장치 - Google Patents

통신시스템에서 순환중복검사 첨부를 위한 장치 Download PDF

Info

Publication number
KR20100113073A
KR20100113073A KR1020107014830A KR20107014830A KR20100113073A KR 20100113073 A KR20100113073 A KR 20100113073A KR 1020107014830 A KR1020107014830 A KR 1020107014830A KR 20107014830 A KR20107014830 A KR 20107014830A KR 20100113073 A KR20100113073 A KR 20100113073A
Authority
KR
South Korea
Prior art keywords
crc
information
check
length
sequence
Prior art date
Application number
KR1020107014830A
Other languages
English (en)
Other versions
KR101518831B1 (ko
Inventor
창 위장
리 시아오치앙
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Publication of KR20100113073A publication Critical patent/KR20100113073A/ko
Application granted granted Critical
Publication of KR101518831B1 publication Critical patent/KR101518831B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/033Theoretical methods to calculate these checking codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/09Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6522Intended application, e.g. transmission or communication standard
    • H03M13/65253GPP LTE including E-UTRA

Landscapes

  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Error Detection And Correction (AREA)

Abstract

본 발명에서는 통신시스템에서 전송될 데이터나 시그널링에 CRC 비트를 첨부하는 장치가 제안되었다. CRC 비트 시퀀스의 길이가 16인 경우, 본 발명에 나열된 CRC 생성 다항식들 중의 하나가 사용될 수 있다. CRC 비트 시퀀스의 길이가 18인 경우, 본 발명에 나열된 CRC 생성 다항식들 중의 하나가 사용될 수 있다. CRC 비트 시퀀스의 길이가 20인 경우, 본 발명에 나열된 CRC 생성 다항식들 중의 하나가 사용될 수 있다. 본 발명에서 제시된 최적화된 CRC 생성 다항식들의 사용을 통해, 시그널링 검출시의 실수가 효과적으로 줄어들어 시스템 스펙트럼 이용성이 향상될 수 있다.

Description

통신시스템에서 순환중복검사 첨부를 위한 장치 {Apparatus for appending cyclic redundancy check in communication system}
본 발명은 통신시스템에 관한 것으로, 더욱 상세하게는 통신시스템에서 순환중복검사 값 첨부를 위한 장치에 관한 것이다.
현재, 3GPP(3rd Generation Mobile Communication System Partnership Project) 표준화 기구는 기존의 시스템 기준에 대한 Long term Evolution (LTE) 프로젝트를 시작하였다. 수많은 물리계층 전송기법들 중에서, 직교 주파수 분할 다중화(OFDM)에 근거한 하향링크 전송기법 및 단일 반송파 주파수 분할 다중 접속(SCFDMA)에 근거한 상향링크 전송기법이 활발히 연구되고 있다. 본질적으로, OFDM은 다중 반송파 변조 통신기법이다. 이것의 기본 원칙은 고속의 데이터 스트림을 여러 저속의 데이터 스트림들로 분할하여 직교하는 부반송파들의 그룹을 통하여 동시에 전송하는 것이다. 다중 반송파 특성 때문에, OFDM 기법은 다수의 측면에서 우수한 성능을 가진다. SCFDMA는 실질적으로 비교적 낮은 첨두 전력 대 평균 전력 비(PAPR)를 가진 단일 반송파 전송기법이다. 따라서, 이동단말의 전력 증폭기가 효과적으로 작동될 수 있어 셀 커버리지를 확대할 수 있다. 또한, 순환전치(cyclic prefix) 및 주파수 영역 필터링을 채용하여, SCFDMA 기법은 비교적 낮은 처리 복잡도를 가진다.
순환 중복 검사(CRC: cyclic redundancy check)는 네트워크 데이터 패킷이나 컴퓨터 파일 블록 등의 데이터에 따라 고정된 개수의 데이터 비트들을 생성하는 해시 함수(hash function)에 해당한다. CRC는 데이터 전송 또는 데이터 저장시 발생 가능한 오류를 검출하기 위해 이용된다. CRC 값은 데이터의 전송이나 저장이전에 계산되어 그 데이터의 끝에 첨부된다. 수신기는 해당 데이터의 변경여부를 검사한다.
CRC 계산은 다음과 같다. 시퀀스
Figure pct00001
이 CRC 계산 모듈에 입력되고, 생성된 체크 비트 시퀀스가
Figure pct00002
이고, 여기서 A는 입력 시퀀스의 길이를 나타내고 L은 체크 비트 시퀀스의 길이라고 가정하자. 그러면, 체크 비트가 첨부된 시퀀스는
Figure pct00003
이 된다. 체크 비트들은 다음과 같이 계산된다: GF(2) 에서, 아래의 다항식
Figure pct00004
을 해당되는 생성 다항식으로 나누되 나머지는 제로이어야 한다.
현재 LTE에 적용되는 CRC 생성 다항식들은 다음과 같다: CRC의 길이 L이 16인 경우 CRC 생성 다항식은 g CRC16 (D) = D 16 + D 12 + D 5 + 1 이고, CRC의 길이 L이 24인 경우 CRC 생성 다항식들은 g CRC24A (D) = D 24 + D 23 + D 18 + D 17 + D 14 + D 11 + D 10 + D 7 + D 6 + D 5 + D 4 + D 3 + D + lg CRC24B (D) = D 24 + D 23 + D 6 + D 5 + D + 1 이다.
현재 LTE에서, DCI 처리 흐름이 도 1에 나타나 있다. 모듈(101)에서, DCI는 CRC를 데이터 시퀀스에 부가한다. PDCCH에 대한 부하(load) 정보가
Figure pct00005
이라 하자. CRC 생성 다항식에 따라 생성된 체크 비트 시퀀스는
Figure pct00006
이고, A는 부하 정보의 길이이며 L은 체크 비트 시퀀스의 길이이다. CRC가 첨부된 시퀀스를
Figure pct00007
(여기서,
Figure pct00008
) 라 가정하자. 그러면,
Figure pct00009
사이의 관계는 다음과 같다:
Figure pct00011
CRC 첨부 후, CRC 체크 비트 시퀀스와 사용자 단말(UE) ID 시퀀스
Figure pct00012
에 대한 스크램블링 처리가 수행되어 시퀀스
Figure pct00013
이 형성된다. 이때,
Figure pct00014
사이의 관계는 다음과 같다:
Figure pct00015
모듈(102)에서, 시퀀스
Figure pct00016
에 대한 채널 코딩이 수행된다. LTE에서는 콘볼루션 코딩 방식이 적용된다. 모듈(103)에서, 부호화된 데이터에 대해 속도 정합(rate matching)이 실행된다.
현존하는 문제점은 이용되는 CRC 생성 다항식이 최적이 아니라는 것이다. PDCCH에 대한 부하 정보의 길이가 A이고 체크 비트 시퀀스의 길이가 L이라 하자. 그러면, CRC는 선형 블록 코드 (A+L, A)에 해당한다. CRC 생성 다항식에 대한 기술적 지표의 하나는 P ue 이다. P ue 는 하나의 선형 블록 코드워드가 채널 전송 후에 오류에 의해 다른 코드워드로 검출되는 확률로 정의될 수 있다. 다음의 서술에서 2진 대칭 채널(BSC)이 일례로 사용된다.
g CRC16 (D) = D 16 + D 12 + D 5 + 1 의 성능이 도 2에 도시되어 있다. 여기서, x 축은 BSC에서의 오류 확률(ε)을 나타내고, y 축은 해당하는 P ue 를 나타낸다. 도시된 4개의 커브들은 각각 A = 16, 24, 32 및 48인 경우에 해당한다. 이 도면으로부터 명백하게 알 수 있듯이, ε이 [0.05, 0.3]의 범위에 있을 때 Pue는 ε= 0.5일 경우의 그것보다 크다. 이는 생성 다항식의 성능이 위 범위에서 매우 낮다는 것을 의미한다.
본 발명의 목적은 통신시스템에서 CRC 값을 첨부하는 장치를 제공하는 것이다. 이러한 장치를 이용하여, CRC 값이 전송되는 데이터 또는 시그널링에 첨부된다.
본 출원에 있어서, CRC 비트 시퀀스의 길이가 16인 경우, 아래에 나열된 CRC 생성 다항식들 중의 하나가 사용된다:
D 16 + D 15 + D 12 + D 9 + D 6 + D 3 + D 2 + 1
D 16 + D 14 + D 13 + D 10 + D 7 + D 4 + D + 1
D 16 + D 15 + D 14 + D 12 + D 11 + D 8 + D 7 + D 6 + D 5 + D 4 + D 3 +1
D 16 + D 13 + D 12 + D 11 + D 10 + D 9 + D 8 + D 5 + D 4 + D 2 + D +1
D 16 + D 15 + D 12 + D 10 + D 9 + D 8 + D 7 + D 6 + D 5 + D 3 + D 2 +1
D 16 + D 14 + D 13 + D 11 + D 10 + D 9 + D 8 + D 7 + D 6 + D 4 + D +1
D 16 + D 15 + D 14 + D 12 + D 11 + D 9 + D 8 + D 7 + D 6 + D 5 + D 4 +1
D 16 + D 12 + D 11 + D 10 + D 9 + D 8 + D 7 + D 5 + D 4 + D 2 + D +1
본 출원에 있어서, CRC 비트 시퀀스의 길이가 18인 경우, 아래에 나열된 CRC 생성 다항식들 중의 하나가 사용된다:
D 18 + D 16 + D 14 + D 10 + D 9 + D 8 + D 4 + 1
D 18 + D 14 + D 10 + D 9 + D 8 + D 4 + D 2 + 1
D 18 + D 16 + D 15 + D 12 + D 9 + D 8 + D 5 + 1
D 18 + D 13 + D 10 + D 9 + D 6 + D 3 + D 2 + 1
D 18 + D 17 + D 11 + D 10 + D 9 + D 8 + D 6 + 1
D 18 + D 12 + D 10 + D 9 + D 8 + D 7 + D + 1
D 18 + D 17 + D 16 + D 14 + D 11 + D 9 + D 8 + D 5 + D 3 + 1
D 18 + D 15 + D 13 + D 10 + D 9 + D 7 + D 4 + D 2 + D + 1
본 출원에 있어서, CRC 비트 시퀀스의 길이가 20인 경우, 아래에 나열된 CRC 생성 다항식들 중의 하나가 사용된다:
D 20 + D 19 + D 18 + D 17 + D 15 + D 14 + D 12 + D 11 + D 10 + D 8 + D 7 + D 6 + D 4 + 1
D 20 + D 16 + D 14 + D 13 + D 12 + D 10 + D 9 + D 8 + D 6 + D 5 + D 3 + D 2 + D + 1
D 20 + D 19 + D 14 + D 13 + D 11 + D 7 + D 6 + D 5 + D 3 + D 2 + D + 1
D 20 + D 19 + D 18 + D 17 + D 15 + D 14 + D 13 + D 9 + D 7 + D 6 + D + 1
D 20 + D 18 + D 17 + D 16 + D 11 + D 9 + D 8 + D 7 + D 6 + D 3 + D 2 + 1
D 20 + D 18 + D 17 + D 14 + D 13 + D 12 + D 11 + D 9 + D 4 + D 3 + D 2 + 1
D 20 + D 19 + D 17 + D 13 + D 12 + D 10 + D 9 + D 8 + D 7 + D 6 + D 3 + D 2 + D + 1
D 20 + D 19 + D 18 + D 17 + D 14 + D 13 + D 12 + D 11 + D 10 + D 8 + D 7 + D 3 + D + 1
본 발명에서 제시된 최적화된 CRC 생성 다항식들의 사용을 통해, 시그널링 검출시의 실수가 효과적으로 줄어들어 시스템 스펙트럼 이용성이 향상될 수 있다.
도 1은 DCI 처리 흐름의 일례를 보여준다.
도 2는 기존의 CRC 생성 다항식들의 성능을 예시한다.
도 3은 CRC 생성 다항식 D 16 + D 15 + D 14 + D 12 + D 11 + D 9 + D 8 + D 7 + D 6 + D 5 + D 4 +1 의 성능을 보여준다.
도 4는 16-비트 체크 정보의 처리 흐름을 예시한다.
도 5는 18-비트 또는 20-트 체크 정보의 처리 흐름을 보여준다.
데이터나 시그널링을 위한 부하 정보가
Figure pct00017
, 데이터나 시그널링에 첨부될 CRC 시퀀스가
Figure pct00018
이라고 가정하자, 여기서 A는 부하 정보의 길이를 나타내고 L은 체크 비트 시퀀스의 길이를 나타낸다 (16-비트 체크 정보에 대해 L=16, 18-비트 체크 정보에 대해 L=18 및 20-비트 체크 정보에 대해 L=20). 체크 비트 시퀀스는 아래와 같은 방법으로 계산된다: GF(2)에 있어서, 다항식
Figure pct00019
이 해당 생성 다항식들로 나누어진다. 그리고, 나머지들은 제로이다. CRC가 첨부된 시퀀스를
Figure pct00020
라 가정하자 (여기서,
Figure pct00021
). 그러면,
Figure pct00022
Figure pct00023
사이의 관계는 다음과 같다:
Figure pct00024
본 발명에서는 기존의 것보다 뛰어난 성능을 보이는 최적화된 CRC 생성 다항식들이 제안된다.
본 출원에 있어서, CRC 비트 시퀀스의 길이가 16인 경우, 아래에 나열된 CRC 생성 다항식들 중의 하나가 사용된다:
D 16 + D 15 + D 12 + D 9 + D 6 + D 3 + D 2 + 1
D 16 + D 14 + D 13 + D 10 + D 7 + D 4 + D + 1
D 16 + D 15 + D 14 + D 12 + D 11 + D 8 + D 7 + D 6 + D 5 + D 4 + D 3 +1
D 16 + D 13 + D 12 + D 11 + D 10 + D 9 + D 8 + D 5 + D 4 + D 2 + D +1
D 16 + D 15 + D 12 + D 10 + D 9 + D 8 + D 7 + D 6 + D 5 + D 3 + D 2 +1
D 16 + D 14 + D 13 + D 11 + D 10 + D 9 + D 8 + D 7 + D 6 + D 4 + D +1
D 16 + D 15 + D 14 + D 12 + D 11 + D 9 + D 8 + D 7 + D 6 + D 5 + D 4 +1
D 16 + D 12 + D 11 + D 10 + D 9 + D 8 + D 7 + D 5 + D 4 + D 2 + D +1
본 출원에 있어서, CRC 비트 시퀀스의 길이가 18인 경우, 아래에 나열된 CRC 생성 다항식들 중의 하나가 사용된다:
D 18 + D 16 + D 14 + D 10 + D 9 + D 8 + D 4 + 1
D 18 + D 14 + D 10 + D 9 + D 8 + D 4 + D 2 + 1
D 18 + D 16 + D 15 + D 12 + D 9 + D 8 + D 5 + 1
D 18 + D 13 + D 10 + D 9 + D 6 + D 3 + D 2 + 1
D 18 + D 17 + D 11 + D 10 + D 9 + D 8 + D 6 + 1
D 18 + D 12 + D 10 + D 9 + D 8 + D 7 + D + 1
D 18 + D 17 + D 16 + D 14 + D 11 + D 9 + D 8 + D 5 + D 3 + 1
D 18 + D 15 + D 13 + D 10 + D 9 + D 7 + D 4 + D 2 + D + 1
본 출원에 있어서, CRC 비트 시퀀스의 길이가 20인 경우, 아래에 나열된 CRC 생성 다항식들 중의 하나가 사용된다:
D 20 + D 19 + D 18 + D 17 + D 15 + D 14 + D 12 + D 11 + D 10 + D 8 + D 7 + D 6 + D 4 + 1
D 20 + D 16 + D 14 + D 13 + D 12 + D 10 + D 9 + D 8 + D 6 + D 5 + D 3 + D 2 + D + 1
D 20 + D 19 + D 14 + D 13 + D 11 + D 7 + D 6 + D 5 + D 3 + D 2 + D + 1
D 20 + D 19 + D 18 + D 17 + D 15 + D 14 + D 13 + D 9 + D 7 + D 6 + D + 1
D 20 + D 18 + D 17 + D 16 + D 11 + D 9 + D 8 + D 7 + D 6 + D 3 + D 2 + 1
D 20 + D 18 + D 17 + D 14 + D 13 + D 12 + D 11 + D 9 + D 4 + D 3 + D 2 + 1
D 20 + D 19 + D 17 + D 13 + D 12 + D 10 + D 9 + D 8 + D 7 + D 6 + D 3 + D 2 + D + 1
D 20 + D 19 + D 18 + D 17 + D 14 + D 13 + D 12 + D 11 + D 10 + D 8 + D 7 + D 3 + D + 1
아래에서는 CRC 비트 시퀀스의 길이가 16인 경우를 일례로 설명한다. 16-비트 CRC 생성 다항식은 기존의 gCRC16(D) = D 16 + D 12 + D 5 + 1 에 비해 뛰어난 성능을 가진다. 생성 다항식 D 16 + D 15 + D 14 + D 12 + D 11 + D 9 + D 8 + D 7 + D 6 + D 5 + D 4 +1 을 예로 든다. 이의 성능이 도 3에 나타나있다. 이 도면으로부터 생성 다항식은 gCRC16(D)에 존재하는 한계(즉, ε이 [0.05, 0.3]의 범위에 있을 때 Pue는ε= 0.5일 경우의 그것보다 크다)를 가지지 않는다는 것을 알 수 있다. 한편으로, 도 2와 도 3의 비교로부터, 생성 다항식 D 16 + D 15 + D 14 + D 12 + D 11 + D 9 + D 8 + D 7 + D 6 + D 5 + D 4 +1 이 gCRC16(D) = D 16 + D 12 + D 5 + 1 보다 훨씬 좋은 성능을 보인다는 것을 알 수 있다 (동일한 A
Figure pct00025
에 대하여,
Figure pct00026
가 작을수록 더 성능이 좋다).
하나의 응용 시나리오는 본 발명을 통신시스템의 데이터 전송에 적용하는 것이다. 예를 들면, 기지국(BS)이 사용자 단말(UE)로 데이터를 전송하거나 사용자 단말이 기지국으로 데이터를 전송할 경우, CRC 비트 시퀀스의 길이가 16, 18 또는 20 이라면 본 발명에서 제안된 CRC 생성 다항식들이 사용될 수 있다.
다른 응용 시나리오는 본 발명을 통신시스템의 제어 시그널링의 전송에 적용하는 것이다. 통신시스템에서, 기지국은 매 스케줄링 순간마다 제어 시그널링을 전송함으로써 사용자 단말들에 대한 자원할당 및 전송과 수신을 제어한다. 본 발명에서, 각 사용자 단말에 대한 제어 시그널링은 물리적 하향링크 제어 채널(Physical Downlink Control Channel, PDCCH)로 지칭된다. 또한, PDCCH에서의 부하 정보는 하향링크 제어 정보(Downlink Control Information, DCI)로 지칭된다.
본 발명에서 제안된 CRC 생성 다항식들을 사용하여 제어 시그널링을 전송하는 방법은 다음의 단계를 포함한다:
단계 a) 에서, 기지국이 제어 시그널링에 관한 정보 및 최적화된 CRC 생성 다항식에 따라 제어 시그널링에 대한 체크 정보를 생성한다.
제어 시그널링에 대한 부하 정보가
Figure pct00027
, CRC 생성 다항식에 따라 생성된 체크 비트 시퀀스가
Figure pct00028
이라고 가정하자, 여기서 A는 부하 정보의 길이를 나타내고 L은 체크 비트 시퀀스의 길이를 나타낸다 (16-비트 체크 정보에 대해 L=16, 18-비트 체크 정보에 대해 L=18 및 20-비트 체크 정보에 대해 L=20). 체크 비트 시퀀스는 아래와 같은 방법으로 계산된다: GF(2)에 있어서, 다항식
Figure pct00029
이 해당 생성 다항식들로 나누어 진다. 그리고, 나머지들은 제로이다. CRC가 첨부된 시퀀스를
Figure pct00030
라 가정하자 (여기서,
Figure pct00031
). 그러면,
Figure pct00032
Figure pct00033
사이의 관계는 다음과 같다:
Figure pct00034
도 4는 16-비트 체크 정보의 처리 흐름을 예시한다. 도 5는 18-비트 또는 20-비트 체크 정보의 처리 흐름을 보여준다. 체크 정보가 16 비트인 경우, 단계 a)에서의 연산은 도 4의 모듈(401)이 구현하는 연산(CRC 첨부)에 해당한다. 체크 정보가 18 또는 20 비트인 경우, 단계 a)에서의 연산은 도 5의 모듈(501)이 구현하는 연산(CRC 첨부)에 해당한다.
단계 b) 에서, 기지국은 UE ID에 따라 얻어진 정보를 사용하여 체크 정보에 대한 스크램블링 연산을 수행한다.
체크 정보가 16 비트인 경우, UE ID의 길이가 체크 정보의 길이와 같기 때문에, 기지국은 직접 UE ID를 사용하여 체크 정보에 대한 스크램블링 연산을 수행한다. 이 과정은 도 4의 모듈(402, 스크램블링)에 의해 구현된다. 그 내용은 다음과 같다. CRC가 첨부된 시퀀스를
Figure pct00035
라 하면, 여기서 B = A + L 이고 A는 부하 정보의 길이이며 L은 체크 비트 시퀀스의 길이를 나타낸다. 그러면, CRC 비트 시퀀스와 UE ID
Figure pct00036
를 스크램블링 처리하여 시퀀스
Figure pct00037
를 얻는다. 이때, bk ck 사이의 관계는 다음과 같다:
Figure pct00038
체크 정보가 18 또는 20 비트인 경우, UE ID의 길이가 16 비트이므로, UE ID를 체크 정보의 길이와 같도록 확장할 필요가 있다. 하나의 방법은 UE ID에 대해 채널 코딩을 수행하는 것이다. 이 과정은 도 5의 모듈(504, 채널 코딩 2)에서 구현된다. 예를 들면, 체크 정보가 18 비트인 경우, 선형 블록 코드 부호화 방식 (18, 16)을 사용하여 UE ID를 18 비트 코드워드로 확장할 수 있다. 체크 정보가 20 비트인 경우에는, 선형 블록 코드 부호화 방식 (20, 16)을 사용하여 UE ID를 20 비트 코드워드로 확장할 수 있다. 후속 스크램블링 연산은 도 5의 모듈(502, 스크램블링 연산)에서 구현된다. 그 내용은 다음과 같다. CRC가 첨부된 시퀀스를
Figure pct00039
라 하면, 여기서 B = A + L 이고 A는 체크 정보의 길이이며, L은 체크 비트 시퀀스의 길이를 나타낸다. UE ID
Figure pct00040
가 시퀀스
Figure pct00041
로 부호화 되고, CRC 시퀀스와 UE ID에 따라 얻은 정보 시퀀스
Figure pct00042
를 스크램블링하여 시퀀스
Figure pct00043
를 얻는다고 가정하자. 그러면, b k c k 의 관계는 다음과 같다:
Figure pct00044
단계 c)에서는, 채널 코딩 연산 및 부하 정보와 단계 b)에서 얻은 스크램블된 정보에 대한 속도 정합(rate matching) 연산이 이루어진다. 그리고, 처리된 정보는 기지국에 의해 전송된다.
이 단계에서, 채널 코딩 및 속도 정합은 단계 b)에서 얻은 스크램블된 정보
Figure pct00045
에 대하여 기지국에 의해 실행되고, 그 후에 처리된 정보는 전송된다. 여기서, 콘볼루션 코딩 및 기타의 방식이 사용될 수 있다.
체크 정보가 16 비트인 경우, 단계 c)의 연산은 도 4에서 모듈(403, 채널 코딩/속도 정합)의 연산에 해당한다. 체크 정보가 18 또는 20 비트인 경우, 단계 c)의 연산은 도 5에서 모듈(503, 채널 코딩/속도 정합)의 연산에 해당한다.
본 발명의 4 가지 실시예들이 다음에 기술된다. 간략한 서술을 위해, 잘 알려진 기능이나 장비에 대한 구체적 설명은 생략된다.
본 실시예에서, 전송 제어 시그널링은 동일한 길이 (즉, 16 비트)의 체크 정보를 공유한다. 사용되는 CRC 생성 다항식이 D 16 + D 15 + D 14 + D 12 + D 11 + D 9 + D 8 + D 7 + D 6 + D 5 + D 4 +1 이고, UE ID가
Figure pct00046
이며, 제어 시그널링에 대한 부하 정보가 20 비트 시퀀스인
Figure pct00047
이라 가정하자. 이러한 모든 설정은 단지 서술의 편의에 따른 것이라는 것에 유의한다. 본 발명에서 제안된 CRC 생성 다항식 중의 다른 어느 것이나, UE ID 및 제어 시그널링의 부하 정보도 적용 가능하다.
제어 시그널링의 부하 정보 및 최적화된 CRC 생성 다항식에 따라 생성된 체크 비트 시퀀스는
Figure pct00048
이다. 그러면, CRC가 첨부된 시퀀스는
Figure pct00049
이다. CRC 비트 시퀀스를 UE ID로 스크램블링 하여 스크램블링된 시퀀스
Figure pct00050
를 얻는다. 채널 코딩 및 속도 정합 연산이 시퀀스
Figure pct00051
에 대하여 기지국에 의해 실행된다. 마지막으로, 처리된 정보는 전송된다.
본 실시예에서, 전송 제어 시그널링은 동일한 길이 (즉, 18 비트)의 체크 정보를 공유한다. 사용되는 CRC 생성 다항식이 D 18 + D 16 + D 14 + D 10 + D 9 + D 8 + D 4 + 1, UE ID가
Figure pct00052
이며, 제어 시그널링에 대한 부하 정보가 20 비트 시퀀스인
Figure pct00053
이라 가정하자. 이러한 모든 설정은 단지 서술의 편의에 따른 것이라는 것에 유의한다. 본 발명에서 제안된 CRC 생성 다항식 중의 다른 어느 것이나, UE ID 및 제어 시그널링의 부하 정보도 적용 가능하다.
제어 시그널링의 부하 정보 및 최적화된 CRC 생성 다항식에 따라 생성된 체크 비트 시퀀스는
Figure pct00054
이다. 그러면, CRC가 첨부된 시퀀스는
Figure pct00055
이다. 체계적인 선형 블록 코딩에 의해, UE ID
Figure pct00056
는 시퀀스
Figure pct00057
로 변환된다. 코딩 규칙은 다음과 같다:
Figure pct00058
따라서, UE ID
Figure pct00059
에 의해, 부호화된 시퀀스
Figure pct00060
가 얻어질 수 있다. CRC 비트 시퀀스를 시퀀스
Figure pct00061
로 스크램블링 하여 시퀀스
Figure pct00062
를 얻는다. 그리고, 시퀀스
Figure pct00063
에 대하여 채널 코딩 및 속도 정합 등의 연산이 기지국에 의해 실행된다. 마지막으로, 처리된 정보는 전송된다.
본 실시예에서, 전송 제어 시그널링은 동일한 길이 (즉, 20 비트)의 체크 정보를 공유한다. 사용되는 CRC 생성 다항식이 D 20 + D 19 + D 18 + D 17 + D 15 + D 14 + D 12 + D 11 + D 10 + D 8 + D 7 + D 6 + D 4 + 1, UE ID가
Figure pct00064
이며, 제어 시그널링에 대한 부하 정보가 20 비트 시퀀스인
Figure pct00065
이라 가정하자. 이러한 모든 설정은 단지 서술의 편의에 따른 것이라는 것에 유의한다. 본 발명에서 제안된 CRC 생성 다항식 중의 다른 어느 것이나, UE ID 및 제어 시그널링의 부하 정보도 적용 가능하다.
제어 시그널링의 부하 정보 및 최적화된 CRC 생성 다항식에 따라 생성된 체크 비트 시퀀스는
Figure pct00066
이다. 그러면, CRC가 첨부된 시퀀스는
Figure pct00067
다. 체계적인 선형 블록 코딩에 의해, UE ID
Figure pct00068
는 시퀀스
Figure pct00069
로 변환된다. 코딩 규칙은 다음과 같다:
Figure pct00070
따라서, UE ID
Figure pct00071
에 의해, 부호화된 시퀀스
Figure pct00072
가 얻어진다. 시퀀스
Figure pct00073
를 사용하여 CRC 비트 시퀀스를 스크램블링 하여 시퀀스
Figure pct00074
를 얻는다. 그리고, 시퀀스
Figure pct00075
에 대하여 채널 코딩 및 속도 정합 등의 연산이 기지국에 의해 실행된다. 마지막으로, 처리된 정보는 전송된다.
본 실시예는 데이터 전송의 경우에 해당한다. 예를 들어, 기지국이 사용자 단말로 데이터를 전송하거나 사용자 단말이 기지국으로 데이터를 전송하는 경우, CRC 시퀀스가 16, 18 또는 20 비트라면, 본 발명에서 제안된 CRC 생성 다항식들이 여기에 적용될 수 있다. 예를 들면, CRC 시퀀스가 16 비트인 경우에는 생성 다항식 D 16 + D 15 + D 14 + D 12 + D 11 + D 9 + D 8 + D 7 + D 6 + D 5 + D 4 +1 이 적용될 수 있고, CRC 시퀀스가 18 비트인 경우에는 생성 다항식 D 18 + D 16 + D 14 + D 10 + D 9 + D 8 + D 4 + 1 이 적용될 수 있고, CRC 시퀀스가 20 비트인 경우에는 생성 다항식 D 20 + D 19 + D 18 + D 17 + D 15 + D 14 + D 12 + D 11 + D 10 + D 8 + D 7 + D 6 + D 4 + 1 이 적용될 수 있다.
본 발명은 특정 바람직한 실시예들을 참조하여 제시되고 설명되었으나, 당업자는 첨부된 청구범위들 및 그 균등물에 의해 정의되는 본 발명의 취지 및 범위를 벗어남이 없이 형식 및 내용 상의 여러 변경이 가능하다는 것을 이해할 것이다.

Claims (10)

  1. 순환 중복 검사(CRC) 비트를 첨부하는 장치에 있어서,
    CRC 비트 시퀀스의 길이가 16인 경우, 아래에 나열된 CRC 생성 다항식들
    D 16 + D 15 + D 12 + D 9 + D 6 + D 3 + D 2 + 1
    D 16 + D 14 + D 13 + D 10 + D 7 + D 4 + D + 1
    D 16 + D 15 + D 14 + D 12 + D 11 + D 8 + D 7 + D 6 + D 5 + D 4 + D 3 +1
    D 16 + D 13 + D 12 + D 11 + D 10 + D 9 + D 8 + D 5 + D 4 + D 2 + D +1
    D 16 + D 15 + D 12 + D 10 + D 9 + D 8 + D 7 + D 6 + D 5 + D 3 + D 2 +1
    D 16 + D 14 + D 13 + D 11 + D 10 + D 9 + D 8 + D 7 + D 6 + D 4 + D +1
    D 16 + D 15 + D 14 + D 12 + D 11 + D 9 + D 8 + D 7 + D 6 + D 5 + D 4 +1
    D 16 + D 12 + D 11 + D 10 + D 9 + D 8 + D 7 + D 5 + D 4 + D 2 + D +1
    중의 어느 하나를 사용하고,
    CRC 비트 시퀀스의 길이가 18인 경우, 아래에 나열된 CRC 생성 다항식들
    D 18 + D 16 + D 14 + D 10 + D 9 + D 8 + D 4 + 1
    D 18 + D 14 + D 10 + D 9 + D 8 + D 4 + D 2 + 1
    D 18 + D 16 + D 15 + D 12 + D 9 + D 8 + D 5 + 1
    D 18 + D 13 + D 10 + D 9 + D 6 + D 3 + D 2 + 1
    D 18 + D 17 + D 11 + D 10 + D 9 + D 8 + D 6 + 1
    D 18 + D 12 + D 10 + D 9 + D 8 + D 7 + D + 1
    D 18 + D 17 + D 16 + D 14 + D 11 + D 9 + D 8 + D 5 + D 3 + 1
    D 18 + D 15 + D 13 + D 10 + D 9 + D 7 + D 4 + D 2 + D + 1
    중의 어느 하나를 사용하고,
    CRC 비트 시퀀스의 길이가 20인 경우, 아래에 나열된 CRC 생성 다항식들
    D 20 + D 19 + D 18 + D 17 + D 15 + D 14 + D 12 + D 11 + D 10 + D 8 + D 7 + D 6 + D 4 + 1
    D 20 + D 16 + D 14 + D 13 + D 12 + D 10 + D 9 + D 8 + D 6 + D 5 + D 3 + D 2 + D + 1
    D 20 + D 19 + D 14 + D 13 + D 11 + D 7 + D 6 + D 5 + D 3 + D 2 + D + 1
    D 20 + D 19 + D 18 + D 17 + D 15 + D 14 + D 13 + D 9 + D 7 + D 6 + D + 1
    D 20 + D 18 + D 17 + D 16 + D 11 + D 9 + D 8 + D 7 + D 6 + D 3 + D 2 + 1
    D 20 + D 18 + D 17 + D 14 + D 13 + D 12 + D 11 + D 9 + D 4 + D 3 + D 2 + 1
    D 20 + D 19 + D 17 + D 13 + D 12 + D 10 + D 9 + D 8 + D 7 + D 6 + D 3 + D 2 + D + 1
    D 20 + D 19 + D 18 + D 17 + D 14 + D 13 + D 12 + D 11 + D 10 + D 8 + D 7 + D 3 + D + 1
    중의 어느 하나를 사용하는 것을 특징으로 하는 통신시스템에서 전송될 데이터나 시그널링에 CRC 비트를 첨부하는 장치.
  2. 제 1항에 있어서, 상기 장치는:
    a) 제어 시그널링에 관한 부하 정보 및 최적화된 하나의 CRC 생성 다항식에 따라 상기 제어 시그널링에 대한 체크 정보를 생성하고,
    b) UE ID에 따라 얻어진 정보를 사용하여 상기 체크 정보에 대한 스크램블링 연산을 수행하고,
    c) 상기 부하 정보와 단계 b)에서 얻은 스크램블된 정보에 대한 채널 코딩 연산 및 속도 정합 연산을 실행하고 처리된 정보를 전송하도록 구성되는 것을 특징으로 하는 통신시스템에서 전송될 데이터나 시그널링에 CRC 비트를 첨부하는 장치.
  3. 제 2항에 있어서, 상기 제어 시그널링은 물리적 하향링크 제어 채널(Physical Downlink Control Channel, PDCCH)로 지칭되는 것을 특징으로 하는 통신시스템에서 전송될 데이터나 시그널링에 CRC 비트를 첨부하는 장치.
  4. 제 2항에 있어서, 상기 부하 정보는 하향링크 제어 정보(Downlink Control Information, DCI)인 것을 특징으로 하는 통신시스템에서 전송될 데이터나 시그널링에 CRC 비트를 첨부하는 장치.
  5. 제 2항에 있어서, 상기 체크 정보의 길이가 16 비트인 것을 특징으로 하는 통신시스템에서 전송될 데이터나 시그널링에 CRC 비트를 첨부하는 장치.
  6. 제 2항에 있어서, 기지국(BS)은 상기 UE ID를 사용하여 상기 체크 정보를 직접적으로 스크램블링 하는 것을 특징으로 하는 통신시스템에서 전송될 데이터나 시그널링에 CRC 비트를 첨부하는 장치.
  7. 제 2항에 있어서, 상기 체크 정보의 길이가 18 비트인 것을 특징으로 하는 통신시스템에서 전송될 데이터나 시그널링에 CRC 비트를 첨부하는 장치.
  8. 제 2항에 있어서, 기지국은 상기 UE ID를 18-비트 코드워드로 부호화한 후에 상기 처리된 UE ID와 상기 체크 정보를 스크램블링 하는 것을 특징으로 하는 통신시스템에서 전송될 데이터나 시그널링에 CRC 비트를 첨부하는 장치.
  9. 제 2항에 있어서, 상기 체크 정보의 길이가 20 비트인 것을 특징으로 하는 통신시스템에서 전송될 데이터나 시그널링에 CRC 비트를 첨부하는 장치.
  10. 제 2항에 있어서, 기지국은 상기 UE ID를 20-비트 코드워드로 부호화한 후에 상기 처리된 UE ID와 상기 체크 정보를 스크램블링 하는 것을 특징으로 하는
    통신시스템에서 전송될 데이터나 시그널링에 CRC 비트를 첨부하는 장치.
KR1020107014830A 2008-01-07 2009-01-07 통신시스템에서 순환중복검사 첨부를 위한 장치 KR101518831B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CNA2008100028637A CN101483441A (zh) 2008-01-07 2008-01-07 通信系统中添加循环冗余校验的设备
CN200810002863.7 2008-01-07
PCT/KR2009/000052 WO2009088207A2 (en) 2008-01-07 2009-01-07 Apparatus for appending cyclic redundancy check in communication system

Publications (2)

Publication Number Publication Date
KR20100113073A true KR20100113073A (ko) 2010-10-20
KR101518831B1 KR101518831B1 (ko) 2015-05-11

Family

ID=40853591

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020107014830A KR101518831B1 (ko) 2008-01-07 2009-01-07 통신시스템에서 순환중복검사 첨부를 위한 장치

Country Status (4)

Country Link
US (1) US8464140B2 (ko)
KR (1) KR101518831B1 (ko)
CN (1) CN101483441A (ko)
WO (1) WO2009088207A2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101224383B1 (ko) * 2011-04-18 2013-01-21 (주) 유파인스 디바이스들 사이에서의 보안 통신 방법

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102246449B (zh) * 2009-10-20 2014-05-07 华为技术有限公司 Pdcch的盲检测方法、资源调度方法与装置
CN102056198B (zh) 2009-10-31 2015-06-03 华为技术有限公司 一种下行信道传输及检测方法、装置和系统
JP2018137491A (ja) * 2015-06-29 2018-08-30 シャープ株式会社 端末装置、基地局装置、通信方法、および、集積回路
JP2018137494A (ja) * 2015-06-29 2018-08-30 シャープ株式会社 端末装置、基地局装置、通信方法、および、集積回路
WO2019024116A1 (zh) * 2017-08-04 2019-02-07 Oppo广东移动通信有限公司 信息处理方法、通信设备和计算机存储介质
CN110958589B (zh) 2018-09-26 2021-08-03 华为技术有限公司 数据传输方法、装置及存储介质

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7508804B2 (en) * 2002-04-05 2009-03-24 Alcatel-Lucent Usa Inc. Shared signaling for multiple user equipment
WO2003090362A1 (fr) * 2002-04-22 2003-10-30 Fujitsu Limited Codeur et decodeur de detection d'erreur, et diviseur
US20040158794A1 (en) * 2002-07-19 2004-08-12 Niesen Joseph W. Reduced overhead CRC functionality for packets and link layer superframes
US7301929B2 (en) * 2002-08-09 2007-11-27 Spyder Navigations, L.L.C. Method and system for transport block size signaling based on modulation type for HSDPA
US7117419B2 (en) * 2003-08-05 2006-10-03 Newisys, Inc. Reliable communication between multi-processor clusters of multi-cluster computer systems
KR20050027679A (ko) 2003-09-16 2005-03-21 삼성전자주식회사 이동통신시스템에서 고속 패킷 데이터 송/수신장치 및 방법
CN100493075C (zh) * 2003-11-06 2009-05-27 西安电子科技大学 变长数据分组与定长信元混合传送的方法与适配装置
US7644347B2 (en) * 2005-09-30 2010-01-05 Intel Corporation Silent data corruption mitigation using error correction code with embedded signaling fault detection
US8341510B2 (en) * 2007-06-22 2012-12-25 Sony Corporation CRC generator polynomial select method, CRC coding method and CRC coding circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101224383B1 (ko) * 2011-04-18 2013-01-21 (주) 유파인스 디바이스들 사이에서의 보안 통신 방법

Also Published As

Publication number Publication date
US20100287457A1 (en) 2010-11-11
WO2009088207A2 (en) 2009-07-16
KR101518831B1 (ko) 2015-05-11
CN101483441A (zh) 2009-07-15
US8464140B2 (en) 2013-06-11
WO2009088207A3 (en) 2009-10-01

Similar Documents

Publication Publication Date Title
CN109314952B (zh) 新无线电物理下行控制信道设计的方法及其发送设备
US10958377B2 (en) Channel encoding and decoding method and device in wireless communications
JP2021002843A (ja) コードブロックの分割を実現する方法及び装置
US9071992B2 (en) Signaling for extended MPDU, A-MPDU and A-MSDU frame formats
EP3832967A1 (en) Uplink transmission method and apparatus in cellular communication system with waveform selection
AU2017374543A1 (en) CRC bits for joint decoding and verification of control information using polar codes
KR101518831B1 (ko) 통신시스템에서 순환중복검사 첨부를 위한 장치
CN112636871B (zh) 网络节点、用户设备及其方法
JPWO2007080727A1 (ja) 通信方法および通信装置
MX2012010047A (es) Capa de aplicacion de infraestructura de correccion de error adelantada (fec) para wigig.
US10644835B1 (en) System and method for interleaving distributed CRC in polar codes for early termination
CN112134649B (zh) 传输数据的方法和发送端设备
KR20100037894A (ko) 무선통신 시스템에서 하이브리드 에이알큐 지원 장치 및 방법
US10547330B2 (en) Method and device in user equipment and base station for wireless communication
US20190115939A1 (en) Data transmission method and device
KR20200099941A (ko) 통신시스템에서 데이터 송수신 방법 및 장치
US10707989B2 (en) Method and device in user equipment and base station for channel coding in transmission for wireless communication
CN109937547B (zh) 一种基站、用户设备中的用于信道编码的方法和装置
KR101785609B1 (ko) 통신시스템에서 순환잉여검사 부호화를 위한 기술
US20230059861A1 (en) Method and device in nodes used for wireless communication
CN116723542A (zh) 一种基站、用户设备中的用于信道编码的方法和装置
KR20100004469A (ko) 광대역 무선통신시스템에서 채널 코딩 장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180427

Year of fee payment: 4