KR20100103065A - Device for image testing of the display panel - Google Patents

Device for image testing of the display panel Download PDF

Info

Publication number
KR20100103065A
KR20100103065A KR1020090021483A KR20090021483A KR20100103065A KR 20100103065 A KR20100103065 A KR 20100103065A KR 1020090021483 A KR1020090021483 A KR 1020090021483A KR 20090021483 A KR20090021483 A KR 20090021483A KR 20100103065 A KR20100103065 A KR 20100103065A
Authority
KR
South Korea
Prior art keywords
display panel
image
image evaluation
pci express
bits
Prior art date
Application number
KR1020090021483A
Other languages
Korean (ko)
Other versions
KR100984527B1 (en
Inventor
신동춘
Original Assignee
(주)비원테크
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)비원테크 filed Critical (주)비원테크
Priority to KR1020090021483A priority Critical patent/KR100984527B1/en
Publication of KR20100103065A publication Critical patent/KR20100103065A/en
Application granted granted Critical
Publication of KR100984527B1 publication Critical patent/KR100984527B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • H04N17/004Diagnosis, testing or measuring for television systems or their details for digital television systems

Abstract

본 발명은 자체에 화상평가모듈을 구비하고 있어 다른 장치와 연결시키지 않고 독립적으로 사용할 수 있는 디스플레이 패널의 화상평가장치에 관한 것이다. The present invention relates to an image evaluation apparatus of a display panel which is provided with an image evaluation module and can be used independently without being connected to another apparatus.

이러한 본 발명의 디스플레이 패널의 화상평가장치는 CPU, 메모리와 PCI익스프레스슬롯를 포함하여 구성된 컴퓨터를 포함하는 디스플레이 패널의 화상을 평가하는 장치에 있어서, 상기 PCI익스프레스 슬롯에 착탈 가능하게 화상평가모듈을 설치하여 구성하되, 상기 화상평가모듈은 일정한 패턴과 제어 시간을 생성하여 디스플레이 패널로 전송하는 제어FPGA와 ; 외부로부터 입력된 압축된 영상 데이터를 실제 영상으로 복원하는 MPEG디코더를 포함하여 구성됨을 특징으로 한다.The image evaluation apparatus of the display panel of the present invention is an apparatus for evaluating an image of a display panel including a computer including a CPU, a memory, and a PCI Express slot, wherein the image evaluation module is detachably installed in the PCI Express slot. The image evaluation module includes: a control FPGA for generating a predetermined pattern and a control time and transmitting the same to the display panel; And an MPEG decoder which restores the compressed image data input from the outside to the actual image.

화상평가, PCI익스프레스, LVDS, TDMS Image Evaluation, PCI Express, LVDS, TDMS

Description

디스플레이 패널의 화상평가장치{Device for image testing of the display panel}Device for image testing of the display panel

본 발명은 디스플레이 패널의 화상을 평가하기 위한 장치에 관한 것으로써, 상세하게는 자체에 화상평가모듈을 구비하고 있어 평가패턴생성기 등과 같은 다른 장치와 연결시키지 않고 직접 디스플레이 패널에 검사에 필요한 신호를 전송하여 디스플레이 패널을 검사할 수 있는 디스플레이 패널의 화상평가장치에 관한 것이다. The present invention relates to an apparatus for evaluating an image of a display panel. Specifically, the apparatus includes an image evaluation module, which transmits a signal for inspection directly to the display panel without being connected to another apparatus such as an evaluation pattern generator. The present invention relates to an image evaluation apparatus of a display panel capable of inspecting the display panel.

액정표시장치(LCD) 등과 같은 디지털 방식의 디스플레이 패널은 휴대용 텔레비전(potable television), 휴대폰(mobile telephone), 캠코더, 노트북 컴퓨터, 데스크탑 컴퓨터 및 프로젝션 텔레비전(projection television)과 같은 다양한 전자제품 및 컴퓨터 제품에 사용된다.Digital display panels, such as liquid crystal displays (LCDs), are used in a variety of electronic and computer products, such as portable televisions, mobile telephones, camcorders, notebook computers, desktop computers, and projection televisions. Used.

이러한 일반적인 모니터 및 노트북용 디스플레이 패널을 구동하기 위해서는 다수의 제어신호 및 화상 데이터가 필요하며, 따라서 상기 디스플레이 패널을 검사하기 위해서 역시 상기와 같은 제어 신호 및 화상 데이터를 입력하여야 한다.In order to drive such a general display panel for a monitor and a notebook, a plurality of control signals and image data are required. Therefore, the control signal and image data as described above must be input to inspect the display panel.

이렇게 디스플레이 패널을 구동하기 위한 신호에는 수평동기신호(H-sync), 수직동기신호(V-sync), 데이터 이네이블 신호(DE), 클럭 신호(CLK), 화상 데이터(Data)이며, 이러한 신호들은 디스플레이 패널에 내장된 회로부의 타이밍 컨트롤러에 의해 화면을 구동시킨다.The signals for driving the display panel include a horizontal sync signal (H-sync), a vertical sync signal (V-sync), a data enable signal (DE), a clock signal (CLK), and image data (Data). These screens are driven by the timing controller of the circuit part built in the display panel.

이러한 디스플레이 패널은 생산과정에서 화면이 정상적으로 표현되는지 여부를 검사하는 과정이 요구되며, 이러한 검사과정에는 화상평가장치가 사용된다. Such display panels require a process of checking whether a screen is normally displayed in a production process, and an image evaluation apparatus is used for this inspection process.

이러한 화상평가장치는 도 2에 도시한 바와 같이, 컴퓨터(100)와 컴퓨터의 VGA카드와 연결된 평가패턴생성기(200) 및 디스플레이장치(300)로 구성되어 있다. As shown in FIG. 2, the image evaluation apparatus includes a computer 100, an evaluation pattern generator 200 connected to a VGA card of the computer, and a display device 300.

즉, 종래의 화상평가장치는 컴퓨터(100)의 그래픽 카드에서 24bit 데이터(data)를 TMDS로 받아 외부의 평가패턴생성기를 통하여 판넬에 공급되는 방식으로 구성되어 있으므로 컴퓨터에는 그래픽 카드를 구비하여야 하고, 이러한 컴퓨터와는 별도로 평가패턴생성기를 더 연결하여야 하므로 구성이 복잡하고 데이터 전송에도 한계가 있는 단점이 있었다. That is, the conventional image evaluation apparatus is configured in such a way that receives 24bit data from the graphics card of the computer 100 as TMDS and is supplied to the panel through an external evaluation pattern generator. Apart from these computers, the evaluation pattern generator has to be further connected, which results in a complicated configuration and a limitation in data transmission.

본 발명은 위와 같은 종래 기술의 문제점을 해소하기 위해 개발된 것으로써, 컴퓨터에 그래픽 카드를 구비하지 않아도 되므로 컴퓨터의 구성이 단순할 뿐만 아니라, 별도의 평가패턴생성기를 구비하지 않아도 되므로 전체 구성이 단순한 디스플레이 패널의 화상평가장치를 제공함을 목적으로 한다.The present invention was developed to solve the above problems of the prior art, it is not necessary to provide a computer with a graphic card, not only the configuration of the computer, but also need not provide a separate evaluation pattern generator, the overall configuration is simple An object of the present invention is to provide an image evaluation apparatus of a display panel.

즉, 컴퓨터의 PCI익스프레스(EXpress) 슬롯에 장착되어 30bit 데이터를 LVDS 또는 TMDS로 출력하여 판넬에 전송할 수 있게 함으로써, 컴퓨터와 디스플레이 패널 사이에 다른 장치를 연결하는 번거로움을 해소한 디스플레이 패널의 화상평가장치를 제공함을 목적으로 한다.In other words, it is installed in the PCI Express slot of the computer, and 30bit data can be output to LVDS or TMDS for transmission to the panel, eliminating the trouble of connecting other devices between the computer and the display panel. It is an object to provide a device.

전술한 과제를 해결하기 위한 본 발명은, CPU, 메모리와 PCI익스프레스슬롯를 포함하여 구성된 컴퓨터를 포함하는 디스플레이 패널의 화상을 평가하는 장치에 있어서, 상기 PCI익스프레스 슬롯에 착탈 가능하게 화상평가모듈을 설치하여 구성하되, 상기 화상평가모듈은 일정한 패턴과 제어 시간을 생성하여 디스플레이 패널로 전송하는 제어FPGA와 ; 외부로부터 입력된 압축된 영상 데이터를 실제 영상으로 복원하는 MPEG디코더를 포함하여 구성됨을 특징으로 한다.The present invention for solving the above problems, in the apparatus for evaluating the image of the display panel including a computer comprising a CPU, a memory and a PCI Express slot, the image evaluation module detachably installed in the PCI Express slot The image evaluation module includes: a control FPGA for generating a predetermined pattern and a control time and transmitting the same to the display panel; And an MPEG decoder which restores the compressed image data input from the outside to the actual image.

본 발명에 의한 디스플레이 패널 화상평가장치는 화상평가모듈을 컴퓨터의 PCI익스프레스 슬롯에 설치하여 외부에 다른 장치를 연결시키지 않고 영상 및 구성요소의 제어를 위한 각 제어 수단을 비롯하여 평가패턴 생성 수단을 일체로 구성함으로서 디스플레이 패널 생산라인의 구성을 단순화시킬 수 있을 뿐만 아니라, 휴대가 용이하므로 사용자가 사용하는 디스플레이 패널의 수리시에도 직접 방문하여 현장에서 디스플레이 패널의 수리를 보다 쉽게 할 수 있는 효과가 있다. The display panel image evaluating apparatus according to the present invention integrates the evaluation pattern generating means, including each control means for controlling the image and the components, by installing the image evaluating module in the PCI Express slot of the computer, without connecting other devices to the outside. By not only simplifying the configuration of the display panel production line, but also making it easy to carry, there is an effect of making it easier to repair the display panel in the field by directly visiting the user when repairing the display panel.

이하, 본 발명에 따른 디스플레이 패널의 화상평가장치를 첨부된 도면을 참조하여 상세하게 설명한다. Hereinafter, an image evaluation apparatus of a display panel according to the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명에 따른 독립형으로 구성된 디스플레이 패널의 화상평가장치의 구성도이다. 1 is a block diagram of an image evaluation apparatus of a display panel constructed in a stand-alone manner according to the present invention.

도시한 바와 같이 본 발명의 디스플레이 패널의 화상평가장치는 CPU, 메모리와 PCI익스프레스슬롯(110)를 포함하여 구성된 컴퓨터를 포함하는 디스플레이 패널의 화상을 평가하는 장치에 있어서, 상기 PCI익스프레스 슬롯(110)에 착탈 가능하게 화상평가모듈(10)을 설치하여 구성하되, 상기 화상평가모듈(10)은 일정한 패턴과 제어 시간을 생성하여 디스플레이 패널로 전송하는 제어FPGA(1)와 ; 외부로부터 입력된 압축된 영상 데이터를 실제 영상으로 복원하는 MPEG디코더(2)를 포함하여 구성된다. As shown, the image evaluation apparatus of the display panel of the present invention is an apparatus for evaluating an image of a display panel including a computer configured to include a CPU, a memory and a PCI Express slot 110, the PCI Express slot 110 An image evaluation module 10 is detachably installed and configured, but the image evaluation module 10 includes a control FPGA 1 for generating a predetermined pattern and a control time and transmitting the same to a display panel; And an MPEG decoder 2 for reconstructing the compressed video data input from the outside into an actual video.

상기한 바와 같이 본 발명의 화상평가장치에는 컴퓨터의 PCI익스프레스슬롯(110)에 착탈 가능하게 화상평가모듈(10)을 설치되는데, 컴퓨터(100)와 디스플레이 패널 사이에 다른 장치를 연결시키지 않음으로써 화상평가장치의 구성이 단순해지는 것이 특징이다. As described above, in the image evaluation apparatus of the present invention, the image evaluation module 10 is detachably installed in the PCI Express slot 110 of the computer, and the image is not connected between the computer 100 and the display panel by not connecting other devices. The configuration of the evaluation apparatus is characterized by simplicity.

이러한 화상평가장치를 구성하는 화상평가모듈(10)은 상기한 바와 같이 제어FPGA(1)와 MPEG디코더(2)를 포함하여 구성되며, 상기 제어FPGA(1)는 디스플레이 패 널의 검사에 필요한 영상정보와 이러한 영상정보의 전송시간 즉, 제어시간(Control Timing)을 생성하는 수단으로써, 필드 프로그래머블 게이트 어레이(field programmable gate array) 반도체소자이다. The image evaluation module 10 constituting such an image evaluation apparatus includes a control FPGA 1 and an MPEG decoder 2 as described above, and the control FPGA 1 includes an image required for inspection of a display panel. As a means for generating information and a transmission time of such image information, that is, control timing, a field programmable gate array semiconductor device is provided.

이러한 제어FPGA(1)는 도 1에 도시하고 상기한 바와 같이, 디스플레이 패널을 테스트하기 위한 일정한 패턴을 생성하는 패턴생성기(12)를 포함하여 구성된다. This control FPGA 1 comprises a pattern generator 12 that generates a constant pattern for testing a display panel, as shown in FIG. 1 and described above.

또한, 상기 제어FPGA(1)에는 후술하는 PCI익스프레스슬롯(110)을 통해 입력된 신호를 제어하기 위한 PCI제어기(11)를 포함하고 있으며, 상기한 MPEG디코더(2)로부터 출력되는 영상데이터를 디스플레이 패널의 해상도에 맞게 조절하는 역할도 한다. In addition, the control FPGA 1 includes a PCI controller 11 for controlling a signal input through the PCI Express Slot 110 to be described later, and displays the image data output from the MPEG decoder 2. It also adjusts to the resolution of the panel.

상기 화상평가모듈(10)이 장착되는 PCI익스프레스슬롯(110)은 컴퓨터장치를 구성하는 CPU와 제어신호를 송수신 할 뿐만 아니라, 컴퓨터를 구성하는 통신모듈을 통해 전송받은 영상 데이터와 제어 신호를 전송받는 인터페이스로서 이렇게 전송받은 데이터와 제어신호는 컴퓨터에 구비된 메모리에 저장된다. The PCI Express Slot 110 in which the image evaluation module 10 is mounted not only transmits and receives control signals with the CPU constituting the computer device but also receives the image data and control signals transmitted through the communication module constituting the computer. The data and control signals thus transmitted as an interface are stored in a memory provided in the computer.

즉, 본 발명의 화상평가장치는 상기 PCI익스프레스슬롯(110)을 통해 입력되는 압축된 영상 데이터와 제어 신호가 컴퓨터(100)에 구비된 메모리에 저장되며, 이러한 메모리에 저장된 데이터는 상기 화상평가모듈(10)를 통해 디스플레이 패널에 전달되어 디스플레이 패널의 화상을 테스트하게 된다. That is, in the image evaluation apparatus of the present invention, compressed image data and control signals input through the PCI express slot 110 are stored in a memory provided in the computer 100, and the data stored in the memory is stored in the image evaluation module. The image is transmitted to the display panel 10 to test an image of the display panel.

상기 MPEG디코더(2)는 상기한 바와 같이 메모리에 저장된 압축된 영상 데이터를 실제 영상으로 복원하는 수단으로 복원된 영상데이터는 상기 제어FPGA(1)를 통해 디스플레이 패널에 전달된다. As described above, the MPEG decoder 2 transmits the restored image data to the display panel through the control FPGA 1 by means for restoring the compressed image data stored in the memory to the actual image.

컴퓨터에 구비된 CPU는 PCI익스프레스슬롯(110)을 통해 입력되는 PCI 명령 해독 및 전체 시스템 제어 즉, 위에서 기술한 각 구성요소간의 신호의 흐름 등을 전체 구성요소를 제어하기 위한 수단으로 마이크로프로세서 등으로 구성될 수 있다. The CPU included in the computer is a microprocessor or the like as a means for controlling the entire components such as PCI command decoding and overall system control input through the PCI Express Slot 110, that is, the flow of signals between the above-described components. Can be configured.

이렇게 구성된 화상평가장치에서 디스플레이 패널로 전송되는 신호 즉, 상기 제어FPGA(1)에서 디스플레이 패널로 전송되는 신호는 변화 최소화 차분 신호(TMDS : Transition Minimized Differential Signaling) 또는 낮은 전압 차분 신호(LVDS : Low voltage differential signaling) 중 어느 하나일 수 있다.The signal transmitted to the display panel from the image evaluation apparatus configured as described above, that is, the signal transmitted from the control FPGA 1 to the display panel may be a transition minimized differential signal (TMDS) or a low voltage differential signal (LVDS). differential signaling).

한편, 종래 기술에 의하면 컴퓨터에 장착된 그래픽카드에서 24bit 데이터를 TMDS로 받아 외부의 다른 화상평가장비를 거쳐 패널에 공급하였으나, 본 발명에 의하면, 별도의 CPU를 구비함으로써 종래 그래픽카드 또는 다른 화상평가장비의 매개 없이도 바로 30bit 데이터를 LVDS 또는 TMDS로 출력하여 판넬에 공급할 수 있게 된다. 이 과정을 도 3에 도시하고 설명한다.On the other hand, according to the prior art, 24bit data received from the graphics card mounted on the computer as TMDS and supplied to the panel via another external image evaluation equipment. According to the present invention, the conventional graphics card or other image evaluation by providing a separate CPU 30bit data can be output to LVDS or TMDS and supplied to the panel without any instrumentation. This process is shown and described in FIG.

PCI익스프레스슬롯(110)을 통해 입력된 패턴정보를 CPU가 받으면 이 정보를 FPGA에 패턴 생성 정보를 전달하여 준다. 이 정보를 받은 FPGA는 패턴 생성기(Pattern Generator)를 통해 원하는 30 Bit 패턴을 만들어 출력하게 된다.When the CPU receives the pattern information input through the PCI Express Slot 110, the information is transmitted to the FPGA to generate pattern information. Having received this information, the FPGA generates and outputs the desired 30-bit pattern through the pattern generator.

PCI익스프레스슬롯(110)을 통해 R, G, B 데이터가 입력되면, CPU가 이 정보를 제어FPGA(1)에게 전달한다. 이어서 제어FPGA(1)의 패턴생성기가 이 정보를 30비트(R, B, G 각 10비트씩) 데이터로 변환하여 출력한다. 이때, 입력된 R, G, B 데이터가 24비트(R, G, B 각 8 비트씩) 데이터인 경우 R, G, B 각 8 비트에서 Low 2비트, 또는 High 2비트, 또는 Low-High 각 1비트를 연동시킴으로써 30비트 정보로 변환시켜 출력하는 것이다.When R, G, and B data are input through the PCI Express Slot 110, the CPU transfers this information to the control FPGA 1. Subsequently, the pattern generator of the control FPGA 1 converts this information into 30 bits of data (10 bits each for R, B, and G) and outputs the data. At this time, if the inputted R, G, B data is 24 bits (8 bits each for R, G, B), 8 bits each of R, G, B, Low 2 bits, or High 2 bits, or Low-High angle By interlocking one bit, it is converted into 30-bit information and output.

이에 따라, 본 발명은, 컴퓨터의 PCI익스프레스 슬롯에 장착되어 입력데이터가 24비트더라도 궁극적으로 30비트 데이터를 LVDS 또는 TMDS로 출력하여 판넬에 전송할 수 있게 함으로써, 컴퓨터와 디스플레이 패널 사이에 다른 장치를 연결하는 번거로움을 해소한 디스플레이 패널의 화상평가장치를 제공하게 된다.Accordingly, the present invention is connected to the PCI Express slot of the computer, even if the input data is 24-bit, ultimately output 30-bit data to the LVDS or TMDS to transmit to the panel, thereby connecting other devices between the computer and the display panel Provided is an image evaluation apparatus for a display panel that eliminates the inconvenience.

한편, 외부로부터 장치의 내부로 노이즈가 유입되는 것을 방지하기 위해 상기 제어FPGA(1)로부터의 출력측에는 ESD보호기를 더 설치하여 정전기 등 내부 회로에 충격을 줄 수 있는 외부 전기의 유입을 차단하는 것도 바람직하다. On the other hand, in order to prevent the noise from flowing into the inside of the device from the outside, the output side from the control FPGA (1) by installing an ESD protector to block the inflow of external electricity that may impact the internal circuit such as static electricity. desirable.

도 1은 본 발명에 따른 독립형으로 구성된 디스플레이 패널의 화상평가장치의 구성도이고, 1 is a block diagram of an image evaluation apparatus of a display panel constructed in a stand-alone type according to the present invention,

도 2는 종래의 디스플레이 패널의 화상평가장치의 구성도이고,2 is a configuration diagram of an image evaluation apparatus of a conventional display panel;

도 3은 본 발명에 의한 화상평가장치에서 24비트 데이터가 입력되어 30비트 데이터로 변환/출력되는 과정을 보여주는 구성 흐름도이다. 3 is a configuration flowchart showing a process of converting / outputting 24-bit data into 30-bit data in the image evaluation apparatus according to the present invention.

<도면의 주요 부분에 대한 부호 설명><Description of the symbols for the main parts of the drawings>

10 : 화상평가모듈10: image evaluation module

1 : 제어FPGA1: Control FPGA

11 : PCI제어기  11: PCI controller

12 : 패턴생성기  12: pattern generator

2 : MPEG디코더2: MPEG decoder

100 : 컴퓨터100: computer

110 : PCI익스프레스슬롯110: PCI Express Slot

200 : 평가패턴생성기200: evaluation pattern generator

300 : 디스플레이장치300: display device

Claims (4)

CPU, 메모리와 PCI익스프레스슬롯(110)를 포함하여 구성된 컴퓨터를 포함하는 디스플레이 패널의 화상을 평가하는 장치에 있어서, An apparatus for evaluating an image of a display panel including a computer configured to include a CPU, a memory, and a PCI Express Slot 110, 상기 PCI익스프레스 슬롯(110)에 착탈 가능하게 화상평가모듈(10)을 설치하여 구성하되, While installing the image evaluation module 10 detachably in the PCI Express slot 110, 상기 화상평가모듈(10)은 일정한 패턴과 제어 시간을 생성하여 디스플레이 패널로 전송하는 제어FPGA(1)와 ; The image evaluation module 10 includes a control FPGA (1) for generating a predetermined pattern and a control time and transmitting them to a display panel; 외부로부터 입력된 압축된 영상 데이터를 실제 영상으로 복원하는 MPEG디코더(2)를 포함하여 구성됨을 특징으로 하는 디스플레이 패널의 화상평가장치.And an MPEG decoder (2) for restoring the compressed image data input from the outside into a real image. 제 1 항에 있어서, The method of claim 1, 상기 화상평가모듈(10)을 구성하는 제어FPGA(1)는 상기 PCI익스프레스슬롯(110)을 통해 입력된 신호를 제어하기 위한 PCI제어기(11)와 ; The control FPGA (1) constituting the image evaluation module (10) includes a PCI controller (11) for controlling a signal input through the PCI Express Slot (110); 디스플레이 패널을 테스트하기 위한 패턴을 생성하는 패턴생성기(12)로 구성됨을 특징으로 하는 디스플레이 패널의 화상평가장치.And a pattern generator (12) for generating a pattern for testing the display panel. 제 1 항 또는 제 2 항에 있어서, The method according to claim 1 or 2, 상기 PCI익스프레스슬롯(110)을 통해 입력된 R, G, B 데이터가 24비트(R, G, B 각 8 비트씩) 데이터인 경우 R, G, B 각 8 비트에서 Low 2비트, 또는 High 2비트, 또는 Low-High 각 1비트를 연동시킴으로써 30비트 데이터로 변환하여 디스플레이 패널로 전송하는 것을 특징으로 하는 디스플레이 패널의 화상평가장치.When the R, G, and B data input through the PCI Express Slot 110 are 24 bits (8 bits for each of R, G, and B) data, Low 2 bits, or High 2 in each of 8 bits of R, G, and B An apparatus for evaluating a display panel of a display panel, characterized by converting 30 bits of data by transmitting the bits or 1 bit of each low-high signal to the display panel. 제 1 항 또는 제 2 항에 있어서, The method according to claim 1 or 2, 상기 화상평가모듈(10)에서 디스플레이 패널로 전송되는 신호는 변화 최소화 차분 신호(TMDS : Transition Minimized Differential Signaling) 또는 낮은 전압 차분 신호(LVDS : Low voltage differential signaling)임을 특징으로 하는 디스플레이 패널의 화상평가장치.The signal transmitted to the display panel from the image evaluation module 10 is a transition minimized differential signal (TMDS: Transition Minimized Differential Signaling) or a low voltage differential signaling (LVDS: image evaluation device) characterized in that .
KR1020090021483A 2009-03-13 2009-03-13 Device for image testing of the display panel KR100984527B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090021483A KR100984527B1 (en) 2009-03-13 2009-03-13 Device for image testing of the display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090021483A KR100984527B1 (en) 2009-03-13 2009-03-13 Device for image testing of the display panel

Publications (2)

Publication Number Publication Date
KR20100103065A true KR20100103065A (en) 2010-09-27
KR100984527B1 KR100984527B1 (en) 2010-09-30

Family

ID=43010559

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090021483A KR100984527B1 (en) 2009-03-13 2009-03-13 Device for image testing of the display panel

Country Status (1)

Country Link
KR (1) KR100984527B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020041939A1 (en) * 2018-08-27 2020-03-05 西安诺瓦电子科技有限公司 Display control system

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030080128A (en) * 2002-04-04 2003-10-11 엘지전자 주식회사 Pc united with display and method for adjusting display of the same
KR20070029920A (en) * 2005-09-12 2007-03-15 삼성전자주식회사 Test pattern generating device for display device
KR100850949B1 (en) * 2006-06-01 2008-08-08 엘지전자 주식회사 Apparatus for measurement digital video noise and method thereof
KR100850773B1 (en) 2007-03-19 2008-08-06 (주)비원테크 Image examination module for display device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020041939A1 (en) * 2018-08-27 2020-03-05 西安诺瓦电子科技有限公司 Display control system

Also Published As

Publication number Publication date
KR100984527B1 (en) 2010-09-30

Similar Documents

Publication Publication Date Title
KR102009440B1 (en) Apparatus and method of controlling data interface
KR101995290B1 (en) Display device and driving method thereof
US9305483B2 (en) Display device including a timing controller with a self-recovery block and method for driving the same
KR101118647B1 (en) Timing controller, method of driving the same and liquid crystal display device having the same
US8463965B2 (en) Internal display port interface test method and device
US9508277B2 (en) Display device, driving method of display device and data processing and outputting method of timing control circuit
KR20150077598A (en) Wireless display sink device
KR20130107916A (en) Power supplying apparatus for liquid crystal display and method thereof
KR102212208B1 (en) Data Driving Circuit Device for Display Device and Display Device having the same
CN104575351A (en) Signal conversion system, displayer and signal conversion method
KR20070037900A (en) Display device for using lcd panel and method for excuting timing control options thereof
KR101963387B1 (en) Liquid Crystal Display
KR100850773B1 (en) Image examination module for display device
US20190197929A1 (en) Driving apparatus of display panel and operation method thereof
KR100984527B1 (en) Device for image testing of the display panel
US8471958B2 (en) Method for controlling display device
KR101584336B1 (en) Embedded display port(eDP) image signal input device for inspection of UHD display panel
KR20130015121A (en) Flat panel display
US6750856B2 (en) Display system and information processing apparatus
US7209134B2 (en) Liquid crystal display
KR20070090310A (en) Lcd driving circuit and driving method thereof
CN107295407B (en) Apparatus for determining the source of a failure of a VBO signal
KR102291255B1 (en) Display device
KR20160113855A (en) Display apparatus and driving board
KR101963302B1 (en) Display device and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130719

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140829

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee