KR20100042359A - Display apparatus - Google Patents

Display apparatus Download PDF

Info

Publication number
KR20100042359A
KR20100042359A KR1020080101475A KR20080101475A KR20100042359A KR 20100042359 A KR20100042359 A KR 20100042359A KR 1020080101475 A KR1020080101475 A KR 1020080101475A KR 20080101475 A KR20080101475 A KR 20080101475A KR 20100042359 A KR20100042359 A KR 20100042359A
Authority
KR
South Korea
Prior art keywords
signal
sustain
voltage
storage
inverted
Prior art date
Application number
KR1020080101475A
Other languages
Korean (ko)
Inventor
문승빈
이주형
박상진
맹호석
안보영
채세병
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020080101475A priority Critical patent/KR20100042359A/en
Publication of KR20100042359A publication Critical patent/KR20100042359A/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

PURPOSE: A display device is provided to reduce the power consumption effectively by driving signals applied to a storage driver in advance using a pre-driving unit. CONSTITUTION: A gate driver(600) outputs a gate signal to a gate line. A data driver(400) outputs data voltage to a data line. A pre-driving part(300) drives a first sustain signal and a first reverse sustain signal through the exterior voltage. A second sustain signal and a second reverse sustain signal are created. A storage driver(100) uses the second sustain signal and the second reverse sustain signal.

Description

표시 장치{DISPLAY APPARATUS}Display device {DISPLAY APPARATUS}

본 발명은 표시 장치에 관한 것으로, 보다 상세하게는 소비 전력을 감소시키기 위한 표시 장치에 관한 것이다. The present invention relates to a display device, and more particularly, to a display device for reducing power consumption.

일반적으로, 액정 표시 장치는 화소 전극이 형성된 어레이 기판과 공통전극이 형성된 대향 기판 및 두 기판 사이에 개재된 이방성 유전율을 갖는 액정층으로 이루어진다. 이런한 액정 표시 장치는 두 기판 사이에 인위적으로 전계를 형성하고, 전계의 세기에 따라 달라지는 액정의 광투과율을 조절하여 원하는 영상을 표시하는 평판 표시 장치이다.In general, the liquid crystal display includes an array substrate on which pixel electrodes are formed, an opposing substrate on which a common electrode is formed, and a liquid crystal layer having an anisotropic dielectric constant interposed between the two substrates. Such a liquid crystal display is a flat panel display that displays an image by artificially forming an electric field between two substrates and adjusting a light transmittance of the liquid crystal depending on the intensity of the electric field.

이러한 액정표시장치는 슬림한 디자인, 저소비 전력, 고해상도 등의 장점을 바탕으로, 노트북 컴퓨터용, 모니터용 등의 각종 응용 제품에 널리 사용되고 있다. 최근에는 모바일 기기가 주목받고 있으며, 이들 휴대 기기에 사용되는 액정표시장치는 단순한 정보 표시뿐 아니라 사진, 동영상, 방송 등을 충실히 디스플레이 할 수 있는 성능이 요구되고 있다.Such liquid crystal displays are widely used in various applications such as notebook computers, monitors, and the like based on the advantages of slim design, low power consumption, and high resolution. In recent years, mobile devices have attracted attention, and the liquid crystal display devices used in these portable devices are required not only to display information but also to be able to faithfully display pictures, videos, broadcasts, and the like.

하지만, 액정표시장치가 점차 고해상도화 됨에 따라서 소비 전력의 증가가 문제가 되고 있으며, 동영상을 디스플레이 하기 위해 요구되는 빠른 응답속도가 문 제점으로 부각되고 있다.However, as the liquid crystal display device becomes higher resolution, the increase in power consumption becomes a problem, and the fast response speed required for displaying a moving image becomes a problem.

이에 본 발명의 기술적 과제는 이러한 종래의 문제점을 해결하기 위한 것으로서, 본 발명의 목적은 소비 전력을 감소시키기 위한 표시 장치를 제공하는데 있다.Accordingly, an object of the present invention is to solve such a conventional problem, and an object of the present invention is to provide a display device for reducing power consumption.

상기한 목적을 달성하기 위해서, 본 발명의 일 실시예에 따른 표시 장치는 표시 패널, 게이트 구동부, 데이터 구동부, 전원부 및 스토리지 구동부를 포함한다. 상기 표시 패널은 영상을 표시하는 복수의 화소들을 포함하고, 각 화소는 게이트 라인과 데이터 라인에 전기적으로 연결되고 상기 게이트 라인과 나란하게 배치된 스토리지 라인을 포함한다. 상기 게이트 구동부는 상기 게이트 라인에 게이트 신호를 출력한다. 상기 데이터 구동부는 상기 데이터 라인에 데이터 전압을 출력한다. 상기 전원부는 제1 유지 신호 및 제1 유지 신호에 위상이 반전된 제1 반전 유지 신호를 생성한다. 상기 프리-드라이빙부는 상기 제1 유지 신호 및 제1 반전 유지 신호를 외부전압을 이용해 프리-드라이빙시켜 제2 유지 신호 및 제2 반전 유지 신호를 생성한다. 상기 스토리지 구동부는 상기 제2 유지 신호 및 제2 유지 반전 신호를 이용하여 상기 스토리지 라인에 프레임마다 위상이 반전되는 스토리지 신호를 출력한다.In order to achieve the above object, a display device according to an exemplary embodiment of the present invention includes a display panel, a gate driver, a data driver, a power supply, and a storage driver. The display panel includes a plurality of pixels for displaying an image, and each pixel includes a storage line electrically connected to a gate line and a data line and arranged in parallel with the gate line. The gate driver outputs a gate signal to the gate line. The data driver outputs a data voltage to the data line. The power supply unit generates a first inversion sustain signal in which a phase is inverted in the first sustain signal and the first sustain signal. The pre-driving unit pre-drives the first sustain signal and the first inverted sustain signal using an external voltage to generate a second sustain signal and a second inverted sustain signal. The storage driver outputs a storage signal whose phase is inverted for each frame to the storage line using the second sustain signal and the second sustain inverted signal.

상기한 목적을 달성하기 위해서, 본 발명의 다른 실시예에 따른 표시 장치는 표시 패널, 게이트 구동부, 데이터 구동부, 전원부 및 스토리지 구동부를 포함한다. 상기 표시 패널은 영상을 표시하는 복수의 화소들을 포함하고, 각 화소는 게이트 라인과 데이터 라인에 전기적으로 연결되고 상기 게이트 라인과 나란하게 배치된 스토리지 라인을 포함한다. 상기 게이트 구동부는 상기 게이트 라인에 게이트 신호를 출력한다. 상기 데이터 구동부는 상기 데이터 라인에 데이터 전압을 출력한다. 상기 스토리지 구동부는 제1 유지 신호 및 제1 반전 유지 신호를 이용하여 상기 스토리지 라인에 프레임마다 위상이 반전되는 스토리지 신호를 출력한다. 상기 전원부는 상기 데이터 구동부가 최소 전력으로 구동하는 모드에서 상기 스토리지 구동부의 유지 신호를 오프시킨다.In order to achieve the above object, a display device according to another exemplary embodiment of the present invention includes a display panel, a gate driver, a data driver, a power supply, and a storage driver. The display panel includes a plurality of pixels for displaying an image, and each pixel includes a storage line electrically connected to a gate line and a data line and arranged in parallel with the gate line. The gate driver outputs a gate signal to the gate line. The data driver outputs a data voltage to the data line. The storage driver outputs a storage signal whose phase is inverted for each frame to the storage line using a first sustain signal and a first inversion sustain signal. The power supply unit turns off the storage signal of the storage driver in a mode in which the data driver drives at the minimum power.

본 발명에 따른 표시 장치에 의하면, 스토리지 구동부에 인가되는 신호들을 프리-드라이빙부에 의해 한 단계 이상 미리 구동함으로써 소비 전력을 효과적으로 감소시킬 수 있다. 또한, 대기 모드시 스토리지 구동부에 인가되는 유지 신호들을 오프시킴으로써 IC에서의 소비 전류를 줄일 수 있다. According to the display device according to the present invention, the power applied to the storage driver may be driven in advance by one or more steps by the pre-driving unit. In addition, the current consumption in the IC can be reduced by turning off the sustain signals applied to the storage driver in the standby mode.

이하, 도면들을 참조하여 본 발명의 바람직한 실시예들을 보다 상세하게 설명하기로 한다. 본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으 로 이해되어야 한다. 각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 고안의 명확성을 기하기 위하여 실제보다 확대하여 도시한 것이다. 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the drawings. As the inventive concept allows for various changes and numerous embodiments, particular embodiments will be illustrated in the drawings and described in detail in the text. However, this is not intended to limit the present invention to the specific form disclosed, it should be understood to include all changes, equivalents, and substitutes included in the spirit and scope of the present invention. Like reference numerals are used for like elements in describing each drawing. In the accompanying drawings, the dimensions of the structure is shown in an enlarged scale than actual for clarity of the present invention. The terms first, second, etc. may be used to describe various components, but the components should not be limited by the terms. The terms are used only for the purpose of distinguishing one component from another. For example, without departing from the scope of the present invention, the first component may be referred to as the second component, and similarly, the second component may also be referred to as the first component. Singular expressions include plural expressions unless the context clearly indicates otherwise.

본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 또한, 층, 막, 영역, 판 등의 부분이 다른 부분 위에 있다고 할 경우, 이는 다른 부분 바로 위에 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 층, 막, 영역, 판 등의 부분이 다른 부분 아래에 있다고 할 경우, 이는 다른 부분 바로 아래에 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다.In this application, the terms "comprise" or "have" are intended to indicate that there is a feature, number, step, action, component, part, or combination thereof described on the specification, and one or more other features. It is to be understood that the present invention does not exclude the possibility of the presence or the addition of numbers, steps, operations, components, parts, or combinations thereof. In addition, when a part of a layer, a film, an area, a plate, etc. is said to be above another part, this includes not only the case where it is directly over another part but also another part in the middle. Conversely, if a part of a layer, film, region, plate, etc. is under another part, this includes not only the part directly under another part but also another part in the middle.

실시예1Example 1

도 1은 본 발명의 실시예 1에 따른 표시 장치의 블록도이다.1 is a block diagram of a display device according to a first exemplary embodiment of the present invention.

도 1을 참조하면, 본 발명의 일 실시예에 따른 표시 장치는 표시 패널(500), 제어부(700), 계조 분주부(800), 게이트 구동부(600), 데이터 구동부(400), 스토리지 구동부(100), 전원부(200) 및 프리-드라이빙부(300)를 포함한다.Referring to FIG. 1, a display device according to an exemplary embodiment may include a display panel 500, a controller 700, a gray division unit 800, a gate driver 600, a data driver 400, and a storage driver ( 100), a power supply unit 200, and a pre-driving unit 300.

표시 패널(500)은 분주된 데이터 전압(예컨대, 데이터 신호)이 공급되는 데이트 라인들(DL1~DLm)과, 데이터 라인들(DL1~DLm)과 교차하며 게이트 신호에 의해 활성화되는 게이트 라인들(GL1~GLn)에 전기적으로 연결된 복수의 화소부를 포함한다. 또한, 게이트 라인들(GL1~GLn)과 나란하게 형성되어 데이터 라인들(DL1~DLm)과 교차하는 스토리지 라인들(SL1~SLn)을 더 포함한다. 한편, 표시 패널(100)은 도시하진 않았지만 게이트 라인들(GL1~GLn), 데이터 라인들(DL1~DLm) 및 스토리지 라인들(SL1~SLn)이 형성된 어레이 기판과, 어레이 기판과 대향하는 대향 기판(예컨대, 컬러필터 기판) 및 두 기판 사이에 개재된 액정층으로 이루어진다.The display panel 500 crosses the data lines DL1 to DLm to which the divided data voltages (eg, data signals) are supplied, and the gate lines crossing the data lines DL1 to DLm and activated by the gate signal. And a plurality of pixel portions electrically connected to GL1 to GLn. Further, the semiconductor device further includes storage lines SL1 to SLn formed to be parallel to the gate lines GL1 to GLn and intersect the data lines DL1 to DLm. Although not shown, the display panel 100 includes an array substrate on which gate lines GL1 to GLn, data lines DL1 to DLm, and storage lines SL1 to SLn are formed, and an opposite substrate facing the array substrate. (For example, a color filter substrate) and a liquid crystal layer interposed between the two substrates.

각 화소부에는 게이트 전극 및 소스 전극이 각각 게이트 라인(GL) 및 데이터 라인(DL)과 연결된 박막트랜지스터(TFT)와, 박막트랜지스터(TFT)에 전기적으로 연결된 액정 커패시터(CLC) 및 스토리지 커패시터(CST)가 형성된다. 액정 커패시터(CLC)는 박막트랜지스터(TFT)의 드레인 전극에 연결되는 화소 전극과, 공통전압이 제공되는 공통 전극을 두 전극으로 하고, 두 전극 사이의 액정층을 유전체로서 기능한다. 공통 전극에 제공되는 공통전압(Vcom)은 일정한 레벨의 전압을 유지하는 직류(DC) 전압이며, 화소 전극 및 공통 전극은 동일 기판 상에 형성될 수도 있고, 서로 다른 기판 상에 형성될 수도 있다. 스토리지 커패시터(CST)는 박막트랜지스 터(TFT)의 드레인 전극에 연결되는 화소 전극과 스토리지 라인(SL)과 연결되는 전극의 중첩에 의해 정의되고, 두 전극 사이의 절연체를 유전체로서 기능한다.Each pixel portion includes a thin film transistor TFT having a gate electrode and a source electrode connected to the gate line GL and the data line DL, and a liquid crystal capacitor CLC and a storage capacitor CST electrically connected to the thin film transistor TFT. ) Is formed. The liquid crystal capacitor CLC functions as a dielectric using a pixel electrode connected to the drain electrode of the thin film transistor TFT and a common electrode provided with a common voltage as two electrodes, and a liquid crystal layer between the two electrodes. The common voltage Vcom provided to the common electrode is a direct current (DC) voltage maintaining a constant level of voltage. The pixel electrode and the common electrode may be formed on the same substrate or may be formed on different substrates. The storage capacitor CST is defined by a superposition of a pixel electrode connected to the drain electrode of the thin film transistor TFT and an electrode connected to the storage line SL, and functions as an insulator between the two electrodes.

제어부(700)는 외부에서 동기신호들(CONT) 및 화상 신호(DATA)를 입력받으며, 동기신호들(CONT)에 기초하여 게이트 구동부(600) 및 데이터 구동부(400)를 구동하기 위한 제어신호들을 생성한다. 제어부(700)에 입력되는 동기신호들(CONT)은 메인 클럭 신호(MCLK), 수직 동기 신호(VSYNC), 수평 동기신호(HSYNC) 및 데이터 인에이블 신호(DE)를 포함한다.The controller 700 receives the synchronization signals CONT and the image signal DATA from the outside, and controls the signals for driving the gate driver 600 and the data driver 400 based on the synchronization signals CONT. Create The synchronization signals CONT input to the controller 700 include a main clock signal MCLK, a vertical synchronization signal VSYNC, a horizontal synchronization signal HSYNC, and a data enable signal DE.

게이트 구동부(600)를 제어하기 위한 게이트 제어신호들은 게이트 온 신호(Von)의 출력 시작을 지시하는 수직 개시신호(STV) 및 게이트 온 신호(Von)의 주기를 제어하는 적어도 하나의 게이트 클럭 신호(GATE CLK)를 포함한다. 데이터 구동부(400)를 제어하기 위한 데이터 제어신호들은 1수평 화소열에 대한 데이터 신호의 전송 시작을 지시하는 수평 개시신호(STH), 데이터 라인들(DL1~DLm)에 데이터 신호의 인가를 지시하는 로드 신호(TP) 및 데이터 클록 신호(DCLK)를 포함한다. 또한, 데이터 제어신호들은 공통 전압(Vcom)에 대한 데이터 신호의 전압 극성(이하, 데이터 극성이라 함)을 반전시키는 극성 반전 신호(RVS)를 더 포함한다. 또한, 제어부(700)는 외부에서 입력받은 화상 신호(DATA)를 표시 패널(100)의 동작 조건에 맞게 적절히 처리한 후, 계조 분주부(800)를 통해 데이터 구동부(400)에 제공한다.The gate control signals for controlling the gate driver 600 may include a vertical start signal STV indicating the start of output of the gate on signal Von and at least one gate clock signal controlling the period of the gate on signal Von. GATE CLK). The data control signals for controlling the data driver 400 include a horizontal start signal STH indicating the start of the transmission of the data signal for one horizontal pixel column and a load indicating the application of the data signal to the data lines DL1 to DLm. Signal TP and data clock signal DCLK. The data control signals may further include a polarity inversion signal RVS for inverting the voltage polarity (hereinafter, referred to as data polarity) of the data signal with respect to the common voltage Vcom. In addition, the controller 700 properly processes the image signal DATA received from the outside according to the operating conditions of the display panel 100, and then provides the image signal DATA to the data driver 400 through the gray division unit 800.

게이트 구동부(600)는 제어부(700)에서 제공받은 게이트 제어신호들에 기초하여 표시 패널(500)에 형성된 게이트 라인들(GL1~GLn)을 순차적으로 구동한다. 즉, 게이트 라인(GL)을 활성화시키는 게이트 신호(예컨대, 게이트 온 신호)를 순차 적으로 공급함으로써, 게이트 신호가 인가된 게이트 라인(GL)에 연결되어 박막트랜지스터(TFT)들을 턴-온(turn-on) 구동한다.The gate driver 600 sequentially drives the gate lines GL1 to GLn formed on the display panel 500 based on the gate control signals provided from the controller 700. That is, by sequentially supplying a gate signal (eg, a gate on signal) for activating the gate line GL, the thin film transistors TFTs are turned on by being connected to the gate line GL to which the gate signal is applied. -on) run.

데이터 구동부(400)는 제어부(700)에서 제공받은 데이터 제어신호들에 기초하여 데이터 라인들(DL1~DLm)에 데이터 신호를 공급한다. 즉, 계조 분주부(800)로부터 제공되는 계조 신호를 대응하는 데이터 전압(계조 전압)으로 변환하여 데이터 라인들(DL1~DLm)에 공급한다. 여기서, 데이터 라인들(DL1~DLm)에 출력되는 데이터 전압은 1수평 화소열 단위로 극성이 반전되고, 1 프레임마다 반전되어 인가되는 라인 반전 방식으로 구동된다. 일 예로, 홀수 번째 수평 화소열에는 데이터 라인들로 부극성(-)의 데이터 전압을 인가하고, 짝수 번째 수평 화소열에는 정극성(+)의 데이터 전압을 인가하며, 다음 프레임에는 반대 극성의 데이터 전압을 인가한다.The data driver 400 supplies data signals to the data lines DL1 to DLm based on the data control signals provided from the controller 700. That is, the gray level signal provided from the gray level dividing unit 800 is converted into a corresponding data voltage (gradation voltage) and supplied to the data lines DL1 to DLm. Here, the data voltages output to the data lines DL1 to DLm are driven in a line inversion method in which polarities are inverted in units of one horizontal pixel column and inverted every one frame. For example, a negative data voltage is applied to odd-numbered horizontal pixel columns as data lines, a positive data voltage is applied to even-numbered horizontal pixel columns, and data of a reverse polarity is applied to the next frame. Apply voltage.

스토리지 구동부(100)는 표시 패널(500)의 스토리지 라인들(SL1~SLn)에 인접한 스토리지 라인들(SL1~SLn)간에 1 프레임 주기로 반전하는 스토리지 전압(VST)을 인가한다. 즉, 인접한 스토리지 라인들(SL1~SLn) 간에 서로 다른 하이 레벨의 스토리지 전압(VST1) 및 로우 레벨의 스토리지 전압(VST2)을 인가한다. 여기서, 스토리지 구동부는 부스트부(104), 신호 입력부(106) 및 전압 유지부(102)를 포함한다. 부스트부(104)는 스토리지 라인을 구동하는 구동전압을 출력한다. 신호 입력부(106)는 게이트 신호에 동기되어 제2 유지 신호 및 제2 반전 유지 신호를 입력한다. 전압 유지부(102)는 신호 입력부로부터 입력된 신호들을 이용하여 부스트 신호를 일정한 레벨로 프레임 동안 유지시킨다.The storage driver 100 applies a storage voltage VST that is inverted in one frame period between the storage lines SL1 to SLn adjacent to the storage lines SL1 to SLn of the display panel 500. That is, different high level storage voltages VST1 and low level storage voltages VST2 are applied between adjacent storage lines SL1 to SLn. Here, the storage driver includes a boost unit 104, a signal input unit 106, and a voltage maintaining unit 102. The boost unit 104 outputs a driving voltage for driving the storage line. The signal input unit 106 inputs the second sustain signal and the second inverted sustain signal in synchronization with the gate signal. The voltage holding unit 102 maintains the boost signal at a constant level during the frame by using the signals input from the signal input unit.

전원부(200)는 제어부(700), 게이트 구동부(600), 데이터 구동부(400), 프리 -드라이빙부(300) 및 스토리지 구동부(100)에 전압을 인가한다. 전원부(200)는 제1 유지 신호 및 제1 유지 신호에 위상이 반전된 제1 반전 유지 신호와 부스트 신호를 생성하여 스토리지 구동부(100)에 제공하고, 부스트 신호를 일정하게 유지하기 위한 하이 및 로우 레벨의 전압을 부스트 전압라인(VBH 및 VBL)에 제공한다. 또한, 전원부(200)는 프리-드라이빙하기 위한 외부 전압(VCI or GND)을 생성하여 프리-드라이빙부(300)에 제공한다. The power supply unit 200 applies a voltage to the control unit 700, the gate driver 600, the data driver 400, the pre-driving unit 300, and the storage driver 100. The power supply unit 200 generates a first inverted sustain signal and a boost signal in which the phase is inverted in the first sustain signal and the first sustain signal, provides the boost signal to the storage driver 100, and maintains the boost signal constant. The voltage of the level is provided to the boost voltage lines VBH and VBL. In addition, the power supply unit 200 generates an external voltage VCI or GND for pre-driving and provides it to the pre-driving unit 300.

프리-드라이빙부(300)는 전원부(200)와 스토리지 구동부(100) 사이에 위치되어 스토리지 구동부(100)에 인가되는 신호를 프리-드라이빙한다. 즉, 프리-드라이빙부(300) 전원부(200)에서 생성되는 제1 유지 신호(VCA1) 및 제1 반전 유지 신호(VCA2)를 프리-드라이빙한다. 여기서, 프리-드라이빙부(300)는 신호의 레벨이 로우 레벨(또는, GND)에서 하이 레벨로 변경될 시 외부 전압(GND 또는 VCI)을 이용하여 방전단계를 한단계 이상 더 거치게 한다. 예컨대, 기존 신호의 레벨 변경에 따라, 로우 레벨의 신호(또는, GND)로부터 하이 레벨의 신호로 레벨 변경하지 않고, 로우 레벨의 신호(또는, GND)에서 외부 전압(VCI or GND)을 거쳐 하이 레벨로 스텝 변경할 수 있다. 즉, 프리-드라이빙부가 전원부로부터의 로우 레벨의 신호(또는, GND)를 외부 전압(VCI or GND)을 이용하여 먼저 구동시킨뒤, 최종 하이 레벨의 신호를 스토리지 구동부(100)에 제공한다. 이로 인해, 수십 ~ 수백 ㎼ 의 소비전력을 감소시킬 수 있다.The pre-driving unit 300 is positioned between the power supply unit 200 and the storage driver 100 to pre-drive a signal applied to the storage driver 100. That is, the first sustain signal VCA1 and the first inverted sustain signal VCA2 generated by the power supply unit 200 of the pre-driving unit 300 are pre-dried. Here, when the signal level is changed from the low level (or GND) to the high level, the pre-driving unit 300 performs the discharge step by one or more steps using an external voltage (GND or VCI). For example, in accordance with the level change of the existing signal, the low level signal (or GND) is changed from the low level signal (or GND) to the high level signal through the external voltage VCI or GND without changing the level. You can step to the level. That is, the pre-driving unit first drives the low level signal (or GND) from the power supply unit using an external voltage VCI or GND, and then provides the final high level signal to the storage driver 100. Because of this, it is possible to reduce the power consumption of tens to hundreds of kHz.

여기서, 프리-드라이빙부(300)는 복수의 외부 전압들을 이용해 스토리지 구동부(100)의 신호 입력부(106)로 인가되는 신호(즉, 제1 유지 신호 및 제1 반전 유 지 신호)를 적어도 1회 이상 프리-드라이빙할 수 있다.Here, the pre-driving unit 300 uses a plurality of external voltages to at least once generate a signal (that is, a first sustain signal and a first inverted sustain signal) applied to the signal input unit 106 of the storage driver 100. The above can be pre-dried.

프리-드라이빙부(300)는 전원부(200)에서 생성된 제1 유지 신호 및 제1 반전 유지 신호(VCA1 및 VCA2)를 외부 전압(VCI or GND)을 이용하여 프리-드라이빙하여 제2 유지 신호 및 제2 반전 유지 신호(VCA1 및 VCA2)를 스토리지 구동부(100)로 인가한다. 따라서, 제1 유지 신호 및 제1 반전 유지 신호(VCA1 및 VCA2)를 프리-드라이빙하기 위해, IC로부터 외부 전압(VCI or GND)이 프리-드라이빙부에 제공된다. 즉, 전원부(200)에서 스토리지 구동부(100)로 직접 인가되는 유지 신호들이 외부 전압(VCI)에 의해 한단계 먼저 구동되어 스토리지 구동부(100)에 인가된다. 예컨대, 전원부(200)부터 출력된 제1 유지 신호 및 제1 반전 유지 신호(VCA1 및 VCA2)는 프리-드라이빙부(300)를 거쳐 프리-드라이빙된 제2 유지 신호 및 제2 반전 유지 신호(VCA1 및 VCA2)를 스토리지 구동부(100)에 제공한다. The pre-driving unit 300 pre-drives the first sustain signal and the first inverted sustain signal VCA1 and VCA2 generated by the power supply unit 200 using an external voltage VCI or GND, and the second sustain signal and The second inversion holding signals VCA1 and VCA2 are applied to the storage driver 100. Thus, in order to pre-drive the first sustain signal and the first inverted sustain signal VCA1 and VCA2, an external voltage VCI or GND is provided from the IC to the pre-driving portion. That is, the sustain signals directly applied from the power supply unit 200 to the storage driver 100 are driven first by an external voltage VCI and applied to the storage driver 100. For example, the first sustain signal and the first inverted sustain signals VCA1 and VCA2 output from the power supply unit 200 are pre-dried through the pre-driving unit 300 and the second inverted sustain signal VCA1. And VCA2) to the storage driver 100.

도 2는 도 1에 도시된 스토리지 구동부의 회로도이다. FIG. 2 is a circuit diagram of the storage driver shown in FIG. 1.

도 2를 참조하면, 스토리지 구동부(100)는 게이트 신호에 동기되어 부스트 신호를 스토리지 라인으로 출력하는 부스트부(104), 게이트 신호에 동기되어 제2 유지 신호 및 제2 반전 유지 신호를 입력하는 신호 입력부(106) 및 신호 입력부로부터 입력된 신호들을 이용하여 부스트 신호를 일정한 레벨로 프레임 동안 유지시키는 전압 유지부(102)를 포함한다.Referring to FIG. 2, the storage driver 100 may include a boost unit 104 that outputs a boost signal to a storage line in synchronization with a gate signal, and a signal that inputs a second sustain signal and a second inversion sustain signal in synchronization with a gate signal. And a voltage holding unit 102 for maintaining the boost signal at a constant level during the frame by using the signals input from the input unit 106 and the signal input unit.

신호 입력부(106)는 제1 스위칭 소자(TR1), 제2 스위칭 소자(TR2)를 포함하고, 전압 유지부(102)는 제3 스위칭 소자(TR3), 제4 스위칭 소자(TR4), 제1 커패시터(C1) 및 제2 커패시터(C2)를 포함한다. 제1 스위칭 소자(TR1)는 입력단자가 프리 -드라이빙부(300)에 연결되고, 제어단자는 게이트 라인(GL)에 연결된다. 제2 스위칭 소자(TR2)는 프리-드라이빙부(300)에 연결되고, 제어단자는 제1 스위칭 소자(TR1)와 공통하여 게이트 라인(GL)에 연결된다. 제3 스위칭 소자(TR3)는 입력단자가 하이 레벨의 부스트 전압라인(VBH)에 연결되고, 제어단자는 제1 스위칭 소자(TR1)의 출력단자에 연결되며, 출력단자는 제4 스위칭 소자(TR4)와 공통하여 스토리지 라인(SL)에 연결된다. 제4 스위칭 소자(TR4)는 입력단자가 로우 레벨의 부스트 전압라인(VBL)에 연결되고, 제어단자는 제2 스위칭 소자(TR1)의 출력단자에 연결되며, 출력단자는 제3 스위칭 소자(TR3)와 공통하여 스토리지 라인(SL)에 연결된다. 제1 커패시터(C1) 및 제2 커패시터(C2)는 각각 제3 스위칭 소자(TR3) 및 제4 스위칭 소자(TR4)의 제어단자와 입력단자 사이에 형성된다.The signal input unit 106 includes a first switching element TR1 and a second switching element TR2, and the voltage maintaining unit 102 includes a third switching element TR3, a fourth switching element TR4, and a first switching element TR1. Capacitor C1 and second capacitor C2 are included. The first switching element TR1 has an input terminal connected to the pre-driving unit 300 and a control terminal connected to the gate line GL. The second switching element TR2 is connected to the pre-driving unit 300, and the control terminal is connected to the gate line GL in common with the first switching element TR1. The third switching element TR3 has an input terminal connected to a high level boost voltage line VBH, a control terminal connected to an output terminal of the first switching element TR1, and an output terminal of the third switching element TR4. Commonly connected to the storage line SL. The fourth switching element TR4 has an input terminal connected to the low level boost voltage line VBL, the control terminal is connected to an output terminal of the second switching element TR1, and the output terminal has a third switching element TR3. Commonly connected to the storage line SL. The first capacitor C1 and the second capacitor C2 are formed between the control terminal and the input terminal of the third switching element TR3 and the fourth switching element TR4, respectively.

신호 입력부(106)으로부터 제공된 제2 유지 신호 및 제2 반전 유지 신호(VCA1 및 VCA2)는 신호 입력부(106)에 포함된 스위칭 소자들(TR1 및 TR2) 과 전압 유지부(102)에 포함된 스위칭 소자들(TR3 및 TR4)를 거쳐 각각 일정한 레벨의 제3 유지 전압 및 제3 반전 유지 전압을 출력한다. 여기서, 제3 유지 전압은 제3 반전 유지 전압에 비해 하이 레벨의 전압이다. 따라서, 스토리지 구동부(100)는 스토리지 라인에 제3 유지 전압 및 제3 반전 유지 전압에 의해 프레임마다 위상이 반전되고 일정하게 유지된 스토리지 전압(VST)을 출력한다.이러한 신호 입력부(106)는 게이트 신호에 응답하여, 전압 유지부(102)에 의해 부스트부(104)를 통해 출력되는 부스트 전압에 대응되는 레벨의 유지 전압(예컨대, 제3 유지 전압 또는 제3 반전 유지 전압)을 스토리지 라인(SLn)으로 프레임 동안 출력한다.The second sustain signal and the second inverted sustain signal VCA1 and VCA2 provided from the signal input unit 106 are switched in the switching elements TR1 and TR2 included in the signal input unit 106 and the voltage sustain unit 102. The third sustain voltage and the third inverted sustain voltage of constant levels are output through the elements TR3 and TR4, respectively. Here, the third sustain voltage is a voltage at a higher level than the third inverted sustain voltage. Therefore, the storage driver 100 outputs the storage voltage VST whose phase is inverted and maintained constant every frame by the third sustain voltage and the third inverted sustain voltage to the storage line. In response to the signal, the storage line SLn receives a sustain voltage (eg, a third sustain voltage or a third inverted sustain voltage) at a level corresponding to the boost voltage output by the voltage sustainer 102 through the booster 104. Output during frames.

도 3은 도 2에 도시된 스토리지 구동부의 입출력신호의 파형도들이다.3 is a waveform diagram of input and output signals of the storage driver shown in FIG. 2.

도 2 및 도 3를 참조하면, Mth 프레임 동안, 게이트 신호가 턴온되면, 프리-드라이빙된 제2 유지 신호(VCA1)는 하이 레벨의 신호로 신호 입력부(106)의 제1 스위칭 소자(TR1)에 제공되고, 프리-드라이빙된 제2 반전 유지 신호(VCA2)는 로우 레벨의 신호로 신호 입력부(106)의 제2 스위칭 소자(TR2)에 제공된다. 따라서, 하이 레벨의 신호로 인가된 제2 유지 신호(VCA1)가 전압 유지부(102)의 제3 스위칭 소자(TR3)를 턴온시켜서, 하이 레벨의 제3 유지 전압을 이용하여 부스트부(104)로부터 제공된 하이 레벨의 부스트 신호를 하이 레벨의 신호로 일정하게 유지시킨다. (M+1)th 프레임 동안, 게이트 신호가 턴온되면, 프리-드라이빙된 제2 유지 신호(VCA1)는 반전된 로우 레벨의 신호로 신호 입력부(106)의 제1 스위칭 소자(TR1)에 제공되고, 프리-드라이빙된 제2 반전 유지 신호(VCA2)는 반전된 하이 레벨의 신호로 신호 입력부(106)의 제2 스위칭 소자(TR2)에 제공된다. 따라서, 하이 레벨의 신호로 인가된 제2 반전 유지 신호(VCA2)가 전압 유지부의 제4 스위칭 소자(TR4)를 턴온시켜서, 로우 레벨의 제3 유지 전압을 이용하여 부스트부(104)로부터 제공된 로우 레벨의 부스트 신호를 로우 레벨의 신호로 일정하게 유지시킨다.2 and 3, when the gate signal is turned on during the Mth frame, the pre-dried second sustain signal VCA1 is a high level signal to the first switching element TR1 of the signal input unit 106. The provided and pre-dried second inverted sustain signal VCA2 is provided to the second switching element TR2 of the signal input unit 106 as a low level signal. Accordingly, the second sustain signal VCA1 applied as the high level signal turns on the third switching element TR3 of the voltage holding unit 102, thereby boosting the boost unit 104 by using the high level third sustain voltage. The high level boost signal provided by the signal is kept constant at the high level signal. During the (M + 1) th frame, when the gate signal is turned on, the pre-dried second sustain signal VCA1 is provided to the first switching element TR1 of the signal input unit 106 as an inverted low level signal. The pre-dried second inversion hold signal VCA2 is provided to the second switching element TR2 of the signal input unit 106 as an inverted high level signal. Accordingly, the second inversion holding signal VCA2 applied as the high level signal turns on the fourth switching element TR4 of the voltage holding unit, thereby providing a low provided from the boost unit 104 using the third holding voltage of the low level. The level boost signal is kept constant as the low level signal.

즉, 제2 유지 신호(VCA1)는 프레임마다 하이 레벨의 신호에서 로우 레벨의 신호로 반전된다. 제2 반전 유지 신호(VCA2)는 프레임마다 제2 유지 신호(VCA1)와 반대로 로우 레벨의 신호에서 하이 레벨의 신호로 반전된다. 또한, 부스트 전압은 제2 유지 신호(VCA1)와 동일한 위상을 가지고 프레임마다 반전된다. 제2 유지 신호(VCA1) 및 제2 반전 유지 신호(VCA2)는 프리-드라이빙하여 계단 형상의 파형을 이루고, 부스트 신호(VBS)는 구형 형상의 파형을 이룬다.That is, the second sustain signal VCA1 is inverted from a high level signal to a low level signal every frame. The second inversion holding signal VCA2 is inverted from a low level signal to a high level signal in contrast to the second holding signal VCA1 every frame. In addition, the boost voltage has the same phase as the second sustain signal VCA1 and is inverted for each frame. The second sustain signal VCA1 and the second inverted sustain signal VCA2 are pre-dried to form a stepped waveform, and the boost signal VBS forms a rectangular waveform.

다시 말해, 게이트 신호가 Mth 프레임 동안 하이 레벨이 되면, 제1 스위칭 소자, 제2 스위칭 소자 및 제5 스위칭 소자가 턴온된다. 여기서, 게이트 신호가 하이 레벨인 경우 게이트 라인에 연결된 박막트랜지스터들이 턴온되어 각 화소전극에는 정극성의 데이터 전압이 충전된다.In other words, when the gate signal becomes high during the Mth frame, the first switching element, the second switching element, and the fifth switching element are turned on. Here, when the gate signal is at a high level, the thin film transistors connected to the gate line are turned on to charge each pixel electrode with a positive data voltage.

이어서, 프리-드라이빙된 제2 유지 신호(VCA1) 및 제2 반전 유지 신호(VCA2)와 부스트 신호(VBS)가 전원부(200)로부터 스토리지 구동부(100)로 인가된다. 제2 유지 신호(VCA1)가 하이 레벨인 경우, 제1 스위칭 소자(TR1)는 턴온되어 제1 스위칭 전압을 출력하고, 위상이 반대인 로우 레벨의 제2 반전 유지 신호(VCA2)는 제2 스위칭 소자(TR2)를 턴오프시킨다. 따라서, 출력된 제1 스위칭 전압이 제1 커패시터에 충전되고, 충전된 전압에 의해 제3 스위칭 소자는 제3 유지 전압을 출력한다. 한편, 제2 반전 유지 신호(VCA2)가 하이 레벨인 경우, 제2 스위칭 소자(TR2)는 턴온되어 제2 스위칭 전압을 출력하고, 위상이 반대인 하이 레벨의 제2 유지 신호(VCA1)는 제1 스위칭 소자(TR1)를 턴오프시킨다. 따라서, 출력된 제2 스위칭 전압이 제2 커패시터에 충전되고, 충전된 전압에 의해 제4 스위칭 소자는 제3 반전 유지 전압을 출력한다.Subsequently, the pre-dried second sustain signal VCA1, the second inverted sustain signal VCA2, and the boost signal VBS are applied from the power supply unit 200 to the storage driver 100. When the second sustain signal VCA1 is at the high level, the first switching element TR1 is turned on to output the first switching voltage, and the low level second inverted sustain signal VCA2 having the opposite phase is second switched. The device TR2 is turned off. Thus, the output first switching voltage is charged in the first capacitor, and the third switching element outputs the third sustain voltage by the charged voltage. On the other hand, when the second inversion holding signal VCA2 is at the high level, the second switching element TR2 is turned on to output the second switching voltage, and the high level of the second holding signal VCA1 having the opposite phase is set to the first level. 1 Turn off the switching element TR1. Thus, the output second switching voltage is charged in the second capacitor, and the fourth switching element outputs the third inverted sustain voltage by the charged voltage.

또한, 게이트 신호에 응답하여 부스트 신호(VBS)가 제5 스위칭 소자를 통해 부스트 전압을 출력한다. 부스트 전압은 제3 유지 전압 및 제3 반전 유지 전압에 의해 1프레임 동안 일정한 레벨의 스토리지 전압으로 스토리지 라인(SL)에 출력된 다. 즉, 부스트 신호(VBS)가 하이 레벨일 경우, 부스트 신호(VBS)와 동일한 위상의 제2 유지 신호(VCA1)가 만든 제3 유지 전압에 의해 하이 레벨을 유지하고, 부스트 신호(VBS)가 로우 레벨일 경우, 부스트 신호(VBS)와 다른 위상의 제2 반전 유지 신호(VCA2)가 만든 제3 반전 유지 전압에 의해 로우 레벨을 유지한다.In addition, the boost signal VBS outputs a boost voltage through the fifth switching element in response to the gate signal. The boost voltage is output to the storage line SL at a constant level storage voltage for one frame by the third sustain voltage and the third inverted sustain voltage. That is, when the boost signal VBS is at the high level, the high level is maintained by the third sustain voltage generated by the second sustain signal VCA1 having the same phase as the boost signal VBS, and the boost signal VBS is low. In the case of the level, the low level is maintained by the third inversion sustain voltage generated by the second inversion sustain signal VCA2 having a phase different from that of the boost signal VBS.

도 4a 내지 도 4d는 도 1의 프리-드라이빙부에 의해 프리-드라이빙된 다양한 신호의 파형도들이다.4A through 4D are waveform diagrams of various signals pre-dried by the pre-driving unit of FIG. 1.

도 4a 내지 도 4d를 참조하면, 신호들은 다양한 파형의 형태로 제공될 수 있다. 예컨대, 도 4a는 GND와 하이 레벨의 전압(VCAH)의 중간 전압(예컨대, 외부 전압(VCI))을 이용하여 프리-드라이빙한 것이고, 도 4b는 로우 레벨의 전압(VCAL)에 더 가까운 전압(GND)을 이용하여 프리-드라이빙 된 것이고, 4c는 로우 레벨의 전압(VCAL)과 하이 레벨의 전압(VCAH)의 중간 전압(VCI)을 이용하여 프리-드라이빙된 것이며, 도 4d는 로우 레벨의 전압(VCAL)에서 복수의 외부 전압(GND or VCI)을 이용하여 두 단계 프리-드라이빙 된 것이다. 이는 전원부(200)에서 프리-드라이빙 없이 직접 스토리지 구동부(100)로 신호를 인가하는 것보다 각각의 유지 신호들을 프리-드라이빙함으로써 소비전력을 감소시키는 효과가 있다. 또한, 도 4d에서와 같이, 두 단계 프리-드라이빙한 것의 효과는 도 4a 내지 도 4c에서와 같이, 한 단계 프리-드라이빙한 것의 효과보다 크다. 즉, 단계가 증가할수록 효과는 커진다.4A to 4D, signals may be provided in various waveform forms. For example, FIG. 4A is pre-dried using an intermediate voltage (eg, an external voltage VCI) of GND and the high level voltage VCAH, and FIG. 4B is a voltage closer to the low level voltage VCAL. Pre-dried using GND), 4c is pre-dried using the intermediate voltage VCI of the low-level voltage VCAL and the high-level voltage VCAH, and FIG. 4D is a low-level voltage. At VCAL, two steps are pre-dried using a plurality of external voltages (GND or VCI). This has the effect of reducing power consumption by pre-driving respective maintenance signals rather than applying a signal directly to the storage driver 100 without pre-driving from the power supply 200. Also, as in FIG. 4D, the effect of two stage pre-driving is greater than the effect of one stage pre-driving, as in FIGS. 4A-4C. In other words, the effect increases as the step increases.

실시예2Example 2

도 5는 본 발명의 실시예 2에 따른 표시 장치의 블록도이다.5 is a block diagram of a display device according to a second exemplary embodiment of the present invention.

도 5를 참조하면, 본 발명의 또 다른 실시예에 따른 표시 장치는 표시 패 널(500), 제어부(700), 계조 분주부(800), 게이트 구동부(600), 데이터 구동부(400), 스토리지 구동부(100) 및 전원부(200)를 포함한다.Referring to FIG. 5, a display device according to another exemplary embodiment may include a display panel 500, a controller 700, a gray division unit 800, a gate driver 600, a data driver 400, and storage. The driving unit 100 and the power supply unit 200 are included.

실시예2에 따른 표시 장치는 실시예1의 프리-드라이빙부(300)를 제외하고는 그 구성이 실질적으로 동일하므로 실시예1과 동일한 설명은 생략하기로 하고, 차이점에 대해서만 설명하기로 한다.Since the configuration of the display device according to the second exemplary embodiment is substantially the same except for the pre-driving unit 300 of the first exemplary embodiment, the same description as that of the first exemplary embodiment will be omitted and only the differences will be described.

본 실시예에 따른 제어부(700)는 외부에서 동기신호들(CONT), 화상 신호(DATA) 및 모드 신호(MS)를 입력받으며, 동기신호들(CONT)에 기초하여 게이트 구동부(600) 및 데이터 구동부(400)를 구동하기 위한 제어신호들을 생성하고 모드 신호(MS)에 기초하여 스토리지 구동부(100)를 구동하기 위한 제어신호들을 생성한다. 여기서, 모드 신호(MS)는 대기 모드 신호와 일반 모드 신호로 나눌 수 있다. 대기 모드는 최소 전력으로 구동하는 모드이다. 제어부(700)에 입력되는 동기신호들(CONT)은 메인 클럭 신호(MCLK), 수직 동기 신호(VSYNC) 수평 동기신호(HSYNC) 및 데이터 인에이블 신호(DE)를 포함한다.The control unit 700 according to the present embodiment receives the synchronization signals CONT, the image signal DATA, and the mode signal MS from the outside, and the gate driver 600 and the data are based on the synchronization signals CONT. Control signals for driving the driver 400 are generated, and control signals for driving the storage driver 100 are generated based on the mode signal MS. Here, the mode signal MS may be divided into a standby mode signal and a normal mode signal. Standby mode is a mode of driving with minimum power. The synchronization signals CONT input to the controller 700 include a main clock signal MCLK, a vertical synchronization signal VSYNC, a horizontal synchronization signal HSYNC, and a data enable signal DE.

전원부(200)는 제어부(700), 게이트 구동부(600), 데이터 구동부(400) 및 스토리지 구동부(100)에 전압을 인가한다. 전원부(200)는 제어부(700)로부터 선택된 모드에 따라 스토리지 구동부(100)를 구동하기 위한 제어신호를 수신한다. 예컨대, 데이터 전압이 0~64계조 전압 또는 0~256계조 전압으로 이루어진 일반모드와 데이터 전압이 화이트 계조 전압(AVSS) 및 블랙 계조 전압(GVDD)으로 이루어진 대기모드가 있을 수 있다. The power supply unit 200 applies a voltage to the control unit 700, the gate driver 600, the data driver 400, and the storage driver 100. The power supply unit 200 receives a control signal for driving the storage driver 100 according to a mode selected from the control unit 700. For example, there may be a normal mode in which the data voltage is 0 to 64 gradation voltages or 0 to 256 gradation voltages, and a standby mode in which the data voltages are white gradation voltages AVSS and black gradation voltages GVDD.

제어부(700)가 표시 패널(500)의 동작 조건인 대기 모드임을 알리는 모드 신 호(MS)를 수신하면, 제어부(700)는 전원부(200)에 데이터 구동부(400)를 8칼라 모드(즉, 대기 모드)로 구동하기 위한 제어신호를 전송한다. 이때, 제어신호는 스토리지 구동부(100)에 인가되는 신호를 제어하는 정보를 포함하고 있다. 제어 신호에 따라, 전원부(200)는 스토리지 구동부(100)에 인가되는 제1 유지 신호 및 제1 반전 유지 신호(VCA1 및 VCA2)를 오프시키고 부스트 신호(VBS)만을 인가한다.When the control unit 700 receives the mode signal MS indicating that the display panel 500 is in the standby mode, the control unit 700 sends the power supply unit 200 to the eight color modes (that is, the color driver). Transmit a control signal for driving in the standby mode). In this case, the control signal includes information for controlling a signal applied to the storage driver 100. According to the control signal, the power supply unit 200 turns off the first sustain signal and the first inverted sustain signals VCA1 and VCA2 applied to the storage driver 100 and applies only the boost signal VBS.

한편, 제어부(700)가 표시 패널(500)의 동작 조건인 일반 모드임을 알리는 모드 신호(MS)를 수신하면, 제어부(700)는 외부에서 입력 받은 화상 신호(DATA)를 모드의 조건에 따라 처리하는 제어신호를 계조 분주부(800)로 전송하고, 상기 전송된 화상 신호를 64계조 또는 256계조 등으로 분주시키고, 분주된 화상 신호(계조 신호)들을 데이터 구동부(400)에 제공한다. 이에 따라, 데이터 구동부(400)는 계조 분주부(800)로부터 분주된 계조 신호들을 각각에 대응하는 데이터 전압(즉, 계조 전압)으로 변환한다.Meanwhile, when the controller 700 receives the mode signal MS indicating that the display panel 500 is a normal mode, the controller 700 processes the image signal DATA received from the outside according to the mode condition. The control signal is transmitted to the gray scale division unit 800, the transmitted image signal is divided into 64 gray levels or 256 gray levels, and the divided image signals (gradation signals) are provided to the data driver 400. Accordingly, the data driver 400 converts the gray level signals divided from the gray level dividing unit 800 into corresponding data voltages (ie, gray level voltages).

한편, 도면에서는 계조 분주부(800)가 독립적 유닛으로 구성되게 도시하였으나, 계조 분주부(800)는 그래픽 기기, 액정 표시 모듈, 제어부(700) 및 데이터 구동부(400) 등에 통합되도록 구성할 수도 있다.Meanwhile, although the gradation divider 800 is illustrated as an independent unit in the drawing, the gradation divider 800 may be configured to be integrated into a graphic device, a liquid crystal display module, a controller 700, and a data driver 400. .

도 6은 도 5의 표시 장치에 따라 8칼라 모드의 구동을 설명하기 위한 개념도이고, 도 7은 계조 전압에 따른 액정의 전압-투과율을 나타내는 그래프이다.FIG. 6 is a conceptual diagram illustrating driving of an eight color mode according to the display device of FIG. 5, and FIG. 7 is a graph illustrating voltage-transmittance of liquid crystals according to gray scale voltages.

도 6를 참조하면, 8칼라 구동은 화이트 계조 전압(AVSS)과 블랙 계조 전압(GVDD)만을 RGB 화소 각각에 인가한 경우이다.Referring to FIG. 6, the eight-color driving is a case where only the white gray voltage AVSS and the black gray voltage GVDD are applied to each of the RGB pixels.

도 7에 도시된 바와 같이, 액정에 인가되는 전압에 따른 광투과율은 V0의 전 압 이하에서와 V256의 전압 이상에서 전압이 감소하고 증가하더라도 광투과율의 변화는 거의 없다. 따라서, 대기 모드의 경우, V0이하의 화이트 계조 전압(AVSS)과 V256이상의 블랙 계조 전압(GVDD)을 인가하므로 전압 레벨이 약간의 오차 범위를 갖더라도 투과율 및 휘도는 거의 변함이 없으므로 플리커 또는 크로스토크도 발생하지 않는다. 즉, 대기 모드에서, V0~V256계조와 같이, 스토리지 구동부(100)의 제3 유지 전압들에 의해 스토리지 전압(VST)을 정확하게 유지시켜줄 이유가 없으므로, 제1 유지 신호 및 제1 반전 유지 신호(VCA1 및 VCA2)을 오프시킴으로써(GND 레벨로 고정시킴으로써) IC에서 수십~수백㎂의 전류를 감소시킬 수 있다.As shown in FIG. 7, the light transmittance according to the voltage applied to the liquid crystal has little change in the light transmittance even if the voltage decreases and increases below the voltage of V0 and above the voltage of V256. Therefore, in the standby mode, the white gray voltage AVSS below V0 and the black gray voltage GVDD above V256 are applied. Therefore, even if the voltage level has a slight error range, the transmittance and luminance are almost unchanged, so flicker or crosstalk Also does not occur. That is, in the standby mode, since there is no reason to accurately maintain the storage voltage VST by the third sustain voltages of the storage driver 100, such as V0 to V256, the first sustain signal and the first inverted sustain signal ( By turning off VCA1 and VCA2), the IC can reduce tens to hundreds of kilowatts of current.

도 8은 도 5에 도시된 스토리지 구동부의 입출력신호의 파형도들이다.8 is a waveform diagram illustrating input and output signals of the storage driver illustrated in FIG. 5.

도 2 및 도 8을 참조하면, 9를 참조하면, 전원부(200)로부터 제공되는 제1 유지 신호 및 제1 반전 유지 신호(VCA1 및 VCA2)가 오프상태로 제공되고, 부스트 신호(VBS)는 일반 모드와 동일하게 프레임마다 위상이 반전되어 제공된다.2 and 8, referring to 9, the first sustain signal and the first inverted sustain signal VCA1 and VCA2 provided from the power supply unit 200 are provided in an off state, and the boost signal VBS is normal. In the same manner as the mode, the phase is provided inverted for each frame.

따라서, 본 발명에 따른 표시 장치에 의하면, 스토리지 라인의 전압 레벨을 데이터 전압이 충전된 후에 반전시킴으로써, 화소전극의 전압 레벨이 부스트되어 응답속도를 개선할 수 있고, 스토리지 구동부에 인가되는 신호들을 프리-드라이빙부에 의해 한 단계 이상 미리 구동함으로써 소비 전력을 효과적으로 감소시킬 수 있다. 또한, 대기 모드시 스토리지 구동부에 인가되는 유지 신호들을 오프시킴으로써 IC에서의 소비 전류를 줄일 수 있다. 게다가, 스토리지 라인은 반전 이후에도 플로팅 되지 않고 전압 레벨을 일정하게 유지함으로써 휘도를 개선할 수 있다.Therefore, according to the display device according to the present invention, by inverting the voltage level of the storage line after the data voltage is charged, the voltage level of the pixel electrode is boosted to improve the response speed, and free the signals applied to the storage driver. It is possible to effectively reduce power consumption by driving one or more steps in advance by the driving unit. In addition, the current consumption in the IC can be reduced by turning off the sustain signals applied to the storage driver in the standby mode. In addition, the storage line can improve brightness by keeping the voltage level constant without floating after inversion.

이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허청구범위의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. Although described with reference to the above embodiments, those skilled in the art can be variously modified and changed within the scope of the present invention without departing from the spirit and scope of the invention described in the claims below. I can understand.

도 1은 본 발명의 실시예 1에 따른 표시 장치의 블록도이다.1 is a block diagram of a display device according to a first exemplary embodiment of the present invention.

도 2는 도 1에 도시된 스토리지 구동부의 회로도이다. FIG. 2 is a circuit diagram of the storage driver shown in FIG. 1.

도 3은 도 2에 도시된 스토리지 구동부의 입출력신호의 파형도들이다.3 is a waveform diagram of input and output signals of the storage driver shown in FIG. 2.

도 4a 내지 도 4d는 도 1의 프리 드라이빙부에 의해 프리 드라이빙된 다양한 신호의 파형도들이다.4A through 4D are waveform diagrams of various signals pre-dried by the pre-driving unit of FIG. 1.

도 5는 본 발명의 실시예 2에 따른 표시 장치의 블록도이다.5 is a block diagram of a display device according to a second exemplary embodiment of the present invention.

도 6은 도 5의 표시 장치에 따라 8칼라 모드의 구동을 설명하기 위한 개념도이다. FIG. 6 is a conceptual diagram for describing driving of an eight color mode according to the display device of FIG. 5.

도 7은 계조 전압에 따른 액정의 전압-투과율을 나타내는 그래프이다.7 is a graph showing the voltage-transmittance of the liquid crystal according to the gray scale voltage.

도 8은 도 5에 도시된 스토리지 구동부의 입출력신호의 파형도들이다.8 is a waveform diagram illustrating input and output signals of the storage driver illustrated in FIG. 5.

<도면의 주요부분에 대한 부호의 설명>       <Description of the symbols for the main parts of the drawings>

100 : 스토리지 구동부 200 : 전원부100: storage drive unit 200: power supply unit

300 : 프리-드라이빙부 400 : 데이터 구동부300: pre-driving unit 400: data driver

500 : 표시 패널 600 : 게이트 구동부500: display panel 600: gate driver

700 : 제어부 800 : 계조 분주부700: control unit 800: gradation dispenser

Claims (9)

영상을 표시하는 복수의 화소들을 포함하고, 각 화소는 게이트 라인과 데이터 라인에 전기적으로 연결되고 상기 게이트 라인과 나란하게 배치된 스토리지 라인을 포함하는 표시 패널; A display panel including a plurality of pixels for displaying an image, each pixel including a storage line electrically connected to a gate line and a data line and disposed in parallel with the gate line; 상기 게이트 라인에 게이트 신호를 출력하는 게이트 구동부;A gate driver configured to output a gate signal to the gate line; 상기 데이터 라인에 데이터 전압을 출력하는 데이터 구동부;A data driver outputting a data voltage to the data line; 제1 유지 신호 및 제1 유지 신호에 위상이 반전된 제1 반전 유지 신호를 생성하는 전원부;A power supply unit generating a first sustain signal and a first inverted sustain signal whose phase is inverted in the first sustain signal; 상기 제1 유지 신호 및 제1 반전 유지 신호를 외부전압을 이용해 프리-드라이빙하여 제2 유지 신호 및 제2 반전 유지 신호를 생성하는 프리-드라이빙부; 및A pre-driving unit configured to generate a second sustain signal and a second inverted sustain signal by pre-driving the first sustain signal and the first inverted sustain signal using an external voltage; And 상기 제2 유지 신호 및 제2 유지 반전 신호를 이용하여 상기 스토리지 라인에 프레임마다 위상이 반전되는 스토리지 신호를 출력하는 스토리지 구동부를 포함하는 것을 특징으로 하는 표시 장치.And a storage driver configured to output a storage signal having a phase inverted for each frame to the storage line using the second sustain signal and the second sustain inverted signal. 제1항에 있어서, 상기 스토리지 구동부는,The method of claim 1, wherein the storage drive unit, 상기 게이트 신호에 동기되어 부스트 신호를 스토리지 신호로 출력하는 부스트부;A boost unit configured to output a boost signal as a storage signal in synchronization with the gate signal; 상기 게이트 신호에 동기되어 상기 제2 유지 신호 및 제2 반전 유지 신호를 입력하는 신호 입력부; 및 A signal input unit configured to input the second sustain signal and a second inverted sustain signal in synchronization with the gate signal; And 상기 신호 입력부로부터 입력된 신호들을 이용하여 상기 부스트 신호를 일정한 레벨로 프레임 동안 유지시키는 전압 유지부를 포함하는 것을 특징으로 하는 표시 장치. And a voltage holding unit configured to maintain the boost signal at a constant level for a frame by using the signals input from the signal input unit. 제2항에 있어서, 상기 신호 입력부는,The method of claim 2, wherein the signal input unit, 상기 전원부로부터 제2 유지 신호를 입력하는 제1 스위칭 소자; 및A first switching element configured to input a second sustain signal from the power supply unit; And 상기 전원부로부터 제2 반전 유지 신호를 입력하는 제2 스위칭 소자를 포함하는 것을 특징으로 하는 표시 장치.And a second switching element configured to input a second inversion holding signal from the power supply unit. 제2항에 있어서, 상기 전압 유지부는,The method of claim 2, wherein the voltage holding unit, 상기 신호 입력부로부터 입력된 신호에 응답하여 상기 스토리지 라인에 제3 유지 신호를 출력하는 제3 스위칭 소자;A third switching element configured to output a third sustain signal to the storage line in response to a signal input from the signal input unit; 상기 신호 입력부로부터 입력된 반전 신호에 응답하여 상기 스토리지 라인에 제3 반전 유지 전압을 출력하는 제4 스위칭 소자;A fourth switching element configured to output a third inversion sustain voltage to the storage line in response to an inversion signal input from the signal input unit; 상기 신호 입력부로부터 입력된 신호 전압이 충전되어 상기 제3 스위칭 소자의 온/오프 상태를 1프레임 동안 유지시키는 제1 커패시터; 및A first capacitor charged with the signal voltage input from the signal input unit to maintain the on / off state of the third switching element for one frame; And 상기 신호 입력부로부터 입력된 반전 신호 전압이 충전되어 상기 제4 스위칭 소자의 온/오프 상태를 1프레임 동안 유지시키는 제2 커패시터를 포함하는 것을 특징으로 하는 표시 장치.And a second capacitor charged with the inverted signal voltage input from the signal input unit to maintain the on / off state of the fourth switching element for one frame. 제4항에 있어서, 상기 부스트부는,The method of claim 4, wherein the boost portion, 상기 게이트 신호에 응답하여 상기 부스트 신호를 상기 스토리지 라인으로 출력하는 제5 스위칭 소자를 포함하는 것을 특징으로 하는 표시 장치.And a fifth switching device configured to output the boost signal to the storage line in response to the gate signal. 제1항에 있어서, 상기 프리-드라이빙부는 복수의 외부전압들을 이용해 상기 제1 유지 전압 및 제1 반전 유지 전압을 프리-드라이빙하는 것을 특징으로 하는 표시 장치.The display device of claim 1, wherein the pre-driving unit pre-drives the first sustain voltage and the first inverted sustain voltage using a plurality of external voltages. 영상을 표시하는 복수의 화소들을 포함하고, 각 화소는 게이트 라인과 데이터 라인에 전기적으로 연결되고 상기 게이트 라인과 나란하게 배치된 스토리지 라인을 포함하는 표시 패널; A display panel including a plurality of pixels for displaying an image, each pixel including a storage line electrically connected to a gate line and a data line and disposed in parallel with the gate line; 상기 게이트 라인에 게이트 신호를 출력하는 게이트 구동부;A gate driver configured to output a gate signal to the gate line; 상기 데이터 라인에 데이터 전압을 출력하는 데이터 구동부;A data driver outputting a data voltage to the data line; 상기 스토리지 라인에 프레임마다 위상이 반전되는 스토리지 신호를 출력하고, 유지신호와 상기 유지신호와 위상이 반전된 반전유지신호를 이용해 상기 스토리지 신호를 프레임 동안 부스트 신호의 레벨로 유지시키는 스토리지 구동부; 및A storage driver configured to output a storage signal having a phase inverted for each frame to the storage line, and to maintain the storage signal at a level of a boost signal during a frame by using a sustain signal and an inverted maintenance signal whose phase is inverted with the sustain signal; And 상기 데이터 구동부가 최소 전력으로 구동하는 모드에서 상기 스토리지 구동부의 유지 신호 및 상기 반전 유지 신호를 오프시키는 전원부를 포함하는 것을 특징으로 하는 표시 장치.And a power supply unit configured to turn off the sustain signal and the inverted sustain signal of the storage driver in a mode in which the data driver is driven at the minimum power. 제7항에 있어서, 상기 최소 전력으로 구동하는 모드는 상기 데이터 라인에 출력되는 상기 데이터 전압이 화이트 계조 전압 및 블랙 계조 전압으로 이루어진 것을 특징으로 하는 표시 장치.The display device of claim 7, wherein the data voltage output to the data line comprises a white gray voltage and a black gray voltage. 제7항에 있어서, 상기 스토리지 구동부는,The method of claim 7, wherein the storage drive unit, 상기 게이트 신호에 동기되어 상기 부스트 신호를 상기 스토리지 라인으로 출력하는 부스트부;A boost unit configured to output the boost signal to the storage line in synchronization with the gate signal; 상기 전원부에 연결된 제1 스위칭 소자 및 제2 스위칭 소자를 갖는 입력 신호부; 및An input signal unit having a first switching element and a second switching element connected to the power supply unit; And 상기 신호 입력부에 연결되어 하이 레벨의 유지 신호를 출력하는 제3 스위칭 소자, 상기 신호 입력부에 연결되어 로우 레벨의 유지 신호를 출력하는 제4 스위칭 소자 및 상기 제3 스위칭 소자와 상기 제4 스위칭 소자 각각의 입력 단자와 제어 단자 사이에 형성된 제1 커패시터 및 제2 커패시터를 포함하는 전압 유지부를 포함하는 것을 특징으로 하는 표시 장치.A third switching device connected to the signal input unit to output a high level sustain signal, a fourth switching device connected to the signal input unit to output a low level sustain signal, and the third switching device and the fourth switching device respectively. And a voltage holding unit including a first capacitor and a second capacitor formed between an input terminal and a control terminal of the second terminal.
KR1020080101475A 2008-10-16 2008-10-16 Display apparatus KR20100042359A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080101475A KR20100042359A (en) 2008-10-16 2008-10-16 Display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080101475A KR20100042359A (en) 2008-10-16 2008-10-16 Display apparatus

Publications (1)

Publication Number Publication Date
KR20100042359A true KR20100042359A (en) 2010-04-26

Family

ID=42217728

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080101475A KR20100042359A (en) 2008-10-16 2008-10-16 Display apparatus

Country Status (1)

Country Link
KR (1) KR20100042359A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130182018A1 (en) * 2012-01-18 2013-07-18 Samsung Display Co., Ltd. Display panel and method of driving the same
KR20150083343A (en) * 2014-01-09 2015-07-17 삼성디스플레이 주식회사 Display panel and method of driving the same

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130182018A1 (en) * 2012-01-18 2013-07-18 Samsung Display Co., Ltd. Display panel and method of driving the same
US9318066B2 (en) * 2012-01-18 2016-04-19 Samsung Display Co., Ltd. Display panel having a boosting voltage applied to a subpixel electrode, and method of driving the same
US9570023B2 (en) 2012-01-18 2017-02-14 Samsung Display Co., Ltd. Display panel having a boosting voltage applied to a subpixel electrode, and method of driving the same
KR20150083343A (en) * 2014-01-09 2015-07-17 삼성디스플레이 주식회사 Display panel and method of driving the same
US9257088B2 (en) 2014-01-09 2016-02-09 Samsung Display Co., Ltd. Display panel and method of driving the same

Similar Documents

Publication Publication Date Title
US8044917B2 (en) Liquid crystal display device
US7782282B2 (en) Display device and driving method thereof
JP4982349B2 (en) Liquid crystal display device and driving method thereof
US7561138B2 (en) Liquid crystal display device and method of driving the same
US9007291B2 (en) Active level shift driver circuit and liquid crystal display apparatus including the same
KR101206726B1 (en) Display apparatus
KR101785339B1 (en) Common voltage driver and liquid crystal display device including thereof
US10304406B2 (en) Display apparatus with reduced flash noise, and a method of driving the display apparatus
KR20110072116A (en) Liquid crystal display device and driving method the same
KR20100042359A (en) Display apparatus
KR101245912B1 (en) Gate drive circuit of LCD
KR20080101252A (en) Lcd and drive method thereof
US8508519B2 (en) Active level shift (ALS) driver circuit, liquid crystal display device comprising the ALS driver circuit and method of driving the liquid crystal display device
KR101243439B1 (en) LCD and drive method thereof
KR20070079486A (en) Driving apparatus and display apparatus of the same
KR101151286B1 (en) Driving method for LCD
KR100824420B1 (en) Liquid crystal dispaly apparatus of line on glass type
KR20080045468A (en) Lcd and drive method thereof
KR20070115537A (en) Lcd and drive method thereof
KR101074400B1 (en) Liquid Crystal Display Device And Driving Method Thereof
KR20070079349A (en) Display apparatus and testing apparatus of the same
KR101232583B1 (en) LCD and drive method thereof
KR102081134B1 (en) Cholesteric liquid crystal display device and driving method for the same
KR101033124B1 (en) LCD and driving method thereof
KR20080062875A (en) Liquid crystal display

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination