KR20100032194A - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR20100032194A
KR20100032194A KR1020080091235A KR20080091235A KR20100032194A KR 20100032194 A KR20100032194 A KR 20100032194A KR 1020080091235 A KR1020080091235 A KR 1020080091235A KR 20080091235 A KR20080091235 A KR 20080091235A KR 20100032194 A KR20100032194 A KR 20100032194A
Authority
KR
South Korea
Prior art keywords
electrode
discharge
sustain
black matrix
plasma display
Prior art date
Application number
KR1020080091235A
Other languages
English (en)
Inventor
서경철
최정식
장덕규
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020080091235A priority Critical patent/KR20100032194A/ko
Priority to US12/667,962 priority patent/US8232726B2/en
Priority to PCT/KR2009/000683 priority patent/WO2009148211A1/ko
Publication of KR20100032194A publication Critical patent/KR20100032194A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/44Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/444Means for improving contrast or colour purity, e.g. black matrix or light shielding means

Landscapes

  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 장치에 관한 것으로, 그 플라즈마 디스플레이 장치는 상부기판; 상부기판에 형성되는 제1 전극 및 제2 전극; 상부기판과 대향하여 배치되는 하부기판; 및 하부기판에 형성되는 제3 전극을 포함하고, 제1 전극은 단일 층(one layer)으로 형성되며,
상부기판에 형성되는 제1,2 블랙 매트릭스는 서로 분리되어, 동일직선 상에 형성되는 것을 특징으로 한다.
본 발명에 따르면 블랙 매트릭스의 명암비와 반사율 개선의 기능을 유지하면서, 동시노광 적용시 발생할 수 있는 단락(short) 및 얼룩 무늬 불량을 감소시켜, 화상 품질, 생산 비용 및 효율을 개선할 수 있다.
플라즈마 디스플레이 장치, PDP, 블랙 매트릭스, 불량, dash

Description

플라즈마 디스플레이 장치{Plasma display appartus}
본 발명은 플라즈마 디스플레이(Plasma Display) 장치에 관한 것으로서, 보다 상세하게는 플라즈마 디스플레이 장치에 구비되는 패널(Panel)의 전극 및 광차단부의 구조에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 상부기판과 하부기판 사이에 형성된 격벽이 하나의 단위 셀을 이루는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온 및 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충진되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacu㎛ Ultraviolet rays)을 발생하고, 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 디스플레이 패널은 얇고 가벼운 구성이 가능하므로 차세대 표시 장치로서 각광받고 있다.
일반적인 플라즈마 디스플레이 패널의 경우 상부기판에 스캔 전극 및 서스테인 전극이 형성되어 있으며, 상기 스캔 전극 및 서스테인 전극은 패널의 개구율 확보를 위해 고가의 ITO(Indi㎛ Tin Oxide)로 이루어진 투명 전극과 버스 전극이 적층된 구조를 가진다.
최근에는 제조 비용을 줄이면서 사용자가 시청하는데 충분한 시감 특성 및 구동 특성 등을 확보할 수 있는 플라즈마 디스플레이 패널을 제조하는데 주안점을 두고 있다.
본 발명은 플라즈마 디스플레이 장치에 있어, 패널의 제조 원가 및 공정을 개선함과 동시에 플라즈마 디스플레이 장치의 화상 품질을 향상시킬 수 있는 플라즈마 디스플레이 장치를 제공하는 것을 목적으로 한다.
본 발명은 플라즈마 디스플레이 장치에 관한 것으로, 그 플라즈마 디스플레이 장치는 상부기판; 상부기판에 형성되는 제1 전극 및 제2 전극; 상부기판과 대향하여 배치되는 하부기판; 및 하부기판에 형성되는 제3 전극을 포함하고, 제1 전극은 단일 층(one layer)으로 형성되며,
상기 상부기판에 형성되는 제1,2 블랙 매트릭스는 서로 분리되어, 동일직선상에 형성되는 것을 특징으로 한다.
본 발명에 따르면 블랙 매트릭스의 명암비와 반사율 개선의 기능을 유지하면서, 동시노광 적용시 발생할 수 있는 단락(short) 및 얼룩 무늬 불량을 감소시켜, 화상 품질, 생산 비용 및 효율을 개선할 수 있다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 플라즈마 디스플레이 장치에 관하여 상세히 설명한다. 도 1은 본 발명에 따른 플라즈마 디스플레이 패널의 구조에 대한 일실시예를 사시도로 도시한 것이다.
도 1을 참조하면, 플라즈마 디스플레이 패널은 소정의 간격을 두고 합착되는 상부패널(10)과 하부패널(20)을 포함한다.
상부패널(10)은 상부기판(11)상에 쌍을 이루며 형성되는 유지전극쌍(12, 13)을 포함한다. 유지전극쌍(12, 13)은 그 기능에 따라 스캔전극(12)과 서스테인전극(13)으로 구분된다. 유지전극쌍(12, 13)은 방전 전류를 제한하며 전극 쌍간을 절연시켜주는 상부유전체층(14)에 의해 덮혀지고, 상부유전체층(204) 상면에는 보호막층(15)이 형성되어, 가스 방전 시에 발생되는 하전입자들의 스퍼터링으로부터 상부유전체층(14)을 보호하고, 2차 전자의 방출효율을 높이게 된다.
상부기판(11), 하부기판(21) 및 격벽(22) 사이에 마련된 방전 공간에는 방전 가스가 주입된다. 상기 방전 가스에는 크세논(Xe)이 10% 이상 포함되는 것이 바람직하다. 상기 크세논(Xe)이 상기와 같은 혼합비를 가지고 방전 가스에 포함되는 경우, 플라즈마 디스플레이 패널의 방전/발광효율 및 휘도가 향상시킬 수 있다.
하부패널(20)은 하부기판(21)상에 복수 개의 방전공간 즉, 방전셀을 구획하는 격벽(22)이 형성된다. 또한, 어드레스전극(23)이 유지전극쌍(22, 23)에 교차하는 방향으로 배치되고, 하부유전체층(25)과 격벽(22)의 표면에는 가스방전시 발생된 자외선에 의해 발광되어 가시광이 발생되는 형광체(24)가 도포된다.
이때, 격벽(22)은 어드레스전극(23)과 나란한 방향으로 형성된 세로격벽(22a)과, 어드레스전극(23)과 교차하는 방향으로 형성된 가로격벽(22b)으로 구성되고, 방전셀을 물리적으로 구분하며, 방전에 의해 생성된 자외선과 가시광이 인접한 방전셀에 누설되는 것을 방지한다.
또한, 본 발명에 따른 플라즈마 디스플레이 패널에서, 유지전극쌍(12, 13)은 불투명한 금속 전극만으로 이루어진다. 즉, 종래의 투명전극 재질인 ITO는 사용하지 않고, 종래의 버스전극의 재질인 은(Ag), 구리(Cu) 또는 크롬(Cr)등을 사용하여 유지전극쌍(12, 13)을 형성한다. 즉, 본 발명에 따른 플라즈마 디스플레이 패널의 유진전극쌍(12, 13) 각각은 종래의 ITO전극을 포함하지 아니하고, 버스전극 하나의 단일층(one layer)으로 이루어진다.
예컨대, 본 발명의 실시에에 따른 유지전극쌍(12, 13) 각각은 은으로 형성되는 것이 바람직하며, 은(Ag)은 감광성 성질을 갖는 것이 바람직하다. 또한, 본 발명의 실시예에 따른 유지전극쌍(12, 13) 각각은 상부기판(11)에 형성되는 상부유전체층(14) 또는 하부유전체층(14)보다 색이 더 어둡고, 빛의 투과도가 더 낮은 성질을 가질 수 있다.
상기 방전셀은 R(Red), G(Green), B(Blue) 각각의 형광체층(24)은 폭(pitch)이 서로 동일한 대칭 구조이거나, 폭(pitch)이 서로 상이한 비대칭 구조일 수 있다. 방전셀이 비대칭 구조를 가지는 경우, R(Red) 셀의 폭 < G(Green) 셀의 폭 < B(Blue) 셀의 폭의 크기 순을 가지도록 할 수 있다.
도 1에 도시된 바와 같이, 하나의 방전셀 내에 유지 전극(12, 13)이 각각 복수 개의 전극 라인으로 형성될 수 있다. 즉, 제1 유지 전극(12)이 두 개의 전극 라인(12a, 12b)으로 형성되고, 제2 유지 전극(13)이 방전셀의 중심을 기준으로 제1 유지 전극(12)과 대칭하여 배열되며 두 개의 전극 라인(13a, 13b)으로 형성될 수 있다.
상기 제1, 2 유지 전극(12, 13)은 각각 스캔 전극과 서스테인 전극인 것이 바람직하다. 이는 불투명한 유지 전극 쌍(12, 13)을 사용함에 따른 개구율과 방전 확산 효율을 고려한 것이다. 즉, 개구율을 고려하여 좁은 폭을 갖는 전극 라인을 사용하는 한편, 방전 확산 효율을 고려하여 복수 개의 전극 라인을 사용한다. 이때, 전극 라인의 개수는 개구율과 방전 확산 효율을 동시에 고려하도록 하여 결정할 수 있다.
도 1에 도시된 구조는 본 발명에 따른 플라즈마 패널의 구조에 대한 일실시예에 불과하므로, 본 발명은 도 1에 도시된 플라즈마 디스플레이 패널 구조에 한정되지 아니한다. 예컨대, 외부에서 발생하는 외부광을 흡수하여 반사를 줄여주는 광차단의 기능과 상부 기판(11)의 퓨리티(Purity) 및 콘트라스트를 향상시키는 기능을 하는 블랙 매트릭스(Black Matrix, BM)가 상부 기판(11) 상에 형성될 수 있으며, 상기 블랙 매트릭스는 분리형 및 일체형 BM 구조가 모두 가능하다.
또한, 도 1에 도시된 패널의 격벽 구조는 세로격벽(22a)과 가로격벽(22b)에 의해 방전셀이 폐쇄 구조를 가지는 클로즈 타입(Close Type)을 나타내고 있으나, 세로격벽만을 포함하는 스트라이프 타입(Stripe Type) 또는 세로격벽 상에 소정의 간격을 가지고 돌출부가 형성된 피쉬본(Fish Bone) 등의 구조도 가능하다.
도 2는 플라즈마 디스플레이 패널의 전극 배치에 대한 일실시예를 도시한 것으로, 플라즈마 디스플레이 패널을 구성하는 복수의 방전셀들은 도 2에 도시된 바와 같이 매트릭스 형태로 배치되는 것이 바람직하다. 복수의 방전셀들은 각각 스캔 전극 라인(Y1 내지 Ym), 서스테인 전극 라인(Z1 내지 Zm) 및 어드레스 전극 라 인(X1 내지 Xn)의 교차부에 마련된다. 스캔 전극 라인(Y1 내지 Ym)은 순차적으로 구동되거나 동시에 구동될 수 있고, 서스테인 전극 라인(Z1 내지 Zm)은 동시에 구동될 수 있다. 어드레스 전극라인(X1 내지 Xn)은 기수 번째 라인들과 우수 번째 라인들로 분할되어 구동되거나 순차적으로 구동될 수 있다.
도 2에 도시된 전극 배치는 본 발명에 따른 플라즈마 패널의 전극 배치에 대한 일실시예에 불과하므로, 본 발명은 도 2에 도시된 플라즈마 디스플레이 패널의 전극 배치 및 구동 방식에 한정되지 아니한다. 예컨데, 상기 스캔 전극 라인(Y1 내지 Ym)들 중 2 개의 스캔 전극 라인이 동시에 스캐닝되는 듀얼 스캔(dual scan) 방식도 가능하다. 또한, 상기 어드레스 전극 라인(X1 내지 Xn)은 패널의 중앙 부분에서 상하 또는 좌우로 분할되어 구동될 수도 있다.
도 3은 하나의 프레임(frame)을 복수의 서브필드로 나누어 시분할 구동시키는 방법에 대한 일실시예를 타이밍도로 도시한 것이다. 단위 프레임은 시분할 계조 표시를 실현하기 위하여 소정 개수 예컨대 8개의 서브필드들(SF1, ..., SF8)로 분할될 수 있다. 또한, 각 서브필드(SF1, ...SF8)는 리셋 구간(미도시)과, 어드레스 구간(A1, ..., A8)및, 서스테인 구간(S1, ..., S8)로 분할된다.
여기서, 본 발명의 일실시예에 따르면 리셋 구간은 복수 개의 서브필드 중 적어도 하나에서 생략될 수 있다. 예컨대, 리셋 구간은 최초의 서브필드에서만 존재하거나, 최초의 서브필드와 전체 서브필드 중 중간 정도의 서브필드에서만 존재할 수도 있다.
각 어드레스 구간(A1, ..., A8)에서는, 어드레스 전극(X)에 표시 데이터 신 호가 인가되고, 각 스캔 전극(Y)에 상응하는 스캔 펄스가 순차적으로 인가된다.
각 서스테인 구간(S1, ...,S8)에서는, 스캔 전극(Y)과 서스테인 전극(Z)에 서스테인 펄스가 교호하게 인가되어, 어드레스 구간(A1, ..., A8)에서 벽전하들이 형성된 방전셀들에서 서스테인 방전을 일으킨다.
플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 서스테인 방전 구간(S1, ..., S8)내의 서스테인 방전 펄스 개수에 비례한다. 1 화상을 형성하는 하나의 프레임이, 8개의 서브필드와 256계조로 표현되는 경우에, 각 서브필드에는 차례대로 1, 2, 4, 8, 16, 32, 64, 128의 비율로 서로 다른 서스테인 펄스의 수가 할당될 수 있다. 만일 133계조의 휘도를 얻기 위해서는, 서브필드1 구간, 서브필드3 구간 및 서브필드8 구간 동안 셀들을 어드레싱하여 서스테인 방전하면 된다.
각 서브필드에 할당되는 서스테인 방전 수는, APC(Automatic Power Control)단계에 따른 서브필드들의 가중치에 따라 가변적으로 결정될 수 있다. 즉, 도 3에서는 한 프레임을 8개의 서브필드로 분할하는 경우를 예로 들어 설명하였으나 본 발명은 그에 한정되지 아니하며, 한 프레임을 형성하는 서브필드의 수를 설계사양에 따라 다양하게 변형하는 것이 가능하다. 예를 들어, 한 프레임을 12 또는 16 서브필드 등과 같이, 8 서브필드 이상으로 분할하여 플라즈마 디스플레이 패널을 구동시킬 수 있다.
또한 각 서브필드에 할당되는 서스테인 방전 수는 감마특성이나 패널특성을 고려하여 다양하게 변형하는 것이 가능하다. 예컨대, 서브필드 4에 할당된 계조도를 8에서 6으로 낮추고, 서브필드 6 에 할당된 계조도를 32 에서 34 로 높일 수 있 다.
도 4는 플라즈마 디스플레이 패널을 구동시키기 위한 구동 신호에 대한 일실시예를 타이밍도로 도시한 것이다.
상기 서브필드는 스캔 전극들(Y) 상에 정극성 벽전하를 형성하고 서스테인 전극들(Z) 상에 부극성 벽전하를 형성하기 위한 프리 리셋(pre reset) 구간, 프리 리셋 구간에 의해 형성된 벽전하 분포를 이용하여 전 화면의 방전셀들을 초기화하기 위한 리셋(reset) 구간, 방전셀을 선택하기 위한 어드레스(address) 구간 및 선택된 방전셀들의 방전을 유지시키기 위한 서스테인(sustain) 구간을 포함할 수 있다.
리셋 구간은 셋업(setup) 구간 및 셋 다운(setdown) 구간으로 이루어지며, 상기 셋업 구간에서는 모든 스캔 전극으로 상승 램프 파형(Ramp-up)이 동시 인가되어 모든 방전셀에서 미세 방전이 발생되고, 이에 따라 벽전하가 생성된다. 상기 셋다운 구간에는 상기 상승 램프 파형(Ramp-up)의 피크 전압보다 낮은 정극성 전압에서 하강하는 하강 램프파형(Ramp-down)이 모든 스캔 전극(Y)으로 동시에 인가되어 모든 방전셀에서 소거방전이 발생되고, 이에 따라 셋업 방전에 의해 생성된 벽전하 및 공간전하 중 불요 전하를 소거시킨다.
어드레스 구간에는 스캔 전극으로 부극성의 스캔 전압(Vsc)을 가지는 스캔 신호가 순차적으로 인가되고, 이와 동시에 상기 어드레스 전극(X)으로 정극성의 데이터 신호가 인가된다. 이러한 상기 스캔 신호와 데이터 신호 간의 전압 차와 상기 리셋 구간 동안 생성된 벽전압에 의해 어드레스 방전이 발생 되어 셀이 선택된다. 한편, 어드레스 방전의 효율을 높이기 위해, 상기 어드레스 구간 동안 서스테인 바이어스 전압(Vzb)이 서스테인 전극에 인가된다.
상기 어드레스 구간동안, 복수의 스캔 전극들(Y)은 2 이상의 그룹으로 나뉘어 그룹별로 순차적으로 스캔 신호들이 공급될 수 있으며, 상기 분할된 그룹들 각각은 다시 2 이상의 서브 그룹으로 나뉘어 상기 서브 그룹별로 순차적으로 스캔 신호들이 공급될 수 있다. 예를 들어 복수의 스캔 전극들(Y)은 제1 그룹 및 제2 그룹으로 분할되고, 상기 제1 그룹에 속하는 스캔 전극들에 스캔 신호들이 순차적으로 공급된 후, 상기 제2 그룹에 속하는 스캔 전극들에 스캔 신호들이 순차적으로 공급될 수 있다.
본 발명에 따른 일실시예로서 복수의 스캔 전극들(Y)은 패널 상에 형성된 위치에 따라 우수(even) 번째에 위치하는 제1 그룹과 기수(odd) 번째에 위치하는 제2 그룹으로 분할될 수 있으며, 또 다른 실시예로서 패널의 중심을 기준으로 상측에 위치하는 제1 그룹과 하측에 위치하는 제2 그룹으로 분할될 수 있다.
상기와 같은 방법에 의해 분할된 제1 그룹에 속하는 스캔 전극들을 다시 우수(even) 번째에 위치하는 제1 서브 그룹과 기수(odd) 번째에 위치하는 제2 서브 그룹으로 분할되거나, 상기 제1 그룹의 중심을 기준으로 상측에 위치하는 제1 서브 그룹과 하측에 위치하는 제2 그룹으로 분할될 수 있다.
서스테인 구간에는 스캔 전극과 서스테인 전극에 교번적으로 서스테인 전압(Vs)을 가지는 서스테인 펄스가 인가되어 스캔 전극과 서스테인 전극 사이에 면방전 형태로 서스테인 방전이 발생된다.
서스테인 구간에서 스캔 전극과 서스테인 전극에 교번적으로 공급되는 복수의 서스테인 신호들 중 첫번째 서스테인 신호 또는 마지막 서스테인 신호의 폭은 나머지 서스테인 펄스의 폭보다 클 수 있다.
상기 서스테인 방전이 발생한 후, 어드레스 구간에서 선택된 온셀(ON cell)의 스캔 전극 또는 서스테인 전극에 남아있는 벽전하를 약한 방전을 발생시킴에 의해 소거시키는 소거 구간이 서스테인 구간 이후에 더 포함될 수 있다.
상기 소거 구간은 복수의 서브필드 전체 또는 그 중 일부의 서브필드에 포함될 수 있으며, 서스테인 구간에서 마지막 서스테인 펄스가 인가되지 않은 전극에 상기 약한 방전을 위한 소거 신호가 인가되는 것이 바람직하다.
상기 소거 신호는 점진적으로 증가하는 램프(ramp) 형태의 신호, 저전압 광폭 펄스(low-voltage wide pulse), 고전압 협폭 펄스(high-voltage narrow pulse), 기하급수적으로 증가하는 신호(exponential signal) 또는 half-sinusoidal pulse 등이 사용될 수 있다.
또한, 상기 약한 방전을 발생시키기 위해 스캔 전극 또는 서스테인 전극에 복수의 펄스가 순차적으로 인가될 수도 있다.
도 4에 도시된 구동 파형들은 본 발명에 따른 플라즈마 디스플레이 패널을 구동시키기 위한 신호들에 대한 일실시예로서, 상기 도 4에 도시된 파형들에 의해 본 발명은 한정되지 아니한다. 예컨데, 상기 프리 리셋 구간이 생략될 수 있으며, 도 4에 도시된 구동 신호들의 극성 및 전압 레벨은 필요에 따라 변경이 가능하고, 상기 서스테인 방전이 완료된 후에 벽전하 소거를 위한 소거 신호가 서스테인 전극 에 인가될 수도 있다. 또한, 상기 서스테인 신호가 스캔 전극(Y)과 서스테인(Z) 전극 중 어느 하나에만 인가되어 서스테인 방전을 일으키는 싱글 서스테인(single sustain) 구동도 가능하다.
본 발명에 따른 플라즈마 디스플레이 장치는 상부기판; 상기 상부기판에 형성되는 제1 전극 및 제2 전극; 상기 상부기판과 대향하여 배치되는 하부기판; 및 상기 하부기판에 형성되는 제3 전극을 포함하며,
상기 제1 전극은 단일 층(one layer)으로 형성되고,
상기 상부기판에 라인(line) 패턴으로 형성되는 제1,2 블랙 매트릭스는 서로 전기적으로 절연되는 것을 특징으로 한다.
도 5 내지 도 7은 본 발명에 따른 플라즈마 디스플레이 패널의 상부기판에 형성된 전극 및 블랙 매트릭스 구조에 대한 실시예들을 나타내는 단면도이다.
도 5를 살펴보면, 제1 블랙 매트릭스와 제2 블랙 매트릭스를 포함하는 복수의 블랙 매트릭스는 동일직선 상에 라인 패턴을 형성하며 서로 분리되어 있다. 따라서 개별 블랙 매트릭스가 이물 등의 영향으로 전기적으로 도통되더라도 다른 블랙 매트릭스에는 영향을 미치지 않는다. 블랙 매트릭스가 분리되어 배치되는 형태는 문장에서 쓰이는 '-' 기호가 연속적으로 배열되는 형태와 유사하므로 본 발명에 따른 복수의 블랙 매트릭스 구조를 대쉬형 블랙 매트릭스(dash type BM)로 명명할 수 있다.
제1 전극(210), 제2 전극(220)과 상기 라인(line) 패턴은 평행하게 나란히 형성될 수 있다. 즉, 상기 제1,2 블랙 매트릭스는 상기 제1 전극 및 제2 전극과 평 행한 방향으로 형성될 수 있다.
한편, 블랙 매트릭스는 불필요한 방전영역을 광학적으로 차폐하여 컨트라스트를 향상시키기 위한 것으로서, 낮은 투과율과 낮은 반사율을 가져야하기 때문에 저융점유리에 블랙의 산화물을 혼합한 재질 또는 코발트(Co)계 산화물, 크롬(Cr)계 산화물, 망간(Mn)계 산화물, 구리(Cu)계 산화물, 철(Fe)계 산화물, 카본(C)계 산화물 중 적어도 하나를 포함하는 재질로 구성될 수 있고, 스크린 인쇄법 또는 감광성 페이스트법에 의해 형성된다.
블랙 매트릭스가 먼저 인쇄, 노광 등의 공정으로 형성 되고 다시 별도의 공정에서 전극이 형성되나, 패널 제조 공정에 소모되는 시간을 감소시키고 제조 공정을 보다 용이하게 하기 위해, 노광 공정을 통합하여 패널의 상부기판에 버스 전극 및 블랙 매트릭스를 동시에 노광하여 소성할 수 있다.
상기와 같이 전극과 블랙 매트릭스를 동시 노광하여 소성시키는 경우, 전극과 블랙 매트릭스가 단락(short)되는 문제가 발생할 수 있다. 전극과 블랙 매트릭스간 단락(short)이 발생하면, 블랙 매트릭스들은 서로 연결되어 있으므로 전 액티브(active) 영역의 가로길이에 해당하는 한줄의 밝은 띠가 육안으로 관찰된다. 따라서 화상 품질에 심각한 악영향을 주게된다.
또한, 동시 노광시 전극과 블랙 매트릭스의 단락(short)을 방지하기 위하여 버스 전극의 구조를 축소하는 경우 방전효율이 감소하고, BM의 폭을 감소시키는 경우 명암비, 반사율 특성이 악화되는 문제점이 있었다.
본 발명에 따르면 제1,2 블랙 매트릭스는 분리되어 있으므로 어느 하나의 블 랙 매트릭스에서 단락이 발생하더라도 해당 블랙 매트릭스 영역만 단락될 뿐 다른 블랙 매트릭스에는 영향을 주지 않으므로 밝은 줄무늬 띠는 발생하지 않는다. 또한, 버스 전극 및 BM의 폭을 변경하지 않아도 되므로 동시 노광 공정을 활용하여 공정 축소, 생산 단가 감소의 효과가 있으며, 반사율, 명암비, 효율면에서도 동등한 수준의 품질을 보인다.
하기의 표1은 연결구조의 일반 형태의 BM과 1, 5, 10 픽셀 단위의 크기로 형성된 dash BM의 반사율을 비교한 실험 데이터이다. 여기서 SCI는 직접 반사율, SCE는 간접 반사율을 나타내며 실험은 ITO 전극이 없는 ITO-less 모델에서 측정되었으며 실험에 사용된 ITO-less 모델은 간접반사율(SCE) 20이하로 관리된다.
일반양산 dash 1 pixel dash 5 pixel dash 10 pixel
반사율 SCI 23.9 24.48 23.17 24.09
SCE 17.46 18.20 16.68 17.58
상기의 표1을 살펴보면 각 반사율 측정조건 모두 간접반사율(SCE) 20이하로 품질 조건을 만족하며, 반사율에서 유의차는 없었다. 세부적인 수치 차이는 dash BM 구조에 의한 차이보다 패널 균일도(panel uniformity)에 의한 영향이 더 크다.
또한 본 발명의 복수의 블랙 매트릭스들은 1 셀(cell) 또는 1 픽셀 내지 수 픽셀(pixel) 단위로 대쉬(dash) 형태의 블랙 매트릭스들로 구성될 수 있다. 셀 또는 픽셀 단위로 색과 광이 발생하거나 표현되므로 그 단위를 기준으로 구성하여 광발생 단위와 광이 인접 셀 또는 픽셀로 누설되는 것을 같이 관리할 수 있다.
상기 제1 블랙 매트릭스 또는 상기 제2 블랙 매트릭스의 길이는 하나의 셀의 가로길이의 정수배 일 수 있다. 셀의 크기는 플라즈마 디스플레이 패널의 해상도 등 다른 조건의 의해서 변경 가능하고, 통상적으로 1 픽셀은 3개의 셀로 구성되나 셀의 개수는 변경 가능하다. 상기 복수의 블랙 매트릭스들은 1 셀(cell) 또는 1 픽셀 내지 수 픽셀(pixel) 단위에 대응하는 크기를 가지는 대쉬(dash) 형태의 블랙 매트릭스들로 구성될 수 있다. 본 발명에서 블랙매트릭스의 길이는 장축 길이를 의미하고, 폭은 장축 길이에 비해 짧은 단축 길이를 의미한다. 셀의 가로 길이는 방전 공간의 가로 길이 또는 가로격벽을 포함한 길이로 정의될 수 있다.
도 5는 1 픽셀에 대응되는 길이(d1)를 가지는 dash BM의 구조를, 도 6은 1 셀 단위에 대응되는 길이(d2)를 가지는 dash BM의 구조를 각각 보여준다.
본 발명의 상기 제1,2 블랙 매트릭스는 서로 다른 길이를 가지도록 구성될 수 있다. 도 5와 도 6은 각각 일정한 길이를 가지는 블랙 매트릭스의 라인 패턴을 도시하였으나, 각각 다른 길이를 가지는 복수의 블랙 매트릭스로 라인 패턴을 형성할 수 있다. 잔락의 위험 정도 등에 따라서 예를 들면, 패널의 좌, 우측면부는 d2, 패널의 중심부는 d1의 길이를 가지도록 구성할 수도 있을 것이다.
본 발명에 따른 플라즈마 디스플레이 장치는 상기 제1,2 블랙 매트릭스 사이의 간격(g)은 30㎛ 내지 50㎛인 것이 보다 바람직하다. 만약 제1,2 블랙 매트릭스 사이의 간격(g)이 30㎛보다 작다면 공정상 편차에 의해 상기 제1,2 블랙 매트릭스가 전기적으로 연결될 위험이 있으며, 50㎛보다 크다면, 광이 누설되어 명암비가 감소될 수 있다.
화면의 해상도와 가로 픽셀 수, 대쉬(dash) 형태의 블랙 매트릭스의 분리 단위 등에 따라서 변경될 수 있으나, 픽셀에 대응하여 블랙 매트릭스를 분리한 경우를 살펴보면 종래의 얼룩의 1920분의 1 내지 850 분의 1로 단락에 의한 얼룩이 감소될 수 있다. 해상도가 더 커질수록 픽셀 수는 증가하고 얼룩 감소율은 점점 커진다. 이로써, 육안 관찰이 거의 불가능한 수준으로 화상 품질을 개선할 수 있다.
제1 블랙 매트릭스(BM1) 또는 제2 블랙 매트릭스(BM2)는 상기 하부기판에 상기 제3 전극과 교차하는 방향으로 형성된 가로 격벽과 중첩되도록 형성될 수 있다. 블랙 매트릭스는 불필요한 방전영역을 광학적으로 차폐시키고 콘트라스트 비를 향상시킨다. 가로 격벽은 방전에 의해 생성된 자외선과 가시광이 인접한 방전셀에 누설되는 것을 방지하는 기능을 하므로, 블랙 매트릭스가 가로 격벽과 중첩되는 위치에 형성됨으로써 빛이 인접 방전셀로 누설되는 것을 보다 더 효과적으로 방지할 수 있다.
도 7은 본 발명에 따른 플라즈마 디스플레이 패널의 전극, 격벽 및 블랙 매트릭스 구조에 대한 실시예들을 나타내는 단면도이다. 도 7은 플라즈마 디스플레이 패널 중 하나의 방전셀에 형성되는 유지 전극 쌍(210, 220)을 중심으로 간략하게 도시한 것이다.
도 7을 참조하면, 본 발명의 일실시예에 따른 유지 전극 쌍(210, 220)은 기판상에 방전셀의 중심을 기준으로 대칭되게 쌍을 이루며 형성된다. 유지 전극(210, 220) 각각은 방전셀을 가로지르는 적어도 두 개의 전극 라인 및 방전셀의 중심에 가장 가까운 전극 라인에 연결되며 상기 방전셀의 중심 방향으로 돌출되는 두개의 돌출 전극을 포함할 수 있다.
또한, 상기 유지 전극(210, 220) 각각은 상기 두 개의 전극 라인을 연결하는 연결 전극을 더 포함할 수 있다. 연결 전극은 돌출 전극들을 통해 개시된 방전이 방전셀의 중심에서 먼 전극 라인까지 쉽게 확산 되도록 돕는다.
전극 라인들은 방전셀을 가로지르며, 플라즈마 디스플레이 패널의 일 방향으로 연장된다. 개구율 등을 고려하여 전극 라인의 개수를 변경할 수 있다.
돌출 전극은 플라즈마 디스플레이 패널 구동시 방전 개시 전압을 낮춘다. 즉, 서로 인접하게 형성된 돌출 전극 사이에는 낮은 방전 개시 전압에도 방전이 개시되므로 플라즈마 디스플레이 패널의 방전 개시 전압을 낮출 수 있다.
블랙 매트릭스(320)는 1셀에 대응하여 분리된 일실시예를 도시한 것이고 다른 블랙 매트릭스(310)는 1셀 이상의 크기에 대응하게 형성되어 인접 셀로 연장된다.
도 7을 참조하면, 패널의 개구율을 향상시키기 위해 블랙 매트릭스(310, 320)가 격벽(100) 상에 형성될 수 있으며, 블랙 매트릭스(310, 320)의 폭(W1)이 격벽(100)의 폭(W2)보다 작을 수 있다.
도 7과 같이 상기 제1 블랙 매트릭스 또는 상기 제2 블랙 매트릭스의 폭이 상기 하부기판에 상기 제3 전극과 교차하는 방향으로 형성된 가로 격벽의 폭보다 작은 것이 바람직하다. 이는 상기 블랙 매트릭스들이 격벽보다 넓게 형성되면 방전셀의 개구율을 낮춰 휘도가 저하되고 이로 인하여 화질이 저하되므로 격벽 폭 이내로 형성되어야 한다.
본 발명에 따르면 블랙 매트릭스의 명암비와 반사율 개선의 기능을 유지하면서, 동시노광 적용시 발생할 수 있는 단락(short) 및 얼룩 무늬 불량을 감소시켜, 화상 품질, 생산 비용 및 공정을 개선할 수 있다.
이상 본 발명의 바람직한 실시예에 대해 상세히 기술하였지만, 본 발명이 속하는 기술분야에 있어서 통상의 지식을 가진 사람이라면, 첨부된 청구범위에 정의된 본 발명의 정신 및 범위에 벗어나지 않으면서 본 발명을 여러 가지로 변형 또는 변경하여 실시할 수 있음을 알 수 있을 것이다. 따라서, 본 발명의 앞으로의 실시예들의 변경은 본 발명의 기술을 벗어날 수 없을 것이다.
도 1은 본 발명에 따른 플라즈마 디스플레이 패널의 구조에 대한 일실시예를 나타내는 사시도이다.
도 2 는 플라즈마 디스플레이 패널의 전극 배치에 대한 일실시예를 도시한 도면이다.
도 3은 하나의 프레임(frame)을 복수의 서브필드(subfield)로 나누어 플라즈마 디스플레이 패널을 시분할 구동시키는 방법에 대한 일실시예를 나타내는 타이밍도이다.
도 4는 플라즈마 디스플레이 패널을 구동시키기 위한 구동 신호의 파형에 대한 일실시예를 나타내는 타이밍도이다.
도 5 내지 도 6은 본 발명에 따른 플라즈마 디스플레이 패널의 상부기판에 형성된 전극 및 블랙 매트릭스 구조에 대한 실시예들을 나타내는 단면도이다.
도 7은 본 발명에 따른 플라즈마 디스플레이 패널의 전극 및 블랙 매트릭스 구조에 대한 실시예들을 나타내는 단면도이다.

Claims (7)

  1. 상부기판; 상기 상부기판에 형성되는 제1 전극 및 제2 전극;
    상기 상부기판과 대향하여 배치되는 하부기판; 및 상기 하부기판에 형성되는 제3 전극을 포함하는 플라즈마 디스플레이 장치에 있어서,
    상기 제1 전극은 단일 층(one layer)으로 형성되고,
    상기 상부기판에 형성되는 제1,2 블랙 매트릭스는 서로 분리되어, 동일직선 상에 형성되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  2. 제1항에 있어서,
    상기 제1 블랙 매트릭스 또는 상기 제2 블랙 매트릭스의 폭이 상기 하부기판에 상기 제3 전극과 교차하는 방향으로 형성된 가로 격벽의 폭보다 작은 것을 특징으로 하는 플라즈마 디스플레이 장치.
  3. 제1항에 있어서,
    상기 제1 블랙 매트릭스 또는 상기 제2 블랙 매트릭스는 상기 하부기판에 상기 제3 전극과 교차하는 방향으로 형성된 가로 격벽과 중첩되도록 형성되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  4. 제1항에 있어서,
    상기 제1,2 블랙 매트릭스는 상기 제1 전극 및 제2 전극과 평행한 방향으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  5. 제1항에 있어서,
    상기 제1 블랙 매트릭스 또는 상기 제2 블랙 매트릭스의 길이는 하나의 셀의 가로길이의 정수배인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  6. 제1항에 있어서,
    상기 제1,2 블랙 매트릭스는 서로 다른 길이를 가지는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  7. 제1항에 있어서,
    상기 제1,2 블랙 매트릭스 사이의 간격은 30㎛ 내지 50㎛인 것을 특징으로 하는 플라즈마 디스플레이 장치.
KR1020080091235A 2008-06-03 2008-09-17 플라즈마 디스플레이 장치 KR20100032194A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020080091235A KR20100032194A (ko) 2008-09-17 2008-09-17 플라즈마 디스플레이 장치
US12/667,962 US8232726B2 (en) 2008-06-03 2009-02-12 Plasma display apparatus with black matrices
PCT/KR2009/000683 WO2009148211A1 (ko) 2008-06-03 2009-02-12 플라즈마 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080091235A KR20100032194A (ko) 2008-09-17 2008-09-17 플라즈마 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR20100032194A true KR20100032194A (ko) 2010-03-25

Family

ID=42181519

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080091235A KR20100032194A (ko) 2008-06-03 2008-09-17 플라즈마 디스플레이 장치

Country Status (1)

Country Link
KR (1) KR20100032194A (ko)

Similar Documents

Publication Publication Date Title
US20100207915A1 (en) Plasma display apparatus
KR20100032194A (ko) 플라즈마 디스플레이 장치
KR20090035195A (ko) 플라즈마 디스플레이 장치
US8232726B2 (en) Plasma display apparatus with black matrices
KR100785314B1 (ko) 플라즈마 디스플레이 장치
KR20100045779A (ko) 플라즈마 디스플레이 장치
KR20100038703A (ko) 플라즈마 디스플레이 장치
KR20090126070A (ko) 플라즈마 디스플레이 장치
KR20090083735A (ko) 플라즈마 디스플레이 장치
KR20090072158A (ko) 플라즈마 디스플레이 장치
KR20090050315A (ko) 플라즈마 디스플레이 장치
KR20090050312A (ko) 플라즈마 디스플레이 장치
KR20090072157A (ko) 플라즈마 디스플레이 장치
KR20090050314A (ko) 플라즈마 디스플레이 장치
KR20090050313A (ko) 플라즈마 디스플레이 장치
KR20090126069A (ko) 플라즈마 디스플레이 장치
KR20100042522A (ko) 플라즈마 디스플레이 장치
KR20110041845A (ko) 멀티 플라즈마 디스플레이 장치
KR20100116032A (ko) 플라즈마 디스플레이 장치
KR20100113896A (ko) 플라즈마 디스플레이 장치
KR20100115588A (ko) 플라즈마 디스플레이 장치
KR20090005534A (ko) 플라즈마 디스플레이 패널
US20080259002A1 (en) Plasma display apparatus
KR20080061635A (ko) 플라즈마 디스플레이 장치
KR20100113895A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination