KR20100015419A - 크로스토크 추정을 위한 방법 및 장치 - Google Patents
크로스토크 추정을 위한 방법 및 장치 Download PDFInfo
- Publication number
- KR20100015419A KR20100015419A KR1020097020942A KR20097020942A KR20100015419A KR 20100015419 A KR20100015419 A KR 20100015419A KR 1020097020942 A KR1020097020942 A KR 1020097020942A KR 20097020942 A KR20097020942 A KR 20097020942A KR 20100015419 A KR20100015419 A KR 20100015419A
- Authority
- KR
- South Korea
- Prior art keywords
- crosstalk
- subscriber lines
- code
- estimation
- estimating
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/14—Two-way operation using the same type of signal, i.e. duplex
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J1/00—Frequency-division multiplex systems
- H04J1/02—Details
- H04J1/12—Arrangements for reducing cross-talk between channels
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/02—Details
- H04B3/46—Monitoring; Testing
- H04B3/487—Testing crosstalk effects
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/14—Two-way operation using the same type of signal, i.e. duplex
- H04L5/1461—Suppression of signals in the return path, i.e. bidirectional control circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0001—Arrangements for dividing the transmission path
- H04L5/0003—Two-dimensional division
- H04L5/0005—Time-frequency
- H04L5/0007—Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Telephonic Communication Services (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
라인 카드는 동일 채널 (co-channel) 추정기 및 코드 선택기를 포함한다. 라인 카드는 통신 채널들의 멀티-톤 변조를 지원할 복수의 디지털 가입자 라인들과 연결되도록 구성된다. 동일 채널 추정기는, 복수 디지털 가입자 라인들 사이에서 선택된 한 희생 라인 (victim line)으로의 총 크로스토크가 그 복수 가입자 라인들 중 나머지 각각의 훼방자 (disturber) 라인에 대한 해당 크로스토크 결합 계수와 그 라인 상에 전송되는 실질적 해당 고유 벡터의 곱들의 합에 해당하게 되는 레벨들에서, 복수 가입자 라인들의 선택 쌍들 사이에서의 동일 채널 크로스토크 결합 계수들을 추정하도록 구성된다. 코드 선택기는 동일 채널 추정기와 연결된다. 코드 선택기는 크로스토크 추정 코드 타입을 선택하고 복수의 가입자 라인들 중 선택된 라인들로 투입하기 위해 도출되는 실질적 고유 코드 벡터들을 생성하도록 구성된다.
Description
관련 출원에 대한 상호 참조
이 출원은 2007년 4월 10일, "Estimation of crosstalk channels"라는 제목으로 출원된 공동 계류중인 가출원 번호 No. 60/922,675 (변호사 도킷: VELCP073P), 2007년 5월 7일 "Startup Signal for vectored DMT transmission using pilot sequences"라는 제목으로 출원된 공동 계류중인 가출원 번호 No. 60/916,345 (변호사 도킷: VELCP074P), 2007년 6월 6일 "CAZAC pilot sequences for crosstalk channel estimations"라는 제목으로 출원된 공동 계류중인 가출원 번호 No. 60/942,282 (변호사 도킷: VELCP075P), 2007년 6월 6일 "Tone-interleaved pilot sequences for crosstalk channel estimation"라는 제목으로 출원된 공동 계류중인 가출원 번호 No. 60/942,287 (변호사 도킷: VELCP076P), 및 2007년 10월 2일 "Exact crosstalk channel estimation with m-sequence pilots"라는 제목으로 출원된 공동 계류중인 가출원 번호 No. 60/977,047 (변호사 도킷: VELCP079P)를 우선권 주장하며, 그 내용들은 여기에 전부 기술되는 것과 같이 그 전체가 참조의 형태로 여기 포함된다.
본 발명의 분야는 멀티-톤 트랜시버에 관한 것이다.
디지털 멀티-톤 (DMT, digital multi-tone) 기반의 디지털 가입자 라인 (DSL, digital subscriber line) 시스템들 (ADSL, ADSL2, ADSL2+, VDSL1, VDSL2 등)에서, 전화국의 중앙 전파 관리소 (CO, central office)는 통상적으로 각각이 많은 가입자 라인들을 서비스하는 라인 카드들의 랙 (rack)들을 포함한다. 각각의 라인 카드는 가입자 라인들을 통한 통신의 디지털 및 아날로그 부분들을 다루는 여러 칩들을 포함한다. 디지털 가입자 라인들 중 해당하는 한 라인 위에 변조된 각각의 통신 채널은 디지털 가입자 라인들 중 나머지 라인들 상에 변조된 통신 채널들로부터 크로스토크 (crosstalk)를 겪기 쉽다. 이러한 크로스토크가 각 디지털 가입자 라인의 성능을 저하시키게 된다. 복수의 디지털 가입자 라인들 사이의 크로스토크를 정확히 추정하기 위한 방법이 필요하게 된다.
각각이 통신 채널의 멀티-톤 (multi-tone) 변조를 지원하는 복수의 디지털 가입자 라인들 사이의 크로스토크 채널 추정을 위한 방법 및 장치. 본 발명의 일 실시예에서 라인 카드 (line card)가 개시된다. 라인 카드는 통신 채널들의 멀티-톤 변조를 지원할 복수의 디지털 가입자 라인들과 연결되도록 구성된다. 라인 카드는 동일 채널 (co-channel) 추정기 및 코드 선택기를 포함한다. 동일 채널 추정기는, 복수 디지털 가입자 라인들 사이에서 선택된 한 희생 라인 (victim line)으로의 총 크로스토크가 그 복수 가입자 라인들 중 나머지 각각의 훼방자 (disturber) 라인에 대한 해당 크로스토크 결합 계수와 그 라인 상에 전송되는 실질적 해당 고유 벡터의 곱들의 합에 해당하게 되는 레벨들에서, 복수 가입자 라인들의 선택 쌍들 사이에서의 동일 채널 크로스토크 결합 계수들을 추정하도록 구성된다. 코드 선택기는 동일 채널 추정기와 연결된다. 코드 선택기는 크로스토크 추정 코드 타입을 선택하고 복수의 가입자 라인들 중 선택된 라인들로 투입하기 위해 도출되는 실질적 고유 코드 벡터들을 생성하도록 구성된다.
본 발명의 다른 실시예에서, 통신 채널들의 멀티-톤 변조를 지원하는 복수의 디지털 가입자 라인들에서의 크로스토크 결합 계수들을 추정하기 위한 방법이 개시된다. 이 방법은 다음과 같은 단계들을 포함한다:
● 크로스토크 추정 코드 타입을 선택하는 단계;
● 선택 단계에서 선택된 코드 타입과 관련된 고유 코드 벡터들을 복수의 가입자 라인들 중 선택된 라인들로 투입하는 단계; 및
● 복수 디지털 가입자 라인들 사이에서 선택된 한 희생 라인 (victim line)으로의 총 크로스토크가 그 복수 가입자 라인들 중 나머지 각각의 훼방자 (disturber) 라인에 대한 해당 크로스토크 결합 계수와 그 라인 상에 전송되는 실질적 해당 고유 벡터의 곱에 해당하게 되는 레벨들에서, 복수 가입자 라인들의 선택 쌍들 사이에서의 동일 채널 크로스토크 결합 계수들을 추정하는 단계.
본 발명의 또 다른 실시예에서 통신 채널들의 멀티-톤 변조를 지원하는 복수의 디지털 가입자 라인들 상에서의 크로스토크 결합 계수 추정 수단이 개시된다. 이 크로스토크 추정 수단은 다음과 같은 수단들을 포함한다:
● 크로스토크 추정 코드 타입을 선택하는 수단;
● 선택하는 수단에 의해 선택된 코드 타입과 관련된 고유 코드 벡터들을 복수의 가입자 라인들 중 선택된 라인들로 투입하는 수단; 및
● 복수 디지털 가입자 라인들 사이에서 선택된 한 희생 라인 (victim line)으로의 총 크로스토크가 그 복수 가입자 라인들 중 나머지 각각의 훼방자 (disturber) 라인에 대한 해당 크로스토크 결합 계수와 그 라인 상에 전송되는 실질적 해당 고유 벡터의 곱들의 합에 해당하게 되는 레벨들에서, 복수 가입자 라인들의 선택 쌍들 사이에서의 동일 채널 크로스토크 결합 계수들을 추정하는 수단.
이 분야의 업자라면 첨부된 도면을 연계한 아래의 상세 설명으로부터 본 발명의 상기 및 기타 특징들과 이점들을 보다 명확히 이해할 수 있을 것이다.
도 1은 중앙 전파 관리소로부터 가정 및 사업장에 서비스하는 XDSL 통신 시스템의 시스템도이다.
도 2는 도 1에 도시된 중앙 전파 관리소 내 본 발명의 라인 카드들에 대한 일 실시예의 하드웨어 블록도이다.
도 3은 도 2에 도시된 라인 카드들 중 한 개의 일부에 대한 실시예의 상세 하드웨어 블록도이다.
도 4는 도 2 및 3에 도시된 크로스토크 추정기들의 상세 하드웨어 블록도이다.
도 5a는 본 발명의 크로스토크 추정기에 의해 지원되는 XDSL 프레임 타입들을 보이는 프레임도이다.
도 5b는 서로 다른 코드 타입들을 요하는 크로스-토크의 추정을 위한 서로 다른 타입의 통신 채널들을 포함하는 디지털 가입자 라인 번들들의 단면도이다.
도 5c는 서로 다른 크로스토크 추정 코드 타입들과 관련된 데이터 구조들이다.
도 6a 및 도 6b는 동일 채널 추정 및 크로스토크 추정 코드 생성을 위한 본 발명의 일 실시예에서 로컬 또는 글로벌 크로스토크 추정기들에 의해 관리되는 데이터 구조들이다.
도 7은 이전 라운드들로부터 적격 크로스토크 결합 계수들의 캐리 포워드 (carry forward)를 보이는 연속 추정 라운드들에서의 대표적 크로스토크 결합 계수 매트릭스를 보인다.
도 8은 제1크로스토크 코드 타입에서 제2크로스토크 코드 타입으로의 천이 중에 한 디지털 가입자 라인의 단일 톤에 대한 대표적 반복 크로스토크 결합 계수 추정치들을 보이는 그래프이다.
도 9는 도 2 및 도 3에 도시된 크로스토크 추정기들에 의해 수행되는 프로세스들에 대한 일 실시예의 프로세스 흐름도이다.
각각이 통신 채널들의 멀티-톤 (multi-tone) 변조를 지원하는 복수의 디지털 가입자 라인들 사이에서의 크로스토크 (crosstalk) 채널 추정을 위한 방법 및 장치가 개시될 것이다. 라인 카드 (line card)들이 중앙 전파 관리소, 원격 액세스 단말, 사업장이나 가정 내에서 발견될 수 있다. 라인 카드들은 하나 이상의 광학 또 는 무선 링크들을 통해 디지털 가입자 라인들과 직간접적으로 연결될 수 있다. 라인 카드들은, 아래의 표와 같은 것을 포함하나 거기에 국한되는 것은 아닌 비동기 디지털 가입자 라인 (ADSL, asymmetric digital subscriber line), 초고속 디지털 가입자 라인 (VDSL, very high bit rate digital subsriber line) 및 기타 직교 주파수 분할 다중화 (OFDM, orthogonal frequency division multiplexing) 플랜들을 포함하는 멀티-톤 프로토콜들에 대해 상이한 견고함 (robustness)의 정도를 가지는 통신 채널들을 지원한다.
도 1은 개별 가입자들이 하나 이상의 고속 네트워크들을 가진 공공 서비스 전화 네트워크 (PSTN, public service telephone network) 가입자 라인들에 연결되는 XDSL 통신 시스템의 시스템도이다. 전화국의 중앙 전파 관리소 (CO, central office)들 (100, 102, 106) 및 원격 액세스 단말(104)이 다양한 가입자들과 서로 서로, 또한 고속 네트워크(140)와 연결되어 있는 것이 보여진다. 고속 네트워크(140)는 중앙 전파 관리소와 원격 액세스 단말 사이에 광 섬유 링크들을 제공한다. CO들(100-102)은 광 섬유 링크(142)를 통해 서로 연결된다. CO(102)는 광 섬유 링크(146)를 통해 원격 액세스 단말(104)에 연결된다. CO는 또한 광 섬유 링크(144)를 통해 가입자 사이트(122)에도 연결된다. CO(102) 및 CO(106)는 각자 해당하는 무선 트랜시버들(130 및 132)에 의해 제공되는 무선 링크를 통해 서로 연결된다. 각 가입자 (가입자(122) 제외)를 연결하는 "라스트 마일 (last mile)"이 트위스티드 코퍼 (twisted copper) PSTN 전화 라인들에 의해 제공된다. 그러한 가입자 라인들 상으로 보이스 (voice) 밴드 및 데이터 통신이 지원된다. 데이터 통신은 G.Lite, ADSL VDSL, 및 HDSL2를 포함하는 다양한 X-DSL 프로토콜들로서 보여진다. CO(100)는 번들 (bundle)(160)로 된 G.Lite 및 ADSL 변조 가입자 라인 접속을 통해 가입자들(110 및 112)과 연결된다. CO(100)는 또한 번들(162)로 된 G.Lite 및 ADSL 변조 가입자 라인 접속을 통해 가입자(114)와 연결된다. CO(106)는 또 한 가입자 라인을 통해 가입자(134)와도 연결된다. 원격 액세스 단말은 번들(164)로 된 가입자 라인 접속을 통해 가입자들(120)과 연결된다. 각각의 CO 또는 원격 액세스 단말에서, 본 발명에 따른 크로스토크 추정 특성을 구비하는 하나 이상의 라인 카드들은 해당하는 XDSL 가입자 라인들을 통한 XDSL 통신 채널들의 전송시 향상된 효율성이라는 부가적 혜택이 주어질 수 있다는 점에서 이점이 있다. 본 발명의 장치 및 방법은 그러한 가입자 라인들 중 어느 하나에 대한 크로스토크 채널 추정을 다루는 데 적합하다.
도 2는 디지털 가입자 라인 액세스 모듈들 (DSLAMs, digital subscriber line access modules) 및 PSTN 보이스 밴드 모듈들 양자를 모두 포함하는 도 1에 도시된 중앙 전파 관리소들 중 대표적인 한 관리소 안에 있는 본 발명의 라인 카드들에 대한 일 실시예를 보인 하드웨어 블록도이다. CO(100)는 가입자들(110-114)에 대한 가입자 라인 번들형 (bundeld) 접속들을 포함한다. 이 접속들 각각은 CO의 프레임 룸 (208)에서 말단을 이룬다. 이 룸으로부터 스플리터 (splitter)들 및 하이브리드들을 경유해 DSLAM(206) 및 보이스 밴드 랙들(242) 양자 모두로의 각 가입자 라인에 대한 접속들이 이뤄진다. 스플리터는 보이스 밴드 통신사항들을 전용 라인 카드, 가령, 라인 카드(246)이나 보이스 밴드 모뎀 풀 (미도시)로 돌린다. 스플리터는 가입자 라인 상의 고주파 X-DSL 통신사항들을 DSLAM(206) 내 한 선택된 라인 카드(220)로 돌린다. 본 발명의 라인 카드들은 범용 (universal)인데, 이는 그것들이 어떤 현재형 또는 진화 중인 X-DSL 표준을 다룰 수 있고, 새 표준들을 다루기 위해 동적으로 업그레이드될 수 있다는 것을 의미한다.
공공 교환 전화 네트워크 (PSTN)(240) 상의 가입자들 간 보이스 밴드 통화 설정은, 보이스 밴드 라인 카드들 중 관련된 한 라인 카드, 가령 라인 카드(246)을 통해 접속을 설정 및 해제하기 위해 공통 채널 시그날링 시스템(7) (SS7)과 같은 스위칭 프로토콜을 구축하는 텔코 (Telco) 스위치 매트릭스(244)에 의해 제어된다. 이것이 보이스 밴드 통신을 위한 다른 가입자들로의 포인트-투-포인트 (point-to-point) 접속을 이룬다. X-DSL 통신은 라인 카드(220) 같은 범용 라인 카드에 의해 처리될 수 있다. 이 라인 카드는 각각이 복수의 가입자 라인들을 지원할 수 있는 복수의 AFE들(가령, 232-234)을 포함한다. AFE들 (가령, 232-234)은 직접적으로, 또는 본 발명의 일 실시예에서와 같이 패킷 기반 버스(230)를 통해, AFE들이 연결되는 모든 가입자 라인들에 대해 멀티-프로토콜 지원 능력까지 있는 DSP(222)와 연결될 수 있다. 라인 카드는 하나의 DSP 이상을 포함할 수 있다. 라인 카드들 간, 그리고 각 라인 카드가 연결되는 가입자 라인들 사이에서의 크로스토크 채널 추정은 글로벌 크로스토크 추정기(204) 및 옵션사항인 로컬 파워 할당기들, 가령 각 라인 카드 상의 로컬 크로스토크 추정기(224)에 의해 다뤄진다. 라인 카드 자체는 본 발명의 일 실시예에서 부하 균형 통신 (load balancing communications)을 위해 다른 DSP(들) 사이에서의 저 레이턴시 (low latency) X-DSL 트래픽을 오프로드하고 전송하는 능력을 가질 수 있는 백-플레인 (back-plane) 버스(210)에 연결된다. AFE들과 DSP(들) 사이의 통신은 본 발명의 일 실시예에서 이하의 도 3에 설명되는 것과 같은 분산 구조 (distributed architecture)가 구현될 수 있게 하는 패킷 기반형이다. DSLAM 라인 카드들 각각은 글로벌 프로비저닝 (provisioning), 가령 AFE 및 DSP 자원들로의 가입자 라인 할당을 다루는 DSLAM 콘트롤러(202)의 제어 하에 동작된다. 가입자 및 DSLAM 서브 모듈들, 가령 AFE 및 DSP 가운데 선택된 하나와의 사이에 일단 X-DSL 접속이 설정되면, 가입자는 DSLAM이 접속되는 어떤 네트워크, 가령 인터넷(140)을 액세스할 수 있을 것이다.
도 3은 여러 아날로그 프론트 엔드 (AFE, analog front end) 칩들(232-234)이 버스(230)를 거쳐 한 개 이상의 디지털 신호 프로세싱 (DSP, digital signal processing) 칩들, 가령 DSP(222)과 연결되어 있는 도 2에 도시된 라인 카드들 중 하나의 일부에 대한 일 실시예의 상세 하드웨어 블록도이다. 본 발명의 다른 대안적 실시예에서, 각각의 AFE는 각 가입자 라인 연결을 위해 대응하는 DSP의 관련 부분과 직접적으로 연결되는 별개의 포트들을 구비함으로써, 버스에 대한 수요를 제거한다. 이러한 디지털 및 아날로그 칩들은 모두 도 2에 도시된 라인 카드(220)에 탑재된다. 하나의 라인 카드가 현재 64개 내지 128개의 포트들을 지원할 수 있으며, 각 포트는 디지털 가입자 라인들 가운데 관련된 한 라인의 통신을 다룬다. 도 3에 도시된 라인 카드의 실시예에서는, 미가공 (raw) 데이터의 패킷들이 DSP 및 AFE들 사이 뿐 아니라 각 DSP 및 AFE 내에서 전송되는 것이 보여진다. DSP 및 AFE 칩들 사이에서의 패킷 프로세싱은 버스 패킷들(300)의 전송을 수반한다. DSP 내에서의 패킷 프로세싱은 디바이스 패킷들 (device packets)(306)을 포함할 수 있다. AFE 내에서의 패킷 프로세싱은 미가공 데이터 패킷들(302)을 포함할 수 있다. 이들에 대해서는 이하의 내용에서 논의할 것이다. 본 발명의 이 실시예에서, 로컬 크로스토크 추정기(224)는 DSP와 연결되고, 그를 통해 AFE들에 연결되어 라인 카드에 의해 서비스되는 각각의 가입자 라인에 걸친 통신에 대한 크로스토크 추정을 통제한다. 본 발명의 다른 대안적 실시예에서, 글로벌 크로스토크 추정기(204) (도 2 참조)는 각 라인 카드 상의 DSP(들)과 바로 연결되고, 그들을 통해 관련 AFS들과 연결되어, 다양한 라인 카드들이 연결되는 모든 디지털 가입자 라인들에 대한 크로스토크 추정을 통제할 수 있을 것이다.
이러한 모듈들 AFE 및 DSP는 도 2의 라인 카드(220) 같은 하나의 범용 라인 카드 상에서 발견될 수 있다. 이들은 다른 선택안으로서 DSP 버스에 의해 링크되는 별개의 라인 카드들 상에서 서로로부터 떨어져 있을 수 있다. 또 다른 실시예에서, 이들은 ATM 네트워크 상에서 서로로부터 떨어진 상태로 찾을 수 있을 것이다. 한 라인 카드 위에는 여러 DSP 칩셋들이 존재할 수 있다. 본 발명의 일 실시예에서 DSP 및 AFE 칩셋들은 여러 라인 코드들과 여러 채널들의 관리를 위한 구성에서 설명된 구조들을 포함할 수 있다.
DSP 칩(222)은 낱개 및 공통의 변조 및 복조 모듈들이나 컴포넌트들이 있는 업스트림 (수신) 및 다운스트림 (송신) 프로세싱 경로 (path)를 포함한다. 컴포넌트들은 패킷이 전송될 해당 가입자 라인, 그 라인에 대해 할당된 변조 프로토콜 및 가입자에 할당된 서비스 레벨의 특성들과 양립하는 방식으로 데이터의 각 패킷을 처리하도록 동적으로 편성될 수 있다. 그 모듈들이나 컴포넌트들은 본 발명의 범이에서 벗어나지 않은 범위에서 하드웨어, 펌웨어, 또는 소프트웨어로써 구현될 수 있다. 본 발명의 일 실시예에서, 그러한 모듈들 중 선택된 것들이 패킷 헤더 정보 및/또는 제어 정보에 응답하여 각 패킷에 대한 자신들의 프로세싱을 X-DSL 프로토콜 및 패킷 콘텐츠들에 맞는 라인 코드 및 채널에 부합하도록 바꾼다. 채널들 각각에 대한 데이터는, 해당 채널을 식별하고 그에 더해 송신 또는 수신 경로 상에 있는 다양한 공통 및 낱개 컴포넌트들에 대한 채널 고유 제어 명령들을 포함할 수 있는 헤더들을 가진 낱개의 패킷들로써 경로를 따라 전달된다.
업스트림 경로 상에서, 다양한 가입자들로부터 디지털 데이터를 포함하는 업스트림 패킷들이, DSP 버스로/로부터의 패킷 운반을 다루는 DSP 매체 액세스 제어 (MAC, medium access control)(334)에 의해 수신된다. MAC은 패킷 어셈블러/디스어셈블러 (PAD, packet assembler/disassembler)(332)와 연결된다. 업스트림 패킷들에 대해, PAD는 DSP 버스 패킷 해더(304)의 제거 및, 디바이스 헤더(308) 및 콘트롤 헤더(310)를 포함하는 디바이스 패킷(306) 안에 데이터(312)를 패키징하는 것을 다룬다. 이 헤더들의 콘텐츠는 DSLAM 콘트롤러(202) (도 2 참조)로부터 다운로드 된 정보뿐 아니라 디-프레이머 (de-framer)(358)에 의해 모인 이득 테이블들 같은 통계치들이나, 가입자 측으로부터의 내장 오퍼레이션 채널 통신문들을 이용해 코어 프로세서(326)에 의해서 생성된다. 그 채널 고유의 제어 파라미터들(330)은 코어 프로세서와 연결된 메모리(328)에 저장된다. PAD(332)는 코어 프로세서에 의해 생성된 필요 명령들을 업스트림 데이터 패킷들의 헤더나 디바이스 패킷 헤더의 제어 부분에 삽입한다. 업스트림 패킷들은, 각각이 X-DSL 프로토콜들 중 여러 것들을 구축하는 여러 채널들로부터의 데이터를 종합하여 포함할 수 있다. 따라서, 각 디바이스 패킷의 헤더는 그 안에 포함된 데이터에 어울리는 채널을 식별한다. 그에 더하여, 패킷의 제어 부분은, 본 발명의 일 실시예에서, 업스트림이나 다운스트림 프로세싱 패스들을 이루는 낱개나 공통의 컴포넌트들 중 어느 하나에 대한 고유 제어 명령들을 포함할 수 있다.
DSP의 업스트림 프로세싱은 모듈(348)에서 순환 머리/꼬리부분 (cyclic prefix/suffix)의 제거부터 시작한다. 다음, 이산 푸리에 변환 모듈 (DFT, discrete Fourier transformation) (350)에서 각 가입자 라인으로부터 수신된 데이터가 시간 도메인에서 주파수 도메인으로 변환된다. 본 발명의 이 실시예에서 패킷의 헤더 내 정보는 그것이 복조된 것과 같은 데이터의 채널 아이덴티티 (identity)를 유지하는데 사용된다. DFT는 각 패킷 안의 헤더 정보에 응답하여 그 채널에 대해 적절한 파라미터들, 가령 샘플 사이즈 같은 것들을 갖춘 변환을 셋업하고, 데이터 복조를 위한 채널 고유 명령들을 제공하도록 한다. 복조 데이터는 패킷으로서 업스트림 패스 내 다음 컴포넌트, 즉 주파수 에러 정정기 (FEQ, frequency error corrector)(352)에 전달된다. 비터비 (Viterbi) 디코딩을 포함하는 콘스텔레이션 (constellation) 디코딩이 컴포넌트(354)에서 일어난다. 다음으로, 톤(tone)들이 톤 재정렬기(tone reorderer, 356)에서 재정렬되고 디프레이머 및 리드 솔로몬 (Reed Solomon) 디코더(358)에서 프레임 해제 (deframe) 된다. 이 컴포넌트는 각각의 디바이스 패킷 헤더를 읽고 그 안에서 그 헤더 내 명령들이나 파라미터들에 따라 데이터를 처리한다. 복조, 디코딩 및 프레임 해제된 데이터는 PAD(316)로 전달된다. PAD(316)에서 디바이스 패킷 헤더가 제거되고 그 안에 포함된 복조 데이터는 비동기 전송 모드 (ATM, asynchronous transfer mode)나 다른 네트워크 헤더와 함께 싸여저서, 라인 카드가 연결되어 있는 ATM이나 다른 네트워크 (도 1, 2 참조)로의 전송을 위해 매체 액세스 제어 (MAC)(314)로 보내진다.
다운스트림 경로에서, 여러 가입자들에 대해 예정된 디지털 데이터를 포함하는 다운스트림 패킷들이 MAC(314)에 의해 수신되어 PAD(316)로 전달되며, PAD에서 ATM이나 다른 헤더가 제거되고 다운스트림 디바이스 패킷(306)이 어셈블 (조립)된다. 코어 프로세서(326)에 의해 생성된 헤더 콘텐츠 사용이 ATM이나 다른 네트워크로부터의 데이터를 채널 고유 패킷들 안으로 어셈블하고, 각각의 패킷은 각자의 헤더(308), 데이터(312) 및 제어(310) 부분들을 포함한다. 그런 다음 다운스트림 패킷들은 프레이머 및 리드 솔로몬 인코더(336)로 전달되고, 거기서 그 안에 포함된 제어 및 헤더 정보에 부합되는 방식으로 처리된다. 프레이머로부터 패킷들은 톤 정렬기(338)에서 톤 정렬 대상이 되고, 콘스텔레이션 인코더 (constellation encoder)(340)에서 트렐리스 (trellis) 인코딩을 포함하는 콘스텔레이션 인코딩의 대상이 된다. 이득 스케일러 (gain scaler)(342)에서 이득 스케일링이 수행된다. 이어서 다운스트림 패킷들은 주파수에서 시간 도메인으로의 변환을 위해 역 이산 푸리에 변환 컴포넌트/모듈(344) (IDFT)로 전달된다. IDFT의 셋업은 해당 채널이나 가입자 라인에 대응되는 각 패킷들에 대해 할당된 요건들에 매치되기 위해 동적으로 재편성된다. 임의의 순환 확장자들 (cyclic extensions)의 추가가 순환 확장 추가기(346)에서 수행된다. 이어서, 변조 데이터를 가진 각각의 다운스트림 패킷이 PAD(332)로 전달된다. PAD(332)에서 디바이스 패킷 헤더 및 제어 부분들이 제거되고, DSP 버스 헤더(304)가 데이터(302)에 더해진다. 이 헤더는 특정 채널을 식별하고 그에 더해 보내는 DSP, 타깃 AFE, 패킷 길이 및 알맞은 AFE에 의해 패킷 수신 및 처리를 제어하는데 필요로 될 기타 정보를 식별할 수 있다. 그런 다음 패킷은 알맞은 AFE로의 전송을 위해 DSP 버스(230) 상에 배치되기 위해 MAC(334)로 전달된다.
본 발명의 이 실시예에서, 각각의 DSP는 주입기 (injector)(318) 및 슬라이서(320)를 포함한다. 로컬 또는 글로벌 크로스토크 추정기들의 제어 하에서 주입기는 그에 의해 제공된 고유 코드 벡터들을 각각의 통신 채널 및 특히 그 타깃 부분에 삽입한다. 이러한 삽입은 주파수 도메인 상에서 일어난다. 본 발명의 일 실시예에서, 타깃 부분은 동기화 심볼로서 식별되고, 그것은 수퍼 프레임으로서 식별되는 각각의 프레임 세트의 한 부분을 차지한다. 본 발명의 다양한 실시예들에서, 삽입은 DSP가 연결되는 모든 가입자 라인들에 걸쳐 동시에 일어날 수도 있고, 아니면 한 번에 한 가입자 라인에 대해 순환 순서 방식 (round robin fashion)으로 일어날 수도 있다.
본 발명의 이 실시예에서 DSP는 슬라이서(320)를 포함한다. 이 슬라이서는 본 발명의 일 실시예에서 수신된 통신 채널로부터 훼손된 싱크 (synch) 심볼의 슬라이싱 (slicing)을 처리한다. 이와 달리, 삽입이 오직 CO 측에서만 일어나는 경우 슬라이서(320)는 동기화 심볼들에 대해 동작되지 않는다. 본 발명의 또 다른 실시예에서 슬라이서는 훼손된 동기화 심볼과 연관된 고유 코드 벡터를 상쇄적으로 (subtractively) 제거하여 그것을 바로, 혹은 업스트림 채널을 거쳐 로컬 크로스토크 추정기로 보낸다.
크로스토크 추정기들은 각각의 통신 채널이나 가입자 라인 동작의 트레이닝 또는 쇼 타임 (showtime) 국면 중 어느 하나 또는 둘 다의 도중에 동작할 수 있다.
도 3은 AFE(234) 안에서 업스트림 및 다운스트림 패킷들을 처리하는 보다 상세한 보기를 또한 도시하고 있다. 도시된 본 발명의 실시예에서, 디바이스 패킷들은 AFE에서 활용되지 않는다. 대신, 세션 셋업시 메모리에 저장된 각 채널의 제어 정보를 이용해 각 패킷의 채널 및 프로토콜 고유 프로세싱이 구현된다. 각 AFE 칩(234)은 이산 및 공유 변조 및 복조 모듈들이나 컴포넌트들을 모두 갖춘 업스트림 (수신) 및 다운스트림 (전송) 프로세싱 패스를 포함한다. 그 컴포넌트들은 패킷이 전송될 해당 가입자 라인의 특성, 그 라인에 대해 할당된 변조 프로토콜 및 가입자에게 할당된 서비스 레벨에 부합되는 방식으로 각 데이터 패킷을 처리하기 위해 동적으로 구성될 수 있다.
DSP로부터의 다운스트림 패킷들은 그 패킷의 헤더 부분에 포함된 정보에 기초해 해당 AFE MAC, 가령 MAC(360)에 의해 버스(230)에 전송된다. 각각의 다운스트림 패킷은 헤더(304)를 제거하여 그것을 코어 프로세서(372)로 보내는 PAD(362)로 전달된다. 코어 프로세서는 헤더 내 정보를 메모리(374)에 포함된 채널 제어 파라미터들(376)과 매치시킨다. 이러한 제어 파라미터들은 세션 셋업시 AFE로 다운로드 되었을 수 있다. 다운스트림 패킷의 미가공 데이터(302) 부분은 보간기 및 필터(378)로 전달된다. 보간기는 데이터를 업-샘플링 (up-sampling)하고 DSP에 의해 도입된 잡음을 줄이기 위해 그것을 로우 패스 필터링한다. DSP와 달리 AFE에서 보간을 이행하는 것은 DSP 버스(230)의 대역폭 요건을 낮춘다는 이점을 가진다. 보간기로부터 데이터가 디지털-아날로그 컨버터 (DAC)(380)로 전달되고 DAC(380)는 채널 셋업 중에 제어 테이블(376)로 다운로드된 제어 파라미터들을 사용해 코어 프로세서(372)로부터 수신된 명령들에 따라 각 체널을 프로세싱한다. DAC의 아날로그 출력은 아날로그 먹스 (analog mux)(382)를 거쳐 샘플 앤 홀드 (sample and hold) 디바이스들 및 아날로그 필터들(384) 중 해당하는 것으로 전달된다. 각각의 샘플 앤 홀드 및 필터는 대응되는 가입자 라인과 관련이 있다. 샘플링된 데이터는 라인 증폭기들(386)에 의해 증폭될 수 있다. 이러한 디바이스들 각각에 대한 파라미터들, 즉 필터 계수들, 증폭기 이득 등등은 코어 프로세서에 의해 상기 논의된 제어 파라미터들(376)을 사용해 제어된다. 예를 들어, 연속적인 다운스트림 패킷들이 각각 서로 다른 프로토콜들, 가령, G.Lite, ADSL, 및 VDSL 등을 구현하는 다운스트림 채널들을 가질 때, 아날로그 먹스(382)의 샘플 레이트, 해당 필터의 필터 파라미터들 및 아날로그 증폭기들(386) 중 해당하는 것의 이득은 각 패킷마다 다를 것이다. 이러한 "동적 (on the fly)" 편성능력이 단일한 다운스트림 파이프라인을여러 동시발생적 프로토콜들에 사용될 수 있게 한다.
업스트림 패스에서, 많은 동일한 고려사항들이 적용된다. 개별 가입자 라인들은 스플리터 및 하이브리드들 (미도시)을 통해 개별 라인 증폭기들(388)과 연결된다. 각 채널은 아날로그 필터들과 샘플 앤 홀드 모듈들(390)을 통해 전용 아날로그-디지털 변환 (ADC) 모듈(392-394)로 진행된다. 위에서 다운스트림/송신 패스와 관련해 논의된 바와 같이, 이 컴포넌트들 각각은 그와 관련된 프로토콜에 따라 각각 새 패킷에 대해 동적으로 편성된다. 각각의 ADC로부터 채널의 대역폭에 따라 가변하는 각 채널의 고정량의 데이터가 데시메이터 (decimator) 및 필터 모듈(396)에 의해 처리된다. 각 채널마다 처리되는 데이터량은 메모리(374)에 저장된 파라미터들(376)에 따라 결정된다. 이 파라미터들은 각 채널의 셋업 국면 도중에 상기 테이블로 기입될 수 있다.
데시메이터 및 필터로부터 미가공 업스트림 데이터(302)가 각 버스 인터벌 중에 PAD(362)로 전달된다. PAD는 미가공 데이터를 DSP (304) 안에서 채널 ID 및, 수신하는 DSP(들)이 그 데이터를 적절히 처리할 수 있게 하는 다른 정보와 함께 포장한다. 업스트림 패킷은 MAC(360)에 의해 버스 상에 놓여진다. 여러 프로토콜들이 버스(216) 상에서 구현될 수 있다. 본 발명의 실시예에서 DSP는 업스트림 및 다운스트림 패킷 전송의 페이스 (pace) 및 버스의 AFE 이용을 감독하는 버스 마스터로서 동작한다.
본 발명의 또 다른 대안적 실시예에서, 각각의 AFE는 주파수 도메인이 아닌 시간 도메인에서 위에서 논의된 삽입 (injection)을 수행하기 위해 주입기를 포함한다. 본 발명의 일 실시예에서 그 타깃 부분은 수퍼 프레임으로서 식별되는 각 프레임 세트의 일부를 차지하는 동기화 심볼로서 식별된다. 본 발명의 여러 실시예들에서 삽입은 DSP가 연결된 모든 가입자 라인들에 걸쳐 동시에 일어날 수 있고, 그와 달리 한 번에 한 가입자 라인에서 순차적 순서로 일어날 수도 있다.
도 4는 도 2-3에 도시된 크로스토크 추정기들의 상세 하드웨어 블록도이다. 도 4는 하나가 복수의 멀티 톤 모뎀들 중 선택된 한 모뎀(420)과 리모트 엔드 (remote end)에서 연결되는 복수의 디지털 가입자 라인들을 구동시키는 라인 카드(400)를 보인다. 크로스토크 추정기(440)가 라인 카드(400)와 물리적으로 연결되어 있고, 업스트림 통신 채널을 거쳐 리모트 모뎀(420)에 가상으로 (virtually) 연결된 것이 보여진다. 메모리(470)가 크로스토크 추정기에 연결되어 있는 것이 보여진다. 라인 카드는 라인 카드가 연결되는 디지털 가입자 라인들의 번들(419) 위로 통신 채널들을 변복조하기 위한 송신 패스(402) 및 수신 패스(408)를 포함한다. 라인 카드는 또한 송수신 패스들 및 다양한 제어 및 동작 파라미터들을 저장하기 위한 관련 메모리(412)와 레코드들(414)을 이루는 컴포넌트들의 전반적 동작을 제어하기 위한 프로세서(410)를 포함한다. 라인 카드는 디지털 가입자 라인들 각각과 관련된 통신 채널들로 고유 코드 벡터들을 주입하기 위한 주입기(404)를 포함한다. 라인 카드는 또한 슬라이서(406)를 포함하는데, 본 발명의 이 실시예에 있는 DSP 역시 슬라이서(320)를 포함하기 때문이다. 이 슬라이서는 오리지널 슬라이싱을 수행했던 해당 슬라이서(424)를 가진 리모트 모뎀의 업스트림 통신 채널로부터 훼손된 싱크 심볼의 사본 (copy) 제거를 다룬다. 본 발명의 또 다른 실시예에서 슬라이서(406)는 훼손된 동기화 심볼과 관련된 고유 코드 벡터를 상쇄적으로 (substractively) 제거하고 그것을 바로, 혹은 업스트림 채널을 거쳐 로컬 크로스토크 추정기로 전송한다. 주입기 및 슬라이서는 크로스토크 추정기(440)의 제어 하에서 동작된다.
리모트 모뎀(420)은 디지털 가입자 라인(418)을 통해 수신된 통신 채널을 복조하기 위한 수신 경로(422) 및 디지털 가입자 라인(418)에서 라인 카드(400)로 전송되는 통신 채널을 변조하기 위한 송신 경로(428)를 포함한다. 리모트 모뎀은 또한 라인 카드 상의 주입기(404)에 의해 라인(418) 안에 삽입된 훼손된 벡터를 슬라이싱하기 위한 슬라이서(424)를 포함한다. 본 발명의 또 다른 실시예에서, 슬라이서(424)는 훼손된 동기화 심볼과 관련된 고유 코드 벡터를 상쇄적으로 제거하여 그것을 바로, 혹은 업스트림 채널을 거쳐 로컬 크로스토크 추정기로 전송할 수 있다. 리모트 모뎀은 또한 옵션으로서 주입기(426)를 포함할 수도 있다.
복수의 리모트 모뎀들 중 나머지 것들이 본 발명의 범위에서 벗어나지 않고 고유 크로스토크 추정 벡터들의 삽입과 슬라이싱을 지원할 수도 지원하지 않을 수도 있다.
도시된 실시예에서 복수의 디지털 가입자 라인들 안으로의 고유 크로스 토크 주입 벡터들의 삽입은, 리모트 모뎀(420)으로의 다운스트림 경로 상의 라인 카드(400) 위에서 배타적으로 수행된다. 이 실시예에서, 훼손된 크로스토크 추정 벡터의 슬라이싱은 리모트 모뎀에서 일어난다. 본 발명의 다른 대안적 실시예들에서 삽입 및 슬라이싱은 본 발명의 범위에서 벗어남이 없이 양방향 프로세스로서 구현될 수 있다.
크로스토크 추정기는 콘트롤러(442), 동일 채널 (co-channel) 추정기(444) 및 코드 선택기(460)를 포함한다. 콘트롤러는 동일 채널 추정기, 코드 선택기 및 라인 카드와 리모트 모뎀(들) 상의 주입기들과 슬라이서들 사이의 인터페이스를 감독한다. 크로스토크 추정기들은 각 통신 채널이나 가입자 라인 동작의 트레이닝 또는 쇼 타임 국면 중 어느 한 국면이나 두 국면들 모두의 도중에 동작할 수 있다. 본 발명의 일 실시예에서 크로스토크 추정기는, 디지털 가입자 라인들의 모든 세트들이 본 발명의 범위 안에서 공동 채널 계수들이 추정될 수 있는 번들을 형성할 때, 각각 한 세트의 디지털 가입자 라인들을 구동하는 한 개를 넘는 라인 카드에 연결된다.
공동 채널 추정기는, 복수의 디지털 가입자 라인들 가운데에서 선택된 한 희생 (victim) 라인 안으로의 총 크로스토크가 복수의 가입자 라인들 중 나머지 각각의 훼방자 (disturber) 라인에 대한 해당 크로스토크 결합 계수와, 그 라인으로 전송된 대응되는 실질적 고유 벡터의 곱들의 합에 실질적으로 해당하는 레벨들에서 복수의 가입자 라인들 중 선택된 쌍들 사이의 공동 채널 크로스토크 결합 계수들을 추정하도록 구성된다. 훼방자가 다이내믹 동기화 심볼 변조를 지원하는 통신 채널과 관련된 경우, 고유 벡터는 주입기에 의해 삽입된 선택된 코드 타입과 관련된 고유 코드 벡터에 해당한다. 훼방자가 다이내믹 동기화 심볼 변조를 지원하지 않는 통신 채널과 관련된 경우, 고유 벡터는 통신 채널의 해당 부분에 전송된 데이터에 해당한다.
동일 채널 추정기는, 고유 코드 벡터들의 주입이나 해당 슬라이싱의 지원을 포함하든 포함하지 않든 번들(419)로 묶인 모든 가입자 라인들의 크로스토크 결합 계수들의 추정을 다루는 추정기(446)를 포함한다. 따라서 동일 채널 추정기는 각종 다양한 가입자 라인 번들 타입들 (도 5b)에 대해 동일 채널 추정을 가능하게 한다. 본 발명의 다른 실시예에서, 추정기는 크로스토크 결합 벡터들을 반복해서 추정하고 그러한 반복에 걸친 동일 채널 결합 계수들의 변동을 평균내도록 추가 구성된다. 본 발명의 또 다른 실시예에서, 추정기는 이전 부분의 추정과 겹치는 적어도 한 부분을 포함하는 크로스토크 결합 벡터들을 반복해서 추정함으로써 선택된 코드 타입의 크로스토크 결합 계수들의 추정의 여러 번의 반복에 필요로 되는 시간을 줄일 수 있게 된다.
본 발명의 이 실시예에서 결합 계수 캐리 포워드 (carry forward) 컴포넌트(450)는 추정기에 의해 추정되는 어떤 동일 채널들이 다른 크로스토크 추정 코드 타입에 대한 후속 추정 패스에서의 산입 (inclusion)에 알맞은지를 결정하고, 추정기에 의한 그러한 사용에 대해 상기 알맞은 공동 채널 추정치들을 캐리 포워드하여 그 동일 채널 추정기에 의해 수행된 추정과 관련된 프로세싱 복잡도 및 시간을 줄일 수 있도록 한다. 본 발명의 일 실시예에서 결합 계수 캐리 포워드 컴포넌트는 앞서 알맞다고 된 공동 채널 추정치들(474)을 메모리(470)에 저장한다.
코드 선택기(460)는 콘트롤러 및 동일 채널 추정기와 연결되고, 크로스토크 추정 코드 타입을 선택하고 복수의 가입자 라인들 중 선택된 것들 안으로 삽입하기 위해 도출되는 실질적 고유 코드 벡터들을 생성하도록 구성된다. 본 발명의 일 실시예에서 각각의 크로스토크 추정 코드 타입은 해당 레코드(472)로서 메모리(470)에 저장된다. 각각의 레코드는 코드 타입 및 그와 관련된 모든 고유 벡터들의 완성된 표현일 수 있다. 다른 대안으로서 각 레코드가 시드 (seed), 커넬 (kernel), 또는 코드 타입과 관련된 베이스 코드, 및 그로부터 도출된 고유 코드 벡터들의 생성과 관련된 하나 이상의 명령들을 포함할 수도 있다. 이에 더해, 각 레코드는 선택된 코드 타입에 기초한 동일 채널 계수들의 추정과 관련된 절차들과 단계들에 과한 상세 기능들이나 명령들을 포함할 수 있다. 본 발명의 이 실시예에서 코드 선택기는 발생기(462), 선택기(464) 및 자원 모니터(466)을 포함한다. 발생기는 선택기(464)에 의해 선택된 코드 타입에 대한 고유 코드 벡터들의 생성을 담당한다. 자원 모니터는 라인 카드 상의 사용 가능한 자원들을 모니터링 한다. 선택기는 자원 모니터 및 발생기와 연결되어 관련 자원 소비가 자원 모니터에 의해 모니터링되는 사용 가능한 자원들 안에서 이뤄지도록 메모리(470)로부터 크로스토크 추정 코드 타입을 선택하도록 된다. 코드 타입 선택에 대한 추가 기준은, 가입자 라인들의 번들이 고유 코드 벡터들의 동적 삽입 및 수신된 통신 채널로부터 수신한 훼손된 대응물들의 슬라이싱을 지원하는 모뎀들을 포함하는 정도까지 포함한다.
콘트롤러(442)는 슬라이서들 및 주입기들과 인터페이스하여 이들의 설정 및 동작을 제어한다. 본 발명의 일 실시예에서 주입기(404)는 복수의 디지털 가입자 라인들 중 새로운 한 라인의 초기화에 반응하여 복수의 디지털 가입자 라인들 중 선택된 라인들 안에 고유 코드 벡터들을 순환 순서 방식 (round-robin fashion)으로 삽입할 것을 명함으로써, 각 반복 중에 동일 채널 추정기에 의한 크로스토크 결합 계수 추정을 복수의 디지털 가입자 라인들 사이에서 하나의 훼방자 (disturber)와 관련된 것으로 제한시킬 수 있다. 본 발명의 다른 실시예에서 주입기는 동일 채널 추정 중에 한 가입자 라인 상에서 새로 활성화된 통신 채널에서의 전송을 추가 데이터 전송 없이 코드 선택기로부터 실질적 고유 코드 벡터들 중 해당되는 것으로 배타적으로 한정시킨다. 본 발명의 또 다른 실시예에서, 주입기는 코드 선택기에 의해 선택된 크로스토크 추정 코드 타입의 시드 벡터를 복수의 디지털 가입자 라인들 중 각각의 선택된 것에 고유한 랜덤 정도 (random amount)만큼 오프셋함으로써 복수의 디지털 가입자 라인들 중 각각의 선택된 것에 대한 고유 코드 벡터를 생성한다.
도 5a는 서로 다른 XDSL 수퍼 프레임들 (500, 502 및 504)을 보이는 프레임도이다. 수퍼 프레임들(500 및 502)은 여러 개의 프레임들 및, 동기화 목적으로 사용되는 파일럿 시퀀스를 포함한다. VDSL-2에서 수퍼 프레임 파일럿 시퀀스는 동기화 심볼(501, 503)로서 확인된다. 수퍼 프레임(500) 내 동기화 심볼(501)은 통신 채널을 변조하는 실제 모뎀들에서 변조된 통신 채널이 관련 크로스토크 추정기의 제어하에서 주입된 실질적 고유 코드 벡터와 함께 동기화 심볼의 동적 변조를 지원한다는 점에서 동적이라고 식별된다. 수퍼 프레임(502) 내 동기화 심볼(503)은 통신 채널과 관련된 프로토콜이 동기화 심볼을 제공하지 못하거나, 지원된 수퍼 프레임 사이즈나 통신 채널을 변조하는 대립 (opposing) 모뎀들이 동기화 심볼의 동적 변조를 지원하지 못한다는 점에서 정적 (static)이라고 식별된다. 수퍼 프레임(504)은 동기화 심볼을 포함하지 않으므로 수퍼 프레임들(500 및 502)과 같은 길이가 아니다. 이러한 수퍼 프레임들 각각은 이하의 도 5b와 관련해 참고할 해당 단면 표시자를 가지고 식별된다.
도 5b는 상이한 믹스의 통신 채널들을 보이는 두 번들로 된 디지털 가입자 라인들(520)의 단면도이다. 번들(530)은 주로 동적 동기화 심볼 변조를 지원하는 통신 채널들을 포함하지만, 번들(520)은 그런 것들을 포함하지 않는다. 동적 동기화 심볼 변조를 지원하는 통신 채널들을 가진 가입자 라인들에 번들(530) 내 라인들(532)과 번들(520) 내 라인들(522 및 526)이 포함된다. 동적 동기화 심볼 변조를 지원하지 않는 통신 채널들을 가진 가입자 라인들에는 번들(530) 내의 라인들(534 및 538) 및 번들(520) 내의 라인(528)이 포함된다.
도 5c는 서로 다른 크로스토크 추정 코드 타입들과 관련된 데이터 구조들을 보인다. 직교 (orthogonal) 코드 타입(550)은 하다마드 (Hadamard) 코드 타입, 하이브리드-하다마드 코드 타입 (아래의 논의 참조) 및 카작 (CAZAC) 코드 타입을 포함한다. 근 직교 (near orthogonal) 직교 코드 타입들(552)에는 m-시퀀스 코드 타입이 포함된다. 의사-직교 (pseudo-orthogonal) 코드 타입들(556)은 미가공 데이터를 사용하는 에러 추정을 포함한다. 본 발명의 크로스토크 추정기는 위에서 언급한 코드 단독 혹은 조합된 코드 타입들 중 하나 이상을 이용해 관련 번들 내 모든 동일 채널 계수들을 추정하였다.
도 6a-6b는 동일 채널 추정 및 크로스토크 추정 코드 생성을 위한 본 발명의 일 실시예 상의 로컬 또는 글로벌 크로스토크 추정기들에 의해 관리되는 데이터 구조들을 보인 것이다.
도 6a에서 크로스토크 추정기에 의해 관리되는 동일 채널 추정 테이블의 개별 레코드들이 보여진다. 각각의 열 (row)은 주어진 동일 채널, 훼방자들 사이에서 그것의 랭킹, 그 동일 채널이나 라인 레벨 중 하나 혹은 둘 모두에서 이전 코드 타입에 의한 이전 추정시 자격요건이 되는지의 유무, 자격요건이 달성되었던 코드 타입 패스 (pass), 자격요건에 대해 사용된 코드 타입 및 적격 패스와 관련된 고유 코드 벡터들의 길이에 대한 레코드에 해당한다.
도 6b에서 각각의 열이 한 레코드에 해당하는 코드 타입 생성 레코드가 도시된다. 각각의 크로스토크 추정 코드 타입 레코드는 기능적으로나 물리적으로, 해당 크로스토크 추정 코드 타입과 관련된 실질적 고유 코드 벡터들 및 크로스토크 추정과 관련된 상대적 비용을 규정한다. 코드 타입에는 직교 및 비직교 타입들, 이진수 및 복소수 타입들이 포함된다. 직교 코드 타입들에는 하다마드 코드 타입, 하이브리드-하다마드 코드 타입 (이하의 논의 참조) 및 카작 코드 타입이 포함된다. 근직교 코드 타입에는 m-시퀀스 코드 타입이 포함된다. 의사-직교 코드 타입들은 하이브리드-m-시퀀스 코드 타입 (이하의 논의 참조)이 포함된다. 비직교 코드 타입들(556)은 미가공 데이터를 이용한 에러 추정을 포함한다.
이제부터 각각 하이브리드-M-시퀀스 및 하이브리드-하다마드로 식별되는 신규한 크로스토크 추정 코드 타입들에 대해 상세히 논의할 것이다.
하이브리드 m-시퀀스들
m-시퀀스들은 그들 자신들과 상관될 때 완벽한 직교가 되지 않는다. 상세히 말해, 그러한 상관은 다음과 같이 주어진다:
그러나 송신 및 수신에 대해 상이한 시퀀스를 사용함으로써, 비직교 항이 완전히 제거될 수 있다. 이것은 다음과 같이 보여질 수 있다.
식 (2)를 (1)에 사용하면, 다음과 같이 쓸 수 있다:
식 (3)으로부터, m-시퀀스들 이 그들의 타임 쉬프트 (time-shifted) 버전들에 대해 완벽하게 직교가 되지는 않더라도, 이들이 변형 시퀀스 의 타임 쉬프트 버전들에 대해서는 직교가 된다는 것을 알 수 있다. 변형 시퀀스는 간단히 오리지널 m-시퀀스로부터 모든 -1들을 0들로 대체함으로써 얻어진다는 것을 주지해야 한다.
이러한 특징을 이용하면 m-시퀀스들을 가진 크로스토크 채널 추정은 어떠한 비직교성에도 곤란을 겪지 않게 된다.
하이브리드 하다마드 (Hybrid Hadamard)
한 상수 및 선형 가중 함수 (linear weight function) 둘 모두에 대해 직교인 시퀀스를 구성하는 것이 목적이다. 즉, 그러한 시퀀스는 다음과 같은 것을 만족한다:
이 시퀀스는 길이가 N이고 시퀀스들의 집합은 M 개의 멤버들을 포함한다. 아래에서는 원하는 특성들을 가진 길이 N의 M=N/2 시퀀스들의 집합을 구성할 수 있게 하는 구성 절차를 보인다.
콤팩트한 표기로써, 그러한 시퀀스들의 집합을 MxN 매트릭스 S로서 쓸 수 있다:
직교 조건은 다음과 같이 쓰여질 수 있다:
N=4에 있어서, 이하의 두 매트릭스들이 그러한 조건들을 만족한다는 것을 바로 증명할 수 있다:
또, 다음과 같은 것을 얻을 수 있다:
그리고 다음과 같이 전치시킬 수 (transpose) 있다:
이 두 예들은 직교 요건을 만족하는 길이 N의 N/2 시퀀스들의 집합이 어떻게 만들어질 수 있는지를 보인 것이다. 이러한 구성을 통해, 실질적으로 그러한 두 집합들을 생성할 수 있다. 회귀 관계 (recursion relation)는 다음과 같이 주어진다:
및 의 결합이 크기 N의 하다마드 매트릭스의 열 치환 (row permutation)임을 알 수 있다. 이것은 크기 N의 하다마드 매트릭스의 시퀀스들이, 상수 및 선형 가중 함수 둘 모두에 대해, 한 그룹 안의 시퀀스가 서로에 대해 직교가 되는 두 그룹으로 나눠질 수 있다는 것을 의미한다.
도 7은 연속 추정 라운드들(620, 622, 624) 중 대표적 크로스토크 결합 계수 매트릭스를 보인 것으로, 나머지 부적격 동일 채널들에 대한 추정을 위해 상이한 크로스토크 추정 코드 타입들이 사용되는 다음 라운드들로 캐리 포워드되는, 매트릭스의 제1열의 적격의 크로스토크 결합 계수들의 캐리 포워드를 보이고 있다.
도 8은 인터벌 t3-t4에서 제1크로스토크 코드 타입으로부터 제2크로스토크 코드 타입으로 천이되는 중에 디지털 가입자 라인의 단일 톤에 대한 대표적 반복 크로스토크 결합 계수 추정을 위한, 시간에 따른 크로스토크의 크래프이다. 선(822)은 동일 채널 계수들의 안정 상태 (steady state condition)에 해당한다. 선(820)은 동일 크로스토크 추정 코드 타입의 연속 반복 도중과 t3-t4 사이의 크로스토크 추정 코드 타입 변경 뒤, 크로스토크 결합 계수 추정의 변동에 해당한다. 선(810)은 가령 라인의 온도 증가에 상응하는 크로스토크 결합 계수들의 선형 증가에 해당한다. 선(812)은 계수들의 대표적 변동에 해당한다.
도 9는 도 2-3에 도시된 크로스토크 추정기들에 의해 수행되는 프로세스들의 실시예에 대한 프로세스 흐름도이다. 시동(900) 후 제어가 902 프로세스로 넘어가서 동적 크로스토크 추정 및 프로토콜들을 지원하는 디지털 가입자 라인에 대한 판단이 이뤄진다. 다음 제어는 906 프로세스로 넘어간다. 906 프로세스에서, 코드 선택 파라미터들이 결정된다. 여기에는 라인 카드 상에서 사용가능한 자원, 가령 프로세서, 대역폭, 메모리, 및 지원되는 크로스토크 추정 코드 타입들에 필요로 되는 자원들에 대한 대기시간 제약 (latencyconstraints)에 대한 결정이 포함된다. 부가하여, 추정 도중에 같은 코드 타입 및 이전에 쓰던 코드 타입들의 이전 반복에서의 크로스토크 변동이 판단된다. 그러한 판단들에 기초해 908 프로세스에서 이 추정 패스 (pass) 및 그것의 임의 반복를 위한 한 코드 타입이 선택된다. 다음 콘트롤은 910 프로세스로 건너가, 선택된 크로스토크 추정 코드 타입과 관련된 고유 코드 벡터들이 생성된다.
그런 다음 912 프로세스에서, 동적 동기화 심볼 변조를 지원하는 통신 채널들의 동기화 심볼들 안에 상기 고유 코드 벡터들이 주입된다. 다음 914 프로세스에서, 훼손된 동기화 신호들이나 그러한 훼손과 관련된 노이즈가 관련된 리모트 모뎀들로부터 수신되어 평가 준비된다. 코드 주입의 되풀이나 반복이 수행되어야 하는 경우, 916 결정 프로세스의 결정은 가령 변조를 통한 해당 동기화 심볼들의 세트들로 고유 코드 시퀀스들이 후속 주입되는 912 프로세스로 돌아가는 결과가 된다. 제어는 이제 918 프로세스로 건너간다.
918 프로세스의 본 발명의 일 실시예에서, 다른 크로스토크 추정 코드 타입에 대한 이전 패스에서 적격이라고 인정된 어떤 동일 채널들과 관련된 평가 파라미터들의 캐리 포워드를 이용해 부적격 동일 채널들이 평가된다. 그런 다음 920 단계에서, 모든 동일 채널 결합 계수들에 대한 평가가 완료되지 않은 경우 다음 패스에서 사용될 수 있는 임의의 새로 적격이 인정된 동일 채널(들)에 대한 판단이 이뤄진다. 922 프로세스에서 적격 및 부적격 동일 채널 결합 계수들의 믹스 (mix)가 결정된다. 그런 다음 924 단계에서 크로스토크 채널 추정이 완료되었는지 여부에 대한 판단이 이뤄진다. 크로스토크 채널 추정이 완료되지 않았으면 제어는 선택적 결정 프로세스인 930 프로세스로 리턴한다. 본 발명의 일 실시예에서, 그 결정 프로세스는 새 통신 채널이 초기화되고 있는지를 판단한다. 그것이 초기화 중이면 제어가 932 프로세스로 가고 새 라인 상으로의 데이터 전송이 차단된다. 새 라인의 동기화 심볼 변조만이 수행된다. 이제 제어는 902 프로세스로 간다. 다른 대안으로서 결정 프로세스 930에서 아무런 새로운 통신 채널도 검출되지 않았으면, 제어는 다음 추정 패스의 코드 선택 파라미터들의 결정을 위해 906 프로세스로 건너간다.
이와 달리 결정 프로세스 924에서 크로스토크 추정이 완료되면, 제어는 926 프로세스로 가서, 본 발명의 일 실시예에서 임의의 새 통신 채널들 상에서의 데이터 통신이 차단 해제되고 동기화 심볼들은 정지 상태로 리턴된다. 마지막으로, 결정 프로세스 928에서 크로스토크 추정을 언제 재개할지에 대한 결정이 이뤄진다. 추정 재개에 대한 긍정적 결정은 선택적 결정 프로세스 930으로 제어를 이동하는 결과를 가져온다.
본 발명의 바람직한 실시예에 대해 상술한 내용은 예시와 설명의 목적으로 제시되었다. 그것이 완전한 것이라거나 본 발명을 여기 개시된 바로 그 형식으로 한정하는 것으로 의도된 것이 아니다. 이 분야의 업자들이라면 여러 변형 및 변경예들을 당연히 예상할 수 있을 것이다. 본 발명의 범위는 아래의 청구항들과 그 대응물들에 의해 규정되도록 의도된다.
Claims (25)
- 복수 디지털 가입자 라인들에 연결되어 그 복수 디지털 가입자 라인들 상의 통신 채널들의 멀티-톤 (multi-tone) 변조를 지원하도록 구성된 라인 카드에 있어서,● 복수 디지털 가입자 라인들 사이에서 선택된 한 희생 라인 (victim line)안으로의 총 크로스토크가 상기 복수 가입자 라인들 중 나머지 각각의 훼방자 (disturber) 라인에 대한 해당 크로스토크 결합 계수와 그 라인 상에 전송되는 실질적 해당 고유 벡터의 곱들의 합에 해당하게 되는 레벨들에서, 상기 복수 가입자 라인들의 선택 쌍들 사이에서의 동일 채널 (co-channel) 크로스토크 결합 계수들을 추정하도록 구성된 동일 채널 추정기; 및● 상기 동일 채널 추정기와 연결되고, 크로스토크 추정 코드 타입을 선택하고 상기 복수 가입자 라인들 중 선택된 라인들로 주입하기 위해 도출되는 실질적 고유 코드 벡터들을 생성하도록 구성된 코드 선택기를 포함함을 특징으로 하는 라인 카드.
- 제1항에 있어서, 상기 코드 선택기는,● 상기 라인 카드 상에서 사용가능한 자원들을 모니터링하는 자원 모니터; 및● 상기 자원 모니터와 연결되어, 관련 자원 소비가 상기 자원 모니터에 의 해 모니터링되는 상기 사용가능한 자원들에 속하게 되는 크로스토크 추정 코드 타입을 선택하는 선택기를 더 포함함을 특징으로 하는 라인 카드.
- 제1항에 있어서, 상기 동일 채널 추정기는,● 동일 채널 크로스토크 결합 계수들을 추정하기 위한 추정기; 및● 상기 추정기와 연결되어, 상기 추정기에 의해 추정되는 어느 동일 채널들이 다른 코드 타입에 대한 후속 추정에 포함됨에 적격인지를 판단하고 상기 추정기에 의한 그러한 사용을 위해 상기 적격 동일 채널 추정치들을 캐리 포워드 (carry forward)함으로써, 상기 공동 채널 추정기에 의해 수행되는 추정에 연관된 프로세싱 복잡도 및 시간을 줄일 수 있는 캐리 포워드 컴포넌트를 더 포함함을 특징으로 하는 라인 카드.
- 제1항에 있어서,● 상기 복수 디지털 가입자 라인들 중 한 새로운 라인의 초기화에 응하여, 순환 순서 방식 (round-robin fashion)으로 상기 복수 디지털 가입자 라인들 중 선택된 라인들로의 고유 코드 벡터들의 주입을 명함으로써, 각각의 반복 (iteration) 중에 상기 동일 채널 추정기에 의한 크로스토크 결합 계수 추정을 상기 복수 디지털 가입자 라인들 중 하나의 훼방자 (disturber)와 관련된 것으로 국한시키도록 하는 주입기를 더 포함함을 특징으로 하는 라인 카드.
- 제1항에 있어서,● 동일 채널 추정 중에 새로 활성화된 통신 채널 상에서의 전송을, 추가 데이터 전송 없이 상기 코드 선택기로부터의 상기 실질적 고유 코드 벡터들 중 해당하는 것으로 배타적으로 국한시키도록 하는 주입기를 더 포함함을 특징으로 하는 라인 카드.
- 제1항에 있어서,● 상기 코드 선택기에 의해 선택된 크로스토크 추정 코드 타입의 시드 벡터 (seed vector)를 상기 복수 디지털 가입자 라인들 중 각각의 선택된 라인에 고유한 랜덤 양만큼 오프셋함으로써 상기 복수 디지털 가입자 라인들 중 각각의 선택된 라인의 고유 코드 벡터를 생성하는 주입기를 더 포함함을 특징으로 하는 라인 카드.
- 제1항에 있어서, 상기 동일 채널 추정기는, 이전 부분의 추정과 겹치는 적어도 한 부분을 포함하는 각각의 반복을 통해 크로스토크 결합 벡터들을 반복 추정함으로써 선택된 코드 타입의 크로스토크 결합 계수들의 추정에 대한 여러 번의 반복에 필요한 시간을 줄일 수 있도록 추가 구성됨을 특징으로 하는 라인 카드.
- 제1항에 있어서,● 상기 코드 선택기와 결합되고, 제1해당 크로스토크 추정 코드 타입과 관련된 실질적 고유 직교 코드 벡터들이나 제2해당 크로스토크 추정 코드 타입과 관 련된 실질적 고유 비직교 코드 벡터들을 생성하기 위해 선택가능한 크로스토크 추정 코드 타입 레코드들을 포함하는 메모리를 더 포함함을 특징으로 하는 라인 카드.
- 제1항에 있어서,● 상기 코드 선택기와 결합되고, 제1해당 크로스토크 추정 코드 타입과 관련된 실질적 고유 바이너리 (binary) 코드 벡터들이나 제2해당 크로스토크 추정 코드 타입과 관련된 실질적 고유 복소수 (complex) 값의 코드 벡터들을 생성하기 위해 선택가능한 크로스토크 추정 코드 타입 레코드들을 포함하는 메모리를 더 포함함을 특징으로 하는 라인 카드.
- 제1항에 있어서,● 상기 코드 선택기와 결합되고, 각각이 해당 크로스토크 추정 코드 타입과 관련된 기능적이나 물리적으로 실질적 고유 코드 벡터들을 규정하는 선택가능한 크로스토크 추정 코드 타입 레코드들을 포함함을 특징으로 하는 라인 카드.
- 제1항에 있어서,● 상기 코드 선택기와 결합되고, 하다마드 (Hadamard) 코드 타입, CAZAC (constant-amplitude zero autocorrelation code type) 및 M-시퀀스 코드 타입을 포함하는 코드 타입들의 그룹으로부터 선택된 적어도 두 가지를 포함하는 선택가능 한 크로스토크 추정 코드 타입 레코드들을 포함함을 특징으로 하는 라인 카드.
- 제1항에 있어서, 상기 코드 선택기는, 관련된 고유 코드 벡터들이 상수 가중 (constant weight) 함수와 시간에 따라 선형적으로 가변하는 함수 모두에 대해 직교성을 보인다는 특성을 가진 하이브리드-하다마드 (hybrid-Hadamard) 코드 타입을 생성함으로써, 상기 복수 디지털 가입자 라인들 사이에서 선형적으로 시간에 따라 가변하는 크로스토크 결합 계수들의 존재시 상기 복수 가입자 라인들 각각으로 주입할 고유 코드 벡터들의 직교성을 공급하도록 추가 구성됨을 특징으로 하는 라인 카드.
- 제1항에 있어서, 상기 코드 선택기는, 상기 복수 디지털 가입자 라인들 각각으로 주입할 관련 제1고유 비직교 벡터들의 집합을 가진 하이브리드-M-시퀀스 코드 타입, 및 상기 제1벡터들의 집합으로부터 도출되는 제2고유 벡터들의 집합을 생성하도록 추가 구성되고, 공동 채널들의 추정 중 상기 동일 채널 추정기에 의한 제2벡터들로의 대체는 직교 벡터들의 사용과 연계되는 정확도에 해당하는 정확도를 보이는 크로스토크 추정을 가능하게 함을 특징으로 하는 라인 카드.
- 통신 채널들의 멀티-톤 (multi-tone) 변조를 지원하는 복수 디지털 가입자 라인들 상의 크로스토크 결합 계수들을 추정하는 방법에 있어서,● 크로스토크 추정 코드 타입을 선택하는 단계;● 상기 선택하는 단계에서 선택된 코드 타입과 관련된 고유 코드 벡터들을 상기 복수 가입자 라인들 중 선택된 라인들 안으로 주입하는 단계;● 상기 복수 디지털 가입자 라인들 사이에서 선택된 한 희생 라인 (victim line) 안으로의 총 크로스토크가 상기 복수 가입자 라인들 중 나머지 각각의 훼방자 (disturber) 라인에 대한 해당 크로스토크 결합 계수와 그 라인 상에 전송되는 실질적 해당 고유 벡터의 곱들의 합에 실질적으로 대응하게 되는 레벨들에서, 상기 복수 가입자 라인들의 선택 쌍들 사이에서의 동일 채널 (co-channel) 크로스토크 결합 계수들을 추정하는 단계를 포함함을 특징으로 하는 크로스토크 결합 계수들을 추정하는 방법.
- 제14항에 있어서,● 상기 복수 디지털 가입자 라인들 상에서의 통신 채널들의 변조를 위한 사용가능한 자원들을 모니터링하는 단계; 및● 관련 자원 소비가 상기 모니터링하는 단계에서 모니터링되는 상기 사용가능한 자원들에 속하게 되는 크로스토크 추정 코드 타입을 선택하는 단계를 더 포함함을 특징으로 하는 크로스토크 결합 계수들을 추정하는 방법.
- 제14항에 있어서,● 동일 채널 크로스토크 결합 계수들을 추정하는 단계;● 추정기에 의해 추정되는 어느 동일 채널들이 상기 추정하는 단계의 후속 추정 반복에 포함됨이 적격인지를 판단하는 단계; 및● 상기 추정하는 단계에서 다른 코드 타입에 대한 후속 추정에 포함할 상기 적격의 동일 채널 추정치들을 캐리 포워드 (carry forward)함으로써, 상기 추정하는 단계와 연관된 프로세싱 복잡도 및 시간을 줄일 수 있게 하는 단계를 더 포함함을 특징으로 하는 크로스토크 결합 계수들을 추정하는 방법.
- 제14항에 있어서,● 상기 복수 디지털 가입자 라인들 중 한 새로운 라인의 초기화에 응하여, 순환 순서 방식 (round-robin fashion)으로 상기 복수 디지털 가입자 라인들 각각으로 고유 코드 벡터들의 주입을 명함으로써, 각각의 반복 (iteration) 중에 상기 추정하는 단계에서의 크로스토크 결합 계수 추정을 상기 복수 디지털 가입자 라인들 중 하나의 훼방자 (disturber)와 관련된 것으로 국한시키도록 하는 단계를 더 포함함을 특징으로 하는 크로스토크 결합 계수들을 추정하는 방법.
- 제14항에 있어서,● 상기 추정하는 단계의 동일 채널 추정 중에 새 데이터 라인으로의 전송을, 추가 데이터 전송 없이 상기 실질적 고유 코드 벡터들 중 해당하는 것으로 배타적으로 국한시키도록 하는 단계를 더 포함함을 특징으로 하는 크로스토크 결합 계수들을 추정하는 방법.
- 제14항에 있어서, 상기 추정하는 단계는,● 이전 부분의 추정과 겹치는 적어도 한 부분을 포함하는 각각의 반복을 통해 크로스토크 결합 벡터들을 반복 추정함으로써 선택된 코드 타입의 크로스토크 결합 계수들의 추정에 대한 여러 번의 반복에 필요한 시간을 줄일 수 있도록 하는 단계를 더 포함함을 특징으로 하는 크로스토크 결합 계수들을 추정하는 방법.
- 통신 채널들의 멀티-톤 (multi-tone) 변조를 지원하는 복수 디지털 가입자 라인들 상의 크로스토크 결합 계수들을 추정하는 수단에 있어서,● 크로스토크 추정 코드 타입을 선택하는 수단;● 상기 선택하는 수단에 의해 선택된 코드 타입과 관련된 고유 코드 벡터들을 상기 복수 가입자 라인들 중 선택된 라인들 안으로 주입하는 수단;● 상기 복수 디지털 가입자 라인들 사이에서 선택된 한 희생 라인 (victim line) 안으로의 총 크로스토크가 상기 복수 가입자 라인들 중 나머지 각각의 훼방자 (disturber) 라인에 대한 해당 크로스토크 결합 계수와 그 라인 상에 전송되는 실질적 해당 고유 벡터의 곱들의 합에 실질적으로 대응하게 되는 레벨들에서, 상기 복수 가입자 라인들의 선택 쌍들 사이에서의 동일 채널 (co-channel) 크로스토크 결합 계수들을 추정하는 수단을 포함함을 특징으로 하는 크로스토크 결합 계수들을 추정하는 수단.
- 제20항에 있어서,● 상기 복수 디지털 가입자 라인들 상에서의 통신 채널들의 변조를 위한 사용가능한 자원들을 모니터링하는 수단; 및● 관련 자원 소비가 상기 모니터링하는 단계에서 모니터링되는 상기 사용가능한 자원들에 속하게 되는 크로스토크 추정 코드 타입을 선택하는 수단을 더 포함함을 특징으로 하는 크로스토크 결합 계수들을 추정하는 수단.
- 제20항에 있어서,● 동일 채널 크로스토크 결합 계수들을 추정하는 수단;● 추정기에 의해 추정되는 어느 동일 채널들이 상기 추정하는 수단에 의한 후속 추정 반복에 포함됨이 적격인지를 판단하는 수단; 및● 상기 추정하는 수단에 의한 다른 코드 타입에 대한 후속 추정에 포함할 상기 적격의 동일 채널 추정치들을 캐리 포워드 (carry forward)함으로써, 상기 추정하는 단계와 연관된 프로세싱 복잡도 및 시간을 줄일 수 있게 하는 수단을 더 포함함을 특징으로 하는 크로스토크 결합 계수들을 추정하는 수단.
- 제20항에 있어서,● 상기 복수 디지털 가입자 라인들 중 한 새로운 라인의 초기화에 응하여, 순환 순서 방식 (round-robin fashion)으로 상기 복수 디지털 가입자 라인들 각각으로 고유 코드 벡터들의 주입을 명함으로써, 각각의 반복 (iteration) 중에 상기 추정하는 수단에 의한 크로스토크 결합 계수 추정을 상기 복수 디지털 가입자 라인 들 중 하나의 훼방자 (disturber)와 관련된 것으로 국한시키도록 하는 수단을 더 포함함을 특징으로 하는 크로스토크 결합 계수들을 추정하는 수단.
- 제20항에 있어서,● 동일 채널 추정 중에 상기 복수 디지털 가입자 라인들 중 해당하는 라인 상에서의 새 통신 채널의 전송을, 추가 데이터 전송 없이 상기 실질적 고유 코드 벡터들 중 해당하는 것으로 배타적으로 국한시키도록 하는 수단을 더 포함함을 특징으로 하는 크로스토크 결합 계수들을 추정하는 수단.
- 제20항에 있어서,● 이전 부분의 추정과 겹치는 적어도 한 부분을 포함하는 각각의 반복을 통해 크로스토크 결합 벡터들을 반복 추정함으로써 선택된 코드 타입의 크로스토크 결합 계수들의 추정에 대한 여러 번의 반복에 필요한 시간을 줄일 수 있도록 하는 수단을 더 포함함을 특징으로 하는 크로스토크 결합 계수들을 추정하는 수단.
Applications Claiming Priority (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US92267507P | 2007-04-10 | 2007-04-10 | |
US60/922,675 | 2007-04-10 | ||
US91634507P | 2007-05-07 | 2007-05-07 | |
US60/916,345 | 2007-05-07 | ||
US94228207P | 2007-06-06 | 2007-06-06 | |
US94228707P | 2007-06-06 | 2007-06-06 | |
US60/942,287 | 2007-06-06 | ||
US60/942,282 | 2007-06-06 | ||
US97704707P | 2007-10-02 | 2007-10-02 | |
US60/977,047 | 2007-10-02 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20100015419A true KR20100015419A (ko) | 2010-02-12 |
Family
ID=39831303
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020097020942A KR20100015419A (ko) | 2007-04-10 | 2008-04-10 | 크로스토크 추정을 위한 방법 및 장치 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20080285740A1 (ko) |
EP (1) | EP2137852A4 (ko) |
JP (1) | JP2010524399A (ko) |
KR (1) | KR20100015419A (ko) |
WO (1) | WO2008124195A1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101486070B1 (ko) * | 2012-03-30 | 2015-01-23 | 브로드콤 코포레이션 | 감소된 크로스토크 추정 복잡도를 갖는 통신 시스템 |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10320176B3 (de) * | 2003-05-06 | 2004-12-09 | Infineon Technologies Ag | Verfahren zur Selektion der Frequenzkanäle eines ein Frequenzsprungverfahren verwendenden Funksystems |
EP2136477B1 (en) * | 2008-06-16 | 2011-08-03 | Alcatel Lucent | Device and associated method for crosstalk estimation |
WO2009152704A1 (zh) * | 2008-06-20 | 2009-12-23 | 华为技术有限公司 | 一种信道估计方法、装置和系统 |
US7801017B2 (en) * | 2008-08-22 | 2010-09-21 | Alcatel-Lucent Usa Inc. | Communication system for improved cross talk estimation and method thereof |
US8243578B2 (en) * | 2009-02-12 | 2012-08-14 | Alcatel Lucent | Simultaneous estimation of multiple channel coefficients using a common probing sequence |
US8218419B2 (en) * | 2009-02-12 | 2012-07-10 | Alcatel Lucent | Simultaneous estimation of multiple channel coefficients using a common probing sequence |
US8422541B2 (en) * | 2009-05-29 | 2013-04-16 | Alcatel Lucent | Channel estimation in a multi-channel communication system using pilot signals having quasi-orthogonal subpilots |
EP2271021B1 (en) * | 2009-06-24 | 2012-01-04 | Alcatel Lucent | Joint signal processing across a plurarity of line termination cards |
EP2678997A4 (en) * | 2011-02-23 | 2017-11-15 | Ikanos Communications, Inc. | System and method for partitioning dsl vector cancellation |
EP2681849B1 (en) * | 2011-03-02 | 2016-01-06 | Adtran, Inc. | Systems and methods selectively excluding tones from vectoring |
WO2015054596A1 (en) * | 2013-10-10 | 2015-04-16 | Ikanos Communications, Inc. | Method and apparatus for vectoring adsl2 lines |
EP3644145A1 (en) * | 2018-10-25 | 2020-04-29 | ABB Schweiz AG | Control system for controlling safety-critical and non-safety-critical processes |
CN116708112B (zh) * | 2023-08-07 | 2023-10-03 | 中国电子科技集团公司第二十九研究所 | 降低fmt系统papr的传输与检测方法、介质及装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6611494B1 (en) * | 1999-05-19 | 2003-08-26 | Agere Systems Inc. | Orthogonal sequence generator |
US6985521B1 (en) * | 2000-01-07 | 2006-01-10 | Ikanos Communication, Inc | Method and apparatus for channel estimation for X-DSL communications |
US7406104B2 (en) * | 2000-08-25 | 2008-07-29 | Lin Yang | Terrestrial digital multimedia/television broadcasting system |
CN1741412B (zh) * | 2004-08-27 | 2011-06-08 | 清华大学 | 无线网络中子信道分配的方法 |
US7561627B2 (en) * | 2005-01-06 | 2009-07-14 | Marvell World Trade Ltd. | Method and system for channel equalization and crosstalk estimation in a multicarrier data transmission system |
US8073135B2 (en) * | 2005-05-10 | 2011-12-06 | Adaptive Spectrum And Signal Alignment, Inc. | Binder identification |
EP1760904B1 (en) * | 2005-08-29 | 2011-10-19 | Alcatel Lucent | Method and apparatus for measuring crosstalk |
US8842527B2 (en) * | 2006-10-11 | 2014-09-23 | Adaptive Spectrum And Signal Alignment, Inc. | High speed multiple user multiple loop DSL system |
-
2008
- 2008-04-10 JP JP2010503079A patent/JP2010524399A/ja active Pending
- 2008-04-10 EP EP08727338.9A patent/EP2137852A4/en not_active Withdrawn
- 2008-04-10 US US12/082,541 patent/US20080285740A1/en not_active Abandoned
- 2008-04-10 WO PCT/US2008/004783 patent/WO2008124195A1/en active Application Filing
- 2008-04-10 KR KR1020097020942A patent/KR20100015419A/ko not_active Application Discontinuation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101486070B1 (ko) * | 2012-03-30 | 2015-01-23 | 브로드콤 코포레이션 | 감소된 크로스토크 추정 복잡도를 갖는 통신 시스템 |
US9287931B2 (en) | 2012-03-30 | 2016-03-15 | Broadcom Corporation | Communication system having reduced crosstalk estimation complexity |
Also Published As
Publication number | Publication date |
---|---|
EP2137852A1 (en) | 2009-12-30 |
JP2010524399A (ja) | 2010-07-15 |
WO2008124195A1 (en) | 2008-10-16 |
US20080285740A1 (en) | 2008-11-20 |
EP2137852A4 (en) | 2016-02-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20100015419A (ko) | 크로스토크 추정을 위한 방법 및 장치 | |
US8767521B2 (en) | Method and apparatus for crosstalk cancellation during SELT testing | |
US6842429B1 (en) | Method and apparatus for synchronizing a packet based modem supporting multiple X-DSL protocols | |
US6965657B1 (en) | Method and apparatus for interference cancellation in shared communication mediums | |
US8989063B2 (en) | Time division multiple access far end crosstalk channel estimation | |
US8427933B2 (en) | Method and apparatus for DMT crosstalk cancellation | |
US6324212B1 (en) | Apparatus using low spectrum selectively for providing both ADSL and POTS service | |
CN104350685A (zh) | 对齐tdd dsl系统中多个线路的上行dmt符号 | |
EP2392076A1 (en) | Crosstalk coefficient updating in vector transmission | |
US6111895A (en) | Wideband transmission through wire | |
US9473240B2 (en) | Method and apparatus for providing twisted pair multilink communications | |
US20050286620A1 (en) | Synchronous transmission in DSL communications systems | |
US6512739B1 (en) | Method and apparatus for down conversion within an X-DSL receiver | |
US7315571B1 (en) | Method and apparatus for a variable bandwidth multi-protocol X-DSL transceiver | |
Eriksson et al. | VDSL2: Next important broadband technology | |
US7313130B2 (en) | Spectrally compatible mask for enhanced upstream data rates in DSL systems | |
JP2016523057A (ja) | ベクトル化されたシステムにおける特殊操作チャンネル | |
US8654866B2 (en) | Method and apparatus for optimizing dynamic range in DMT modems | |
CN101874360A (zh) | 用于数据处理的方法和装置以及包括这种装置的通信系统 | |
US7075998B1 (en) | Method and apparatus for symmetrical DMT X-DSL communications | |
US6959036B1 (en) | Method and apparatus for an X-DSL modem supporting multiple X-DSL line codes | |
US20110090978A1 (en) | Method, apparatus, and system for channel estimation |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |