KR20100004385A - 컴퓨터 시스템 및 그 제어방법 - Google Patents

컴퓨터 시스템 및 그 제어방법 Download PDF

Info

Publication number
KR20100004385A
KR20100004385A KR1020080064517A KR20080064517A KR20100004385A KR 20100004385 A KR20100004385 A KR 20100004385A KR 1020080064517 A KR1020080064517 A KR 1020080064517A KR 20080064517 A KR20080064517 A KR 20080064517A KR 20100004385 A KR20100004385 A KR 20100004385A
Authority
KR
South Korea
Prior art keywords
recognition information
received
controller
computer system
recognition
Prior art date
Application number
KR1020080064517A
Other languages
English (en)
Other versions
KR101363414B1 (ko
Inventor
하종욱
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020080064517A priority Critical patent/KR101363414B1/ko
Priority to US12/357,585 priority patent/US8140838B2/en
Priority to CN200910132926.5A priority patent/CN101620580B/zh
Publication of KR20100004385A publication Critical patent/KR20100004385A/ko
Priority to US13/369,572 priority patent/US8438374B2/en
Application granted granted Critical
Publication of KR101363414B1 publication Critical patent/KR101363414B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers
    • G06F9/4413Plug-and-play [PnP]
    • G06F9/4415Self describing peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Stored Programmes (AREA)
  • Power Sources (AREA)

Abstract

본 발명은 컴퓨터 시스템 및 그 제어방법에 관한 것이다. 본 발명에 따른 컴퓨터 시스템은 정의 인터페이스에 따라 데이터를 전송하며, 소정의 POST 제어신호에 대응하여 제1인식정보를 출력하는 디바이스와, 상기 디바이스의 장착 여부를 알려주는 제2인식정보를 갖는 디바이스 컨트롤러와; 시스템 전원이 온 되는 경우 상기 디바이스로 상기 POST 제어신호를 출력하고, 상기 제1인식정보 및 상기 제2인식정보에 기초하여 상기 디바이스를 인식하는 시스템 제어부를 포함한다. 이에 의해 정확히 디바이스를 인식하여 부팅을 수행할 수 있는 컴퓨터 시스템 및 그 제어방법이 제공된다.
SATA, SATA 컨트롤러

Description

컴퓨터 시스템 및 그 제어방법{COMPUTER SYSTEM AND CONTROL METHOD OF THE SAME}
본 발명은 컴퓨터 시스템 및 그 제어방법에 관한 것으로서, 보다 상세하게는 디바이스 인식 정보를 갖는 디바이스 컨트롤러를 포함하는 컴퓨터 시스템 및 그 제어방법에 관한 것이다.
현재, 컴퓨터 시스템은 CPU의 속도가 고속화 되고, PCI-express, USB, IEEE 1394 등의 고속 버스의 도입으로 그 성능이 빠른 속도로 발전해 가고 있다. 하지만 PATA(Parallel Advanced Technology Attachment)는 최대 133MB/s로 고정되어 있어 컴퓨터 시스템의 성능 발전에 장애가 되고 있다. 이에, 이러한 장애를 극복하기 위해SATA(Serial Advanced Technology Attachment)가 제안되었다. SATA는 최대 1.5Gbps로 동작하며, 더 나아가 SATA-Ⅱ는 3.0Gbps까지 동작할 수 있다.
한편, 컴퓨터 시스템은 시스템 전원이 공급되면 POST(Power On Self Test)를 시작으로 하여 부팅을 수행한다. POST는 시스템이 초기화 되고 바이오스(basic input/output system; BIOS)가 디바이스를 검사하는 과정을 의미한다. 바이오스는 전원이 입력되면 스스로 기억하고 있는 내용과 실제 컴퓨터 시스템에 연결되어 있 는 디바이스(예컨대, 하드 디스크 드라이브, 모뎀, 프린터, LAN 카드 등)가 동일한지 검사한다. 이를 위하여 바이오스는 디바이스를 인식하기 위한 POST 제어신호를 각 디바이스에 출력한다. 즉, 어떠한 디바이스가 몇 개씩 연결되어 있는지 또는 컴퓨터 시스템에 적절히 연결되어 있는지 여부를 확인하고 디바이스를 초기화 하기 위한 POST 과정은 운영체제에 의한 부팅 과정이 전개되기 전에 수행된다. 만약, 디바이스가 이러한 POST 제어신호에 적절히 응답하지 않는 경우에는 바이오스는 디바이스를 인식하지 못한다. 이런 경우, 디바이스가 컴퓨터 시스템에 연결되어 있음에도 불구하고 바이오스가 이를 인식하지 못하기 때문에 디바이스를 초기화하지 못한다. 이는 부팅의 실패로 이어지고 사용자에게 불편을 야기하는 문제점이 있다.
따라서, 본 발명의 목적은 정확히 디바이스를 인식하여 부팅을 수행할 수 있는 컴퓨터 시스템 및 그 제어방법을 제공하는 것이다.
또한, 본 발명의 다른 목적은 디바이스 인식 오류를 극복할 수 있는 컴퓨터 시스템 및 그 제어방법을 제공하는 것이다.
상기 목적은, 본 발명에 따라, 컴퓨터 시스템에 있어서, 소정의 인터페이스에 따라 데이터를 전송하며, 소정의 POST 제어신호에 대응하여 제1인식정보를 출력하는 디바이스와, 상기 디바이스의 장착 여부를 알려주는 제2인식정보를 갖는 디바이스 컨트롤러와; 시스템 전원이 온 되는 경우 상기 디바이스로 상기 POST 제어신 호를 출력하고, 상기 제1인식정보 및 상기 제2인식정보에 기초하여 상기 디바이스를 인식하는 시스템 제어부를 포함하는 컴퓨터 시스템에 의해 달성된다.
상기 제2인식정보는 상기 디바이스가 장착될 경우 생성되는 플래그 신호를 포함할 수 있다.
상기 인터페이스는 SATA(Serial Advanced Technology Attachment) 규격을 지원하거나 상기 인터페이스는 USB(Universal Serial Bus) 규격을 지원할 수 있다.
상기 시스템 제어부는 상기 제1인식정보가 상기 제2인식정보에 대응하는지 여부를 판단하고, 판단 결과 상기 제1인식정보가 상기 제2인식정보에 대응하는 경우 디바이스가 정상적으로 인식된 것으로 판단하고 상기 디바이스를 초기화 시키고 잔여 POST 과정을 수행하는 것이 바람직하다.
반면, 상기 시스템 제어부는 상기 제1인식정보가 상기 제2인식정보에 대응하는지 여부를 판단하고, 판단 결과 상기 제1인식정보가 상기 제2인식정보에 대응하지 않는 경우 상기 디바이스가 인식되지 않는 것으로 판단하고 시스템을 리셋할 수 있다.
상기 시스템 제어부는 상기 제1인식정보가 상기 제2인식정보에 대응하지 않는 경우 디바이스 인식오류를 카운트하고, 카운트수가 기설정된 값을 초과하는 경우 디바이스 오류를 저장할 수 있다.
이 경우, 상기 시스템 제어부는 카운트수가 기설정된 값을 초과하지 않은 상태에서 상기 디바이스의 초기화가 진행되는 경우, 상기 카운트수를 리셋시키는 것이 바람직하다.
상기 시스템 제어부는 상기 제1인식정보가 수신되는지 여부를 판단하고, 판단 결과 상기 제1인식정보가 수신되는 경우 상기 디바이스를 초기화 시키고 잔여 POST 과정을 수행할 수도 있다.
이 경우, 상기 시스템 제어부는 상기 제1인식정보가 수신되는지 여부를 판단하고, 판단 결과 상기 제1인식정보가 수신되지 않는 경우 상기 디바이스가 인식되지 않는 것으로 판단하고 시스템을 리셋한다.
상기 시스템 제어부는 BIOS를 포함할 수도 있다.
한편, 상기 목적은, 본 발명에 따라 소정의 인터페이스에 따라 데이터를 전송하는 디바이스와, 상기 디바이스의 장착 여부를 알려주는 물리적 인식정보를 갖는 디바이스 컨트롤러를 포함하는 컴퓨터 시스템의 부팅 방법에 있어서, 소정의 POST 제어신호를 상기 디바이스에 출력하는 단계와, 상기 디바이스로부터 수신 가능한 반응 인식정보 및 상기 물리적 인식정보를 파악하는 단계와, 상기 반응 인식정보 및 상기 물리적 인식정보에 기초하여 상기 디바이스를 인식하는 단계를 포함하는 단계를 포함하는 컴퓨터 시스템의 제어방법에 의해 달성될 수 있다.
이상 설명한 바와 같이, 본 발명에 따르면, 정확히 디바이스를 인식하여 부팅을 수행할 수 있는 컴퓨터 시스템 및 그 제어방법이 제공된다.
또한, 본 발명에 따르면 디바이스 인식 오류를 극복할 수 있는 컴퓨터 시스템 및 그 제어방법이 제공된다.
더 나아가 본 발명의 다른 실시예에 따르면 디바이스 인식 오류를 카운트 하여 오류 표시 또는 시스템 복구를 선택할 수 있는 컴퓨터 시스템 및 그 부팅 방법이 제공된다.
이하, 첨부한 도면을 참고로 하여 본 발명의 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다. 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙이도록 한다.
도 1은 본 발명의 제1실시예에 따른 컴퓨터 시스템의 제어블럭도이다.
도시된 바와 같이 본 실시예에 따른 컴퓨터 시스템(100)은 SATA 디바이스(10), SATA 컨트롤러(20) 및 이들을 제어하는 시스템 제어부(30)를 포함한다.
SATA 디바이스(10)는 SATA(Serial Advanced Technology Attachment)를 지원하는 디바이스로서 컴퓨터 시스템에 연결되어 있는 하드 디스크 드라이브(Hard Disk Drive) 또는 광디스크 드라이브(Optical Disk Drive) 등의 저장매체를 포함한다. SATA 디바이스(10)는 소정의 인터페이스 즉, SATA에 따라 컴퓨터 시스템(10)과 연결되어 데이터를 전송하며, 도시하지 않은 소정의 커넥터를 통하여 내부의 보드상에 연결되어 있다. SATA 디바이스(10)는 후술하는 시스템 제어부(30)의 POST제어신호에 대응하여 제1인식정보를 출력할 수 있다. SATA 디바이스(10)가 POST 제어신호를 인식하지 못한 경우 또는 SATA 디바이스(10) 자체 결함이 있는 경우에는 SATA 디바이스(10)는 정상적으로 제1인식신호를 출력하지 못할 수 있다.
도시된 바와 같이, SATA 디바이스(10)는 컴퓨터 시스템(100)의 내부에 장착되어 있다. 하지만, SATA 디바이스(10)의 컴퓨터 시스템(100)의 내부가 아닌 외부에 연결될 수도 이다. 이 경우에도 SATA 디바이스(10)는 외부 커넥터에 장착되어 컴퓨터 시스템(100)에 연결되며, 외부 커넥터가 지원하는 인터페이스는 SATA 규격인 것이 바람직하다.
SATA 컨트롤러(20)는 SATA 디바이스(10)와 통신하면서 SATA 디바이스(10)를 제어한다. 이러한 SATA 컨트롤러(20)는 도시하지 않은 입/출력 컨트롤러 허브(Input/output Control Hub; ICH)에 포함되어 있다. ICH는 컴퓨터 시스템(100) 내의 다양한 주변 디바이스들 예컨대, PCI 컨트롤러, USB 컨트롤러, LAN 컨트롤러, 바이오스 롬, I/O컨트롤러, IDE 컨트롤러를 상호 연결하는 허브로서 구성 디바이스와 통신 가능한 복수의 통신 채널을 포함한다. SATA 컨트롤러(20)는 SATA 디바이스(10)의 장착 여부를 알려주는 제2인식정보(25)를 포함한다. 제2인식정보(25)는 SATA 디바이스(10)가 물리적으로 컴퓨터 시스템(100)에 연결되는 경우 생성되는 플래그 신호를 포함한다. 즉, SATA 컨트롤러(20)는 SATA 디바이스(10)가 연결되면 자동적으로 플래그 비트를 형성한다. 이러한 제2인식정보(25)는 SATA 디바이스(10)가 물리적으로 연결될 경우 생성되므로 SATA 디바이스(10)의 장착 여부에 대한 정확한 정보를 제공한다.
시스템 제어부(30)는 시스템 전원이 온 되는 경우, SATA 디바이스(10)로 POST 제어신호를 출력하고, 제1인식정보 및 제2인식정보(25)에 기초하여 SATA 디바 이스(10)를 인식한다. 본 실시예에 따른 시스템 제어부(30)는 CPU(central processor unit)의 제어를 받아 POST(Power On Self Test) 과정을 진행하는 바이오스(basic input/output system)로 구현될 수 있다. 컴퓨터 시스템(100)에 최초로 전원이 인가되면 CPU는 시스템의 동작을 위하여 부팅 동작을 시작한다. CPU는 바이오스를 통하여 POST 과정을 진행하고, 바이오스는 컴퓨터 시스템(100)에 연결되어 있는 복수의 디바이스의 연결 상태를 확인하고 초기화한다. 이러한 POST 과정에서 바이오스는 디바이스를 인식하기 위한 POST 제어신호를 디바이스에 출력한다. 이하 시스템 제어부(30)의 제어방법을 도 2의 제어흐름도를 참고하여 설명한다.
우선, 시스템 전원이 인가되면 시스템 제어부(30)는 SATA 디바이스(10)로 POST 제어신호를 출력한다(S10).
그런 후, 시스템 제어부(30)는 SATA 디바이스(10)로부터 제1인식정보 및 SATA 컨트롤로(20)로부터 제2인식정보(25)를 파악한다(S20).
시스템 제어부(30)는 SATA 디바이스(10)로부터 제1인식정보를 수신했는지 여부를 판단하여 SATA 디바이스의 장착 여부를 판단한다(S30).
제1인식정보가 수신된 경우, 시스템 제어부(30)는 SATA 디바이스를 초기화하고, 잔여 POST 과정을 수행한다(S40). SATA 디바이스(10)가 연결되어 있으므로 SATA 컨트롤러(20)에는 제2인식정보(25)가 저장되어 있다. 시스템 제어부(30)는 제2인식정보와 더불어 SATA 디바이스(10)로부터 정상적인 신호를 수신하였으므로 SATA 디바이스(10)가 정상적으로 장착되었음을 확인할 수 있다.
본 실시예에 따른 컴퓨터 시스템(100)은 컴퓨터 시스템(100)에 연결되어 있 는 디바이스의 물리적 연결정보를 포함하고 있는 디바이스 컨트롤러를 포함한다. 디바이스의 통신을 위한 디바이스 컨트롤러가 디바이스의 물리적 연결정보를 포함하고 있지 않다면, 즉, 디바이스 컨트롤러가 제2인식정보와 같은 플래그 신호를 지원하지 않는다면 본 실시예를 적용할 수 없다. 따라서, 컴퓨터 시스템(100)은 디바이스 컨트롤러 중 제어 대상인 디바이스의 연결정보를 갖는 특정 디바이스 컨트롤러를 포함한다. 이러한 디바이스 컨트롤러는 상술한 SATA 컨트롤러를 비롯하여 USB 컨트롤러 등이 있다.
반면, 제2인식정보(25)를 통하여 SATA 디바이스(10)의 장착 여부가 확인 되더라도 제1인식정보가 수신되지 않은 경우, 시스템 제어부(30)는 SATA 디바이스(20)가 정상적으로 인식되지 않은 것으로 판단하고 시스템을 리셋 시킨다(S50). 시스템이 리셋 되면 SATA 디바이스(20) 역시 리셋 된다. SATA 디바이스(20)가 리셋 될 경우 SATA 디바이스(20)가 정상적으로 복구되고, 새로운 POST 제어신호를 수신할 경우 제1인식정보를 출력할 수 있다.
종래의 경우, 시스템 제어부가 디바이스로부터 POST 제어신호에 대한 응답을 받지 못할 경우 시스템 오류에 따라 부팅 과정이 수행되지 못하였다. 본 실시예의 경우, SATA 컨트롤러(20)에 저장되어 있는 제2인식정보(25)에 기초하여 시스템을 리셋 시키기 때문에 다시 부팅을 시도할 수 있으며 디바이스를 리셋 시키기 때문에 사용자의 특별한 작업 없이 재부팅이 가능해진다. 따라서, 사용자가 컴퓨터 시스템의 오류를 인식하지 않은 상태에서 컴퓨터 시스템의 자동적인 오류 극복이 이루어지고, 이런 과정을 통하여 시스템에 대한 신뢰도가 향상된다.
도 3은 본 발명의 제2실시예에 따른 컴퓨터 시스템의 제어블럭도이고, 도 4는 본 실시예에 따른 컴퓨터 시스템의 제어방법을 설명하기 위한 제어흐름도이다.
도시된 바와 같이, 컴퓨터 시스템(101)은 복수의 디바이스(40, 60)와 이들과 연결되어 있는 제1디바이스 컨트롤러(50)와 제2디바이스 컨트롤러(70) 및 시스템 제어부(80)를 포함한다.
제1디바이스(40)는 컴퓨터 시스템(101)의 내부 커넥터(미도시)를 통하여 제1디바이스 컨트롤러(50)와 연결되어 있으며, 예를 들어 SATA 하드 디스크 드라이브 등으로 구현될 수 있다. 제2디바이스(60)는 컴퓨터 시스템(101)의 외부에서 외부 커넥터(미도시)를 통하여 제2디바이스 컨트롤러(70)와 연결되어 있다. 제2디바이스(60)는 외장형 SATA HDD 또는 USB(Universal Serial Bus) 메모리로 구현될 수 있다. 제2디바이스(60)가 USB 메모리인 경우 외부 커넥터는 USB 규격을 지원한다.
제1디바이스(40)가 컴퓨터 시스템(101)에 장착 될 경우, 제1디바이스 컨트롤러(50)에는 제1디바이스(40)의 물리적 연결정보에 관한 제2인식정보(55)가 저장된다. 또한, 제2디바이스(60)가 컴퓨터 시스템(101)에 장착 될 경우, 제2디바이스 컨트롤러(70)에는 제2디바이스(60)의 물리적 연결정보에 관한 제2인식정보(75)가 저장된다.
시스템 제어부(80)는 시스템에 전원이 공급되면 우선, 도 3과 같이 POST 제어신호를 제1디바이스(40) 및 제2디바이스(60)에 출력하고(S10), 각 디바이스(40, 60) 및 디바이스 컨트롤러(50, 70)로부터 제1인식정보 및 제2인식정보(55, 75)를 파악한다(S20).
그런 다음, 시스템 제어부(80)는 제1인식정보와 제2인식정보(55, 75)가 서로 대응되는지 여부를 판단한다(S31).
판단 결과, 제1인식정보가 제2인식정보(55, 75)에 대응되지 않는 경우, 시스템 제어부(80)는 디바이스 인식 실패에 따른 카운트를 증가시킨다(S60). 제1인식정보가 제2인식정보(55, 75)에 대응되지 않는 것은, 시스템 제어부(80) 즉, 바이오스에 저장되어 있는 디바이스에 대한 정보와 제1인식정보가 상이하거나, 제1인식정보가 수신되지 않아 제2인식정보가 서로 매칭되지 않는 경우 등을 의미한다.
시스템 제어부(80)는 증가된 카운트수가 기설정되어 있는 값, 예를 들어 3을 초과하는지 여부를 판단한다(S61). 카운트수가 3 미만인 경우, 시스템 제어부(80)는 디바이스 인식이 정상적으로 수행되지 않은 것으로 판단하고 시스템을 리셋 시킨다(S50).
반면, 카운트수가 3을 초과하는 경우, 시스템 제어부(80)는 디바이스(40, 60)의 초기화 내지 시스템 부팅을 정상적으로 수행할 수 없는 중대한 문제가 발생한 것으로 판단한다. 시스템 제어부(80)는 디바이스 오류를 기록하고, 이를 표시함으로써 사용자에게 알린다(S70). 카운트수가 소정 값을 초과한다는 것은 시스템 제어부(80)가 연속적으로 시스템 리셋을 수행하였으나 연속적으로 디바이스가 인식되지 않은 경우에 해당한다. 이 경우, 디바이스(40, 60)의 리셋을 통하여도 디바이스(40, 60)의 오류가 회복되지 않았기 때문에 시스템 제어부(80)는 더 이상 시스템을 리셋 시키지 않는다. 카운트수에 대한 한계값은 사용자의 기호 또는 시스템의 성질을 반영하여 다양하게 설정될 수 있다.
제1인식정보와 제2인식정보(55, 75)가 상호 대응되는 경우, 시스템 제어부(80)는 디바이스를 초기화 시키고 잔여 POST 과정을 진행한다. POST 과정이 종료되면 운영체제에 의한 부팅이 수행될 것이다.
시스템 제어부(80)는 디바이스(40, 60)를 초기화 시킨 후, 오류로 인하여 누적되었던 카운트를 리셋한다(S41). 즉, 디바이스(40, 60)가 정상적으로 인식되지 않아 카운트수가 증가된 경우 즉, 카운트수가 1 또는 2로 누적된 후 디바이스(40, 60)가 정상적으로 인식되었다면, 카운트수를 0으로 리셋시킨다.
본 실시예에 따를 경우, 시스템 제어부(80)는 시스템을 리셋할 횟수를 통하여 컴퓨터 시스템이 리셋될 수 있는 한계점을 설정하고, 오류 복구가 자동적으로 이루어질 수 없는 경우 사용자에게 이를 알린다.
이처럼, 본 발명은 디바이스 인식에 실패에 대응하여 무조건적으로 오류 신호를 출력하는 것이라 시스템 리셋을 통하여 스스로 오류를 극복한다. 이를 위하여 컴퓨터 시스템(100, 101)은 디바이스(20, 40, 60)의 물리적 장착여부에 대한 정보를 갖는 디바이스 컨트롤러(20, 50, 70)를 포함하고 있으며, 시스템 제어부(30, 80)는 디바이스의 물리적 장착여부가 확인되었으나 POST 신호에 응답이 없는 디바이스의 리셋을 유도하여 오류를 극복한다. 이를 통하여 시스템의 오류극복 및 신뢰성이 향상되는 장점이 있다.
비록 본 발명의 몇몇 실시예들이 도시되고 설명되었지만, 본 발명이 속하는 기술분야의 통상의 지식을 가진 당업자라면 본 발명의 원칙이나 정신에서 벗어나지 않으면서 본 실시예를 변형할 수 있음을 알 수 있을 것이다. 발명의 범위는 첨부된 청구항과 그 균등물에 의해 정해질 것이다.
도 1은 본 발명의 제1실시예에 따른 컴퓨터 시스템의 제어블럭도이고,
도 2는 본 발명의 제1실시예에 따른 컴퓨터 시스템의 제어방법을 설명하기 위한 제어흐름도이고,
도 3은 본 발명의 제2실시예에 따른 컴퓨터 시스템의 제어블럭도이고,
도 4는 본 발명의 제2실시예에 따른 컴퓨터 시스템의 제어방법을 설명하기 위한 제어흐름도이다.
* 도면의 주요 부분에 대한 부호의 설명
10 : SATA 디바이스 20 : SATA 컨트롤러
30 : 시스템 제어부

Claims (18)

  1. 컴퓨터 시스템에 있어서,
    소정의 인터페이스에 따라 데이터를 전송하며, 소정의 POST 제어신호에 대응하여 제1인식정보를 출력하는 디바이스와,
    상기 디바이스의 장착 여부를 알려주는 제2인식정보를 갖는 디바이스 컨트롤러와;
    시스템 전원이 온 되는 경우 상기 디바이스로 상기 POST 제어신호를 출력하고, 상기 제1인식정보 및 상기 제2인식정보에 기초하여 상기 디바이스를 인식하는 시스템 제어부를 포함하는 것을 특징으로 하는 컴퓨터 시스템.
  2. 제1항에 있어서,
    상기 제2인식정보는 상기 디바이스가 장착될 경우 생성되는 플래그 신호를 포함하는 것을 특징으로 하는 컴퓨터 시스템.
  3. 제1항에 있어서,
    상기 인터페이스는 SATA(Serial Advanced Technology Attachment) 규격을 지원하는 것을 특징으로 하는 컴퓨터 시스템.
  4. 제1항에 있어서,
    상기 인터페이스는 USB(Universal Serial Bus) 규격을 지원하는 것을 특징으로 하는 컴퓨터 시스템.
  5. 제1항에 있어서,
    상기 시스템 제어부는 상기 제1인식정보가 상기 제2인식정보에 대응하는지 여부를 판단하고, 판단 결과 상기 제1인식정보가 상기 제2인식정보에 대응하는 경우 상기 디바이스를 초기화 시키고 잔여 POST 과정을 수행하는 것을 특징으로 하는 컴퓨터 시스템.
  6. 제1항에 있어서,
    상기 시스템 제어부는 상기 제1인식정보가 상기 제2인식정보에 대응하는지 여부를 판단하고, 판단 결과 상기 제1인식정보가 상기 제2인식정보에 대응하지 않는 경우 상기 디바이스가 인식되지 않는 것으로 판단하고 시스템을 리셋하는 것을 특징으로 하는 컴퓨터 시스템.
  7. 제6항에 있어서,
    상기 시스템 제어부는 상기 제1인식정보가 상기 제2인식정보에 대응하지 않는 경우 디바이스 인식오류를 카운트하고, 카운트수가 기설정된 값을 초과하는 경우 디바이스 오류를 저장하는 것을 특징으로 하는 컴퓨터 시스템.
  8. 제7항에 있어서,
    상기 시스템 제어부는 상기 디바이스의 초기화가 진행되는 경우, 상기 카운트수를 리셋시키는 것을 특징으로 하는 컴퓨터 시스템.
  9. 제1항에 있어서,
    상기 시스템 제어부는 상기 제1인식정보가 수신되는지 여부를 판단하고, 판단 결과 상기 제1인식정보가 수신되는 경우 상기 디바이스를 초기화 시키고 잔여 POST 과정을 수행하는 것을 특징으로 하는 컴퓨터 시스템.
  10. 제1항에 있어서,
    상기 시스템 제어부는 상기 제1인식정보가 수신되는지 여부를 판단하고, 판단 결과 상기 제1인식정보가 수신되지 않는 경우 상기 디바이스가 인식되지 않는 것으로 판단하고 시스템을 리셋하는 것을 특징으로 하는 컴퓨터 시스템.
  11. 제1항에 있어서,
    상기 시스템 제어부는 BIOS로 구현되는 것을 특징으로 하는 컴퓨터 시스템.
  12. 소정의 인터페이스에 따라 데이터를 전송하는 디바이스와, 상기 디바이스의 장착 여부를 알려주는 물리적 인식정보를 갖는 디바이스 컨트롤러를 포함하는 컴퓨터 시스템의 부팅 방법에 있어서,
    소정의 POST 제어신호를 상기 디바이스에 출력하는 단계와,
    상기 디바이스로부터 수신 가능한 반응 인식정보 및 상기 물리적 인식정보를 파악하는 단계와,
    상기 반응 인식정보 및 상기 물리적 인식정보에 기초하여 상기 디바이스를 인식하는 단계를 포함하는 단계를 포함하는 것을 특징으로 하는 컴퓨터 시스템의 제어방법.
  13. 제12항에 있어서,
    상기 디바이스를 인식하는 단계는 상기 제1인식정보가 상기 제2인식정보에 대응하는지 여부를 판단하는 것을 특징으로 하며,
    판단 결과 상기 제1인식정보가 상기 제2인식정보에 대응하는 경우 상기 디바이스를 초기화 시키고 잔여 POST 과정을 수행하는 단계를 더 포함하는 것을 특징으로 하는 컴퓨터 시스템의 제어방법.
  14. 제12항에 있어서,
    상기 디바이스를 인식하는 단계는 상기 제1인식정보가 상기 제2인식정보에 대응하는지 여부를 판단하는 것을 특징으로 하며,
    판단 결과 상기 제1인식정보가 상기 제2인식정보에 대응하지 않는 경우 상기 디바이스가 인식되지 않는 것으로 판단하고 시스템을 리셋하는 단계를 더 포함하는 것을 특징으로 하는 컴퓨터 시스템의 제어방법.
  15. 제14항에 있어서,
    상기 제1인식정보가 상기 제2인식정보에 대응하지 않는 경우,
    디바이스 인식오류를 카운트하는 단계와,
    카운트수가 기설정된 값을 초과하는 경우 디바이스 오류를 저장하는 것을 특징으로 하는 컴퓨터 시스템의 제어방법.
  16. 제15항에 있어서,
    상기 시스템 제어부는 상기 디바이스의 초기화가 진행되는 경우, 상기 카운트수를 리셋시키는 단계를 더 포함하는 것을 특징으로 하는 컴퓨터 시스템의 제어방법.
  17. 제12항에 있어서,
    상기 디바이스를 인식하는 단계는 상기 제1인식정보가 수신되는지 여부를 판단하는 것을 특징으로 하며,
    판단 결과 상기 제1인식정보가 수신되는 경우 상기 디바이스를 초기화 시키고 잔여 POST 과정을 수행하는 단계를 더 포함하는 것을 특징으로 하는 컴퓨터 시스템의 제어방법.
  18. 제12항에 있어서,
    상기 디바이스를 인식하는 단계는 상기 제1인식정보가 수신되는지 여부를 판단하는 것을 특징으로 하며,
    판단 결과 상기 제1인식정보가 수신되지 않는 경우 상기 디바이스가 인식되지 않는 것으로 판단하고 시스템을 리셋하는 단계를 더 포함하는 것을 특징으로 하는 컴퓨터 시스템의 제어방법.
KR1020080064517A 2008-07-03 2008-07-03 컴퓨터 시스템 및 그 제어방법 KR101363414B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020080064517A KR101363414B1 (ko) 2008-07-03 2008-07-03 컴퓨터 시스템 및 그 제어방법
US12/357,585 US8140838B2 (en) 2008-07-03 2009-01-22 Computer system and control method of the same
CN200910132926.5A CN101620580B (zh) 2008-07-03 2009-03-31 计算机系统及其控制方法
US13/369,572 US8438374B2 (en) 2008-07-03 2012-02-09 Computer system and control method of the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080064517A KR101363414B1 (ko) 2008-07-03 2008-07-03 컴퓨터 시스템 및 그 제어방법

Publications (2)

Publication Number Publication Date
KR20100004385A true KR20100004385A (ko) 2010-01-13
KR101363414B1 KR101363414B1 (ko) 2014-02-14

Family

ID=41465252

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080064517A KR101363414B1 (ko) 2008-07-03 2008-07-03 컴퓨터 시스템 및 그 제어방법

Country Status (3)

Country Link
US (2) US8140838B2 (ko)
KR (1) KR101363414B1 (ko)
CN (1) CN101620580B (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101363414B1 (ko) * 2008-07-03 2014-02-14 삼성전자 주식회사 컴퓨터 시스템 및 그 제어방법
US8312256B2 (en) * 2010-02-24 2012-11-13 Hewlett-Packard Development Company, L.P. Display of a basic input/output system (BIOS) productivity display
US9281999B2 (en) 2010-09-30 2016-03-08 American Megatrends, Inc. Apparatus for remotely configuring network interfaces in a remote management system
US8843607B2 (en) * 2010-09-30 2014-09-23 American Megatrends, Inc. System and method for managing computer network interfaces
US8627054B2 (en) 2010-12-29 2014-01-07 American Megatrends, Inc. Method and apparatus to create single firmware image for multiple server platforms
US8742717B2 (en) 2011-04-27 2014-06-03 American Megatrends, Inc. Method and apparatus to harness keyboard strokes and mouse movement to charge an electrical storage device
US9552267B2 (en) * 2014-12-09 2017-01-24 Intel Corporation SATA receiver equalization margin determination/setting method and apparatus

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5564054A (en) * 1994-08-25 1996-10-08 International Business Machines Corporation Fail-safe computer boot apparatus and method
KR100281525B1 (ko) * 1996-11-13 2001-02-15 윤종용 자동감지기능을 갖는 컴퓨터시스템
KR19990004962A (ko) * 1997-06-30 1999-01-25 구자홍 컴퓨터 단말 시스템의 보안 장치 및 그 보안 방법
US6519698B1 (en) * 1999-10-06 2003-02-11 Micron Technology, Inc. Method for saving system configuration information to shorten computer system initialization time by checking the state of a chassis intrusion detection circuit
US6560641B1 (en) * 2000-03-29 2003-05-06 Unisys Corporation System, method, and adapter card for remote console emulation including remote control of a peripheral device
US6754817B2 (en) * 2001-01-25 2004-06-22 Dell Products L.P. Apparatus and method for detecting a change in system hardware configuration to reduce the amount of time to execute a post routine
US7100036B2 (en) * 2001-10-30 2006-08-29 Hewlett-Packard Development Company, L.P. System and method for securing a computer
US7308102B2 (en) * 2003-08-05 2007-12-11 Dell Products L.P. System and method for securing access to memory modules
US7373558B2 (en) * 2004-09-23 2008-05-13 Intel Corporation Vectoring process-kill errors to an application program
US7861117B2 (en) * 2008-06-25 2010-12-28 International Business Machines Corporation Method to recover from a boot device failure during reboot or system IPL
KR101363414B1 (ko) * 2008-07-03 2014-02-14 삼성전자 주식회사 컴퓨터 시스템 및 그 제어방법

Also Published As

Publication number Publication date
US20120137116A1 (en) 2012-05-31
KR101363414B1 (ko) 2014-02-14
US20100005283A1 (en) 2010-01-07
US8140838B2 (en) 2012-03-20
CN101620580B (zh) 2014-10-22
CN101620580A (zh) 2010-01-06
US8438374B2 (en) 2013-05-07

Similar Documents

Publication Publication Date Title
KR101363414B1 (ko) 컴퓨터 시스템 및 그 제어방법
US10152443B2 (en) System and method for providing personality switching in a solid state drive device
CN107526665B (zh) 机箱管理系统及机箱管理方法
US9514846B2 (en) Memory module status indication
US9680712B2 (en) Hardware management and control of computer components through physical layout diagrams
US8661306B2 (en) Baseboard management controller and memory error detection method of computing device utilized thereby
US20140122753A1 (en) Electronic Device, Management Method Thereof, and Rack Serving System
US20070180278A1 (en) Remote power sensing for hard disk bridge controller
US9626241B2 (en) Watchdogable register-based I/O
US10019579B2 (en) Embedded controller for safety booting and method thereof
CN107145198B (zh) 一种提升服务器对硬盘兼容能力的方法及其主板
EP2990956B1 (en) Usb device and method thereof for automatically recognizing microsoft windowing operating system version
US20190286351A1 (en) Method for configuring host memory buffer, memory storage apparatus and memory control circuit unit
US9836370B2 (en) Backup memory administration using an active memory device and a backup memory device
EP1024434B1 (en) Automatic configuration of primary and secondary peripheral devices for a computer
US20230027603A1 (en) System and method for remotely booting a system
US10120828B2 (en) Bridge for bus-powered peripheral device power management
TW201447762A (zh) 具有系統修改控制機制之電子系統及其操作方法
US20120226371A1 (en) Memory storage apparatus, memory controller, and audio playing method
CN110297595B (zh) 主机存储器缓冲区配置方法、储存装置与控制电路单元
TW201734800A (zh) 設定磁碟陣列的方法
US7908471B2 (en) Host peripheral system and method for loading an external program code to a host for setting up a transmission mechanism when booting
JP4834196B2 (ja) 補助記憶装置
US7757072B2 (en) Method and apparatus for presenting drivers stored on utility partition of hard disk through virtual floppy to operating system installer
KR101406455B1 (ko) 컴퓨터의 데이터 전송 장치 및 데이터 전송 채널 변경 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170125

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180130

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190130

Year of fee payment: 6