KR20090062536A - 주파수 발생기 - Google Patents

주파수 발생기 Download PDF

Info

Publication number
KR20090062536A
KR20090062536A KR1020070129864A KR20070129864A KR20090062536A KR 20090062536 A KR20090062536 A KR 20090062536A KR 1020070129864 A KR1020070129864 A KR 1020070129864A KR 20070129864 A KR20070129864 A KR 20070129864A KR 20090062536 A KR20090062536 A KR 20090062536A
Authority
KR
South Korea
Prior art keywords
frequency
signal
divider
mixer
output
Prior art date
Application number
KR1020070129864A
Other languages
English (en)
Inventor
조병학
나유삼
Original Assignee
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사 filed Critical 삼성전기주식회사
Priority to KR1020070129864A priority Critical patent/KR20090062536A/ko
Priority to US12/129,219 priority patent/US7804370B2/en
Publication of KR20090062536A publication Critical patent/KR20090062536A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 발명의 일측면은, 발진 주파수 신호를 생성하는 발진기와, 입력단, 피드백단, 및 출력단을 포함하며, 상기 입력단을 통해 상기 발진기로부터 입력된 발진 주파수 신호의 주파수에서 상기 피드백단을 통해 입력되는 피드백 신호의 주파수를 더하거나 뺀 주파수 신호를 상기 출력단을 통해 출력하는 믹서부와, 상기 믹서부의 출력 신호를 N의 분주비(N은 2의 배수)로 분주하여 출력하는 제1 분주기, 및 상기 제1 분주기에서 원하는 대역의 주파수 신호가 출력되도록 상기 제1 분주기의 출력신호를 조절하여 상기 믹서부의 피드백단으로 피드백시키는 피드백 회로를 제공할 수 있다.
발진기(oscilator), 분주기(frequency divider), 피드백(feedback)

Description

주파수 발생기{FREQUENCY GENERATOR}
본 발명은 주파수 발생기에 관한 것으로서, 보다 상세하게는, 하나의 발진기를 사용하면서 다수영역의 주파수 신호를 출력할 수 있도록 분주기 및 피드백 회로를 포함하는 주파수 발생기에 관한 것이다.
무선 송수신기에서는 기본적으로 LO(Local Oscilator) 신호가 필요하다. 특히 요즘 들어 요구되는 LO의 중요한 특성 중 하나는 광대역 특성이다.
이러한 LO의 광대역 특성을 만족시키기 위해서 일반적으로 캐패시터 뱅크를 사용할 수 있다. 일반적으로 필요한 대역이 중심 주파수를 기준으로 ±15%(총 30%)이하가 되면, 위상 잡음의 감소없이 하나의 LC 탱크와 추가적인 캐패시터를 온-오프하여 사용할 수 있다. 이는 위상 잡음과 튜닝 레인지(tuning range)의 트레이드 오프(trade-off)관계로 인해 생기는 문제 때문에 발생되는 한계이다.
하지만 튜닝 레인지가 30%를 넘게 되면, 광대역 특성과 저위상잡음 특성을 동시에 만족시키기에 어려운 문제점이 있다.
광대역 특성을 내는 방법 중 하나는 다수의 LC 탱크를 사용하는 것이다. 이 방법은 위상 잡음의 특성 열화 없이 원하는 튜닝 레인지를 얻을 수 있다. 예를 들어 30% 튜닝 레인지를 갖는 VCO(voltage control oscilator)를 3개 사용하면 이론적을 90%의 튜닝 레인지를 얻을 수 있고, 공정 변화를 고려해 마진(margin)을 갖도록 설정하더라도 약 70% 이상의 튜닝 레인지를 얻을 수 있다.
그러나, 일반적으로 VCO에서 인덕터의 사이즈가 면적에서 차지하는 비율의 50% 이상이기 때문에 LC 탱크를 다수 사용하게 되면, 인덕터의 사이즈로 인해 칩 사이즈가 증가하게 되어 소형화가 어렵고 제조 경비가 증가하는 문제점이 발생될 수 있다.
상기한 문제점을 해결하기 위해서 본 발명은 하나의 발진기에서 발생된 발진 주파수를 소정의 분주비로 분주하는 분주기 및 출력 주파수 신호를 피드백시키는 피드백 회로를 사용함으로써 소형화를 유지하면서 광대역의 튜닝 레인지를 갖는 주파수 발생기를 제공하는 것을 목적으로 한다.
본 발명의 일측면은, 발진 주파수 신호를 생성하는 발진기와, 입력단, 피드백단, 및 출력단을 포함하며, 상기 입력단을 통해 상기 발진기로부터 입력된 발진 주파수 신호의 주파수에서 상기 피드백단을 통해 입력되는 피드백 신호의 주파수를 더하거나 뺀 주파수 신호를 상기 출력단을 통해 출력하는 믹서부와, 상기 믹서부의 출력 신호를 N의 분주비(N은 2의 배수)로 분주하여 출력하는 제1 분주기, 및 상기 제1 분주기에서 원하는 대역의 주파수 신호가 출력되도록 상기 제1 분주기의 출력신호를 조절하여 상기 믹서부의 피드백단으로 피드백시키는 피드백 회로를 제공할 수 있다.
상기 제1 분주기는, 분주비가 2일 수 있다.
상기 피드백 회로는, 상기 제1 분주기의 출력 신호가 제1 내지 제4 영역의 주파수 신호로 나뉘어 출력되도록 작동할 수 있다.
상기 피드백 회로는, 상기 제1 분주기의 출력 신호를 M의 분주비(M은 2의 배수)로 분주하여 출력하는 제2 분주기, 및 상기 제1 분주기의 신호 및 상기 제2 분주기의 신호를 입력받아 상기 믹서부로 피드백되는 신호를 조절하는 멀티플렉서(Multiplexer)를 포함할 수 있다.
상기 제1 영역은, 상기 발진 주파수를 N+1의 분주비로 분주한 주파수 영역일 수 있다.
상기 제2영역은, 상기 발진 주파수를 N+1/M의 분주비로 분주한 주파수 영역일 수 있다.
상기 제3 영역은, 상기 발진 주파수를 1/N의 분주비로 분주한 주파수 영역일 수 있다.
상기 제4 영역은, 상기 발진 주파수를 N-1/M의 분주비로 분주한 주파수 영역일 수 있다.
상기 제2 분주기는 2의 분주비를 가질 수 있다.
본 발명의 다른 일측면은, 발진 주파수를 생성하는 발진기와, 입력단, 피드백단, 및 출력단을 포함하며, 상기 입력단을 통해 상기 발진기로부터 입력된 발진 주파수에서 상기 피드백단을 통해 입력되는 피드백 신호 주파수를 더하거나 뺀 주파수 신호를 상기 출력단을 통해 출력하는 믹서부와, 상기 믹서부의 출력 신호를 2의 분주비로 분주하여 출력하는 제1 분주기 및 상기 제1 분주기의 출력 신호를 2의 분주비로 분주하여 출력하는 제2 분주기 및 상기 제1 분주기의 신호 및 상기 제2 분주기의 신호를 입력받아 상기 믹서부로 피드백되는 신호를 조절하는 멀티플렉서(Multiplexer)를 포함하는 피드백 회로를 포함하는 주파수 발생기를 제공할 수 있다.
상기 멀티플렉서는, 상기 제1 분주기의 출력 신호가, 상기 발진 주파수를 3의 분주비로 분주한 제1 주파수 영역과, 상기 발진 주파수를 2.5의 분주비로 분주한 제2 주파수 영역과, 상기 발진 주파수를 2의 분주비로 분주한 제3 주파수 영역, 및 상기 발진 주파수를 1.5의 분주비로 분주한 제4 주파수 영역 중 하나의 영역을 포함하도록 상기 믹서부로 피드백되는 신호를 조절할 수 있다.
본 발명에 따르면, 하나의 발진기를 사용하여 소형화가 가능하고, 분주기 및 피드백 회로를 사용함으로써 광대역의 튜닝 레인지를 가지며 위상 잡음이 적은 주파수 발생기를 얻을 수 있다.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명하겠다.
도 1은, 본 발명의 일실시 형태에 따른 주파수 발생기의 구성도이다.
도 1을 참조하면, 본 실시형태에 따른 주파수 발생기(100)는, 발진기(110), 믹서부(120), 제1 분주기(130) 및 피드백 회로(140)를 포함할 수 있다.
상기 발진기(110)는, 사전에 설정된 발진 주파수(fin)를 생성하도록 구성될 수 있다. 상기 발진 주파수는 쿼드러처(quadrature) 신호일 수 있다.
상기 믹서부(120)는, 입력단(124), 피드백단(125), 및 출력단(126)을 포함하며, 상기 입력단을 통해 상기 발진기로부터 입력된 발진 주파수에서 상기 피드백단을 통해 입력되는 피드백 신호 주파수를 감하여 상기 출력단을 통해 출력할 수 있다. 상기 믹서부(120)는 싱글 사이드 밴드 믹서(single side band mixer) 일 수 있다.
상기 믹서부(120)는, 제1 믹서(121), 제2 믹서(122), 및 제3 믹서(123)를 포함할 수 있다.
상기 제1 믹서(121) 및 제2 믹서(122)에는 각각 상기 발진기(110)에서 출력되는 쿼드러처 신호(Qvco, Ivco) 및 상기 피드백 회로(140)에서 피드백되는 쿼드러처 신호가 입력될 수 있다. 상기 제1 믹서(121) 및 제2 믹서(122)에서는 상기 발진 기에서 입력되는 쿼드러처 신호와 상기 피드백 회로에서 입력되는 쿼드러처 신호를 곱할 수 있다. 상기 제3 믹서(123)는, 상기 제1 믹서(121) 및 제2 믹서(122)의 출력신호를 더하여 디퍼런셜(differential) 신호로 출력할 수 있다.
예를 들어, 발진기에서 상기 제1 믹서(121) 및 제2 믹서(122)에 입력되는 쿼드러처 신호가 각각 cosω2t, sinω2t 이고, 상기 피드백 회로에서 상기 제1 믹서(121) 및 제2 믹서(122)로 입력되는 쿼드러처 신호가 각각 cosω1t, sinω1t 인 경우, 상기 제1 믹서의 출력은 cosω2t×cosω1t이고, 상기 제2 믹서의 출력은 sinω2t×sinω1t이다. 상기 제3 믹서(123)에서는 상기 제1 믹서의 출력 및 제2 믹서의 출력을 더하므로 cos(ω1 - ω2)t의 신호를 출력할 수 있다. 즉, 상기 믹서부에서 출력되는 신호의 주파수는 상기 발진기의 발진 주파수에서 상기 피드백 회로의 주파수를 뺀 값이 될 수 있다.
다른 예로, 발진기에서 상기 제1 믹서(121) 및 제2 믹서(122)에 입력되는 쿼드러처 신호가 각각 cosω2t, sinω2t 이고, 상기 피드백 회로에서 상기 제1 믹서(121) 및 제2 믹서(122)로 입력되는 쿼드러처 신호가 각각 sinω1t, cosω1t 인 경우, 상기 제1 믹서의 출력은 cosω2t×sinω1t이고, 상기 제2 믹서의 출력은 sinω2t×cosω1t이다. 상기 제3 믹서(123)에서는 상기 제1 믹서의 출력 및 제2 믹서의 출력을 더하므로 cos(ω1 + ω2)t의 신호를 출력할 수 있다.
상기 제1 분주기(130)는, 상기 믹서부(120)의 출력 신호를 기설정된 N의 분주비로 분주하여 출력할 수 있다. 여기서 N은 2의 배수일 수 있다.
본 실시형태에서, 상기 제1 분주기(130)의 분주비는 2 일 수 있다. 상기 제1 분주기(130)는, 상기 믹서부(120)에서 출력되는 디퍼런셜 신호를 쿼드러처 신호로 나누어 출력할 수 있다.
상기 제1 분주기(130)에 의해 분주된 출력신호(Fout)는 로컬 오실레이터(Local Oscilator) 신호로 제공될 수 있다.
상기 피드백 회로(140)는, 상기 제1 분주기(130)에서 원하는 대역의 주파수 신호가 출력되도록 상기 제1 분주기(130)의 출력신호를 조절하여 상기 믹서부의 피드백단(125)으로 피드백시킬 수 있다.
상기 피드백 회로(140)에는 상기 제1 분주기(130)의 출력 신호를 M의 분주비로 분주하여 출력하는 제2 분주기(141) 및, 상기 제1 분주기(130)의 출력 신호와 상기 제2 분주기(141)의 출력신호를 입력받아 상기 믹서부(120)로 피드백되는 신호를 조절하는 멀티플렉서(Multiplexer)(142)를 포함할 수 있다. 여기서 M은 2의 배수일 수 있다.
본 실시형태에서는, 상기 멀티플렉서(142)의 조절에 의해 상기 제1 분주기(120)의 출력신호(Fout)는 제1 영역 내지 제4 영역의 주파수 신호로 나뉘어 출력될 수 있다.
상기 제1 영역은, 상기 발진기(110)의 출력신호를 N+1의 분주비로 분주한 신호일 수 있고, 상기 제2 영역은, 상기 발진기(110)의 출력신호를 N+1/M의 분주비로 분주한 신호일 수 있고, 상기 제3 영역은, 상기 발진기(110)의 출력신호를 N의 분주비로 분주한 신호일 수 있고, 상기 제4 영역은, 상기 발진기(110)의 출력신호를 N-1/M 의 분주비로 분주한 신호일 수 있다.
도 2는, 상기 도 1의 실시 형태에 따른 주파수 발생기에서 출력되는 제1 내지 제4 영역의 주파수 신호 영역을 표시한 것이다.
도 2를 참조하면, 본 실시형태에 따른 주파수 발생기는 중심 주파수가 Fo 이고 튜닝 레인지가 ±R인 발진기(QVCO)를 포함할 수 있다. 본 실시형태에서는, 상기 발진기에서 발생되는 주파수 신호를 네 개의 영역으로 분주하여 출력할 수 있다.
상기 주파수 발생기의 동작영역은 제1 영역에서 제4 영역까지 일 수 있다. 즉, A, B, C, D 영역에 해당하는 주파수 신호를 출력할 수 있다. 상기 네 개의 동작 영역은 각각 상기 발진기의 출력 신호에 대해 N+1, N+1/M, N, N-1/M 의 분주비로 분주된 영역의 주파수 신호일 수 있다.
여기서, 상기 주파수 발생기가 상기 동작 영역내에서 연속적인 튜닝 레인지를 갖기 위해서는 다음과 같은 수학식을 만족해야 한다.
Figure 112007089662776-PAT00001
Figure 112007089662776-PAT00002
Figure 112007089662776-PAT00003
상기 수학식 2 및 3에서 튜닝 레인지(R)을 15%이하로 한정하면,
NM ≥ 3.84
을 만족하여야 하고, 상기 수학식 1에서 튜닝 레인지(R)를 15% 이하로 한정하면,
Figure 112007089662776-PAT00004
, (N < 4)
Figure 112007089662776-PAT00005
(N ≥ 4)
을 만족해야 한다.
상기 N 및 M은 모두 2의 배수이므로, 수학식 5에서 N이2인 경우 M은 2 또는 4의 값을 가질 수 있고, 수학식 6에서 N이4이상일 경우에 M은 어떤 2의 배수의 값일 수 있다.
일 실시예로, 발진기(QVCO)의 동작 주파수가 2800 내지 3800 MHz인 경우 중심주파수(Fo)는 3300 MHz 이고, 동작 주파수 범위는 1000 MHz 이므로 튜닝 레인지(R)는 약 30.3%, 즉, ±15.15%가 될 수 있다. 이 때, 상기 제1 분주기의 분주비 및 제2 분주기의 분주비를 각각 2로 할 수 있다.
본 실시예에 따른 주파수 발생기는 상기 발진기의 신호를 제1 영역 내지 제4 영역의 주파수 신호로 출력할 수 있다.
본 실시예에서 제1 영역(A)은 약 933 내지 1266 MHz의 동작 주파수에 해당하며 이때의 중심주파수(Fo/3)는 약 1100 MHz가 되어 튜닝 레인지는 약 30.3%가 될 수 있다.
본 실시예에서 제2 영역(B)은 약 1120 내지 1520 MHz의 동작 주파수에 해당하며 이때의 중심주파수(Fo/2.5)는 약 1350 MHz가 되어 튜닝 레인지는 약 30.3%가 될 수 있다.
본 실시예에서 제3 영역(C)은 약 1400 내지 1900 MHz의 동작 주파수에 해당하며 이때의 중심주파수(Fo/2)는 약 1650 MHz 이 되어 튜닝 레인지는 약 30.3%가 될 수 있다.
제4 영역(D)은 약 1866 내지 2533 MHz의 동작 주파수에 해당하며 이때의 중 심주파수(Fo/1.5)는 약 2200 MHz가 되어 튜닝 레인지는 약 30.3%가 될 수 있다.
따라서, 본 실시예의 경우, 2800 내지 3800 MHz의 동작 주파수를 갖는 발진기(QVCO)를 사용하여 주파수 발생기에서 약 933 내지 2533 MHz 의 동작주파수를 갖도록 할 수 있다. 상기 주파수 발생기의 전체 튜닝 레인지는 약 92.3%가 되도록 할 수 있다.
도 3의 (a)는, 상기 도 1의 실시 형태에 따른 주파수 발생기에서 상기 도 2의 A 모드에 해당하는 출력신호가 출력되도록 상기 피드백 회로의 작동을 나타낸다.
도 3의 (a)를 참조하면, 본 실시형태에 따른 주파수 발생기에서 상기 피드백 회로(340)는 상기 믹서부(320)에 상기 제1 분주기(330)에 의해 1/2의 분주비로 분주된 쿼드러처 출력 신호를 그대로 피드백시킬 수 있다. 즉, 상기 피드백 회로 내의 멀티 플렉서는 상기 제1 분주기의 출력 신호만을 선택하여 상기 믹서부로 출력시킬 수 있다.
이 경우, 상기 믹서부(320)에서는,
Fin - Fout = 2Fout
의 공식이 성립되고, 따라서,
Fout = Fin/3
이 될 수 있다.
즉, 상기 믹서부(320)는 다운 컨버터로 작동하여, 상기 제1 분주기(330)에서 출력되는 주파수 신호는 상기 발진기(310)에서 출력되는 주파수 신호를 1/3의 분주비로 분주한 신호일 수 있다.
도 3의 (b)는, 상기 도 1의 실시 형태에 따른 주파수 발생기에서 상기 도 2의 B 모드에 해당하는 출력신호가 출력되도록 상기 피드백 회로(340)의 작동을 나타낸다.
도 3의 (b)를 참조하면, 본 실시형태에 따른 주파수 발생기에서 상기 피드백 회로(340)는 상기 믹서부(320)에 상기 제1 분주기(330)에 의해 1/2의 분주비로 분주된 신호를 다시 1/2의 분주비로 분주하여 피드백시킬 수 있다. 이 때, 상기 믹서부가 다운 컨버터로 작동하도록 상기 피드백 회로 내부의 멀티 플렉서는, 상기 믹서부 내부의 제1 믹서(321)에 Q 신호를 보내고 제2 믹서(322)에는 I 신호를 보낼 수 있다.
이 경우, 상기 믹서부(320)에서는,
Fin - Fout/2 = 2Fout
의 공식이 성립되고, 따라서,
Fout = Fin/2.5
이 될 수 있다.
즉, 상기 믹서부는 다운 컨버터로 작동하여, 상기 제1 분주기(330)에서 출력되는 주파수 신호는 상기 발진기(310)에서 출력되는 주파수 신호를 1/2.5의 분주비로 분주한 신호일 수 있다.
도 3의 (c)는, 상기 도 1의 실시 형태에 따른 주파수 발생기에서 상기 도 2의 C 모드에 해당하는 출력신호가 출력되도록 상기 피드백 회로(340)의 작동을 나타낸다.
도 3의 (c)를 참조하면, 본 실시형태에 따른 주파수 발생기에서 상기 피드백 회로(340)는 상기 믹서부(320)가 단순히 버퍼로 작동되도록 할 수 있다. 즉, 상기 피드백 회로 내의 멀티플렉서는 상기 제1 분주기 또는 제2 분주기의 출력 신호를 상기 믹서 내부로 피드백 시키지 않을 수 있다.
이 경우, 상기 믹서부(320)에서는,
Fin/2 = Fout
의 공식이 성립될 수 있다.
즉, 상기 믹서부(320)는 버퍼로 작동하여, 상기 제1 분주기(330)에서 출력되는 주파수 신호는 상기 발진기(310)에서 출력되는 주파수 신호를 1/2의 분주비로 분주한 신호일 수 있다.
도 3의 (d)는, 상기 도 1의 실시 형태에 따른 주파수 발생기에서 상기 도 2의 D 모드에 해당하는 출력신호가 출력되도록 상기 피드백 회로(340)의 작동을 나타낸다.
도 3의 (d)를 참조하면, 본 실시형태에 따른 주파수 발생기에서 상기 피드백 회로(340)는 상기 믹서부(320)에 상기 제1 분주기(330)의 출력 신호에 대해 1/2의 분주비로 분주된 신호를 피드백시킬 수 있다. 이 때, 믹서부(320)는 업 컨버터로 작동되도록 상기 피드백 회로 내의 멀티플렉서는 상기 믹서부 내의 제1 믹서(321)에 I신호를 보내고 제2 믹서(322)에 Q 신호를 보낼 수 있다.
이 경우, 상기 믹서부(320)에서는,
Fin + Fout/2 = 2Fout
의 공식이 성립되고, 따라서,
Fout = Fin/1.5
이 될 수 있다.
즉, 상기 믹서부(320)는 업 컨버터로 작동하여, 상기 제1 분주기(330)에서 출력되는 주파수 신호는 상기 발진기(310)에서 출력되는 주파수 신호를 1/1.5의 분주비로 분주한 신호일 수 있다.
본 발명은 상술한 실시형태 및 첨부된 도면에 의해 한정되는 것이 아니며, 첨부된 청구범위에 의해 한정하고자 한다. 따라서, 청구범위에 기재된 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 당 기술분야의 통상의 지식을 가진 자에 의해 다양한 형태의 치환, 변형 및 변경이 가능할 것이며, 이 또한 본 발명의 범위에 속한다고 할 것이다.
도 1은, 본 발명의 일실시 형태에 따른 주파수 발생기의 구성도이다.
도 2는, 상기 도 1의 실시 형태에 따른 주파수 발생기에서 출력되는 제1 내지 제4 영역의 주파수 신호 영역을 표시한 것이다.
도 3a 내지 도 3d 는, 각각 상기 도 1의 실시 형태에 따른 주파수 발생기에서 상기 도 2의 A, B, C, D 모드에 해당하는 출력신호가 출력되도록 하는 상기 피드백 회로의 작동을 나타낸다.
<도면의 주요부분에 대한 부호설명>
110 : 발진기 120 : 믹서부
130 : 제1 분주기 140 : 피드백 회로
141 : 제2 분주기 142 : 멀티플렉서

Claims (11)

  1. 발진 주파수 신호를 생성하는 발진기;
    입력단, 피드백단, 및 출력단을 포함하며, 상기 입력단을 통해 상기 발진기로부터 입력된 발진 주파수 신호의 주파수에서 상기 피드백단을 통해 입력되는 피드백 신호의 주파수를 더하거나 뺀 주파수 신호를 상기 출력단을 통해 출력하는 믹서부;
    상기 믹서부의 출력 신호를 N의 분주비(N은 2의 배수)로 분주하여 출력하는 제1 분주기; 및
    상기 제1 분주기에서 원하는 대역의 주파수 신호가 출력되도록 상기 제1 분주기의 출력신호를 조절하여 상기 믹서부의 피드백단으로 피드백시키는 피드백 회로
    를 포함하는 주파수 발생기.
  2. 제1항에 있어서,
    상기 제1 분주기는,
    분주비가 2인 것을 특징으로 하는 주파수 발생기.
  3. 제1항에 있어서,
    상기 피드백 회로는,
    상기 제1 분주기의 출력 신호가 제1 내지 제4 영역의 주파수 신호로 나뉘어 출력되도록 작동하는 것을 특징으로 하는 주파수 발생기.
  4. 제3항에 있어서,
    상기 피드백 회로는
    상기 제1 분주기의 출력 신호를 M의 분주비(M은 2의 배수)로 분주하여 출력하는 제2 분주기; 및
    상기 제1 분주기의 신호 및 상기 제2 분주기의 신호를 입력받아 상기 믹서부로 피드백되는 신호를 조절하는 멀티플렉서(Multiplexer)
    를 포함하는 것을 특징으로 하는 주파수 발생기.
  5. 제4항에 있어서,
    상기 제1 영역은, 상기 발진 주파수를 N+1의 분주비로 분주한 주파수 영역인 것을 특징으로 하는 주파수 발생기.
  6. 제4항에 있어서,
    상기 제2영역은, 상기 발진 주파수를 N+1/M의 분주비로 분주한 주파수 영역인 것을 특징으로 하는 주파수 발생기.
  7. 제4항에 있어서,
    상기 제3 영역은, 상기 발진 주파수를 1/N의 분주비로 분주한 주파수 영역인 것을 특징으로 하는 주파수 발생기.
  8. 제4항에 있어서,
    상기 제4 영역은, 상기 발진 주파수를 N-1/M의 분주비로 분주한 주파수 영역인 것을 특징으로 하는 주파수 발생기.
  9. 제4항에 있어서,
    상기 제2 분주기는 2의 분주비를 갖는 것을 특징으로 하는 주파수 발생기.
  10. 발진 주파수를 생성하는 발진기;
    입력단, 피드백단, 및 출력단을 포함하며, 상기 입력단을 통해 상기 발진기로부터 입력된 발진 주파수에서 상기 피드백단을 통해 입력되는 피드백 신호 주파수를 더하거나 뺀 주파수 신호를 상기 출력단을 통해 출력하는 믹서부;
    상기 믹서부의 출력 신호를 2의 분주비로 분주하여 출력하는 제1 분주기 및
    상기 제1 분주기의 출력 신호를 2의 분주비로 분주하여 출력하는 제2 분주기 및 상기 제1 분주기의 신호 및 상기 제2 분주기의 신호를 입력받아 상기 믹서부로 피드백되는 신호를 조절하는 멀티플렉서(Multiplexer)를 포함하는 피드백 회로;
    를 포함하는 주파수 발생기.
  11. 제10항에 있어서
    상기 멀티플렉서는,
    상기 제1 분주기의 출력 신호가
    상기 발진 주파수를 3의 분주비로 분주한 제1 주파수 영역;
    상기 발진 주파수를 2.5의 분주비로 분주한 제2 주파수 영역;
    상기 발진 주파수를 2의 분주비로 분주한 제3 주파수 영역; 및
    상기 발진 주파수를 1.5의 분주비로 분주한 제4 주파수 영역 중 하나의 영역을 포함하도록 상기 믹서부로 피드백되는 신호를 조절하는 것을 특징으로 하는 주파수 발생기.
KR1020070129864A 2007-12-13 2007-12-13 주파수 발생기 KR20090062536A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020070129864A KR20090062536A (ko) 2007-12-13 2007-12-13 주파수 발생기
US12/129,219 US7804370B2 (en) 2007-12-13 2008-05-29 Frequency generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070129864A KR20090062536A (ko) 2007-12-13 2007-12-13 주파수 발생기

Publications (1)

Publication Number Publication Date
KR20090062536A true KR20090062536A (ko) 2009-06-17

Family

ID=40752402

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070129864A KR20090062536A (ko) 2007-12-13 2007-12-13 주파수 발생기

Country Status (2)

Country Link
US (1) US7804370B2 (ko)
KR (1) KR20090062536A (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009250807A (ja) * 2008-04-07 2009-10-29 Seiko Epson Corp 周波数測定装置及び測定方法
JP2010271091A (ja) * 2009-05-20 2010-12-02 Seiko Epson Corp 周波数測定装置
JP5517033B2 (ja) 2009-05-22 2014-06-11 セイコーエプソン株式会社 周波数測定装置
JP5440999B2 (ja) 2009-05-22 2014-03-12 セイコーエプソン株式会社 周波数測定装置
JP5582447B2 (ja) 2009-08-27 2014-09-03 セイコーエプソン株式会社 電気回路、同電気回路を備えたセンサーシステム、及び同電気回路を備えたセンサーデバイス
JP5815918B2 (ja) 2009-10-06 2015-11-17 セイコーエプソン株式会社 周波数測定方法、周波数測定装置及び周波数測定装置を備えた装置
JP5876975B2 (ja) * 2009-10-08 2016-03-02 セイコーエプソン株式会社 周波数測定装置及び周波数測定装置における変速分周信号の生成方法
JP5883558B2 (ja) 2010-08-31 2016-03-15 セイコーエプソン株式会社 周波数測定装置及び電子機器

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6526265B1 (en) * 1999-09-14 2003-02-25 Skyworks Solutions, Inc. Wireless transmitter having a modified translation loop architecture
JP2002246845A (ja) 2001-02-15 2002-08-30 Matsushita Electric Ind Co Ltd 発振器
US7522898B2 (en) 2005-06-01 2009-04-21 Wilinx Corporation High frequency synthesizer circuits and methods

Also Published As

Publication number Publication date
US20090153256A1 (en) 2009-06-18
US7804370B2 (en) 2010-09-28

Similar Documents

Publication Publication Date Title
KR20090062536A (ko) 주파수 발생기
US7602254B2 (en) System and method for generating signals with a preselected frequency relationship in two steps
US6005443A (en) Phase locked loop frequency synthesizer for multi-band application
CN103490777B (zh) 低杂散频率合成器
US20120068743A1 (en) Feedback-Based Linearization of Voltage Controlled Oscillator
US7949072B2 (en) Local oscillator with injection pulling suppression and spurious products filtering
JP2012120178A (ja) 周波数シンセサイザ及び周波数合成方法
US8059777B2 (en) Method and apparatus for generating phase shifted local oscillator signals for a feedback loop on a transmitter
US7551906B2 (en) AM/FM radio receiver and local oscillator circuit used therein
JP6366523B2 (ja) 周波数シンセサイザ
US9571071B2 (en) Frequency synthesizer circuit
KR20050071644A (ko) 오프셋 위상동기루프를 사용하는 통신 송신기
KR102077620B1 (ko) 저 위상잡음 초광대역 주파수 합성기 및 주파수 합성방법
JP2018007097A (ja) シンセサイザ回路
WO2021166131A1 (ja) 無線電力伝送装置
CN102497208A (zh) 一种宽频带的x波段直接式频率综合器及信号产生方法
KR20220083277A (ko) 주파수 도약 확산 스펙트럼 주파수 합성기
IL139305A (en) Wide band high resolution synthesizer
JP6584330B2 (ja) 周波数シンセサイザ
KR102213682B1 (ko) 트랜스포머를 이용하여 발진 신호를 분배하는 전압제어발진기
KR100883382B1 (ko) 초광대역 시스템의 주파수 합성 장치
JP4360385B2 (ja) 原子発振器
US7363013B2 (en) Phase lock loop applying in wireless communication system and method thereof
KR100734556B1 (ko) 마이크로파 광대역 능동 주파수 분주기
EP0655844A2 (en) Method and apparatus for forming intermediate frequency signals

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application