KR20090047220A - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR20090047220A
KR20090047220A KR1020070113273A KR20070113273A KR20090047220A KR 20090047220 A KR20090047220 A KR 20090047220A KR 1020070113273 A KR1020070113273 A KR 1020070113273A KR 20070113273 A KR20070113273 A KR 20070113273A KR 20090047220 A KR20090047220 A KR 20090047220A
Authority
KR
South Korea
Prior art keywords
scan
voltage
plasma display
discharge
signal
Prior art date
Application number
KR1020070113273A
Other languages
English (en)
Inventor
최윤창
공병구
이동수
박성진
심경렬
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020070113273A priority Critical patent/KR20090047220A/ko
Priority to CNA2008101296816A priority patent/CN101436499A/zh
Publication of KR20090047220A publication Critical patent/KR20090047220A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/40Layers for protecting or enhancing the electron emission, e.g. MgO layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/42Fluorescent layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/46Connecting or feeding means, e.g. leading-in conductors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널의 구동 방법 및 그를 이용한 플라즈마 디스플레이 장치에 관한 것이다. 그 플라즈마 디스플레이 장치는, 플라즈마 디스플레이 패널의 상부기판에는 제1 파장 영역에서 피크(peak)를 가지는 광을 방출하는 제1 층; 및 제1 파장 영역보다 낮은 제2 파장 영역에서 피크를 가지는 광을 방출하는 제2 층이 위치하며, 하부기판에는 형광 물질 및 형광 물질보다 높은 도전성을 가지는 도전 물질을 포함하는 형광체층이 형성되어 있으며, 복수의 스캔 전극들은 각각 상측 및 하측에 위치하는 제1, 2 그룹으로 나뉘며, 제1, 2 그룹들 각각은 상측에 위치하는 서브그룹과 하측에 서브그룹으로 나뉘어 스캔 신호가 공급되고, 서브그룹들 중 적어도 하나에 있어서 리셋 구간동안 공급되는 리셋 신호의 최저 전압이 스캔 전압보다 높은 것을 특징으로 한다.
본 발명에 따른 플라즈마 디스플레이 장치에 의하면, 플라즈마 디스플레이 패널에 형성된 복수의 스캔 전극들을 상측과 하측의 서브그룹들로 나누어 구동시키고 리셋 신호의 최저 전압을 높임으로써 벽전하량을 증가시켜 어드레스 방전을 안정화할 수 있다. 또한, 패널의 상부기판에 산화 마그네슘 결정체 등로 이루어진 층을 형성하고 형광체층에 산화 마그네슘 등의 도전성 물질을 포함시킴으로써, 벽전하 손실에 따른 어드레스 오방전을 개선함과 동시에 구동 전압을 감소시켜 패널 구동 시 소모되는 전력을 감소시킬 수 있다.
Figure P1020070113273
PDP, 스캔 전극, 스캔 신호, 그룹, 고속 구동

Description

플라즈마 디스플레이 장치{Plasma display device thereof}
본 발명은 플라즈마 디스플레이 장치에 관한 것으로서, 보다 상세하게는 플라즈마 디스플레이 패널의 구조 및 상기 패널을 구동시키는 방법에 관한 것이다.
플라즈마 디스플레이 장치는 격벽이 형성된 배면기판 및 이와 대향되는 전면기판 사이에 복수의 방전셀들이 형성되는 패널을 포함하고, 입력되는 영상 신호에 따라 상기 복수의 방전셀들을 선택적으로 방전시켜 상기 방전에 의해 발생하는 진공 자외선이 형광체를 발광시키도록 함으로써 영상을 디스플레이하는 장치이다.
영상의 효과적인 디스플레이를 위해, 플라즈마 디스플레이 장치는 일반적으로 입력되는 영상 신호를 처리하여 패널에 포함된 복수의 전극들에 구동 신호를 공급하는 구동부로 출력하는 구동 제어 장치를 포함한다.
대화면의 플라즈마 디스플레이 장치의 경우, 패널 구동을 위한 시간 마진(margin)이 부족하여, 패널을 고속 구동시키는 것이 필요하다.
본 발명의 기술적 과제는 플라즈마 디스플레이 패널에 형성된 스캔 전극들을 복수의 그룹으로 분할 구동함에 있어서, 어드레스 오방전을 개선하고 패널 구동을 위한 소모 전력을 감소시킬 수 있는 플라즈마 디스플레이 장치를 제공하는데 있다.
상기한 기술적 과제를 해결하기 위한 본 발명에 의한 플라즈마 디스플레이 장치는, 패널의 상부기판에는 제1 파장 영역에서 피크(peak)를 가지는 광을 방출하는 제1 층; 및 상기 제1 파장 영역보다 낮은 제2 파장 영역에서 피크를 가지는 광을 방출하는 제2 층이 위치하며, 상기 하부기판에는 형광 물질 및 상기 형광 물질보다 높은 도전성을 가지는 도전 물질을 포함하는 형광체층이 형성되어 있으며,복수의 스캔 전극들은 패널의 중심부를 기준으로 상측에 위치하는 제1 그룹과 하측에 위치하는 제2 그룹으로 나뉘며, 상기 제1, 2 그룹들 각각은 상기 그룹의 중심부를 기준으로 상측에 위치하는 서브그룹과 하측에 서브그룹으로 나뉘어 스캔 신호가 공급되고, 상기 서브그룹들 중 적어도 하나에 있어서 리셋 구간동안 공급되는 리셋 신호의 최저 전압이 스캔 전압보다 높은 것을 특징으로 한다.
상기한 바와 같이 구성되는 본 발명에 따른 플라즈마 디스플레이 장치에 의하면, 플라즈마 디스플레이 패널에 형성된 복수의 스캔 전극들을 상측과 하측의 서브그룹들로 나누어 구동시키고 리셋 신호의 최저 전압을 높임으로써 벽전하량을 증가시켜 어드레스 방전을 안정화할 수 있다. 또한, 패널의 상부기판에 산화 마그네슘 결정체 등로 이루어진 층을 형성하고 형광체층에 산화 마그네슘 등의 도전성 물질을 포함시킴으로써, 벽전하 손실에 따른 어드레스 오방전을 개선함과 동시에 구 동 전압을 감소시켜 패널 구동 시 소모되는 전력을 감소시킬 수 있다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 플라즈마 디스플레이 패널의 구동 방법 및 그를 이용한 플라즈마 디스플레이 장치에 관하여 상세히 설명한다. 도 1은 플라즈마 디스플레이 패널의 구조에 대한 일실시예를 사시도로 도시한 것이다.
도 1에 도시된 바와 같이, 플라즈마 디스플레이 패널은 상부기판(10) 상에 형성되는 유지 전극 쌍인 스캔 전극(11) 및 서스테인 전극(12), 하부기판(20) 상에 형성되는 어드레스 전극(22)을 포함한다.
상기 유지 전극 쌍(11, 12)은 통상 인듐틴옥사이드(Indium-Tin-Oxide;ITO)로 형성된 투명전극(11a, 12a)과 버스 전극(11b, 12b)을 포함하며, 상기 버스 전극(11b, 12b)은 은(Ag), 크롬(Cr) 등의 금속 또는 크롬/구리/크롬(Cr/Cu/Cr)의 적층형이나 크롬/알루미늄/크롬(Cr/Al/Cr)의 적층형으로 형성될 수 있다. 버스 전극(11b, 12b)은 투명전극(11a, 12a) 상에 형성되어, 저항이 높은 투명전극(11a, 12a)에 의한 전압 강하를 줄이는 역할을 한다.
한편, 본 발명의 일실시예에 따르면 유지 전극쌍(11, 12)은 투명전극(11a 12a)과 버스 전극(11b, 12b)이 적층된 구조 뿐만 아니라, 투명 전극(11a, 12a)이 없이 버스 전극(11b, 12b)만으로도 구성될 수 있다. 이러한 구조는 투명 전극(11a, 12a)을 사용하지 않으므로, 패널 제조의 단가를 낮출 수 있는 장점이 있다. 이러한 구조에 사용되는 버스 전극(11b, 12b)은 위에 열거한 재료 이외에 감광성 재료등 다양한 재료가 가능할 것이다.
스캔 전극(11) 및 서스테인 전극(12)의 투명전극(11a, 12a)과 버스전극(11b, 11c)의 사이에는 상부 기판(10)의 외부에서 발생하는 외부광을 흡수하여 반사를 줄여주는 광차단의 기능과 상부 기판(10)의 퓨리티(Purity) 및 콘트라스트를 향상시키는 기능을 하는 블랙 매트릭스(Black Matrix, BM, 15)가 배열된다.
본 발명의 일실시예에 따른 블랙 매트릭스(15)는 상부 기판(10)에 형성되는데, 격벽(21)과 중첩되는 위치에 형성되는 제1 블랙 매트릭스(15)와, 투명전극(11a, 12a)과 버스전극(11b, 12b)사이에 형성되는 제2 블랙 매트릭스(11c, 12c)로 구성될 수 있다. 여기서, 제 1 블랙 매트릭스(15)와 블랙층 또는 블랙 전극층이라고도 하는 제 2 블랙 매트릭스(11c, 12c)는 형성 과정에서 동시에 형성되어 물리적으로 연결될 수 있고, 동시에 형성되지 않아 물리적으로 연결되지 않을 수도 있다.
또한, 물리적으로 연결되어 형성되는 경우, 제 1 블랙 매트릭스(15)와 제 2 블랙 매트릭스(11c, 12c)는 동일한 재질로 형성되지만, 물리적으로 분리되어 형성되는 경우에는 다른 재질로 형성될 수 있다.
스캔 전극(11)과 서스테인 전극(12)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(13)과 보호막(14)이 적층된다. 상부 유전체층(13)에는 방전에 의하여 발생된 하전입자들이 축적되고, 유지 전극 쌍(11, 12)을 보호하는 기능을 수행할 수 있다. 보호막(14)은 가스 방전시 발생된 하전입자들의 스피터링으로부터 상부 유전체층(13)을 보호하고, 2차 전자의 방출 효율을 높이게 된다.
또한, 어드레스 전극(22)은 스캔 전극(11) 및 서스테인 전극(12)과 교차되는 방향으로 형성된다. 또한, 어드레스 전극(22)이 형성된 하부기판(20) 상에는 하부 유전체층(23)과 격벽(21)이 형성된다.
또한, 하부 유전체층(24)과 격벽(21)의 표면에는 형광체층(23)이 형성된다. 격벽(21)은 세로 격벽(21a)와 가로 격벽(21b)가 폐쇄형으로 형성되고, 방전셀을 물리적으로 구분하며, 방전에 의해 생성된 자외선과 가시광이 인접한 방전셀에 누설되는 것을 방지한다.
본 발명의 일실시예에는 도 1에 도시된 격벽(21)의 구조뿐만 아니라, 다양한 형상의 격벽(21)의 구조도 가능할 것이다. 예컨대, 세로 격벽(21a)과 가로 격벽(21b)의 높이가 다른 차등형 격벽 구조, 세로 격벽(21a) 또는 가로 격벽(21b) 중 적어도 하나 이상에 배기 통로로 사용 가능한 채널(Channel)이 형성된 채널형 격벽 구조, 세로 격벽(21a) 또는 가로 격벽(21b) 중 하나 이상에 홈(Hollow)이 형성된 홈형 격벽 구조 등이 가능할 것이다.
여기서, 차등형 격벽 구조인 경우에는 가로 격벽(21b)의 높이가 높은 것이 더 바람직하고, 채널형 격벽 구조나 홈형 격벽 구조인 경우에는 가로 격벽(21b)에 채널이 형성되거나 홈이 형성되는 것이 바람직할 것이다.
한편, 본 발명의 일실시예에서는 R, G 및 B 방전셀 각각이 동일한 선상에 배열되는 것으로 도시 및 설명되고 있지만, 다른 형상으로 배열되는 것도 가능할 것이다. 예컨대, R, G 및 B 방전셀이 삼각형 형상으로 배열되는 델타(Delta) 타입의 배열도 가능할 것이다. 또한, 방전셀의 형상도 사각형상 뿐만 아니라, 오각형, 육 각형 등의 다양한 다각 형상도 가능할 것이다.
또한, 형광체층(23)은 가스 방전시 발생된 자외선에 의해 발광되어 적색(R), 녹색(G) 또는 청색(B) 중 어느 하나의 가시광을 발생하게 된다. 여기서, 상부/하부 기판(10, 20)과 격벽(21) 사이에 마련된 방전공간에는 방전을 위한 He+Xe, Ne+Xe 및 He+Ne+Xe 등의 불활성 혼합가스가 주입된다.
도 2는 플라즈마 디스플레이 패널의 전극 배치에 대한 일실시예를 도시한 것으로, 플라즈마 디스플레이 패널을 구성하는 복수의 방전셀들은 도 2에 도시된 바와 같이 매트릭스 형태로 배치되는 것이 바람직하다. 복수의 방전셀들은 각각 스캔 전극 라인(Y1 내지 Ym), 서스테인 전극 라인(Z1 내지 Zm) 및 어드레스 전극 라인(X1 내지 Xn)의 교차부에 마련된다. 스캔 전극 라인(Y1 내지 Ym)은 순차적으로 구동되거나 동시에 구동될 수 있고, 서스테인 전극 라인(Z1 내지 Zm)은 동시에 구동될 수 있다. 어드레스 전극라인(X1 내지 Xn)은 기수 번째 라인들과 우수 번째 라인들로 분할되어 구동되거나 순차적으로 구동될 수 있다.
도 2에 도시된 전극 배치는 본 발명에 따른 플라즈마 패널의 전극 배치에 대한 일실시예에 불과하므로, 본 발명은 도 2에 도시된 플라즈마 디스플레이 패널의 전극 배치 및 구동 방식에 한정되지 아니한다. 예컨데, 상기 스캔 전극 라인(Y1 내지 Ym)들 중 2 개의 스캔 전극 라인이 동시에 스캐닝되는 듀얼 스캔(dual scan) 방식도 가능하다. 또한, 상기 어드레스 전극 라인(X1 내지 Xn)은 패널의 중앙 부분에서 상하 또는 좌우로 분할되어 구동될 수도 있다.
도 3은 하나의 프레임(frame)을 복수의 서브필드로 나누어 시분할 구동시키 는 방법에 대한 일실시예를 타이밍도로 도시한 것이다. 단위 프레임은 시분할 계조 표시를 실현하기 위하여 소정 개수 예컨대 8개의 서브필드들(SF1, ..., SF8)로 분할될 수 있다. 또한, 각 서브필드(SF1, ...SF8)는 리셋 구간(미도시)과, 어드레스 구간(A1, ..., A8)및, 서스테인 구간(S1, ..., S8)로 분할된다.
여기서, 본 발명의 일실시예에 따르면 리셋 구간은 복수 개의 서브필드 중 적어도 하나에서 생략될 수 있다. 예컨대, 리셋 구간은 최초의 서브필드에서만 존재하거나, 최초의 서브필드와 전체 서브필드 중 중간 정도의 서브필드에서만 존재할 수도 있다.
각 어드레스 구간(A1, ..., A8)에서는, 어드레스 전극(X)에 표시 데이터 신호가 인가되고, 각 스캔 전극(Y)에 상응하는 스캔 펄스가 순차적으로 인가된다.
각 서스테인 구간(S1, ...,S8)에서는, 스캔 전극(Y)과 서스테인 전극(Z)에 서스테인 펄스가 교호하게 인가되어, 어드레스 구간(A1, ..., A8)에서 벽전하들이 형성된 방전셀들에서 서스테인 방전을 일으킨다.
플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 서스테인 방전 구간(S1, ..., S8)내의 서스테인 방전 펄스 개수에 비례한다. 1 화상을 형성하는 하나의 프레임이, 8개의 서브필드와 256계조로 표현되는 경우에, 각 서브필드에는 차례대로 1, 2, 4, 8, 16, 32, 64, 128의 비율로 서로 다른 서스테인 펄스의 수가 할당될 수 있다. 만일 133계조의 휘도를 얻기 위해서는, 서브필드1 구간, 서브필드3 구간 및 서브필드8 구간 동안 셀들을 어드레싱하여 서스테인 방전하면 된다.
각 서브필드에 할당되는 서스테인 방전 수는, APC(Automatic Power Control) 단계에 따른 서브필드들의 가중치에 따라 가변적으로 결정될 수 있다. 즉, 도 3에서는 한 프레임을 8개의 서브필드로 분할하는 경우를 예로 들어 설명하였으나 본 발명은 그에 한정되지 아니하며, 한 프레임을 형성하는 서브필드의 수를 설계사양에 따라 다양하게 변형하는 것이 가능하다. 예를 들어, 한 프레임을 12 또는 16 서브필드 등과 같이, 8 서브필드 이상으로 분할하여 플라즈마 디스플레이 패널을 구동시킬 수 있다.
또한 각 서브필드에 할당되는 서스테인 방전 수는 감마특성이나 패널특성을 고려하여 다양하게 변형하는 것이 가능하다. 예컨대, 서브필드 4에 할당된 계조도를 8에서 6으로 낮추고, 서브필드 6 에 할당된 계조도를 32 에서 34 로 높일 수 있다.
도 4는 플라즈마 디스플레이 패널을 구동시키기 위한 구동 신호에 대한 일실시예를 타이밍도로 도시한 것이다.
상기 서브필드는 스캔 전극들(Y) 상에 정극성 벽전하를 형성하고 서스테인 전극들(Z) 상에 부극성 벽전하를 형성하기 위한 프리 리셋(pre reset) 구간, 프리 리셋 구간에 의해 형성된 벽전하 분포를 이용하여 전 화면의 방전셀들을 초기화하기 위한 리셋(reset) 구간, 방전셀을 선택하기 위한 어드레스(address) 구간 및 선택된 방전셀들의 방전을 유지시키기 위한 서스테인(sustain) 구간을 포함할 수 있다.
리셋 구간은 셋업(setup) 구간 및 셋 다운(setdown) 구간으로 이루어지며, 상기 셋업 구간에서는 모든 스캔 전극으로 상승 램프 파형(Ramp-up)이 동시 인가되 어 모든 방전셀에서 미세 방전이 발생되고, 이에 따라 벽전하가 생성된다. 상기 셋다운 구간에는 상기 상승 램프 파형(Ramp-up)의 피크 전압보다 낮은 정극성 전압에서 하강하는 하강 램프파형(Ramp-down)이 모든 스캔 전극(Y)으로 동시에 인가되어 모든 방전셀에서 소거방전이 발생되고, 이에 따라 셋업 방전에 의해 생성된 벽전하 및 공간전하 중 불요 전하를 소거시킨다.
어드레스 구간에는 스캔 전극으로 부극성의 스캔 전압(Vsc)을 가지는 스캔 신호가 순차적으로 인가되고, 이와 동시에 상기 어드레스 전극(X)으로 정극성의 데이터 신호가 인가된다. 이러한 상기 스캔 신호와 데이터 신호 간의 전압 차와 상기 리셋 구간 동안 생성된 벽전압에 의해 어드레스 방전이 발생 되어 셀이 선택된다. 한편, 어드레스 방전의 효율을 높이기 위해, 상기 어드레스 구간 동안 서스테인 바이어스 전압(Vzb)이 서스테인 전극에 인가된다.
상기 어드레스 구간동안, 복수의 스캔 전극들(Y)은 2 이상의 그룹으로 나뉘어 그룹별로 순차적으로 스캔 신호들이 공급될 수 있으며, 상기 분할된 그룹들 각각은 다시 2 이상의 서브 그룹으로 나뉘어 상기 서브 그룹별로 순차적으로 스캔 신호들이 공급될 수 있다. 예를 들어 복수의 스캔 전극들(Y)은 제1 그룹 및 제2 그룹으로 분할되고, 상기 제1 그룹에 속하는 스캔 전극들에 스캔 신호들이 순차적으로 공급된 후, 상기 제2 그룹에 속하는 스캔 전극들에 스캔 신호들이 순차적으로 공급될 수 있다.
본 발명에 따른 일실시예로서 복수의 스캔 전극들(Y)은 패널 상에 형성된 위치에 따라 우수(even) 번째에 위치하는 제1 그룹과 기수(odd) 번째에 위치하는 제2 그룹으로 분할될 수 있으며, 또 다른 실시예로서 패널의 중심을 기준으로 상측에 위치하는 제1 그룹과 하측에 위치하는 제2 그룹으로 분할될 수 있다.
상기와 같은 방법에 의해 분할된 제1 그룹에 속하는 스캔 전극들을 다시 우수(even) 번째에 위치하는 제1 서브 그룹과 기수(odd) 번째에 위치하는 제2 서브 그룹으로 분할되거나, 상기 제1 그룹의 중심을 기준으로 상측에 위치하는 제1 서브 그룹과 하측에 위치하는 제2 그룹으로 분할될 수 있다.
서스테인 구간에는 스캔 전극과 서스테인 전극에 교번적으로 서스테인 전압(Vs)을 가지는 서스테인 펄스가 인가되어 스캔 전극과 서스테인 전극 사이에 면방전 형태로 서스테인 방전이 발생된다.
서스테인 구간에서 스캔 전극과 서스테인 전극에 교번적으로 공급되는 복수의 서스테인 신호들 중 첫번째 서스테인 신호 또는 마지막 서스테인 신호의 폭은 나머지 서스테인 펄스의 폭보다 클 수 있다.
상기 서스테인 방전이 발생한 후, 어드레스 구간에서 선택된 온셀(ON cell)의 스캔 전극 또는 서스테인 전극에 남아있는 벽전하를 약한 방전을 발생시킴에 의해 소거시키는 소거 구간이 서스테인 구간 이후에 더 포함될 수 있다.
상기 소거 구간은 복수의 서브필드 전체 또는 그 중 일부의 서브필드에 포함될 수 있으며, 서스테인 구간에서 마지막 서스테인 펄스가 인가되지 않은 전극에 상기 약한 방전을 위한 소거 신호가 인가되는 것이 바람직하다.
상기 소거 신호는 점진적으로 증가하는 램프(ramp) 형태의 신호, 저전압 광폭 펄스(low-voltage wide pulse), 고전압 협폭 펄스(high-voltage narrow pulse), 기하급수적으로 증가하는 신호(exponential signal) 또는 half-sinusoidal pulse 등이 사용될 수 있다.
또한, 상기 약한 방전을 발생시키기 위해 스캔 전극 또는 서스테인 전극에 복수의 펄스가 순차적으로 인가될 수도 있다.
도 4에 도시된 구동 파형들은 본 발명에 따른 플라즈마 디스플레이 패널을 구동시키기 위한 신호들에 대한 일실시예로서, 상기 도 4에 도시된 파형들에 의해 본 발명은 한정되지 아니한다. 예컨데, 상기 프리 리셋 구간이 생략될 수 있으며, 도 4에 도시된 구동 신호들의 극성 및 전압 레벨은 필요에 따라 변경이 가능하고, 상기 서스테인 방전이 완료된 후에 벽전하 소거를 위한 소거 신호가 서스테인 전극에 인가될 수도 있다. 또한, 상기 서스테인 신호가 스캔 전극(Y)과 서스테인(Z) 전극 중 어느 하나에만 인가되어 서스테인 방전을 일으키는 싱글 서스테인(single sustain) 구동도 가능하다.
도 5 내지 도 9는 본 발명에 따른 플라즈마 디스플레이 패널의 구동 방법에 대한 실시예들을 타이밍도로 도시한 것으며, 패널의 상부기판에 형성된 복수의 스캔 전극들은 2 이상의 그룹들 또는 서브그룹들로 나뉘어 구동될 수 있다.
즉, 본 발명에 따른 패널 구동 방법에 의하면, 복수의 스캔 전극들은 2 이상의 그룹들로 나뉘고, 상기 그룹들 각각은 다시 2 이상의 서브그룹들로 나뉠 수 있으며, 어드레스 구간동안 상기 서브그룹 단위로 스캔 신호가 공급될 수 있다.
예를 들어, 상기 복수의 스캔 전극들은 제1, 2 그룹으로 나뉘고, 상기 제1, 2 그룹은 각각 제1, 2 서브그룹 및 제3, 4 서브그룹으로 나뉠 수 있으며, 어드레스 구간은 상기 제1, 2, 3, 4 서브그룹들 각각에 스캔 신호를 공급하는 제1, 2, 3, 4 스캔 구간들을 순차적으로 포함할 수 있다.
Full HD와 같이 높은 해상도를 가지는 패널의 경우, 전극들 사이의 간격이 좁아져 전극 간의 상호 영향, 예를 들어 크로스 토크(cross talk)에 의한 오방전 등이 발생할 가능성이 더욱 높아질 수 있다.
상기와 같은 본 발명에 따른 스캔 전극 분할 구동 방법에 의해 Full HD와 같이 높은 해상도를 가지는 패널의 전극 간의 크로스 토크와 같은 상호 영향을 감소시킬 수 있으며, 그에 따라 어드레스 오방전을 개선할 수 있다.
도 5를 참조하면, 플라즈마 디스플레이 패널에 형성된 복수의 스캔 전극들(Y)은 제1, 2 그룹(Y1, Y2)으로 분할될 수 있다. 예를 들어, 복수의 스캔 전극들(Y)은 패널 상에 형성된 위치에 따라 패널의 상단으로부터 우수(even) 번째에 위치하는 제1 그룹(Y1)과 기수(odd) 번째에 위치하는 제2 그룹(Y2)으로 분할될 수 있으며, 또 다른 실시예로서 패널의 중심을 기준으로 상측에 위치하는 제1 그룹(Y1)과 하측에 위치하는 제2 그룹(Y1)으로 분할될 수 있다.
또한, 상기 제1 그룹에 속하는 스캔 전극들(Y1)은 다시 제1 서브그룹과 제2 서브그룹으로 나뉘며, 상기 제2 그룹에 속하는 스캔 전극들(Y2)은 다시 제3 서브그룹과 제4 서브그룹으로 나뉠 수 있다.
상기 제1, 2 그룹들 각각을 2개의 서브그룹으로 나누는 방법에 대한 실시예로서, 상기 제1 그룹에 속하는 스캔 전극들(Y1) 중 우수(even) 번째에 위치하는 제1 서브그룹과 기수(odd) 번째에 위치하는 제2 서브그룹(Y2)으로 분할되거나, 제1 그룹의 중심을 기준으로 상측에 위치하는 제1 서브그룹과 하측에 위치하는 제2 서브그룹으로 분할될 수 있다. 또한, 상기한 방법 이외에 여러 다른 방법을 사용하여 복수의 스캔 전극들을 4 이상의 서브그룹들로 분할할 수도 있다.
상기와 같이 복수의 스캔 전극들(Y)을 2 이상의 그룹들 또는 서브그룹들로 나누어 스캔 신호들을 공급하는 경우, 리셋 구간동안 스캔 전극에 형성된 부극성(-)의 벽전하들이 스캔 신호가 공급되기 이전에 손실될 수 있으며, 그에 따라 어드레스 방전이 불안정해 질 수 있다.
예를 들어, 제1 그룹(Y1)에 스캔 신호들을 공급하는 제1 그룹 스캔 구간동안 제2 그룹(Y2)에 속하는 스캔 전극들(Y2)에 형성된 부극성(-)의 벽전하가 손실될 수 있다. 좀더 구체적으로, 제1 스캔 구간동안 제2, 3, 4 서브그룹에 속하는 스캔 전극들에 형성된 벽전하가 손실되거나, 제2 스캔 구간동안 제3, 4 서브그룹에 속하는 스캔 전극들에 형성된 벽전하가 손실되거나, 제3 스캔 구간동안 제4 서브그룹에 속하는 스캔 전극들에 형성된 벽전하가 손실될 수 있다.
그에 따라 스캔 전극에 스캔 신호가 공급되어도 어드레스 방전이 발생되어야하는 방전셀에서 어드레스 방전이 발생하지 않을 수 있다.
따라서, 도 5에 도시된 바와 같이 리셋 구간 이후부터 해당 서브그룹에 스캔 신호가 공급되는 구간 이전까지, 상기 서브그룹에 속하는 스캔 전극들에 공급되는 스캔 바이어스 전압을 증가시켜 스캔 신호 공급이전에 벽전하가 손실되는 것을 감소시킬 수 있으며, 그에 따라 어드레스 방전을 안정화시킬 수 있다.
도 5에 도시된 바와 같이, 제1 스캔 구간동안 제1 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb1)은 제2 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb2_1)과 상이할 수 있다, 또한, 제1 스캔 구간동안에 발생하는 제2 서브그룹 스캔 전극들의 벽전하 손실을 감소시키기 위해 제1 스캔 구간동안 제2 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb2_1)은 제1 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb1)보다 높을 수 있다.
제3 스캔 구간동안 제3 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb3_2)은 제4 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb4_1)과 상이할 수 있으며, 제1 내지 제3 스캔 구간동안에 발생하는 제4 서브그룹 스캔 전극들의 벽전하 손실을 감소시키기 위해 제3 스캔 구간동안 제4 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb4_1)은 제3 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb3_2)보다 높을 수 있다.
또한, 제1 스캔 구간동안 제1 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb1)은 제3, 4 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb3_1, Vscb4_1)과 상이할 수 있으며, 제1 스캔 구간동안에 발생하는 제3, 4 서브그룹 스캔 전극들의 벽전하 손실을 감소시키기 위해 제1 스캔 구간동안 제3, 4 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb3_1, Vscb4_1)은 제1 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb1)보다 높을 수 있다.
그와 더불어, 제2 스캔 구간동안 제2 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb2_2)은 제3, 4 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb3_1, Vscb4_1)과 상이할 수 있으며, 제2 스캔 구간동안에 발생하는 제3, 4 서브그룹 스캔 전극들의 벽전하 손실을 감소시키기 위해 제2 스캔 구간동안 제3, 4 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb3_1, Vscb4_1)은 제2 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb2_2)보다 높을 수 있다.
상기한 바와 같이, 스캔 전극에 형성된 벽전하 손실을 효과적으로 감소시키기 위해, 스캔 바이어스 전압의 크기는 Vscb1, Vscb2_1, Vscb3_1, Vscb4_1의 순으로 증가할 수 있다.
다만, 구동 회로의 구성 및 구동 회로 제어의 용이성을 고려하면, Vscb2_1, Vscb3_1, Vscb4_1의 크기는 서로 동일할 수 있으며, Vscb1, Vscb2_2, Vscb3_2, Vscb4_2의 크기는 서로 동일할 수 있다.
상기와 같이 높은 스캔 바이어스 전압(Vscb2_1, Vscb3_1, Vscb4_1)은 서스테인 전압(Vs)보다 작은 것이 바람직하다. 상기 스캔 바이어스 전압(Vscb2_1, Vscb3_1, Vscb4_1)이 서스테인 전압(Vs)보다 작을 때 불필요한 전력 소모의 증가를 방지할 수 있으며, 스캔 전극의 벽전하량이 너무 많아짐에 따른 휘점 오방전 발생을 감소시킬 수 있다.
상기 제1 그룹은 패널에 형성된 복수의 스캔 전극들 중 우수번째(even)에 위치하는 스캔 전극들을 포함하며, 제2 그룹은 상기 복수의 스캔 전극들 중 기수번째(odd)에 위치하는 스캔 전극들을 포함할 수 있다. 또한, 상기 제1, 2 서브그룹들은 각각 상기 제1 그룹에 속하는 스캔 전극들 중 우수번째(even)에 위치하는 스캔 전극들 및 기수번째(odd)에 위치하는 스캔 전극들을 포함하고, 상기 제3, 4 서브그룹들은 각각 상기 제2 그룹에 속하는 스캔 전극들 중 우수번째(even)에 위치하는 스캔 전극들 및 기수번째(odd)에 위치하는 스캔 전극들을 포함할 수 있다.
도 6을 참조하면, 제1 그룹 스캔 구간동안 제1 그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb1, Vscb2)은 제2 그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb3_1, Vscb4_1)과 상이할 수 있다. 또한, 제1 그룹 스캔 구간동안에 발생하는 제2 그룹 스캔 전극들의 벽전하 손실을 감소시키기 위해 제1 스캔 구간동안 제2 그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb3_1, Vscb4_1)은 제1 그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb1, Vscb2)보다 클 수 있다.
또한, 스캔 전극에 형성된 벽전하 손실을 효과적으로 감소시키기 위해, 스캔 바이어스 전압의 크기는 Vscb1, Vscb2, Vscb3_1, Vscb4_1의 순으로 증가할 수 있다.
다만, 구동 회로의 구성 및 구동 회로 제어의 용이성을 고려하면, Vscb1, Vscb2, Vscb3_2, Vscb4_2의 크기는 서로 동일할 수 있으며, Vscb3_1, Vscb4_1의 크기는 서로 동일할 수 있다.
상기와 같이 높은 스캔 바이어스 전압(Vscb3_1, Vscb4_1)은 서스테인 전압(Vs)보다 작은 것이 바람직하다. 상기 스캔 바이어스 전압(Vscb3_1, Vscb4_1)이 서스테인 전압(Vs)보다 작을 때 불필요한 전력 소모의 증가를 방지할 수 있으며, 스캔 전극의 벽전하량이 너무 많아짐에 따른 휘점 오방전 발생을 감소시킬 수 있다.
도 6에 도시된 바와 같이, 제1, 2 스캔 구간 사이의 제1 중간 구간(a1)에서 제1, 2 서브그룹 스캔 전극들에 점진적으로 하강하는 신호가 공급될 수 있으며, 제 3, 4 스캔 구간 사이의 제2 중간 구간(a2)에서 제3, 4 서브그룹 스캔 전극들에 점진적으로 하강하는 신호가 공급될 수 있다. 이 경우, 스캔 전극의 벽전하가 손실되는 것을 보상하기 위해 리셋 구간동안 제2 서브그룹 스캔 전극들에 공급되는 셋다운 신호의 최저 전압은 제1 서브그룹 스캔 전극들에 공급되는 셋다운 신호의 최저 전압보다 높을 수 있으며, 리셋 구간동안 제4 서브그룹 스캔 전극들에 공급되는 셋다운 신호의 최저 전압은 제3 서브그룹 스캔 전극들에 공급되는 셋다운 신호의 최저 전압보다 높을 수 있다.
즉, 리셋 구간동안 스캔 전극에 공급되는 셋다운 신호의 최저 전압이 높아지면 소거되는 벽전하량이 감소하여 어드레스 구간 시작 시점에서 스캔 전극에 형성되어 있는 벽전하량이 증가할 수 있으며, 그에 따라 스캔 신호가 공급되기 이전에 일정량의 벽전하가 손실되어도 안정된 어드레스 방전을 수행할 수 있다.
구동 회로의 구성 및 구동 회로 제어의 용이성을 고려하면 제1, 2 중간 구간(a1, a2)에서 공급되는 신호의 최저 전압은 리셋 구간 중 제1, 3 서브그룹에 공급되는 셋다운 신호의 최저 전압과 동일할 수 있다. 그에 따라, 제2 서브그룹에 리셋 구간동안 공급되는 셋다운 신호의 최저 전압과 제1 중간 구간동안 공급되는 신호의 최저 전압은 △V1 만큼 차이날 수 있으며, 제4 서브그룹에 리셋 구간동안 공급되는 셋다운 신호의 최저 전압과 제2 중간 구간동안 공급되는 신호의 최저 전압은 △V2 만큼 차이날 수 있다.
또한, 스캔 전극의 벽전하 손실을 보다 효과적으로 보상하기 위해, 상기 △V2는 상기 △V1보다 클 수 있다.
도 6에 도시된 바와 달리, 제1 중간 구간(a1)동안 제1 서브그룹에 공급되는 신호 또는 제2 중간 구간(a2)동안 제3 서브그룹에 공급되는 신호는 생략될 수 있으며, 제1 중간 구간(a1)동안 제3, 4 서브그룹들 중 적어도 하나에 점진적으로 하강하는 신호가 공급되거나, 제2 중간 구간(a2)동안 제1, 2 서브그룹들 중 적어도 하나에 점진적으로 하강하는 신호가 공급될 수도 있다.
상기 제1 그룹은 패널에 형성된 복수의 스캔 전극들 중 우수번째(even)에 위치하는 스캔 전극들을 포함하며, 제2 그룹은 상기 복수의 스캔 전극들 중 기수번째(odd)에 위치하는 스캔 전극들을 포함할 수 있다. 또한, 상기 제1, 2 서브그룹들은 각각 상기 제1 그룹에 속하는 스캔 전극들 중 상측에 위치하는 스캔 전극들 및 하측에 위치하는 스캔 전극들을 포함하고, 상기 제3, 4 서브그룹들은 각각 상기 제2 그룹에 속하는 스캔 전극들 중 상측에 위치하는 스캔 전극들 및 하측에 위치하는 스캔 전극들을 포함할 수 있다.
도 7을 참조하면, 제1, 2 그룹 스캔 구간 사이의 중간 구간(a)에서 제2 그룹 스캔 전극들(Y2)에 점진적으로 하강하는 신호가 공급될 수 있다. 이 경우, 스캔 전극의 벽전하가 손실되는 것을 보상하기 위해 리셋 구간동안 제2 그룹 스캔 전극들(Y2)에 공급되는 셋다운 신호의 최저 전압은 상기 중간 구간(a)동안 제2 그룹 스캔 전극들(Y2)에 공급되는 신호의 최저 전압보다 높을 수 있다.
구동 회로의 구성 및 구동 회로 제어의 용이성을 고려하면 중간 구간(a)동안 제2 그룹 스캔 전극들(Y2)에 공급되는 신호의 최저 전압은 리셋 구간 중 제1 그룹 스캔 전극들(Y1)에 공급되는 셋다운 신호의 최저 전압과 동일할 수 있다. 그에 따 라, 리셋 구간동안 제3 서브그룹에 공급되는 셋다운 신호의 최저 전압과 중간 구간(a)동안 제3 서브그룹에 공급되는 신호의 최저 전압은 △V1 만큼 차이날 수 있으며, 리셋 구간동안 제4 서브그룹에 공급되는 셋다운 신호의 최저 전압과 중간 구간(a)동안 제4 서브그룹에 공급되는 신호의 최저 전압은 △V2 만큼 차이날 수 있다.
또한, 스캔 전극의 벽전하 손실을 보다 효과적으로 보상하기 위해, 상기 △V2는 상기 △V1보다 클 수 있다.
도 7에 도시된 바와 같이, 제1 스캔 구간동안 제1 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb1)은 제2 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb2_1)과 상이할 수 있다. 또한, 제1 스캔 구간동안에 발생하는 제2 서브그룹 스캔 전극들의 벽전하 손실을 감소시키기 위해 제1 스캔 구간동안 제2 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb2_1)은 제1 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb1)보다 클 수 있다.
또한, 제3 스캔 구간동안 제3 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb3)은 제4 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb4_1)과 상이할 수 있다. 또한, 제3 스캔 구간동안에 발생하는 제4 서브그룹 스캔 전극들의 벽전하 손실을 감소시키기 위해 제3 스캔 구간동안 제4 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb4_1)은 제3 서브그룹 스캔 전극들에 공급되는 스캔 바이어스 전압(Vscb3)보다 클 수 있다.
스캔 전극에 형성된 벽전하 손실을 효과적으로 감소시키기 위해, Vscb4_1은 Vscb2_1보다 클 수 있다.
다만, 구동 회로의 구성 및 구동 회로 제어의 용이성을 고려하면, Vscb1, Vscb2_2, Vscb3, Vscb4_2의 크기는 서로 동일할 수 있으며, Vscb2_1, Vscb4_1의 크기는 서로 동일할 수 있다.
상기와 같이 높은 스캔 바이어스 전압(Vscb2_1, Vscb4_1)은 서스테인 전압(Vs)보다 작은 것이 바람직하다. 상기 스캔 바이어스 전압(Vscb2_1, Vscb4_1)이 서스테인 전압(Vs)보다 작을 때 불필요한 전력 소모의 증가를 방지할 수 있으며, 스캔 전극의 벽전하량이 너무 많아짐에 따른 휘점 오방전 발생을 감소시킬 수 있다.
도 7에 도시된 바와 달리, 제1, 2 스캔 구간동안 제 4 서브그룹 스캔 전극들에 Vscb4_1와 동일한 크기의 스캔 바이어스 전압이 공급될 수도 있으며, 중간 구간(a)동안 제1 그룹 스캔 전극들(Y1)에 점진적으로 하강하는 신호가 공급될 수도 있다.
상기 제1 그룹은 복수의 스캔 전극들 중 패널의 중심을 기준으로 상측에 위치하는 스캔 전극들을 포함하고, 상기 제2 그룹은 하측에 위치하는 스캔 전극들을 포함할 수 있다.
또한, 상기 제1, 2 서브그룹들은 각각 상기 제1 그룹에 속하는 스캔 전극들 중 우수번째에 위치하는 스캔 전극들 및 기수번째에 위치하는 스캔 전극들을 포함하고, 상기 제3, 4 서브그룹들은 각각 상기 제2 그룹에 속하는 스캔 전극들 중 우수번째에 위치하는 스캔 전극들 및 기수번째에 위치하는 스캔 전극들을 포함할 수 있다.
도 8을 참조하면, 제1, 2 서브그룹 스캔 구간 사이의 제1 중간 구간(a1)에서 제2 서브그룹 스캔 전극들에 점진적으로 하강하는 신호가 공급되고, 제2, 3 서브그룹 스캔 구간 사이의 제2 중간 구간(a2)에서 제3 서브그룹 스캔 전극들에 점진적으로 하강하는 신호가 공급되며, 제3, 4 서브그룹 스캔 구간 사이의 제3 중간 구간(a3)에서 제4 서브그룹 스캔 전극들에 점진적으로 하강하는 신호가 공급될 수 있다.
이 경우, 스캔 전극의 벽전하가 손실되는 것을 보상하기 위해 리셋 구간동안 제2, 3, 4 서브그룹 스캔 전극들에 공급되는 셋다운 신호의 최저 전압은 상기 중간 구간들(a1, a2, a3)동안 제2, 3, 4 서브그룹 스캔 전극들에 공급되는 신호의 최저 전압보다 높을 수 있다.
구동 회로의 구성 및 구동 회로 제어의 용이성을 고려하면 중간 구간들(a1, a2, a3)동안 제2, 3, 4 서브그룹 스캔 전극들에 공급되는 신호의 최저 전압은 리셋 구간 중 제1 서브그룹 스캔 전극들에 공급되는 셋다운 신호의 최저 전압과 동일할 수 있다. 그에 따라, 리셋 구간동안 제2 서브그룹에 공급되는 셋다운 신호의 최저 전압과 제1 중간 구간(a1)동안 제2 서브그룹에 공급되는 신호의 최저 전압은 △V1 만큼 차이날 수 있으며, 리셋 구간동안 제2 서브그룹에 공급되는 셋다운 신호의 최저 전압과 제2 중간 구간(a2)동안 제2 서브그룹에 공급되는 신호의 최저 전압은 △V2 만큼 차이날 수 있으며, 리셋 구간동안 제4 서브그룹에 공급되는 셋다운 신호의 최저 전압과 제3 중간 구간(a3)동안 제4 서브그룹에 공급되는 신호의 최저 전압은 △V3 만큼 차이날 수 있다.
또한, 스캔 전극의 벽전하 손실을 보다 효과적으로 보상하기 위해, 상기 최저 전압의 차이는 △V1, △V2, △V3의 순으로 증가할 수 있다.
도 8에 도시된 바와 달리, 구동 회로의 구성 및 구동 회로 제어의 용이성을 위해 제1, 2, 3 중간 구간들(a1, a2, a3) 각각에 있어 모든 스캔 전극들(Y1)에 점진적으로 하강하는 신호가 공급될 수도 있다.
상기 제1 그룹은 복수의 스캔 전극들 중 패널의 중심을 기준으로 상측에 위치하는 스캔 전극들을 포함하고, 상기 제2 그룹은 하측에 위치하는 스캔 전극들을 포함할 수 있다.
또한, 상기 제1, 2 서브그룹들은 각각 상기 제1 그룹에 속하는 스캔 전극들 중 상측 스캔 전극들 및 하측에 위치하는 스캔 전극들을 포함하고, 상기 제3, 4 서브그룹들은 각각 상기 제2 그룹에 속하는 스캔 전극들 중 상측에 위치하는 스캔 전극들 및 하측에 위치하는 스캔 전극들을 포함할 수 있다.
도 9는 Full HD 해상도의 플라즈마 디스플레이 패널에 포함된 1080개의 스캔 전극 라인들을 복수의 서브그룹들로 나누어 구동시키는 방법에 대한 일실시예를 나타낸 것이다.
상기 1080개의 스캔 전극 라인들은 패널의 중심부를 기준으로 상측에 위치하는 제1 그룹(Y1, Y2, Y3, .... , Y540)과 하측에 위치하는 제2 그룹(Y541, Y542, Y543, .... , Y1080)로 나뉘어질 수 있다. 또한, 상기 제1 그룹(Y1, Y2, Y3, .... , Y540)은 상기 제1 그룹의 중심부를 기준으로 상측에 위치하는 제1 서브그 룹(Y1, Y2, .... , Y270)과 하측에 위치하는 제2 서브그룹(Y271, Y272, .... , Y540)으로 나뉘어지고, 상기 제2 그룹(Y541, Y542, Y543, .... , Y1080)은 상기 제2 그룹의 중심부를 기준으로 상측에 위치하는 제3 서브그룹(Y541, Y542, .... , Y810)과 하측에 위치하는 제4 서브그룹(Y811, Y812, .... , Y1080)으로 나뉘어질 수 있다.
도 9를 참조하면, 도 9에 도시된 바와 같이 리셋 구간 중 스캔 전극들(Y)에 공급되는 셋다운 신호의 최저 전압이 스캔 전압보다 높을 수 있다. 그에 따라, 상기 셋다운 신호에 의해 소거되는 벽전하량을 감소시켜 어드레스 방전을 보다 안정화할 수 있다.
도 9에서 도시된 바와 달리 스캔 전극들(Y) 중 일부에 대해서만 셋다운 신호의 최저 전압을 스캔 전압보다 높게할 수 있다. 예를 들어, 제2 그룹(Y541, Y542, Y543, .... , Y1080)에 공급되는 셋다운 신호의 최저 전압을 스캔 전압보다 높게하거나, 제1 서브그(Y1, Y2, .... , Y270)에 공급되는 셋다운 신호의 최저 전압을 스캔 전압과 동일하게할 수도 있다.
셋다운 신호의 최저 전압과 스캔 전압 사이의 차(△Vy)는 모든 스캔 전극들(Y)에 대해 동일하게 설정하거나, 그룹별 또는 서브그룹별로 상이하게 설정할 수도 있다.
제1, 2 스캔 구간 사이의 제1 중간 구간(a1)에서 제2 서브그룹 스캔 전극들에 점진적으로 하강하는 신호가 공급될 수 있으며, 제2, 3 스캔 구간 사이의 제2 중간 구간(a2)에서 제3 서브그룹 스캔 전극들에 점진적으로 하강하는 신호가 공급 될 수 있고, 제3, 4 스캔 구간 사이의 제3 중간 구간(a3)에서 제3, 4 서브그룹 스캔 전극들에 점진적으로 하강하는 신호가 공급될 수 있다.
상기 제1, 2, 3 중간 구간(a1, a2, a3)에서 공급되는 신호의 최저 전압은 도 9에 도시된 바와 달리 스캔 전압과 동일할 수도 있다.
또한, 리셋 구간동안 제2 서브그룹에 공급되는 셋다운 신호의 최저 전압은 제1 중간 구간(a1)동안 제2 서브그룹에 공급되는 셋다운 신호의 최저 전압보다 높을 수 있으며, 리셋 구간동안 제3 서브그룹에 공급되는 셋다운 신호의 최저 전압은 제2 중간 구간(a2)동안 제3 서브그룹에 공급되는 셋다운 신호의 최저 전압보다 높을 수 있고, 리셋 구간동안 제4 서브그룹에 공급되는 셋다운 신호의 최저 전압은 제3 중간 구간(a3)동안 제3 서브그룹에 공급되는 셋다운 신호의 최저 전압보다 높을 수 있다.
또한, 도 9에 도시된 바와 달리 제1 중간 구간(a1)동안 제2, 3, 4 서브그룹들 중 적어도 하나에 점진적으로 하강하는 신호가 공급되거나, 제2 중간 구간(a2)동안 제1, 3, 4 서브그룹들 중 적어도 하나에 점진적으로 하강하는 신호가 공급거나, 제3 중간 구간(a3)동안 제1, 2, 3 서브그룹들 중 적어도 하나에 점진적으로 하강하는 신호가 공급될 수도 있다.
도 5 내지 도 9을 참조하여 설명한 바와 같은 구동 파형은 하나의 프레임을 구성하는 복수의 서브필드들 중 일부의 서브필드들에 적용될 수 있으며, 예를 들어 두번째 이후의 서브필드들 중 적어도 하나의 서브필드에 적용될 수 있다.
또한, 도 5 내지 도 9에 도시된 리셋 구간의 셋다운 신호들은 불연속적인 하 강 구간을 포함할 수 있다. 즉, 상기 셋다운 신호가 연속하는 하강 구간들 사이에 전압을 유지하는 구간을 포함할 수 있다.
상기한 바와 같이 높은 해상도를 가지는 플라즈마 디스플레이 패널의 경우, 패널 구동을 위한 전력 소모가 크게 증가될 수 있으며, 전극 라인의 개수가 크게 증가함에 따라 패널의 구동 마진 확보에 어려움이 있으며, 구동 마진 확보를 위해 스캔 신호 등의 폭이 감소하여 어드레스 오방전 가능성이 높아질 수 있다.
따라서 본 발명에 따른 스캔 전극 분할 구동 방법의 경우, 패널 구동에 소모되는 전력을 감소시키고, 어드레싱에 소모되는 시간을 감소시켜 패널의 구동 마진을 충분히 확보하는 것이 중요하다.
도 10 내지 도 13는 본 발명에 따른 플라즈마 디스플레이 패널의 상부 기판 구조에 대한 실시예들을 단면도로 도시한 것으로, 도 10 내지 도 13에 도시된 패널 상부 기판의 구조 중 도 1을 참조하여 설명한 것과 동일한 것에 대해서는 설명을 생략하기로 한다.
도 10을 참조하면, 패널의 상부기판(10) 상에 스캔 전극(11) 및 서스테인 전극(12)이 형성되고, 유전체층(13)이 적층될 수 있다.
상기한 바와 같이, 스캔 전극(11) 및 서스테인 전극(12)은 투명전극과 버스 전극이 적층된 구조 뿐만 아니라 투명 전극이 없이 버스 전극만으로도 구성될 수 있으며, 스캔 전극(11) 및 서스테인 전극(12) 상에는 외부에서 발생하는 외부광을 흡수하여 반사를 줄여주는 광차단의 기능과 상부기판(10)의 퓨리티(Purity) 및 콘트라스트를 향상시키는 기능을 하는 블랙 매트릭스가 배열될 수 있다.
유전체층(13)과 방전 공간 사이에 형성된 보호층(14)은 방전 공간에서 방출되는 이온(ion)이 표면에 충돌할 때 방출되는 2차 전자의 수가 많고 이온의 충돌에 의한 표면 손상이 적은 물질, 예를 들어 산화 마그네슘(MgO)으로 구성될 수 있다.
보호층(14)으로부터 방출되는 2차 전자에 의해 방전 효율이 향상되어 방전 개시 전압이 낮아질 수 있다.
본 발명에 따른 플라즈마 디스플레이 패널의 경우, 보호층(14) 상에 방전 공간에서 방출되는 이온(ion)이 표면에 충돌할 때 방출되는 2차 전자의 수가 많고 이온의 충돌에 의한 표면 손상이 적은 물질, 예를 들어 산화 마그네슘(MgO) 결정체를 포함하는 결정체층(16)이 형성될 수 있다.
방전 공간에서 방출되는 이온(ion)이 표면에 충돌할 때 방출되는 광의 피크(peak)를 비교하면, 결정체층(16)은 보호층(14)보다 더 낮은 파장 영역에서 피크를 가지는 발광을 수행할 수 있다.
즉, 결정체층(16)은 방전 공간에서 방출되는 이온(ion)이 표면에 충돌할 때 보호층(15)보다 더 낮은 파장 영역에서 피크를 가지는 광을 방출하여 보호층(14)에 의해 향상되는 방전 효율을 더욱 향상시킬 수 있다.
예를 들어, 결정체층(16)은 평균 직경이 500Å 이상인 복수의 산화 마그네슘 결정체들을 포함하고, 보호층(14)은 상기 산화 마그네슘 결정체보다 훨씬 작은 크기의 산화 마그네슘 입자들로 이루어 질 수 있다.
상기와 같은 산화 마그네슘의 크기 차이에 따라, 방전 공간에서 방출되는 이온(ion)이 표면에 충돌할 때 결정체층(16)으로부터 방출되는 광의 피크는 보호 층(14)으로부터 방출되는 광의 피크보다 더 낮은 파장 영역에 있을 수 있다.
보호층(14)으로부터 방출되는 광의 피크와 중복되지 아니하며 그 보다 더 낮은 파장 영역을 가지는 광이 결정체층(16)으로부터 방출될 수 있도록, 결정체층(16)에 포함되는 산화 마그네슘 결정체의 크기가 결정될 수 있다.
예를 들어, 방전 공간에서 방출되는 이온(ion)이 표면에 충돌할 때 결정체층(16)으로부터 방출되는 광의 피크는 약 200㎚ 내지 300㎚의 파장 영역대에 위치하고, 보호층(14)으로부터 방출되는 광의 피크는 그보다 높은 약 300㎚ 내지 400㎚의 파장 영역대에 위치할 수 있다.
상기한 바와 같이, 패널의 상부기판에 서로 다른 발광 피크 영역을 가지는 보호층(14)과 결정체층(16)을 형성함으로써, 방전 효율이 더욱 향상되어 방전 개시 전압을 낮출 수 있으며, 상기 두 층(14, 16)으로부터 방출되는 2차 전차에 의해 어드레스 방전의 지연(지터, zitter)을 감소시킬 수 있다.
도 10에 도시된 바와 같이 본 발명의 상부기판을 구성함에 의해 방전 효율을 향상시켜 방전 개시 전압을 낮출 수 있으며, 그로 인해 복수의 스캔 전극을 2 이상의 그룹으로 분할 구동함에 있어 소모되는 전력을 감소시킬 수 있다.
다음의 표 1은 본 발명에 따른 플라즈마 디스플레이 장치의 어드레스 오방전 발생 여부 및 전력 소모량에 대한 측정 결과를 나타낸 것이다. 표 1에 있어서, 패널 1은 상부기판에 산화 마그네슘으로 구성되는 보호층(14)이 형성된 플라즈마 디스플레이 패널이며, 패널 2는 도 10에 도시된 바와 같이 상부기판에 산화 마그네슘으로 구성되는 보호층(14) 및 산화 마그네슘 결정체층(16)이 형성된 플라즈마 디스 플레이 패널이다.
Figure 112007079975312-PAT00001
상기 표 1에 있어서, Ve는 제1 그룹 스캔 구간동안 제2 그룹 스캔 전극들(Y2)에 공급되는 스캔 바이어스 전압과 제2 그룹 스캔 구간동안 제2 그룹 스캔 전극들(Y2)에 공급되는 스캔 바이어스 전압의 차를 의미하며, 전력 소모량은 Ve를 OV로 하여 패널 1을 구동 시킬때 소모되는 전력을 기준(1)으로 표시한 것이다.
표 1을 참조하면, 패널 1의 경우 Ve를 80V 이상으로 증가시킬 때 어드레스 오방전이 발생되지 아니하나, 본 발명에 따른 구조를 가지는 패널 2의 경우 Ve가 30V 이상이면 어드레스 오방전이 방지될 수 있다. 즉, 상기한 바와 같이 보호층(14) 및 결정체층(16)을 포함하는 본 발명에 따른 플라즈마 디스플레이 패널의 경우, 스캔 전극 분할 구동 시 어드레스 오방전 방지를 위해 공급되어야하는 스캔 바이어스 전압을 감소시킬 수 있으며, 그에 따라 패널 구동에 소모되는 전력을 감소시킬 수 있다.
본 발명에 따른 플라즈마 디스플레이 장치의 경우 상기 Ve를 증가시킬수록 어드레스 오방전 발생 가능성을 더욱 낮아질 수 있으나, 그에 반해 패널 구동을 위한 소모 전력을 증가할 수 있다.
따라서 상기 표 1 및 도 14를 참조하면, Ve를 OV로 하여 패널 1을 구동시킬때의 소모 전력을 기준으로 소모 전력이 10% 이상 증가되지 않도록 하기 위해, 본 발명에 따른 플라즈마 디스플레이 패널에 공급되는 상기 Ve는 160V 이하일 수 있다.
즉, 본 발명에 따른 플라즈마 디스플레이 장치의 경우, 어드레스 오방전 방생을 방지함과 동시에 패널 구동을 위한 소모 전력을 크게 증가시키기 않기 위해, 상기 Ve는 30V 내지 160V인 것이 바람직하다.
또한, 도 9에 도시된 바와 같이 제1, 2 그룹 스캔 구간 사이에서 점진적으로 하강하는 셋다운 신호를 공급하는 경우, 어드레스 구간의 길이가 증가할 수 있다.
따라서 상기한 바와 같이 패널의 상부기판(10)에 서로 다른 파장 영역의 피크를 가지는 발광을 수행하는 보호층(14)과 결정체층(16)을 형성하여 어드레스 구간에서의 방전 지연을 개선함으로써, 제1, 2 스캔 구간 각각의 길이를 감소시킬 수 있다. 그에 따라, 전체 어드레스 구간의 길이는 크게 증가하지 않을 수 있으며 그로 인해 패널 구동 마진을 충분히 확보할 수 있다.
도 11을 참조하면, 결정체층(16a, 16b, 16c)은 상부기판(10) 상의 일부 영역에 분할되어 형성될 수 있다. 그로 인해, 패널의 개구율을 향상시켜 디스플레이 영상의 휘도가 저하되는 것을 방지할 수 있다.
예를 들어, 결정체층(16a, 16b, 16c)은 스캔 전극(11) 또는 서스테인 전극(12)과 중첩되는 위치에 형성함으로써 패널의 개구율을 더욱 향상시킬 수 있다.
도 12를 참조하면, 복수의 산화 마그네슘 결정체들을 포함하는 결정체층(17)은 스캔 전극(11) 및 서스테인 전극(12)에 중첩되며, 스캔 전극(11)과 서스테인 전극(12) 사이의 갭(gap)를 중심으로 형성될 수 있다.
스캔 전극(11)과 서스테인 전극(12) 사이의 갭(gap)에서 방전이 발생하므로, 도 12에 도시된 바와 같이 결정체층(17)을 스캔 전극(11)과 서스테인 전극(12) 사이의 갭(gap)를 중심으로 형성함으로써 패널의 개구율을 향상시킴과 동시에 결정체층(17)으로부터 방출되는 광의 세기를 증가시킬 수 있다.
도 13을 참조하면, 패널의 개구율을 향상시키기 위해 복수의 산화 마그네슘 결정체들을 포함하는 결정체층(18, 19)은 스캔 전극(11) 및 서스테인 전극(12)에 각각 중첩되도록 분할되어 형성될 수도 있다.
도 15 내지 도 18는 본 발명에 따른 플라즈마 디스플레이 패널의 하부 기판 구조에 대한 실시예들을 단면도로 도시한 것으로, 도 15 내지 도 18에 도시된 패널 상부 기판의 구조 중 도 1을 참조하여 설명한 것과 동일한 것에 대해서는 설명을 생략하기로 한다.
도 15를 참조하면, 패널의 하부기판(10) 상에 어드레스 전극(22), 유전체층(24) 및 방전셀을 구획하는 격벽(21)이 형성되며, 유전체층(24) 상에 가시광선을 발생시키는 형광체층(23)이 형성될 수 있다.
본 발명에 따른 패널의 하부기판(20)에 형성된 형광체층(23)은 방전에 의해 발생된 진공 자외선의 여기에 의해 가시광선을 발생시키는 형광물질 및 상기 형광물질보다 도전성이 높은 도전 물질을 포함할 수 있다.
형광체층(23)에 포함되는 산화마그네슘(MgO), 산화아연(ZnO), 산화실리콘(SiO2), 산화티탄(TiO2), 산화이트륨(Y2O3), 산화알루미늄(Al2O3), 산화란타늄(La2O3), 산화철, 산화유로퓸(EuO) 또는 산화코발트 등 여러 산화물일 수 있다.
상기한 바와 같이 형광체층(23)에 산화마그네슘(MgO) 등의 도전 물질을 포함시키는 경우, 방전이 고르고 안정될 수 있다. 즉, 스캔 전극과 어드레스 전극 사이에서 방전이 발생하는 경우, 상기 도전 물질이 방전의 촉매 역할을 수행하여 낮은 전압으로도 스캔 전극과 어드레스 전극 사이에서 방전이 안정되게 발생할 수 있다.
상기한 바와 같은 방전 개시 전압의 감소는, 산화마그네슘(MgO)과 같은 산화물의 전기적 특성으로 인해 형광물질이 배치된 부분에서 방전이 발생하기 전에 상대적으로 낮은 전압에서 상기 산화물이 배치되는 부분에서 먼저 방전이 발생할 수 있고, 상기 발생한 방전이 형광물질이 배치된 부분으로 확산됨으로써 가능할 수 있다.
상기와 같이 형광체층(23)에 도전 물질을 포함시킴으로써 형광체층(23)의 대전량을 증가시켜 방전 개시 전압을 낮출 수 있으며, 그와 더불이 형광체층(23)으로부터 방출되는 2차 전차에 의해 어드레스 방전의 지연을 감소시킬 수 있다.
또한, 형광체층(23)에 포함되는 도전 물질의 량을 증가시키는 경우, 형광체층(23)의 방전 효율은 더욱 향상될 수 있으나 형광체층(23)에서 방출되는 가시광에 의한 디스플레이 영상의 휘도는 감소할 수 있다.
따라서 디스플레이 영상의 휘도를 크게 감소시키지 않는 범위 내에서 방전 개시 전압을 감소시키기 위해, 도전 물질은 형광체층(23)의 0.002 내지 8 중량% 포함될 수 있다.
도 15에 도시된 바와 같은 형광체층을 포함하는 플라즈마 디스플레이 패널에 의해 방전 효율을 향상시켜 방전 개시 전압을 낮출 수 있으며, 상기와 같은 구동 전압의 감소로 인해 복수의 스캔 전극을 2 이상의 그룹으로 분할 구동함에 있어 소모되는 전력을 감소시킬 수 있다.
다음의 표 2는 본 발명에 따른 플라즈마 디스플레이 장치의 어드레스 오방전 발생 여부 및 전력 소모량에 대한 측정 결과를 나타낸 것이다. 표 2에 있어서, 패널 3은 상부기판에 도 10 내지 도 13을 참조하여 설명한 바와 같은 산화 마그네슘으로 구성되는 보호층(14) 및 산화 마그네슘 결정체층(16)이 형성되고, 하부기판에 형광물질 및 산화 마그네슘(MgO)를 포함하는 형광체층(23)이 형성된 플라즈마 디스플레이 패널이다.
Figure 112007079975312-PAT00002
상기 표 2에 있어서, Ve는 제1 그룹 스캔 구간동안 제2 그룹 스캔 전극들(Y2)에 공급되는 스캔 바이어스 전압과 제2 그룹 스캔 구간동안 제2 그룹 스캔 전극들(Y2)에 공급되는 스캔 바이어스 전압의 차를 의미하며, 전력 소모량은 Ve를 OV로 하여 패널 1을 구동 시킬때 소모되는 전력을 기준(1)으로 표시한 것이다.
표 2를 참조하면, 본 발명에 따른 상부기판 및 하부기판구조를 가지는 패널 3의 경우 Ve가 20V 이상이면 어드레스 오방전이 방지될 수 있다. 즉, 본 발명에 따른 플라즈마 디스플레이 패널의 경우, 스캔 전극 분할 구동 시 어드레스 오방전 방지를 위해 공급되어야하는 스캔 바이어스 전압을 감소시킬 수 있으며, 그에 따라 패널 구동에 소모되는 전력을 감소시킬 수 있다.
본 발명에 따른 플라즈마 디스플레이 장치의 경우 상기 Ve를 증가시킬수록 어드레스 오방전 발생 가능성을 더욱 낮아질 수 있으나, 그에 반해 패널 구동을 위한 소모 전력을 증가할 수 있다.
따라서 상기 표 2 및 도 19를 참조하면, Ve를 OV로 하여 패널 1을 구동시킬때의 소모 전력을 기준으로 소모 전력이 10% 이상 증가되지 않도록 하기 위해, 본 발명에 따른 플라즈마 디스플레이 패널에 공급되는 상기 Ve는 160V 이하일 수 있다.
즉, 본 발명에 따른 상부기판 및 하부기판 구조를 가지는 플라즈마 디스플레이 장치의 경우, 어드레스 오방전 방생을 방지함과 동시에 패널 구동을 위한 소모 전력을 크게 증가시키기 않기 위해, 상기 Ve는 20V 내지 150V인 것이 바람직하다.
또한, 상기한 바와 같이 패널의 형광체층(23)에 형광 물질 및 산화 마그네슘과 같은 도전 물질을 포함시켜 어드레스 구간에서의 방전 지연을 개선함으로써, 스캔 신호의 폭을 감소시킬 수 있다. 그로 인해, 상기 제1, 2 스캔 구간 각각의 길이를 감소시킬 수 있어, 전체 어드레스 구간의 길이는 크게 증가하지 않을 수 있으며 그로 인해 패널 구동 마진을 충분히 확보할 수 있다.
도 16은 도전 물질이 포함된 형광체층(23)의 구조에 대한 제1 실시예를 단면도로 도시한 것이다.
도 16을 참조하면, 형광체층(23) 내에 진공 자외선의 여기에 의해 가시광선을 발생시키는 형광 물질(25) 및 MgO 등의 도전 물질(26)이 포함될 수 있다.
상기한 바와 같이 도전 물질(26)은 전체 형광체층(23)의 0.002 내지 8 중량% 포함될 수 있으며, 도전 물질(26)의 첨가 용이성 및 디스플레이 영상의 휘도 감소 방지를 위해 도전 물질(26)의 입자 크기는 형광 물질(25)의 입자 크기보다 작을 수 있다.
도 17은 도전 물질이 포함된 형광체층(23)의 구조에 대한 제2 실시예를 단면도로 도시한 것으로, 도 17에 도시된 바와 같이 형광 물질로 구성된 형광체층(23) 상에 MgO 등의 도전 물질(27)이 도포되어 방전 개시 전압을 감소시킬 수 있다.
플라즈마 디스플레이 패널에 포함된 복수의 방전셀들은 각각 복수의 색들 중 어느 하나에 대응되는 가시광을 방출한다. 예를 들어, 상기 복수의 방전셀들은 레드(Red) 가시광을 방출하는 R 방전셀, 그린(Green) 가시광을 방출하는 G 방전셀 및 블루(Blue) 광을 방출하는 B 방전셀로 나뉘어질 수 있으며, 상기 R, G, B 방전셀들 각각은 레드 형광 물질을 포함하는 R 형광체층, 그린 형광 물질을 포함하는 G 형광체층 및 블루 형광 물질을 포함하는 B 형광체층을 포함할 수 있다.
상기한 바와 같이 서로 다른 색의 가시광을 방출하는 방전셀들은 각각 서로 다른 형광 물질로 이루어진 형광체층을 포함하고 있으므로, 상기 형광 물질의 특성에 따라 서로 다른 방전 개시 전압을 가질 수 있다.
즉, 형광체층에 포함된 형광 물질의 대전량, 저항, 함유량 등에 따라 방전셀들의 방전 개시 전압이 서로 달라질 수 있으며, 그에 따라 상기 복수의 방전셀들 의 방전 개시 전압들 중 가장 높은 방전 개시 전압에 전체 구동 신호의 전압 레벨을 맞추어 구동 신호를 공급하여야 하므로, 불필요한 전력이 소모될 수 있다.
따라서 상기 서로 다른 색의 가시광을 방출하는 방전셀들 중 방전 개시 전압이 높은 방전셀들에 있어서, 형광체층(23)에 상기한 바와 같은 MgO 등의 도전성 물질을 포함시켜 방전 개시 전압을 다른 방전셀들과 유사한 값으로 낮출 수 있으며, 그에 따라 전체 구동 신호의 전압 레벨을 낮출 수 있어 패널 구동에 소모되는 전력을 감소시킬 수 있다.
도 18은 도전 물질이 포함된 형광체층(23)의 구조에 대한 제3 실시예를 단면도로 도시한 것이다.
도 18에 도시된 바와 같이, 패널에 포함된 복수의 방전셀들은 레드(Red) 가시광을 방출하는 R 방전셀, 그린(Green) 가시광을 방출하는 G 방전셀 및 블루(Blue) 광을 방출하는 B 방전셀로 나뉘어질 수 있다.
본 발명에 따른 일실시예로서, R 방전셀의 형광체층(30)에는 형광 물질로서 (Y,Gd)BO3:Eu가 포함될 수 있으며, G 방전셀의 형광체층(40)에는 형광 물질로서 Zn2SiO4:Mndl 포함될 수 있고, B 방전셀의 형광체층(50)에는 형광 물질로서 BaMgAl10O17:Eu가 포함될 수 있다. 상기 형광체층들(30, 40, 50)에 포함되는 형광 물질은 상기 물질들에 한정되지 아니하며, 그 이외에 여러 형광 물질들이 사용될 수 있다.
상기한 바와 같은 형광 물질들을 각각 포함하는 형광체층들(30, 40, 50) 중 G 방전셀에 포함된 형광체층(40)의 대전량이 가장 작을 수 있으며, 그에 따라 G 방전셀의 방전 개시 전압이 가장 높을 수 있다.
따라서 도 18에 도시된 바와 같이, G 방전셀에 포함된 형광체층(40) 상에 MgO 등의 도전 물질(41)을 도포함으로써 G 방전셀의 방전 개시 전압을 낮출 수 있다.
상기 G 방전셀 이외의 R, B 방전셀들의 경우 방전 개시 전압이 높이 아니하므로, 형광체층(30, 50) 상에는 도전 물질을 도포하지 않음으로써 휘도 감소를 방지할 수 있다.
또한, B 방전셀의 방전 개시 전압이 R 방전셀의 방전 개시 전압보다 높은 경우, 도 18에 도시된 바와 같이 B 방전셀에 포함된 형광체층(50) 상에 MgO 등의 도전 물질(51)을 도포함으로써 B 방전셀의 방전 개시 전압을 낮출 수 있다.
상기한 바와 같이, R, G, B 방전셀들 중 방전 개시 전압이 높은 G, B 방전셀에 포함된 형광체층(40, 50) 상에 MgO 등의 도전 물질(41, 51)을 도포함으로써, G, B 방전셀의 방전 개시 전압을 상기 R 방전셀의 방전 개시 전압 수준으로 낮출 수 있다.
도 15 내지 도 18에 도시된 바와 같은 형광체층을 포함하는 패널은 본 발명에 따른 스캔 전극 분할 구동에 있어, 구동 전압을 낮춰 전력 소모를 감소시킬 수 있다. 또한, 어드레스 방전의 지연 현상을 감소시켜 Full HD와 같은 고해상도의 패널을 구동함에 있어 구동 마진을 충분히 확보하도록 할 수 있다.
도 20은 본 발명에 따른 플라즈마 디스플레이 패널에 공급되는 리셋 신호의 파형에 대한 일실시예를 타이밍도로 도시한 것이다.
먼저, 도 4에 도시된 바와 같이 리셋 구간 중 셋업 구간동안, 스캔 전극(Y)과 서스테인 전극(Z) 중 스캔 전극(Y)에만 점진적으로 상승하는 셋업 신호가 공급될 수 있다. 그러한 경우, 상기 리셋 구간에서의 방전은 주로 스캔 전극과 서스테인 전극 사이에서 발생한다. 그러나 어드레스 구간에서는 스캔 전극과 어드레스 전극 사이에서 어드레스 방전이 발생하기 때문에, 스캔 전극과 서스테인 전극 사이의 방전에 의해 형성된 벽전하 상태가 어드레스 방전을 안정적으로 수행하기에 부족할 수 있다.
도 20에 도시된 바와 같이 셋업 구간에서 스캔 전극(Y)과 서스테인 전극(Z) 각각에 점진적으로 상승하는 셋업 신호를 공급하게 되면, 스캔 전극과 어드레스 전극 사이 및 서스테인 전극과 어드레스 전극 사이에서 리셋 방전이 발생할 수 있다.
그에 따라, 도 20의 (b)에 도시된 바와 같이 어드레스 전극(X)에도 정극성(+)의 벽전하가 형성되어, 어드레스 방전이 안정될 수 있다.
따라서 복수의 스캔 전극들을 2 이상의 그룹 또는 서브그룹으로 분할 구동하는 경우, 상기한 바와 같이 리셋 구간에서 스캔 전극(Y)과 서스테인 전극(Z) 모두에 점진적으로 상승하는 셋업 신호를 공급하여 어드레스 방전을 안정화시킬 수 있다.
또한, 상기한 바와 같이 형광체층(23)에 산화 마그네슘과 같은 도전 물질을 포함시킴으로써 스캔 전극(Y)과 서스테인 전극(Z)에 셋업 신호를 공급함에 따라 발생할 수 있는 콘트라스트(contrast) 저하를 방지할 수 있다.
즉, 도 20에 도시된 바와 같이 스캔 전극(Y)과 서스테인 전극(Z)에 셋업 신호를 공급하는 경우 어드레스 방전은 안정될 수 있으나, 스캔 전극과 어드레스 전극 사이 및 서스테인 전극과 어드레스 전극 사이에서 발생하는 리셋 방전에 의해 디스플레이 영상의 콘트라스트가 저하될 수 있다. 따라서 형광체층(23)에 산화 마그네슘과 같은 도전 물질을 포함시킴으로써, 형광체층(23)의 특정 부분에서 강방전이 발생하는 것을 방지하여 리셋 방전에 의한 콘트라스트 저하를 개선할 수 있다.
상기 본 발명은 또한 컴퓨터로 읽을 수 있는 기록매체에 컴퓨터가 읽을 수 있는 코드로서 구현하는 것이 가능하다. 컴퓨터가 읽을 수 있는 기록매체는 컴퓨터 시스템에 의하여 읽혀질 수 있는 데이터가 저장되는 모든 종류의 기록장치를 포함한다. 컴퓨터가 읽을 수 있는 기록매체의 예로는 ROM, RAM, CD-ROM, 자기 테이프, 플로피 디스크, 광 데이터 저장장치 등이 있으며, 또한 캐리어 웨이브(예를 들어 인터넷을 통한 전송)의 형태로 구현되는 것도 포함한다. 또한 컴퓨터가 읽을 수 있는 기록매체는 네트워크로 연결된 컴퓨터 시스템에 분산되어, 분산방식으로 컴퓨터가 읽을 수 있는 코드가 저장되고 실행될 수 있다. 그리고 본 발명을 구현하기 위한 기능적인(functional) 프로그램, 코드 및 코드 세그먼트들은 본 발명이 속하는 기술분야의 프로그래머들에 의해 용이하게 추론될 수 있다.
이상 본 발명의 바람직한 실시예에 대해 상세히 기술하였지만, 본 발명이 속하는 기술분야에 있어서 통상의 지식을 가진 사람이라면, 첨부된 청구범위에 정의된 본 발명의 정신 및 범위에 벗어나지 않으면서 본 발명을 여러 가지로 변형 또는 변경하여 실시할 수 있음을 알 수 있을 것이다. 따라서, 본 발명의 앞으로의 실시예들의 변경은 본 발명의 기술을 벗어날 수 없을 것이다.
도 1은 플라즈마 디스플레이 패널의 구조에 대한 일실시예를 나타내는 사시도이다.
도 2 는 플라즈마 디스플레이 패널의 전극 배치에 대한 일실시예를 도시한 도면이다.
도 3은 하나의 프레임(frame)을 복수의 서브필드(subfield)로 나누어 플라즈마 디스플레이 패널을 시분할 구동시키는 방법에 대한 일실시예를 나타내는 타이밍도이다.
도 4는 플라즈마 디스플레이 패널을 구동시키기 위한 구동 신호의 파형에 대한 일실시예를 나타내는 타이밍도이다.
도 5 내지 도 9는 본 발명에 따른 플라즈마 디스플레이 패널의 스캔 전극들을 복수의 그룹들 또는 서브그룹들로 나누어 구동시키는 방법에 대한 실시예들을 나타내는 타이밍도이다.
도 10 내지 도 13는 본 발명에 따른 플라즈마 디스플레이 패널의 상부 기판 구조에 대한 실시예들을 나타내는 단면도이다.
도 15 내지 도 18은 본 발명에 따른 플라즈마 디스플레이 패널의 하부 기판 구조에 대한 실시예들을 나타내는 단면도이다.
도 14 및 도 19는 본 발명에 따른 플라즈마 디스플레이 장치의 전력 소모량 측정 결과들을 나타내는 그래프이다.
도 20은 플라즈마 디스플레이 패널에 공급되는 리셋 신호의 파형에 대한 일 실시예를 나타내는 타이밍도이다.

Claims (17)

  1. 상부기판에 형성되는 복수의 스캔전극들, 서스테인전극들 및 유전체층, 하부기판에 형성되는 복수의 어드레스전극들을 구비하는 플라즈마 디스플레이 패널; 및 상기 복수의 전극들에 구동 신호를 공급하는 구동부를 포함하는 플라즈마 디스플레이 장치에 있어서,
    상기 상부기판에는 제1 파장 영역에서 피크(peak)를 가지는 광을 방출하는 제1 층; 및 상기 제1 파장 영역보다 낮은 제2 파장 영역에서 피크를 가지는 광을 방출하는 제2 층이 위치하며, 상기 하부기판에는 형광 물질 및 상기 형광 물질보다 높은 도전성을 가지는 도전 물질을 포함하는 형광체층이 형성되어 있으며,
    상기 복수의 스캔 전극들은 패널의 중심부를 기준으로 상측에 위치하는 제1 그룹과 하측에 위치하는 제2 그룹으로 나뉘며, 상기 제1, 2 그룹들 각각은 상기 그룹의 중심부를 기준으로 상측에 위치하는 서브그룹과 하측에 서브그룹으로 나뉘어 스캔 신호가 공급되고, 상기 서브그룹들 중 적어도 하나에 있어서 리셋 구간동안 공급되는 리셋 신호의 최저 전압이 스캔 전압보다 높은 것을 특징으로 하는 플라즈마 디스플레이 장치.
  2. 제1항에 있어서,
    상기 제1, 2 층은 산화 마그네슘(MgO)을 포함하며, 상기 제2 층에 포함된 산화 마그네슘(MgO) 결정체의 크기가 상기 제1 층에 포함된 산화 마그네슘(MgO) 결정 체의 크기보다 큰 것을 특징으로 하는 플라즈마 디스플레이 장치.
  3. 제1항에 있어서,
    상기 제1, 2 층 중 제1 층이 상기 유전체층에 더 인접하게 위치하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  4. 제1항에 있어서,
    상기 제1 파장 영역은 300㎚ 내지 400㎚인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  5. 제1항에 있어서,
    상기 제2 파장 영역은 200㎚ 내지 300㎚인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  6. 제1항에 있어서,
    상기 도전 물질은 산화 마그네슘(MgO)인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  7. 제1항에 있어서,
    상기 도전 물질은 상기 형광 물질로 이루어진 형광 물질층 상에 형성되는 것 을 특징으로 하는 플라즈마 디스플레이 장치.
  8. 제1항에 있어서,
    각각 서로 다른 색의 가시광을 방출하는 복수의 형광체층들 중 가장 도전성이 작은 형광 물질을 포함하는 형광체층에 상기 도전 물질이 포함되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  9. 제1항에 있어서,
    상기 도전 물질은 상기 형광체층의 0.002 내지 8 중량% 포함되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  10. 제1항에 있어서,
    상기 어드레스 구간은 상기 제1, 2 그룹들 각각에 스캔 신호를 공급하는 제1, 2 그룹 스캔 구간을 순차적으로 포함하고,
    상기 제1, 2 그룹 스캔 구간 사이의 구간에서 상기 제1, 2 그룹들 중 적어도 하나에 점진적으로 하강하는 셋다운 신호가 인가되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  11. 제10항에 있어서,
    상기 제1, 2 그룹 중 적어도 하나에 있어서, 리셋 구간동안 공급되는 리셋 신호의 최저 전압은 상기 셋다운 신호의 최저 전압보다 높은 것을 특징으로 하는 플라즈마 디스플레이 장치.
  12. 제10항에 있어서,
    상기 제1 그룹에 공급되는 리셋 신호의 최저 전압은 상기 제2 그룹에 공급되는 리셋 신호의 최저 전압보다 낮은 것을 특징으로 하는 플라즈마 디스플레이 장치.
  13. 제1항에 있어서,
    상기 어드레스 구간은 상기 제1 그룹에 속하는 제1, 2 서브그룹들 및 상기 제2 그룹에 속하는 제3, 4 서브그룹들 각각에 스캔 신호를 공급하는 제1, 2, 3, 4 스캔 구간을 순차적으로 포함하고,
    상기 제1, 2 스캔 구간의 사이에 위치하는 제1 중간 구간 및 상기 제3, 4 스캔 구간 사이에 위치하는 제2 중간 구간에서, 상기 서브그룹들 중 적어도 하나에 점진적으로 하강하는 셋다운 신호가 인가되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  14. 제13항에 있어서,
    상기 서브그룹들 중 적어도 하나에 있어서, 리셋 구간동안 공급되는 리셋 신호의 최저 전압은 상기 셋다운 신호의 최저 전압보다 높은 것을 특징으로 하는 플 라즈마 디스플레이 장치.
  15. 제13항에 있어서,
    상기 제1 서브그룹에 공급되는 리셋 신호의 최저 전압은 상기 제2, 3, 4 서브그룹에 공급되는 리셋 신호의 최저 전압보다 낮은 것을 특징으로 하는 플라즈마 디스플레이 장치.
  16. 제1항에 있어서,
    리셋 구간에서 상기 서브그룹들 중 적어도 하나에 제1 전압까지 점진적으로 하강하는 제1 하강 구간, 상기 제1 전압을 유지하는 유지 구간 및 상기 제1 전압으로부터 점진적으로 하강하는 제2 하강 구간을 순차적으로 포함하는 불연속 셋다운 신호가 공급되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  17. 제1항에 있어서,
    하나의 프레임을 구성하는 복수의 서브필드들 중 적어도 하나의 리셋 구간에서, 상기 스캔 전극에는 전압이 점진적으로 상승하는 제1 셋업 신호가 공급되고, 상기 서스테인 전극에는 상기 제1 셋업 신호와 적어도 일부가 중첩되며 전압이 점진적으로 상승하는 제2 셋업 신호가 공급되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
KR1020070113273A 2007-11-07 2007-11-07 플라즈마 디스플레이 장치 KR20090047220A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020070113273A KR20090047220A (ko) 2007-11-07 2007-11-07 플라즈마 디스플레이 장치
CNA2008101296816A CN101436499A (zh) 2007-11-07 2008-08-05 等离子显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070113273A KR20090047220A (ko) 2007-11-07 2007-11-07 플라즈마 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR20090047220A true KR20090047220A (ko) 2009-05-12

Family

ID=40710876

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070113273A KR20090047220A (ko) 2007-11-07 2007-11-07 플라즈마 디스플레이 장치

Country Status (2)

Country Link
KR (1) KR20090047220A (ko)
CN (1) CN101436499A (ko)

Also Published As

Publication number Publication date
CN101436499A (zh) 2009-05-20

Similar Documents

Publication Publication Date Title
KR100900065B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 그를 이용한플라즈마 디스플레이 장치
KR20090044782A (ko) 플라즈마 디스플레이 장치
KR20090044780A (ko) 플라즈마 디스플레이 장치
KR20100022381A (ko) 플라즈마 디스플레이 장치
KR20090059784A (ko) 플라즈마 디스플레이 장치
KR20090106804A (ko) 플라즈마 디스플레이 장치
US20100238155A1 (en) Plasma display device
KR20090048072A (ko) 플라즈마 디스플레이 장치
KR20090047220A (ko) 플라즈마 디스플레이 장치
KR20090047221A (ko) 플라즈마 디스플레이 장치
KR100913586B1 (ko) 플라즈마 디스플레이 장치
KR100895333B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 그를 이용한플라즈마 디스플레이 장치
KR20090079698A (ko) 플라즈마 디스플레이 장치
US20100302224A1 (en) Plasma display device
KR20090059783A (ko) 플라즈마 디스플레이 장치
KR100764666B1 (ko) 플라즈마 디스플레이 장치
KR100806311B1 (ko) 플라즈마 디스플레이 장치
KR20090044783A (ko) 플라즈마 디스플레이 장치
KR20100033802A (ko) 플라즈마 디스플레이 장치
KR20090115281A (ko) 플라즈마 디스플레이 장치
KR20100081158A (ko) 플라즈마 디스플레이 장치
US20100265240A1 (en) Plasma display device
KR20090059785A (ko) 플라즈마 디스플레이 장치
KR20090118645A (ko) 플라즈마 디스플레이 장치
KR20090108296A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination