KR20090016033A - Broadcasting transmitter/receiver and method of processing broadcasting signal - Google Patents

Broadcasting transmitter/receiver and method of processing broadcasting signal Download PDF

Info

Publication number
KR20090016033A
KR20090016033A KR1020090003788A KR20090003788A KR20090016033A KR 20090016033 A KR20090016033 A KR 20090016033A KR 1020090003788 A KR1020090003788 A KR 1020090003788A KR 20090003788 A KR20090003788 A KR 20090003788A KR 20090016033 A KR20090016033 A KR 20090016033A
Authority
KR
South Korea
Prior art keywords
data
known data
broadcast signal
trellis encoder
output
Prior art date
Application number
KR1020090003788A
Other languages
Korean (ko)
Other versions
KR100908065B1 (en
Inventor
곽국연
최인환
강경원
홍성룡
홍영진
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020090003788A priority Critical patent/KR100908065B1/en
Publication of KR20090016033A publication Critical patent/KR20090016033A/en
Application granted granted Critical
Publication of KR100908065B1 publication Critical patent/KR100908065B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/435Processing of additional data, e.g. decrypting of additional data, reconstructing software from modules extracted from the transport stream
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/25Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
    • H03M13/256Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with trellis coding, e.g. with convolutional codes and TCM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/01Equalisers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/06Demodulator circuits; Receiver circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/438Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving encoded video stream packets from an IP network
    • H04N21/4382Demodulation or channel decoding, e.g. QPSK demodulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Error Detection And Correction (AREA)

Abstract

A broadcast transceiver and a broadcast signal processing method are provided to propose a new VSB transmission system which is suitable for additional data transmission and strong against nose. A transceiver receives a DTV broadcast signal including first base data. Second base data positioned after initialization data is inputted to a trellis encoder. By performing a trellis encoding unit(323) for the second base data based on an initialized memory, the first base data is generated. The first base data is detected. Channel distortion is compensated for enhanced data included in the DTV broadcast signal based on the detected first base data.

Description

방송 송/수신기 및 방송 신호 처리 방법{Broadcasting transmitter/receiver and method of processing broadcasting signal}Broadcasting transmitter / receiver and method of processing broadcasting signal}

본 발명은 디지털 통신 시스템에 관한 것으로, 특히 VSB(Vestigial Side Band)방식으로 변조하여 이를 송신하고 수신하는 디지털 방송 송/수신 시스템, 및 데이터 구조에 관한 것이다.The present invention relates to a digital communication system, and more particularly, to a digital broadcast transmission / reception system for transmitting and receiving a modulation by a VSB (Vestigial Side Band) scheme, and a data structure.

미국에서는 지상파 디지털 방송을 위해 ATSC 8T-VSB 전송방식을 1995년 표준으로 채택하여 1998년 하반기부터 방송을 하고 있으며, 우리나라에서도 미국 방식과 동일한 ATSC 8T-VSB 전송 방식을 표준으로 채택하여 1995년 5월 실험 방송을 시작하였고, 2000년 8월 31일 시험방송 체제로 전환되었다. In the United States, ATSC 8T-VSB transmission system was adopted as a standard in 1995 for terrestrial digital broadcasting, and broadcasted since the second half of 1998.In Korea, ATSC 8T-VSB transmission system, which is identical to the US method, was adopted as a standard in May 1995. Experimental broadcasting was started, and on August 31, 2000, the test broadcasting system was switched.

도 1은 기존의 ATSC 8T-VSB 송신시스템을 나타낸 것이다. 데이터 랜더마이저는 입력된 MPEG 영상/음향 데이터를 랜덤하게 하고, 리드-솔로론 부호기는 데이터를 리드-솔로몬 부호화하여 20바이트의 패리티 부호를 첨가하며, 데이터 인터리버는 데이터를 인터리빙하고, 트렐리스 부호기는 데이터를 바이트에서 심볼(Symbol)로 변환한 후 트렐리스(Trellis) 부호화한다. 먹스에서는 심볼 열과 동기 신호들을 먹싱하며, 파일럿 삽입기에서는 파일럿 신호를 심볼 열에 추가하며, VSB 변조기에 서는 심벌 열을 중간 주파수 대역의 8VSB 신호로 변조하며, RF 변환기에서는 중간 주파수 대역 신호를 RF 대역 신호로 변환하여 안테나를 통해 전송한다.1 shows a conventional ATSC 8T-VSB transmission system. The data randomizer randomizes the input MPEG video / audio data, and the Reed-Soloron encoder adds 20 bytes of parity code by Reed-Solomon encoding the data, and the data interleaver interleaves the data, and the trellis encoder Converts the data from bytes into symbols and then trellis-codes them. The mux muxes the symbol strings and sync signals, the pilot inserter adds the pilot signal to the symbol strings, the VSB modulator modulates the symbol strings into an 8 VSB signal in the middle frequency band, and the RF converter converts the middle frequency signal into an RF band signal. Transmit to transmit via antenna.

북미 및 국내에서 디지털 방송 표준으로 채택된 8T-VSB 전송방식은 MPEG 영상/음향 데이터의 전송을 위해 개발된 시스템이다. 그러나 요즈음 디지털 신호처리 기술이 급속도로 발전하고, 인터넷이 널리 사용됨에 따라서 디지털 가전과 컴퓨터 및 인터넷 등이 하나의 큰 틀에 통합되어 가는 추세이다. 따라서 사용자의 다양한 요구를 충족시키기 위해서는 디지털 방송 채널을 통하여 영상/음향 데이터에 더하여 각종 부가 데이터를 전송할 수 있는 시스템의 개발이 필요하다. The 8T-VSB transmission system, adopted as a digital broadcasting standard in North America and Korea, is a system developed for transmission of MPEG video / audio data. However, with the rapid development of digital signal processing technology and the widespread use of the Internet, digital home appliances, computers, and the Internet are being integrated into one big framework. Therefore, in order to meet various needs of users, it is necessary to develop a system capable of transmitting various additional data in addition to video / audio data through a digital broadcasting channel.

부가 데이터 방송의 일부 이용자는 간단한 형태의 실내 안테나가 부착된 PC 카드 혹은 포터블 기기를 이용하여 부가데이터방송을 사용할 것으로 예측되는데, 실내에서는 벽에 의한 차단과 근접이동체의 영향으로 신호 세기가 크게 감소하고 반사파로 인한 고스트와 잡음의 영향으로 방송 수신 성능이 떨어지는 경우가 발생할 수 있다. 그런데 일반적인 영상/음향데이터와는 달리 부가 데이터 전송의 경우에는 보다 낮은 오류율을 가져야 한다. 영상/음향 데이터의 경우에는 사람의 눈과 귀가 감지하지 못하는 정도의 오류는 문제가 되지 않는 반면에, 부가데이터(예:프로그램 실행 파일,주식정보등)의 경우에는 한 비트의 오류가 발생해도 심각한 문제를 일으킬 수 있다. 따라서 채널에서 발생하는 고스트와 잡음에 더 강한 시스템의 개발이 필요하다. Some users of supplementary data broadcasting are expected to use supplementary data broadcasting by using PC card or portable device equipped with simple indoor antenna. In the room, signal strength is greatly reduced by wall blocking and influence of proximity moving body. Due to the effects of ghosts and noise caused by reflected waves, broadcast reception performance may deteriorate. However, unlike general video / audio data, the additional data transmission should have a lower error rate. In the case of video and audio data, the error that the human eye and ear cannot detect is not a problem, whereas in the case of additional data (eg program execution file, stock information, etc.), a bit error may occur. It can cause problems. therefore There is a need to develop a system that is more resistant to ghosting and noise in the channel.

부가 데이터의 전송은 통상 MPEG 영상/음향과 동일한 채널을 통해 시분할 방식으로 이루어 질 것이다. 그런데 디지털 방송이 시작된 이후로 시장에는 이미 MPEG 영상/음향만 수신하는 ATSC VSB 디지털 방송 수신기가 널리 보급되어 있는 상황이다. 따라서 MPEG 영상/음향과 동일한 채널로 전송되는 부가 데이터가 기존에 시장에 보급된 기존 ATSC VSB 전용 수신기에 아무런 영향을 주지 않아야 한다. 이와 같은 상황을 ATSC VSB 호환으로 정의하며, 부가데이터 방송 시스템은 ATSC VSB 시스템과 호환 가능한 시스템이어야 할 것이다. 상기 부가 데이터를 인핸스드 데이터 또는 EVSB 데이터라 하기도 한다. The transmission of additional data will usually be done in a time division manner over the same channel as the MPEG video / sound. Since the beginning of digital broadcasting, however, ATSC VSB digital broadcasting receivers that receive only MPEG video / audio have been widely used in the market. Therefore, additional data transmitted on the same channel as MPEG video / audio should not affect the existing ATSC VSB-only receivers that have been used in the market. Such a situation is defined as ATSC VSB compatible, and the additional data broadcasting system should be compatible with the ATSC VSB system. The additional data may also be referred to as enhanced data or EVSB data.

또한 열악한 채널환경에서는 기존의 ATSC VSB수신 시스템의 수신성능이 떨어질 수 있다. 특히 휴대용 및 이동수신기의 경우에는 채널변화 및 노이즈에 대한 강건성이 더욱 요구된다. In addition, in a poor channel environment, the reception performance of the conventional ATSC VSB receiving system may be degraded. Especially in the case of portable and mobile receivers, robustness against channel changes and noise is required.

따라서 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서, 부가데이터 전송에 적합하고 노이즈에 강한 새로운 VSB 전송시스템을 제안하는데 있다.Accordingly, the present invention has been made to solve the above problems, and proposes a new VSB transmission system suitable for additional data transmission and resistant to noise.

본 발명의 다른 목적은 부가데이터 심볼의 복호성능 향상을 위한 송신시스템 및 수신시스템을 제공하는데 있다.Another object of the present invention is to provide a transmission system and a reception system for improving decoding performance of additional data symbols.

본 발명의 또 다른 목적은 송/수신측에 알고 있는 데이터를 데이터의 특정 영역에 삽입하여 전송함으로서, 수신 성능을 향상시키는 송신 시스템 및 수신 시스템, 그리고 데이터 구조를 제공하는데 있다. It is still another object of the present invention to provide a transmission system, a reception system, and a data structure for improving reception performance by inserting and transmitting data known to a transmission / reception side into a specific area of data.

상기와 같은 목적을 달성하기 위한 본 발명의 특징은 입력되는 데이터에 대하여 이미 알고있는 기지 데이터(Known data)를 일정한 규칙에 의하여 삽입한 다음 일정한 패킷(Packet)단위로 출력하는데 있다. 상기 규칙은 뒤에서 상세히 후술한다.A feature of the present invention for achieving the above object is to insert the known data (Known data) already known to the input data by a predetermined rule and then output in a predetermined packet unit. The rule is described later in detail.

상기 기지 데이터가 삽입되는 패킷은 적어도 두개 이상의 영역으로 구분되어 필드 안에 삽입된다.The packet into which the known data is inserted is divided into at least two areas and inserted into the field.

상기 기지 데이터가 삽입되는 패킷은 적어도 트렐리스 부호화부의 초기화가 가능하지 않은 영역과, 트렐리스 부호화부의 초기화가 가능한 영역을 포함한다. 상기 영역의 구분은 세그먼트 순서에 따라 달라진다. The packet into which the known data is inserted includes at least an area in which the trellis encoder can not be initialized and an area in which the trellis encoder can be initialized. The division of the area depends on the order of segments.

상기 트렐리스 부호화부의 초기화가 가능한 영역에는 트렐리스 부호화부의 초기화가 필요한 경우, 일부 또는 전체가 초기화 데이터로 치환된다. In the region where the trellis encoder can be initialized, part or all of the trellis encoder is initialized, and is replaced with initialization data.

이를 수행하기 위한 디지탈 방송 송신 시스템은, 입력되는 인핸스드 데이터에 이미 알고 있는 기지 데이터를 부가하여 패킷 단위로 출력하는 패킷 포맷터; 상기 패킷 포맷터의 출력에 대해 RS 인코딩 및 인터리빙을 수행하는 RS 인코더 및 데이터 인터리버; 상기 데이터 인터리버의 출력 데이터가 기지 데이터이고, 연속되는 기지 데이터열의 처음이면 메모리 초기화를 수행한 후 트렐리스 엔코딩하여 출력하는 초기화가 가능한 트렐리스 부호화부; 상기 RS 인코더의 출력과 상기 트렐리스 부호화부의 출력으로부터 패리티를 다시 계산하여 상기 트렐리스 부호화부로 입력되는 패리티 위치의 패티리와 치환되도록 출력하는 호환성 처리부; 및 상기 트렐리스 부호화부의 출력에 동기 신호를 삽입한 후 변조 과정을 거쳐 전송하는 송신부를 포함하여 구성되는 것을 특징으로 한다.A digital broadcast transmission system for performing the above includes: a packet formatter for adding known data to the enhanced data to be input and outputting it in units of packets; An RS encoder and data interleaver for performing RS encoding and interleaving on the output of the packet formatter; A trellis encoder for initializing the output data of the data interleaver and known data, and performing trellis encoding after outputting the memory data after initializing the continuous known data sequence; A compatibility processor which recalculates parity from an output of the RS encoder and an output of the trellis encoder and outputs the parity to be replaced with a parity of a parity position input to the trellis encoder; And a transmitter for inserting a synchronization signal into an output of the trellis encoder and transmitting the modulation signal through a modulation process.

상기 포맷 컨버터는 기 정의된 기지 데이터를 생성하는 기지 데이터 생성부; MPEG 헤더, 입력되는 인핸스드 데이터, 상기 생성된 기지 데이터를 패킷 단위로 다중화하여 출력하는 다중화기를 포함하여 구성되며, 상기 다중화기는 세그먼트 순서에 따라 패킷 내 기지 데이터 위치를 결정하고 그 위치에서 기지 데이터가 출력되도록 하는 것을 특징으로 한다.The format converter may include a known data generator configured to generate predefined known data; And a multiplexer for multiplexing and outputting the MPEG header, the input enhanced data, and the generated known data by packet unit, wherein the multiplexer determines the known data position in the packet according to the segment order, It characterized in that the output.

본 발명에 따른 전송 프레임을 구성하는 각 데이터 세그먼트는, MPEG 헤더가 삽입되는 영역; 기지 데이터가 삽입되는 영역; 인핸스드 데이터가 삽입되는 영역; 및 패리티 데이터가 삽입되는 영역을 포함하여 구성되며, 상기 기지 데이터 영역은 세그먼트 순서에 따라 그 위치가 결정되는 것을 특징으로 한다.Each data segment constituting the transmission frame according to the present invention includes: an area into which an MPEG header is inserted; An area into which known data is inserted; An area into which enhanced data is inserted; And an area in which parity data is inserted, wherein the location of the known data area is determined according to the segment order.

상기 기지 데이터 영역의 데이터는 초기화 가능한 트렐리스 부호화부에 의해 트렐리스 부호화되는 데이터이며, 상기 기지 데이터 영역은 트렐리스 부호화부의 초기화가 가능한 영역과 초기화가 가능하지 않은 영역으로 구분되는 것을 특징으로 한다.The data of the known data area is data that is trellis encoded by an initializeable trellis encoder, and the known data area is divided into an area that can be initialized and an area that cannot be initialized. It is done.

본 발명에 따른 방송 송/수신기 및 방송 신호 처리 방법은 채널을 통하여 부가데이터를 송신할때 오류에 강하고 또한 기존의 VSB 수신기와도 호환성이 가능한 이점이 있다. 기존의 VSB 시스템보다 고스트와 잡음이 심한 채널에서도 부가데이터를 오류없이 수신할 수 있는 이점이 있다. 특히 데이터 영역의 특정 위치에 기지 데이터를 삽입하여 전송함으로써, 채널 변화가 심한 수신 시스템의 수신 성능을 향 상시킬 수 있다. 특히 본 발명은 채널 변화가 심하고 노이즈에 대한 강건성이 요구되는 휴대용 및 이동수신기에 적용하면 더욱 효과적이다. The broadcast transmitter / receiver and broadcast signal processing method according to the present invention have the advantage of being resistant to errors and compatible with existing VSB receivers when transmitting additional data through a channel. It has the advantage that additional data can be received without error even in ghost and noisy channel than conventional VSB system. In particular, by inserting and transmitting known data in a specific position of the data area, it is possible to improve the reception performance of a receiving system with a large channel change. In particular, the present invention is more effective when applied to portable and mobile receivers that require severe channel changes and robustness against noise.

이하, 본원 발명의 바람직한 실시예를 첨부도면을 참조하여 상세히 설명한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 2는 일반적인 VSB 전송 프레임 구조를 보인 것으로서, 하나의 프레임은 두개의 필드로 구성되고, 각 필드는 하나의 필드 동기 세그먼트와 312개의 데이터 세그먼트로 구성된다.2 shows a general VSB transmission frame structure in which one frame consists of two fields and each field consists of one field sync segment and 312 data segments.

본 발명은 상기 데이터 세그먼트 내 특정 위치에 기 정의된 기지 데이터를 삽입하여 전송함으로써, 수신기의 수신 성능을 향상시키기 위한 것이다.The present invention is to improve the reception performance of a receiver by inserting and transmitting predetermined known data at a specific position in the data segment.

도 3은 이를 위한 본 발명에 따른 디지탈 송신 시스템의 전체 구성 블록도이다. 도 3은 EVSB 전처리부(301), EVSB 패킷 포맷터(302), 패킷 다중화기(303), 데이터 랜더마이저(304), EVSB 후처리부(310), RS 엔코더(321), 데이터 인터리버(322), 트렐리스 부호화부(323), 호환성 처리부(324), 프레임 다중화기(325), 및 송신부(330)로 구성된다.3 is a block diagram illustrating the overall configuration of a digital transmission system according to the present invention. 3 shows an EVSB preprocessor 301, an EVSB packet formatter 302, a packet multiplexer 303, a data randomizer 304, an EVSB postprocessor 310, an RS encoder 321, a data interleaver 322, It is composed of a trellis encoder 323, a compatibility processor 324, a frame multiplexer 325, and a transmitter 330.

이와 같이 구성된 본 발명에서 메인 MPEG 패킷은 패킷 다중화기(303)로 출력되고, 인핸스드 MPEG 스트림은 EVSB 전처리부(301)로 출력된다. 상기 EVSB 전처리부(301)는 인핸스드 MPEG 스트림에 대해 추가의 에러 정정 부호화, 널 데이터 삽입 등과 같은 전처리를 수행한 후 EVSB 패킷 포맷터(302)로 출력한다. In the present invention configured as described above, the main MPEG packet is output to the packet multiplexer 303 and the enhanced MPEG stream is output to the EVSB preprocessor 301. The EVSB preprocessor 301 performs preprocessing such as additional error correction encoding and null data insertion on the enhanced MPEG stream and outputs the result to the EVSB packet formatter 302.

상기 EVSB 패킷 포맷터(302)는 상기 전처리된 데이터와 기정의된 기지 데이 터를 패킷의 특정위치에 일정한 규칙에 의해 정렬되도록 하고 일정한 단위의 패킷으로 패킷 다중화기(303)로 출력한다. 상기 EVSB 패킷 포맷터(302)의 상세 동작은 뒤에서 상세히 설명한다. The EVSB packet formatter 302 arranges the preprocessed data and the predetermined known data at a specific position of the packet according to a predetermined rule, and outputs the packet to the packet multiplexer 303 as a predetermined unit of packets. Detailed operations of the EVSB packet formatter 302 will be described later in detail.

상기 패킷 다중화기(303)는 상기 EVSB 패킷 포맷터(302)에서 기지 데이터가 삽입되어 출력되는 인핸스드 MPEG 패킷과 메인 MPEG 패킷을 기 정의된 다중화 규칙에 따라 다중화하여 데이터 랜더마이저(304)를 통해 EVSB 후처리부(310)로 출력한다.The packet multiplexer 303 multiplexes the enhanced MPEG packet and the main MPEG packet outputted by inserting the known data from the EVSB packet formatter 302 according to a predefined multiplexing rule and through the data randomizer 304. Output to the post-processing unit 310.

상기 EVSB 후처리부(310)는 RS 엔코더(311), 데이터 인터리버(312), 길쌈 부호화기(313), 데이터 디인터리버(314), RS 바이트 제거기(315)를 포함하여 구성된다.The EVSB post processor 310 includes an RS encoder 311, a data interleaver 312, a convolutional encoder 313, a data deinterleaver 314, and an RS byte remover 315.

상기 RS 엔코더(311)는 데이터 랜더마이저(304)의 출력에 대해 RS 엔코딩을 수행하여 20바이트의 패리티 데이터를 부가한 후 데이터 인터리버(312)로 출력한다.The RS encoder 311 performs RS encoding on the output of the data renderer 304, adds 20 bytes of parity data, and outputs the parity data to the data interleaver 312.

도 4는 상기 데이터 인터리버(312)의 일 실시예를 보인 도면으로서, 브랜치 갯수가 52이고, 단위 메모리 바이트 수 M=4인 길쌈 인터리버의 예를 보이고 있다.FIG. 4 is a diagram illustrating an embodiment of the data interleaver 312, and shows an example of a convolutional interleaver having 52 branches and a unit memory byte number M = 4.

상기 데이터 인터리버(312)는 일 예로 먼저, 첫번째 바이트가 입력되면 제1 브랜치를 통하여 바로 출력이 되고, 두번째 바이트는 제2 브랜치를 통하여 입력되고, 이것에 의해 52*4 바이트 이전의 값이 출력된다.For example, the data interleaver 312 is first outputted directly through the first branch when the first byte is input, and the second byte is input through the second branch, thereby outputting a value of 52 * 4 bytes earlier. .

도 5는 도 3의 데이터 인터리버의 입력과 출력 순서의 예를 프레임 상에서 보인 것이다. 데이터 입력은 세그먼트 단위로 위에서 아래로 입력되며, 세그먼트 내의 바이트는 왼쪽에서 오른쪽으로 시간적으로 먼저 입력된다. 도면 위의 숫자는 인터리버의 출력 순서를 나타낸 것이다. 상기 데이터 인터리버(312)는 52 세그먼트 단위로 동작하고 있다.FIG. 5 shows an example of an input and output order of the data interleaver of FIG. 3 on a frame. Data input is entered from top to bottom in segment units, and bytes within the segment are entered first temporally from left to right. The numbers on the figure show the output order of the interleaver. The data interleaver 312 operates in units of 52 segments.

상기 데이터 인터리버(312)의 출력은 길쌈 부호화기(313)로 출력되어 길쌈 부호화된 후 데이터 인터리버(314)를 통해 RS 바이트 제거기(315)로 출력되어 20바이트의 패리티가 제거된다. 이는 길쌈 부호화기(313)에 의해 원래의 데이터가 변경되었으므로 다시 패리티를 계산하기 위해서이다. 상기 길쌈 부호화기(313)는 입력되는 바이트를 심볼로 변환하여 인핸스드 데이터 심볼에 대해서만 길쌈부호화를 수행하고 이를 다시 심볼에서 바이트로 변환하여 출력한다. 즉 상기 길쌈 부호화기(313)는 상기 데이터 인터리버(312)의 출력이 메인 데이터인 경우나 인핸스드 데이터 패킷에 삽입되었던 기지 데이터인 경우에는 데이터의 변경 없이 그대로 출력되도록 한다. 또한 상기 길쌈 부호화기(313)는 EVSB 패킷 포맷터에서 부가된 MPEG 헤더 바이트나 RS 엔코더(311)에서 인핸스드 데이터 패킷에 부가된 RS 패리티 바이트에 대해서도 데이터의 변경 없이 그대로 출력되도록 한다.The output of the data interleaver 312 is output to the convolutional encoder 313, convolutionally encoded, and then to the RS byte remover 315 through the data interleaver 314 to remove 20 bytes of parity. This is to calculate the parity again since the original data has been changed by the convolutional encoder 313. The convolutional encoder 313 converts the input byte into a symbol to perform convolutional encoding only on the enhanced data symbol, and then converts the converted byte into a symbol and outputs the byte. That is, when the output of the data interleaver 312 is main data or known data inserted into an enhanced data packet, the convolutional encoder 313 outputs the data without changing the data. In addition, the convolutional encoder 313 outputs the MPEG header byte added by the EVSB packet formatter or the RS parity byte added to the enhanced data packet by the RS encoder 311 without changing the data.

즉, 상기 RS 바이트 제거기(315)의 출력은 RS 엔코더(321)로 입력되어 RS 엔코딩되고, 20바이트의 패리티가 다시 부가된 후 데이터 인터리버(322)로 출력된다.That is, the output of the RS byte remover 315 is input to the RS encoder 321, RS encoded, and 20 bytes of parity is added again and then output to the data interleaver 322.

상기 데이터 인터리버(322)의 동작은 도 3, 도 4를 참조하면 되므로 상세 설명을 생략한다.The operation of the data interleaver 322 may be omitted by referring to FIGS. 3 and 4.

상기 데이터 인터리버(322)의 출력은 트렐리스 부호화부(323)로 입력되고, 상기 트렐리스 부호화부(323)는 입력 2비트를 3비트로 코딩하여 출력한 후 프레임 다중화기(325)로 출력한다.The output of the data interleaver 322 is input to the trellis encoder 323, and the trellis encoder 323 codes the input 2 bits into 3 bits and outputs the result to the frame multiplexer 325. do.

상기 트렐리스 부호화부(323)의 출력 데이터를 송/수신측에서 정의한 기지 데이터로 하기 위해 EVSB 패킷에 삽입된 기지 데이터에 대해서 트렐리스 부호화부(323) 내의 메모리의 초기화가 필요하다. In order to use the output data of the trellis encoder 323 as known data defined on the transmitting / receiving side, initialization of the memory in the trellis encoder 323 is required for the known data inserted in the EVSB packet.

이때 상기 초기화가 입력 데이터가 아닌 새로운 데이터에 의해 이루어지므로, RS 패리티를 다시 생성하여 원래의 패리티 데이터와 치환하여야 한다. 이를 호환성 처리부(324)에서 수행한다. 상기 트렐리스 엔코더(323)의 초기화 과정과 호환성 처리부(324)의 상세 동작도 후술한다.In this case, since the initialization is performed by new data rather than input data, RS parity must be regenerated and replaced with original parity data. The compatibility processing unit 324 performs this. The initialization process of the trellis encoder 323 and the detailed operation of the compatibility processor 324 will also be described later.

상기 트렐리스 부호화부(325)의 출력은 프레임 다중화기(325)로 입력되고, 상기 프레임 다중화기(325)는 트렐리스 부호화부(325)의 출력에 필드 동기와 세그먼트 동기를 삽입하여 송신부(330)로 출력한다. 상기 송신부(330)는 파일롯 삽입부(331), VSB 변조기(333), RF 컨버터(334)로 구성되며, 도1을 참조하여 상세 설명을 생략한다.The output of the trellis encoder 325 is input to the frame multiplexer 325, and the frame multiplexer 325 inserts field synchronization and segment synchronization into the output of the trellis encoder 325 and transmits the result. Output to (330). The transmitter 330 includes a pilot inserter 331, a VSB modulator 333, and an RF converter 334, and a detailed description thereof will be omitted with reference to FIG. 1.

다음은 상기 패킷 포맷터(302)의 상세 동작을 설명한다.Next, detailed operations of the packet formatter 302 will be described.

도 6은 도3의 패킷 포맷터의 내부구성도로서, 기지 데이터를 생성하는 기지데이터 발생부(511)와, 상기 EVSB 전처리부(301)에서 전처리 과정을 거친 데이터와 MPEG 헤더 바이트를 다중화하여 출력하는 다중화기(513)로 구성된다. FIG. 6 is an internal configuration diagram of the packet formatter of FIG. 3. The known data generation unit 511 for generating known data, and the EVSB preprocessing unit 301 multiplex and output data and MPEG header bytes that have been preprocessed. It consists of a multiplexer 513.

좀 더 상세히 설명하자면, 상기 다중화되어 출력되는 기지데이터는 인터리빙과정 및 트렐리스 부호화 과정을 거친후 최종 전송전의 VSB 전송프레임의 구조상에서 종래 기준데이터로 사용되었던 동기 데이터외의 별도의 기준데이터로서 수신기 에서 채널등화 및 복조기에 사용된다. 이렇게 함으로서 수신 성능을 향상시킬 수 있다. 또한 패킷 포맷터의 출력은 188Byte단위로 출력된다. 처음 4바이트는 MPEG 헤더 바이트이고, 나머지 184 바이트는 기지 데이터와 EVSB 전처리부(301)의 출력 데이터가 다중화되어 있다. In more detail, the multiplexed and outputted known data is separated from the synchronization data used as conventional reference data in the structure of the VSB transmission frame before the final transmission after interleaving and trellis encoding. Used for channel equalization and demodulation. In this way, the reception performance can be improved. In addition, the output of the packet formatter is output in units of 188 bytes. The first 4 bytes are MPEG header bytes, and the remaining 184 bytes are multiplexed from the known data and the output data of the EVSB preprocessor 301.

도 7은 상기 EVSB 후처리부(310)의 RS 엔코더(321)에서 출력되는 데이터를 프레임 구조로 보인 것으로서, 최종 전송되는 프레임은 아니다. 즉 프레임 내 데이터 세그먼트들의 일부를 보인 것으로서, 패킷 포맷터(302)에서 기지 데이터를 삽입하는 예를 보인 것이다. 도 7은 편의상 이해를 돕기 위해 인터리빙 깊이인 52세그먼트의 구성을 보인 것이다. ATSC VSB 시스템에서는 데이터 인터리버(312) 입력 단의 패킷을 데이터 세그먼트라고 부르기도 한다.FIG. 7 shows the data output from the RS encoder 321 of the EVSB post-processor 310 in a frame structure, and is not a final frame. In other words, as showing some of the data segments in the frame, it shows an example of inserting known data in the packet formatter 302. Figure 7 shows the configuration of 52 segments of interleaving depth for convenience of understanding. In the ATSC VSB system, the packet at the data interleaver 312 input terminal is also called a data segment.

도 7을 보면, 크게 4개의 데이터 영역으로 이루어진다. 즉, 헤더 영역(701), EVSB 데이터만 올 수 있는 페이로드 영역(702), 패리티 영역(703), 및 기지 데이터가 올 수 있는 기지 데이터 영역(704)으로 구성된다.Referring to FIG. 7, there are largely four data areas. That is, the header area 701 includes a payload area 702 that can receive only EVSB data, a parity area 703, and a known data area 704 that can come with known data.

상기 기지 데이터 영역(704)은 다시 크게 트렐리스 부호화부의 초기화가 가능한 영역(705), 트렐리스 부호화부의 초기화가 가능하지 영역(706)으로 구분된다. The known data area 704 is further divided into an area 705 in which the trellis encoder can be initialized and an area 706 in which the trellis encoder can not be initialized.

상기 트렐리스 부호화부의 초기화가 가능한 영역(705)은 해당 세그먼트의 패리티 바이트보다 시간적으로 먼저 인터리버에서 출력되는 바이트들의 위치이다. 이때 트렐리스 부호화부(323)로 입력되는 데이터가 기지 데이타열의 처음 또는, EVSB 데이터에서 기지 데이터로 바뀔 때 트렐리스 부호화부의 초기화가 가능한 영역(705)의 일부 또는 모든 데이터가 초기화 데이터로 치환되어 트렐리스 부호화 부(323)의 메모리로 입력된다. 상기 트렐리스 부호화부의 초기화가 가능한 영역(705)에도 일부 또는 모두 기지 데이터가 올 수도 있고, EVSB 데이터가 올 수도 있다. The initializeable region 705 of the trellis encoder is positions of bytes output from the interleaver in time before the parity byte of the corresponding segment. At this time, when the data inputted to the trellis encoder 323 is the beginning of the known data string or when the data is changed from the EVSB data to the known data, part or all of the data that can be initialized by the trellis encoder is replaced with initialization data. And input to the memory of the trellis encoder 323. Some or all known data may come to the region 705 in which the trellis encoder can be initialized, or EVSB data may come.

상기 트렐리스 부호화부의 초기화가 가능하지 않은 영역(706)에는 기지 데이터가 올 수도 있고, 일반 EVSB 데이터가 올 수도 있으며, 두 데이터의 영역 크기는 설계자에 의해 적절하게 변형 가능하다. 즉, 기지 데이터와 EVSB 데이터 량은 상호 상대적이다.Known data may come from the region 706 in which the trellis encoder cannot be initialized, general EVSB data may come, and the size of the two data may be appropriately modified by the designer. That is, the amount of known data and EVSB data are relative to each other.

그리고 상기 트렐리스 부호화부의 초기화가 가능한 영역(705)과 가능하지 않은 영역(706)의 크기는 각 세그먼트마다 달라진다.In addition, the sizes of the region 705 that can be initialized and the region 706 that cannot be initialized are different for each segment.

본 발명에서는 인터리빙 단위로 정해지는 세그먼트 순서에 따라 달라지는 것을 일 실시예로 설명한다.According to an embodiment of the present invention, the embodiment of the present invention will vary according to the segment order determined by the interleaving unit.

도 8은 전송 프레임 구조에서 각 세그먼트 순서와 각 세그먼트 내의 데이터의 구성의 일부를 보인 것이다. 이렇게 하는 것은 데이터 인터리빙 후에 가능한 각 세그먼트의 기지 데이터들을 특정 영역에 모일 수 있도록 하기 위한 것이다.8 shows a part of each segment order and configuration of data in each segment in the transmission frame structure. This is done so that known data of each segment possible after data interleaving can be collected in a specific area.

일 예로, 인터리빙 깊이가 52이고, 그 순서(e)가 13과 같거나 크고, 30보다 같거나 작은 세그먼트에서는 헤더 영역 다음에 트렐리스 부호화부의 초기화가 가능하지 않은 영역, 초기화가 가능한 영역, 페이로드 영역이 순차적으로 존재하며, 상기 영역들이 4번 반복되고 나서 패리티 영역이 존재한다.For example, in a segment having an interleaving depth of 52 and a sequence (e) equal to or greater than 13 and less than or equal to 30, an area in which the trellis encoder cannot be initialized after the header area, an area that can be initialized, and a pay The load regions exist sequentially, and the parity region exists after the regions are repeated four times.

이와 같은 구조로 데이터 인터리버(322)에서 데이터가 인터리빙되면 도 9와 같은 프레임 구조를 갖는다.When data is interleaved in the data interleaver 322 with the above structure, it has a frame structure as shown in FIG.

도 9를 보면, 먼저 헤더 영역들의 데이터가 있고, 이어 기지 데이터 영역들의 데이터가 있다. 즉, 데이터 인터리빙 전 각 세그먼트 내에 흩어져 있던 기지 데이터들이 데이터 인터리빙 후 다수개의 세그먼트에 모여진 것을 볼 수 있다. 상기 기지 데이터 영역들 다음에는 패리티 영역들의 데이터와 페이로드 영역들의 데이터가 있다. 9, there is data of header areas first, followed by data of known data areas. That is, it can be seen that known data scattered in each segment before data interleaving are collected in a plurality of segments after data interleaving. Following the known data areas are data of parity areas and data of payload areas.

도 10은 상기 데이터 인터리버(322)에서 도 9와 같이 인터리빙된 데이터를 이용하여 트렐리스 부호화하는 초기화 가능한 트렐리스 부호화부(323)의 상세 블록도의 일 실시예를 보이고 있다.FIG. 10 illustrates an example of a detailed block diagram of an initializeable trellis encoder 323 that trellis-codes the data interleaver 322 using interleaved data as shown in FIG. 9.

도 10을 보면, 인터리빙된 데이터, 호환성 처리부(324)에서 출력되는 패리티 바이트, 초기화 데이터를 기 정해진 규칙에 따라 다중화하여 출력하는 다중화기(611), 상기 다중화기(611)의 출력 데이터를 트렐리스 부호화하여 출력하는 트렐리스 부호기(612), 및 상기 트렐리스 부호기(612)의 메모리를 초기화하기 위한 초기화 데이터를 생성하여 상기 다중화기(611)와 호환성 처리부(324)로 출력하는 초기화 제어부(613)로 구성된다. Referring to FIG. 10, a multiplexer 611 for multiplexing and outputting interleaved data, a parity byte output from the compatibility processor 324, and initialization data according to a predetermined rule, and the output data of the multiplexer 611 are trellid. A trellis encoder 612 for encoding and outputting a signal and an initialization controller for generating initialization data for initializing the memory of the trellis encoder 612 and outputting the initialization data to the multiplexer 611 and the compatibility processor 324. 613.

즉, 인터리빙된 데이터가 기지 데이터이고, 상기 기지 데이터가 연속적으로 입력되는 기지 데이터열의 처음이면 트렐리스 부호기(612)의 초기화가 필요하다. 이것은 트렐리스 부호화 후 원하는 기지 데이터로 출력하기 위해서이다. 그리고 상기 트렐리스 부호기(612)의 메모리 초기화가 필요한 경우 상기 기지 데이터의 일부가 초기화 데이터로 치환되어 상기 트렐리스 부호기(612)로 출력되어야 한다. 그러면 상기 트렐리스 부호기 내 메모리는 상기 초기화 데이터에 의해 초기화되고, 상 기 트렐리스 부호기의 출력은 송/수신측에서 원하는 형태의 부호화된 기지 데이터를 출력하게 된다. In other words, if the interleaved data is known data and the beginning of the known data string to which the known data is continuously input, the trellis encoder 612 needs to be initialized. This is for outputting desired known data after trellis coding. When memory initialization of the trellis encoder 612 is required, a part of the known data should be replaced with initialization data and output to the trellis encoder 612. Then, the memory in the trellis encoder is initialized by the initialization data, and the output of the trellis encoder outputs encoded known data of a desired type on the transmitting / receiving side.

만일 인터리빙되어 출력되는 데이터가 기지 데이터이고, 초기화가 필요하다고 하면 상기 다중화기(611)는 인터리빙된 데이터의 일부를 초기화 데이터로 치환하여 트렐리스 부호기(612)로 출력하고, 각 세그먼트 내 패리티 위치에서는 상기 호환성 처리부(324)에서 출력되는 패리티 데이터를 상기 트렐리스 부호기(612)로 출력한다. If the data interleaved and output are known data and need to be initialized, the multiplexer 611 replaces a part of the interleaved data with initialization data and outputs the data to the trellis encoder 612, and the parity position in each segment. In this case, the parity data output from the compatibility processor 324 is output to the trellis encoder 612.

상기 트렐리스 부호기(612)는 상기 다중화기(611)에서 출력되는 데이터에 대해 심볼 단위로 트렐리스 부호화한다.  The trellis encoder 612 trellis-codes the data output from the multiplexer 611 in symbol units.

즉, 상기 트렐리스 부호기(612)는 한 심볼을 구성하는 상위 비트를 하나의 메모리를 이용하여 1비트로 코딩하여 출력하고, 하위 비트는 두개의 메모리를 이용하여 2비트로 코딩하여 출력한다. 이때 기지 데이터가 입력되었을 때 트렐리스 부호화 후 원하는 기지 데이터로 출력하기 위해서는 상기 메모리들을 초기화시켜야 한다.That is, the trellis encoder 612 codes the upper bits constituting one symbol into one bit using one memory and outputs the lower bits by coding two bits using two memories. In this case, when known data is input, the memories must be initialized to output desired data after trellis encoding.

이를 위해 초기화 제어부(613)는 메모리 초기화가 필요한 경우 메모리의 상태를 보고 초기화 데이터를 생성하여 상기 다중화기(611)로 출력한다. 상기 초기화 데이터는 4비트 즉, 두 심볼로 이루어진다.To this end, the initialization controller 613 generates the initialization data based on the state of the memory and outputs the initialization data to the multiplexer 611 when memory initialization is required. The initialization data consists of 4 bits, that is, two symbols.

이때 상기 트렐리스 부호기는 12개로 구성되며, 다중화기(611)에서 출력되는 12개의 바이트는 순차적으로 각 트렐리스 부호기로 입력된다. 여기서 각 바이트의 초기 4비트 즉, 2심볼이 초기화 데이터가 될 수 있다.At this time, the trellis encoder is composed of 12, and the 12 bytes output from the multiplexer 611 are sequentially input to each trellis encoder. Here, the initial four bits of each byte, that is, two symbols, may be initialization data.

또한 상기 초기화 제어부(613)는 초기화 데이터를 호환성 처리부(324)로 출력한다.   In addition, the initialization controller 613 outputs initialization data to the compatibility processor 324.

즉 상기 인터리빙된 데이터가 아닌 새로운 데이터에 의해 상기 메모리의 초기화가 이루어지므로, RS 패리티를 다시 생성하여 원래의 패리티 데이터와 치환하여야 한다. That is, since the memory is initialized by new data instead of the interleaved data, RS parity must be regenerated and replaced with original parity data.

이를 호환성 처리부(324)에서 수행한다. The compatibility processing unit 324 performs this.

상기 호환성 처리부(324)는 RS 엔코더(321)의 출력과 트렐리스 부호화부(323)의 초기화 제어부(613)의 출력을 입력받아 20바이트의 패리티를 생성한 후 다중화기(611)로 출력한다.The compatibility processor 324 receives the output of the RS encoder 321 and the output of the initialization controller 613 of the trellis encoder 323, generates 20 bytes of parity, and outputs the parity to the multiplexer 611. .

상기 트렐리스 부호화부(323)의 출력은 프레임 다중화기(325)로 출력된다.The output of the trellis encoder 323 is output to the frame multiplexer 325.

상기 프레임 다중화기(325)는 상기 트렐리스 부호화부(323)의 출력에 필드 동기와 세그먼트 동기를 삽입한 후 송신부(330)를 통해 전송한다. The frame multiplexer 325 inserts field sync and segment sync into the output of the trellis encoder 323 and transmits the same through the transmitter 330.

도 11은 도 3과 같은 VSB 송신 시스템에서 전송되는 데이터를 수신하여 복조 및 등화하여 원래 데이터로 복원하는 VSB 수신 시스템의 일 실시예를 보인 구성 블록도이다.FIG. 11 is a block diagram illustrating an embodiment of a VSB receiving system for receiving, demodulating, and equalizing data transmitted from a VSB transmitting system as shown in FIG. 3 to restore original data.

도 11은 튜너(711), 복조부(712), 등화기(713), 기지 데이터 검출부(714), 비터비 디코더(715), 디인터리버(716), RS 디코더(717), 디랜더마이저(718)를 포함하여 구성된다. 11 shows a tuner 711, a demodulator 712, an equalizer 713, a known data detector 714, a Viterbi decoder 715, a deinterleaver 716, an RS decoder 717, and a derandomizer ( 718).

또한 상기 VSB 수신 시스템은 메인 패킷 제거부(719), MPEG 헤더 제거부(720), 패킷 디포맷터(721), 인핸스드 데이터 처리부(722)를 포함하여 구성된다.In addition, the VSB receiving system includes a main packet remover 719, an MPEG header remover 720, a packet deformatter 721, and an enhanced data processor 722.

즉, 상기 튜너(711)는 특정 채널의 주파수를 튜닝하여 다운 컨버팅한 후 복조부(712)로 출력한다.That is, the tuner 711 tunes down-converts the frequency of a specific channel and outputs it to the demodulator 712.

상기 복조부(712)는 튜닝된 채널 주파수에 대해 송신 방식의 역으로 복조를 수행하여 등화기(713)와 기지 데이터 검출부(704)로 출력한다. 일 예로, 상기 복조부(712)에서는 반송파 복구, 타이밍 복구 등이 이루어진다. The demodulator 712 demodulates the tuned channel frequency in the inverse of the transmission scheme and outputs the demodulated signal to the equalizer 713 and the known data detector 704. For example, the demodulator 712 performs carrier recovery, timing recovery, and the like.

상기 등화기(713)는 주파수 포착 및 추적 과정을 통해 상기 복조된 신호에 포함된 채널 상의 왜곡을 보상한 후 비터비 디코더(715)로 출력한다. The equalizer 713 compensates for the distortion on the channel included in the demodulated signal through frequency capturing and tracking, and outputs the same to the Viterbi decoder 715.

이때 상기 기지 데이터 검출부(714)는 상기 복조부(712)의 출력 데이터로부터 송신측에서 삽입한 기지 데이터를 검출한 후 복조부(712)와 등화기(713)로 출력한다. At this time, the known data detector 714 detects the known data inserted by the transmitter from the output data of the demodulator 712 and outputs the known data to the demodulator 712 and the equalizer 713.

상기 복조부(712)는 타이밍 복원이나 반송파 복구시에 상기 기지 데이터를 이용함으로써, 복조 성능을 향상시킬 수 있고, 등화기(713)는 주파수 포착이나 추적 과정에서 상기 기지 데이터를 이용함으로써, 등화 성능을 향상시킬 수 있다.The demodulator 712 can improve demodulation performance by using the known data during timing recovery or carrier recovery, and the equalizer 713 can use the known data during frequency acquisition and tracking to achieve equalization performance. Can improve.

상기 등화기(713)의 출력이 비터비 디코더(715), 디인터리버(716), RS 디코더(717), 및 디랜더마이저(718)를 거친 후 메인 MPEG 디코더(도시되지 않음)로 출력됨과 동시에 메인 패킷 제거부(719)로 출력된다. The output of the equalizer 713 passes through the Viterbi decoder 715, the deinterleaver 716, the RS decoder 717, and the derandomizer 718 and then to the main MPEG decoder (not shown). It is output to the main packet removing unit 719.

상기 메인 MPEG 디코더는 메인 MPEG에 해당하는 패킷에 대해서만 디코딩을 수행한다. 만일 패킷 ID가 EVSB이면 디코딩을 하지 않는다.   The main MPEG decoder decodes only packets corresponding to the main MPEG. If the packet ID is EVSB, no decoding is performed.

한편 상기 메인 패킷 제거부(719)는 디랜더마이저(718)의 출력으로부터 메인 패킷을 제거하여 MPEG 헤더 제거부(720)로 출력한다. 상기 MPEG 헤더 제거부(720) 는 메인 패킷 제거부(719)에서 출력되는 신호로부터 MPEG 헤더를 제거한 후 패킷 디포맷터(721)로 출력한다. 상기 패킷 디포맷터(721)는 입력되는 신호에 포함된 기지 데이터를 제거한 후 인핸스드 데이터 처리부(722)로 출력한다.The main packet remover 719 removes the main packet from the output of the derandomizer 718 and outputs the main packet to the MPEG header remover 720. The MPEG header remover 720 removes the MPEG header from the signal output from the main packet remover 719 and outputs the MPEG header to the packet deformatter 721. The packet deformatter 721 removes the known data included in the input signal and outputs it to the enhanced data processor 722.

이상 설명한 내용과 같이 당업자라면 본 발명의 기술 사상을 이탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 실시예에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의하여 정해져야 한다.As described above, those skilled in the art will appreciate that various changes and modifications can be made without departing from the spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the embodiments, but should be defined by the claims.

도1은 일반적인 디지탈 방송 송신 시스템의 구성 블록도1 is a block diagram of a general digital broadcast transmission system

도 2는 일반적인 VSB 전송 프레임의 구조를 보인 도면2 is a view showing the structure of a typical VSB transmission frame

도 3은 본 발명에 따른 디지탈 방송 송신 시스템의 구성 블록도3 is a block diagram illustrating a digital broadcast transmission system according to the present invention.

도 4는 도 3의 데이터 인터리버의 일 실시예를 보인 구성 블록도4 is a block diagram illustrating an embodiment of the data interleaver of FIG. 3.

도 5는 도 3의 데이터 인터리버의 동작 예를 프레임 상에서 보인 도면5 is a diagram illustrating an example of an operation of the data interleaver of FIG. 3 on a frame;

도 6은 도 3의 패킷 포맷터의 일 실시예를 보인 상세 블록도FIG. 6 is a detailed block diagram illustrating an embodiment of the packet formatter of FIG. 3. FIG.

도 7은 본 발명에 따른 인터리빙 전의 기지 데이터의 삽입 예를 프레임 구조로 보인 도면7 illustrates a frame structure showing an example of inserting known data before interleaving according to the present invention.

도 8은 도 7의 기지 데이터의 삽입 예를 각 세그먼트별로 구분하여 보인 도면FIG. 8 is a diagram illustrating an example of inserting known data of FIG. 7 by segment. FIG.

도 9는 본 발명에 따른 인터리빙 후의 기지 데이터의 삽입 예를 프레임 구조로 보인 도면9 is a view showing a frame structure of an example of insertion of known data after interleaving according to the present invention;

도 10은 본 발명의 일 실시예에 따른 트렐리스 부호화부의 상세 블록도10 is a detailed block diagram of a trellis encoder according to an embodiment of the present invention.

도 11은 본 발명에 따른 디지탈 방송 수신 시스템의 일 실시예를 보인 전체 구성 블록도 11 is a block diagram showing the overall configuration of an embodiment of a digital broadcast reception system according to the present invention.

도면의 주요 부분에 대한 부호의 설명Explanation of symbols for the main parts of the drawings

301 : EVSB 전처리부 302 : EVSB 패킷 포맷터301: EVSB preprocessor 302: EVSB packet formatter

303 : 패킷 다중화기 304 : 데이터 랜덤마이저303: packet multiplexer 304: data randomizer

310 : EVSB 후처리부 311 : RS 엔코더310: EVSB post-processing unit 311: RS encoder

312 : 데이터 인터리버 313 : 길쌈 부호화기312 data interleaver 313 convolutional encoder

314 : 데이터 디인터리버 315 : RS 바이트 제거기314: Data Deinterleaver 315: RS Byte Eliminator

321 : RS 엔코더 322 : 데이터 인터리버321 RS encoder 322 data interleaver

323 : 트렐리스 부호화부 324 : 호환성 처리부323 trellis encoder 324 compatibility processor

325 : 프레임 다중화기 330 : 송신부325: frame multiplexer 330: transmitter

Claims (6)

방송 송신기로부터 전송된 DTV 방송 신호를 방송 수신기에서 처리하는 방법에 있어서,In the method for processing a DTV broadcast signal transmitted from a broadcast transmitter in a broadcast receiver, 인핸스드 데이터의 수신 성능을 향상시키기 위해 사용되는, 송/수신기에서 상호 알고 있는 제1 기지데이터를 포함하는 DTV 방송 신호를 수신하는 단계;Receiving a DTV broadcast signal including first known data mutually known at a transmitter / receiver, used to improve reception performance of enhanced data; 여기서, 상기 제1 기지데이터는, 상기 방송 송신기에서 초기화 데이터에 의해 트렐리스 부호기의 메모리를 초기화하는 단계; 상기 초기화 데이터 다음에 위치하고 있는 제2 기지데이터를 상기 트렐리스 부호기에 입력하는 단계; 및 상기 초기화된 메모리를 기초로 제2 기지데이터에 대해 트렐리스 부호화를 수행하여 제1 기지데이터를 생성하는 단계;를 포함하는 방법을 통해 생성되고, The first known data may include: initializing a memory of a trellis encoder by initialization data in the broadcast transmitter; Inputting second known data located after the initialization data into the trellis encoder; And generating first known data by performing trellis coding on second known data based on the initialized memory. 상기 제1 기지데이터를 검출하는 단계; 및Detecting the first known data; And 상기 검출된 제1 기지데이터를 기초로 상기 DTV 방송 신호에 포함된 인핸스드 데이터에 대해 채널 왜곡을 보상하는 단계;를 포함하는 것을 특징으로 하는 DTV 방송 신호를 방송 수신기에서 처리하는 방법.And compensating for channel distortion with respect to enhanced data included in the DTV broadcast signal based on the detected first known data. 제1항에 있어서, The method of claim 1, 상기 DTV 방송 신호에 포함된 노멀 데이터를 제거하는 단계;를 더 포함하는 것을 특징으로 하는 DTV 방송 신호를 방송 수신기에서 처리하는 방법.Removing normal data included in the DTV broadcast signal; and processing the DTV broadcast signal in a broadcast receiver. 제2항에 있어서,The method of claim 2, 상기 노멀 데이터가 제거된 DTV 방송 신호인 인핸스드 데이터를 처리하는 단계;를 더 포함하는 것을 특징으로 하는 DTV 방송 신호를 방송 수신기에서 처리하는 방법.And processing enhanced data which is a DTV broadcast signal from which the normal data has been removed. 방송 송신기로부터 전송된 DTV 방송신호를 처리하는 방송 수신기에 있어서,A broadcast receiver for processing a DTV broadcast signal transmitted from a broadcast transmitter, 인핸스드 데이터의 수신성능을 향상시키기 위해 사용되는, 송/수신기에서 상호 알고 있는 제1 기지 데이터를 포함하는 DTV 방송 신호를 수신하는 튜너;A tuner for receiving a DTV broadcast signal including first known data mutually known at a transmitter / receiver, used to improve reception performance of enhanced data; 상기 제1 기지데이터를 검출하는 기지 데이터 검출기; 및A known data detector for detecting the first known data; And 상기 검출된 제1 기지데이터를 기초로 상기 DTV 방송 신호에 포함된 인핸스드 데이터에 대해 채널 왜곡을 보상하는 채널등화기;를 포함하고,And a channel equalizer configured to compensate for channel distortion with respect to enhanced data included in the DTV broadcast signal based on the detected first known data. 상기 제1 기지데이터는, 상기 방송 송신기에서 초기화 데이터에 의해 트렐리스 부호기의 메모리를 초기화하고, 상기 초기화 데이터 다음에 위치하고 있는 제2 기지데이터를 상기 트렐리스 부호기에 입력하며, 그리고 상기 초기화된 메모리를 기초로 제2 기지데이터에 대해 상기 트렐리스 부호기에서 트렐리스 부호화를 수행하여 생성되는 것을 특징으로 하는 DTV 방송 신호를 처리하는 방송 수신기.The first known data initializes the memory of the trellis encoder by the initialization data in the broadcast transmitter, inputs the second known data located next to the initialization data into the trellis encoder, and initializes the initialized data. And a trellis encoding is performed by the trellis encoder on the second known data based on a memory. 제4항에 있어서, The method of claim 4, wherein 상기 DTV 방송 신호에 포함된 노멀 데이터를 제거하는 노멀 데이터 제거기;를 더 포함하는 것을 특징으로 하는 DTV 방송 신호를 처리하는 방송 수신기.And a normal data remover for removing normal data included in the DTV broadcast signal. 제5항에 있어서,The method of claim 5, 상기 노멀 데이터가 제거된 DTV 방송 신호인 인핸스드 데이터를 처리하는 인핸스드 데이터 처리기;를 더 포함하는 것을 특징으로 하는 DTV 방송 신호를 처리하는 방송 수신기. And an enhanced data processor configured to process enhanced data that is a DTV broadcast signal from which the normal data has been removed.
KR1020090003788A 2009-01-16 2009-01-16 Broadcasting transmitter/receiver and method of processing broadcasting signal KR100908065B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090003788A KR100908065B1 (en) 2009-01-16 2009-01-16 Broadcasting transmitter/receiver and method of processing broadcasting signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090003788A KR100908065B1 (en) 2009-01-16 2009-01-16 Broadcasting transmitter/receiver and method of processing broadcasting signal

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020050090175A Division KR101191181B1 (en) 2005-09-27 2005-09-27 Transmitting/receiving system of digital broadcasting and data structure

Publications (2)

Publication Number Publication Date
KR20090016033A true KR20090016033A (en) 2009-02-12
KR100908065B1 KR100908065B1 (en) 2009-07-15

Family

ID=40685328

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090003788A KR100908065B1 (en) 2009-01-16 2009-01-16 Broadcasting transmitter/receiver and method of processing broadcasting signal

Country Status (1)

Country Link
KR (1) KR100908065B1 (en)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100674423B1 (en) 2001-01-19 2007-01-29 엘지전자 주식회사 Transmitting/receiving system and data processing method
US6806915B2 (en) 2001-05-03 2004-10-19 Koninklijke Philips Electronics N.V. Method and apparatus for echo cancellation in digital communications using an echo cancellation reference signal
CA2404404A1 (en) * 2001-09-24 2003-03-24 Koninklijke Philips Electronics N.V. An improved digital transmission system for an enhanced atsc 8-vsb system

Also Published As

Publication number Publication date
KR100908065B1 (en) 2009-07-15

Similar Documents

Publication Publication Date Title
KR101191181B1 (en) Transmitting/receiving system of digital broadcasting and data structure
KR101147760B1 (en) Transmitting/ receiving system and method of digital broadcasting, and data structure
KR101147759B1 (en) Transmitting/receiving system of digital broadcasting
KR101216079B1 (en) Digital broadcasting system and processing method
KR101208504B1 (en) Digital broadcasting system and processing method
KR100771631B1 (en) Broadcasting system and method of processing data in a Broadcasting system
KR101191182B1 (en) Digital broadcasting system and processing method
KR101079100B1 (en) digital broadcasting system, method, and data structure
KR101208509B1 (en) Digital broadcasting system and processing method
KR100813040B1 (en) Broadcasting system and method of processing data in a Broadcasting system
KR101208498B1 (en) digital broadcasting system, method, and data structure
KR101227507B1 (en) An apparatus and a method for tranmitting a digital broadcasting signal
KR101199386B1 (en) Digital broadcasting system and data processing method
KR100908065B1 (en) Broadcasting transmitter/receiver and method of processing broadcasting signal
KR100904445B1 (en) Broadcasting transmitter/receiver and method of processing broadcasting signal
KR100949973B1 (en) Broadcasting transmitter/receiver and method of processing broadcasting signal
KR101227506B1 (en) Digital broadcasting system and processing method
KR100925448B1 (en) Broadcasting transmitter/receiver and method of processing broadcasting signal
KR100813055B1 (en) Transmitting/receiving system and method of data processing in the transmitting/receiving system
KR100917203B1 (en) Digital broadcasting system and processing method
KR100813054B1 (en) Transmitting/receiving system and method of data processing in the transmitting/receiving system
KR100793810B1 (en) Transmitting system and method of processing data
KR100860038B1 (en) Transmitting system and method of processing data
KR20070089510A (en) Digital broadcasting system and processing method

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130624

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140624

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150624

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160624

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee