KR100908065B1 - Broadcast transmitter / receiver and a broadcast signal processing method - Google Patents

Broadcast transmitter / receiver and a broadcast signal processing method Download PDF

Info

Publication number
KR100908065B1
KR100908065B1 KR20090003788A KR20090003788A KR100908065B1 KR 100908065 B1 KR100908065 B1 KR 100908065B1 KR 20090003788 A KR20090003788 A KR 20090003788A KR 20090003788 A KR20090003788 A KR 20090003788A KR 100908065 B1 KR100908065 B1 KR 100908065B1
Authority
KR
Grant status
Grant
Patent type
Application number
KR20090003788A
Other languages
Korean (ko)
Other versions
KR20090016033A (en )
Inventor
강경원
곽국연
최인환
홍성룡
홍영진
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Grant date

Links

Images

Abstract

본 발명은 디지털 방송 송/수신 시스템과 관련된 것으로서, 특히 본 발명은 인핸스드 데이터가 전송되는 데이터 영역의 특정 위치에 송/수신측에서 알고 있는 기 정의된 기지 데이터를 삽입하여 전송한다. The present invention is related to digital broadcasting transmission / reception system, in particular, the present invention transmits known data inserted into the defined groups known to the transmitting / receiving side in a specific location in the data area in which transmission data is enhanced. 그리고 수신측에서는 상기 기지 데이터를 복조나 등화 과정에 이용함으로써, 채널 변화가 심하거나 노이즈에 약한 환경에서 수신 성능을 향상시킬 수 있다. And it is possible to by means of the known data receiving side for demodulation or equalization process, improve the reception performance in a channel change is severe or mild to the environment noise.
VSB, 기지 데이터 VSB, data bases

Description

방송 송/수신기 및 방송 신호 처리 방법{Broadcasting transmitter/receiver and method of processing broadcasting signal} Broadcast transmitter / receiver and a broadcast signal processing method {Broadcasting transmitter / receiver and method of processing broadcasting signal}

본 발명은 디지털 통신 시스템에 관한 것으로, 특히 VSB(Vestigial Side Band)방식으로 변조하여 이를 송신하고 수신하는 디지털 방송 송/수신 시스템, 및 데이터 구조에 관한 것이다. The present invention relates to a digital broadcast transmitting / receiving system, and data structures, and more particularly to modulation by VSB (Vestigial Side Band) system transmits and receives it relates to digital communication systems.

미국에서는 지상파 디지털 방송을 위해 ATSC 8T-VSB 전송방식을 1995년 표준으로 채택하여 1998년 하반기부터 방송을 하고 있으며, 우리나라에서도 미국 방식과 동일한 ATSC 8T-VSB 전송 방식을 표준으로 채택하여 1995년 5월 실험 방송을 시작하였고, 2000년 8월 31일 시험방송 체제로 전환되었다. In the United States adopted the ATSC 8T-VSB transmission system for digital terrestrial broadcast standard in 1995 has been broadcasting since the second half of 1998, the country also adopted the same ATSC 8T-VSB transmission system and the American way as a standard May 1995 began experimenting broadcast, August 31, 2000 were converted into test broadcasting system.

도 1은 기존의 ATSC 8T-VSB 송신시스템을 나타낸 것이다. Figure 1 illustrates the existing ATSC 8T-VSB transmission system. 데이터 랜더마이저는 입력된 MPEG 영상/음향 데이터를 랜덤하게 하고, 리드-솔로론 부호기는 데이터를 리드-솔로몬 부호화하여 20바이트의 패리티 부호를 첨가하며, 데이터 인터리버는 데이터를 인터리빙하고, 트렐리스 부호기는 데이터를 바이트에서 심볼(Symbol)로 변환한 후 트렐리스(Trellis) 부호화한다. Data rendered Mai I and randomly the input MPEG video / audio data, the lead-solo Ron encoder the data lead-to-Solomon coding, and adding the parity code of 20 bytes, a data interleaver is interleaving the data, and a trellis encoder It will then convert the data to a symbol (symbol) in byte bit trellis coding (trellis). 먹스에서는 심볼 열과 동기 신호들을 먹싱하며, 파일럿 삽입기에서는 파일럿 신호를 심볼 열에 추가하며, VSB 변조기에 서는 심벌 열을 중간 주파수 대역의 8VSB 신호로 변조하며, RF 변환기에서는 중간 주파수 대역 신호를 RF 대역 신호로 변환하여 안테나를 통해 전송한다. MUX in and Muxing the synchronization signal column symbol, a pilot inserter in the and adding the pilot signal sequence symbol, VSB modulates the symbol column standing on the modulator as 8VSB signal of the intermediate frequency band, RF converter in the intermediate frequency band signal RF band signal It converted to, and transmits via the antenna.

북미 및 국내에서 디지털 방송 표준으로 채택된 8T-VSB 전송방식은 MPEG 영상/음향 데이터의 전송을 위해 개발된 시스템이다. 8T-VSB transmission system employed in North America and the domestic digital broadcasting standard is a system developed for the transmission of MPEG video / audio data. 그러나 요즈음 디지털 신호처리 기술이 급속도로 발전하고, 인터넷이 널리 사용됨에 따라서 디지털 가전과 컴퓨터 및 인터넷 등이 하나의 큰 틀에 통합되어 가는 추세이다. But these days, digital signal processing technology has developed rapidly, and the trend is the widespread use of the Internet and digital home appliances such as computers and the Internet, depending on the way one is integrated into the larger framework of. 따라서 사용자의 다양한 요구를 충족시키기 위해서는 디지털 방송 채널을 통하여 영상/음향 데이터에 더하여 각종 부가 데이터를 전송할 수 있는 시스템의 개발이 필요하다. Therefore, the development of various types of additional data that can be sent in addition to the video / audio data through a digital broadcasting system channel is needed to meet the different needs of the user.

부가 데이터 방송의 일부 이용자는 간단한 형태의 실내 안테나가 부착된 PC 카드 혹은 포터블 기기를 이용하여 부가데이터방송을 사용할 것으로 예측되는데, 실내에서는 벽에 의한 차단과 근접이동체의 영향으로 신호 세기가 크게 감소하고 반사파로 인한 고스트와 잡음의 영향으로 방송 수신 성능이 떨어지는 경우가 발생할 수 있다. Some of the additional data broadcast user there is expected to use the additional data broadcasting by using the simple type of indoor antenna attached PC card or portable device, in the room the signal strength is greatly reduced by blocking the effect of the close-moving body by the wall, and are caused by reflected waves may occur if the ghost and poor broadcast reception performance due to the influence of noise. 그런데 일반적인 영상/음향데이터와는 달리 부가 데이터 전송의 경우에는 보다 낮은 오류율을 가져야 한다. By the way, unlike the case of general video / audio data, additional data transfer, should have a lower error rate. 영상/음향 데이터의 경우에는 사람의 눈과 귀가 감지하지 못하는 정도의 오류는 문제가 되지 않는 반면에, 부가데이터(예:프로그램 실행 파일,주식정보등)의 경우에는 한 비트의 오류가 발생해도 심각한 문제를 일으킬 수 있다. In the case of video / audio data, while the failure of the extent of the person's eyes and do not return home detection is not a problem, and additional data (eg, program execution files, stock information, etc.), even if an error occurs in a bit serious case of It can cause problems. 따라서 therefore 채널에서 발생하는 고스트와 잡음에 더 강한 시스템의 개발이 필요하다. The development of a stronger system is required for the ghost and noise generated in the channel.

부가 데이터의 전송은 통상 MPEG 영상/음향과 동일한 채널을 통해 시분할 방식으로 이루어 질 것이다. Transmission of the additional data will be done in a time-division manner on the same channel with ordinary MPEG video / audio. 그런데 디지털 방송이 시작된 이후로 시장에는 이미 MPEG 영상/음향만 수신하는 ATSC VSB 디지털 방송 수신기가 널리 보급되어 있는 상황이다. But the situation in the ATSC VSB digital broadcast receiver for digital broadcast is received after the market has already MPEG video / audio only started widespread. 따라서 MPEG 영상/음향과 동일한 채널로 전송되는 부가 데이터가 기존에 시장에 보급된 기존 ATSC VSB 전용 수신기에 아무런 영향을 주지 않아야 한다. Therefore, additional data to be transmitted on the same channel and MPEG video / audio that should not affect the existing ATSC VSB receiver only to existing distribution market. 이와 같은 상황을 ATSC VSB 호환으로 정의하며, 부가데이터 방송 시스템은 ATSC VSB 시스템과 호환 가능한 시스템이어야 할 것이다. This defines the same situation as ATSC VSB compliant, additional data broadcasting system will be compatible with the system and the ATSC VSB system. 상기 부가 데이터를 인핸스드 데이터 또는 EVSB 데이터라 하기도 한다. And also the additional data, the enhanced data or data EVSB la.

또한 열악한 채널환경에서는 기존의 ATSC VSB수신 시스템의 수신성능이 떨어질 수 있다. Also, in a poor channel environment it can degrade the reception performance of the conventional ATSC VSB reception system. 특히 휴대용 및 이동수신기의 경우에는 채널변화 및 노이즈에 대한 강건성이 더욱 요구된다. Especially for portable and mobile receivers, the robustness to channel variations and noise are further required.

따라서 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서, 부가데이터 전송에 적합하고 노이즈에 강한 새로운 VSB 전송시스템을 제안하는데 있다. Therefore, the present invention is one made in view the above problems, and suitable for the additional data transmission is to propose a strong new VSB transmission system to noise.

본 발명의 다른 목적은 부가데이터 심볼의 복호성능 향상을 위한 송신시스템 및 수신시스템을 제공하는데 있다. Another object of the present invention is to provide a transmission system and a receiving system for decoding data symbols of the additional performance improvement.

본 발명의 또 다른 목적은 송/수신측에 알고 있는 데이터를 데이터의 특정 영역에 삽입하여 전송함으로서, 수신 성능을 향상시키는 송신 시스템 및 수신 시스템, 그리고 데이터 구조를 제공하는데 있다. A further object of the present invention to provide a transmitting system and a receiving system, and a data structure for improving, by transmitting the reception performance by inserting the known data in the transmitting / receiving side in a specific area of ​​the data.

상기와 같은 목적을 달성하기 위한 본 발명의 특징은 입력되는 데이터에 대하여 이미 알고있는 기지 데이터(Known data)를 일정한 규칙에 의하여 삽입한 다음 일정한 패킷(Packet)단위로 출력하는데 있다. Feature of the present invention for achieving the above object, is to insert a specific rule by the data base (Known data) with respect to a known input data and then output a constant packet (Packet) basis. 상기 규칙은 뒤에서 상세히 후술한다. The rule will be described hereinafter from the back.

상기 기지 데이터가 삽입되는 패킷은 적어도 두개 이상의 영역으로 구분되어 필드 안에 삽입된다. Packet wherein the known data is inserted is inserted into the at least one region is divided into two fields.

상기 기지 데이터가 삽입되는 패킷은 적어도 트렐리스 부호화부의 초기화가 가능하지 않은 영역과, 트렐리스 부호화부의 초기화가 가능한 영역을 포함한다. The known packet in which data is inserted, comprises at least a trellis encoding unit that initialization is not possible region and the possible trellis encoding unit initialize region. 상기 영역의 구분은 세그먼트 순서에 따라 달라진다. Classification of the area depends on the segment sequence.

상기 트렐리스 부호화부의 초기화가 가능한 영역에는 트렐리스 부호화부의 초기화가 필요한 경우, 일부 또는 전체가 초기화 데이터로 치환된다. If the Trellis encoding unit that requires the initialization is possible area, a trellis encoding unit initializes, that some or all are substituted by the initialization data.

이를 수행하기 위한 디지탈 방송 송신 시스템은, 입력되는 인핸스드 데이터에 이미 알고 있는 기지 데이터를 부가하여 패킷 단위로 출력하는 패킷 포맷터; A digital broadcast transmission system for doing this is that by adding a known data base in the enhanced data packet which is input outputs the packet formatter unit; 상기 패킷 포맷터의 출력에 대해 RS 인코딩 및 인터리빙을 수행하는 RS 인코더 및 데이터 인터리버; RS encoder and a data interleaver for performing RS encoding and interleaving on the output of the packet formatter; 상기 데이터 인터리버의 출력 데이터가 기지 데이터이고, 연속되는 기지 데이터열의 처음이면 메모리 초기화를 수행한 후 트렐리스 엔코딩하여 출력하는 초기화가 가능한 트렐리스 부호화부; And the output data is the known data of the data interleaver, follow the first memory is initialized consecutive base data train after the trellis encoding is possible by the initialization and outputting a trellis encoder; 상기 RS 인코더의 출력과 상기 트렐리스 부호화부의 출력으로부터 패리티를 다시 계산하여 상기 트렐리스 부호화부로 입력되는 패리티 위치의 패티리와 치환되도록 출력하는 호환성 처리부; Output and the compatibility processor for the trellis-encoded by re-calculating the parity output from the trellis encoding output to the substitution of Parity Parity where the input to the unit of the RS encoder; 및 상기 트렐리스 부호화부의 출력에 동기 신호를 삽입한 후 변조 과정을 거쳐 전송하는 송신부를 포함하여 구성되는 것을 특징으로 한다. And it is characterized in that comprises a transmitter configured to transmit via the modulation process after insertion of the synchronization signal to the trellis encoding output portion.

상기 포맷 컨버터는 기 정의된 기지 데이터를 생성하는 기지 데이터 생성부; The format converter group known data generator for generating a known data definition; MPEG 헤더, 입력되는 인핸스드 데이터, 상기 생성된 기지 데이터를 패킷 단위로 다중화하여 출력하는 다중화기를 포함하여 구성되며, 상기 다중화기는 세그먼트 순서에 따라 패킷 내 기지 데이터 위치를 결정하고 그 위치에서 기지 데이터가 출력되도록 하는 것을 특징으로 한다. MPEG header, the enhanced data, the generated known data input is configured to include a multiplexer for outputting multiplexed in packets, the multiplexer determines the packet within the known sequence is located along a segment order, and the base at that position data is characterized by that output.

본 발명에 따른 전송 프레임을 구성하는 각 데이터 세그먼트는, MPEG 헤더가 삽입되는 영역; Each of the data segments of the transmission frame according to the present invention, MPEG area header is inserted; 기지 데이터가 삽입되는 영역; Region known data is inserted; 인핸스드 데이터가 삽입되는 영역; Enhanced region in which data is inserted; 및 패리티 데이터가 삽입되는 영역을 포함하여 구성되며, 상기 기지 데이터 영역은 세그먼트 순서에 따라 그 위치가 결정되는 것을 특징으로 한다. And it is configured to include a region parity data is inserted, the base of the data area is characterized in that the segment sequence in accordance with the position is determined.

상기 기지 데이터 영역의 데이터는 초기화 가능한 트렐리스 부호화부에 의해 트렐리스 부호화되는 데이터이며, 상기 기지 데이터 영역은 트렐리스 부호화부의 초기화가 가능한 영역과 초기화가 가능하지 않은 영역으로 구분되는 것을 특징으로 한다. Data of the known data area is being initialized possible trellis and data is trellis-encoded by the encoding unit, the base data area is a trellis encoding unit initializes the available space and the initialization is divided into a non-area It shall be.

본 발명에 따른 방송 송/수신기 및 방송 신호 처리 방법은 채널을 통하여 부가데이터를 송신할때 오류에 강하고 또한 기존의 VSB 수신기와도 호환성이 가능한 이점이 있다. Broadcast transmitter / receiver and a broadcast signal processing method according to the present invention there is an additional strong against errors when transmitting data is also available as well as for backward compatibility with the existing advantages of the VSB receiver through a channel. 기존의 VSB 시스템보다 고스트와 잡음이 심한 채널에서도 부가데이터를 오류없이 수신할 수 있는 이점이 있다. In more conventional VSB system with severe ghosting and noise channel has the advantage that you can receive the additional data without errors. 특히 데이터 영역의 특정 위치에 기지 데이터를 삽입하여 전송함으로써, 채널 변화가 심한 수신 시스템의 수신 성능을 향 상시킬 수 있다. In particular, by sending the base to a location of the data area to insert the data, it is possible to change the channel toward the receiving performance of the receiving system severe. 특히 본 발명은 채널 변화가 심하고 노이즈에 대한 강건성이 요구되는 휴대용 및 이동수신기에 적용하면 더욱 효과적이다. In particular, the present invention is more effective when applied to portable and mobile receiver requiring robustness against noise is severe channel change.

이하, 본원 발명의 바람직한 실시예를 첨부도면을 참조하여 상세히 설명한다. With reference to the accompanying drawings, a preferred embodiment of the present invention will be described in detail.

도 2는 일반적인 VSB 전송 프레임 구조를 보인 것으로서, 하나의 프레임은 두개의 필드로 구성되고, 각 필드는 하나의 필드 동기 세그먼트와 312개의 데이터 세그먼트로 구성된다. Figure 2 is shown as a typical VSB transmission frame structure, a frame consists of two fields, and each field includes a field sync segment and 312 data segments.

본 발명은 상기 데이터 세그먼트 내 특정 위치에 기 정의된 기지 데이터를 삽입하여 전송함으로써, 수신기의 수신 성능을 향상시키기 위한 것이다. The present invention is directed to improve the reception performance of the insert by transmitting the base data group defined in a specific location within the data segment, and a receiver.

도 3은 이를 위한 본 발명에 따른 디지탈 송신 시스템의 전체 구성 블록도이다. 3 is an overall configuration block diagram of a digital transmission system according to the present invention therefor. 도 3은 EVSB 전처리부(301), EVSB 패킷 포맷터(302), 패킷 다중화기(303), 데이터 랜더마이저(304), EVSB 후처리부(310), RS 엔코더(321), 데이터 인터리버(322), 트렐리스 부호화부(323), 호환성 처리부(324), 프레임 다중화기(325), 및 송신부(330)로 구성된다. 3 is EVSB pre-processing unit (301), EVSB packet formatter 302, a packet multiplexer 303, a data randomizer (304), EVSB post-processor (310), RS encoder 321, a data interleaver 322, agent consists of a trellis encoding unit 323, a compatibility processor 324, a frame multiplexer 325, and transmission unit 330. The

이와 같이 구성된 본 발명에서 메인 MPEG 패킷은 패킷 다중화기(303)로 출력되고, 인핸스드 MPEG 스트림은 EVSB 전처리부(301)로 출력된다. The main MPEG packet in the present invention is constructed as a packet is output to the multiplexer 303, the enhanced MPEG stream is outputted to the EVSB preprocessor 301. The 상기 EVSB 전처리부(301)는 인핸스드 MPEG 스트림에 대해 추가의 에러 정정 부호화, 널 데이터 삽입 등과 같은 전처리를 수행한 후 EVSB 패킷 포맷터(302)로 출력한다. EVSB the pre-processing unit 301 and outputs the EVSB packet formatter 302. After performing the pre-treatment such as addition of error correction coding, the null data inserted for enhanced MPEG stream.

상기 EVSB 패킷 포맷터(302)는 상기 전처리된 데이터와 기정의된 기지 데이 터를 패킷의 특정위치에 일정한 규칙에 의해 정렬되도록 하고 일정한 단위의 패킷으로 패킷 다중화기(303)로 출력한다. EVSB the packet formatter 302 and outputs it to the packet multiplexer 303 into packets of a predetermined unit so as to be aligned by a specific rule for the known data of the pre-processed data and the fixation to the specific position in the packet. 상기 EVSB 패킷 포맷터(302)의 상세 동작은 뒤에서 상세히 설명한다. The detailed operation of EVSB packet formatter 302 will be described in detail later.

상기 패킷 다중화기(303)는 상기 EVSB 패킷 포맷터(302)에서 기지 데이터가 삽입되어 출력되는 인핸스드 MPEG 패킷과 메인 MPEG 패킷을 기 정의된 다중화 규칙에 따라 다중화하여 데이터 랜더마이저(304)를 통해 EVSB 후처리부(310)로 출력한다. The packet multiplexer 303 is EVSB via the multiplexed data randomizer 304 in accordance with the group definition for enhanced MPEG packet with the main MPEG packets to the known data is inserted, the output from the EVSB packet formatter 302, multiplexing rule and then it outputs to the processing unit 310.

상기 EVSB 후처리부(310)는 RS 엔코더(311), 데이터 인터리버(312), 길쌈 부호화기(313), 데이터 디인터리버(314), RS 바이트 제거기(315)를 포함하여 구성된다. EVSB after the processing unit 310 is configured to include a RS encoder 311, a data interleaver 312, a convolutional encoder 313, a data de-interleaver (314), RS byte remover 315.

상기 RS 엔코더(311)는 데이터 랜더마이저(304)의 출력에 대해 RS 엔코딩을 수행하여 20바이트의 패리티 데이터를 부가한 후 데이터 인터리버(312)로 출력한다. The RS encoder 311 and outputs it to the data interleaver 312 and then performs the RS encoding by adding parity data of 20 bytes for output of the data randomizer 304.

도 4는 상기 데이터 인터리버(312)의 일 실시예를 보인 도면으로서, 브랜치 갯수가 52이고, 단위 메모리 바이트 수 M=4인 길쌈 인터리버의 예를 보이고 있다. Figure 4 is a diagram illustrating an embodiment of the data interleaver 312, the branch number 52, shows an example of the convolutional interleaver memory the number of units of bytes M = 4.

상기 데이터 인터리버(312)는 일 예로 먼저, 첫번째 바이트가 입력되면 제1 브랜치를 통하여 바로 출력이 되고, 두번째 바이트는 제2 브랜치를 통하여 입력되고, 이것에 의해 52*4 바이트 이전의 값이 출력된다. The data interleaver 312 is first an example, if the first byte input to be output directly through the first branch, the second byte is inputted via a second branch, the old values ​​of 52 * 4 byte is outputted by this .

도 5는 도 3의 데이터 인터리버의 입력과 출력 순서의 예를 프레임 상에서 보인 것이다. Figure 5 shows an example of input and output order of a data interleaver shown in FIG. 3 on the frame. 데이터 입력은 세그먼트 단위로 위에서 아래로 입력되며, 세그먼트 내의 바이트는 왼쪽에서 오른쪽으로 시간적으로 먼저 입력된다. Data input is input from top to bottom in segments, bytes within a segment is first input in time from left to right. 도면 위의 숫자는 인터리버의 출력 순서를 나타낸 것이다. The number of the figure above shows the output sequence of the interleaver. 상기 데이터 인터리버(312)는 52 세그먼트 단위로 동작하고 있다. The data interleaver 312 is operating in 52 segments.

상기 데이터 인터리버(312)의 출력은 길쌈 부호화기(313)로 출력되어 길쌈 부호화된 후 데이터 인터리버(314)를 통해 RS 바이트 제거기(315)로 출력되어 20바이트의 패리티가 제거된다. The output of the data interleaver 312 is output to the convolutional encoder 313 is output to the RS byte remover 315 via a data interleaver 314, after the convolutional coding is removed in a 20-byte parity. 이는 길쌈 부호화기(313)에 의해 원래의 데이터가 변경되었으므로 다시 패리티를 계산하기 위해서이다. This is to compute the parity again because the original data is changed by the convolutional encoder 313. 상기 길쌈 부호화기(313)는 입력되는 바이트를 심볼로 변환하여 인핸스드 데이터 심볼에 대해서만 길쌈부호화를 수행하고 이를 다시 심볼에서 바이트로 변환하여 출력한다. The convolutional encoder 313, and outputs the converted bytes to be input to a symbol perform convolutional encoding only for the enhanced data symbol and convert it back to a byte in the symbol. 즉 상기 길쌈 부호화기(313)는 상기 데이터 인터리버(312)의 출력이 메인 데이터인 경우나 인핸스드 데이터 패킷에 삽입되었던 기지 데이터인 경우에는 데이터의 변경 없이 그대로 출력되도록 한다. That is, to the convolutional encoder 313 is output directly without any change in the case of the known sequence was inserted in the enhanced data packet and if the output is the main data of the data interleaver 312, the data. 또한 상기 길쌈 부호화기(313)는 EVSB 패킷 포맷터에서 부가된 MPEG 헤더 바이트나 RS 엔코더(311)에서 인핸스드 데이터 패킷에 부가된 RS 패리티 바이트에 대해서도 데이터의 변경 없이 그대로 출력되도록 한다. In addition, to the convolutional encoder 313 is output directly without changing the data also for the RS parity byte attached to the enhanced data packet in the MPEG header bytes and RS encoder 311. In addition EVSB packet formatter.

즉, 상기 RS 바이트 제거기(315)의 출력은 RS 엔코더(321)로 입력되어 RS 엔코딩되고, 20바이트의 패리티가 다시 부가된 후 데이터 인터리버(322)로 출력된다. That is, the output of the RS byte remover 315 is inputted to the RS encoded by RS encoder 321, is output to the data interleaver 322 after the 20-byte parity added again.

상기 데이터 인터리버(322)의 동작은 도 3, 도 4를 참조하면 되므로 상세 설명을 생략한다. When the operation of the data interleaver 322, see Figs. 3 and 4, so a detailed description thereof will be omitted.

상기 데이터 인터리버(322)의 출력은 트렐리스 부호화부(323)로 입력되고, 상기 트렐리스 부호화부(323)는 입력 2비트를 3비트로 코딩하여 출력한 후 프레임 다중화기(325)로 출력한다. The output of the data interleaver 322 is the trellis is input to the encoder 323, the trellis encoding unit 323 is output to a frame multiplexer 325 then outputs the 3-bit coding for the input two-bit do.

상기 트렐리스 부호화부(323)의 출력 데이터를 송/수신측에서 정의한 기지 데이터로 하기 위해 EVSB 패킷에 삽입된 기지 데이터에 대해서 트렐리스 부호화부(323) 내의 메모리의 초기화가 필요하다. The Trellis initialization of the memory is needed in the coding section of the trellis encoding unit 323 for the known data inserted into the output data packet to the base EVSB data defined by the transmission / reception side of 323.

이때 상기 초기화가 입력 데이터가 아닌 새로운 데이터에 의해 이루어지므로, RS 패리티를 다시 생성하여 원래의 패리티 데이터와 치환하여야 한다. At this time, the initialization is therefore achieved by the new data, as opposed to a data input, and generates the RS parity to be replaced again with the original parity data. 이를 호환성 처리부(324)에서 수행한다. It performs a compatibility processing unit 324. 상기 트렐리스 엔코더(323)의 초기화 과정과 호환성 처리부(324)의 상세 동작도 후술한다. FIG described later in detail operation of the initialization process and the compatibility processor 324 of the trellis encoder (323).

상기 트렐리스 부호화부(325)의 출력은 프레임 다중화기(325)로 입력되고, 상기 프레임 다중화기(325)는 트렐리스 부호화부(325)의 출력에 필드 동기와 세그먼트 동기를 삽입하여 송신부(330)로 출력한다. The trellis output of the bus encoding unit 325 are inputted to the frame multiplexer 325. The frame multiplexer 325 is trellis output transmission by inserting a field sync and segment sync in the coding unit 325 and outputs it to 330. 상기 송신부(330)는 파일롯 삽입부(331), VSB 변조기(333), RF 컨버터(334)로 구성되며, 도1을 참조하여 상세 설명을 생략한다. The transmitter 330 is comprised of a pilot insertion unit (331), VSB modulator (333), RF converter 334, will be omitted in detail described with reference to FIG.

다음은 상기 패킷 포맷터(302)의 상세 동작을 설명한다. The following describes the detailed operation of the packet formatter 302.

도 6은 도3의 패킷 포맷터의 내부구성도로서, 기지 데이터를 생성하는 기지데이터 발생부(511)와, 상기 EVSB 전처리부(301)에서 전처리 과정을 거친 데이터와 MPEG 헤더 바이트를 다중화하여 출력하는 다중화기(513)로 구성된다. As Figure 6 is an internal structure of a packet formatter of Fig. 3, the base and the known sequence generation unit 511 for generating data, the EVSB preprocessor 301 for preprocessing the multiplexing and outputting the rough data and the MPEG header byte process in It consists of a multiplexer 513.

좀 더 상세히 설명하자면, 상기 다중화되어 출력되는 기지데이터는 인터리빙과정 및 트렐리스 부호화 과정을 거친후 최종 전송전의 VSB 전송프레임의 구조상에서 종래 기준데이터로 사용되었던 동기 데이터외의 별도의 기준데이터로서 수신기 에서 채널등화 및 복조기에 사용된다. More gritty described in detail, the multiplexed base data output is interleaved process and the trellis encoding process to rough and then at the receiver as separate reference data other than the synchronous data has been used in the conventional reference data in a structure of the VSB transmission frame prior to a final transmission It is used in the channel equalizer and demodulator. 이렇게 함으로서 수신 성능을 향상시킬 수 있다. By doing this it is possible to improve reception performance. 또한 패킷 포맷터의 출력은 188Byte단위로 출력된다. In addition, the output of the packet formatter is output to 188Byte unit. 처음 4바이트는 MPEG 헤더 바이트이고, 나머지 184 바이트는 기지 데이터와 EVSB 전처리부(301)의 출력 데이터가 다중화되어 있다. The first 4 bytes are MPEG header bytes and the rest 184 bytes are multiplexed output data of the known data and EVSB preprocessor 301.

도 7은 상기 EVSB 후처리부(310)의 RS 엔코더(321)에서 출력되는 데이터를 프레임 구조로 보인 것으로서, 최종 전송되는 프레임은 아니다. 7 is shown as the data output from RS encoder 321 of processing unit 310 after the EVSB in the frame structure, is not a frame in which the last transmission. 즉 프레임 내 데이터 세그먼트들의 일부를 보인 것으로서, 패킷 포맷터(302)에서 기지 데이터를 삽입하는 예를 보인 것이다. That is as shown a portion of a data segment within a frame, shows an example of inserting the known data from the packet formatter 302. 도 7은 편의상 이해를 돕기 위해 인터리빙 깊이인 52세그먼트의 구성을 보인 것이다. 7 is shown the configuration of a 52 segment interleaving depth to help ease understanding. ATSC VSB 시스템에서는 데이터 인터리버(312) 입력 단의 패킷을 데이터 세그먼트라고 부르기도 한다. In the ATSC VSB system is also called a packet of the data interleaver 312, the input stage called a data segment.

도 7을 보면, 크게 4개의 데이터 영역으로 이루어진다. Referring to Figure 7, largely composed of four data areas. 즉, 헤더 영역(701), EVSB 데이터만 올 수 있는 페이로드 영역(702), 패리티 영역(703), 및 기지 데이터가 올 수 있는 기지 데이터 영역(704)으로 구성된다. That is, it is composed of a header area (701), only data EVSB payload area 702 that can come, the parity region 703, and base station data area 704 in which data is allowed to come.

상기 기지 데이터 영역(704)은 다시 크게 트렐리스 부호화부의 초기화가 가능한 영역(705), 트렐리스 부호화부의 초기화가 가능하지 영역(706)으로 구분된다. The base data area 704 is divided into a trellis encoding unit capable area 705, a trellis encoding area 706 the initialization is not possible portion reinitialized.

상기 트렐리스 부호화부의 초기화가 가능한 영역(705)은 해당 세그먼트의 패리티 바이트보다 시간적으로 먼저 인터리버에서 출력되는 바이트들의 위치이다. The trellis encoding unit initialization is capable area 705 is the location of the bytes to be output from the first interleaver in terms of time than the parity byte of the segment. 이때 트렐리스 부호화부(323)로 입력되는 데이터가 기지 데이타열의 처음 또는, EVSB 데이터에서 기지 데이터로 바뀔 때 트렐리스 부호화부의 초기화가 가능한 영역(705)의 일부 또는 모든 데이터가 초기화 데이터로 치환되어 트렐리스 부호화 부(323)의 메모리로 입력된다. The trellis replaced some or all of the data of the trellis encoder is capable area 705 initializes portion when the data input to the encoding unit 323, base changes to the known sequence in the data column, the first time or, EVSB data as initialization data the bit is inputted to the memory of the trellis encoder (323). 상기 트렐리스 부호화부의 초기화가 가능한 영역(705)에도 일부 또는 모두 기지 데이터가 올 수도 있고, EVSB 데이터가 올 수도 있다. The agent may even data is correct or all base trellis encoding unit initializes a possible area (705), EVSB data may come.

상기 트렐리스 부호화부의 초기화가 가능하지 않은 영역(706)에는 기지 데이터가 올 수도 있고, 일반 EVSB 데이터가 올 수도 있으며, 두 데이터의 영역 크기는 설계자에 의해 적절하게 변형 가능하다. The agent may all have the known sequence portion encoding trellis initialization is not possible area 706 is, and general data may come EVSB sphere size of two data can be modified as appropriate by the designer. 즉, 기지 데이터와 EVSB 데이터 량은 상호 상대적이다. That is, the amount of the known sequence and EVSB data is a mutual relative.

그리고 상기 트렐리스 부호화부의 초기화가 가능한 영역(705)과 가능하지 않은 영역(706)의 크기는 각 세그먼트마다 달라진다. And the size of the trellis encoding unit area, the initialization is not possible with the available area 705 (706) is different for each segment.

본 발명에서는 인터리빙 단위로 정해지는 세그먼트 순서에 따라 달라지는 것을 일 실시예로 설명한다. In the present invention, it will be described that differ according to the segment sequence determined by the interleaving unit in one embodiment.

도 8은 전송 프레임 구조에서 각 세그먼트 순서와 각 세그먼트 내의 데이터의 구성의 일부를 보인 것이다. 8 is shown a part of the configuration of each segment and the order of data in each segment in the transmission frame structure. 이렇게 하는 것은 데이터 인터리빙 후에 가능한 각 세그먼트의 기지 데이터들을 특정 영역에 모일 수 있도록 하기 위한 것이다. Doing so will allow to assemble a base data of each segment as possible after the data interleaved in a specified area.

일 예로, 인터리빙 깊이가 52이고, 그 순서(e)가 13과 같거나 크고, 30보다 같거나 작은 세그먼트에서는 헤더 영역 다음에 트렐리스 부호화부의 초기화가 가능하지 않은 영역, 초기화가 가능한 영역, 페이로드 영역이 순차적으로 존재하며, 상기 영역들이 4번 반복되고 나서 패리티 영역이 존재한다. For example, the interleaving depth is 52, the sequence (e) is equal to 13 or greater, in equal to 30 or smaller segment region that is not possible, the header area, and then the trellis encoding unit initialization, the initialization is possible area, page and a loading area exists, sequentially, the regions have been repeated four times, then there is the parity area.

이와 같은 구조로 데이터 인터리버(322)에서 데이터가 인터리빙되면 도 9와 같은 프레임 구조를 갖는다. When this same structure as a data interleaver 322, the data is interleaved in the frame it has a structure as shown in FIG 9.

도 9를 보면, 먼저 헤더 영역들의 데이터가 있고, 이어 기지 데이터 영역들의 데이터가 있다. Referring to FIG. 9, first, and the data of the header area, a data lead of the known sequence region. 즉, 데이터 인터리빙 전 각 세그먼트 내에 흩어져 있던 기지 데이터들이 데이터 인터리빙 후 다수개의 세그먼트에 모여진 것을 볼 수 있다. That is, the data before interleaving scattered known data that was in the respective segments can see that the number of segments collected after data interleaving. 상기 기지 데이터 영역들 다음에는 패리티 영역들의 데이터와 페이로드 영역들의 데이터가 있다. It said base data area is followed by a data of the data and the payload area of ​​the parity area.

도 10은 상기 데이터 인터리버(322)에서 도 9와 같이 인터리빙된 데이터를 이용하여 트렐리스 부호화하는 초기화 가능한 트렐리스 부호화부(323)의 상세 블록도의 일 실시예를 보이고 있다. Figure 10 illustrates an embodiment of a detailed block diagram of a possible initialization trellis encoder 323 trellis encoding using the interleaved data as shown in Fig. 9 by the data interleaver 322, for example.

도 10을 보면, 인터리빙된 데이터, 호환성 처리부(324)에서 출력되는 패리티 바이트, 초기화 데이터를 기 정해진 규칙에 따라 다중화하여 출력하는 다중화기(611), 상기 다중화기(611)의 출력 데이터를 트렐리스 부호화하여 출력하는 트렐리스 부호기(612), 및 상기 트렐리스 부호기(612)의 메모리를 초기화하기 위한 초기화 데이터를 생성하여 상기 다중화기(611)와 호환성 처리부(324)로 출력하는 초기화 제어부(613)로 구성된다. Referring to FIG. 10, the output data of the multiplexer 611 for multiplexing to the output according to a predetermined group of interleaved data, a parity byte, initialization data to be outputted from the compatibility processor 324 rules, the multiplexer 611, trellis It's encoded by the trellis encoder (612) for outputting, and the initialization of the trellis and outputs the generated initialization data for initializing the memory of the encoder 612 to the multiplexer 611 and the compatibility processor 324 control It consists of 613.

즉, 인터리빙된 데이터가 기지 데이터이고, 상기 기지 데이터가 연속적으로 입력되는 기지 데이터열의 처음이면 트렐리스 부호기(612)의 초기화가 필요하다. That is, the interleaved data is known data, is the first time the known data is continuously input the known sequence of heat is required initialization of the trellis encoder (612). 이것은 트렐리스 부호화 후 원하는 기지 데이터로 출력하기 위해서이다. This is to output to the desired known data after trellis encoding. 그리고 상기 트렐리스 부호기(612)의 메모리 초기화가 필요한 경우 상기 기지 데이터의 일부가 초기화 데이터로 치환되어 상기 트렐리스 부호기(612)로 출력되어야 한다. And if the Trellis initialization of the encoder requires a memory 612, a portion of the known data is replaced by initialization data to be outputted to the trellis encoder (612). 그러면 상기 트렐리스 부호기 내 메모리는 상기 초기화 데이터에 의해 초기화되고, 상 기 트렐리스 부호기의 출력은 송/수신측에서 원하는 형태의 부호화된 기지 데이터를 출력하게 된다. Then, the trellis encoder in the memory is initialized by the initialization data, the output of the trellis encoder is a group, and outputs the known data encoded in a desired form in the transmitting / receiving side.

만일 인터리빙되어 출력되는 데이터가 기지 데이터이고, 초기화가 필요하다고 하면 상기 다중화기(611)는 인터리빙된 데이터의 일부를 초기화 데이터로 치환하여 트렐리스 부호기(612)로 출력하고, 각 세그먼트 내 패리티 위치에서는 상기 호환성 처리부(324)에서 출력되는 패리티 데이터를 상기 트렐리스 부호기(612)로 출력한다. Ten thousand and one and the interleaved data is known data that is output, when it initializes need the multiplexer 611 by replacing a part of the interleaved data to the initialization data and outputted to the trellis encoder (612), each of the segments within the parity location and it outputs the parity data generated from the compatibility processor 324 to the trellis encoder (612).

상기 트렐리스 부호기(612)는 상기 다중화기(611)에서 출력되는 데이터에 대해 심볼 단위로 트렐리스 부호화한다. The trellis encoder 612 on a symbol basis for the data output from the multiplexer 611 to the trellis encoding.

즉, 상기 트렐리스 부호기(612)는 한 심볼을 구성하는 상위 비트를 하나의 메모리를 이용하여 1비트로 코딩하여 출력하고, 하위 비트는 두개의 메모리를 이용하여 2비트로 코딩하여 출력한다. That is, the trellis encoder 612, and outputs the upper bits constituting one symbol into 1 bit coded using one of a memory, and less significant bits are output by two bits coded using the two memory. 이때 기지 데이터가 입력되었을 때 트렐리스 부호화 후 원하는 기지 데이터로 출력하기 위해서는 상기 메모리들을 초기화시켜야 한다. At this time, when the known data is inputted after a bit trellis coding to output a desired data base must initialize the memory.

이를 위해 초기화 제어부(613)는 메모리 초기화가 필요한 경우 메모리의 상태를 보고 초기화 데이터를 생성하여 상기 다중화기(611)로 출력한다. For this, the initialization control section 613 and outputs it to the multiplexer 611 to generate the initialization data reporting the state of the memory, if necessary, the memory initialization. 상기 초기화 데이터는 4비트 즉, 두 심볼로 이루어진다. The initialization data consists of 4 bits i.e., two symbols.

이때 상기 트렐리스 부호기는 12개로 구성되며, 다중화기(611)에서 출력되는 12개의 바이트는 순차적으로 각 트렐리스 부호기로 입력된다. At this time, the trellis encoder is comprised of 12 pieces, 12 bytes outputted from the multiplexer 611 are sequentially input to each of the trellis encoder. 여기서 각 바이트의 초기 4비트 즉, 2심볼이 초기화 데이터가 될 수 있다. The first 4 bits of each byte that is, a second symbol subject to the initialization data.

또한 상기 초기화 제어부(613)는 초기화 데이터를 호환성 처리부(324)로 출력한다. In addition, the initialization control section 613 outputs the initialized data to the compatibility processor 324. The

즉 상기 인터리빙된 데이터가 아닌 새로운 데이터에 의해 상기 메모리의 초기화가 이루어지므로, RS 패리티를 다시 생성하여 원래의 패리티 데이터와 치환하여야 한다. I.e. by the new data, as opposed to the interleaved data is performed so that the initialization of the memory, to generate an RS parity to be replaced again with the original parity data.

이를 호환성 처리부(324)에서 수행한다. It performs a compatibility processing unit 324.

상기 호환성 처리부(324)는 RS 엔코더(321)의 출력과 트렐리스 부호화부(323)의 초기화 제어부(613)의 출력을 입력받아 20바이트의 패리티를 생성한 후 다중화기(611)로 출력한다. The compatibility processor 324 is output to multiplexer 611, and then receives the output of the initialization controller 613 of the output of the RS encoder 321 and trellis encoder 323 generates a 20-byte parity .

상기 트렐리스 부호화부(323)의 출력은 프레임 다중화기(325)로 출력된다. The bit output of the trellis encoding unit 323 is output to the frame multiplexer 325.

상기 프레임 다중화기(325)는 상기 트렐리스 부호화부(323)의 출력에 필드 동기와 세그먼트 동기를 삽입한 후 송신부(330)를 통해 전송한다. The frame multiplexer 325 and transmits via a transmitter after 330 inserts a field sync and segment sync in the output of the trellis encoder (323).

도 11은 도 3과 같은 VSB 송신 시스템에서 전송되는 데이터를 수신하여 복조 및 등화하여 원래 데이터로 복원하는 VSB 수신 시스템의 일 실시예를 보인 구성 블록도이다. 11 is a block diagram illustrating an embodiment of a VSB receiving system to restore the original data by demodulation and equalization by receiving data transmitted by the VSB transmission system as shown in FIG. 3.

도 11은 튜너(711), 복조부(712), 등화기(713), 기지 데이터 검출부(714), 비터비 디코더(715), 디인터리버(716), RS 디코더(717), 디랜더마이저(718)를 포함하여 구성된다. Figure 11 is a tuner 711, a demodulator 712, an equalizer 713, the known data detector 714, a Viterbi decoder 715, de-interleaver (716), RS decoder 717, de-randomizer ( 718) is configured to include a.

또한 상기 VSB 수신 시스템은 메인 패킷 제거부(719), MPEG 헤더 제거부(720), 패킷 디포맷터(721), 인핸스드 데이터 처리부(722)를 포함하여 구성된다. In addition, the VSB receiving system is configured by a main packet remover (719), MPEG header remover 720, the packet de-formatter 721, enhanced data processing unit 722.

즉, 상기 튜너(711)는 특정 채널의 주파수를 튜닝하여 다운 컨버팅한 후 복조부(712)로 출력한다. That is, the tuner 711 and outputs it to demodulating section 712 and then downconverted by tuning the frequency of a particular channel.

상기 복조부(712)는 튜닝된 채널 주파수에 대해 송신 방식의 역으로 복조를 수행하여 등화기(713)와 기지 데이터 검출부(704)로 출력한다. The demodulator 712 performs demodulation in the reverse of the transmission scheme for the tuned channel frequency and outputs it to the equalizer 713 and the known data detector 704. 일 예로, 상기 복조부(712)에서는 반송파 복구, 타이밍 복구 등이 이루어진다. In one example, the demodulator 712 is made like carrier recovery and timing recovery.

상기 등화기(713)는 주파수 포착 및 추적 과정을 통해 상기 복조된 신호에 포함된 채널 상의 왜곡을 보상한 후 비터비 디코더(715)로 출력한다. The equalizer 713 and outputs it to the Viterbi decoder 715, and then compensates for the distortion on the channel included in the signal demodulated by the frequency acquisition and tracking process.

이때 상기 기지 데이터 검출부(714)는 상기 복조부(712)의 출력 데이터로부터 송신측에서 삽입한 기지 데이터를 검출한 후 복조부(712)와 등화기(713)로 출력한다. In this case, the known data detector 714 and outputs it to the demodulator 712 and the equalizer 713. After detecting the known data inserted at the transmitting end from the output data of the demodulator 712.

상기 복조부(712)는 타이밍 복원이나 반송파 복구시에 상기 기지 데이터를 이용함으로써, 복조 성능을 향상시킬 수 있고, 등화기(713)는 주파수 포착이나 추적 과정에서 상기 기지 데이터를 이용함으로써, 등화 성능을 향상시킬 수 있다. The demodulator 712, the equalization performance by means of the known data from the timing recovery and carrier, by using the known data at the time of recovery, it is possible to improve the demodulation performance, the equalizer 713 includes a frequency acquisition and tracking process the can be improved.

상기 등화기(713)의 출력이 비터비 디코더(715), 디인터리버(716), RS 디코더(717), 및 디랜더마이저(718)를 거친 후 메인 MPEG 디코더(도시되지 않음)로 출력됨과 동시에 메인 패킷 제거부(719)로 출력된다. The output of the equalizer 713 is outputted to the Viterbi decoder 715, de-interleaver (716), RS decoder 717, and after the de-randomizer 718 is a main MPEG decoder (not shown) at the same time the main packet is output to the remover 719.

상기 메인 MPEG 디코더는 메인 MPEG에 해당하는 패킷에 대해서만 디코딩을 수행한다. The main MPEG decoder performs decoding on a packet corresponding to main MPEG only. 만일 패킷 ID가 EVSB이면 디코딩을 하지 않는다. If the packet ID is EVSB no decoding.

한편 상기 메인 패킷 제거부(719)는 디랜더마이저(718)의 출력으로부터 메인 패킷을 제거하여 MPEG 헤더 제거부(720)로 출력한다. On the other hand, the main packet remover 719 removes the main packet from the output of the de-randomizer 718, and outputs it to the MPEG header remover (720). 상기 MPEG 헤더 제거부(720) 는 메인 패킷 제거부(719)에서 출력되는 신호로부터 MPEG 헤더를 제거한 후 패킷 디포맷터(721)로 출력한다. The MPEG header remover 720, and outputs from a signal output from the main packet remover 719 to a packet de-formatter 721. After removal of the MPEG header. 상기 패킷 디포맷터(721)는 입력되는 신호에 포함된 기지 데이터를 제거한 후 인핸스드 데이터 처리부(722)로 출력한다. The packet de-formatter 721 after removing the known data included in the input signal outputted to an enhanced data processing unit 722.

이상 설명한 내용과 같이 당업자라면 본 발명의 기술 사상을 이탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. As is described above it will be apparent to those skilled in the art that various changes and modifications to the extent not departing from the spirit of the invention are possible. 따라서, 본 발명의 기술적 범위는 실시예에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의하여 정해져야 한다. Accordingly, the technical scope of the present invention should not be construed as being limited to the contents described in example defined by the claims.

도1은 일반적인 디지탈 방송 송신 시스템의 구성 블록도 1 is a configuration block diagram of a general digital broadcasting transmission system

도 2는 일반적인 VSB 전송 프레임의 구조를 보인 도면 2 is a view showing a structure of a conventional VSB transmission frame

도 3은 본 발명에 따른 디지탈 방송 송신 시스템의 구성 블록도 Figure 3 is a block diagram of a configuration of a digital broadcast transmitting system according to the invention

도 4는 도 3의 데이터 인터리버의 일 실시예를 보인 구성 블록도 4 is a configuration block diagram illustrating an embodiment of a data interleaver shown in FIG. 3

도 5는 도 3의 데이터 인터리버의 동작 예를 프레임 상에서 보인 도면 Figure 5 is shown an example of the operation of the data interleaver of Fig. 3 on the frame

도 6은 도 3의 패킷 포맷터의 일 실시예를 보인 상세 블록도 Figure 6 is a detailed block diagram illustrating an embodiment of a packet formatter of Fig. 3

도 7은 본 발명에 따른 인터리빙 전의 기지 데이터의 삽입 예를 프레임 구조로 보인 도면 Figure 7 is shown an example of inserting the known data before the interleaving in accordance with the invention in the frame structure

도 8은 도 7의 기지 데이터의 삽입 예를 각 세그먼트별로 구분하여 보인 도면 Figure 8 is shown the separation of the insertion of the known sequence of Example 7 for each segment

도 9는 본 발명에 따른 인터리빙 후의 기지 데이터의 삽입 예를 프레임 구조로 보인 도면 9 is a diagram to show an example of inserting the known data after interleaving in accordance with the invention in the frame structure

도 10은 본 발명의 일 실시예에 따른 트렐리스 부호화부의 상세 블록도 Figure 10 is a detailed block trellis encoding unit according to an embodiment of the present invention

도 11은 본 발명에 따른 디지탈 방송 수신 시스템의 일 실시예를 보인 전체 구성 블록도 11 is an overall configuration block diagram illustrating an embodiment of a digital broadcast receiving system according to the invention

도면의 주요 부분에 대한 부호의 설명 Description of the Related Art

301 : EVSB 전처리부 302 : EVSB 패킷 포맷터 301: EVSB pre-processing unit 302: packet formatter EVSB

303 : 패킷 다중화기 304 : 데이터 랜덤마이저 303: packet multiplexer 304: data randomizer

310 : EVSB 후처리부 311 : RS 엔코더 310: EVSB post-processor 311: RS encoder

312 : 데이터 인터리버 313 : 길쌈 부호화기 312: data interleaver 313: convolutional encoder

314 : 데이터 디인터리버 315 : RS 바이트 제거기 314: data deinterleaver 315: RS byte remover

321 : RS 엔코더 322 : 데이터 인터리버 321: RS encoder 322: data interleaver

323 : 트렐리스 부호화부 324 : 호환성 처리부 323: a trellis encoding unit 324: processor compatibility

325 : 프레임 다중화기 330 : 송신부 325: frame multiplexer 330: a transmitter

Claims (6)

  1. 방송 송신기로부터 전송된 DTV 방송 신호를 방송 수신기에서 처리하는 방법에 있어서, In the DTV broadcasting signal transmitted from the broadcasting transmitter to the method of processing in the broadcast receiver,
    인핸스드 데이터의 수신 성능을 향상시키기 위해 사용되는, 송/수신기에서 상호 알고 있는 제1 기지데이터를 포함하는 DTV 방송 신호를 수신하는 단계; The method comprising: receiving a DTV broadcast signal including a first known data known in mutual, transmitter / receiver which is used to improve the reception performance of the enhanced data;
    여기서, 상기 제1 기지데이터는, 상기 방송 송신기에서 초기화 데이터에 의해 트렐리스 부호기의 메모리를 초기화하는 단계와 상기 초기화 데이터 다음에 위치하고 있는 제2 기지데이터를 상기 트렐리스 부호기에 입력하는 단계 그리고 상기 초기화된 메모리를 기초로 상기 입력된 제2 기지데이터에 대해 트렐리스 부호화를 수행하여 제1 기지데이터를 생성하는 단계를 포함하는 방법을 통해 생성되고, Here, the second step of inputting the first and the second known data base data is located and, at the broadcasting transmitter to initialize the memory of the trellis encoder by the initialization data to the initialization data, and then to the Trellis encoder, and wherein the initialized memory based by performing the trellis encoding for a second data base of the input is produced by a method comprising the step of generating the first known data,
    상기 제1 기지데이터를 검출하는 단계; Detecting said first data base; And
    상기 검출된 제1 기지데이터를 기초로 상기 DTV 방송 신호에 포함된 인핸스드 데이터에 대해 채널 왜곡을 보상하는 단계;를 포함하는 것을 특징으로 하는 DTV 방송 신호를 방송 수신기에서 처리하는 방법. Method for processing a DTV broadcast signal comprising the broadcast in the receiver; compensating the channel distortion for the enhanced data included in the DTV broadcasting signal on the basis of the first known data the detected.
  2. 제1항에 있어서, According to claim 1,
    상기 DTV 방송 신호에 포함된 노멀 데이터를 제거하는 단계;를 더 포함하는 것을 특징으로 하는 DTV 방송 신호를 방송 수신기에서 처리하는 방법. Method for processing a DTV broadcast signal according to claim 1, further including in the broadcast receiver; removing the normal data included in the DTV broadcasting signal.
  3. 제2항에 있어서, 3. The method of claim 2,
    상기 노멀 데이터가 제거된 DTV 방송 신호인 인핸스드 데이터를 처리하는 단계;를 더 포함하는 것을 특징으로 하는 DTV 방송 신호를 방송 수신기에서 처리하는 방법. Method for processing a DTV broadcast signal according to claim 1, further including in the broadcast receiver; comprising: processing the enhanced data DTV broadcast signal the normal data has been removed.
  4. 방송 송신기로부터 전송된 DTV 방송신호를 처리하는 방송 수신기에 있어서, In the broadcast receiver for processing a DTV broadcast signal transmitted from a broadcasting transmitter,
    인핸스드 데이터의 수신성능을 향상시키기 위해 사용되는, 송/수신기에서 상호 알고 있는 제1 기지 데이터를 포함하는 DTV 방송 신호를 수신하는 튜너; Tuner for receiving DTV broadcast signal including a first known data known in mutual, transmitter / receiver which is used to improve the reception performance of the enhanced data;
    상기 제1 기지데이터를 검출하는 기지 데이터 검출기; Known data detector for detecting the first data base; And
    상기 검출된 제1 기지데이터를 기초로 상기 DTV 방송 신호에 포함된 인핸스드 데이터에 대해 채널 왜곡을 보상하는 채널등화기;를 포함하고, Includes,; on the basis of the first known data the detected weapon such as a channel for compensating for a channel distortion for the enhanced data included in the DTV broadcasting signal
    상기 제1 기지데이터는, 상기 방송 송신기에서 초기화 데이터에 의해 트렐리스 부호기의 메모리를 초기화하고 상기 초기화 데이터 다음에 위치하고 있는 제2 기지데이터를 상기 트렐리스 부호기에 입력하며 그리고 상기 초기화된 메모리를 기초로 상기 입력된 제2 기지데이터에 대해 상기 트렐리스 부호기에서 트렐리스 부호화를 수행하여 생성된 것을 특징으로 하는 DTV 방송 신호를 처리하는 방송 수신기. The first known sequence is, initialize the memory of the trellis encoder by the initialization data from the broadcast transmitter and entering the second known sequence is located in the initialization data, and then the trellis encoder and the and the said initialization memory for the second data base on the basis of the input broadcast receiver that processes a DTV broadcast signal, characterized in that generated by performing a trellis encoding at the trellis encoder.
  5. 제4항에 있어서, 5. The method of claim 4,
    상기 DTV 방송 신호에 포함된 노멀 데이터를 제거하는 노멀 데이터 제거기;를 더 포함하는 것을 특징으로 하는 DTV 방송 신호를 처리하는 방송 수신기. DTV broadcast receiver that processes a broadcast signal according to claim 1, further including; normal data remover for removing the normal data included in the DTV broadcasting signal.
  6. 제5항에 있어서, 6. The method of claim 5,
    상기 노멀 데이터가 제거된 DTV 방송 신호인 인핸스드 데이터를 처리하는 인핸스드 데이터 처리기;를 더 포함하는 것을 특징으로 하는 DTV 방송 신호를 처리하는 방송 수신기. DTV broadcast receiver that processes a broadcast signal according to claim 1, further including; enhanced data processor for processing the enhanced data DTV broadcast signal the normal data has been removed.
KR20090003788A 2009-01-16 2009-01-16 Broadcast transmitter / receiver and a broadcast signal processing method KR100908065B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR20090003788A KR100908065B1 (en) 2009-01-16 2009-01-16 Broadcast transmitter / receiver and a broadcast signal processing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20090003788A KR100908065B1 (en) 2009-01-16 2009-01-16 Broadcast transmitter / receiver and a broadcast signal processing method

Publications (2)

Publication Number Publication Date
KR20090016033A true KR20090016033A (en) 2009-02-12
KR100908065B1 true KR100908065B1 (en) 2009-07-15

Family

ID=40685328

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20090003788A KR100908065B1 (en) 2009-01-16 2009-01-16 Broadcast transmitter / receiver and a broadcast signal processing method

Country Status (1)

Country Link
KR (1) KR100908065B1 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020062076A (en) * 2001-01-19 2002-07-25 엘지전자 주식회사 vestigial sideband receive system
KR20030026236A (en) * 2001-09-24 2003-03-31 코닌클리케 필립스 일렉트로닉스 엔.브이. An improved digital transmission system for an enhanced ATSC 8-VSB system
US6806915B2 (en) 2001-05-03 2004-10-19 Koninklijke Philips Electronics N.V. Method and apparatus for echo cancellation in digital communications using an echo cancellation reference signal

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020062076A (en) * 2001-01-19 2002-07-25 엘지전자 주식회사 vestigial sideband receive system
US6924847B2 (en) 2001-01-19 2005-08-02 Lg Electronics Inc. VSB reception system with enhanced signal detection for processing supplemental data
US6806915B2 (en) 2001-05-03 2004-10-19 Koninklijke Philips Electronics N.V. Method and apparatus for echo cancellation in digital communications using an echo cancellation reference signal
KR20030026236A (en) * 2001-09-24 2003-03-31 코닌클리케 필립스 일렉트로닉스 엔.브이. An improved digital transmission system for an enhanced ATSC 8-VSB system

Also Published As

Publication number Publication date Type
KR20090016033A (en) 2009-02-12 application

Similar Documents

Publication Publication Date Title
US7092447B2 (en) Communication system in digital television
US6922215B2 (en) VSB reception system with enhanced signal detection for processing supplemental data
US20040028076A1 (en) Robust data extension for 8vsb signaling
US7823052B2 (en) Trellis encoding device for encoding transmission stream and method thereof
US20080273589A1 (en) Digital Broadcasting Transmission/Reception System Utilizing Srs and Trs Code to Improve Receiving Performance and Signal Processing Method Thereof
US20070268979A1 (en) Digital Broadcasting Transmission/Reception Devices Capable of Improving a Receiving Performance and Signal Processing Method thereof
US20090037794A1 (en) Digital transmission system with enhanced data multiplexing in vsb transmission system
US20070136643A1 (en) Digital television transmitter/receiver and method of processing data in digital television transmitter/receiver
US7852961B2 (en) Digital broadcasting transmission/reception devices capable of improving a receiving performance and signal processing method thereof
US7764323B2 (en) Digital television transmitter and method of coding data in digital television transmitter
US20090147889A1 (en) Digital broadcasting transmission/reception devices capable of improving a receiving performance and signal processing method thereof
US20070121681A1 (en) Digital television transmitter/receiver and method of processing data in digital television transmitter/receiver
US7010038B2 (en) VSB transmission system for processing supplemental transmission data
US7620118B2 (en) Digital television transmitter/receiver and method of processing data in digital television transmitter/receiver
US7085324B2 (en) Communication system in digital television
US6980603B2 (en) Digital VSB transmission system
US7634006B2 (en) VSB communication system
US20070071110A1 (en) Digital television transmitter and method of coding data in digital television transmitter
US7599348B2 (en) Digital E8-VSB reception system and E8-VSB data demultiplexing method
KR20020089078A (en) VSB communication system and method of processing data in a VSB communication system
KR20070068960A (en) Digital broadcasting system and processing method
US20070171941A1 (en) DTV television transmitter/receiver and method of processing data in DTV transmitter/receiver
KR20050049923A (en) Digital enhanced 8-vsb receiving system and e8-vsb data demultiplexing method in a e8-vsb receiving system
KR20060063867A (en) Broadcasting system and method of processing data in a broadcasting system
WO2005115001A1 (en) Digital broadcasting transmission/reception devices capable of improving a receiving performance and signal processing method thereof

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130624

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140624

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150624

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160624

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee