KR20090011387A - 분리된 구조의 레지스터 파일을 위한 명령어세트를실행하는 액세스장치 - Google Patents

분리된 구조의 레지스터 파일을 위한 명령어세트를실행하는 액세스장치 Download PDF

Info

Publication number
KR20090011387A
KR20090011387A KR1020070074904A KR20070074904A KR20090011387A KR 20090011387 A KR20090011387 A KR 20090011387A KR 1020070074904 A KR1020070074904 A KR 1020070074904A KR 20070074904 A KR20070074904 A KR 20070074904A KR 20090011387 A KR20090011387 A KR 20090011387A
Authority
KR
South Korea
Prior art keywords
register
enable signal
registers
separation
register file
Prior art date
Application number
KR1020070074904A
Other languages
English (en)
Inventor
박인철
김태환
Original Assignee
한국과학기술원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국과학기술원 filed Critical 한국과학기술원
Priority to KR1020070074904A priority Critical patent/KR20090011387A/ko
Publication of KR20090011387A publication Critical patent/KR20090011387A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30098Register arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Executing Machine-Instructions (AREA)

Abstract

액세스장치는 레지스터부 및 제어부를 포함한다. 레지스터부는 복수의 분리레지스터들과 레지스터파일을 포함한다. 제어부는 제1 칩인에이블신호, 및 데이터주소를 인가받아 제어신호들을 생성한다. 제어신호들은 레지스터파일과 복수의 분리레지스터들 중 하나를 선택하는 비교선택신호, 레지스터파일을 활성화하는 제2 칩인에이블신호, 및 복수의 분리레지스터들 중 하나를 선택하는 분리레지스터 선택신호를 포함한다. 또한, 레지스터부는 기록/리드인에이블신호, 입력데이터, 데이터주소 및 제어신호들을 인가받아, 복수의 분리레지스터들과 레지스터파일에 입력데이터를 선택적으로 기록하거나 복수의 분리레지스터들과 레지스터파일에 기록되어있는 복수의 기록데이터들 중 하나를 선택적으로 리드한다. 따라서, 반복적으로 액세스되는 레지스터들을 레지스터파일에서 분리하고 플립플롭으로 구현하여 전력소모를 줄일 수 있다.

Description

분리된 구조의 레지스터 파일을 위한 명령어세트를 실행하는 액세스장치{ACCESS APPARATUS EXECUTING INSTRUCTION SET ARCHITECTURE FOR PARTITIONED REGISTER FILE}
본 발명은 마이크로 프로세서에 관한 것으로서, 더욱 상세하게는 분리된 구조의 레지스터 파일을 위한 명령어세트를 실행하는 액세스 장치 및 레지스터 액세스방법에 관한 것이다.
RISC 구조의 프로세서에서 모든 연산의 오퍼랜드는 레지스터이며, 연산의 결과 역시 레지스터에 저장된다. 이러한 레지스터들은 일반적으로 레지스터 파일이라고 하는 구조로 이루어져 있다. 모든 연산의 결과가 무조건 레지스터 파일에 저장되므로, 레지스터 파일을 액세스 하는데 소모되는 전력을 줄이는 것은 전체 시스템의 저전력화를 위해 핵심적인 일이다. 종래의 RISC 구조의 프로세서들은 일반적으로 수십 개의 레지스터들을 갖추고 있으며, 이들 대부분을 레지스터 파일을 도입하여 수용하고 있다. 그러나 실제 소프트웨어에서는 하나의 컨텍스트 상에서 수개의 레지스터 만이 반복적으로 액세스 된다는 사실이 알려져 있고, 대부분의 레지스터 파일들은 연산된 결과를 임시로 저장하기 위한 용도로 사용된다.
따라서, 반복적으로 액세스되는 레지스터를 레지스터파일로부터 분리 구현하여서 전체 전력 소모를 줄일 수 있는 명령어세트를 실행하는 레지스터 액세스장치 및 액세스방법이 필요하게 되었다.
상기 문제점을 해결하기 위한 본 발명의 목적은 반복적으로 액세스되는 레지스터들을 레지스터파일에서 분리하고 플립플롭으로 구현하여, 레지스터파일과 반복적으로 액세스되는 분리레지스터들을 선택적으로 액세스하는 액세스장치를 제공하는 데 있다.
본 발명의 다른 목적은 레지스터파일과 반복적으로 액세스되는 분리레지스터들을 선택적으로 액세스하여 전력소모를 줄일 수 있는 레지스터 액세스방법을 제공하는 데 있다.
본 발명의 또 다른 목적은 전력소모를 줄일 수 있는 레지스터 액세스방법을 실행시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체를 제공하는 데 있다.
상기 목적을 달성하기 위한 본 발명의 일 실시예에 따른 액세스장치는 레지스터부와 제어부를 포함한다. 상기 레지스터부는 복수의 분리레지스터들과 레지스터파일을 포함하고, 상기 제어부는 제1 칩인에이블신호 및 데이터주소를 인가받아 제어신호들을 생성한다. 상기 제어신호들은 상기 레지스터파일과 상기 복수의 분리레지스터들 중 하나를 선택하는 비교선택신호, 상기 레지스터파일을 활성화하는 제2 칩인에이블신호, 및 상기 복수의 분리레지스터들 중 하나를 선택하는 분리레지스터 선택신호를 포함한다. 또한, 상기 레지스터부는 기록/리드인에이블신호, 입력데 이터, 상기 데이터주소 및 상기 제어신호들을 인가받아, 상기 복수의 분리레지스터들과 상기 레지스터파일에 상기 입력데이터를 선택적으로 기록하거나 상기 복수의 분리레지스터들과 상기 레지스터파일에 기록되어있는 복수의 기록데이터들 중 하나를 선택적으로 리드한다.
상기 제어부는 주소비교기, 분리레지스터 선택신호생성기 및 칩인에이블신호생성기를 포함할 수 있다. 상기 주소비교기는 상기 데이터주소를 인가받고 복수의 분리레지스터들의 주소들과 비교하여 상기 비교선택신호를 생성한다. 상기 분리레지스터 선택신호생성기는 상기 데이터주소를 인가받아 상기 분리레지스터 선택신호를 생성한다. 상기 칩인에이블신호생성기는 상기 제1 칩인에이블신호와 상기 비교선택신호를 인가받아 상기 제2 칩인에이블신호를 생성한다. 여기서, 상기 분리레지스터들은 플립플롭일 수 있다.
상기 기록/리드인에이블신호가 로직 로우레벨을 가질 때, 상기 레지스터부는 상기 분리레지스터 선택신호에 응답하여 상기 입력데이터를 상기 분리레지스터들 중 하나에 기록할 수 있다.
상기 기록/리드인에이블신호가 로직 하이레벨을 가질 때, 상기 레지스터부는 상기 복수의 분리레지스터들에 기록되어있는 상기 기록데이터들을 리드할 수 있다. 이때, 상기 레지스터부는 상기 분리레지스터 선택신호에 응답하여 상기 리드된 기록데이터들 중 하나를 전송하여 제1 리드신호를 출력하는 제1 멀티플렉서를 더 포함할 수 있다.
상기 칩인에이블신호생성기는 상기 제1 칩인에이블신호가로직 하이레벨을 갖 고 상기 비교선택신호가 로직 하이레벨을 가질 때 로직 하이레벨을 갖는 제2 칩인에이블신호를 생성할 수 있다. 상기 기록/리드인에이블신호가 로직 로우레벨을 가질 때, 상기 레지스터부는 상기 제2 칩인에이블신호에 응답하여 상기 데이터주소에 대응하는 상기 레지스터파일의 셀에 상기 인가받은 입력데이터를 기록할 수 있고, 상기 기록/리드인에이블신호가 로직 하이레벨을 가질 때, 상기 레지스터부는 상기 제2 칩인에이블신호에 응답하여 상기 데이터주소에 대응하는 상기 레지스터파일의 셀에 기록되어있는 상기 기록데이터를 리드하여 제2 리드신호를 출력할 수 있다.
상기 레지스터부는 상기 비교선택신호에 응답하여 상기 제1 리드신호 및 상기 제2 리드신호 중 하나를 선택하는 제2 멀티플렉서를 더 포함할 수 있다.
상기 목적을 달성하기 위한 본 발명의 일 실시예에 따른 액세스방법에서, 레지스터 액세스 명령이 수신된다. 상기 수신한 레지스터 액세스 명령에 기초하여 액세스 대상 레지스터가 분리 레지스터 세트와 레지스터파일 중 어디에 포함되는지 판단된다. 상기 판단 결과를 기초로 분리 레지스터 세트와 레지스터파일 중 하나가 액세스된다.
상기 분리 레지스터 세트는 복수의 분리 레지스터들을 포함하고, 상기 레지스터파일은 복수의 셀들을 포함할 수 있다.
상기 분리 레지스터 세트가 액세스될 경우, 상기 분리 레지스터들 중 하나가 액세스될 수 있다. 반면, 상기 레지스터파일이 액세스될 경우, 상기 셀들 중 하나가 액세스될 수 있다.
상기 목적을 달성하기 위한 본 발명의 일 실시예에 따른 컴퓨터로 읽을 수 있는 기록 매체에는, 액세스방법을 실행시키기 위한 프로그램이 기록되어 있다. 액세스방법에서, 레지스터 액세스 명령이 수신된다. 상기 수신한 레지스터 액세스 명령에 기초하여 액세스 대상 레지스터가 분리 레지스터 세트와 레지스터파일 중 어느 하나에 포함되는지 판단된다. 상기 판단 결과를 기초로 분리 레지스터 세트와 레지스터파일 중 하나를 액세스된다.
따라서, 본 발명의 일 실시예에 따른 액세스장치 및 레지스터 액세스방법은 반복적으로 액세스되는 레지스터를 레지스터파일로부터 분리하고 분리된 레지스터들 및 레지스터파일을 선택적으로 액세스하여 전체 전력 소모를 줄일 수 있다.
본 발명의 일 실시예에 따른 마이크로 프로세서 및 레지스터 액세스방법은 반복적으로 액세스되는 레지스터를 레지스터파일에서 분리하고 플립플롭으로 구현하여 레지스터파일을 접근하기 위해 필요한 큰 면적을 차지하는 디코더 회로보다 간단한 회로를 사용할 수 있게 된다. 따라서 전력 소모를 줄일 수 있다.
이하, 첨부된 도면들을 참조하여 본 발명의 실시예들에 따른 반도체 장치의 제조 방법에 대하여 상세하게 설명하지만, 본 발명이 하기의 실시예들에 제한되는 것은 아니며, 해당 분야에서 통상의 지식을 가진 자라면 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 본 발명을 다양한 다른 형태로 구현할 수 있을 것이다.
본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르 게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 설시된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
한편, 어떤 실시예가 달리 구현 가능한 경우에 특정 블록 내에 명기된 기능 또는 동작이 순서도에 명기된 순서와 다르게 일어날 수도 있다. 예를 들어, 연속하는 두 블록이 실제로는 실질적으로 동시에 수행될 수도 있고, 관련된 기능 또는 동작에 따라서는 상기 블록들이 거꾸로 수행될 수도 있다. 각 도면에 제시된 동일한 참조부호는 동일한 구성요소를 나타낸다.
도 1은 본 발명의 일 실시예에 따른 액세스 장치(1000)를 나타내는 회로도이다.
도 1을 참조하면, 액세스 장치(1000)는 제어부(1100) 및 레지스터부(1200)를 포함한다.
레지스터부(1200)는 분리레지스터들(R0 내지 R3), 제1 멀티플렉서(1210), 레지스터파일(1220) 및 제2 멀티플렉서(1230)를 포함한다. 도 1에서는 4 개의 분리레지스터들(R0 내지 R3)이 도시되어 있지만, 임의의 개수의 분리레지스터들이 사용될 수 있다.
명령이 수행될 때 레지스터부(1200)에 포함된 분리레지스터들(R0 내지 R3) 및 레지스터파일(1220)이 액세스된다. 레지스터파일(1220)은 SRAM과 유사한 형태를 가지고, 분리레지스터들(R0 내지 R3)은 플립플롭으로 구현될 수 있다. 상대적으로 많은 레지스터들을 다루기 위해 이에 최적화된 구조를 가지고 있는 레지스터파일(1220)을 사용한다. 또한, 자주 액세스되는 몇 개의 플립플롭 분리레지스터들(R0 내지 R3)을 사용하여 전체 전력 소모를 줄일 수 있다. 레지스터부(1200)의 분리레지스터들(R0 내지 R3) 및 레지스터파일(1220)은 제어부(1100)에서 생성된 제어신호들에 의해 선택되고 제어된다.
제어부(1100)는 분리레지스터 선택신호생성기(1110), 주소비교기(1120) 및 칩인에이블신호생성기(1130)를 포함한다.
제어부(1100)는 명령어세트로부터 생성된 제1 칩인에이블신호(CHIP_E1) 및 데이터주소(ADDR)를 인가받아 제어신호들을 생성한다. 제어신호들은 비교선택신호(CS), 분리레지스터 선택신호(PRS) 및 제2 칩인에이블신호(CHIP_E2)를 포함한다. 주소비교기(1120)는 인가받은 데이터주소(ADDR)와 분리레지스터들(R0 내지 R3)의 주소를 비교한다. 비교결과, 데이터주소(ADDR)와 분리레지스터들(R0 내지 R3)의 주 소가 동일하면, 데이터를 기록하고 리드하기 위해 분리레지스터들(R0 내지 R3)이 액세스되는 것이므로 분리레지스터들(1210)을 선택하는 비교선택신호(CS)를 제공한다. 비교결과, 데이터주소(ADDR)와 분리레지스터들(R0 내지 R3)의 주소가 다르면, 데이터를 기록하고 리드하기 위해 레지스터파일(1220)이 액세스되는 것이므로 레지스터파일(1220)를 선택하는 비교선택신호(CS)를 제공한다. 분리레지스터 선택신호생성기(1110)는 데이터주소(ADDR)를 인가받아 분리레지스터 선택신호(PRS)를 생성한다. 분리레지스터 선택신호(PRS)는 분리레지스터들(R0 내지 R3)이 선택되었을 때 데이터주소(ADDR)에 대응하는 분리레지스터를 선택하기 위한 제어신호이다. 칩인에이블신호생성기(1130)는 레지스터파일(1220)이 선택되었을 때 명령어로부터 생성된 제1 칩인에이블신호(CHIP_E1)에 따라서 레지스터파일(1220)이 접근될 수 있도록 제2 칩인에이블신호(CHIP_E2)를 제공한다. 즉, 레지스터파일(1220)이 선택되고 동시에 제1 칩인에이블신호(CHIP_E1)이 활성화 되었을 때 레지스터파일(1220)이 실질적으로 접근될 수 있다.
분리레지스터들(R0 내지 R3)이 선택되었고, 기록/리드인에이블신호(R/WB)가 로직 로우레벨을 가질 때, 레지스터부(1200)는 분리레지스터 선택신호(PRS)에 응답하여 분리레지스터들(R0 내지 R3) 중 하나에 입력데이터(DATA_IN)를 기록한다. 분리레지스터들(R0 내지 R3)이 선택되었고, 기록/리드인에이블신호(R/WB)가 로직 하이레벨을 가질 때, 레지스터부(1200)는 분리레지스터 선택신호(PRS)에 응답하여 분리레지스터들에 기록되어있는 기록데이터들 중 하나를 제1 멀티플렉서(1210)를 사용하여 선택하고 제1 리드신호(READ1)를 출력한다.
레지스터파일(1220)은 상기 데이터주소를 디코딩하는 디코더(미도시)를 포함한다. 기록/리드인에이블신호(R/WB)가 로직 로우레벨을 가질 때, 레지스터부(1200)는 제2 칩인에이블신호(CHIP_E2)에 응답하여 디코딩된 데이터주소에 대응하는 레지스터파일의 셀에 인가받은 입력데이터(DATA_IN)를 기록한다. 또한, 기록/리드인에이블신호(R/WB)가 로직 하이레벨을 가질 때, 레지스터부(1200)는 제2 칩인에이블신호(CHIP_E2)에 응답하여 디코딩된 데이터주소에 대응하는 레지스터파일의 셀에 기록되어있는 기록데이터를 리드하여 제2 리드신호(READ2)를 출력한다.
제2 멀티플렉서(1230)는 기록/리드인에이블신호(R/WB)가 로직 하이레벨을 가질 때, 비교선택신호(CS)에 응답하여 기록되어있는 기록데이터가 분리레지스터들(R0 내지 R3)에서 리드되는지 레지스터파일(1220)에서 리드되는지 판별하고 제1 리드신호(READ1)와 제2 리드신호(READ2) 중 하나를 선택하여 리드데이터(READ_DATA)를 출력한다.
따라서, 큰 레지스터파일을 액세스하기 위해 필요한 회로가 레지스터파일이 선택될 때에만 동작하고 자주 액세스되는 작은 분리레지스터를 액세스할 때에는 작은 회로가 동작하여 전체 전력 소모가 줄게 된다.
도 2는 본 발명의 일 실시예에 따른 액세스방법을 나타내는 순서도이다.
도 2를 참조하면, 일 실시예에 따른 액세스방법에서 레지스터 액세스 명령을 수신하면(S201), 수신한 레지스터 액세스 명령에 기초하여 액세스 대상 레지스터가 분리 레지스터 세트와 레지스터파일 중 어디에 포함되는지 판단한다(S202). 분리 레지스터 세트는 복수의 분리레지스터들(R0 내지 R3)을 포함하고, 레지스터파일은 복수의 셀들을 포함한다. 여기서는 4 개의 분리레지스터들(R0 내지 R3)을 사용하였지만, 임의의 개수의 분리레지스터들이 사용될 수 있다. 판단결과, 액세스 대상 레지스터가 분리 레지스터 세트를 액세스 하는 경우, 복수의 분리레지스터들(R0 내지 R3)중 액세스 대상 레지스터에 대응하는 분리레지스터를 액세스하고(S203), 액세스를 종료한다. 판단결과, 액세스 대상 레지스터가 레지스터파일을 액세스 하는 경우, 레지스터파일의 셀들 중 액세스 대상 레지스터에 대응하는 셀을 액세스하고(S204), 액세스를 종료한다. 이때, 복수의 분리레지스터들(R0 내지 R3)은 자주 액세스되는 레지스터들을 레지스터파일로부터 분리한 것이기 때문에 실질적으로 레지스터파일로의 액세스는 줄어든다. 즉, 액세스명령에 의해 자주 액세스되는 분리레지스터가 액세스되는지 판별한 후 레지스터를 액세스하기 때문에 처음부터 큰 레지스터파일을 직접 액세스하지 않고, 플립플롭형식의 작은 레지스터들을 액세스를 하게되어 전체 전력소모를 줄일 수 있다.
상술한 바와 같이, 본 발명의 바람직한 실시예를 참조하여 설명하였지만 해당 기술 분야에서 통상의 지식을 가진 자라면 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
도 1은 본 발명의 일 실시예에 따른 액세스장치를 나타내는 회로도이다.
도 2는 본 발명의 일 실시예에 따른 액세스방법을 나타내는 순서도이다.

Claims (15)

  1. 복수의 분리레지스터들과 레지스터파일을 포함하는 레지스터부; 및
    제1 칩인에이블신호 및 데이터주소를 인가받아 제어신호들을 생성하는 제어부를 포함하고,
    상기 제어신호들은 상기 레지스터파일과 상기 복수의 분리레지스터들 중 하나를 선택하는 비교선택신호, 상기 레지스터파일을 활성화하는 제2 칩인에이블신호, 및 상기 복수의 분리레지스터들 중 하나를 선택하는 분리레지스터 선택신호를 포함하며,
    상기 레지스터부는 기록/리드인에이블신호, 입력데이터, 상기 데이터주소 및 상기 제어신호들을 인가받아, 상기 복수의 분리레지스터들과 상기 레지스터파일에 상기 입력데이터를 선택적으로 기록하거나 상기 복수의 분리레지스터들과 상기 레지스터파일에 기록되어있는 복수의 기록데이터들 중 하나를 선택적으로 리드하는 액세스장치.
  2. 제 1 항에 있어서, 상기 제어부는
    상기 데이터주소를 인가받고 복수의 분리레지스터들의 주소들과 비교하여 상기 비교선택신호를 생성하는 주소비교기;
    상기 데이터주소를 인가받아 상기 분리레지스터 선택신호를 생성하는 분리레지스터 선택신호생성기; 및
    상기 제1 칩인에이블신호와 상기 비교선택신호를 인가받아 상기 제2 칩인에이블신호를 생성하는 칩인에이블신호생성기를 포함하는 것을 특징으로 하는 액세스장치.
  3. 제 2 항에 있어서, 상기 분리레지스터들은 플립플롭인 것을 특징으로 하는 액세스장치.
  4. 제 2 항에 있어서, 상기 기록/리드인에이블신호가 로직 로우레벨을 가질 때, 상기 레지스터부는 상기 분리레지스터 선택신호에 응답하여 상기 입력데이터를 상기 분리레지스터들 중 하나에 기록하는 것을 특징으로 하는 액세스장치.
  5. 제 2 항에 있어서, 상기 기록/리드인에이블신호가 로직 하이레벨을 가질 때, 상기 레지스터부는 상기 복수의 분리레지스터들에 기록되어있는 상기 기록데이터들을 리드하는 것을 특징으로 하는 액세스장치.
  6. 제 5 항에 있어서, 상기 레지스터부는 상기 분리레지스터 선택신호에 응답하여 상기 리드된 기록데이터들 중 하나를 전송하여 제1 리드신호를 출력하는 제1 멀티플렉서를 더 포함하는 것을 특징으로 하는 액세스장치.
  7. 제 6 항에 있어서, 상기 칩인에이블신호생성기는 상기 제1 칩인에이블신호가 로직 하이레벨을 갖고 상기 비교선택신호가 로직 하이레벨을 가질 때 로직 하이레벨을 갖는 제2 칩인에이블신호를 생성하는 것을 특징으로 하는 액세스장치.
  8. 제 7 항에 있어서, 상기 기록/리드인에이블신호가 로직 로우레벨을 가질 때, 상기 레지스터부는 상기 제2 칩인에이블신호에 응답하여 상기 데이터주소에 대응하는 상기 레지스터파일의 셀에 상기 인가받은 입력데이터를 기록하는 것을 특징으로 하는 액세스장치.
  9. 제 8 항에 있어서, 상기 기록/리드인에이블신호가 로직 하이레벨을 가질 때, 상기 레지스터부는 상기 제2 칩인에이블신호에 응답하여 상기 데이터주소에 대응하는 상기 레지스터파일의 셀에 기록되어있는 상기 기록데이터를 리드하여 제2 리드신호를 출력하는 것을 특징으로 하는 액세스장치.
  10. 제 9 항에 있어서, 상기 레지스터부는 상기 비교선택신호에 응답하여 상기 제1 리드신호 및 상기 제2 리드신호 중 하나를 선택하는 제2 멀티플렉서를 더 포함하는 것을 특징으로 하는 액세스장치.
  11. 레지스터 액세스 명령을 수신하는 단계;
    상기 수신한 레지스터 액세스 명령에 기초하여 액세스 대상 레지스터가 분리 레지스터 세트와 레지스터파일 중 어디에 포함되는지를 판단하는 단계; 및
    상기 판단 결과에 따라서 분리 레지스터 세트와 레지스터파일 중 하나를 액세스하는 단계를 포함하는 액세스방법.
  12. 제 11 항에 있어서, 상기 분리 레지스터 세트는 복수의 분리 레지스터들을 포함하고, 상기 레지스터파일은 복수의 셀들을 포함하는 것을 특징으로 하는 액세스방법.
  13. 제 12 항에 있어서, 상기 분리 레지스터 세트를 액세스할 경우, 상기 복수의 분리 레지스터들 중 하나를 액세스하는 것을 특징으로 하는 액세스방법.
  14. 제 12 항에 있어서, 상기 레지스터파일을 액세스할 경우, 상기 복수의 셀들 중 하나를 액세스하는 것을 특징으로 하는 액세스방법.
  15. 컴퓨터에, 레지스터 액세스 명령을 수신하는 단계, 상기 수신한 레지스터 액세스 명령에 기초하여 액세스 대상 레지스터가 분리 레지스터 세트와 레지스터파일 중 어디에 포함되는지 판단하는 단계, 및 상기 판단 결과를 기초로 분리 레지스터 세트와 레지스터파일 중 하나를 액세스하는 단계를 실행시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록 매체.
KR1020070074904A 2007-07-26 2007-07-26 분리된 구조의 레지스터 파일을 위한 명령어세트를실행하는 액세스장치 KR20090011387A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070074904A KR20090011387A (ko) 2007-07-26 2007-07-26 분리된 구조의 레지스터 파일을 위한 명령어세트를실행하는 액세스장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070074904A KR20090011387A (ko) 2007-07-26 2007-07-26 분리된 구조의 레지스터 파일을 위한 명령어세트를실행하는 액세스장치

Publications (1)

Publication Number Publication Date
KR20090011387A true KR20090011387A (ko) 2009-02-02

Family

ID=40682524

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070074904A KR20090011387A (ko) 2007-07-26 2007-07-26 분리된 구조의 레지스터 파일을 위한 명령어세트를실행하는 액세스장치

Country Status (1)

Country Link
KR (1) KR20090011387A (ko)

Similar Documents

Publication Publication Date Title
US7782683B2 (en) Multi-port memory device for buffering between hosts and non-volatile memory devices
US9158683B2 (en) Multiport memory emulation using single-port memory devices
US8677051B2 (en) Memory system, control method thereof, and information processing apparatus
US7386653B2 (en) Flash memory arrangement
CN101131671A (zh) 控制对非易失性存储器的访问
JP2009537934A (ja) マルチnandフラッシュメモリーデバイスの共通動作中にピーク電力消費量を減少させるための装置および方法
JP5852259B2 (ja) 多重バンクへの同時に起こる読出し/書込みアクセスを提供するように構成されたメモリ
KR20090044927A (ko) 낸드 플래시 메모리 제어장치
US8677082B2 (en) Data mask system and data mask method
JP2010500682A (ja) フラッシュメモリアクセス回路
KR102252605B1 (ko) 메모리 디바이스에서의 메모리 액세스 제어
US8441879B2 (en) Semiconductor memory device requiring refresh operation
JP3656876B2 (ja) マクロ命令機能を有する同期式半導体メモリ装置とマクロ命令の格納及び実行方法
US20150058550A1 (en) Information recording apparatus that performs refresh of memory and control method therefor
KR101645003B1 (ko) 메모리 제어기 및 그 메모리 제어기가 탑재된 컴퓨팅 장치
WO2016106933A1 (zh) 一种基于若干分区的mcu芯片信息保护方法和装置
JP4471947B2 (ja) データ処理装置及びデータ処理方法
JP3872922B2 (ja) 半導体記憶装置及びメモリ混載ロジックlsi
KR20090011387A (ko) 분리된 구조의 레지스터 파일을 위한 명령어세트를실행하는 액세스장치
US20200285751A1 (en) Information processing device, method for controlling information processing device, and program
US8478970B2 (en) Accessing value for local variable from function call stack upon offset matching with instruction extracted stack pointer offset or from cache
EP1962184A1 (en) Processor and method of performing speculative load operations of the processor
KR20030055150A (ko) 마이크로프로세서 및 마이크로프로세서의 처리 방법
JP2004192051A (ja) 共用端子制御装置
JP2008129851A (ja) 演算処理装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application