KR20080112518A - 고 효율의 차지펌프를 포함하는 부스팅 전압 발생기 및 그방법 - Google Patents

고 효율의 차지펌프를 포함하는 부스팅 전압 발생기 및 그방법 Download PDF

Info

Publication number
KR20080112518A
KR20080112518A KR1020070061023A KR20070061023A KR20080112518A KR 20080112518 A KR20080112518 A KR 20080112518A KR 1020070061023 A KR1020070061023 A KR 1020070061023A KR 20070061023 A KR20070061023 A KR 20070061023A KR 20080112518 A KR20080112518 A KR 20080112518A
Authority
KR
South Korea
Prior art keywords
voltage
boosting
external capacitor
control signal
charge
Prior art date
Application number
KR1020070061023A
Other languages
English (en)
Inventor
김형래
조민수
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020070061023A priority Critical patent/KR20080112518A/ko
Publication of KR20080112518A publication Critical patent/KR20080112518A/ko

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

고 효율의 차지펌프를 포함하는 부스팅 전압 발생기 및 그 방법이 개시된다. 상기 부스팅 전압 발생기는 제1 페이즈에서 제1 외장 캐패시터에 상기 제1 전압을 차징함과 동시에 제2 외장 캐패시터에 미리 차징된 전하를 펌핑하여 상기 제1 전압과 상기 제2 외장 캐패시터에 차징된 전하에 상응하는 전압을 부스팅 전압으로서 출력하고, 제2 페이즈에서 상기 제2 외장 캐패시터에 상기 제1 전압을 차징함과 동시에 제1 외장 캐패시터에 미리 차징된 전하를 펌핑하여 상기 제1 전압과 상기 제1 외장 캐패시터에 저장된 전하에 상응하는 전압을 상기 부스팅 전압으로서 출력하는 차지 펌프를 포함하여 부스팅 전압 발생시 차징 및 펌핑 동작을 동시에 수행하여 부스팅 효율을 높일 수 있는 효과가 있다.
부스팅 전압, TFT-LCD, DDI

Description

고 효율의 차지펌프를 포함하는 부스팅 전압 발생기 및 그 방법{Boosting voltage generator comprising high efficiency charge pump and method thereof}
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 관련 기술에 따른 부스팅 전압 발생기의 블럭도를 나타낸다.
도 2는 관련 기술에 따른 부스팅 전압 발생기의 블럭도를 나타낸다.
도 3은 본 발명의 실시 예에 따른 부스팅 전압 발생기의 블럭도를 나타낸다.
도 4는 도 3의 제어 신호 발생부와 차지펌프를 나타낸다.
도 5는 본 발명의 실시 예에 따른 부스팅 전압 발생기에 의해 개선된 승압 효율을 설명하기 위한 표이다.
도 6은 부스팅 전압 발생 방법의 흐름도를 나타낸다.
본 발명은 부스팅 전압 발생 기술에 관한 것으로, 보다 상세하게는 고 효율의 차지펌프를 포함하는 부스팅 전압 발생기 및 그 방법에 관한 것이다.
박막 트랜지스터 액정 표시 장치(thin film transistor liquid crystal display, 이하 "TFT-LCD"라 한다.)는 대표적인 평면 패널 디스플레이 장치(flat pannel display device)이며, TV, 모니터, 휴대 전화 등에 널리 이용되고 있다.
DDI(display driver IC)는 상기 TFT-LCD를 구동하기 위해 사용되는데 최근에는 TFT-LCD의 해상도(resolution) 증가(예컨대, 현재 QCIF(또는, QCIF+)급에서 QVGA급) 및 화면 사이즈의 증가에 따라 상기 DDI에 가해지는 부하(load)량이 급증하게 되었다.
상기 DDI에 가해지는 부하는 대부분 TFT-LCD의 소스(source)의 출력을 위한 부분과 상기 TFT-LCD의 공통 전극을 구동하기 위한 부분이다. 특히 이들의 구동에 사용되는 전원은 외부전원이 직접 사용되는 것이 아니라 부스팅 전압 발생기를 이용하여 상기 외부전원을 부스팅하여 부스팅된 전압(예컨대, 약 5V)이 사용된다.
따라서 최근에는 상기 부스팅 전압 발생기의 승압 효율을 높이는 것이 큰 이슈가 되고 있다. 특히 승압 효율과 더불어 전력 효율을 높여 전력 소비를 줄이는 기술이 필요한 실정이다.
도 1은 관련 기술에 따른 부스팅 전압 발생기의 블럭도를 나타낸다. 도 1을 참조하면, 부스팅 전압 발생기(3)는 기준전압 발생부(5), 버퍼(7), 부스팅부(9), 및 제1 내지 제3 외장 캐패시터(C1 내지 C3)를 포함한다.
상기 기준전압 발생부(5)는 제1 전압(VCI)과 제2 전압(VSS) 사이에 직렬로 접속된 가변 저항(R1) 및 저항(R2)을 이용하여 기준전압(Vr1)을 발생하고, 상기 버퍼는 상기 기준전압(Vr1)을 버퍼링한다.
상기 부스팅부(9)는 버퍼링된 전압(VCI1)에 기초하여 제2 외장 캐패시터를 이용하여 상기 버퍼링된 전압(VCI1)을 부스팅하여 부스팅된 부스팅 전압(AVDD1)을 출력한다. 그러나, 도 1의 관련기술에 따르면, 상기 버퍼(7)에 의해서 낭비되는 소비전력이 발생할 수 있고, 상기 제1 전압(VCI)에 노이즈(noise) 등의 영향으로 인한 리플(ripple)이 발생할 경우 버퍼링된 전압(VCI1) 및 상기 부스팅 전압(AVDD1)에 영향을 미쳐 소비전력이 증가하고 리플이 발생 될 수 있다.
상기 부스팅 전압(AVDD)에는 부스팅 전압 발생기(3)에 접속되는 부하의 량에 따라 전압강하(voltage drop)가 발생 될 수 있는데, 상기 부하의 량이 변동되는 경우 상기 부스팅 전압(AVDD1)은 불안정해질 수 있다.
또한, 관련기술에 따르면 상기 버퍼링된 전압(VCI1)을 안정화시키기 위한 제1 외장 캐패시터(C1)가 별도로 접속되어야 하므로 칩의 사이즈가 증가 될 수 있다.
도 2는 관련 기술에 따른 부스팅 전압 발생기의 블럭도를 나타낸다. 도 2를 참조하면, 부스팅 전압 발생기(3)는 기준전압 발생부(11), 비교기(13), 부스팅부(14), 및 제1 내지 제2 외장 캐패시터(C11 내지 C21)를 포함한다.
상기 기준전압 발생부(5)는 제1 전압(VCI)과 제2 전압(VSS) 사이에 직렬로 접속된 가변 저항(R3) 및 저항(R4)을 이용하여 기준전압(VCI11)을 발생한다.
상기 비교기(13)는 상기 기준전압(VCI11)과 궤환된 부스팅 전압(Vf)을 비교하고 비교결과를 출력한다. 상기 부스팅부(14)는 상기 비교기(13)의 비교결과에 기초하여 상기 제1 외장 캐패시터(C12)를 이용하여 상기 제1 전압(VCI)를 부스팅하여 부스팅된 부스팅 전압(AVDD2)를 출력한다.
그러나 도 2의 관련기술에 의하면, 제1 전압(VCI)에 노이즈 등으로 인한 리 플이 발생되는 경우 비교기(13)에 입력되는 상기 기준전압(VCI11)에 영향을 미쳐 최종적으로 부스팅 전압(AVDD2)에도 리플이 발생 될 수 있다.
따라서 본 발명이 이루고자 하는 기술적인 과제는 BGR(band gap reference)를 이용하여 외부전압에 의한 부스팅 전압의 노이즈 특성을 완화시킬 수 있는 부스팅 전압 발생기 및 그 방법을 제공하는 것이다.
본 발명이 이루고자 하는 기술적인 과제는 피드백루프를 이용하여 출력단의 부하량에 따라 부스팅 동작을 제어할 수 있는 부스팅 전압 발생기 및 그 방법을 제공하는 것이다.
또한, 본 발명이 이루고자 하는 기술적인 과제는 부스팅 전압 발생시 차징 및 펌핑 동작을 동시에 수행하여 부스팅 효율을 높일 수 있는 부스팅 전압 발생기 및 그 방법을 제공하는 것이다.
상기 기술적 과제를 달성하기 위한 부스팅 전압 발생기는 제1 페이즈에서 제1 외장 캐패시터에 상기 제1 전압을 차징함과 동시에 제2 외장 캐패시터에 미리 차징된 전하를 펌핑하여 상기 제1 전압과 상기 제2 외장 캐패시터에 차징된 전하에 상응하는 전압을 부스팅 전압으로서 출력하고, 제2 페이즈에서 상기 제2 외장 캐패시터에 상기 제1 전압을 차징함과 동시에 제1 외장 캐패시터에 미리 차징된 전하를 펌핑하여 상기 제1 전압과 상기 제1 외장 캐패시터에 저장된 전하에 상응하는 전압을 상기 부스팅 전압으로서 출력하는 차지 펌프를 포함할 수 있다.
상기 부스팅 전압 발생기는 비교신호 및 클락신호에 기초하여 각각이 논 오버랩되는 제1 제어신호 및 제2 제어신호를 출력하는 제어신호 발생부를 더 포함하며, 상기 제1 페이즈는 상기 제1 제어신호가 제1 논리레벨을 유지하는 구간과 상응하고, 상기 제2 페이즈는 상기 제2 제어신호가 제1 논리레벨을 유지하는 구간과 상응하할 수 있다.
상기 부스팅 전압 발생기는, 궤환된 상기 부스팅 전압과 기준신호를 비교하고 비교결과 상기 비교신호를 출력하는 비교기를 더 포함할 수 있다.
상기 기준신호는 BGR(band gap reference)로부터 발생된 신호일 수 있다.
상기 기술적 과제를 달성하기 위한 부스팅 전압 발생 방법은 제1 페이즈에서 제1 외장 캐패시터에 상기 제1 전압을 차징함과 동시에 제2 외장 캐패시터에 미리 차징된 전하를 펌핑하여 상기 제1 전압과 상기 제2 외장 캐패시터에 차징된 전하에 상응하는 전압을 부스팅 전압으로서 출력하는 단계; 및 제2 페이즈에서 상기 제2 외장 캐패시터에 상기 제1 전압을 차징함과 동시에 제1 외장 캐패시터에 미리 차징된 전하를 펌핑하여 상기 제1 전압과 상기 제1 외장 캐패시터에 저장된 전하에 상응하는 전압을 상기 부스팅 전압으로서 출력하는 단계를 포함할 수 있다.
부스팅 전압 발생 방법은, 상기 제1 전압과 상기 제2 외장 캐패시터에 차징된 전하에 상응하는 전압을 부스팅 전압으로서 출력하는 단계 전에, 비교신호 및 클락신호에 기초하여 각각이 논 오버랩되는 제1 제어신호 및 제2 제어신호를 출력하는 단계를 더 포함하며, 상기 제1 페이즈는 상기 제1 제어신호가 제1 논리레벨을 유지하는 구간과 상응하고, 상기 제2 페이즈는 상기 제2 제어신호가 제1 논리레벨 을 유지하는 구간과 상응할 수 있다.
상기 부스팅 전압 발생기는, 궤환된 상기 부스팅 전압과 기준신호를 비교하고 비교결과 상기 비교신호를 출력하는 단계를 더 포함할 수 있다.
상기 기준신호는 BGR(band gap reference)로부터 발생된 신호일 수 있다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 첨부 도면에 기재된 내용을 참조하여야만 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 3은 본 발명의 실시 예에 따른 부스팅 전압 발생기의 블럭도이고, 도 4는 도 3의 제어 신호 발생부와 차지펌프를 나타낸다.도 3과 도 4를 참조하면, 디스플레이 장치에 구현될 수 있는 부스팅 전압 발생기(100)는 기준전압 발생부(101)와 부스팅 전압 발생부(110)를 포함할 수 있다.
상기 기준 전압 발생부(101)는 제1 기준 전압(Vref1)을 발생하고 발생된 제1 기준전압과 궤환된 제2 기준 전압(Vpd1)의 차이에 상응하는 전압을 제1 전압(VCI)과 제2 전압 사이(VSS)에서 스윙하는 전압으로 증폭하고 증폭된 전압을 제2 기준 전압(Vref2)으로서 출력한다.
상기 기준전압 발생부(101)는 BGR(band gap reference, 103), 제1 저항 분배기(105), 및 증폭기(107)를 포함할 수 있다. 상기 BGR(103)은 제1 기준 전 압(Vref1)을 발생한다.
상기 BGR(103)은 공정, 전압 또는 온도 등의 변화에 무관하게 항상 일정한 전압 레벨을 출력하는 회로로서 상기 제1 기준 전압(Vref1)은 상기 공정, 상기 전압 또는 상기 온도 등의 변화에 무관하게 일정한 전압 레벨을 유지할 수 있다.
상기 제1 저항 분배기(105)는 제2 기준 전압(Vref2)을 저항 분배하고 저항 분배된 전압을 상기 궤환된 제2 기준 전압(Vpd1)으로서 출력한다.
상기 제1 저항 분배기(105)는 상기 제2 기준 전압(Vref2)과 제2 전압(VSS) 사이에 직렬로 접속된 적어도 하나의 저항(R31과 R32)를 포함할 수 있으며 상기 적어도 하나의 저항(R31과 R32) 중에서 적어도 어느 하나는 가변저항으로 구현되어 상기 궤환된 제2 기준 전압(Vpd1)의 레벨은 조절될 수 있다.
상기 증폭기(107)는 제1 기준전압(Vref1)을 수신하는 제1 입력단자(+), 상기 궤환된 제2 기준 전압(Vpd1)을 수신하는 제2 입력단자(-), 및 출력단자를 포함할 수 있으며, 제1 기준전압(Vref1)과 궤환된 제2 기준 전압(Vpd1)의 차이에 상응하는 전압을 제1 전압(VCI)과 제2 전압 사이(VSS)에서 스윙하는 전압으로 증폭하고 증폭된 전압을 상기 제2 기준 전압(Vref2)으로서 출력할 수 있다.
상기 제2 기준 전압(Vref2)은 공정, 전압 또는 온도 등의 변화에 무관하게 항상 일정한 전압 레벨을 가질 수 있다. 따라서 본 발명의 실시 예에 의하면, 상기 제1 전압(VCI)에 노이즈 등으로 인한 리플이 발생 되더라도 상기 BGR(103)을 이용하여 상기 리플의 영향을 받지않는 제2 기준 전압(Vref2)을 발생할 수 있다.
상기 부스팅 전압 발생부(110)는 상기 제2 기준 전압(Vref2)과 궤환된 부스 팅 전압(Vpd2)을 비교하고 비교결과에 기초하여 적어도 하나의 외장 캐패시터(C31과 C32)를 이용하여 상기 제1 전압(VCI)을 부스팅하여 부스팅 전압(AVDD)을 발생한다.
상기 부스팅 전압 발생부(110)는 제2 저항 분배기(111), 비교기(113), 및 부스팅 블록(115)을 포함할 수 있다. 상기 제2 저항 분배기(111)는 부스팅 전압(AVDD)을 저항 분배하고 저항 분배된 전압을 상기 궤환된 부스팅 전압(Vpd2)으로서 출력할 수 있다.
상기 제2 저항 분배기(111)는 비교기(113)의 출력단자와 제2 전압(VSS) 사이에 직렬로 접속된 적어도 하나의 저항(R31과 R32)를 포함할 수 있으며 상기 적어도 하나의 저항(R31과 R32) 중에서 적어도 어느 하나는 가변저항으로 구현되어 상기 궤환된 부스팅 전압(Vpd2)의 레벨은 조절될 수 있다.
상기 비교기(113)는 상기 제1 전압(VCI)을 전원으로 이용할 수 있으며, 상기 제2 기준 전압(Vref2)과 상기 궤환된 부스팅 전압(Vpd2)을 비교하고 비교결과(On/Off)를 출력한다.
예컨대, 상기 비교기(113)는 상기 제2 기준 전압(Vref2)이 상기 궤환된 부스팅 전압(Vpd2)보다 작은 경우 제1 논리레벨(예컨대, 로우("0")레벨) 상태의 비교신호(On/Off)를 출력할 수 있다. 또는, 상기 비교기(113)는 상기 제2 기준 전압(Vref2)이 상기 궤환된 부스팅 전압(Vpd2)보다 큰 경우 제2 논리레벨(예컨대, 하이("1")레벨) 상태의 비교신호(On/Off)를 출력할 수 있다.
상기 부스팅 블록(115)은 상기 비교기(113)의 비교결과(On/Off) 및 클락 신 호(DC_CLK1)에 기초하여 적어도 두 개의 외장 캐패시터(C31과 C32)를 이용하여 상기 제1 전압(VCI)을 부스팅하여 부스팅 전압(AVDD)을 발생할 수 있다.
따라서, 본 발명의 실시 예에 의하면 상기 부스팅 전압(AVDD)은 상기 제2 기준 전압(Vref2)과 상기 궤환된 부스팅 전압(Vpd2)의 비교결과(On/Off)에 기초하여 발생되므로 출력단(AVDD)의 부하량에 따라 부스팅 블록(115)의 부스팅 동작을 제어할 수 있는 효과가 있다.
상기 부스팅 블록(115)은 차지 펌프(130)와 제어 신호 발생부(133)를 포함할 수 있다.
상기 차지 펌프(130)는 제1 페이즈(phase)에서 제1 외장 캐패시터(C31)에 상기 제1 전압(VCI)을 차징함과 동시에 제2 외장 캐패시터(C32)에 미리 차징된 전하를 펌핑하여 상기 제1 전압(VCI)과 상기 제2 외장 캐패시터(C32)에 차징된 전하에 상응하는 전압을 부스팅 전압(AVDD)으로서 출력하고, 제2 페이즈에서 상기 제2 외장 캐패시터(C32)에 상기 제1 전압(VCI)을 차징함과 동시에 제1 외장 캐패시터(C31)에 미리 차징된 전하를 펌핑하여 상기 제1 전압(VCI)과 상기 제1 외장 캐패시터(C31)에 저장된 전하에 상응하는 전압을 상기 부스팅 전압(AVDD)으로서 출력할 수 있다.
상기 제1 페이즈는 상기 제1 제어신호(Ф1)가 제1 논리레벨(예컨대, 하이("1")) 상태를 유지하는 구간과 상응하고, 상기 제2 페이즈는 상기 제2 제어신호(Ф2)가 제1 논리레벨(예컨대, 하이("1")) 상태를 유지하는 구간과 상응한다.
상기 제1 제어신호(Ф1)와 상기 제2 제어신호(Ф2)는 서로 논-오버랩(non- overlap)되는 신호로서 상기 제1 페이즈 동안 제1 제어신호(Ф1)가 제1 논리레벨(예컨대, 하이("1"))을 유지하는 동안 상기 제2 제어신호(Ф2)는 제2 논리레벨(예컨대, 로우("0"))을 유지한다.
또는, 상기 제2 페이즈 동안 제1 제어신호(Ф1)가 제2 논리레벨(예컨대, 오루("0"))을 유지하는 동안 상기 제2 제어신호(Ф2)는 제1 논리레벨(예컨대, 하이("1"))을 유지한다.
상기 차지 펌프(130)는 상기 제1 제어신호(Ф1)와 상기 제2 제어신호(Ф2)에 응답하여 상기 적어도 하나의 외장 캐패시터(C31과 C32)를 이용하여 차징(charging) 및 펌핑(pumping)을 수행하여 상기 부스팅 전압(AVDD)을 발생할 수 있다.
상기 차지펌프(130)는 출력단자(AVDD), 제1 외장 캐패시터(C31), 제2 외장 캐패시터(C32), 제1 스위치 그룹(S11 내지 S14), 및 제2 스위치 그룹(S21 내지 S24)을 포함할 수 있다.
상기 제1 스위치 그룹(S11 내지 S14)은 상기 제1 제어신호(Ф1)에 응답하여 상기 적어도 하나의 외장 캐패시터(C31과 C32) 중에서 제1 외장 캐패시터(C31)에 제1 전압(VCI)을 차징하고, 상기 제1 전압(VCI)과 상기 제2 외장 캐패시터(C32)에 저장된 전하에 상응하는 전압을 상기 부스팅 전압(AVDD)으로서 상기 출력단자를 통하여 출력할 수 있다.
상기 제2 스위치 그룹(S21 내지 S24)은 상기 제2 제어신호(Ф2)에 응답하여 상기 제2 외장 캐패시터(C32)에 상기 제1 전압(VCI)을 차징하고, 상기 제1 전 압(VCI)과 상기 제1 외장 캐패시터(C31)에 저장된 전하에 상응하는 전압을 상기 부스팅 전압(AVDD)으로서 상기 출력단자를 통하여 출력할 수 있다.
즉, 상기 차지펌프(130)는 상기 제1 제어신호(Ф1)에 응답하여 제1 외장 캐패시터(C31)에 상기 제1 전압(VCI)을 차징함과 동시에 제2 외장 캐패시터(C32)에 차징된 전하를 펌핑하여 상기 제1 전압(VCI)과 상기 제2 외장 캐패시터(C32)에 저장된 전하에 상응하는 전압을 상기 부스팅 전압(AVDD)으로서 상기 출력단자를 통하여 출력할 수 있다.
또한, 상기 차지펌프(130)는 상기 제2 제어신호(Ф2)에 응답하여 상기 제2 외장 캐패시터(C32)에 상기 제1 전압(VCI)을 차징함과 동시에 제1 외장 캐패시터(C31)에 차징된 전하를 펌핑하여 상기 제1 전압(VCI)과 상기 제1 외장 캐패시터(C31)에 저장된 전하에 상응하는 전압을 상기 부스팅 전압(AVDD)으로서 출력할 수 있다.
상기 제어신호 발생부(133)는 비교신호(On/Off) 및 클락신호(DC_CLK1)에 기초하여 각각이 논 오버랩되는 제1 제어신호(Ф1) 및 제2 제어신호(Ф2)를 출력한다.
따라서, 본 발명의 실시 예에 의하면, 차지펌프(130)는 부스팅 전압(AVDD) 발생시 차징 및 펌핑 동작을 동시에 수행하여 부스팅 효율을 높일 수 있는 효과가 있다.
도 6는 본 발명의 실시 예에 따른 부스팅 전압 발생기에 의해 개선된 승압 효율을 설명하기 위한 표이다. 도 3과 도 6을 참조하면, 도 6은 최악의 환경조건(예컨대, 온도=85도, 제1 전압(VCI)=2.8(V))하에서 부스팅 전압 발생기(100)의 출력단의 부하전류(Iload)에 따른 부스팅 전압(AVDD)의 값을 나타낸 표로서, 부하전류(Iload)가 증가하더라도 부스팅 전압(AVDD)의 감소 폭이 크지않고 고 효율을 유지함을 알 수 있다.
도 7은 부스팅 전압 발생 방법의 흐름도를 나타낸다. 도 3과 도 7을 참조하면, 차지 펌프(130)는 제1 페이즈에서 제1 외장 캐패시터(C31)에 상기 제1 전압(VCI)을 차징함과 동시에 제2 외장 캐패시터(C32)에 미리 차징된 전하를 펌핑하여 상기 제1 전압(VCI)과 상기 제2 외장 캐패시터(C32)에 차징된 전하에 상응하는 전압을 부스팅 전압(AVDD)으로서 출력한다(S10).
또한, 상기 차지 펌프(130)는 제2 페이즈에서 상기 제2 외장 캐패시터(C32)에 상기 제1 전압(VCI)을 차징함과 동시에 제1 외장 캐패시터(C31)에 미리 차징된 전하를 펌핑하여 상기 제1 전압(VCI)과 상기 제1 외장 캐패시터(C31)에 저장된 전하에 상응하는 전압을 상기 부스팅 전압(AVDD)으로서 출력한다(S14).
본 발명은 도면에 도시된 일 실시 예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상술한 바와 같이 본 발명에 따른 부스팅 전압 발생기 및 그 방법은 BGR(band gap reference)를 이용하여 외부전압에 의한 부스팅 전압의 노이즈 특성을 완화시킬 수 있는 효과가 있다.
본 발명에 따른 부스팅 전압 발생기 및 그 방법은 피드백루프를 이용하여 출력단의 부하량에 따라 부스팅 동작을 제어할 수 있는 효과가 있다.
또한, 본 발명에 따른 부스팅 전압 발생기 및 그 방법은 부스팅 전압 발생시 차징 및 펌핑 동작을 동시에 수행하여 부스팅 효율을 높일 수 있는 효과가 있다.

Claims (8)

  1. 제1페이즈에서 제1외장 캐패시터에 제1전압을 차징하는 동시에 제2외장 캐패시터에 미리 차징된 전하를 펌핑하여 상기 제1전압과 상기 제2외장 캐패시터에 차징된 전하에 상응하는 전압을 부스팅 전압으로서 출력하고,
    제2페이즈에서 상기 제2외장 캐패시터에 상기 제1전압을 차징하는 동시에 상기 제1외장 캐패시터에 미리 차징된 전하를 펌핑하여 상기 제1전압과 상기 제1외장 캐패시터에 저장된 전하에 상응하는 전압을 상기 부스팅 전압으로서 출력하는 차지 펌프를 포함하는 부스팅 전압 발생기.
  2. 제1항에 있어서, 상기 부스팅 전압 발생기는 비교신호와 클락신호에 기초하여 서로 논-오버랩되는 제1제어신호와 제2제어신호를 출력하는 제어신호 발생부를 더 포함하며,
    상기 제1페이즈 또는 상기 제2페이지는 상기 제1제어신호의 레벨과 상기 제2제어신호의 레벨에 기초하여 결정되는 부스팅 전압 발생기.
  3. 제2항에 있어서, 상기 부스팅 전압 발생기는,
    상기 부스팅 전압과 기준 전압을 비교하고 비교결과에 상응하는 상기 비교신호를 출력하는 비교기를 더 포함하는 부스팅 전압 발생기.
  4. 제3항에 있어서, 상기 부스팅 전압 발생기는 상기 기준 전압을 발생하기 위한 BGR(band gap reference)을 더 포함하는 부스팅 전압 발생기.
  5. 제1페이즈에서 제1외장 캐패시터에 제1전압을 차징하는 동시에 제2외장 캐패시터에 미리 차징된 전하를 펌핑하여 상기 제1전압과 상기 제2외장 캐패시터에 차징된 전하에 상응하는 전압을 부스팅 전압으로서 출력하는 단계; 및
    제2페이즈에서 상기 제2외장 캐패시터에 상기 제1전압을 차징하는 동시에 상기 제1외장 캐패시터에 미리 차징된 전하를 펌핑하여 상기 제1전압과 상기 제1외장 캐패시터에 저장된 전하에 상응하는 전압을 상기 부스팅 전압으로서 출력하는 단계를 포함하는 부스팅 전압 발생 방법.
  6. 제5항에 있어서, 상기 부스팅 전압 발생 방법은,
    상기 제1전압과 상기 제2외장 캐패시터에 차징된 전하에 상응하는 전압을 부스팅 전압으로서 출력하기 전에, 비교신호와 클락신호에 기초하여 각각이 논-오버랩되는 제1제어신호와 제2제어신호를 출력하는 단계를 더 포함하며,
    상기 제1페이즈 또는 상기 제2페이즈는 상기 제1제어신호의 레벨과 상기 제2제어신호의 레벨에 기초하여 결정되는 부스팅 전압 발생 방법.
  7. 제6항에 있어서, 상기 부스팅 전압 발생 방법은,
    상기 부스팅 전압과 기준 전압을 비교하고 비교결과에 따라 상기 비교 신호를 출력하는 단계를 더 포함하는 부스팅 전압 발생 방법.
  8. 제7항에 있어서, 상기 부스팅 전압 발생 방법은 BGR(band gap reference)을 이용하여 상기 기준 전압을 발생하는 단계를 더 포함하는 부스팅 전압 발생 방법.
KR1020070061023A 2007-06-21 2007-06-21 고 효율의 차지펌프를 포함하는 부스팅 전압 발생기 및 그방법 KR20080112518A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070061023A KR20080112518A (ko) 2007-06-21 2007-06-21 고 효율의 차지펌프를 포함하는 부스팅 전압 발생기 및 그방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070061023A KR20080112518A (ko) 2007-06-21 2007-06-21 고 효율의 차지펌프를 포함하는 부스팅 전압 발생기 및 그방법

Publications (1)

Publication Number Publication Date
KR20080112518A true KR20080112518A (ko) 2008-12-26

Family

ID=40370239

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070061023A KR20080112518A (ko) 2007-06-21 2007-06-21 고 효율의 차지펌프를 포함하는 부스팅 전압 발생기 및 그방법

Country Status (1)

Country Link
KR (1) KR20080112518A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101024632B1 (ko) * 2009-11-12 2011-03-25 매그나칩 반도체 유한회사 차지펌프 회로 및 이의 차지펌핑 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101024632B1 (ko) * 2009-11-12 2011-03-25 매그나칩 반도체 유한회사 차지펌프 회로 및 이의 차지펌핑 방법

Similar Documents

Publication Publication Date Title
KR100871829B1 (ko) 적은 면적과 높은 효율을 갖는 공통 전압 발생기 및 그방법
US7133038B2 (en) Highly efficient LCD driving voltage generating circuit and method thereof
US9013229B2 (en) Charge pump circuit
US7902910B2 (en) Boosted voltage generator for increasing boosting efficiency according to load and display apparatus including the same
JP5448477B2 (ja) 昇圧回路、この昇圧回路を用いた表示装置、この昇圧回路を用いた昇圧方法およびこの昇圧方法を用いた表示装置への電力供給方法
KR100564575B1 (ko) 부하제어 부스팅 장치, 부하량에 따라 자동적으로부스팅을 결정하고 커패시터 수가 적은 부스팅 파워시스템 및 그 방법
US10665190B2 (en) Power supply device and display device including the same
JP3732173B2 (ja) 電源装置及びこれを用いた液晶表示装置
US9899997B2 (en) Apparatus for supplying gate driving voltages, method therefor and display apparatus
US20050195182A1 (en) Power supply circuit and display system
US20120133634A1 (en) Apparatus, system, and method for generating a low power signal with an operational amplifier
US8456404B2 (en) Voltage boosting power supply circuit for monitoring charging voltage with predetermined voltage to detect boosted voltage, and boosted voltage control method
WO2021217733A1 (zh) 电压转换电路、电压转换方法及显示装置
JP5301344B2 (ja) 昇圧回路
JP2007089242A (ja) チャージポンプ式昇圧回路を有する半導体装置
CN109545123A (zh) 电压补偿电路、其电压补偿方法、驱动系统及显示装置
US20050012542A1 (en) Power supply
KR102526353B1 (ko) 표시장치와 이의 구동방법
US10152937B2 (en) Semiconductor device, power supply circuit, and liquid crystal display device
JP2017011897A (ja) スイッチング電源回路、液晶駆動装置、液晶表示装置
TWI719391B (zh) 顯示裝置的參考電壓產生器
KR20080112518A (ko) 고 효율의 차지펌프를 포함하는 부스팅 전압 발생기 및 그방법
TW201320051A (zh) 電源管理電路及其閘極脈衝調變電路
JP4837525B2 (ja) 表示装置
TW200823842A (en) Regulating circuit for common electrode voltage, driving circuit of liquid crystal panel and liquid crystal display using same

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination