KR20080049405A - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR20080049405A
KR20080049405A KR1020060119921A KR20060119921A KR20080049405A KR 20080049405 A KR20080049405 A KR 20080049405A KR 1020060119921 A KR1020060119921 A KR 1020060119921A KR 20060119921 A KR20060119921 A KR 20060119921A KR 20080049405 A KR20080049405 A KR 20080049405A
Authority
KR
South Korea
Prior art keywords
groove
plasma display
lower substrate
sustain
electrode
Prior art date
Application number
KR1020060119921A
Other languages
English (en)
Inventor
박재현
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060119921A priority Critical patent/KR20080049405A/ko
Publication of KR20080049405A publication Critical patent/KR20080049405A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 장치에 관한 것이다. 상기 장치는, 상부기판; 상부기판에 형성되는 복수의 제1 전극들 및 제2 전극들; 상부기판과 대향하여 배치되는 하부기판; 및 하부기판에 형성되는 복수의 제3 전극들을 포함하여 구성되며, 하부기판상에 형성된 홈에 형광체가 형성되어 있는 것을 특징으로 한다.
본 발명에 따르면, 플라즈마 디스플레이 패널을 제조함에 있어서, 하부기판에 형성된 홈상에 형광체층을 형성함으로써, 형광체층의 지지력을 증가시켜 패널의 운반시 등에 발생하는 충격 또는 진동에 의해 형광체층이 이탈되는 것을 방지할 수 있다.

Description

플라즈마 디스플레이 장치{Plasma display apparatus}
도 1은 본 발명에 따른 플라즈마 디스플레이 패널 구조에 대한 일실시예를 나타내는 사시도이다.
도 2는 플라즈마 디스플레이 패널의 전극 배치에 대한 일실시예를 나타내는 단면도이다.
도 3은 하나의 프레임(frame)을 복수의 서브필드(subfield)로 나누어 플라즈마 디스플레이 패널을 시분할 구동시키는 방법에 대한 일실시예를 나타내는 타이밍도이다.
도 4는 플라즈마 디스플레이 패널을 구동시키기 위한 구동 신호들에 대한 일실시예를 나타내는 타이밍도이다.
도 5는 본 발명에 따른 플라즈마 디스플레이 패널의 하부기판 구조에 대한 일실시예를 나타내는 단면도이다.
도 6a 내지 6e는 패널의 하부기판상에 형성된 홈의 형상에 대한 실시예들을 나타내는 단면도이다.
본 발명은 플라즈마 디스플레이(Plasma Display) 장치에 관한 것으로서, 보다 상세하게는 상기 장치에 사용되는 플라즈마 디스플레이 패널(Panel)의 구조에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 상부기판과 하부기판 사이에 형성된 격벽이 하나의 단위 셀을 이루는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온 및 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충진되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 디스플레이 패널은 얇고 가벼운 구성이 가능하므로 차세대 표시 장치로서 각광받고 있다.
상기 형광체층이 충격에 의해 패널로부터 이탈되는 경우, 그에 해당하는 방전셀의 가시광 방출이 불가능하여 디스플레이 영상의 화질이 열화되는 문제가 있었다.
본 발명은 상술한 바와 같은 문제점을 해결하기 위하여, 플라즈마 디스플레이 패널에 있어 형광체층의 이탈을 막아 화질의 열화를 방지할 수 있는 플라즈마 디스플레이 장치를 제공하는 것을 목적으로 한다.
상기한 기술적 과제를 해결하기 위한 본 발명에 의한 플라즈마 디스플레이 장치는, 상부기판; 상기 상부기판에 형성되는 복수의 제1 전극들 및 제2 전극들; 상기 상부기판과 대향하여 배치되는 하부기판; 및 상기 하부기판에 형성되는 복수의 제3 전극들을 포함하여 구성되며, 상기 하부기판에는 홈이 형성되어 있으며 상기 하부기판의 홈 상에 형광체가 형성되어 있는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 플라즈마 디스플레이 장치에 관하여 상세히 설명한다. 도 1은 본 발명에 따른 플라즈마 디스플레이 패널에 대한 일실시예를 사시도로 도시한 것이다.
도 1에 도시된 바와 같이, 플라즈마 디스플레이 패널은 상부기판(10) 상에 형성되는 유지 전극 쌍인 스캔 전극(11) 및 서스테인 전극(12), 하부기판(20) 상에 형성되는 어드레스 전극(22)을 포함한다.
상기 유지 전극 쌍(11, 12)은 통상 인듐틴옥사이드(Indium-Tin-Oxide;ITO)로 형성된 투명전극(11a, 12a)과 버스 전극(11b, 12b)을 포함하며, 상기 버스 전극(11b, 12b)은 은(Ag), 크롬(Cr) 등의 금속 또는 크롬/구리/크롬(Cr/Cu/Cr)의 적층형이나 크롬/알루미늄/크롬(Cr/Al/Cr)의 적층형으로 형성될 수 있다. 버스 전극(11b, 12b)은 투명전극(11a, 12a) 상에 형성되어, 저항이 높은 투명전극(11a, 12a)에 의한 전압 강하를 줄이는 역할을 한다.
한편, 본 발명의 일실시예에 따르면 유지 전극쌍(11, 12)은 투명전극(11a 12a)과 버스 전극(11b, 12b)이 적층된 구조 뿐만 아니라, 투명 전극(11a, 12a)이 없이 버스 전극(11b, 12b)만으로도 구성될 수 있다. 이러한 구조는 투명 전극(11a, 12a)을 사용하지 않으므로, 패널 제조의 단가를 낮출 수 있는 장점이 있다. 이러한 구조에 사용되는 버스 전극(11b, 12b)은 위에 열거한 재료 이외에 감광성 재료등 다양한 재료가 가능할 것이다.
스캔 전극(11) 및 서스테인 전극(12)의 투명전극(11a, 12a)과 버스전극(11b, 11c)의 사이에는 상부 기판(10)의 외부에서 발생하는 외부광을 흡수하여 반사를 줄여주는 광차단의 기능과 상부 기판(10)의 퓨리티(Purity) 및 콘트라스트를 향상시키는 기능을 하는 블랙 매트릭스(Black Matrix, BM, 15)가 배열된다.
본 발명의 일실시예에 따른 블랙 매트릭스(15)는 상부 기판(10)에 형성되는데, 격벽(21)과 중첩되는 위치에 형성되는 제1 블랙 매트릭스(15)와, 투명전극(11a, 12a)과 버스전극(11b, 12b)사이에 형성되는 제2 블랙 매트릭스(11c, 12c)로 구성될 수 있다. 여기서, 제 1 블랙 매트릭스(15)와 블랙층 또는 블랙 전극층이라고도 하는 제 2 블랙 매트릭스(11c, 12c)는 형성 과정에서 동시에 형성되어 물리적으로 연결될 수 있고, 동시에 형성되지 않아 물리적으로 연결되지 않을 수도 있다.
또한, 물리적으로 연결되어 형성되는 경우, 제 1 블랙 매트릭스(15)와 제 2 블랙 매트릭스(11c, 12c)는 동일한 재질로 형성되지만, 물리적으로 분리되어 형성되는 경우에는 다른 재질로 형성될 수 있다.
스캔 전극(11)과 서스테인 전극(12)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(13)과 보호막(14)이 적층된다. 상부 유전체층(13)에는 방전에 의하여 발생된 하전입자들이 축적되고, 유지 전극 쌍(11, 12)을 보호하는 기능을 수행할 수 있다. 보호막(14)은 가스 방전시 발생된 하전입자들의 스피터링으로부터 상부 유전체층(13)을 보호하고, 2차 전자의 방출 효율을 높이게 된다.
또한, 어드레스 전극(22)은 스캔 전극(11) 및 서스테인 전극(12)과 교차되는 방향으로 형성된다. 또한, 어드레스 전극(22)이 형성된 하부기판(20) 상에는 하부 유전체층(23)과 격벽(21)이 형성된다.
또한, 하부 유전체층(23)과 격벽(21)의 표면에는 형광체층이 형성된다. 격벽(21)은 세로 격벽(21a)와 가로 격벽(21b)가 폐쇄형으로 형성되고, 방전셀을 물리적으로 구분하며, 방전에 의해 생성된 자외선과 가시광이 인접한 방전셀에 누설되는 것을 방지한다.
본 발명의 일실시예에는 도 1에 도시된 격벽(21)의 구조뿐만 아니라, 다양한 형상의 격벽(21)의 구조도 가능할 것이다. 예컨대, 세로 격벽(21a)과 가로 격벽(21b)의 높이가 다른 차등형 격벽 구조, 세로 격벽(21a) 또는 가로 격벽(21b) 중 적어도 하나 이상에 배기 통로로 사용 가능한 채널(Channel)이 형성된 채널형 격벽 구조, 세로 격벽(21a) 또는 가로 격벽(21b) 중 하나 이상에 홈(Hollow)이 형성된 홈형 격벽 구조 등이 가능할 것이다.
여기서, 차등형 격벽 구조인 경우에는 가로 격벽(21b)의 높이가 높은 것이 더 바람직하고, 채널형 격벽 구조나 홈형 격벽 구조인 경우에는 가로 격벽(21b)에 채널이 형성되거나 홈이 형성되는 것이 바람직할 것이다.
한편, 본 발명의 일실시예에서는 R, G 및 B 방전셀 각각이 동일한 선상에 배열되는 것으로 도시 및 설명되고 있지만, 다른 형상으로 배열되는 것도 가능할 것이다. 예컨대, R, G 및 B 방전셀이 삼각형 형상으로 배열되는 델타(Delta) 타입의 배열도 가능할 것이다. 또한, 방전셀의 형상도 사각형상 뿐만 아니라, 오각형, 육 각형 등의 다양한 다각 형상도 가능할 것이다.
또한, 상기 형광체층은 가스 방전시 발생된 자외선에 의해 발광되어 적색(R), 녹색(G) 또는 청색(B) 중 어느 하나의 가시광을 발생하게 된다. 여기서, 상부/하부 기판(10, 20)과 격벽(21) 사이에 마련된 방전공간에는 방전을 위한 He+Xe, Ne+Xe 및 He+Ne+Xe 등의 불활성 혼합가스가 주입된다.
도 2는 플라즈마 디스플레이 패널의 전극 배치에 대한 일실시예를 도시한 것으로, 플라즈마 디스플레이 패널을 구성하는 복수의 방전셀들은 도 2에 도시된 바와 같이 매트릭스 형태로 배치되는 것이 바람직하다. 복수의 방전셀들은 각각 스캔 전극 라인(Y1 내지 Ym), 서스테인 전극 라인(Z1 내지 Zm) 및 어드레스 전극 라인(X1 내지 Xn)의 교차부에 마련된다. 스캔 전극 라인(Y1 내지 Ym)은 순차적으로 구동되거나 동시에 구동될 수 있고, 서스테인 전극 라인(Z1 내지 Zm)은 동시에 구동될 수 있다. 어드레스 전극라인(X1 내지 Xn)은 기수 번째 라인들과 우수 번째 라인들로 분할되어 구동되거나 순차적으로 구동될 수 있다.
도 2에 도시된 전극 배치는 본 발명에 따른 플라즈마 패널의 전극 배치에 대한 일실시예에 불과하므로, 본 발명은 도 2에 도시된 플라즈마 디스플레이 패널의 전극 배치 및 구동 방식에 한정되지 아니한다. 예컨데, 상기 스캔 전극 라인(Y1 내지 Ym)들 중 2 개의 스캔 전극 라인이 동시에 스캐닝되는 듀얼 스캔(dual scan) 방식도 가능하다. 또한, 상기 어드레스 전극 라인(X1 내지 Xn)은 패널의 중앙 부분에서 상, 하로 분할되어 구동될 수도 있다.
도 3은 하나의 프레임(frame)을 복수의 서브필드로 나누어 시분할 구동시키 는 방법에 대한 일실시예를 타이밍도로 도시한 것이다. 단위 프레임은 시분할 계조 표시를 실현하기 위하여 소정 개수 예컨대 8개의 서브필드들(SF1, ..., SF8)로 분할될 수 있다. 또한, 각 서브필드(SF1, ...SF8)는 리셋 구간(미도시)과, 어드레스 구간(A1, ..., A8)및, 서스테인 구간(S1, ..., S8)로 분할된다.
여기서, 본 발명의 일실시예에 따르면 리셋 구간은 복수 개의 서브필드 중 적어도 하나에서 생략될 수 있다. 예컨대, 리셋 구간은 최초의 서브필드에서만 존재하거나, 최초의 서브필드와 전체 서브필드 중 중간 정도의 서브필드에서만 존재할 수도 있다.
각 어드레스 구간(A1, ..., A8)에서는, 어드레스 전극(X)에 표시 데이터 신호가 인가되고, 각 스캔 전극(Y)에 상응하는 스캔 펄스가 순차적으로 인가된다.
각 서스테인 구간(S1, ...,S8)에서는, 스캔 전극(Y)과 서스테인 전극(Z)에 서스테인 펄스가 교호하게 인가되어, 어드레스 구간(A1, ..., A8)에서 벽전하들이 형성된 방전셀들에서 서스테인 방전을 일으킨다.
플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 서스테인 방전 구간(S1, ..., S8)내의 서스테인 방전 펄스 개수에 비례한다. 1 화상을 형성하는 하나의 프레임이, 8개의 서브필드와 256계조로 표현되는 경우에, 각 서브필드에는 차례대로 1, 2, 4, 8, 16, 32, 64, 128의 비율로 서로 다른 서스테인 펄스의 수가 할당될 수 있다. 만일 133계조의 휘도를 얻기 위해서는, 서브필드1 구간, 서브필드3 구간 및 서브필드8 구간 동안 셀들을 어드레싱하여 서스테인 방전하면 된다.
각 서브필드에 할당되는 서스테인 방전 수는, APC(Automatic Power Control) 단계에 따른 서브필드들의 가중치에 따라 가변적으로 결정될 수 있다. 즉, 도 3에서는 한 프레임을 8개의 서브필드로 분할하는 경우를 예로 들어 설명하였으나 본 발명은 그에 한정되지 아니하며, 한 프레임을 형성하는 서브필드의 수를 설계사양에 따라 다양하게 변형하는 것이 가능하다. 예를 들어, 한 프레임을 12 또는 16 서브필드 등과 같이, 8 서브필드 이상으로 분할하여 플라즈마 디스플레이 패널을 구동시킬 수 있다.
또한 각 서브필드에 할당되는 서스테인 방전 수는 감마특성이나 패널특성을 고려하여 다양하게 변형하는 것이 가능하다. 예컨대, 서브필드 4에 할당된 계조도를 8에서 6으로 낮추고, 서브필드 6 에 할당된 계조도를 32 에서 34 로 높일 수 있다.
도 4는 상기 분할된 하나의 서브필드에 대해, 플라즈마 디스플레이 패널을 구동시키기 위한 구동 신호들에 대한 일실시예를 타이밍도로 도시한 것이다.
상기 서브필드는 스캔 전극들(Y) 상에 정극성 벽전하를 형성하고 서스테인 전극들(Z) 상에 부극성 벽전하를 형성하기 위한 프리 리셋(pre reset) 구간, 프리 리셋 구간에 의해 형성된 벽전하 분포를 이용하여 전 화면의 방전셀들을 초기화하기 위한 리셋(reset) 구간, 방전셀을 선택하기 위한 어드레스(address) 구간 및 선택된 방전셀들의 방전을 유지시키기 위한 서스테인(sustain) 구간을 포함한다.
리셋 구간은 셋업(setup) 구간 및 셋 다운(setdown) 구간으로 이루어지며, 상기 셋업 구간에서는 모든 스캔 전극으로 상승 램프 파형(Ramp-up)이 동시 인가되어 모든 방전셀에서 미세 방전이 발생되고, 이에 따라 벽전하가 생성된다. 상기 셋 다운 구간에는 상기 상승 램프 파형(Ramp-up)의 피크 전압보다 낮은 정극성 전압에서 하강하는 하강 램프파형(Ramp-down)이 모든 스캔 전극(Y)으로 동시에 인가되어 모든 방전셀에서 소거방전이 발생되고, 이에 따라 셋업 방전에 의해 생성된 벽전하 및 공간전하 중 불요 전하를 소거시킨다.
어드레스 구간에는 스캔 전극으로 부극성의 스캔 신호(scan)가 순차적으로 인가되고, 이와 동시에 상기 어드레스 전극(X)으로 정극성의 데이터 신호(data)가 인가된다. 이러한 상기 스캔 신호(scan)와 데이터 신호(data) 간의 전압 차와 상기 리셋 구간 동안 생성된 벽전압에 의해 어드레스 방전이 발생 되어 셀이 선택된다. 한편, 상기 셋다운 구간과 어드레스 구간 동안에 상기 서스테인 전극에는 서스테인 전압을 유지하는 신호가 인가된다.
상기 서스테인 구간에는 스캔 전극과 서스테인 전극에 교번적으로 서스테인 펄스가 인가되어 스캔 전극과 서스테인 전극 사이에 면방전 형태로 서스테인 방전이 발생된다.
도 4에 도시된 구동 파형들은 본 발명에 따른 플라즈마 디스플레이 패널을 구동시키기 위한 신호들에 대한 일실시예로서, 상기 도 4에 도시된 파형들에 의해 본 발명은 한정되지 아니한다. 예컨데, 상기 프리 리셋 구간이 생략될 수 있으며, 도 4에 도시된 구동 신호들의 극성 및 전압 레벨은 필요에 따라 변경이 가능하고, 상기 서스테인 방전이 완료된 후에 벽전하 소거를 위한 소거 신호가 서스테인 전극에 인가될 수도 있다. 또한, 상기 서스테인 신호가 스캔 전극(Y)과 서스테인(Z) 전극 중 어느 하나에만 인가되어 서스테인 방전을 일으키는 싱글 서스테인(single sustain) 구동도 가능하다.
도 5는 본 발명에 따른 플라즈마 디스플레이 패널의 하부기판 구조에 대한 일실시예를 나타내는 단면도로 도시한 것으로, 상기 하부기판의 구조를 형광체층을 중심으로 간략히 도시한 것이다.
도 5를 참조하면, 격벽(500)이 형성된 하부기판에 홈(520)이 형성되어 있으며, 홈(520)에 의해 형광체층(510)은 일부분이 하부기판 내부에 형성될 수 있다. 또한, 홈(520)은 유전체층(530)에 형성되어, 형광체층(510)의 일부분이 유전체층(530) 내부에 형성되어 형광체층(510)의 지지력을 높이는 형상을 가지는 것이 바람직하다.
운반 또는 사용 시 패널에 가해질 수 있는 충격을 고려하여 상기 충격 등에 의해 형광체층(510)이 하부기판으로부터 이탈되지 않기 위해서는, 홈(520)의 폭(a)은 20 내지 40㎛일 수 있으며, 홈(520)의 깊이(b)는 5 내지 7㎛일 수 있다.
또한, 유전체층(530)의 기능 및 그에 따른 두께를 고려하면, 홈(520)과 하부기판에 형성된 어드레스 전극(540) 사이의 간격(c)은 8 내지 12㎛일 수 있다.
홈(520)은 화이트 백(white back) 인쇄 후 또는 격벽(500)의 인쇄 후 에칭(etching)에 의해 형성될 수 있다.
도 6a 내지 6e는 패널의 하부기판상에 형성된 홈의 형상에 대한 실시예들을 단면도로 도시한 것으로, 홈의 형상은 형광체층(510)의 지지력을 높일 수 있는 여러 형상이 가능하다.
도 6a를 참조하면, 홈은 사다리꼴 형상을 가질 수 있으며, 이 경우 하단의 폭이 상단의 폭보다 큰 형태를 가지는 것이 형광체층(510)의 지지력을 높이는데 더욱 효과적이다. 이 때 운반 또는 사용 시 패널에 가해질 수 있는 충격을 고려하여 상기 충격 등에 의해 형광체층이 하부기판으로부터 이탈되지 않기 위해서는, 홈의 폭(d)은 20 내지 40㎛일 수 있다.
도 6b를 참조하면, 홈은 삼각형의 형상을 가질 수도 있으며, 운반 또는 사용 시 패널에 가해질 수 있는 충격을 고려하여 상기 충격 등에 의해 형광체층이 하부기판으로부터 이탈되지 않기 위해서는 홈의 폭(e)이 20 내지 40㎛일 수 있다.
도 6c 내지 6e를 참조하면, 홈이 하부기판 방향으로 형성된 상기의 구조 이외에 홈이 상부기판 방향으로 형성된 구조도 가능하다.
도 6c 내지 6e에 도시된 구조의 경우에도, 운반 또는 사용 시 패널에 가해질 수 있는 충격을 고려하여 상기 충격 등에 의해 형광체층이 하부기판으로부터 이탈되지 않기 위해서는 홈의 폭(f, g, h)이 20 내지 40㎛일 수 있다.
이상 본 발명의 바람직한 실시예에 대해 상세히 기술하였지만, 본 발명이 속하는 기술분야에 있어서 통상의 지식을 가진 사람이라면, 첨부된 청구범위에 정의된 본 발명의 정신 및 범위에 벗어나지 않으면서 본 발명을 여러 가지로 변형 또는 변경하여 실시할 수 있음을 알 수 있을 것이다. 따라서, 본 발명의 앞으로의 실시예들의 변경은 본 발명의 기술을 벗어날 수 없을 것이다.
상기한 바와 같이 구성되는 본 발명에 의하면, 플라즈마 디스플레이 패널의 하부기판에 형성된 홈 상에 형광체층을 형성함으로써, 형광체층의 지지력을 증가시 켜 패널의 운반시 등에 발생하는 충격 또는 진동에 의해 형광체층이 이탈되는 것을 방지할 수 있다.

Claims (5)

  1. 상부기판; 상기 상부기판에 형성되는 복수의 제1 전극들 및 제2 전극들; 상기 상부기판과 대향하여 배치되는 하부기판; 및 상기 하부기판에 형성되는 복수의 제3 전극들을 포함하여 구성되는 플라즈마 디스플레이 장치에 있어서,
    상기 하부기판상에는 홈이 형성되어 있으며, 상기 하부기판의 홈 상에 형광체가 형성되어 있는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  2. 제1항에 있어서,
    상기 홈의 깊이는 5 내지 7㎛인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  3. 제1항에 있어서,
    상기 홈의 폭은 20 내지 40㎛인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  4. 제1항에 있어서,
    상기 홈과 상기 제3 전극 사이의 간격은 8 내지 12㎛인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  5. 제1항에 있어서, 상기 홈은
    상기 상부기판 측인 상단의 폭이 하단의 폭보다 작은 것을 특징으로 하는 플라즈마 디스플레이 장치.
KR1020060119921A 2006-11-30 2006-11-30 플라즈마 디스플레이 장치 KR20080049405A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060119921A KR20080049405A (ko) 2006-11-30 2006-11-30 플라즈마 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060119921A KR20080049405A (ko) 2006-11-30 2006-11-30 플라즈마 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR20080049405A true KR20080049405A (ko) 2008-06-04

Family

ID=39805191

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060119921A KR20080049405A (ko) 2006-11-30 2006-11-30 플라즈마 디스플레이 장치

Country Status (1)

Country Link
KR (1) KR20080049405A (ko)

Similar Documents

Publication Publication Date Title
KR20100022381A (ko) 플라즈마 디스플레이 장치
KR20090106804A (ko) 플라즈마 디스플레이 장치
KR20080049405A (ko) 플라즈마 디스플레이 장치
KR100853168B1 (ko) 플라즈마 디스플레이 장치
KR100806304B1 (ko) 플라즈마 디스플레이 장치
KR20080048751A (ko) 플라즈마 디스플레이 장치
KR20090050309A (ko) 플라즈마 디스플레이 장치
KR20080051701A (ko) 플라즈마 디스플레이 장치
KR20080085586A (ko) 플라즈마 디스플레이 장치
KR20090035196A (ko) 플라즈마 디스플레이 장치
KR20080004981A (ko) 플라즈마 디스플레이 패널
KR20080057989A (ko) 플라즈마 디스플레이 장치
KR20090059785A (ko) 플라즈마 디스플레이 장치
KR20080061635A (ko) 플라즈마 디스플레이 장치
KR20080051703A (ko) 플라즈마 디스플레이 패널의 제조 방법
KR20080051702A (ko) 플라즈마 디스플레이 장치
KR20100113890A (ko) 플라즈마 디스플레이 장치
KR20090118645A (ko) 플라즈마 디스플레이 장치
KR20090066154A (ko) 플라즈마 디스플레이 패널
KR20080049408A (ko) 플라즈마 디스플레이 장치
KR20090060589A (ko) 플라즈마 디스플레이 장치
KR20090114831A (ko) 플라즈마 디스플레이 패널
KR20100002769A (ko) 플라즈마 디스플레이 패널
KR20100115588A (ko) 플라즈마 디스플레이 장치
KR20090118647A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination