KR20080033812A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20080033812A
KR20080033812A KR1020060100004A KR20060100004A KR20080033812A KR 20080033812 A KR20080033812 A KR 20080033812A KR 1020060100004 A KR1020060100004 A KR 1020060100004A KR 20060100004 A KR20060100004 A KR 20060100004A KR 20080033812 A KR20080033812 A KR 20080033812A
Authority
KR
South Korea
Prior art keywords
electrode
electrodes
substrate
address
scan
Prior art date
Application number
KR1020060100004A
Other languages
English (en)
Inventor
장수관
서광종
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060100004A priority Critical patent/KR20080033812A/ko
Publication of KR20080033812A publication Critical patent/KR20080033812A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/30Floating electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/46Connecting or feeding means, e.g. leading-in conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/40Layers for protecting or enhancing the electron emission, e.g. MgO layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 안정적인 어드레스 방전을 구현할 수 있는 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 하며, 이 목적을 달성하기 위하여 본 발명은, 제1기판과, 상기 제1기판을 마주보며 배치되는 제2기판과, 상기 제1기판과 상기 제2기판 사이에 배치되며 상기 제1기판 및 상기 제2기판과 함께 방전셀을 한정하는 격벽과, 상기 제1기판과 상기 제2기판 사이에 배치되는 공통 전극들과, 상기 제1기판과 상기 제2기판 사이에 배치되며 상기 공통 전극과 평행하게 배치되는 주사 전극들과, 상기 제2기판에 배치되며 상기 공통 전극들 및 상기 주사 전극들에 교차하는 어드레스 전극들과, 상기 각 주사 전극에 대향하도록 배치되며 상기 제2기판에 배치되는 적어도 하나의 플로팅 전극과, 상기 방전셀 내에 배치된 형광체층과, 상기 방전셀 내에 있는 방전가스를 포함하며, 상기 어드레스 전극에 인가되는 어드레싱 전압 신호에 대응되도록 상기 각 주사 전극에 순차적으로 전기적 신호가 인가됨으로써 어드레스 방전을 일으키는 경우, 상기 플로팅 전극은, 상기 플로팅 전극에 대응되는 각각의 주사 전극에 인가되는 상기 전기적 신호의 인가 순서가 늦을수록 상기 어드레스 전극과의 거리가 작아지도록 배치되는 플라즈마 디스플레이 패널을 개시한다.

Description

플라즈마 디스플레이 패널{Plasma display panel}
도 1은 본 발명의 제1 실시예에 관한 플라즈마 디스플레이 패널의 개략적인 부분 절개 사시도이다.
도 2는 도 1의 Ⅱ-Ⅱ선을 따라 자른 확대 단면도이다.
도 3은 본 발명의 제1 실시예에 관한 플라즈마 디스플레이 패널의 유지 전극들, 어드레스 전극 및 플로팅 전극이 배치된 모습을 도시한 개략적인 부분 평면도이다.
도 4는 본 발명의 제1 실시예에 관한 주사 전극들에 대한 통상적인 어드레스-디스플레이 분리(Address-Display Separation) 구동 방식을 보여주는 타이밍도이다.
도 5는 본 발명의 제1 실시예에 관한 리셋팅 방법에 따라 플라즈마 디스플레이 패널의 전극들에 인가되는 신호들의 파형도이다.
도 6은 본 발명의 제2 실시예에 관한 플라즈마 디스플레이 패널의 유지 전극들, 어드레스 전극 및 플로팅 전극이 배치된 모습을 도시한 개략적인 부분 평면도이다.
* 도면의 주요 부분에 대한 부호의 설명 *
100: 플라즈마 디스플레이 패널 111: 제1기판
112: 제2기판 120, 220: 격벽
130, 230: 유지 전극들 131, 232: 공통 전극
132, 232: 주사 전극 140, 240: 어드레스 전극
150, 250: 플로팅 전극 160: 형광체층
170, 270: 방전셀 181: 제1유전체층
182: 제2유전체층
본 발명은 플라즈마 디스플레이 패널에 관한 것이며, 더욱 상세하게는 안정적인 어드레스 방전을 구현할 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
최근 들어, 종래의 음극선관 디스플레이 장치를 대체하는 것으로 주목받고 있는 플라즈마 디스플레이 패널(plasma display panel: PDP)은, 복수개의 전극이 형성된 두 기판 사이에 방전가스가 봉입된 후 방전 전압이 가해지고, 이로 인하여 발생되는 자외선에 의해 소정의 패턴으로 형성된 형광체가 여기되어 원하는 화상을 얻는 장치이다.
종래의 통상적인 플라즈마 디스플레이 패널은 전면기판 및 배면기판을 구비하고, 전면기판과 배면기판의 사이에 다수의 방전 전극들, 격벽 및 형광체층을 구비하며, 플라즈마 디스플레이 패널 내부에는 방전가스가 주입된다.
그러한 종래의 플라즈마 디스플레이 패널은, 통상적으로 어드레스 방전과 유 지 방전으로 나누어 구동한다.
그 중 어드레스 방전은 유지 방전이 일어날 방전셀에 미리 소정의 벽전하를 축적하여 어드레싱 기능을 수행하는 방전인데, 그러한 어드레스 방전의 안정성이 저하되게 되면, 방전셀의 미방전 및 오방전을 일으켜 플라즈마 디스플레이 패널의 화질을 저하시키는 요인이 된다.
그러한 어드레스 방전은 상기 방전 전극들 중 주사 전극과 어드레스 전극에 전압을 인가함으로써 일어나는데, 수많은 개수로 이격되어 배치되는 방전 전극들의 구조적 한계와, 순차적으로 전압이 인가되는 구동 방법의 한계로 인하여, 종래의 플라즈마 디스플레이 패널의 어드레스 방전은 종종 불안정해지는 문제점이 있었다.
따라서, 어드레스 방전을 안정적으로 수행할 수 있는 새로운 구조의 플라즈마 디스플레이 패널을 개발할 필요성이 대두된다.
본 발명의 주된 목적은, 안정적인 어드레스 방전을 구현할 수 있는 플라즈마 디스플레이 패널을 제공하는 것이다.
본 발명은, 제1기판과, 상기 제1기판을 마주보며 배치되는 제2기판과, 상기 제1기판과 상기 제2기판 사이에 배치되며 상기 제1기판 및 상기 제2기판과 함께 방전셀을 한정하는 격벽과, 상기 제1기판과 상기 제2기판 사이에 배치되는 공통 전극들과, 상기 제1기판과 상기 제2기판 사이에 배치되며 상기 공통 전극과 평행하게 배치되는 주사 전극들과, 상기 제2기판에 배치되며 상기 공통 전극들 및 상기 주사 전극들에 교차하는 어드레스 전극들과, 상기 각 주사 전극에 대향하도록 배치되며 상기 제2기판에 배치되는 적어도 하나의 플로팅 전극과, 상기 방전셀 내에 배치된 형광체층과, 상기 방전셀 내에 있는 방전가스를 포함하며, 상기 어드레스 전극에 인가되는 어드레싱 전압 신호에 대응되도록 상기 각 주사 전극에 순차적으로 전기적 신호가 인가됨으로써 어드레스 방전을 일으키는 경우, 상기 플로팅 전극은, 상기 플로팅 전극에 대응되는 각각의 주사 전극에 인가되는 상기 전기적 신호의 인가 순서가 늦을수록 상기 어드레스 전극과의 거리가 작아지도록 배치되는 플라즈마 디스플레이 패널을 개시한다.
여기서, 상기 공통 전극 및 상기 주사 전극은 스트라이프 형상을 가질 수 있다.
여기서, 상기 플라즈마 디스플레이 패널은 상기 공통 전극 및 상기 주사 전극을 덮는 제1유전체층을 구비할 수 있다.
여기서, 상기 플라즈마 디스플레이 패널은 제1유전체층의 적어도 일부를 덮는 보호층을 구비할 수 있다.
여기서, 상기 플라즈마 디스플레이 패널은 상기 어드레스 전극을 덮는 제2유전체층을 구비할 수 있다.
여기서, 상기 플로팅 전극들은 원형, 타원형 및 다각형으로 이루어진 군에서 선택되는 하나의 형상을 포함할 수 있다.
여기서, 상기 플로팅 전극들은, 상기 방전셀 당 한 쌍으로 상기 어드레스 전극들의 양측에 이격하여 배치될 수 있다.
여기서, 상기 플로팅 전극들은 모두 동일한 면적을 가질 수 있다.
여기서, 상기 플로팅 전극은, 상기 플로팅 전극에 대응되는 각각의 주사 전극에 인가되는 상기 전기적 신호의 인가 순서가 늦을수록 큰 면적을 가질 수 있다.
여기서, 상기 플라즈마 디스플레이 패널은, 상기 어드레스 전극에 인가되는 모든 전기적 신호가 일방향으로만 인가되는 싱글 스캔 구조를 가질 수 있다.
또한, 본 발명은, 제1기판과, 상기 제1기판을 마주보며 배치되는 제2기판과, 상기 제1기판과 상기 제2기판 사이에 배치되며 상기 제1기판 및 상기 제2기판과 함께 방전셀을 한정하는 격벽과, 상기 제1기판과 상기 제2기판 사이에 배치되는 공통 전극들과, 상기 제1기판과 상기 제2기판 사이에 배치되며 상기 공통 전극과 평행하게 배치되는 주사 전극들과, 상기 제2기판에 배치되며 상기 공통 전극들 및 상기 주사 전극들에 교차하는 어드레스 전극들과, 상기 각 주사 전극에 대향하도록 배치되며 상기 제2기판에 배치되는 적어도 하나의 플로팅 전극과, 상기 방전셀 내에 배치된 형광체층과, 상기 방전셀 내에 있는 방전가스를 포함하며, 상기 어드레스 전극에 인가되는 어드레싱 전압 신호에 대응되도록 상기 각 주사 전극에 순차적으로 전기적 신호가 인가됨으로써 어드레스 방전을 일으키는 경우, 상기 플로팅 전극은, 상기 플로팅 전극에 대응되는 각각의 주사 전극에 인가되는 상기 전기적 신호의 인가 순서가 늦을수록 큰 면적을 가지는 플라즈마 디스플레이 패널을 개시한다.
여기서, 상기 공통 전극 및 상기 주사 전극은 스트라이프 형상을 가질 수 있다.
여기서, 상기 플라즈마 디스플레이 패널은 상기 공통 전극 및 상기 주사 전 극을 덮는 제1유전체층을 구비할 수 있다.
여기서, 상기 플라즈마 디스플레이 패널은 제1유전체층의 적어도 일부를 덮는 보호층을 구비할 수 있다.
여기서, 상기 플라즈마 디스플레이 패널은 상기 어드레스 전극을 덮는 제2유전체층을 구비할 수 있다.
여기서, 상기 플로팅 전극들은 원형, 타원형 및 다각형으로 이루어진 군에서 선택되는 하나의 형상을 포함할 수 있다.
여기서, 상기 플로팅 전극들은, 상기 방전셀 당 한 쌍으로 상기 어드레스 전극들의 양측에 이격하여 배치될 수 있다.
여기서, 상기 플로팅 전극들은 모두 상기 어드레스 전극과의 거리가 동일하도록 배치될 수 있다.
여기서, 상기 플로팅 전극은, 상기 플로팅 전극에 대응되는 각각의 주사 전극에 인가되는 상기 전기적 신호의 인가 순서가 늦을수록 상기 어드레스 전극과의 거리가 작아지도록 배치될 수 있다.
여기서, 상기 플라즈마 디스플레이 패널은, 상기 어드레스 전극에 인가되는 모든 신호가 일방향으로만 인가되는 싱글 스캔 구조를 가질 수 있다.
이하, 바람직한 실시예를 첨부도면에 의거하여 상세히 설명한다.
도 1은 본 발명의 제1 실시예에 관한 플라즈마 디스플레이 패널의 개략적인 부분 절개 사시도이고, 도 2는 도 1의 Ⅱ-Ⅱ선을 따라 자른 확대 단면도이고, 도 3은 본 발명의 제1 실시예에 관한 플라즈마 디스플레이 패널의 유지 전극들, 어드레 스 전극 및 플로팅 전극이 배치된 모습을 도시한 개략적인 부분 평면도이다.
도 1에 도시된 바와 같이, 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널(100)은 제1기판(111), 제2기판(112), 격벽(120), 유지 전극들(130), 어드레스 전극(140)들, 플로팅 전극(150)들 및 형광체층(160)을 포함하여 구성된다.
제1기판(111) 및 제2기판(112)은 소정의 간격을 두고 이격되어 있으며, 서로 마주보도록 배치된다. 그 중 제1기판(111)은 투명한 유리로 이루어져 있어, 가시광선이 투과될 수 있도록 되어 있다.
본 실시예에서는 제1기판(111)이 투명하므로, 방전에 의해 발생되는 가시광선이 제1기판(111)을 투과하여 나가지만, 본 발명은 이에 한정하지 않는다. 즉, 제1기판 및 제2기판이 동시에 투명하게 구성될 수도 있다. 또한, 본 발명의 제1기판 및 제2기판은 반투명의 재질로 구성될 수 있으며, 그 표면 또는 내부에 색상 필터를 내장하여 구성될 수도 있다.
격벽(120)은 제1기판(111)과 제2기판(112) 사이에 배치되는데, 격벽(120)은 방전거리를 유지하고, 유지 전극들(130)과 함께 방전공간을 구획하여 방전셀(170)을 이루며, 구획된 방전셀(170) 사이의 전기적 광학적 크로스토크(cross-talk)를 방지하는 기능을 수행한다.
본 실시예에서는 격벽(120)에 의하여 구획되는 방전셀(170)의 횡단면이 사각형인 것으로 도시되었으나, 본 발명은 이에 한정되는 것은 아니고, 삼각형, 오각형 등의 다각형, 또는 원형, 타원형 등으로도 형성될 수 있고, 격벽이 스트라이프(stripe) 형상으로 형성되어 개방형 격벽의 형상으로 될 수도 있다.
한편, 유지 전극들(130)은 공통 전극(131)과 주사 전극(132)들로 이루어져 있다.
공통 전극(131) 및 주사 전극(132)은 제1기판(111)의 하면에 스트라이프 형상으로 배치되는데, 각각 광투과전극(131a)(132a)과 버스전극(131b)(132b)으로 이루어져 있다.
그 중 광투과전극(131a)(132a)은 가시광이 투과되는 소재인 ITO(Indium Tin Oxide)를 포함하여 이루어져 있다.
본 제1 실시예에 따르면, 광투과전극(131a)(132a)은 ITO 소재를 포함하여 이루어져 있지만, 본 발명은 이에 한정하지 않는다. 즉, 본 발명에 따른 광투과전극(131a)(132a)은 전기전도도가 우수하고 가시광을 투과할 수 있는 소재로 이루어지기만 하면 되므로, 반드시 ITO 소재를 포함하여야 하는 것은 아니다.
제2기판(112)의 위에는 어드레스 전극(140)들이 유지 전극들(130)과 교차하는 방향으로 배치되며, 스트라이프 형상으로 배치되는데, 어드레스 전극(140)들은 제1기판(111)위에 배치된 주사 전극(132)과 함께 어드레스 방전을 수행한다.
한편, 플로팅 전극(150)들은 어드레스 전극(140)들과 이웃하여 배치된다. 즉, 플로팅 전극(150)은 각각의 방전셀(170)에 어드레스 전극(140)의 좌우로 배치되어 있다.
플로팅 전극(150)은 주사 전극(132)과 대향되도록 주사 전극(132)의 직하부에 위치한다. 이로써, 주사 전극(132)은 어드레스 전극들(140)뿐만 아니라 플로팅 전극들(150)과도 대향배치되게 된다.
본 제1 실시예에 따른 플로팅 전극(150)은 주사 전극(132)의 직하부에 배치되어 있으나, 본 발명은 이에 한정하지 않는다. 즉, 본 발명에 따른 플로팅 전극은 주사 전극과 함께 방전을 일으킬 수 있도록 배치되면 되는 것이고, 반드시 주사 전극의 직하부에 배치될 필요는 없다. 그러나, 가급적 주사 전극의 직하부에 배치되는 것이 어드레스 방전을 돕는다는 측면에서 바람직하다.
플로팅 전극(150)은 어드레스 전극(140)과 전기적으로 분리되어 있어, 외부로부터 별도의 전압을 인가받지 않는 구조로 되어 있다.
플로팅 전극(150)은 각각의 방전셀(170)에 어드레스 전극(140)의 좌우로 한쌍씩 배치되어 있다.
본 제1 실시예에 따르면 플로팅 전극(150)이 각각의 방전셀(170) 당 한 쌍씩 배치되어 있으나, 본 발명은 이에 한정하지 않는다. 즉, 본 발명에 따르면, 각각의 방전셀 당 배치되는 플로팅 전극의 수에는 제한이 없다. 예를 들면, 본 발명에 따른 플로팅 전극은 각각의 방전셀 당 1개 씩 배치될 수 있고, 방전셀 당 3개, 4개로 배치될 수도 있다.
본 제1 실시예의 플로팅 전극(150)은 직사각형의 형상으로 되어 있으나, 본 발명은 이에 한정하지 않는다. 즉, 본 발명에 따른 플로팅 전극의 형상에는 특별한 제한이 없다. 예를 들면, 본 발명의 플로팅 전극은 원형, 타원형, 삼각형, 오각형 등의 다각형 등으로 이루어질 수 있다.
본 제1 실시예의 플로팅 전극(150)들은 모두 동일한 형상 및 동일한 면적을 가지고 있으며, 플로팅 전극(150)과 어드레스 전극(140) 사이의 거리가 플라즈마 디스플레이 패널(100)의 하단 쪽으로 갈수록 더욱 작아지도록 배치된다.
즉, 도 3에 도시된 바와 같이, 최상단의 방전셀(170)에 대응하는 플로팅 전극(150)과 어드레스 전극(140) 사이의 거리(d1)는, 최상단의 직하부에 위치한 방전셀(170)에 대응하는 플로팅 전극(150)과 어드레스 전극(140) 사이의 거리(d2)보다 더 크도록 배치된다. 또한, 상기 최상단의 직하부에 위치한 방전셀(170)에 대응하는 플로팅 전극(150)과 어드레스 전극(140) 사이의 거리(d2)는, 최하단의 방전셀에 대응하는 플로팅 전극과 어드레스 전극 사이의 거리(d3)보다 더 크도록 배치된다.
플로팅 전극(150)을 상기와 같은 구조로 배치하는 이유는 다음과 같다.
즉, 본 제1 실시예의 플라즈마 디스플레이 패널(100)은, 최종적으로 플라즈마 디스플레이 패널(100)이 세팅되는 형상을 기준으로 할 때, 플라즈마 디스플레이 패널(100)의 일방향으로 어드레스 전압이 인가되는 싱글 스캔(single scan) 구조를 가지고 있다. 즉, 본 제1 실시예의 싱글 스캔 구조의 플라즈마 디스플레이 패널(100)은, 플라즈마 디스플레이 패널(100)의 상단부로부터 하단부 방향으로 어드레스 전압이 인가되도록 구성되어 있으며, 어드레스 방전을 위해 주사 전극(132)에 인가되는 신호도 플라즈마 디스플레이 패널(100)의 상단부로부터 하단부 방향으로 순차적으로 인가되는 구동 방법을 채용하고 있다. 따라서, 어드레스 방전을 위해 주사 전극(132)에 인가되는 전기적 신호는, 플라즈마 디스플레이 패널(100)의 하부에 배치된 주사 전극(132) 보다 상부에 배치된 주사전극(132)에 먼저 인가되게 된다.
그러므로, 플라즈마 디스플레이 패널(100)의 하부에 배치된 주사 전극(132)은, 상부에 배치된 주사 전극(132)에 비하여 리셋팅(resetting)되는 시점과 어드레싱을 위해 전기적 신호가 인가되는 시점 많이 떨어져 있게 됨으로써, 리셋팅된 벽전하와 프라이밍(priming) 입자의 소실이 크게 되므로, 어드레스 방전이 불안정해지는 문제점이 있게 된다. 따라서, 본 제1 실시예에서는, 그러한 문제점을 해결하고자, 플로팅 전극(150)들과 어드레스 전극(140)들과의 거리가 플라즈마 디스플레이 패널(100)의 하단으로 갈수록 작아지도록 플로팅 전극(150)을 배치하여, 어드레스 방전을 효과적으로 수행할 수 있게 된다.
본 제1 실시예에 따르면, 플로팅 전극(150)과 어드레스 전극(140) 사이의 거리가 플라즈마 디스플레이 패널(100)의 하단 쪽으로 갈수록 더욱 작아지도록 배치되는 구조를 가지고 있으나, 본 발명은 이에 한정하지 않는다.
즉, 본 제1 실시예에 따르면, 플라즈마 디스플레이 패널(100)의 구동방법으로서, 어드레스 방전을 위해 주사 전극(132)에 인가되는 신호를, 플라즈마 디스플레이 패널(100)의 상단부로부터 하단부 방향으로 순차적으로 인가되는 구동 방법을 채용하고 있어, 어드레스 방전을 위해 주사 전극(132)에 인가되는 전기적 신호는, 플라즈마 디스플레이 패널(100)의 하부에 배치된 주사 전극 보다 상부에 배치된 주사전극에 먼저 인가되게 된다.
그러나, 만약, 설계자가, 어드레스 방전을 위해 주사 전극에 인가되는 신호를, 역으로 플라즈마 디스플레이 패널의 하단부로부터 상단부 방향으로 순차적으로 인가되는 구동 방법을 채용한다면, 플로팅 전극의 배치도 역으로 변경되어야만 한 다. 즉, 그 경우에는 플로팅 전극들과 어드레스 전극들 사이의 거리가, 플라즈마 디스플레이 패널의 상단으로 갈수록 작아지도록 플로팅 전극을 배치하여야 한다. 즉, 정리하면, 플로팅 전극의 배치는, 플로팅 전극에 대응되는 각각의 주사 전극에 인가되는 상기 전기적 신호의 인가 순서가 늦을수록 상기 어드레스 전극과의 거리가 작아지도록 배치되어야 한다.
또한, 본 제1 실시예에 따르면, 일방향으로 어드레스 전압이 인가되는 싱글 스캔 구조를 채용하고 있으나, 본 발명은 이에 한정하지 않는다. 즉, 본 발명의 제1 실시예는, 플라즈마 디스플레이 패널의 상단 및 하단으로부터 중앙부 방향으로 어드레스 전압이 인가되는 듀얼 스캔(dual-scan) 구조에도 적용할 수 있게 된다. 그 경우에는 어드레스 방전을 위해 주사 전극에 인가되는 전기적 신호는, 플라즈마 디스플레이 패널의 중앙부에 배치된 주사 전극 보다 상부 및 하부에 배치된 주사전극에 먼저 인가되게 되므로, 플로팅 전극을 배치함에 있어서는, 플로팅 전극들과 어드레스 전극 사이의 거리가 플라즈마 디스플레이 패널의 중앙부로 갈수록 작아지도록 배치하여야 한다.
한편, 제1유전체층(181)은 공통 전극(131)들 및 주사 전극(132)들을 매립하며, 제1기판(111)에 형성된다.
제1유전체층(181)은 유지방전시 유지 전극들(130) 사이가 직접 통전되는 것을 방지하고, 하전 입자가 유지 전극들(130)에 직접 충돌하여 손상시키는 것을 방지하며, 하전 입자를 유도하여 벽전하를 축적할 수 있는데, 이와 같은 유전체로서 는 PbO, B2O3, SiO2 등이 사용된다.
제1유전체층(181)의 하면에는 보호층(181a)이 형성되는데, 보호층(181a)은 산화마그네슘(MgO)으로 이루어져 있다.
보호층(181a)은 플라즈마 입자의 스퍼터링(sputtering)에 의해 유지 전극들(130)이 손상되는 것을 방지하고, 2차 전자를 방출하여 방전전압을 낮추어 주는 역할을 한다.
제2기판(112) 위에는 어드레스 전극(140) 및 플로팅 전극(150)을 매립하며 제2유전체층(182)이 형성된다.
제2유전체층(182)은 어드레스 전극들(140) 및 플로팅 전극(150)을 보호하며, 전하를 유도하는 기능을 하는데, 제1유전체층(181)과 동일한 소재로 이루어질 수 있다.
한편, 방전셀(170)의 하면을 형성하는 제2유전체층(182)의 상면과 격벽(120)의 측면에는 청색, 녹색, 적색의 가시광을 방출하는 형광체가 도포되어 형광체층(160)이 형성된다.
형광체층(160)은 발광하는 가시광의 색상에 따라 청색 발광 형광체층, 녹색 발광 형광체층, 적색 발광 형광체층으로 나뉘어지는데, 각각 열을 이루어 형성된다.
각각의 형광체층(160)들은 자외선을 받아 가시광을 방출하는 기능을 가지는데, 청색 발광 형광체층은 BaMgAl10O17:Eu 소재의 형광체가 도포되어 형성되고, 녹색 발광 형광체층은 Zn2SiO4:Mn 등과 같은 형광체가 도포되어 형성되며, 적색 발광 형광체층은 Y(V,P)O4:Eu 등과 같은 형광체가 도포되어 형성된다.
제1기판(111)과 제2기판(112)을 봉착한 후에는, 조립된 플라즈마 디스플레이 패널(100) 내부의 공간이 공기로 가득 차 있으므로, 상기 조립된 플라즈마 디스플레이 패널(100)내의 공기를 완전히 배기하여, 방전의 효율을 높일 수 있는 적정의 방전 가스로 공기를 대체한다. 방전가스로는 흔히 Ne-Xe, He-Xe, He-Ne-Xe 등의 혼합가스가 사용된다.
다음으로, 본 발명의 제1 실시예의 플라즈마 디스플레이 패널(100)의 작용을 구체적으로 살펴본다.
도 4는 플라즈마 디스플레이 패널(100)의 주사 전극 라인들에 대한 통상적인 어드레스-디스플레이 분리(Address-Display Separation) 구동 방식을 보여준다. 도 4를 참조하면, 모든 단위 프레임들 각각은 시분할 계조 표시를 실현하기 위하여 8 개의 서브-필드들(SF1, ..., SF8)로 분할된다. 또한, 각 서브-필드(SF1, ..., SF8)는 리셋팅 시간(R1, ..., R8), 어드레싱 시간(A1, ..., A8) 및 방전-유지 시간(S1, ..., S8)으로 분할된다.
모든 방전셀(170)들의 방전 조건들은 각 리셋팅 시간(R1, ..., R8)에서 균일해지면서 동시에 다음 단계에서 수행될 어드레싱에 적합해지도록 된다.
각 어드레싱 시간(A1, ..., A8)에서는, 어드레스 전극(140)들에 표시 데이터 신호가 인가됨과 동시에 각 주사 전극(132, Y1,...,Yn)들에 상응하는 주사 펄스가 순차적으로 인가된다. 이에 따라 주사 펄스가 인가되는 동안에 높은 레벨의 표시 데이터 신호가 인가되면 상응하는 방전셀(170)에서 어드레싱 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 방전셀(170)에서는 벽전하들이 형성되지 않는다.
각 방전-유지 시간(S1, ..., S8)에서는, 모든 주사 전극(132)들과 모든 공통 전극(131)들에 방전-유지용 펄스가 교호하게 인가되어, 상응하는 어드레싱 시간(A1, ..., A8)에서 벽전하들이 형성된 방전셀(170)들에서 표시 방전을 일으킨다. 따라서, 플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 방전-유지 시간(S1, ..., S8)의 길이에 비례한다. 단위 프레임에서 차지하는 방전-유지 시간(S1, ..., S8)의 길이는 255T(T는 단위 시간)이다. 따라서 단위 프레임에서 한 번도 표시되지 않은 경우를 포함하여 256 계조로써 표시할 수 있다.
여기서, 제1 서브-필드(SF1)의 방전-유지 시간(S1)에는 20에 상응하는 시간(1T)이, 제2 서브-필드(SF2)의 방전-유지 시간(S2)에는 21에 상응하는 시간(2T)이, 제3 서브-필드(SF3)의 방전-유지 시간(S3)에는 22에 상응하는 시간(4T)이, 제4 서브-필드(SF4)의 방전-유지 시간(S4)에는 23에 상응하는 시간(8T)이, 제5 서브-필드(SF5)의 방전-유지 시간(S5)에는 24에 상응하는 시간(16T)이, 제6 서브-필드(SF6)의 방전-유지 시간(S6)에는 25에 상응하는 시간(32T)이, 제7 서브-필드(SF7)의 방전-유지 시간(S7)에는 26에 상응하는 시간(64T)이, 그리고 제8 서브-필드(SF8)의 방전 -유지 시간(S8)에는 27에 상응하는 시간(128T)이 각각 설정된다.
이에 따라, 8 개의 서브-필드들중에서 표시될 서브-필드를 적절히 선택하면, 어느 서브-필드에서도 표시되지 않는 0(영) 계조를 포함하여 모두 256 계조의 디스플레이가 수행될 수 있다.
도 5는 종래의 리셋팅 방법에 따라 도 4의 단위 서브-필드에서 도 1의 플라즈마 디스플레이 패널(100)의 각 유지 전극들(130), 어드레스 전극(140)들에 인가되는 구동 신호들을 보여준다.
도 5의 구동 방법에 포함된 종래의 리셋팅 방법은, 2000년 일본 공개 특허 공보 제 214,823호와 제 242,224호에 개시된 방법이다. 도 5에서 참조부호 SAR1..ABm은 각 어드레스 전극(140)들에 인가되는 구동 신호를 나타내고, SX1..Xn은 공통 전극(131)들에 인가되는 구동 신호를 나타내고, SY1, ..., SYn은 각 주사 전극(132)들에 인가되는 구동 신호를 가리킨다.
도 5를 참조하면, 단위 서브-필드(SF)의 리셋팅 시간(R)의 제1 시간(t1 ~ t2)에서는, 먼저 공통 전극(131)들에 인가되는 전압을 접지 전압(VG)으로부터 제2 전압(VS), 예를 들어, 155 볼트(V)까지 지속적으로 상승시킨다. 이 때, 주사 전극(132)들과 어드레스 전극(140)들에는 접지 전압(VG)이 인가된다. 이에 따라, 공통 전극(131)들과 주사 전극(132)들 사이, 및 공통 전극(131)들과 어드레스 전극(140) 들 사이에 약한 방전이 일어나면서, 공통 전극(131)들 주위에 부극성의 벽전하들이 형성된다.
벽전하 축적 시간으로서의 제2 시간(t2 ~ t3)에서는, 주사 전극(132)들에 인가되는 전압이 제2 전압(VS), 예를 들어, 155 볼트(V)부터 제2 전압(VS)보다 제4 전압(VSET)만큼 더 높은 제1 전압(VSET+VS), 예를 들어, 355 볼트(V)까지 지속적으로 상승된다. 여기서, 공통 전극(131)들과 어드레스 전극(140)들에는 접지 전압(VG)이 인가된다. 이에 따라, 주사 전극(132)들과 공통 전극(131)들 사이에 약한 방전이 일어나는 한편, 주사 전극(132)들과 어드레스 전극(140)들 사이에는 더욱 약한 방전이 일어난다. 여기서, 주사 전극(132)들과 어드레스 전극(140)들 사이의 방전보다 주사 전극(132)들과 공통 전극(131)들 사이의 방전이 더 강해지는 이유는, 공통 전극(131)들 주위에 부극성의 벽전하들이 형성되어 있었기 때문이다. 이에 따라, 주사 전극(132)들 주위에는 부극성 벽전하들이 많이 형성되고, 공통 전극(131)들 주위에는 정극성의 벽전하들이 형성되며, 어드레스 전극(140)들 주위에는 정극성의 벽전하들이 적게 형성된다.
벽전하 배분 시간으로서의 제3 시간(t3 ~ t4)에서는, 공통 전극(131)들에 인가되는 전압이 제2 전압(VS)으로 유지된 상태에서, 주사 전극(132)들에 인가되는 전압이 제2 전압(VS)으로부터 제3 전압으로서의 접지 전압(VG)까지 지속적으로 하강된다. 여기서, 어드레스 전극(140)들에는 접지 전압(VG)이 인가된다. 이에 따라, 공 통 전극(131)들과 주사 전극(132)들 사이의 약한 방전으로 인하여, 주사 전극(132)들 주위의 부극성의 벽전하들의 일부가 공통 전극(131)들 주위로 이동한다. 이에 따라, 공통 전극(131)들의 벽전위(wall electric-potential)가 어드레스 전극(140)들의 벽전위보다 낮고 주사 전극(132)들의 벽전위보다 높아진다. 이에 따라, 이어지는 어드레싱 시간(A)에서 선택된 어드레스 전극(140)들과 주사 전극(132)들 사이의 대향 방전에 요구되는 어드레싱 전압(VA-VG)이 낮아질 수 있다. 한편, 모든 어드레스 전극(140)들에는 접지 전압(VG)이 인가되므로, 어드레스 전극(140)들은 공통 전극(131)들과 주사 전극(132)들에 대하여 방전을 수행하고, 이 방전으로 인하여 어드레스 전극(140)들 주위의 정극성의 벽전하들이 소멸한다.
이어지는 어드레싱 시간(A)에서, 어드레스 전극(140)들에 표시 데이터 신호가 인가되고, 제2 전압(VS)보다 낮은 제5 전압(VSCAN)으로 바이어싱된 주사 전극(132)들에 접지 전압(VG)의 주사 신호가 순차적으로 인가된다.
각 어드레스 전극(140)들에 인가되는 표시 데이터 신호는, 방전셀(170)을 선택할 경우에 정극성 어드레싱 전압(VA)이, 그렇지 않을 경우에 접지 전압(VG)이 인가된다. 이에 따라 접지 전압(VG)의 주사 펄스가 인가되는 동안에 정극성 어드레싱 전압(VA)의 표시 데이터 신호가 인가되면 상응하는 방전셀(170)에서 어드레싱 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 방전셀(170)에서는 벽전하들이 형성되지 않는다. 여기서, 보다 정확하고 효율적인 어드레싱 방전을 위하여, 공통 전 극(131)들에 제2 전압(VS)이 유지된다.
그러한 어드레싱 단계에서는, 플라즈마 디스플레이 패널(100)의 하부에 있는 주사 전극(132)은 상부에 있는 주사 전극(132) 보다 더 늦게 접지 전압(VG)의 주사 신호가 인가되게 되는데, 그렇게 되면, 하부에 있는 주사 전극(132)에 접지 전압(VG)의 주사 신호가 인가되는 시점이, 상대적으로 리셋팅 시간(R)과 많이 떨어져 있어, 상기 하부에 배치된 주사 전극(132)들은 리셋팅된 벽전하와 프라이밍 입자의 소실이 크게 되므로, 어드레스 방전이 불안정해지는 문제점이 있게 된다.
그런데, 본 제1 실시예에서는, 전술한 바와 같이, 상기 하부에 배치된 주사 전극(132)들에 대응하는 플로팅 전극(150)은, 상부에 배치된 주사 전극(132)들에 대응하는 플로팅 전극(150)보다 더욱 더 어드레스 전극(140)에 가까이 배치되어 있다. 그러한, 플로팅 전극(150)의 배치는 플라즈마 디스플레이 패널(100)의 하부의 어드레스 방전을 돕는 기능을 하게 된다. 이하, 플로팅 전극(150)의 작용에 대해 자세히 살펴보기로 한다.
전술한 바와 같이, 플로팅 전극(150)은 어드레스 전극(140)과 전기적으로 분리되어 있어, 외부로부터 별도의 전압을 인가받지 않는 구조로 되어 있다.
어드레싱 시간(A)에서, 어드레스 전극(140)들에 표시 데이터 신호가 인가되고, 주사 전극(132)들에 접지 전압(VG)의 주사 신호가 인가되면, 플로팅 전극(150)은 외부로부터 전압을 인가받지 않더라도 어드레스 전극(140)과 주사 전극(132)의 전위차에 의해, 어드레스 전극(140)의 전위 값과 주사 전극(132)의 전위 값 사이의 전위 값을 가지게 된다.
그 결과, 어드레스 방전의 경로를 살펴보면, 어드레스 전극(140)과 주사 전극(132) 뿐만 아니라, 플로팅 전극(150)과 주사 전극(132) 사이에도 방전 경로가 형성이 되어, 방전셀(170)에서는 어드레스 방전이 균일하게 일어나게 된다. 그렇게 되면, 전기장이 방전셀(170) 내에 고르게 분포함으로써, 어드레스 방전의 세기가 강화되는 효과가 있게 된다.
본 실시예에서는 플라즈마 디스플레이 패널(100)의 하부로 갈수록 어드레스 전극(140)과 플로팅 전극(150) 사이의 거리가 줄어들게 되므로, 플로팅 전극(150)과 주사 전극(132)사이의 방전이 점차 강해지게 된다. 그렇게 되면, 상대적으로 플라즈마 디스플레이 패널(100)의 하부에 위치함으로써 접지 전압(VG)의 주사 신호가 인가되는 시간과 리세팅 시간(R) 사이의 간격이 큰 주사 전극(132)의 경우에도, 어드레스 방전 시, 플로팅 전극(150)이 충분히 어드레스 방전을 돕게 되므로, 플라즈마 디스플레이 패널(100)의 방전셀(170)들의 전반에 걸쳐 균일한 어드레스 방전이 수행되게 된다.
이어지는 방전-유지 시간(S)에서는, 모든 주사 전극(132)들과 공통 전극(131)들에 제2 전압(VS)의 방전-유지 펄스들이 교호하게 인가되어, 상응하는 어드레싱 시간(A)에서 벽전하들이 형성된 방전셀(170)들에서 방전-유지를 위한 유지 방전을 일으킨다.
그러한 유지 방전이 일어나게 되면, 이 유지 방전 시에 여기된 방전가스의 에너지 준위가 낮아지면서 자외선이 방출된다.
그리고, 이 자외선이 방전셀(170) 내에 도포된 형광체층(160)의 형광체를 여기시키는데, 이 여기된 형광체의 에너지준위가 낮아지면서 가시광이 방출되며, 이 방출된 가시광이 제1기판(111)을 투사하여 출사되면서 사용자가 인식할 수 있는 화상을 형성하게 된다.
이상과 같이, 본 제1 실시예에 따르면, 플로팅 전극(150)들을 배치하되, 플로팅 전극(150)에 대응되는 각각의 주사 전극(132)에 인가되는 전기적 신호의 인가 순서가 늦을수록, 어드레스 전극(140)과의 거리가 작아지도록 배치되도록 하여, 안정적인 어드레스 방전을 수행할 수 있는 장점이 있다.
또한, 본 제1 실시예에 따른 플라즈마 디스플레이 패널(100)은, 어드레스 방전을 안정적으로 수행할 수 있으므로, 어드레스 방전에 소요되는 시간을 줄일 수 있을 뿐만 아니라, 비교적 낮은 방전 전압으로도 어드레스 방전을 수행할 수 있게 된다.
이하에서는 도 6을 참조하여, 본 발명의 제2 실시예에 관하여 설명하되, 본 발명의 제1 실시예와 상이한 사항을 중심으로 하여 설명한다.
도 6은 본 발명의 제2 실시예에 관한 플라즈마 디스플레이 패널의 유지 전극들, 어드레스 전극 및 플로팅 전극이 배치된 모습을 도시한 개략적인 부분 평면도이다.
도 6에는 격벽(220)으로 구획되어 있는 방전셀(270) 안에 각각 유지 전극들(230), 어드레스 전극(240) 및 플로팅 전극(250)이 배치되어 있는 모습이 도시되 어 있다.
유지 전극들(230)은 공통 전극(231) 및 주사 전극(232)으로 이루어져 있고, 공통 전극(231) 및 주사 전극(232)은 각각 광투과전극(231a)(232a) 및 버스전극(231b)(232b)을 포함한다.
어드레스 전극(240)들은 유지 전극들(230)과 교차하는 방향으로 배치되며, 스트라이프 형상으로 배치된다.
플로팅 전극(250)들은 직사각형의 형상을 가지며, 어드레스 전극(240)들과 이웃하여 배치된다. 즉, 플로팅 전극(250)은 각각의 방전셀에 어드레스 전극(240)의 좌우로 배치되어 있다.
플로팅 전극(250)은 주사 전극(232)과 대향되도록 주사 전극(232)의 직하부에 위치한다. 이로써, 주사 전극(232)은 어드레스 전극(240)들 뿐만 아니라 플로팅 전극들(250)과도 대향되어 배치되게 된다.
플로팅 전극(250)은 어드레스 전극(240)과 전기적으로 분리되어 있어, 외부로부터 별도의 전압을 인가받지 않는 구조로 되어 있다.
플로팅 전극(250)은 각각의 방전셀에 어드레스 전극(240)의 좌우로 배치되어 있다.
본 제2 실시예의 플로팅 전극(250)들은 어드레스 전극(240)과의 최단 거리가 모두 동일한 값을 가지도록 배치되나, 플라즈마 디스플레이 패널의 하단 쪽으로 갈수록 면적이 큰 플로팅 전극(250)들이 배치되게 된다.
즉, 도 6에 도시된 바와 같이, 최상단의 방전셀(270)에 대응하는 플로팅 전 극(250)과 어드레스 전극(240) 사이의 거리(d4)는, 최상단의 직하부에 위치한 방전셀(270)에 대응하는 플로팅 전극(250)과 어드레스 전극(240) 사이의 거리(d5)와 동일하게 배치된다. 또한, 상기 최상단의 직하부에 위치한 방전셀(270)에 대응하는 플로팅 전극(250)과 어드레스 전극(240) 사이의 거리(d5)는, 최하단의 방전셀(270)에 대응하는 플로팅 전극(250)과 어드레스 전극(240) 사이의 거리(d6)와 동일하도록 배치된다.
또한, 최상단의 방전셀(270)에 대응하는 플로팅 전극(250)의 면적(s4)은, 최상단의 직하부에 위치한 방전셀(270)에 대응하는 플로팅 전극(250)의 면적(s5)보다 작도록 배치된다. 또한, 상기 최상단의 직하부에 위치한 방전셀(270)에 대응하는 플로팅 전극(250)의 면적(s5)은, 최하단의 방전셀(270)에 대응하는 플로팅 전극(250)의 면적(s6)보다 작도록 배치된다.
즉, 본 제2 실시예의 플라즈마 디스플레이 패널도, 상기 제1 실시예의 플라즈마 디스플레이 패널의 경우와 같이, 싱글 스캔 구조를 가지고 있으며, 어드레스 방전을 위해 주사 전극(132)에 인가되는 신호도 플라즈마 디스플레이 패널(100)의 상단부로부터 하단부 방향으로 순차적으로 인가되는 구동 방법을 채용하고 있다. 따라서, 어드레스 방전을 위해 주사 전극(232)에 인가되는 전기적 신호는, 플라즈마 디스플레이 패널의 하부에 배치된 주사 전극(232) 보다 상부에 배치된 주사전극(232)에 먼저 인가되게 된다.
그러므로, 플라즈마 디스플레이 패널의 하부에 배치된 주사 전극(232)은, 상부에 배치된 주사 전극(232)에 비하여 리셋팅(resetting)되는 시점과 어드레싱을 위해 전기적 신호가 인가되는 시점 많이 떨어져 있게 됨으로써, 리셋팅된 벽전하와 프라이밍 입자의 소실이 크게 되므로, 어드레스 방전이 불안정해지는 문제점이 있게 된다. 따라서, 그러한 문제점을 해결하고자, 플로팅 전극(250)들의 면적이 플라즈마 디스플레이 패널의 하단으로 갈수록 커지도록, 플로팅 전극(250)을 배치함으로써, 어드레스 방전을 효과적으로 수행할 수 있게 된다.
즉, 본 제2 실시예에 따른 플로팅 전극(250)의 면적은, 플로팅 전극(250)에 대응되는 각각의 주사 전극(232)에 인가되는 전기적 신호의 인가 순서가 늦을수록 그 면적이 커지도록 배치되어야 한다. 그렇게 되면, 플라즈마 디스플레이 패널의 하부로 갈수록 플로팅 전극(250)의 면적이 커지게 되므로, 플로팅 전극(250)과 주사 전극(232)사이의 방전이 점차 강해지게 된다. 그렇게 되면, 상대적으로 플라즈마 디스플레이 패널의 하부에 위치함으로써, 접지 전압의 주사 신호가 인가되는 시간과 리세팅 시간 사이의 간격이 큰 주사 전극(232)의 경우에도, 어드레스 방전 시, 플로팅 전극(250)이 충분히 어드레스 방전을 돕게 되므로, 플라즈마 디스플레이 패널의 방전셀들의 전반에 걸쳐 균일한 어드레스 방전이 수행되게 된다.
본 발명의 제2 실시예에 따르면, 플로팅 전극(250)들은 플로팅 전극(250)과 어드레스 전극(240) 사이의 거리가 일정하게 되어 있으나, 본 발명은 이에 한정하지 않는다. 즉, 본 발명에 따르면, 플라즈마 디스플레이 패널의 하부로 갈수록 플로팅 전극과 어드레스 전극 사이의 거리를 점차 작게 하는 동시에, 플로팅 전극의 면적을 크게 하여 어드레스 방전을 더욱 강화할 수도 있다.
또한, 본 발명의 제2 실시예는, 플라즈마 디스플레이 패널의 상단 및 하단으로부터 중앙부 방향으로 어드레스 전압이 인가되는 듀얼 스캔(dual-scan) 구조에도 적용할 수 있게 된다. 그 경우에는 어드레스 방전을 위해 주사 전극에 인가되는 전기적 신호는, 플라즈마 디스플레이 패널의 중앙부에 배치된 주사 전극 보다 상부 및 하부에 배치된 주사전극에 먼저 인가되게 되므로, 플로팅 전극을 배치함에 있어서는, 플로팅 전극들의 면적이 플라즈마 디스플레이 패널의 중앙부로 갈수록 점차로 커지도록 배치하여야 한다.
이상과 같이, 본 제2 실시예에 따르면, 플로팅 전극(250)들을 배치하되, 플로팅 전극(250)에 대응되는 각각의 주사 전극(232)에 인가되는 전기적 신호의 인가 순서가 늦을수록, 더욱 더 면적이 큰 플로팅 전극(250)을 배치함으로써, 안정적인 어드레스 방전을 수행할 수 있는 장점이 있다.
또한, 본 제2 실시예에 따른 플라즈마 디스플레이 패널은, 어드레스 방전을 안정적으로 수행할 수 있으므로, 어드레스 방전에 소요되는 시간을 줄일 수 있을 뿐만 아니라, 비교적 낮은 방전 전압으로도 어드레스 방전을 수행할 수 있게 된다.
이상과 같이 살펴본 구성, 작용 및 효과 이외의 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 구성, 작용 및 효과는 상기 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구성, 작용 및 효과와 동일하므로, 본 설명에서는 생략하기로 한다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널은, 안정적인 어드레스 방전을 구현할 수 있는 효과가 있다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.

Claims (20)

  1. 제1기판;
    상기 제1기판을 마주보며 배치되는 제2기판;
    상기 제1기판과 상기 제2기판 사이에 배치되며, 상기 제1기판 및 상기 제2기판과 함께 방전셀을 한정하는 격벽;
    상기 제1기판과 상기 제2기판 사이에 배치되는 공통 전극들;
    상기 제1기판과 상기 제2기판 사이에 배치되며, 상기 공통 전극과 평행하게 배치되는 주사 전극들;
    상기 제2기판에 배치되며, 상기 공통 전극들 및 상기 주사 전극들에 교차하는 어드레스 전극들;
    상기 각 주사 전극에 대향하도록 배치되며, 상기 제2기판에 배치되는 적어도 하나의 플로팅 전극;
    상기 방전셀 내에 배치된 형광체층; 및
    상기 방전셀 내에 있는 방전가스를 포함하며,
    상기 어드레스 전극에 인가되는 어드레싱 전압 신호에 대응되도록 상기 각 주사 전극에 순차적으로 전기적 신호가 인가됨으로써 어드레스 방전을 일으키는 경우, 상기 플로팅 전극은, 상기 플로팅 전극에 대응되는 각각의 주사 전극에 인가되는 상기 전기적 신호의 인가 순서가 늦을수록 상기 어드레스 전극과의 거리가 작아지도록 배치되는 플라즈마 디스플레이 패널.
  2. 제1항에 있어서,
    상기 공통 전극 및 상기 주사 전극은 스트라이프 형상을 가지는 플라즈마 디스플레이 패널.
  3. 제1항에 있어서,
    상기 공통 전극 및 상기 주사 전극을 덮는 제1유전체층을 구비하는 플라즈마 디스플레이 패널.
  4. 제3항에 있어서,
    상기 제1유전체층의 적어도 일부를 덮는 보호층을 구비하는 플라즈마 디스플레이 패널.
  5. 제1항에 있어서,
    상기 어드레스 전극을 덮는 제2유전체층을 구비하는 플라즈마 디스플레이 패널.
  6. 제1항에 있어서,
    상기 플로팅 전극들은 원형, 타원형 및 다각형으로 이루어진 군에서 선택되는 하나의 형상을 포함하는 플라즈마 디스플레이 패널.
  7. 제1항에 있어서,
    상기 플로팅 전극들은, 상기 방전셀 당 한 쌍으로 상기 어드레스 전극들의 양측에 이격하여 배치되는 플라즈마 디스플레이 패널.
  8. 제1항에 있어서,
    상기 플로팅 전극들은 모두 동일한 면적을 가지는 플라즈마 디스플레이 패널.
  9. 제1항에 있어서,
    상기 플로팅 전극은, 상기 플로팅 전극에 대응되는 각각의 주사 전극에 인가되는 상기 전기적 신호의 인가 순서가 늦을수록 큰 면적을 가지는 플라즈마 디스플레이 패널.
  10. 제1항에 있어서,
    상기 플라즈마 디스플레이 패널은, 상기 어드레스 전극에 인가되는 모든 전기적 신호가 일방향으로만 인가되는 싱글 스캔 구조를 가지는 플라즈마 디스플레이 패널.
  11. 제1기판;
    상기 제1기판을 마주보며 배치되는 제2기판;
    상기 제1기판과 상기 제2기판 사이에 배치되며, 상기 제1기판 및 상기 제2기판과 함께 방전셀을 한정하는 격벽;
    상기 제1기판과 상기 제2기판 사이에 배치되는 공통 전극들;
    상기 제1기판과 상기 제2기판 사이에 배치되며, 상기 공통 전극과 평행하게 배치되는 주사 전극들;
    상기 제2기판에 배치되며, 상기 공통 전극들 및 상기 주사 전극들에 교차하는 어드레스 전극들;
    상기 각 주사 전극에 대향하도록 배치되며, 상기 제2기판에 배치되는 적어도 하나의 플로팅 전극;
    상기 방전셀 내에 배치된 형광체층; 및
    상기 방전셀 내에 있는 방전가스를 포함하며,
    상기 어드레스 전극에 인가되는 어드레싱 전압 신호에 대응되도록 상기 각 주사 전극에 순차적으로 전기적 신호가 인가됨으로써 어드레스 방전을 일으키는 경우, 상기 플로팅 전극은, 상기 플로팅 전극에 대응되는 각각의 주사 전극에 인가되는 상기 전기적 신호의 인가 순서가 늦을수록 큰 면적을 가지는 플라즈마 디스플레이 패널.
  12. 제11항에 있어서,
    상기 공통 전극 및 상기 주사 전극은 스트라이프 형상을 가지는 플라즈마 디 스플레이 패널.
  13. 제11항에 있어서,
    상기 공통 전극 및 상기 주사 전극을 덮는 제1유전체층을 구비하는 플라즈마 디스플레이 패널.
  14. 제13항에 있어서,
    상기 제1유전체층의 적어도 일부를 덮는 보호층을 구비하는 플라즈마 디스플레이 패널.
  15. 제11항에 있어서,
    상기 어드레스 전극을 덮는 제2유전체층을 구비하는 플라즈마 디스플레이 패널.
  16. 제11항에 있어서,
    상기 플로팅 전극들은 원형, 타원형 및 다각형으로 이루어진 군에서 선택되는 하나의 형상을 포함하는 플라즈마 디스플레이 패널.
  17. 제11항에 있어서,
    상기 플로팅 전극들은, 상기 방전셀 당 한 쌍으로 상기 어드레스 전극들의 양측에 이격하여 배치되는 플라즈마 디스플레이 패널.
  18. 제11항에 있어서,
    상기 플로팅 전극들은 모두 상기 어드레스 전극과의 거리가 동일하도록 배치되는 플라즈마 디스플레이 패널.
  19. 제11항에 있어서,
    상기 플로팅 전극은, 상기 플로팅 전극에 대응되는 각각의 주사 전극에 인가되는 상기 전기적 신호의 인가 순서가 늦을수록 상기 어드레스 전극과의 거리가 작아지도록 배치되는 플라즈마 디스플레이 패널.
  20. 제11항에 있어서,
    상기 플라즈마 디스플레이 패널은, 상기 어드레스 전극에 인가되는 모든 신호가 일방향으로만 인가되는 싱글 스캔 구조를 가지는 플라즈마 디스플레이 패널.
KR1020060100004A 2006-10-13 2006-10-13 플라즈마 디스플레이 패널 KR20080033812A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060100004A KR20080033812A (ko) 2006-10-13 2006-10-13 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060100004A KR20080033812A (ko) 2006-10-13 2006-10-13 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR20080033812A true KR20080033812A (ko) 2008-04-17

Family

ID=39573642

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060100004A KR20080033812A (ko) 2006-10-13 2006-10-13 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR20080033812A (ko)

Similar Documents

Publication Publication Date Title
KR100324262B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100647657B1 (ko) 플라즈마 디스플레이 패널 및 이를 구동하기 위한 구동방법
JP2007047796A (ja) プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
KR100683792B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100592292B1 (ko) 플라즈마 디스플레이 패널
KR100637235B1 (ko) 플라즈마 디스플레이 패널
KR20080033812A (ko) 플라즈마 디스플레이 패널
KR100581921B1 (ko) 플라즈마 디스플레이 패널
KR100324261B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
US20060066516A1 (en) Driving method of plasma display panel
KR100683795B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100719587B1 (ko) 플라즈마 디스플레이 패널
KR100647667B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100615251B1 (ko) 플라즈마 디스플레이 패널
KR100581905B1 (ko) 플라즈마 디스플레이 패널
KR20050114059A (ko) 플라즈마 디스플레이 패널
KR100581937B1 (ko) 플라즈마 디스플레이 패널
KR100563074B1 (ko) 플라즈마 디스플레이 패널 및 이를 구동하기 위한 구동방법
KR100592294B1 (ko) 플라즈마 디스플레이 패널
KR100581931B1 (ko) 플라즈마 디스플레이 패널
KR100647679B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR100787426B1 (ko) 플라즈마 디스플레이 패널
KR100708733B1 (ko) 플라즈마 디스플레이 패널
KR100581932B1 (ko) 플라즈마 디스플레이 패널
KR100658327B1 (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination