KR20070095636A - Method for bonding semiconductor chip and stacking - Google Patents
Method for bonding semiconductor chip and stacking Download PDFInfo
- Publication number
- KR20070095636A KR20070095636A KR1020060026065A KR20060026065A KR20070095636A KR 20070095636 A KR20070095636 A KR 20070095636A KR 1020060026065 A KR1020060026065 A KR 1020060026065A KR 20060026065 A KR20060026065 A KR 20060026065A KR 20070095636 A KR20070095636 A KR 20070095636A
- Authority
- KR
- South Korea
- Prior art keywords
- semiconductor chip
- adhesive
- chip
- protective tape
- substrate
- Prior art date
Links
Images
Classifications
-
- C—CHEMISTRY; METALLURGY
- C02—TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
- C02F—TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
- C02F3/00—Biological treatment of water, waste water, or sewage
- C02F3/02—Aerobic processes
- C02F3/12—Activated sludge processes
- C02F3/14—Activated sludge processes using surface aeration
- C02F3/16—Activated sludge processes using surface aeration the aerator having a vertical axis
- C02F3/165—Activated sludge processes using surface aeration the aerator having a vertical axis using vertical aeration channels
-
- C—CHEMISTRY; METALLURGY
- C02—TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
- C02F—TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
- C02F2103/00—Nature of the water, waste water, sewage or sludge to be treated
- C02F2103/20—Nature of the water, waste water, sewage or sludge to be treated from animal husbandry
-
- C—CHEMISTRY; METALLURGY
- C02—TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
- C02F—TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
- C02F2209/00—Controlling or monitoring parameters in water treatment
- C02F2209/42—Liquid level
-
- C—CHEMISTRY; METALLURGY
- C02—TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
- C02F—TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
- C02F2301/00—General aspects of water treatment
- C02F2301/02—Fluid flow conditions
- C02F2301/026—Spiral, helicoidal, radial
-
- C—CHEMISTRY; METALLURGY
- C02—TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
- C02F—TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
- C02F2303/00—Specific treatment goals
- C02F2303/26—Reducing the size of particles, liquid droplets or bubbles, e.g. by crushing, grinding, spraying, creation of microbubbles or nanobubbles
Landscapes
- Life Sciences & Earth Sciences (AREA)
- Biodiversity & Conservation Biology (AREA)
- Microbiology (AREA)
- Hydrology & Water Resources (AREA)
- Engineering & Computer Science (AREA)
- Environmental & Geological Engineering (AREA)
- Water Supply & Treatment (AREA)
- Chemical & Material Sciences (AREA)
- Organic Chemistry (AREA)
- Die Bonding (AREA)
Abstract
Description
도 1a 내지 도 1c는 종래 기술에 의한 반도체 칩 접착 방법을 공정 순서에 따라 나타낸 단면도이다.1A to 1C are cross-sectional views showing a semiconductor chip bonding method according to the prior art according to a process sequence.
도 2a 내지 도 2e는 본 발명의 실시예에 의한 반도체 칩 접착 방법을 공정 순서에 따라 나타낸 단면도로서, 2A to 2E are cross-sectional views showing a semiconductor chip bonding method according to an embodiment of the present invention according to a process sequence;
도 2a와 도 2b는 반도체 칩의 상부에 보호 테이프를 붙여 고정시키는 단계를 나타내는 단면도이고, 2A and 2B are cross-sectional views illustrating a step of fixing a protective tape on an upper portion of a semiconductor chip;
도 2c는 접착제를 매개로 반도체 칩을 기판에 접착시키는 단계를 나타내는 단면도이고,2C is a cross-sectional view illustrating a step of bonding a semiconductor chip to a substrate through an adhesive;
도 2d는 보호 테이프가 UV 테이프인 경우 보호 테이프를 UV 경화하는 것을 나타내는 단면도이고,2D is a cross-sectional view showing that the protective tape is UV cured when the protective tape is a UV tape,
도 2e는 보호 테이프를 제거하는 단계를 나타내는 단면도이다.2E is a cross-sectional view illustrating a step of removing the protective tape.
도 2f는 반도체 칩 접착 후 와이어를 본딩하는 공정을 나타내는 단면도이다.2F is a cross-sectional view illustrating a process of bonding wires after bonding semiconductor chips.
도 3a 내지 도 3d는 본 발명의 실시예에 의한 반도체 칩 스택 방법을 공정 순서에 따라 나타낸 단면도이다. 3A to 3D are cross-sectional views illustrating a semiconductor chip stack method in accordance with an embodiment of the present invention, according to a process sequence.
도 3f는 반도체 칩 스택 후 와이어를 본딩하는 공정을 나타내는 단면도이다. 3F is a cross-sectional view illustrating a process of bonding wires after stacking semiconductor chips.
<도면에 사용된 참조번호의 설명> <Description of Reference Number Used in Drawing>
1, 11, 21 : 반도체 칩 2 : 픽업 콜렛(pickup collet)1, 11, 21: semiconductor chip 2: pick-up collet
3, 13 : 기판 4, 14, 24 : 접착제3, 13:
15, 25 : 보호테이프 16, 26 : 와이어(wire)15, 25:
본 발명은 반도체 칩 접착 및 스택(stack) 방법에 관한 것으로, 보다 상세하게는 반도체 칩의 변형과 오염을 억제할 수 있는 반도체 칩 접착 및 스택 방법에 관한 것이다.The present invention relates to a semiconductor chip bonding and stacking method, and more particularly, to a semiconductor chip bonding and stacking method capable of suppressing deformation and contamination of a semiconductor chip.
반도체 패키지 제조 공정 중 반도체 칩 접착 공정은 웨이퍼에서 반도체 칩을 분리한 후 접착제를 매개로 반도체 칩을 기판에 접착하는 공정을 말한다.The semiconductor chip bonding process of the semiconductor package manufacturing process refers to a process of separating a semiconductor chip from a wafer and then adhering the semiconductor chip to a substrate through an adhesive.
종래의 반도체 칩 접착 방법은, 도 1a에 도시된 바와 같이 웨이퍼에서 분리된 반도체 칩(1)을 픽업 콜렛(2)으로 흡착한다. 이후 도 1b에 도시된 바와 같이, 접착제(4)가 도포된 기판(3)으로 이송한 후 소정의 압력을 가하여 반도체 칩(1)을 기판(3)에 접착한다. In the conventional semiconductor chip bonding method, the
한편, 최근의 반도체 기술은 방대한 양의 정보를 신속히 처리하기 위해 고집적화를 통해 고성능이면서 소형의 반도체 칩을 생산하는 형태로 발전하고 있으며 따라서 반도체 칩은 그 두께가 점점 얇아지는 추세이다. 그러나 반도체 칩의 두께가 얇아질수록 반도체 칩을 가압하여 접착하는 과정에서 반도체 칩에 변형(warp)이 발생하고, 유동성을 가지는 접착제가 칩의 상부에 묻는 경우가 발생하여 반도체 칩의 상부에 에폭시 접착제 오염이 발생할 수 있다. On the other hand, in recent years, semiconductor technology has been developed to produce high performance and small size semiconductor chips through high integration in order to process a large amount of information quickly, and thus, semiconductor chips are becoming thinner and thinner. However, as the thickness of the semiconductor chip becomes thinner, a warp occurs in the semiconductor chip in the process of pressing and bonding the semiconductor chip, and an adhesive having fluidity may be buried on the chip, resulting in an epoxy adhesive on the semiconductor chip. Contamination may occur.
도 1c는 종래의 반도체 칩 접착 방법을 이용하여 접착하였을 때 반도체 칩에 변형이 발생한 모습을 나타낸 단면도이다.1C is a cross-sectional view illustrating deformation of a semiconductor chip when the semiconductor chip is bonded using a conventional semiconductor chip bonding method.
이에, 이러한 문제점을 해결하고자 반도체 칩 접착시 사용되는 접착제를 에폭시(epoxy) 접착제에서 테이프 접착제로 전환하는 추세에 있다. 이러한 테이프 접착제는 가압 접착 후 반도체 칩에 발생된 변형을 기판에 고정하는 고정력이 있어 얇은 칩 조립에 유용하게 사용되고 있다. 그러나, 비용이 고가이며 테이프 접착제를 반도체 칩 후면과 기판에 접착하기 위한 공정이 복잡해지는 문제점을 안고 있다. Therefore, in order to solve this problem, there is a trend of converting an adhesive used for bonding a semiconductor chip from an epoxy adhesive to a tape adhesive. The tape adhesive has a fixing force for fixing the deformation generated in the semiconductor chip to the substrate after the pressure bonding is useful for thin chip assembly. However, there is a problem that the cost is high and the process for bonding the tape adhesive to the backside of the semiconductor chip and the substrate is complicated.
본 발명의 목적은 상기 종래 기술의 문제점을 해결하기 위하여 발명된 것으로서, 저가의 에폭시 접착제를 사용하면서 반도체 칩 변형을 억제하고, 반도체 칩 상부에 에폭시 오염 문제를 방지하는 반도체 칩 접착 및 스택 방법을 제공하는 것을 목적으로 한다. An object of the present invention is to solve the problems of the prior art, to provide a semiconductor chip bonding and stacking method to suppress the deformation of the semiconductor chip while using a low-cost epoxy adhesive, and to prevent the problem of epoxy contamination on the semiconductor chip It aims to do it.
상기한 기술적 목적을 달성하기 위해, 본 발명에 따른 반도체 칩 접착 방법은 반도체 칩의 상부에 보호 테이프를 부착하는 단계, 접착제를 매개로 반도체 칩을 기판에 접착 시키는 단계 및 보호 테이프를 제거하는 단계를 포함한다.In order to achieve the above technical object, the method for adhering a semiconductor chip according to the present invention comprises the steps of attaching a protective tape on top of the semiconductor chip, adhering the semiconductor chip to a substrate via an adhesive, and removing the protective tape. Include.
본 발명에 따른 반도체 칩 접착 방법에 있어서, 보호 테이프에 붙여 고정시키 는 반도체 칩은 복수개가 될 수 있다. 즉, 하나의 보호 테이프에 복수개의 반도체 칩을 붙여 고정시킬 수 있다. In the method for adhering a semiconductor chip according to the present invention, there may be a plurality of semiconductor chips attached and fixed to a protective tape. That is, a plurality of semiconductor chips can be pasted and fixed on one protective tape.
본 발명에 따른 반도체 칩 접착 방법에 있어서, 접착제는 에폭시 접착제로서 유동성을 가지는 접착제 또는 반경화(B-stage) 상태의 접착제 중 어느 하나를 사용할 수 있다. In the semiconductor chip bonding method according to the present invention, the adhesive may use either an adhesive having fluidity or an adhesive in a B-stage state as an epoxy adhesive.
본 발명에 따른 반도체 칩 접착 방법에 있어서, 반도체 칩을 기판에 접착하는 단계에서 가압 가열하는 방법으로 반도체 칩을 기판에 접착할 수 있으며, 바람직하게는 0.01~200g/mm2 에서 가압, 50~300℃에서 가열하여 실시할 수 있다. In a semiconductor chip bonding process according to the invention, a method for pressing the heating in the step of bonding a semiconductor chip to a substrate can be bonded to a semiconductor chip to a substrate, preferably 0.01 ~ 200g / in mm 2 pressure, 50 to 300 It can carry out by heating at ° C.
본 발명에 따른 반도체 칩 접착 방법에 있어서, 보호 테이프가 UV 테이프(여기서 UV 테이프란 UV경화에 의해 테이프의 접착력이 약화되어 이를 제거할 수 있는 테이프를 말한다)인 경우에는 이를 제거하는 단계에서 보호 테이프를 UV경화하여 제거할 수 있다.In the method for adhering a semiconductor chip according to the present invention, in the case where the protective tape is a UV tape (wherein the UV tape is a tape which can remove the adhesive force of the tape by UV curing, the protective tape is removed) Can be removed by UV curing.
또한, 본 발명은 반도체 칩 스택 방법에 관한 발명을 포함하는데, 본 발명에 따른 반도체 칩 스택 방법은 제1칩을 기판에 접착하는 단계, 제2칩의 상부에 보호 테이프를 부착하는 단계, 제2칩의 하부에 접착제를 바르는 단계, 접착제를 매개로 제2칩을 제1칩에 접착 시키는 단계 및 보호 테이프를 제거하는 단계를 포함한다.In addition, the present invention includes an invention relating to a semiconductor chip stack method, the semiconductor chip stack method according to the present invention, the step of adhering the first chip to the substrate, the step of attaching a protective tape on top of the second chip, Applying an adhesive to the lower part of the chip, adhering the second chip to the first chip through the adhesive; and removing the protective tape.
본 발명에 따른 반도체 칩 스택 방법에 있어서, 제1칩을 기판에 접착하는 단계는 본 발명의 반도체 칩 접착 방법을 사용할 수 있으며, 제1칩과 제2칩은 복수개의 칩으로 할 수 있다.In the semiconductor chip stack method according to the present invention, the step of adhering the first chip to the substrate may use the semiconductor chip adhering method of the present invention, and the first chip and the second chip may be a plurality of chips.
이하 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있을 정도로 본 발명의 바람직한 실시예를 첨부된 도면을 참조하여 상세하게 설명하면 다음과 같다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art may easily implement the present invention.
도 2a 내지 도 2f는 본 발명의 실시예에 의한 반도체 칩 접착 방법을 공정 순서에 따라 나타낸 단면도이다. 2A to 2F are cross-sectional views illustrating a semiconductor chip bonding method according to an embodiment of the present invention according to a process sequence.
도 2a 및 도 2b에 도시한 바와 같이, 웨이퍼에서 분리한 반도체 칩(11)의 상부에 보호 테이프(15)를 붙여 반도체 칩(11)을 고정시킨다. As shown in FIG. 2A and FIG. 2B, a
이때 사용되는 보호 테이프(15)는 UV 테이프, 열경화 테이프(여기서 열경화 테이프란 열에 의해 테이프의 접착력이 약화되어 이를 제거할 수 있는 테이프를 말한다) 등을 사용할 수 있다.The
보호 테이프(15)에는 적어도 하나 이상의 반도체 칩(11)을 붙여서 고정시킬 수 있다. 하나의 보호 테이프(15)에 복수개의 반도체 칩을 붙이는 경우 복수개의 칩을 접착하기 위한 공정을 한번에 할 수 있으므로 공정이 보다 간단해 진다.At least one
다음으로 도 2c에 도시한 바와 같이, 고정된 반도체 칩(11)을 접착제(14)를 매개로 기판(13)에 접착시킨다. 이때 종래 반도체 칩 접착 방법과 마찬가지로 접착제(14)를 기판(13)에 도포한 다음 반도체 칩(11)을 접착할 수도 있고, 고정된 반도체 칩(11)의 하부에 접착제(14)를 바른 후 접착할 수도 있다.Next, as shown in FIG. 2C, the
이때 접착제(14)는 에폭시 접착제로서 유동성을 가지는 접착제 또는 반경화(B-stage) 상태의 접착제를 사용할 수 있다. In this case, the
반도체 칩(11)은 기판(13)과 반도체 칩(11)의 보호면 상하에서 가압 · 가열 하여 에폭시 접착제(14)를 일정수준으로 경화(cure)한 후 가압력을 제거하여 기판(13)에 접착시킬 수 있다. 이때 바람직하게는 0.01~200g/mm2 에서 가압, 50~300℃에서 가열하여 실시할 수 있다. 이러한 가압 가열 단계를 거치는 동안에도 반도체 칩(11)의 상부에 붙어 있는 보호 테이프(15)에 의해 반도체 칩(11)이 고정되므로 반도체 칩(11)이 변형되는 것을 막아준다. 또한 보호 테이프(15)가 반도체 칩(11)의 상부를 덮고 있으므로 접착제(14)가 반도체 칩(11)의 상부를 오염시키는 것을 막아준다.The
도 2e에 도시한 바와 같이, 반도체 칩(11)을 기판(13)에 접착한 후 보호 테이프(15)를 제거한다. As shown in FIG. 2E, the
도 2d에 도시한 바와 같이, 보호 테이프(15)가 UV 테이프인 경우에는 보호 테이프(15)를 UV경화하는 단계를 거친 후 이를 제거할 수 있다. 보호 테이프(15)가 열경화 테이프인 경우에는 반도체 칩(11)을 가열하는 과정에서 보호 테이프(15)의 접착력이 약화되므로 별도의 경화 과정 없이 이를 제거할 수 있다.As shown in FIG. 2D, when the
이와 같은 반도체 칩 접착 공정 이후에, 도 2f에 도시한 바와 같이 와이어(16)를 본딩하는 공정이 진행된다. After such a semiconductor chip bonding process, a process of bonding the
도 3a 내지 도 3d는 본 발명에 실시예에 의한 반도체 칩 스택 방법을 공정 순서에 따라 나타낸 단면도이다. 3A to 3D are cross-sectional views illustrating a semiconductor chip stack method in accordance with an embodiment of the present invention according to a process sequence.
본 발명의 반도체 칩 스택 방법은 제1칩을 기판에 접착한 후 제2칩을 제1칩에 접착하기 위해 본 발명의 반도체 칩 접착 방법을 반복하여 실시하는 것으로 볼 수 있다. 이하에서는 반도체 칩 접착 방법과의 차이점을 위주로 반도체 칩 스택 방법의 실시예를 설명한다.The semiconductor chip stacking method of the present invention may be regarded as repeatedly performing the semiconductor chip adhering method of the present invention in order to adhere the first chip to the substrate and then attach the second chip to the first chip. Hereinafter, an embodiment of the semiconductor chip stacking method will be described with a focus on differences from the semiconductor chip bonding method.
도 3a에 도시한 바와 같이, 제1칩(11)을 기판에 접착한 후 웨이퍼에서 분리한 제2칩(21)의 상부에 보호 테이프(25)를 붙이고, 제2칩(21)의 하부에 접착제(24)를 바른다.As shown in FIG. 3A, after attaching the
이때 제1칩(11)을 기판(13)에 접착하는 방법은 본 발명의 반도체 칩 접착 방법을 사용할 수 있으며, 복수개의 제1칩(11)을 접착할 수 있다. 또한 보호 테이프(25)에 적어도 하나 이상의 제2칩(21)을 붙여 고정시킬 수 있다. In this case, the method of adhering the
접착제(24)를 제1칩(11)의 상부에 도포한 후 제2칩(21)을 접착할 수도 있으나, 바람직하게는 접착하고자 하는 제2칩(21)의 하부에 접착제(24)를 바른다. 제2칩(21)의 하부에 접착제(24)를 바른 후 접착해야 접착제(24)의 두께 조절이 가능하고 따라서 제1칩(11)의 와이어(16)에 의해 영향을 받지 않는 두께로 균일하게 접착할 수 있다.After applying the adhesive 24 to the upper portion of the
이와 같이 반도체 칩 스택 공정 이후에, 도 3e에 도시한 바와 같이 와이어(26)를 본딩하는 공정이 진행된다.After the semiconductor chip stack process as described above, a process of bonding the
이러한 반도체 칩 스택 방법을 반복 실시하여 복수개의 반도체 칩을 스택할 수 있다.The semiconductor chip stacking method may be repeatedly performed to stack a plurality of semiconductor chips.
이상에서와 같이 본 발명은 비록 상기의 실시예에 한하여 설명하였지만 여기에만 한정되지 않으며 본 발명의 범주와 사상을 벗어나지 않는 범위내에서 당업자에 의해 여러가지로 변형된 실시예도 가능할 것이다. As described above, although the present invention has been described with reference to the above embodiments, various modifications may be made by those skilled in the art without departing from the scope and spirit of the present invention.
이상에 기재된 바와 같은 본 발명에 따른 반도체 칩 접착 및 스택 방법에 의하면, 반도체 칩 상부에 보호 테이프를 붙여 고정시킨 후 반도체 칩을 접착하므로 에폭시 접착제를 사용하면서도 반도체 칩 접착 후 변형을 억제하고, 반도체 칩 상부에 에폭시 오염 문제를 방지할 수 있다. According to the semiconductor chip adhering and stacking method according to the present invention as described above, the semiconductor chip is bonded after fixing the protective tape on the upper part of the semiconductor chip, thereby suppressing the deformation after adhering the semiconductor chip while using an epoxy adhesive, Epoxy contamination on top can be avoided.
Claims (13)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060026065A KR20070095636A (en) | 2006-03-22 | 2006-03-22 | Method for bonding semiconductor chip and stacking |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060026065A KR20070095636A (en) | 2006-03-22 | 2006-03-22 | Method for bonding semiconductor chip and stacking |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20070095636A true KR20070095636A (en) | 2007-10-01 |
Family
ID=38802820
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060026065A KR20070095636A (en) | 2006-03-22 | 2006-03-22 | Method for bonding semiconductor chip and stacking |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20070095636A (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20130104507A (en) * | 2012-03-14 | 2013-09-25 | 엘지이노텍 주식회사 | The flexible printed circuit board and the method for manufacturing the same |
KR20190011843A (en) * | 2017-07-25 | 2019-02-08 | 재단법인 한국전자기계융합기술원 | Manufacturing Method of Transfer Printed Circuit Board Using Temporary Bonding and De-bonding Adhesives |
US10475764B2 (en) | 2014-12-26 | 2019-11-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Die bonder and methods of using the same |
-
2006
- 2006-03-22 KR KR1020060026065A patent/KR20070095636A/en not_active Application Discontinuation
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20130104507A (en) * | 2012-03-14 | 2013-09-25 | 엘지이노텍 주식회사 | The flexible printed circuit board and the method for manufacturing the same |
US10475764B2 (en) | 2014-12-26 | 2019-11-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Die bonder and methods of using the same |
US10950572B2 (en) | 2014-12-26 | 2021-03-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Die bonder and methods of using the same |
US10964663B2 (en) | 2014-12-26 | 2021-03-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Die bonder and methods of using the same |
KR20190011843A (en) * | 2017-07-25 | 2019-02-08 | 재단법인 한국전자기계융합기술원 | Manufacturing Method of Transfer Printed Circuit Board Using Temporary Bonding and De-bonding Adhesives |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5161732B2 (en) | Manufacturing method of semiconductor device | |
JP4409014B2 (en) | Manufacturing method of semiconductor device | |
KR101493872B1 (en) | Backgrinding-underfill film, method of the same, semiconductor package and method for formation of the same using the backgrinding-underfill film | |
KR20130000211A (en) | Methods for processing substrates | |
US20100224983A1 (en) | Semiconductor package structure and manufacturing method thereof | |
US8124471B2 (en) | Method of post-mold grinding a semiconductor package | |
JP3553551B2 (en) | Method of manufacturing semiconductor device using semiconductor wafer | |
US20070155049A1 (en) | Method for Manufacturing Chip Package Structures | |
JP2011181822A (en) | Method of fabricating semiconductor device | |
EP2761651B1 (en) | Method for handling a very thin device wafer with a solder bump using a support substrate with a planar wetting surface and a layer of thermosetting material | |
JP2005064499A (en) | Method of manufacturing semiconductor device | |
JP6017398B2 (en) | Manufacturing method of semiconductor device | |
US9281182B2 (en) | Pre-cut wafer applied underfill film | |
JP7317187B2 (en) | Semiconductor device manufacturing method | |
JP5710098B2 (en) | Manufacturing method of semiconductor device | |
US8652939B2 (en) | Method and apparatus for die assembly | |
WO2017077809A1 (en) | Method for manufacturing semiconductor device | |
JP6698647B2 (en) | Method of manufacturing semiconductor device | |
JP2009260212A (en) | Dicing method for semiconductor wafer, and method of manufacturing semiconductor device using the same | |
WO2005036633A1 (en) | Process for producing electronic member, and ic chip with adhesive | |
KR20070095636A (en) | Method for bonding semiconductor chip and stacking | |
KR101299773B1 (en) | Process for producing semiconductor device | |
JP2007242684A (en) | Laminated semiconductor device and laminating method of device | |
JP2008270821A (en) | Stack structure body having release layer and method for forming the same | |
JP2014203868A (en) | Semiconductor device and semiconductor device manufacturing method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |