KR20070059721A - 인버터 회로, 백 라이트 어셈블리 및 그것을 구비한액정표시장치 - Google Patents

인버터 회로, 백 라이트 어셈블리 및 그것을 구비한액정표시장치 Download PDF

Info

Publication number
KR20070059721A
KR20070059721A KR1020050118903A KR20050118903A KR20070059721A KR 20070059721 A KR20070059721 A KR 20070059721A KR 1020050118903 A KR1020050118903 A KR 1020050118903A KR 20050118903 A KR20050118903 A KR 20050118903A KR 20070059721 A KR20070059721 A KR 20070059721A
Authority
KR
South Korea
Prior art keywords
cold cathode
cathode tubes
balance
transformers
wave voltage
Prior art date
Application number
KR1020050118903A
Other languages
English (en)
Inventor
타츠히사 시무라
타카시 키노시타
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050118903A priority Critical patent/KR20070059721A/ko
Priority to JP2006002834A priority patent/JP4693632B2/ja
Priority to US11/521,111 priority patent/US7411358B2/en
Priority to TW095141343A priority patent/TW200723218A/zh
Publication of KR20070059721A publication Critical patent/KR20070059721A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • H05B41/24Circuit arrangements in which the lamp is fed by high frequency ac, or with separate oscillator frequency
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • H05B41/26Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc
    • H05B41/28Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters
    • H05B41/282Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices
    • H05B41/2821Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices by means of a single-switch converter or a parallel push-pull converter in the final stage
    • H05B41/2822Circuit arrangements in which the lamp is fed by power derived from dc by means of a converter, e.g. by high-voltage dc using static converters with semiconductor devices by means of a single-switch converter or a parallel push-pull converter in the final stage using specially adapted components in the load circuit, e.g. feed-back transformers, piezoelectric transformers; using specially adapted load circuit configurations
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • H05B41/24Circuit arrangements in which the lamp is fed by high frequency ac, or with separate oscillator frequency
    • H05B41/245Circuit arrangements in which the lamp is fed by high frequency ac, or with separate oscillator frequency for a plurality of lamps

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Power Engineering (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Circuit Arrangements For Discharge Lamps (AREA)
  • Liquid Crystal (AREA)
  • Arrangement Of Elements, Cooling, Sealing, Or The Like Of Lighting Devices (AREA)
  • Planar Illumination Modules (AREA)

Abstract

냉음극관의 장기 수명화 및 냉음극관의 고장을 용이하게 판별하는 것이 가능한 백 라이트 어셈블리를 제공한다. 이 백 라이트 어셈블리의 인버터 회로는, 1차 코일 및 2차 코일을 구비한 n개의 제 1 밸런스 트랜스와, 1차 코일 및 2차 코일을 구비한 n개의 제 2 밸런스 트랜스를 포함하여 구성된다. 상기 2n개의 냉음극관의 양 단자에는 서로 극성이 반대인 제 1 정현파 전압 및 제 2 정현파 전압이 각각 인가된다. 상기 2n개의 냉음극관 중 n개의 냉음극관의 상기 양 단자 중 어느 한쪽의 단자에는 n개의 제 1 밸런스 트랜스의 1차 코일이 각각 직렬 접속되어 상기 제 1 정현파 전압이 인가되고, 다른 한쪽의 단자에는 상기 제 2 정형파 전압이 직접 인가된다. 상기 2n개의 냉음극관 중 나머지 n개의 냉음극관의 상기 양 단자 중 어느 한쪽의 단자에는 n개의 제 2 밸런스 트랜스의 1차 코일이 각각 직렬 접속되어 상기 제 2 정현파 전압이 인가되고, 다른 한쪽의 단자에는 상기 제 1 정형파 전압이 직접 인가된다. 상기 제 1 밸런스 트랜스 및 상기 제 2 밸런스 트랜스의 2차 코일은 서로 직렬로 접속되어 루프를 형성한다. 이에 의해, 냉음극관의 고장을 용이하게 판별할 수 있다.
백 라이트 어셈블리, 냉음극관, 인버터, 밸런스 트랜스

Description

인버터 회로, 백 라이트 어셈블리 및 그것을 구비한 액정표시장치{INVERTER CIRCUIT, BACK LIGHT ASSEMBLY AND LIQUID CRYSTAL DISPLAY DEVICE HAVING THE SAME}
도 1은 본 발명에 따른 액정표시장치의 일 예를 나타내는 분해 사시도이다.
도 2는 본 발명에 따른 백 라이트 어셈블리의 일 예를 나타낸다.
도 3은 본 발명에 따른 액정표시장치에 이용되는 인버터의 일 예를 나타낸다.
도 4는 본 발명에 따른 액정표시장치에 이용되는 인버터의 다른 예를 나타낸다.
도 5는 본 발명에 따른 액정표시장치에 이용되는 전압 검출 수단의 일 예를 나타낸다.
도 6은 본 발명에 따른 백 라이트 어셈블리의 다른 예를 나타낸다.
도 7은 본 발명에 따른 백 라이트 어셈블리의 또 다른 예를 나타낸다.
도 8은 본 발명에 따른 백 라이트 어셈블리의 또 다른 예를 나타낸다.
도 9는 종래의 백 라이트 어셈블리의 구성의 일 예를 나타낸다.
도 10은 종래의 백 라이트 어셈블리의 또 다른 예를 나타낸다.
※ 도면의 주요부분에 대한 부호의 설명 ※
100  액정표시장치 110  백 라이트 어셈블리
160, 900 인버터 140a  제 1 전극
140b  제 2 전극 163  제 1 전원 인가선
164  제 2 전원 인가선 170  디스플레이 유니트
171  액정 표시 패널 172  데이터 구동 회로
173  게이트 구동 회로 174  데이터 테이프 캐리어 패키지
175  게이트 테이프 캐리어 패키지 176  박막 트랜지스터 기판
177  칼라 필터 기판 178  액정
180  수납 용기 181  저면
182  측벽 190  톱샤시
195  광학 시트 210, 910 냉음극관
220, 230, 620, 630, 820, 830, 840, 850, 920 밸런스 트랜스
221, 231, 321, 421, 621, 631, 821, 831, 841, 851, 921  1차 코일
222, 232, 322, 422, 622, 632, 822, 832, 842, 852, 922  2차 코일
240, 940 검출 절점 300, 310, 400 전원
500  다이오드 510  캐패시터
520  참조 전압 530  비교기
540  저항 700, 1000 확산판
710, 1010 반사판 720, 1020 보호 구조
본 발명은 인버터 회로, 백 라이트 어셈블리 및 그것을 구비한 액정표시장치에 관한 것이다.
최근, 정보처리 기기는 다양한 형태 및 기능을 가지도록 급속히 발전하고 있다. 이러한 정보처리 기기로 처리된 정보는 전기적인 신호 형태를 가진다. 따라서, 사용자는 상기 정보처리 기기로 처리된 정보를 육안으로 확인하기 위해서 디스플레이 장치를 필요로 한다.   
이러한 디스플레이 장치 가운데, 액정표시장치(Liquid Crystal Display)는 액정(Liquid Crystal)를 이용해 영상을 표시하는 플랫 패널 디스플레이 장치의 하나이며, 다른 디스플레이 장치와 비교해 경박(輕薄)성이 뛰어나고, 소비 전력이 적으며, 구동 전압이 낮은 장점이 있다. 이 때문에, 액정표시장치는 산업 전반에서 광범위하게 이용되고 있다. 
이러한 액정표시장치는 영상을 표시하기 위한 액정 표시 패널과, 상기 액정 표시 패널로 빛을 제공하기 위한 백 라이트 어셈블리 등으로 구성된다(예를 들면, 일본특개 2005-49747호 공보 참조)
도 9는 종래의 백 라이트 어셈블리 구성의 일 예를 나타낸다. 도시된 바와 같이, 이 백 라이트 어셈블리는 24개의 냉음극관(910) 및 24개의 밸런스 트랜스 (920a~900x)를 주요한 구성요소로 가진다. 이와 같이, 최근의 백 라이트 어셈블리에서는 상기 액정 표시 패널의 대형화에 수반해, 복수개(도 9에 나타낸 예에서는 24개)의 냉음극관이 배치되며, 상기 액정 표시 패널이 균일한 휘도를 얻을 수 있는 구성으로 되어 있다.
상기 냉음극관(910)에는 인버터(900)로부터 정현파 전압이 인가된다. 이에 의해, 상기 냉음극관(910)에 정현파 전류가 흐른다. 이때, 모든 냉음극관(910)의 한쪽 방향(one side)으로부터 동일한 극성의 정현파 전압이 인가되면, 상기 액정 표시 패널의 구동 회로와 간섭을 일으켜 상기 액정 표시 패널 상에 간섭 무늬의 노이즈가 발생한다. 또한, 대형 액정표시장치에서는 상기 냉음극관(910)의 전체 길이가 길어져, 한쪽 방향(one side) 고압 구동에서는 전체 길이 방향의 휘도를 균일하게 유지할 수 없게 된다. 이것을 회피하기 위해서, 도 9에 나타낸 백 라이트 어셈블리는 상기 냉음극관(910)을 2개의 그룹으로 나누어 상기 냉음극관(910)의 양단에 서로 극성이 반대인 정현파 고전압이 인가되도록 구성된다. 즉, 상기 인버터(900)에 양극 고전압 및 음극 고전압을 출력할 수 있는 것을 이용하고, 위로부터 홀수 번째의 냉음극관에는 상기 양극 고전압 출력을 좌측으로부터 상기 음극 고전압 출력을 우측으로부터 인가하고, 위로부터 짝수 번째의 냉음극관에는 상기 음극 고전압 출력을 좌측으로부터, 상기 양극 고전압 출력을 우측으로부터 인가하도록 한다.
또한, 상기 냉음극관(910)은 부성 저항을 가지기 때문에, 병렬 접속했을 때 어느 냉음극관에 전류가 흐르기 시작하면, 그 냉음극관의 저항값이 내려가고 그 냉음극관으로 보다 전류가 흐르기 쉬워진다. 이에 의해, 특정 냉음극관으로 전류가 집중해 버려, 다른 냉음극관이 점등하지 않는 문제가 발생한다. 이것을 회피하기 위해서, 도 9에 나타낸 백 라이트 어셈블리는 상기 냉음극관(910)에 밸런스 트랜스 920a~920x를 직렬 접속하고 있다.
다음으로, 상기 밸런스 트랜스(920a~920x)에 대해 설명한다. 상기 밸런스 트랜스(920a~920x) 중, 밸런스 트랜스(920a~920l)는 상기 냉음극관(910)의 좌측에 배치되고, 밸런스 트랜스(920m~920x)는 상기 냉음극관(910)의 우측에 배치된다. 상기 밸런스 트랜스(920a~920x)는 각 냉음극관(910)에 직접 접속된 1차 코일(921a~921x) 및 그것에 인접해 설치된 2차 코일(922a~922x)로 구성된다. 여기서, 어느 냉음극관(910)으로 전류가 흐르면, 상기 1차 코일(921a~921x)로 전류가 흘러, 이에 수반해 그것에 인접하는 2차 코일(922a~922x)에도 전류가 흐른다. 그리고, 각 밸런스 트랜스의 2차 코일(922a~922x)이 직렬로 접속되어 루프를 형성하고 있기 때문에, 상기 2차 코일(922a~922x)을 흐르는 전류는 그것에 인접하는 1차 코일(921a~921x)로 전류를 흘리게 된다. 이 결과로서, 각 냉음극관(910)에 흐르는 전류는 동일량이 되는 방향으로 제어된다.  
이러한 백 라이트 어셈블리에서, 각 밸런스 트랜스의 2차 코일(922a~922x) 중 1개소를 접지하고, 그 접지 개소와 그 접지 개소로부터 가장 먼 절점(이하, 검출 절점이라 함: 940) 사이의 전압을 검출하면, 각 밸런스 트랜스가 냉음극관(910)의 평형을 유지하기 위해서 필요한 전압을 얻을 수 있다. 이 전압은 정상시, 예를 들면, 1~2 V의 범위이다. 
상기 전압은 상기 냉음극관(910)의 부성 저항을 포함한 저항값의 산포에 따라 그 크기가 변화한다. 이 특성을 적극적으로 이용하여, 냉음극관(910)의 고장에 수반하는 단선이나 합선을 검출할 수 있다. 즉, 냉음극관(910)의 고장에 수반하는 단선이나 합선이 발생하면, 각 밸런스 트랜스가 평형을 유지하려고 한 결과로 정상시의 전압과 비교해 높은 전압(예를 들면, 5~6 V의 범위)이 상기 검출 절점(940)으로 검출된다.
이 백 라이트 어셈블리에는 2개의 문제점이 있었다. 하나는 냉음극관의 수명 열화의 문제이며, 다른 하나는 온도 구배가 생기는 것에 의해 냉음극관의 고장 판별이 어려워지는 문제이다.  
먼저, 상기 냉음극관의 수명 열화의 문제에 대해 설명한다. 전술한 도 9에 나타낸 백 라이트 어셈블리는, 음극 고전압 출력은 모든 냉음극관(910)에 직접 인가되고, 양극 고전압 출력은 모두 밸런스 트랜스(920a~920x)를 개재하여 냉음극관(910)에 인가되도록 구성되어 있다. 이 때문에, 양극과 음극 고전압 출력의 부하에는 차이가 있다. 일반적으로 고전압 출력은 동일 회로 및 동일한 구동 펄스로 극성만 다른 구성을 취하기 때문에, 부하에 차이가 있으면 양극과 음극의 구동 파형에 언밸런스가 생길 수 있다. 냉음극관에서 구동 파형에 언밸런스가 있으면, 그 내부의 수은 증기에 편향이 생겨 그 수명이 열화한다.
다음으로, 상기 온도 구배가 생기는 것에 의해 냉음극관의 고장 판별이 어려워지는 문제에 대해 설명한다. 일반적으로, 상기 백 라이트 어셈블리는, 도 10에 도시된 바와 같이,상기 냉음극관(910)은 거의 수직으로 세워진 보호 구조(1020) 내에 거의 수평으로 배치되며, 그 배면은 반사판(1010)으로, 그 전면은 확산판(1000)으로 덮인다. 이 상기 백 라이트 어셈블리에서는 상기 냉음극관(910)의 발광에 따른 발열에 의해, 그 위쪽으로 갈수록 온도가 높아져 온도 구배가 발생된다. 
상기 냉음극관(910)은 온도 특성을 가지며, 상기 온도 구배에 의해 윗쪽의 냉음극관(910)의 저항이 낮고 하부의 냉음극관(910)의 저항이 높아진다. 이 각 냉음극관(910) 사이에 생긴 저항값의 차이에 의해, 각 밸런스 트랜스가 평형을 유지하도록 동작하게 된다. 이에 따라, 검출 절점(940)에 전압(예를 들면, 약 3 V)이 발생한다. 따라서, 종래의 백 라이트 어셈블리에서는, 상기 검출 절점(940)에서 전압의 상승이 검출되었을 경우에, 그것이 상기 각 냉음극관(910) 사이에 생긴 저항값의 차이에 의하는 것인지, 상기 냉음극관(910)의 고장에 수반하는 단선이나 합선에 의한 것인지를 구별할 수 없고, 냉음극관(910)의 고장을 확실히 판별하는 것이 어려운 문제가 있었다.
본 발명은 상술의 문제를 해결하기 위한 것으로, 그 목적은 냉음극관의 장기 수명화가 가능한 인버터 회로, 백 라이트 어셈블리 및 그것을 구비한 액정표시장치를 제공하는 것이며, 다른 목적은 냉음극관의 고장을 용이하게 판별하는 것이 가능한 인버터 회로, 백 라이트 어셈블리 및 그것을 구비한 액정표시장치를 제공하는 것이다.
상기한 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따르면, 2n개(n은 자연수)의 냉음극관에 정현파 전압을 인가하는 인버터 회로가 개시된다. 이 인버터 회로는, 1차 코일 및 2차 코일을 구비한 n개의 제 1 밸런스 트랜스와, 1차 코일 및 2차 코일을 구비한 n개의 제 2 밸런스 트랜스를 포함하여 구성된다. 상기 2n 개의 냉음극관의 양 단자에는 서로 극성이 반대인 제 1 정현파 전압 및 제 2 정현파 전압이 각각 인가된다. 상기 2n개의 냉음극관 중 n개의 냉음극관의 상기 양 단자 중 어느 한쪽의 단자에는 n개의 제 1 밸런스 트랜스의 1차 코일이 각각 직렬 접속되어 상기 제 1 정현파 전압이 인가되고, 다른 한쪽의 단자에는 상기 제 2 정형파 전압이 직접 인가된다. 상기 2n개의 냉음극관 중 나머지 n개의 냉음극관의 상기 양 단자 중 어느 한쪽의 단자에는 n개의 제 2 밸런스 트랜스의 1차 코일이 각각 직렬 접속되어 상기 제 2 정현파 전압이 인가되고, 다른 한쪽의 단자에는 상기 제 1 정형파 전압이 직접 인가된다. 상기 제 1 밸런스 트랜스 및 상기 제 2 밸런스 트랜스의 2차 코일은 서로 직렬로 접속되어 루프를 형성한다.
상기 제 1 밸런스 트랜스 및 상기 제 2 밸런스 트랜스의 2차 코일 중의 1개소가 접지되고, 상기 접지 개소와 상기 접지 개소로부터 가장 먼 절점인 검출 절점 사이의 전압 검출 수단을 구비할 수 있다.
상기 n개의 냉음극관은 홀수 번째 냉음극관이고, 상기 나머지 n개의 냉음극관들은 짝수 번째 냉음극관일 수 있다.
본 발명의 다른 실시예에 따르면, 2n개(n은 자연수)의 냉음극관에 정현파 전압을 인가하는 인버터 회로가 개시된다. 이 인버터 회로는, 1차 코일 및 2차 코일을 구비한 n개의 제 3 밸런스 트랜스와, 1차 코일 및 2차 코일을 구비한 n개의 제 4 밸런스 트랜스를 포함하여 구성된다. 상기 2n개의 냉음극관의 양 단자에는 서로 극성이 반대인 제 1 정현파 전압 및 제 2 정현파 전압이 각각 인가된다. 상기 2n개의 냉음극관 중 n개의 냉음극관의 어느 한쪽의 단자에는 각각 n개의 제 3 밸런스 트랜스의 1차 코일을 개재하여 n개의 제 4 밸런스 트랜스의 1차 코일 및 2차 코일 중 어느 하나가 직렬 접속되어 상기 제 1 정현파 전압이 인가되고, 다른 쪽 단자에는 상기 제 2 정현파 전압이 직접 인가된다. 상기 2n개의 냉음극관 중 나머지 n개의 냉음극관의 어느 한쪽의 단자에는 각각 n개의 제 3 밸런스 트랜스의 1차 코일을 개재하여 n개의 제 4 밸런스 트랜스의 1차 코일 및 2차 코일 중 어느 하나가 직렬 접속되어 상기 제 2 정현파 전압이 인가되고, 다른 쪽 단자에는 상기 제 1 정현파 전압이 직접 인가된다. 상기 제 4 밸런스 트랜스의 1차 코일 및 2차 코일은 각각 상기 2n개의 냉음극관 중 온도가 보다 높은 n개의 냉음극관의 적어도 하나 또는 상기 2n개의 냉음극관 중 온도가 보다 낮은 n개의 냉음극관의 적어도 하나에 직렬 접속된다. 상기 제 3 밸런스 트랜스의 2차 코일은 서로 직렬로 접속되어 루프를 형성한다.
상기 제 3 밸런스 트랜스의 2차 코일 중의 1개소가 접지되며, 상기 접지 개소와 상기 접지 개소로부터 가장 먼 절점인 검출 절점 사이의 전압 검출 수단을 더 포함할 수 있다.
상기 n개의 냉음극관은 홀수 번째 냉음극관이고, 상기 나머지 n개의 냉음극관들은 짝수 번째 냉음극관이다.
본 발명의 또 다른 실시예에 따르면, 2n개(n은 짝수)의 냉음극관에 정현파 전압을 인가하는 인버터 회로가 개시된다.
이 인버터 회로는, 1차 코일 및 2차 코일을 구비한 n/2개의 제 5 밸런스 트랜스와, 1차 코일 및 2차 코일을 구비한 n/2개의 제 6 밸런스 트랜스와, 1차 코일 및 2차 코일을 구비한 n/2개의 제 7 밸런스 트랜스와, 1차 코일 및 2차 코일을 구비한 n/2개의 제 8 밸런스 트랜스를 포함하여 구성된다. 상기 2n개의 냉음극관의 양 단자에는 각각 서로 극성이 반대인 제 1 정현파 전압 및 제 2 정현파 전압이 인가된다. 상기 2n개의 냉음극관 중 n개의 냉음극관의 상기 양 단자 중 어느 한쪽의 단자에는 제 5 밸런스 트랜스의 1차 코일을 개재하여 제 6 밸런스 트랜스의 1차 코일 및 2차 코일 중 어느 하나가 직렬 접속되어 상기 제 1 정현파 전압이 인가되고, 다른 쪽 단자에는 상기 제 2 정현파 전압이 직접 인가된다. 상기 2n개의 냉음극관 중 나머지 n개의 냉음극관의 상기 양 단자 중 어느 한쪽의 단자에는 제 7 밸런스 트랜스의 1차 코일을 개재하여 제 8 밸런스 트랜스의 1차 코일 및 2차 코일 중 어느 하나가 직렬 접속되어 상기 제 2 정현파 전압이 인가되고, 다른 쪽 단자에는 상기 제 1 정현파 전압이 직접 인가된다. 상기 제 6 밸런스 트랜스의 1차 코일 및 2차 코일은 각각 상기 n개의 냉음극관 중 온도가 보다 높은 n/2개의 냉음극관의 적어도 하나 또는 상기 n개의 냉음극관 중 온도가 보다 낮은 n/2개의 냉음극관의 적어도 하나에 직렬 접속된다. 상기 제 8 밸런스 트랜스의 1차 코일 및 2차 코일은 각각 상기 나머지 n개의 냉음극관 중 온도가 보다 높은 n/2개의 냉음극관의 적어도 하나 또는 상기 나머지 n개의 냉음극관 중 온도가 보다 낮은 n/2개의 냉음극관의 적어도 하나에 직렬 접속된다. 상기 제 5 밸런스 트랜스 및 상기 제 7 밸런스 트랜스의 2차 코일은 서로 직렬로 접속되어 루프를 형성한다.
상기 제 5 밸런스 트랜스 및 상기 제 7 밸런스 트랜스의 2차 코일 중 1개소가 접지되고, 상기 접지 개소와 상기 접지 개소로부터 가장 먼 절점인 검출 절점 사이의 전압 검출 수단을 더 포함할 수 있다.
상기 n개의 냉음극관은 홀수 번째 냉음극관이고, 상기 나머지 n개의 냉음극관들은 짝수 번째 냉음극관이다.
본 발명의 인버터 회로에 대해, 예를 들어 설명한다.
(실시 형태 1)
도 1은 본 발명의 액정표시장치를 구성하는 일 예의 분해 사시도를 나타낸다. 도시되 바와 같이, 이 액정표시장치(100)는 백 라이트 어셈블리(110), 디스플레이 유니트(170) 및 수납 용기(180)을 포함한다.
상기 디스플레이 유니트(170)는 영상을 표시하는 액정 표시 패널(171), 상기 액정 표시 패널(171)을 구동하기 위한 구동 신호를 제공하는 데이터 구동 회로(172) 및 게이트 구동 회로(173)를 포함한다. 상기 데이터 구동 회로(172) 및 게이트 구동 회로(173)는 각각 데이터 테이프 캐리어 패키지(Tape Carrier Package, 이하 TCP라고 칭한다: 174) 및 게이트 TCP(175)를 통해서 상기 액정 표시 패널(171)과 전기적으로 연결된다.
상기 액정 표시 패널(171)은 박막 트랜지스터(TFT) 기판(176), 상기 TFT 기판(176)에 대향하여 결합되는 칼라 필터 기판(177) 및 상기 양 기판(176, 177)의 사이에 개재된 액정(178)을 포함한다.
상기 TFT 기판(176)은 예를 들면, 스위칭 소자인 TFT(도시하지 않음)가 매트릭스 형태로 형성된 투명한 유리 기판이다. 상기 TFT의 소스 및 게이트 단자에는 각각 데이터 및 게이트 라인이 연결되며, 드레인 단자에는 투명한 도전성 재질로 이루어지는 공통 전극(도시하지 않음)이 형성된다.  
상기 칼라 필터 기판(177)은 예를 들면, 색화소인 RGB 컬러필터(도시하지 않음)가 박막 공정에 의해 형성된 기판이다. 상기 칼라 필터 기판(177)에는 투명한 도전성 재질로 이루어지는 공통 전극(도시하지 않음)이 형성된다. 
상기 수납 용기(180)는 저면(181) 및 상기 저면(181)의 엣지부에 수납 공간을 형성하기 위해서 형성된 측벽(182)으로 구성된다. 상기 수납 용기(180)는 상기 백 라이트 어셈블리(110) 및 상기 액정 표시 패널(171)이 이동되지 않게 고정한다.
상기 저면(181)은 상기 백 라이트 어셈블리(110)가 장착되는데 충분한 저면 면적을 가지고, 상기 백 라이트 어셈블리(110)와 같은 구성을 가지는 것이 바람직하다. 이 예에서 상기 저면(181) 및 상기 백 라이트 어셈블리는 사각 플레이트 형상을 가진다. 상기 측벽(182)은 상기 백 라이트 어셈블리(110)가 외부에 이탈하는 일이 없게 상기 저면(181)의 엣지부로부터 거의 수직으로 연장된다.
이 예의 액정표시장치(100)는 인버터(160) 및 톱샤시(190)를 더 포함한다. 
상기 인버터(160)는 상기 수납 용기(180)의 외부에 배치되어, 상기 백 라이트 어셈블리(110)을 구동하기 위한 방전 전압을 발생시킨다. 상기 인버터(160)로부터 발생된 방전 전압은 제 1 전원 인가선(163) 및 제 2 전원 인가선(164)을 통해서 상기 백 라이트 어셈블리(110)에 인가된다. 상기 제 1 전원 인가선(163) 및 상기 제 2 전원 인가선(164)은 상기 백 라이트 어셈블리(110)의 양측부에 형성된 제 1 전극(140a) 및 제 2 전극(140b)에 각각 연결된다. 여기서, 상기 제 1 전원 인가선(163) 및 상기 제 2 전원 인가선(164)은 상기 제 1 전극(140a) 및 상기 제 2 전극 (140b)에 직접 연결해도 되고, 다른 연결 부재(도시하지 않음)를 통하여 상기 제 1 전극(140a) 및 상기 제 2 전극(140b)에 연결해도 된다.
상기 톱샤시(190)는 상기 액정 표시 패널(171)의 엣지부를 둘러싸면서 수납 용기(180)에 결합된다. 상기 톱샤시(190)를 설치함에 따라, 외부 충격에 대한 상기 액정 표시 패널(171)의 파손을 방지하고, 상기 액정 표시 패널(171)이 상기 수납 용기(180)로부터 이탈하는 것을 방지할 수 있다.
이 액정표시장치(100)는 상기 백 라이트 어셈블리(110)로부터 출사되는 빛의 특성을 향상시키기 위한 적어도 1매의 광학 시트(195)를 더 포함할 수 있다. 상기 광학 시트(195)는 빛의 확산을 위한 확산 시트 또는 빛의 집광을 위한 프리즘 시트를 포함할 수 있다. 
다음으로, 상기 백 라이트 어셈블리(110)의 구성에 대해, 예를 들어 설명한다. 
우선, 본 발명의 백 라이트 어셈블리 구성의 일 예에 대해, 도 2를 참조하여 설명한다. 도시된 바와 같이, 이 백 라이트 어셈블리(110)는 24개의 냉음극관(210), 12개의 제 1 밸런스 트랜스(220a~220l) 및 12개의 제 2 밸런스 트랜스(230a~230l)를 구비한다. 더불어, 이 예의 인버터 회로의 구성은 상기 냉음극관(210)을 포함하지 않는 상기 백 라이트 어셈블리(110)의 구성과 같다.
상기 냉음극관(210)에는 도 1에 나타낸 인버터(160)로부터 정현파 전압이 인가된다. 이에 의해, 상기 냉음극관(210)에 정현파 전류가 흐른다. 이때, 상기 냉음극관(210)을 2개의 그룹으로 나누어 상기 냉음극관(210)의 양단에 서로 극성이 반 대인 정현파 고전압이 인가되도록 구성한다. 즉, 상기 인버터(160)에 양극 고전압 및 음극 고전압의 쌍방을 출력할 수 있는 것을 이용해, 위로부터 홀수 번째의 냉음극관에는 상기 양극 고전압 출력을 좌측으로부터 상기 음극 고전압 출력을 우측으로부터 인가하고, 위로부터 짝수 번째의 냉음극관에는 상기 음극 고전압 출력을 좌측으로부터 상기 양극 고전압 출력을 우측으로부터 인가하도록 한다.
상기 냉음극관(210)은 특별히 제한되지 않고, 예를 들면, 일반적인 냉음극관을 이용할 수 있다. 도 2에 나타낸 예에서는 상기 냉음극관(210)을 24개이지만, 본 발명은 이것에 제한되지 않으며, 상기 냉음극관의 갯수는 짝수개이면 몇개여도 괜찮다.
상기 인버터(160)도 특별히 제한되지 않고, 양극 고전압 및 음극 고전압의 쌍방을 출력할 수 있는 것이면 어떠한 것을 이용해도 된다. 도 3 및 4는 상기 인버터(160) 구성의 예를 나타낸다. 도 3에 나타낸 인버터(160)는 양극 고전압 및 음극 고전압을 각각 출력하는 2개의 전원(300, 310)에 접속된 2개의 1차 코일(321) 및 그것에 인접하여 배치된 2개의 2차 코일(322)을 포함한다. 도 4에 나타낸 인버터(160)는 1개의 전원(400)에 접속된 1차 코일(421)에 인접한 2개의 2차 코일(422)이 배치된다. 여기서, 이들 2개의 2차 코일(422)은 그 정현파 전압이 서로 반대 극성이 되도록 구성되고, 이에 의해 양극 고전압 및 음극 고전압의 쌍방이 출력된다.
다음으로, 도 2에 나타낸 제 1 밸런스 트랜스(220a~220l) 및 제 2 밸런스 트랜스(230a~230l)에 대해 설명한다. 상기 각 밸런스 트랜스(220a~220l, 230a~230l)는 각 냉음극관(210)에 직접 접속된 1차 코일(221a~221l, 231a~231l) 및 그것에 인 접하여 배치된 2차 코일(222a~222l, 232a~232l)로 구성된다. 여기서, 어느 냉음극관(210)에 전류가 흐르면, 상기 1차 코일(221a~221l, 231a~231l)에 전류가 흐르고, 이에 수반해 그것에 인접하는 2차 코일(222a~222l, 232a~232l)에도 전류가 흐른다. 그리고, 각 밸런스 트랜스의 2차 코일(222a~222l, 232a~232l)이 직렬로 접속되며 루프를 형성하고 있기 때문에, 상기 2차 코일(222a~222l, 232a~232l)을 흐르는 전류는 그것에 인접하는 1차 코일(221a~222l, 231a~232l)에 전류를 흘리게 된다. 이 결과로, 각 냉음극관(210)에 흐르는 전류는 동일량이 되는 방향으로 제어된다. 더불어, 상기 1차 코일(221a~222l, 231a~232l) 및 상기 2차 코일(222a~222l, 232a~232l)의 인덕턴스는 특히 제한하는 것은 아니지만, 예를 들면, 100~700μH의 범위이다.
각 밸런스 트랜스의 2차 코일(222a~222l, 232a~232l) 가운데 1개소를 접지 하여, 그 접지 개소와 그 접지 개소로부터 가장 먼 절점(이하, 검출 절점: 240) 사이의 전압을 검출하면, 각 밸런스 트랜스가 냉음극관(210)의 평형을 유지하기 위하여 필요한 전압을 얻을 수 있다. 이 전압은 정상시에, 예를 들면, 1~2 V의 범위이다.
상기 전압은 상기 냉음극관(210)의 부성 저항을 포함한 저항값의 산포에 따라 그 크기가 변화한다. 이 특성을 적극적으로 이용하여, 냉음극관(210)의 고장에 수반하는 단선이나 합선을 검출할 수 있다. 즉, 냉음극관(210)의 고장에 수반하는 단선이나 합선이 발생하면, 각 밸런스 트랜스가 평형을 유지하려고 한 결과로, 정상시의 전압과 비교해 높은 전압(예를 들면, 5~6 V의 범위)이 상기 검출 절점(240) 에서 검출되게 된다.
더욱이, 본 발명의 백 라이트 어셈블리는 상기 접지 개소와 검출 절점(240) 사이의 전압을 검출하는 전압 검출 수단을 더 포함할 수 있다. 상기 전압 검출 수단은 특별히 제한되지 않고, 상기 2점간의 전압을 검출할 수 있는 것이면 어떠한 수단을 이용해도 된다. 도 5는 상기 전압 검출 수단의 구성의 일 예를 나타낸다. 도 5에 나타낸 전압 검출 수단은 다이오드(500), 캐패시터(510), 저항(540) 및 비교기(530)로 구성되고, 상기 비교기(530)에 참조 전압(520)이 입력되어 상기 접지 개소와 검출 절점(240) 사이의 전압이 상기 참조 전압보다 큰 경우에는 신호 "H"를, 작은 경우에는 신호 "L"를 출력하는 것이다.  
여기서, 이 예의 백 라이트 어셈블리(110)에서는 도 2에 도시된 바와 같이, 냉음극관(210)의 반수에는 양극 고전압을 직접 인가하고, 나머지 반수에는 상기 제 1 밸런스 트랜스의 1차 코일(221a~221l)을 개재하여 인가한다. 음극 고전압도 냉음극관(210)의 반수에는 직접 인가하고, 나머지 반수에는 상기 제 2 밸런스 트랜스의 1차 코일(231a~231l)를 개재하여 인가한다. 이에 의해, 양극과 음극의 각 고압 출력의 부하를 균등하게 할 수 있다. 이 결과, 이 예의 백 라이트 어셈블리(110)에서는, 음극 고전압 출력은 모든 냉음극관에 직접 인가하고 양극 고전압 출력은 모든 밸런스 트랜스를 개재하여 냉음극관에 인가하는 종래의 백 라이트 어셈블리와는 달리, 양극 및 음극의 구동 파형에 언밸런스가 발생되지 않는다. 따라서, 냉음극관을 수명을 증가시킬 수 있다.
(실시 형태 2)
도 6은 본 발명에 따른 백 라이트 어셈블리의 다른 예를 나타낸다. 도 6을 참조하면, 이 백 라이트 어셈블리(110)는 24개의 냉음극관(210), 12개의 제 3 밸런스 트랜스(620a~620l) 및 12개의 제 4 밸런스 트랜스(630a~630l)를 구비한다. 더욱이, 이 예의 인버터 회로의 구성은 상기 냉음극관(210)을 포함하지 않는 상기 백 라이트 어셈블리(110)의 구성과 같다.
상기 냉음극관(210)에는 도 1에 나타낸 인버터(160)으로부터 정현파 전압이 인가된다. 이에 의해, 상기 냉음극관(210)에 정현파 전류가 흐른다. 이때, 상기 냉음극관(210)을 2개의 그룹으로 나누어 상기 냉음극관(210)의 양단에 서로 극성이 반대의 정현파 고전압이 인가되도록 구성한다. 즉, 상기 인버터(160)에 양극 고전압 및 음극 고전압의 쌍방을 출력할 수 있는 것을 이용해 위로부터 홀수 번째의 냉음극관에는 상기 양극 고전압을 좌측으로부터 상기 음극 고전압을 우측으로부터 인가해, 위로부터 짝수 번째의 냉음극관에는 상기 음극 고전압을 좌측으로부터 상기 양극 고전압을 우측으로부터 인가하도록 한다.
상기 냉음극관(210) 및 상기 인버터(160)는 전술한 실시 형태 1의 백 라이트 어셈블리의 것과 같다. 
다음으로, 제 3 밸런스 트랜스(620a~620l) 및 제 4 밸런스 트랜스(630a~630l)에 대해 설명한다. 상기 밸런스 트랜스(620a~620l, 630a~630l) 가운데, 밸런스 트랜스(620a~620f, 630a~630f)는 상기 냉음극관(210)의 좌측에 배치되고, 밸런스 트랜스(620g~620l, 630g~630l)는 상기 냉음극관(210)의 우측에 배치될 수 있다. 
상기 제 3 밸런스 트랜스(620a~620l)의 각 밸런스 트랜스는 거의 동일한 인덕턴스를 가지는 결합도가 높은 1차 코일(621a~621l) 및 2차 코일(622a~622l)을 가지고, 상기 2개의 코일을 흐르는 전류가 거의 동일하게 되도록 작용하는 트랜스이다. 상기 제 4 밸런스 트랜스(620a~620l)의 1차 코일(621a~621l) 및 2차 코일(622a~622l)의 인덕턴스는 특별히 제한하는 것은 아니지만, 예를 들면, 700 mH로 할 수 있다. 상기 제 4 밸런스 트랜스 630 a~l의 각 밸런스 트랜스는 1차 코일 631 a~l 및 그것에 인접해 설치된 2차 코일 632 a~l로 구성되어 있고, 상기 2차 코일 632 a~l을 환상으로 접속했을 때에, 상기 1차 코일 631 a~l를 흐르는 전류가 거의 동등하게 되도록 작용하는 트랜스이다. 상기 제 4 밸런스 트랜스 630 a~l의 1차 코일 631 a~l의 인덕턴스는 특별히 제한하는 것은 아니지만, 예를 들면, 700 mH로 할 수 있다. 상기 제 4 밸런스 트랜스(630a~630l)의 2차 코일(632a~632l)의 인덕턴스는 특별히 제한하는 것은 아니지만, 예를 들면, 50 mH로 할 수 있다. 상기 제 3 밸런스 트랜스의 1차 코일(621a~621l)은 상기 제 4 밸런스 트랜스(630a~630l)에 접속된다. 여기서, 상기 제 3 밸런스 트랜스(620a~620l)의 각 밸런스 트랜스의 2차 코일(622a~622l)이 직렬로 접속되며 루프를 형성하고 있기 때문에, 각 냉음극관(210)에 흐르는 전류는 동일량이 되는 방향으로 제어된다. 
이 예의 백 라이트 어셈블리(110)에서는 상기 음극 고전압은 모두 냉음극관(210)들에 직접 인가되고, 상기 양극 고전압은 모두 상기 제 3 및 상기 제 4 밸런스 트랜스를 개재하여 냉음극관(210)들에 인가되도록 구성되어 있다.
이 구성에 있어서, 상기 제 2 밸런스 트랜스(620a~620l)의 각 밸런스 트랜스 의 2차 코일(622a~622l) 가운데 1개소를 접지하고, 그 접지 개소와 그 접지 개소로부터 가장 먼 절점(검출 절점: 240) 사이의 전압을 검출하면, 각 밸런스 트랜스가 냉음극관(210)의 평형을 유지하기 위해서 필요한 전압을 얻을 수 있다. 이 전압은 정상시, 예를 들면, 1~2 V의 범위이다.
상기 전압은 상기 냉음극관(210)의 부성 저항을 포함한 저항값의 산포에 따라 그 크기가 변화한다. 이 특성을 적극적으로 이용하여, 냉음극관(210)의 고장에 수반하는 단선이나 합선을 검출할 수 있다. 즉, 냉음극관(210)의 고장에 수반하는 단선이나 합선이 발생하면, 각 밸런스 트랜스가 평형을 유지하려고 한 결과로, 정상시의 전압과 비교해 높은 전압(예를 들면, 5~6 V의 범위)이 상기 검출 절점(240)으로 검출되게 된다.
상기 접지 개소와 그 접지 개소로부터 가장 먼 절점(검출 절점: 240) 사이의 전압을 검출하는 전압 검출 수단에 대해서는 실시 형태 1의 백 라이트 어셈블리와 같다.
한편, 도 7에 도시된 바와 같이, 상기 냉음극관(210)이 거의 수직으로 세워진 보호 구조(720) 내에 거의 수평으로 배치되고, 그 배면을 반사판(710)으로 그 전면을 확산판(700)으로 덮도록 상기 백 라이트 어셈블리(110)를 구성하면, 상기 냉음극관(210)의 발광에 수반하는 발열에 의하여 위쪽으로 갈수록 온도가 높아지는 온도 구배가 생긴다.
상기 냉음극관(210)은 온도 특성을 가지고, 상기 온도 구배에 의해 윗쪽의 냉음극관(210)의 저항이 낮고, 하부의 냉음극관(210)의 저항이 높아진다.  
이 각 냉음극관(210)의 사이에 생긴 저항값의 차이에 의해, 도 6에 도시된 각 밸런스 트랜스가 평형을 유지하도록 동작하게 된다. 여기서, 이 예의 백 라이트 어셈블리(110)에서는 도 6에 도시된 바와 같이, 상기 제 4 밸런스 트랜스(630a~630l)가 배치된다. 밸런스 트랜스(630a)의 1차 코일(631a)을 가장 윗쪽에 위치하는 저항값이 가장 낮은 냉음극관에, 2차 코일(632a)를 아래로부터 2번째에 위치하는 저항값이 2번째로 높은 냉음극관에 접속한다. 밸런스 트랜스(630g)의 1차 코일(631g)를 위로부터 2번째에 위치하는 저항값이 2번째로 낮은 냉음극관에, 2차 코일(632g)를 가장 하부에 위치하는 저항값이 가장 높은 냉음극관에 접속한다. 이와 같이, Y상기 제 4 밸런스 트랜스(630a~630l)의 밸런스 트랜스에 각각 접속된 2개의 냉음극관의 저항값의 합이 평균화되고, 그 산포가 작아지도록 구성되어 있다. 이 결과, 이 예의 백 라이트 어셈블리(110)에서는, 종래의 백 라이트 어셈블리와는 달리, 각 냉음극관에 발생된 저항값의 차이에 의한 검출 접점에서의 전압의 상승이 검출되는 일은 없다. 따라서, 검출 접점에서 검출된 전압의 상승은 모두 상기 냉음극관(210)의 고장에 수반하는 단선이나 합선에 의한 것이라고 판단할 수 있어, 냉음극관의 고장을 용이하게 판별하는 것이 가능하다. 더불어 상기 제 4 밸런스 트랜스(630a~630l)의 각 밸런스 트랜스에 각각 접속된 2개의 냉음극관의 저항값을 평균화하기 위해서는 도 6에 나타낸 접속 방법이 바람직하다. 그러나, 상기 제 4 밸런스 트랜스(630a~630l)와 냉음극관의 접속은 도 6에 나타낸 예에 한정되지 않고, 상기 냉음극관을 온도가 보다 높은 그룹과 온도가 보다 낮은 그룹으로 반수씩으로 나누었을 때, 적어도 1개의 상기 제 4 밸런스 트랜스(630a~630l)의 1차 코일 (631a~631l)과 2차 코일(632a~632l)이 상기 온도가 보다 높은 그룹에 속하는 냉음극관의 적어도 1개와 상기 온도가 보다 낮은 그룹에 속하는 냉음극관의 적어도 1개에 각각 접속되어 있으면 된다. 이것에 의하면, 상기 제 4 밸런스 트랜스(630a~630l)의 각 밸런스 트랜스에 각각 접속된 2개의 냉음극관의 저항값의 합의 산포를 저감할 수 있어 냉음극관의 고장을 판별하는 것이 가능하기 때문이다.
(실시 형태 3)
도 7은 본 발명에 따른 백 라이트 어셈블리의 또 다른 예를 나타낸다. 도 7을 참조하면, 이 백 라이트 어셈블리(110)는 24개의 냉음극관(210), 제 5 밸런스 트랜스(820a~820f), 제 6 밸런스 트랜스(830a~830f), 제 7 밸런스 트랜스(840a~840f) 및 제 8 밸런스 트랜스(850a~850f)를 구비한다. 더불어 이 예의 인버터 회로의 구성은 상기 냉음극관(210)을 포함하지 않는 상기 백 라이트 어셈블리(110)의 구성과 같다.
상기 냉음극관(210)에는 도 1에 도시된 인버터(160)로부터 정현파 전압이 인가된다. 이에 의해, 상기 냉음극관(210)에 정현파 전류가 흐른다. 이때, 상기 냉음극관(210)을 2개의 그룹으로 나누어 상기 냉음극관(210)의 양단에 서로 극성이 반대인 정현파 고전압이 인가되도록 구성한다. 즉, 상기 인버터(160)에 양극 고전압 및 음극 고전압의 쌍방을 출력할 수 있는 것을 이용하여, 위로부터 홀수 번째의 냉음극관에는 상기 양극 고전압을 좌측으로부터, 상기 음극 고전압을 우측으로부터 인가해, 위로부터 짝수 번째의 냉음극관에는 상기 음극 고전압을 좌측으로부터, 상기 양극 고전압을 우측으로부터 인가하도록 한다.
상기 냉음극관(210) 및 상기 인버터(160)는 실시 형태 1의 백 라이트 어셈블리와 같다.
다음으로, 상기 제 5 밸런스 트랜스(820a~820f), 상기 제 6 밸런스 트랜스(830a~830f), 상기 제 7 밸런스 트랜스(840a~840f) 및 상기 제 8 밸런스 트랜스(850a~850f)에 대해 설명한다. 상기 밸런스 트랜스(820a~820f, 830a~830f, 840a~840f, 850a~850f) 가운데, 밸런스 트랜스(820a~820c, 830a~830c, 840a~840c, 850a~850c)는 상기 냉음극관(210)의 좌측에 배치되고, 밸런스 트랜스(820d~820f, 830d~830f, 840d~840f, 850d~850f)는 상기 냉음극관(210)의 우측에 배치된다.
상기 제 5 밸런스 트랜스(820a~820f) 및 상기 제 7 밸런스 트랜스(840a~840f)의 각 밸런스 트랜스의 구성은 실시 형태 2의 백 라이트 어셈블리의 제3 밸런스 트랜스(620a~620l)의 각 밸런스 트랜스의 구성과 같다. 상기 제 6 밸런스 트랜스(830a~830f) 및 상기 제 8 밸런스 트랜스(850a~850f)의 각 밸런스 트랜스의 구성은 실시 형태 2의 백 라이트 어셈블리의 제 4 밸런스 트랜스(630a~630l)의 각 밸런스 트랜스의 구성과 같다. 여기서, 상기 제 5 밸런스 트랜스(820a~820f) 및 상기 제 7 밸런스 트랜스(840a~840f)의 2차 코일(822a~822f, 842a~842f)이 각각 직렬로 접속되며 루프를 형성하고 있기 때문에, 각 냉음극관(210)에 흐르는 전류는 동일량이 되는 방향으로 제어된다.
이 구성에 있어서, 상기 제 5 밸런스 트랜스(820a~820f) 및 상기 제 7 밸런스 트랜스(840a~840f)의 2차 코일(822a~822f, 842a~842f) 가운데 1개소를 접지 하고, 그 접지 개소와 그 접지 개소로부터 가장 먼 절점(검출 절점: 240) 사이의 전 압을 검출하면, 각 밸런스 트랜스가 냉음극관(210)의 평형을 유지하기 위해서 필요한 전압을 얻을 수 있다. 이 전압은 정상시, 예를 들면, 1~2 V의 범위이다.
상기 전압은 상기 냉음극관(210)의 부성 저항을 포함한 저항값의 산포에 따라 그 크기가 변화한다. 이 특성을 적극적으로 이용하여, 냉음극관(210)의 고장에 수반하는 단선이나 합선을 검출할 수 있다. 즉, 냉음극관(210)의 고장에 수반하는 단선이나 합선이 발생하면, 각 밸런스 트랜스가 평형을 유지하려고 한 결과로, 정상시의 전압과 비교해 높은 전압(예를 들면, 5~6 V의 범위)이 상기 검출 절점(240)으로 검출되게 된다.
상기 접지 개소와 그 접지 개소로부터 가장 먼 절점(검출 절점: 240) 사이의 전압을 검출하는 전압 검출 수단은 실시 형태 1의 백 라이트 어셈블리와 같다.
이 예의 백 라이트 어셈블리(110)에서 냉음극관(210)의 반수에는 상기 양극 고전압을 직접 인가하고, 나머지 반수에는 상기 제 5~8 밸런스 트랜스를 개재하여 인가하고 있다. 상기 음극 고전압도 동일하게 냉음극관(210)의 반수에는 직접 인가하고, 나머지 반수에는 상기 제 5~8 밸런스 트랜스를 개재하여 인가하고 있다. 이에 의해, 양극과 음극의 각 고전압 출력의 부하를 균등하게 할 수 있다. 이 결과, 이 예의 백 라이트 어셈블리(110)에서는 음극 고전압 출력은 모든 냉음극관들에 직접 인가하고, 양극 고전압 출력은 모두 밸런스 트랜스를 개재하여 냉음극관들에 인가하는 종래의 백 라이트 어셈블리와는 달리, 양극과 음극의 구동 파형에 언밸런스가 생길 일은 없다. 따라서, 냉음극관의 수명을 증가시킬 수 있다.
더불어, 도 7에 도시된 바와 같이, 상기 냉음극관(210)이 거의 수직으로 세 워진 보호 구조(720) 내에 거의 수평으로 배치되며, 그 배면을 반사판(710)으로, 그 전면을 확산판(700)으로 덮도록 상기 백 라이트 어셈블리(110)를 구성하면, 상기 냉음극관(210)의 발광에 수반하는 발열에 의해, 그 위쪽으로 갈수록 온도가 높아져 온도 구배가 생긴다.
상기 냉음극관(210)은 온도 특성을 가지며, 상기 온도 구배에 의해, 윗쪽의 냉음극관(210)의 저항이 낮고, 하부의 냉음극관(210)의 저항이 높아진다.
이 각 냉음극관(210)의 사이에 생긴 저항값의 차이에 의해, 도 8에 나타낸 각 밸런스 트랜스가 평형을 유지하도록 동작하게 된다. 여기서, 이 예의 백 라이트 어셈블리(110)에서는 도 8에 도시된 바와 같이, 상기 제 6 밸런스 트랜스(830a~830f) 및 상기 제 8 밸런스 트랜스(850a~850f)가 배치된다. 밸런스 트랜스(830a)의 1차 코일(831a)을 가장 윗쪽에 위치하는 저항값이 가장 낮은 냉음극관에, 2차 코일(832a)을 아래로부터 2번째에 위치하는 저항값이 2번째로 높은 냉음극관에 접속하고, 밸런스 트랜스(830d)의 1차 코일(831d)을 위로부터 4번째에 위치하는 저항값이 4번째로 낮은 냉음극관에, 2차 코일(832d)을 아래로부터 3번째에 위치하는 저항값이 3번째로 높은 냉음극관에 접속한다. 이와 같이, 상기 제 6 밸런스 트랜스(830a~830f) 및 상기 제 8 밸런스 트랜스(850a~850f)의 각 밸런스 트랜스에 각각 접속된 2개의 냉음극관의 저항값의 합이 평균화되며, 그 산포가 작아지도록 구성되어 있다. 이 결과, 이 예의 백 라이트 어셈블리(110)에 있어서는, 종래의 백 라이트 어셈블리와는 달리, 각 냉음극관에 생긴 저항값의 차이에 의한 검출 접점에서의 전압 상승이 검출될 일은 없다. 따라서, 검출 접점에서 검출된 전압의 상승은 모두 상기 냉음극관(210)의 고장에 수반하는 단선이나 합선에 의한 것으로 판단할 수 있어 냉음극관의 고장을 용이하게 판별하는 것이 가능하다. 더불어, 상기 제 6 밸런스 트랜스(830a~830f) 및 상기 제 8 밸런스 트랜스(850a~850f)의 각 밸런스 트랜스에 각각 접속된 2개의 냉음극관의 저항값의 합을 평균화하기 위해서는, 도 8에 나타낸 접속 방법이 바람직하다. 그러나, 상기 제 6 밸런스 트랜스(830a~830f) 및 상기 제 8 밸런스 트랜스(850a~850f)와 냉음극관과의 접속은, 도 8에 나타낸 예에 한정되지 않고, 상기 냉음극관을 온도가 보다 높은 그룹과 온도가 보다 낮은 그룹으로 반수씩으로 나누었을 때, 적어도 1개의 상기 제 6 밸런스 트랜스(830a~830f)의 1차 코일과 2차 코일 및 적어도 1개의 상기 제 8 밸런스 트랜스(850a~850f)의 1차 코일과 2차 코일이, 상기 온도가 보다 높은 그룹에 속하는 냉음극관의 적어도 1개와 상기 온도가 보다 낮은 그룹에 속하는 냉음극관의 적어도 1개에 각각 접속되고 있으면 된다. 이것으로도 상기 제 6 밸런스 트랜스(830a~830f) 및 상기 제 8 밸런스 트랜스(850a~850f)의 각 밸런스 트랜스에 각각 접속된 2개의 냉음극관의 저항값의 값의 불균형을 저감할 수가 있어 냉음극관의 고장을 판별하는 것이 가능하기 때문이다.
이와 같이, 이 예의 백 라이트 어셈블리에 의하면, 냉음극관의 수명을 증가시킬 수 있음과 동시에, 냉음극관의 고장을 용이하게 판별하는 일도 가능해진다.
본 발명은 상술의 본 발명의 실시의 형태의 설명으로 한정되지 않고, 본 발명의 기술적 요지를 일탈하지 않는 범위 내에서 여러 가지 변형해 실시하는 것이 가능하다.
본 발명에 의하면, 냉음극관의 장기 수명화가 가능한 인버터 회로 및 백 라이트 어셈블리 및 냉음극관의 고장을 용이하게 판별하는 것이 가능한 인버터 회로 및 백 라이트 어셈블리를 제공하는 것이 가능해진다. 본 발명의 백 라이트 어셈블리는, 예를 들면, 액정표시장치에 매우 적합하게 이용 가능하고, 그 용도는 제한되지 않는다.
본 발명의 인버터 회로 및 백 라이트 어셈블리에서는, 서로 극성이 반대인 제 1 정현파 전압(예를 들면, 양극 고전압)과 제 2 정현파 전압(예를 들면,음극 고전압)이 각각 2n개의 냉음극관 중 n개의 냉음극관의 한쪽 단자에 n개의 밸런스 트랜스의 1차 코일을 개재하여 인가된다. 이에 의해, 본 발명의 인버터 회로 및 백 라이트 어셈블리에서는, 양극과 음극의 고압 출력의 부하를 종래의 인버터 회로 및 백 라이트 어셈블리보다 균등하게 할 수가 있다. 이 결과, 본 발명의 인버터 회로, 백 라이트 어셈블리 및 그것을 구비한 액정표시장치에서는, 냉음극관의 장기 수명화가 가능하다.
또한, 본 발명의 인버터 회로 및 백 라이트 어셈블리에서는, 2n개의 냉음극관 중 온도가 보다 높은 n개의 냉음극관의 적어도 하나와 온도가 보다 낮은 n개의 냉음극관의 적어도 하나에, n개의 제 4 밸런스 트랜스의 1차 코일 및 2차 코일의 적어도 하나가 직렬 접속된다. 이에 의해, 본 발명의 인버터 회로 및 백 라이트 어셈블리에서는, 상기 제 4 밸런스 트랜스의 1차 코일 및 2차 코일에 접속된 2개의 냉음극관의 저항값의 합의 산포를 작게 할 수 있다. 이 결과, 본 발명의 인버터 회 로, 백 라이트 어셈블리 및 그것을 구비한 액정표시장치에서는, 냉음극관의 고장을 용이하게 판별하는 것이 가능하다. 
그리고, 본 발명의 인버터 회로 및 백 라이트 어셈블리에서는, 서로 극성이 반대인 제 1 정현파 전압(예를 들면, 양극 고전압)과 제 2 정현파 전압(예를 들면, 음극 고전압)이 각각 2n개의 냉음극관 중 n개의 냉음극관의 한쪽 단자에 n개의 밸런스 트랜스의 1차 코일을 개재하여 인가되고, 더욱이 상기 2n개의 냉음극관 중 온도가 보다 높은 n개의 냉음극관의 적어도 하나와 온도가 보다 낮은 n개의 냉음극관의 적어도 하나에, n개의 제6 밸런스 트랜스의 1차 코일 및 2차 코일의 적어도 하나가 직렬 접속되고 상기 2n개의 냉음극관 중 온도가 보다 높은 n개 냉음극관의 적어도 하나로 온도가 보다 낮은 n개의 냉음극관의 적어도 하나에, n개의 제 8 밸런스 트랜스의 1차 코일 및 2차 코일의 적어도 하나가 직렬 접속된다. 이 결과, 본 발명의 인버터 회로, 백 라이트 어셈블리 및 그것을 구비한 액정표시장치에서는, 냉음극관의 장기 수명화를 가능하게 하는 것과 동시에, 냉음극관의 고장을 용이하게 판별하는 것이 가능하다.

Claims (11)

  1. 2n개(n은 자연수)의 냉음극관에 정현파 전압을 인가하는 인버터 회로에 있어서,
    1차 코일 및 2차 코일을 구비한 n개의 제 1 밸런스 트랜스; 및
    1차 코일 및 2차 코일을 구비한 n개의 제 2 밸런스 트랜스를 포함하되;
    상기 2n개의 냉음극관의 양 단자에는 서로 극성이 반대인 제 1 정현파 전압 및 제 2 정현파 전압이 각각 인가되고,
    상기 2n개의 냉음극관 중 n개의 냉음극관의 상기 양 단자 중 어느 한쪽의 단자에는 상기 n개의 제 1 밸런스 트랜스의 1차 코일이 각각 직렬 접속되어 상기 제 1 정현파 전압이 인가되고 다른 한쪽의 단자에는 상기 제 2 정형파 전압이 직접 인가되고,
    상기 2n개의 냉음극관 중 나머지 n개의 냉음극관의 상기 양 단자 중 어느 한쪽의 단자에는 상기 n개의 제 2 밸런스 트랜스의 1차 코일이 각각 직렬 접속되어 상기 제 2 정현파 전압이 인가되고 다른 한쪽의 단자에는 상기 제 1 정형파 전압이 직접 인가되고,
    상기 제 1 밸런스 트랜스 및 상기 제 2 밸런스 트랜스의 2차 코일은 서로 직렬로 접속되어 루프를 형성하는 인버터 회로.
  2. 청구항 1에 있어서,
    상기 제 1 밸런스 트랜스 및 상기 제 2 밸런스 트랜스의 2차 코일 중의 1개소가 접지되고, 상기 접지 개소와 상기 접지 개소로부터 가장 먼 절점인 검출 절점 사이의 전압 검출 수단을 더 포함하는 인버터 회로.
  3. 청구항 1에 있어서,
    상기 n개의 냉음극관은 홀수 번째 냉음극관이고, 상기 나머지 n개의 냉음극관들은 짝수 번째 냉음극관인 인버터 회로.
  4. 2n개(n은 자연수)의 냉음극관에 정현파 전압을 인가하는 인버터 회로에 있어서,
    1차 코일 및 2차 코일을 구비한 n개의 제 3 밸런스 트랜스; 및
    1차 코일 및 2차 코일을 구비한 n개의 제 4 밸런스 트랜스를 포함하되;
    상기 2n개의 냉음극관의 양 단자에는 서로 극성이 반대인 제 1 정현파 전압 및 제 2 정현파 전압이 각각 인가되고,
    상기 2n개의 냉음극관 중 n개의 냉음극관의 어느 한쪽의 단자에는 각각 상기 n개의 제 3 밸런스 트랜스의 1차 코일을 개재하여 상기 n개의 제 4 밸런스 트랜스의 1차 코일 및 2차 코일 중 어느 하나가 직렬 접속되어 상기 제 1 정현파 전압이 인가되고 다른 쪽 단자에는 상기 제 2 정현파 전압이 직접 인가되고,
    상기 2n개의 냉음극관 중 나머지 n개의 냉음극관의 어느 한쪽의 단자에는 각각 상기 n개의 제 3 밸런스 트랜스의 1차 코일을 개재하여 상기 n개의 제 4 밸런스 트랜스의 1차 코일 및 2차 코일 중 어느 하나가 직렬 접속되어 상기 제 2 정현파 전압이 인가되고 다른 쪽 단자에는 상기 제 1 정현파 전압이 직접 인가되고,
    상기 제 4 밸런스 트랜스의 1차 코일 및 2차 코일은 각각 상기 2n개의 냉음극관 중 온도가 보다 높은 n개의 냉음극관의 적어도 하나 또는 상기 2n개의 냉음극관 중 온도가 보다 낮은 n개의 냉음극관의 적어도 하나에 직렬 접속되고,
    상기 제 3 밸런스 트랜스의 2차 코일은 서로 직렬로 접속되어 루프를 형성하는 인버터 회로.
  5. 청구항 4에 있어서,
    상기 제 3 밸런스 트랜스의 2차 코일 중의 1개소가 접지되며, 상기 접지 개소와 상기 접지 개소로부터 가장 먼 절점인 검출 절점 사이의 전압 검출 수단을 더 포함하는 인버터 회로.
  6. 청구항 4에 있어서,
    상기 n개의 냉음극관은 홀수 번째 냉음극관이고, 상기 나머지 n개의 냉음극관들은 짝수 번째 냉음극관인 인버터 회로.
  7. 2n개(n은 짝수)의 냉음극관에 정현파 전압을 인가하는 인버터 회로에 있어서,
    1차 코일 및 2차 코일을 구비한 n/2개의 제 5 밸런스 트랜스;
    1차 코일 및 2차 코일을 구비한 n/2개의 제 6 밸런스 트랜스;
    1차 코일 및 2차 코일을 구비한 n/2개의 제 7 밸런스 트랜스; 및
    1차 코일 및 2차 코일을 구비한 n/2개의 제 8 밸런스 트랜스를 포함하되;
    상기 2n개의 냉음극관의 양 단자에는 각각 서로 극성이 반대인 제 1 정현파 전압 및 제 2 정현파 전압이 인가되고;
    상기 2n개의 냉음극관 중 n개의 냉음극관의 상기 양 단자 중 어느 한쪽의 단자에는 상기 제 5 밸런스 트랜스의 1차 코일을 개재하여 상기 제 6 밸런스 트랜스의 1차 코일 및 2차 코일 중 어느 하나가 직렬 접속되어 상기 제 1 정현파 전압이 인가되고, 다른 쪽 단자에는 상기 제 2 정현파 전압이 직접 인가되고;
    상기 2n개의 냉음극관 중 나머지 n개의 냉음극관의 상기 양 단자 중 어느 한쪽의 단자에는 상기 제 7 밸런스 트랜스의 1차 코일을 개재하여 상기 제 8 밸런스 트랜스의 1차 코일 및 2차 코일 중 어느 하나가 직렬 접속되어 상기 제 2 정현파 전압이 인가되고, 다른 쪽 단자에는 상기 제 1 정현파 전압이 직접 인가되고;
    상기 제 6 밸런스 트랜스의 1차 코일 및 2차 코일은 각각 상기 n개의 냉음극관 중 온도가 보다 높은 n/2개의 냉음극관의 적어도 하나 또는 상기 n개의 냉음극관 중 온도가 보다 낮은 n/2개의 냉음극관의 적어도 하나에 직렬 접속되고;
    상기 제 8 밸런스 트랜스의 1차 코일 및 2차 코일은 각각 상기 나머지 n개의 냉음극관 중 온도가 보다 높은 n/2개의 냉음극관의 적어도 하나 또는 상기 나머지 n개의 냉음극관 중 온도가 보다 낮은 n/2개의 냉음극관의 적어도 하나에 직렬 접속되고;
    상기 제 5 밸런스 트랜스 및 상기 제 7 밸런스 트랜스의 2차 코일은 서로 직렬로 접속되어 루프를 형성하는 인버터 회로.
  8. 청구항 7에 있어서,
    상기 제 5 밸런스 트랜스 및 상기 제 7 밸런스 트랜스의 2차 코일 중 1개소가 접지되고, 상기 접지 개소와 상기 접지 개소로부터 가장 먼 절점인 검출 절점 사이의 전압 검출 수단을 구비하는 인버터 회로.
  9. 청구항 7에 있어서,
    상기 n개의 냉음극관은 홀수 번째 냉음극관이고, 상기 나머지 n개의 냉음극관들은 짝수 번째 냉음극관인 인버터 회로.
  10. 청구항 1 내지 청구항 9 중 어느 한 청구항의 인버터 회로를 구비한 백 라이트 어셈블리.
  11. 청구항 10의 백 라이트 어셈블리를 구비한 액정표시장치.
KR1020050118903A 2005-12-07 2005-12-07 인버터 회로, 백 라이트 어셈블리 및 그것을 구비한액정표시장치 KR20070059721A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020050118903A KR20070059721A (ko) 2005-12-07 2005-12-07 인버터 회로, 백 라이트 어셈블리 및 그것을 구비한액정표시장치
JP2006002834A JP4693632B2 (ja) 2005-12-07 2006-01-10 インバータ回路、バックライトアセンブリ及びそれを備えた液晶表示装置
US11/521,111 US7411358B2 (en) 2005-12-07 2006-09-14 Inverter circuit, backlight assembly, and liquid crystal display with backlight assembly
TW095141343A TW200723218A (en) 2005-12-07 2006-11-08 Inverter circuit, backlight assembly, and liquid crystal display with backlight assembly

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050118903A KR20070059721A (ko) 2005-12-07 2005-12-07 인버터 회로, 백 라이트 어셈블리 및 그것을 구비한액정표시장치

Publications (1)

Publication Number Publication Date
KR20070059721A true KR20070059721A (ko) 2007-06-12

Family

ID=38118021

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050118903A KR20070059721A (ko) 2005-12-07 2005-12-07 인버터 회로, 백 라이트 어셈블리 및 그것을 구비한액정표시장치

Country Status (4)

Country Link
US (1) US7411358B2 (ko)
JP (1) JP4693632B2 (ko)
KR (1) KR20070059721A (ko)
TW (1) TW200723218A (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200948201A (en) * 2008-02-05 2009-11-16 Microsemi Corp Arrangement suitable for driving floating CCFL based backlight
WO2009107460A1 (ja) * 2008-02-27 2009-09-03 シャープ株式会社 照明装置、表示装置、テレビ受信装置
US20110032434A1 (en) * 2008-03-12 2011-02-10 Sharp Kabushiki Kaisha Lighting device, display device and television receiver
US9614452B2 (en) 2010-10-24 2017-04-04 Microsemi Corporation LED driving arrangement with reduced current spike
WO2012061052A1 (en) 2010-10-24 2012-05-10 Microsemi Corporation Synchronous regulation for led string driver

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW595263B (en) * 2002-04-12 2004-06-21 O2Micro Inc A circuit structure for driving cold cathode fluorescent lamp
JP2004335443A (ja) * 2003-02-10 2004-11-25 Masakazu Ushijima 多灯点灯の放電管用インバータ回路及び面光源システム
JP2005011634A (ja) 2003-06-18 2005-01-13 Nec Mitsubishi Denki Visual Systems Kk バックライトシステム
JP2005049747A (ja) 2003-07-31 2005-02-24 Matsushita Electric Ind Co Ltd バックライト装置および液晶表示装置
ES2340169T3 (es) * 2003-10-06 2010-05-31 Microsemi Corporation Esquema de distribucion de corrientes y dispositivo para operar multiples lamparas ccf.
WO2005043592A2 (en) * 2003-10-21 2005-05-12 Microsemi Corporation Balancing transformers for lamps driven in parallel
KR20050067681A (ko) 2003-12-29 2005-07-05 엘지.필립스 엘시디 주식회사 배면 조명 장치 및 이를 이용한 화상 표시 장치
JP4361377B2 (ja) * 2004-01-06 2009-11-11 株式会社 日立ディスプレイズ 液晶表示装置
KR20050078469A (ko) 2004-02-02 2005-08-05 삼성전자주식회사 표시 장치용 광원의 구동 장치
JP4753540B2 (ja) * 2004-03-23 2011-08-24 株式会社日立メディアエレクトロニクス インバータトランスおよびそれを用いた放電灯点灯装置
US7250731B2 (en) * 2004-04-07 2007-07-31 Microsemi Corporation Primary side current balancing scheme for multiple CCF lamp operation
US7061183B1 (en) * 2005-03-31 2006-06-13 Microsemi Corporation Zigzag topology for balancing current among paralleled gas discharge lamps

Also Published As

Publication number Publication date
US20070126370A1 (en) 2007-06-07
US7411358B2 (en) 2008-08-12
TW200723218A (en) 2007-06-16
JP4693632B2 (ja) 2011-06-01
JP2007157677A (ja) 2007-06-21

Similar Documents

Publication Publication Date Title
US7312583B2 (en) Apparatus and method for driving a lamp unit, and liquid crystal display device using the same
KR101046924B1 (ko) 백라이트 어셈블리 및 이를 구비한 디스플레이 장치
KR101147181B1 (ko) 인버터 회로, 백라이트 장치 및 그것을 이용한액정표시장치
US7427154B2 (en) Backlight assembly including inverter for liquid crystal display device
KR101164199B1 (ko) 인버터 회로, 백 라이트 장치 및 그것을 이용한액정표시장치
KR20070059721A (ko) 인버터 회로, 백 라이트 어셈블리 및 그것을 구비한액정표시장치
KR100552903B1 (ko) 액정표시장치의 램프 구동장치
KR101147179B1 (ko) 인버터 회로, 백 라이트 및 액정표시장치
US20080067951A1 (en) Backlight circuit for LCD panel
KR101242124B1 (ko) 백 라이트 어셈블리 및 그것을 구비한 액정 표시 장치
CN100406997C (zh) 检测开路灯的电路和方法及具有该电路的显示器件
US7659879B2 (en) Backlight driving circuit
KR100940563B1 (ko) 액정 표시 장치용 백라이트 어셈블리
KR20060054151A (ko) 방전등 구동장치 및 액정표시장치
US8030858B2 (en) Inverter circuit, backlight device and liquid crystal display having the same
US7315136B1 (en) Protection apparatus and multi-lamp driving system using the same
US7362103B2 (en) System for driving a plurality of lamps and fault detecting circuit thereof
KR20090018765A (ko) 멀티 램프 구동을 위한 전류 균형 회로
KR101012798B1 (ko) 인버터 및 이를 이용한 액정 표시 장치
JP4895615B2 (ja) インバータ回路、バックライト装置及びそれを用いた液晶表示装置
US20110234479A1 (en) Backlight Unit and Display Apparatus Having the Same
KR100971947B1 (ko) 백라이트 유닛을 포함하는 액정표시장치모듈
KR100815369B1 (ko) 백라이트 장치
KR101254571B1 (ko) 멀티 램프 구동을 위한 전류 균형 회로
KR101357144B1 (ko) 멀티 램프 구동을 위한 전류 균형 회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee