KR20070055292A - 플라즈마 표시 패널의 구동 장치 - Google Patents

플라즈마 표시 패널의 구동 장치 Download PDF

Info

Publication number
KR20070055292A
KR20070055292A KR1020050113828A KR20050113828A KR20070055292A KR 20070055292 A KR20070055292 A KR 20070055292A KR 1020050113828 A KR1020050113828 A KR 1020050113828A KR 20050113828 A KR20050113828 A KR 20050113828A KR 20070055292 A KR20070055292 A KR 20070055292A
Authority
KR
South Korea
Prior art keywords
signal
display panel
plasma display
differential signal
clock
Prior art date
Application number
KR1020050113828A
Other languages
English (en)
Inventor
한정관
유양욱
김성익
옥치연
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050113828A priority Critical patent/KR20070055292A/ko
Publication of KR20070055292A publication Critical patent/KR20070055292A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • H05B41/36Controlling
    • H05B41/38Controlling the intensity of light
    • H05B41/39Controlling the intensity of light continuously
    • H05B41/392Controlling the intensity of light continuously using semiconductor devices, e.g. thyristor
    • H05B41/3921Controlling the intensity of light continuously using semiconductor devices, e.g. thyristor with possibility of light intensity variations
    • H05B41/3925Controlling the intensity of light continuously using semiconductor devices, e.g. thyristor with possibility of light intensity variations by frequency variation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 플라즈마 표시 패널의 구동 장치에 관한 것으로서, 더욱 자세하게는 복수의 드라이브 IC 를 구동하기 위하여 복수개의 클럭신호를 제공하고, 제어할 수 있는 차등신호 수신부를 구비하는 플라즈마 표시 패널의 구동 장치에 관한 것이다. 본 발명에 의한 플라즈마 표시 패널의 구동 장치는 영상 신호를 송신하는 차등신호 송신부; 및 상기 차등신호 송신부로 부터 수신한 상기 영상 신호와 함께 별도의 클럭신호를 복수의 데이터 구동부 집적회로에 각각 인가하는 차등신호 수신부를 포함하는 것을 특징으로 한다.

Description

플라즈마 표시 패널의 구동 장치{Device for Driving Plasma Display Panel Including Data Driver}
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 나타낸 도.
도 2는 종래 기술의 일 예에 의한 플라즈마 표시 패널의 구동 장치의 구성도.
도 3은 종래 기술의 다른 예에 의한 플라즈마 표시 패널의 구동 장치의 블록구성도.
도 4는 종래 기술의 다른 예에 의한 플라즈마 표시 패널의 구동 장치의 보드들의 구성을 나타낸 도.
도 5 는 본 발명에 의한 차등신호 수신 집적 회로를 나타낸 도면.
본 발명은 플라즈마 표시 패널의 구동 장치에 관한 것으로서, 더욱 자세하게는 복수의 드라이브 IC 를 구동하기 위하여 복수개의 클럭신호를 제공하고, 제어할 수 있는 차등신호 수신부를 구비하는 플라즈마 표시 패널의 구동 장치에 관한 것이다.
일반적으로 플라즈마 표시 패널은 전면기판과 후면기판 사이에 형성된 격벽이 하나의 단위 셀을 이루는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온 및 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충진되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet rays)을 발생하고 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 표시 패널은 얇고 가벼운 구성이 가능하므로 차세대 표시장치로서 각광받고 있다.
도 1은 일반적인 플라즈마 표시 패널의 구조를 나타낸 도이다.
도 1에 도시된 바와 같이, 플라즈마 표시 패널은 화상이 디스플레이 되는 표시면인 전면 글라스(101)에 스캔 전극(102)과 서스테인 전극(103)이 쌍을 이뤄 형성된 복수의 유지전극쌍이 배열된 전면기판(100) 및 배면을 이루는 후면 글라스(111) 상에 전술한 복수의 유지전극쌍과 교차되도록 복수의 어드레스 전극(113)이 배열된 후면기판(110)이 일정거리를 사이에 두고 평행하게 결합된다.
전면기판(100)은 하나의 방전셀에서 상호 방전시키고 셀의 발광을 유지하기 위한 스캔 전극(102) 및 서스테인 전극(103), 즉 투명한 ITO 물질로 형성된 투명 전극(a)과 금속재질로 제작된 버스 전극(b)으로 구비된 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 포함된다. 스캔 전극(102) 및 서스테인 전극(103)은 방전 전류를 제한하며 전극 쌍 간을 절연시켜주는 하나 이상의 상부 유전체층(104)에 의해 덮혀지고, 상부 유전체층(104) 상면에는 방전 조건을 용이하게 하기 위하여 산화마그네슘(MgO)을 증착한 보호층(105)이 형성된다.
후면기판(110)은 복수개의 방전 공간 즉, 방전셀을 형성시키기 위한 스트라이프 타입(또는 웰 타입)의 격벽(112)이 평행을 유지하여 배열된다. 또한, 어드레스 방전을 수행하여 진공자외선을 발생시키는 다수의 어드레스 전극(113)이 격벽(112)에 대해 평행하게 배치된다. 후면기판(110)의 상측면에는 어드레스 방전 시 화상표시를 위한 가시광선을 방출하는 R, G, B 형광체(114)가 도포된다. 어드레스 전극(113)과 형광체(114) 사이에는 어드레스 전극(113)을 보호하기 위한 하부 유전체층(115)이 형성된다.
이와 같은 플라즈마 표시 패널은 도 2와 같은 플라즈마 표시 패널의 구동 장치에 의하여 구동된다.
도 2는 종래 기술의 일 예에 의한 플라즈마 표시 패널의 구동 장치의 구성도이다.
도 2에 도시된 바와 같이, 종래 기술의 일 예에 의한 플라즈마 표시 패널의 구동 장치는 전면기판(60)과 후면기판(62)을 포함하는 플라즈마 표시 패널(40)의 스캔 전극을 구동하기 위한 스캔전극 구동 보드(45), 서스테인 전극을 구동하기 위한 Z 서스테이너 보드(48), 어드레스 전극을 구동하기 위한 데이터 드라이버 보드(50), 스캔전극 구동 보드(45)와 Z 서스테이너 보드(48) 및 데이터 드라이버 보드(50)를 제어하기 위한 컨트롤 보드(42)를 포함한다.
스캔전극 구동 보드(45)는 리셋 펄스 및 스캔 펄스를 발생하는 스캔 드라이버 보드(44)와 서스테인 펄스를 발생하는 Y 서스테이너 보드(46)를 포함한다. 스캔 드라이버 보드(44)는 Y 가요성 인쇄 필름(Flexible Printed Circuit ; 이하, FPC라 함)(51)를 경유하여 스캔 펄스를 플라즈마 표시 패널(40)의 스캔 전극에 공급한다. Y 서스테이너 보드(46)는 스캔 드라이버 보드(44) 및 Y FPC(51)를 경유하여 서스테인 펄스를 스캔 전극에 공급한다.
Z 서스테이너 보드(48)는 셋 다운 구간과 스캔 구간에 인가되는 바이어스 펄스 및 서스테인 펄스를 발생하고 Z FPC(52)를 경유하여 플라즈마 표시 패널(40)의 서스테인 전극에 공급한다.
데이터 드라이버 보드(50)는 데이터 펄스를 발생하고 X FPC(54)를 경유하여 플라즈마 표시 패널(40)의 어드레스 전극에 공급한다.
컨트롤 보드(42)는 X, Y, Z 타이밍 제어 신호들 각각을 발생한다. 컨트롤 보드(42)는 제 1 FPC(56)를 경유하여 Y 타이밍 제어 신호를 스캔전극 구동 보드(45)로, 제 2 FPC(58)를 경유하여 Z 타이밍 제어 신호를 Z 서스테이너 보드(48)로, 제3 FPC(60)를 경유하여 X 타이밍 제어신호를 데이터 드라이버 보드(50)로 공급한다.
컨트롤 보드(42)가 공급하는 X 타이밍 제어신호는 데이터 드라이버 보드(50)에 장착된 데이터 드라이버 IC(70)를 구동하기 위하여 고주파수로 전송되며 통상적으로 하이 레벨(high level)의 전압 크기는 5V이고 로우 레벨(low level)의 전압 크기는 0V이다.
이와 같은 종래의 컨트롤 보드(42)가 고주파수의 X 타이밍 제어신호를 데이터 드라이버 IC(70)로 전송함에 따라 전자파 노이즈가 많이 발생하여 다른 구동 회로에 영향을 미치게 된다.
도 3은 종래 기술의 다른 예에 의한 플라즈마 표시 패널의 구동 장치의 블록 구성도이다.
도 3에 도시된 바와 같이 종래 기술의 다른 예에 의한 플라즈마 표시 패널의 구동 장치는 역감마 보정부(300), 게인 조정부(310), 하프톤 조절부(320), 서브필드 맵핑부(330), 데이터 정렬부(340), 차동신호 송신부(350) 및 차동신호 수신부(360)를 포함한다.
역감마 보정부(300)는 외부, 예컨대 VSC(Video Signal Controller)부터 입력되는 R, G, B 영상 신호에 대해 역감마 보정을 수행한다.
게인 조정부(310)는 전술한 역감마 보정부(300)에 의해 역감마 보정된 영상 신호에 대해 데이터 레벨(data level)을 조정한다.
하프톤(halftone) 조절부(320)는 데이터 레벨이 조정된 영상 신호에 대해 오차확산(error diffusion) 또는 디더링(dithering)을 수행하여 계조 표현력 향상시킨다.
서브필드 맵핑부(330)는 전술한 하프톤 조절부(320)에 의해 하프톤 조절된 영상 신호에 대해 서스필드를 매핑(mapping)한다.
데이터 정렬부(340)는 서스필드 매핑한 영상신호를 서브필드별로 재정렬한다.
차등신호 송신부(350)는 데이터 정렬부(340)에 의하여 서브필드별로 재정렬된 영상 신호를 LVDS(Low Voltage Differential Signals)로 변환하여 송신한다. 즉, 차등신호 송신부(350)는 서브필드별로 재정렬된 영상 신호를 저전압의 영상 신호 및 상기 저전압의 영상 신호와 반전된 신호로 변환하여 송신한다. 예컨대, 영상 신 호를 제 1 신호 및 제 1 신호와 반전된 제 2 신호로 변환하여 송신한다. 이 때, 차등신호 송신부(340)에 의하여 변환된 신호들의 전압 레벨의 차이, 즉 제 1 신호 및 제 2 신호의 전압 레벨의 차이는 0.3V이상 0.4V이하인 것이 바람직하다.
차등신호 수신부(360)는 수신된 LVDS를 원래의 영상 신호로 변환하여 데이터 드라이브 IC(70)에 인가한다. 즉, 차등신호 수신부(360)는 서브필드별로 재정렬된 영상 신호를 저전압의 영상 신호 및 상기 저전압의 영상 신호와 반전된 신호의 차를 감지하여 원래의 영상신호를 복원한다. 예컨대 전술한 제 1 신호와 제 2 신호의 차이를 이용하여 차등신호 송신부(350)가 송신한 영상 신호를 복원하여 데이터 드라이브 IC(70)에 인가한다.
도 4는 종래 기술의 다른 예에 의한 플라즈마 표시 패널의 구동 장치의 보드들의 구성을 나타낸 것이다.
도 4에 도시된 바와 같이, 차등신호 송신부(350)는 컨트롤 보드(42)에 장착되고, 차등신호 수신부(360)는 데이터 드라이버 보드(50)에 장착된다.
전술한 바와 같이 차등신호 송신부(350)는 컨트롤 보드(42)에서 출력되는 영상 신호를 LVDS방법으로 데이터 드라이브 IC(70)에 장착되는 차등신호 수신부(360)로 전송한다.
한편, 종래기술에 있어서 별도의 IC 칩으로 구현되는 차등신호 수신부(360)는 4 개의 드라이브 IC 를 구동하기 위하여 24 비트에 해당하는 데이터 신호와 4 비트에 해당하는 제어신호를 처리하였다. 이때 종래에는 4 비트에 해당하는 제어신호중 하나의 클럭신호만으로 4개의 드라이브 IC 를 구동하게 되어, 구동 능력의 저 하, 노이즈 취약 및 딜레이 발생이라는 문제가 발생하였다.
본 발명은 상기와 같은 문제점들을 해결하기 위한 것으로, 복수의 드라이브 IC 를 구동하기 위하여 복수개의 클럭신호를 제공하고, 제어할 수 있는 차등신호 수신부를 포함하는 플라즈마 표시 패널의 구동 장치를 제공하기 위한 것이다.
본 발명에 의한 플라즈마 표시 패널의 구동 장치는 영상 신호를 송신하는 차등신호 송신부; 및 상기 차등신호 송신부로 부터 수신한 상기 영상 신호와 함께 별도의 클럭신호를 복수의 데이터 구동부 집적회로에 각각 인가하는 차등신호 수신부를 포함하는 것을 특징으로 한다.
상기 차등신호 송신부로 부터 수신한 상기 영상 신호는 LVDS(Low Voltage Differential Signals)인 것을 특징으로 한다.
상기 별도의 클럭신호는 복수의 데이터 구동부 집적회로와 동일한 수 만큼의 별도의 클럭신호인 것을 특징으로 한다.
상기 차등신호 수신부는 상기 별도의 클럭신호 발생을 위하여 별도의 제어신호를 수신하는 수신단자를 구비하는 것을 특징으로 한다.
상기 별도의 제어신호는 주파수 선택신호 및 클럭 제어신호를 포함하는 것을 특징으로 한다.
상기 주파수 선택신호는 25 mhz 와 50 mhz 중 어느 하나의 주파수를 선택하는 것을 특징으로 한다.
상기 클럭 제어신호는 상기 별도의 클럭신호의 딜레이 시간을 제어하는 것을 특징으로 한다.
이하, 본 발명의 실시예를 첨부된 도면을 참조하여 상세히 설명하고자 한다.
도 5 는 본 발명에 의한 차등신호 수신 집적 회로를 나타낸 도면이다.
도 5 에 도시된 바와 같이 본 발명은 차등신호 송신 집적 회로로 부터 전송된 영상 신호를 데이터 구동부로 전송하기 위하여 별도의 클럭신호를 이용하는 것을 특징으로 한다.
즉, 본 발명에 의한 차등신호 수신 집적 회로는 데이터 수신부(401), 데이터 출력부(402), 제어신호 수신단자(403) 및 클럭신호 출력단자(404)를 포함한다.
이때, 데이터 수신부(401)는 쌍으로 이루어진 직렬 데이터 입력 신호를 수신하기 위하여 4 개의 영상 데이터 신호 입력 채널을 구비하고, 데이터 출력부(402)는 직렬 신호로 입력된 영상 데이터 입력 신호를 다시 병렬로 변환한 다음 4 개의 채널로 각각 출력한다.
데이터 출력부(402)는 한 채널 당 7 비트의 데이터를 출력하며, 이중 6 비트는 R, G, B 신호이고, 1 비트는 클럭신호에 해당한다. 따라서, 데이터 출력부(402)는 28 비트를 출력하며, 이 중 4 비트는 클럭신호에 해당한다.
한편, 클럭신호 출력단자(404)는 4 개의 데이터 구동부 IC 에 별도의 클럭신호를 각각 인가하기 위하여 별도의 클럭 신호(XCLK0 ~ XCLK3)를 발생하고, 제어신 호 수신단자(403)는 클럭신호 출력단자에서 인가되는 클럭신호를 제어하기 위한 제어 신호를 수신한다.
제어신호는 클럭 신호의 주파수를 선택하기 위한 주파수 선택신호(FERQ XCLK) 및 클럭신호의 딜레이 타이밍을 제어하기 위한 2 비트의 클럭 제어신호(XDELAY0, XDELAY1)를 포함한다.
주파수 선택신호(FERQ XCLK)는 25 MHZ 와 50 MHZ 중 어느 하나를 선택할 수 있다. 이는 싱글 구동 방식 또는 듀얼 구동 방식 여부에 따라 결정된다. 클럭 제어신호(XDELAY0, XDELAY1)는 2 비트의 클럭 제어신호 값에 따라 클럭신호의 딜레이 타이밍을 결정한다. 즉, 주파수 선택신호(FERQ XCLK)는 클럭신호 출력단자(404) 에서 출력되는 클럭 신호의 출력 시점을 적절하게 설정함으로써 데이터 구동부를 제어한다. 결국 본 발명은 데이터 드라이브 IC 를 각각 구동하기 위한 별도의 클럭 신호를 출력하고, 이를 제어하기 위한 제어 신호를 별도로 수신하는 것을 특징으로 한다.
본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서와 같이 본 발명은 복수의 드라이브 IC 를 구동하기 위하여 복수개의 클럭신호를 제공하고, 제어할 수 있는 차등신호 수신부를 제공함으로써 전류 구 동 능력 증대, 노이즈 및 딜레이 발생을 방지할 수 있다.

Claims (7)

  1. 영상 신호를 송신하는 차등신호 송신부; 및
    상기 차등신호 송신부로부터 수신한 상기 영상 신호와 함께 별도의 클럭신호를 복수의 데이터 구동부 집적회로에 각각 인가하는 차등신호 수신부를 포함하는 것을 특징으로 하는 플라즈마 표시 패널의 구동 장치.
  2. 제 1 항에 있어서,
    상기 차등신호 송신부로부터 수신한 상기 영상 신호는 LVDS(Low Voltage Differential Signals)인 것을 특징으로 하는 플라즈마 표시 패널의 구동 장치.
  3. 제 1 항에 있어서,
    상기 별도의 클럭신호는 복수의 데이터 구동부 집적회로와 동일한 수 만큼의 별도의 클럭신호인 것을 특징으로 하는 플라즈마 표시 패널의 구동 장치.
  4. 제 1 항에 있어서,
    상기 차등신호 수신부는 상기 별도의 클럭신호 발생을 위하여 별도의 제어신호를 수신하는 수신단자를 구비하는 것을 특징으로 하는 플라즈마 표시 패널의 구동 장치.
  5. 제 4 항에 있어서, 상기 별도의 제어신호는 주파수 선택신호 및 클럭 제어신호를 포함하는 것을 특징으로 하는 플라즈마 표시 패널의 구동 장치.
  6. 제 5 항에 있어서, 상기 주파수 선택신호는 25 MHZ 와 50 MHZ 중 어느 하나의 주파수를 선택하는 것을 특징으로 하는 플라즈마 표시 패널의 구동 장치.
  7. 제 5 항에 있어서, 상기 클럭 제어신호는 상기 별도의 클럭신호의 딜레이 시간을 제어하는 것을 특징으로 하는 플라즈마 표시 패널의 구동 장치.
KR1020050113828A 2005-11-25 2005-11-25 플라즈마 표시 패널의 구동 장치 KR20070055292A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050113828A KR20070055292A (ko) 2005-11-25 2005-11-25 플라즈마 표시 패널의 구동 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050113828A KR20070055292A (ko) 2005-11-25 2005-11-25 플라즈마 표시 패널의 구동 장치

Publications (1)

Publication Number Publication Date
KR20070055292A true KR20070055292A (ko) 2007-05-30

Family

ID=38276859

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050113828A KR20070055292A (ko) 2005-11-25 2005-11-25 플라즈마 표시 패널의 구동 장치

Country Status (1)

Country Link
KR (1) KR20070055292A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019132347A1 (ko) * 2017-12-27 2019-07-04 주식회사 실리콘웍스 디스플레이 패널에 배치되는 화소들을 구동하는 데이터구동장치

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019132347A1 (ko) * 2017-12-27 2019-07-04 주식회사 실리콘웍스 디스플레이 패널에 배치되는 화소들을 구동하는 데이터구동장치
KR20190078957A (ko) * 2017-12-27 2019-07-05 주식회사 실리콘웍스 디스플레이 패널에 배치되는 화소들을 구동하는 데이터구동장치
US11127337B2 (en) 2017-12-27 2021-09-21 Silicon Works Co., Ltd. Data driving device for driving pixels arranged on display panel

Similar Documents

Publication Publication Date Title
US7952538B2 (en) Plasma display apparatus and method of driving the same
US7907103B2 (en) Plasma display apparatus and driving method thereof
US20060232507A1 (en) Plasma display apparatus and method of driving the same
US20080122745A1 (en) Method and apparatus for driving plasma display panel
US20030169216A1 (en) Method and apparatus for driving plasma display panel
JP2007328348A (ja) プラズマディスプレイ装置
JP2007004169A (ja) プラズマディスプレイ装置及びその駆動方法
KR100705276B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
US7710372B2 (en) PDP data driver, PDP driving method, plasma display device, and control method for the same
US7432880B2 (en) Method of driving plasma display panel
US20050174304A1 (en) Method of driving display panel
KR20070055292A (ko) 플라즈마 표시 패널의 구동 장치
US7944406B2 (en) Method of driving plasma display apparatus
KR100811553B1 (ko) 플라즈마 디스플레이 장치
KR20070057372A (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
US7719485B2 (en) Plasma display apparatus and driving method thereof
US20090189885A1 (en) Plasma display panel and method and device for driving the same
JP2008134441A (ja) プラズマディスプレイ装置及びプラズマディスプレイパネルの駆動方法
KR100681019B1 (ko) 플라즈마 디스플레이 장치
KR100612504B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
US7737920B2 (en) Plasma display apparatus
US20050212724A1 (en) Plasma display apparatus and image processing method thereof
US20060125719A1 (en) Plasma display apparatus and driving method thereof
KR100747176B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동방법
KR20090048870A (ko) 플라즈마 디스플레이 패널의 구동장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination