KR20060111516A - 제1 정보 기억 및 검색 시스템으로부터 제2 정보 기억 및검색 시스템으로 정보를 제공하기 위한 장치 및 방법 - Google Patents

제1 정보 기억 및 검색 시스템으로부터 제2 정보 기억 및검색 시스템으로 정보를 제공하기 위한 장치 및 방법 Download PDF

Info

Publication number
KR20060111516A
KR20060111516A KR1020067009642A KR20067009642A KR20060111516A KR 20060111516 A KR20060111516 A KR 20060111516A KR 1020067009642 A KR1020067009642 A KR 1020067009642A KR 20067009642 A KR20067009642 A KR 20067009642A KR 20060111516 A KR20060111516 A KR 20060111516A
Authority
KR
South Korea
Prior art keywords
information
retrieval system
information storage
adapter
readable program
Prior art date
Application number
KR1020067009642A
Other languages
English (en)
Other versions
KR100856675B1 (ko
Inventor
알렉스 첸
제임스 첸
올림피아 글럭
주니어 테오도르 해리스
민-뇨크 현
가브리엘 왈드너
Original Assignee
인터내셔널 비지네스 머신즈 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인터내셔널 비지네스 머신즈 코포레이션 filed Critical 인터내셔널 비지네스 머신즈 코포레이션
Publication of KR20060111516A publication Critical patent/KR20060111516A/ko
Application granted granted Critical
Publication of KR100856675B1 publication Critical patent/KR100856675B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • G06F3/0607Improving or facilitating administration, e.g. storage management by facilitating the process of upgrading existing storage systems, e.g. for improving compatibility between host and storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions
    • G06F17/40Data acquisition and logging
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • G06F3/0605Improving or facilitating administration, e.g. storage management by facilitating the interaction with a user or administrator
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • G06F3/0635Configuration or reconfiguration of storage systems by changing the path, e.g. traffic rerouting, path reconfiguration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0646Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
    • G06F3/065Replication mechanisms

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Software Systems (AREA)
  • Data Mining & Analysis (AREA)
  • Databases & Information Systems (AREA)
  • Mathematical Physics (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

제1 정보 기억 및 검색 시스템에서 제2 정보 기억 및 검색 시스템으로 정보를 제공하기 위한 방법. 출원인의 방법은 (N) PPRC 어댑터 및 정보를 포함하는 제1 정보 기억 및 검색 시스템을 제공하고, 제2 정보 기억 및 검색 시스템을 제공한다. 상기 방법은 (N) PPRC 어댑터의 각각을 인용하는 확정된 경로 비트맵을 생성하고 저장하며, 사용 가능한 경로 비트맵을 생성한다. 만약 PPRC 어댑터가 제2 정보 기억 및 검색 시스템과 통신하면, 상기 방법은 사용 가능한 경로 비트맵에 그 어댑터를 추가한다. 확정된 경로 비트맵 및 사용 가능한 경로 비트맵은 후속 PPRC 작업을 위해 사용된다.

Description

제1 정보 기억 및 검색 시스템으로부터 제2 정보 기억 및 검색 시스템으로 정보를 제공하기 위한 장치 및 방법{APPARATUS AND METHOD TO PROVIDE INFORMATION FROM A FIRST INFORMATION STORAGE AND RETRIEVAL SYSTEM TO A SECOND INFORMATION STORAGE AND RETRIEVAL SYSTEM}
본 발명은 제1 정보 기억 및 검색 시스템으로부터 제2 정보 기억 및 검색 시스템으로 정보를 제공하기 위한 장치 및 방법에 관한 것이다. 특정 실시예에서, 본 발명은 제1 정보 기억 및 검색 시스템으로부터 제2 정보 기억 및 검색 시스템으로 P2P 원격 복사 방식(peer-to-peer remote copy operation)을 사용하여 정보를 제공하기 위한 장치 및 방법이다.
계층적 컴퓨터 기억 시스템에서, 빠르고 집중적으로 사용되는 기억는 더 느리고 덜 자주 접근되는 데이터 장치들의 배열과 짝을 이룬다. 고속, 고가의 메모리의 한 예는 직접 접근 기억 파일 버퍼(direct access storage device file buffer(DASD))이다. 더 느린 기억는 DASD보다 덜 비싼 테이프 드라이브 및 디스크 드라이브 배열을 포함한다.
데이터 재난 복구 해법은 데이터가 원격적으로 백업될뿐 아니라 연속적으로(동기적으로 또는 비동기적으로)도 백업되는 다양한 P2P 복사 루틴을 포함한다. 하 나의 호스트 프로세서로부터 다른 호스트 프로세서로, 또는 하나의 기억 콘트롤러로부터 다른 기억 콘트롤러로, 또는 그것들의 몇 가지 조합의 경우 양방향 데이터를 통신하기 위하여, 상당한 양의 제어 데이터가 상기 프로세스를 실현하기 위해 요구된다. 하지만, 하이 오버헤드(high overhead)는 제1 사이트의 프로세스를 따라가기 위해 제2 사이트의 능력을 방해할 수 있어 데이터 재난이 일어난 경우에 제1 사이트를 복구할 수 있는 제2 사이트의 능력을 위협한다.
전형적인 데이터 프로세스 시스템을 위한 재난 복구 보호는 제1 DASD에 기억된 제1 데이터가 제2 또는 원격 위치에 백업되는 것을 요구한다. 제1 및 제2 위치를 분리하는 물리적인 거리는 사용자에게 받아들여질 수 있는 위험의 수준에 의존하여 설정될 수 있고 수 킬로미터부터 수천 킬로미터까지 다양할 수 있다.
제1 정보 기억 및 검색 시스템과 제2 정보 기억 및 검색 시스템에서 데이터의 일치를 보장하기 위하여, 특히 P2P 원격 복사(PPRC) 비동기 PPRC 복사 방법을 사용할 때, 제1 기억 시스템으로부터 제2 기억 시스템으로 신속하게 정보를 통신하는 것이 바람직하다.
본 발명은 제1 정보 기억 및 검색 시스템과 제2, 즉, 원격, 정보 기억 및 검색 시스템 사이에서 통신 경로의 목록을 작성하고 테스트하는 방법을 제공하는 것을 목표로 한다. 양호한 실시예는 제1 및 제2 시스템간에 확정된 통신 경로의 목록을 작성하고, 제1 기억 시스템으로부터 제2 기억 시스템으로 정보를 통신하기 위한 통신 경로의 가용성을 결정하는 방법을 제공한다.
출원인의 발명은 제1 정보 기억 및 검색 시스템으로부터 제2 정보 기억 및 검색 시스템으로 정보를 제공하기 위한 장치 및 방법을 포함한다. 출원인의 발명은 (N) PPRC 어댑터 및 정보를 포함하는 제1 정보 기억 및 검색 시스템을 제공하고 하나 이상의 (N) PPRC 어댑터를 통해 제1 정보 기억 및 검색 시스템으로부터 상기 정보를 받을 수 있는 제2 정보 기억 및 검색 시스템을 제공한다.
상기 방법은 (N) PPRC 어댑터를 인용하는 확정된 경로 비트맵을 생성하고 저장한다. 본 방법은 또한 사용 가능한 경로 비트맵을 생성한다. 본 방법은 각 (N) PPRC 어댑터를 위해 PPRC 어댑터가 제2 정보 기억 및 검색 시스템과 통신하고 있는 지 결정한다.
만약 PPRC 어댑터가 제2 정보 기억 및 검색 시스템과 통신하고 있으면, 본 방법은 사용 가능한 경로 비트맵에 어댑터를 부가한다. 확정된 경로 비트맵에 인용된 모든 PPRC 어댑터를 테스트하고 사용 가능한 경로 비트맵에서 그 어댑터들이 제2 정보 기억 및 검색 시스템과 통신하도록 추가한 후에, 본 방법은 사용 가능한 경로 비트맵을 저장한다. 확정된 경로 비트맵 및 사용가능한 경로 비트맵은 후속 PPRC 작업을 위해 사용된다.
본 발명은 참조 지정자들이 요소들을 지정하기 위해 사용된 도면과 함께 이후 자세한 묘사를 읽음으로써 더 잘 이해될 것이다.
도 1은 데이터 기억 및 검색 시스템의 양호한 실시예의 구성 요소들을 보여주는 블록도이다.
도 2는 호스트 컴퓨터, 제1 데이터 기억 및 검색 시스템, 제2 데이터 기억 및 검색 시스템을 보여주는 블록도이다.
도 3은 본 발명의 양호한 실시예의 초기 단계를 요약하는 흐름도이다.
도 4는 본 발명에 따른 방법의 양호한 실시예의 추가적인 단계를 요약하는 흐름도이다.
도 5는 본 발명에 따른 방법의 양호한 실시예의 추가적인 단계를 요약하는 흐름도이다.
도 6은 본 발명의 방법의 양호한 실시예의 추가적인 단계를 요약하는 흐름도이다.
도시를 참조하면, 각 부분에 따른 번호가 도면에 표시되어 있다. 본 발명은 데이터 프로세스 시스템에서 실시되는 것을 설명할 것이다. 하지만 제1 정보 기억 및 검색 시스템으로부터 제2 정보 기억 및 검색 시스템으로 정보를 제공하는 출원인의 방법의 이하 설명은 데이터 프로세스 시스템에서의 사용으로 출원인의 발명을 제한하는 것이 아니고, 따라서 본 발명은 일반적인 컴퓨터 시스템 사이에서 정보의 전달에 적용될 수 있다.
도 2는 출원인의 데이터 프로세스 시스템(200)의 하나의 실시예를 보여준다. 도 2를 참조하면, 시스템(200)은 호스트 컴퓨터(210), 제1 정보 기억 및 검색 시스템(220), 제2 정보 기억 및 검색 시스템(230)을 포함한다.
호스트 컴퓨터(210)는 윈도우즈, AIX, Unix, MVS, 리눅스 등의 운영 시스 템(212)을 포함하는 메인 프레임, 퍼스널 컴퓨터, 워크스테이션, 및 그 조합과 같은 컴퓨터 시스템을 포함한다. (윈도우즈는 마이크로소프트사의 등록 상표이고, AIX와 MVS는 IBM사의 등록 상표이고, UNIX는 Open Group을 통해서 독점적으로 인정된 미국 및 다른 나라들에서 등록된 상표이고, 리눅스는 미국 및 다른 나라에서 리누스 토발즈의 등록 상표이다.) 특정 실시예에서, 호스트 컴퓨터(210)는 기억 관리 프로그램(214)을 포함한다. 호스트 컴퓨터(210)에서 기억 관리 프로그램(214)은 IBM MVS 운영 시스템에서 구현되는 IBM 데이터 설비 기억 관리 시스템(DFSMS)과 같은 데이터 기억 및 검색 시스템으로의 데이터의 전달을 관리하는 당업계에 알려진 기억 관리 타입 프로그램의 기능을 포함할 수 있다.
기억 관리 프로그램(214)은 호출 및 이송과 같은 종래의 기억 관리 프로그램 기능을 포함할 수 있다. 기억 관리 프로그램(214)은 호스트 컴퓨터(210)의 운영 시스템(212) 내 또는 분리되고 설치된 응용 프로그램(216) 내에서 구현될 수 있다. 대체 실시예에서, 기억 관리 프로그램(214)은 장치 드라이버, 백업 소프트웨어, 응용 프로그램(216) 등을 포함할 수 있다.
도 2에 도해된 실시예는 단일 호스트 컴퓨터를 포함한다. 다른 실시예에서, 출원자의 데이터 프로세스 시스템은 제1 정보 기억 및 검색 시스템(220)과 통신할 수 있는 둘 이상의 호스트 컴퓨터를 포함한다.
호스트 컴퓨터(210)는 통신 링크(240)를 통해 제1 정보 기억 및 검색 시스템(220)과 통신할 수 있다. 특정 실시예에서, 통신 링크(240)는 RS-232, 또는 RS-422, 이더넷 상호 접속, 소형 컴퓨터 시스템 인터페이스(SCSI) 상호 접속, 광 채널 상호 접속, 엔터프라이즈 시스템 접속(ESCON) 상호 접속, 광 접속(FICON) 상호 접속, 근거리 통신망(LAN), 사설 광역 통신망(WAN), 공개 광역 통신망, 스토리지 전용 네트워크(SAN), 전송 제어 프로토콜/인터넷 프로토콜, 인터넷, 또는 다른 상호 접속 및/또는 당업자에게 알려진 프로토콜과 같은 연속적인 상호 접속의 그룹으로부터 선택된다.
제1 정보 기억 및 검색 시스템(220)은 콘트롤러(227)를 포함한다. 제1 정보 기억 및 검색 시스템(220)은 비휘발성 기억(228)를 포함한다.
도 2의 도해된 실시예에서, 제1 정보 기억 및 검색 시스템(220)은 하나 이상의 통신 링크(25, 260, 270)를 통하여 제2 정보 기억 및 검색 시스템(230)과 통신할 수 있다. 특정 실시예에서, 통신 링크(250, 260, 270)는 각각 독립적으로 RS-232 또는 RS-422, 이더넷 상호접속, SCSI 상호 접속, 광 채널 상호 접속, 근거리 통신망(LAN), 사설 광역 통신망(WAN), 공개 광역 통신망, 스토리지 전용 네트워크(SAN), 전송 제어 프로토콜/인터넷 프로토콜, 인터넷, 또는 다른 상호 접속 및/또는 당업자에게 알려진 프로토콜과 같은 연속적인 상호 접속으로 구성되는 그룹으로부터 선택된다.
도 2의 도해된 실시예에서, 제1 정보 기억 및 검색 시스템(220)은 PPRC 어댑터(221), 통신 링크(250), 및 PPRC 어댑터(231)를 포함하는 제1 통신 경로를 통하여 제2 정보 기억 및 검색 시스템(230)에 정보를 제공할 수 있다. PPRC 어댑터(221)는 마이크로코드(222)를 포함한다.
제1 정보 기억 및 검색 시스템(220)은 PPRC 어댑터(223), 통신 링크(260), 및 PPRC 어댑터(233)를 포함하는 제2 통신 경로를 통해 제2 정보 기억 및 검색 시스템(230)에 정보를 제공할 수 있다. PPRC 어댑터(223)는 마이크로코드(224)를 포함한다.
제1 정보 기억 및 검색 시스템(220)은 PPRC 어댑터(225), 통신 링크(270), PPRC 어댑터(235)를 포함하는 제3 통신 경로를 통해 제2 정보 기억 및 검색 시스템(230)에 정보를 제공할 수 있다. PPRC 어댑터(225)는 마이크로코드(226)를 포함한다.
당업자가 인지하는 바처럼, PPRC 어댑터(221, 223, 및/또는 225)는 "포트(port)"라고 불리기도 한다. 여기에 사용하는 것처럼, PPRC 어댑터라는 용어와 PPRC 포트라는 용어는 상호 교환이 가능하다.
도 2에 도해된 실시예는 제1 어댑터, 즉 제1 시스템(220)에 배치된 PPRC 어댑터와 제2 어댑터, 즉 제2 시스템(230)에 배치된 PPRC 어댑터의 1:1 상관 계수를 보여준다. 다른 실시예에서, 출원인의 시스템(200)은 제1 시스템에 배치된 (N1) PPRC 어댑터와 제2 시스템에 배치된 (N2) PPRC 어댑터를 포함하는 데, (N1)과 (N2)는 동일하지 않다. 특정 실시예에서, (N1)은 (N2)보다 크다. 다른 실시예에서, (N1)은 (N2)보다 작다. 다른 실시예에서, 제1 시스템에 배치되고 제1 시스템 내에 배치된 (N1) PPRC 어댑터와 통신하는 하나 이상의 스위치 및/또는 제2 시스템 내에 배치되고 제2 시스템 내에 배치된 (N2) PPRC 어댑터와 통신하는 하나 이상의 스위치는 비록 (N1)이 (N2)와 같지 않더라도 (N1) 제1 PPRC 어댑터가 (N2) 제 PPRC 어댑터와 통신할 수 있도록 설정된다.
특정 실시예에서, 출원인의 제1 정보 기억 및 검색 시스템은 복수개의 테이프 카트리지, 하나 이상의 로봇 접근자, 및 하나 이상의 테이프 드라이브를 포함하는 자동화된 미디어 라이브러리를 포함한다. IBM의 미국 특허 제5,970,030호는 그런 자동화된 미디어 라이브러리를 묘사하고 참조에 의하여 여기에 포함될 수 있다. 특정 실시예에서, 출원인의 제1 정보 기억 및 검색 시스템은 가상 테이프 시스템을 포함한다. IBM의 미국 특허 제6,269,423호는 그런 가상 테이프 시스템을 설명하고 참조에 의하여 여기에 포함될 수 있다. 특정 실시예에서, 출원인의 제1 정보 기억 및 검색 시스템은 정보 기억 및 검색 시스템(100)을 포함한다. (도 1)
특정 실시예에서, 출원인의 제2 정보 기억 및 검색 시스템은 복수개의 테이프 카트리지, 하나 이상의 로봇 접근자, 및 하나 이상의 테이프 드라이버를 포함하는 자동화된 미디어 라이브러리를 포함한다. 특정 실시예에서, 출원인의 제1 정보 기억 및 검색 시스템은 가상 테이프 시스템을 포함한다. 특정 실시예에서, 출원인의 제2 정보 기억 및 검색 시스템은 정보 기억 및 검색 시스템(100)을 포함한다. (도 1)
도 1을 참조하면, 출원인의 정보 기억 및 검색 시스템(100)은 제1 클러스터(101A) 및 제2 클러스터(101B)를 포함한다. 각 클러스터는 프로세서 부분(130/140) 및 입력/출력 부분(160/170)을 포함한다. 각 클러스터의 내부 PCI 버스들은 프로세서 부분(130/140) 및 I/O 부분(160/170) 사이에서 원격 I/O 브릿지(155/165)를 통해 각각 연결된다.
정보 기억 및 검색 시스템(100)은 네 개의 호스트 베이(101, 106, 111, 및 116)에 배치된 복수개의 호스트 어댑터(102-105, 107-110, 112-115 및 117-120)를 더 포함한다. 각 호스트 어댑터는 하나의 광 채널 포트, 하나의 FICON 포트, 두 개의 ESCON 포트 또는 두 개의 SCSI 포트를 포함할 수 있다. 각 호스트 어댑터는 하나 이상의 공통 플랫폼 상호 접속 버스(121, 150)를 통해 양 클러스터에 연결되어 각 클러스터는 어떤 호스트 어댑터로부터도 I/O를 다룰 수 있다.
프로세서 부분(130)은 프로세서(132)와 캐쉬(134)를 포함한다. 프로세서 부분(140)은 프로세서(142)와 캐쉬(144)를 포함한다. I/O 부분(160)은 비휘발성 기억(NVS)(162)와 NVS 배터리(164)를 포함한다. I/O 부분(170)은 NVS(172) 및 NVS 배터리(174)를 포함한다.
I/O부분(160)은 장치 어댑터(165, 166, 167, 168)와 같은 복수개의 장치 어댑터와 배열 "A" 및 배열 "B"로 이름붙여진 두 개의 디스크 배열로 구성되는 16개의 디스크 드라이브를 포함한다. 특정 실시예에서, 하드 디스크 배열 "A" 및 배열 "B"는 RAID 프로토콜을 이용한다. 당업자가 인식하는 바와 같이, RAID(복수 배열 독립 디스크) 랭크는 단일의 커다란 드라이브를 초과하는 수행, 능력, 및 신뢰도를 획득하기 위하여 디스크 드라이브의 배열 속으로 비싸지 않은 다수의 디스크 드라이브를 결합한다.
특정 실시예에서, 배열 "A" 및 "B"는 상기 배열이 RAID에 따라 구성되는 것이 아닌 JBOD 배열, 즉 "그냥 한 뭉치의 디스크(Just a Bunch of Disks)"라고 불리기도 하는 것을 포함한다. 도 1의 도해된 실시예는 두 개의 하드 디스크 배열을 보여준다. 다른 실시예에서, 출원인의 정보 기억 및 검색 시스템은 두 개 이상의 하 드 디스크 배열을 포함한다.
하드 디스크 배열 "A"는 디스크 드라이브(181, 182, 183, 184, 191, 192, 및 193)을 포함한다. 하드 디스크 배열 "B"는 디스크 드라이브(185, 186, 187, 188, 195, 196, 197, 및 198)을 포함한다. 도 1의 도해된 실시예에서, 각 루프는 디스크(184, 195)로 이름붙여진 적어도 두 개의 여분의 디스크를 포함한다.
본 발명의 제1 양상은 제1 정보 기억 및 검색 시스템으로부터 제2 시스템(230)과 같은 제2 정보 기억 및 검색 시스템으로 정보를 제공하는 방법을 포함한다. 도 3은 출원인의 방법의 양호한 실시예에서 특정 초기 단계를 요약한다.
도 3을 참조하면, 단계(310)에서 양호한 실시예는 제1 시스템(220)과 같은 제1 정보 기억 및 검색 시스템을 제공한다(도 2). 단계(320)에서, 출원인의 방법은 확정된 경로 비트맵을 생성한다. 특정 실시예에서, 단계(320)는 운영자 입력 패널을 통해 시스템 사용자에 의해 수행된다. 특정 실시예에서, 단계(320)는 제1 정보 기억 및 검색 시스템과 통신하는 호스트 컴퓨터에 의해 수행된다.
단계(330)에서, 출원인의 방법은 제1 시스템(220)(도 2)과 같은 제1 정보 기억 및 검색 시스템 및 제2 시스템(230)(도 2)과 같은 제2 정보 기억 및 검색 시스템 사이에 어댑터(221)(도 2), 통신 링크(250)(도 2), 및 어댑터(231)를 포함하는 통신 경로와 같은 통신 경로를 설치한다. 특정 실시예에서, 단계(330)는 시스템 사용자에 의해 수행된다.
단계(340)에서, 출원인의 방법은 단계(320)에서 만들어진 확정된 경로 비트맵에 단계(330)에서 설치된 통신 경로를 추가한다. 특정 실시예에서, 단계(340)는 시스템 사용자에 의해 수행된다. 단계(350)에서, 출원인의 방법은 추가적인 PPRC 통신 경로가 제1 시스템과 제2 시스템 사이에 설치되었는 지 결정한다. 특정 실시예에서, 단계(350)는 시스템 사용자에 의해 수행된다.
만약 출원인의 방법이 단계(350)에서 추가적인 PPRC 경로가 설치되도록 결정하면, 출원인의 방법은 단계(350)로부터 단계(330)로 이행되고 계속 이어진다. 대체 실시예에서, 만약 출원인의 방법이 현재 추가적인 PPRC 경로가 설치되지 않도록 결정하면, 출원인의 방법은 단계(350)에서 단계(360)로 이행되고 상기 방법은 상기 확정된 경로 비트맵을 저장한다.
출원인의 방법의 특정 실시예에서, 하나 이상의 PPRC 어댑터는 제1 정보 기억 및 검색 시스템에 나중에 설치되거나 또는 그로부터 제거될 수 있다. 이러한 실시예에서, 각 새로이 부가되는 PPRC 어댑터는 확정된 경로 비트맵에 부가되고, 각 새로이 제거되는 PPRC 어댑터는 확정된 경로 비트맵으로부터 제거된다.
도 4는 출원인의 방법에서 추가적인 단계를 요약하고, 그 단계들은 단계(360)에서 저장된 확정된 경로 비트맵을 사용한다(도 3). 도 4를 참조하면, 단계(410)에서 출원인의 방법은 단계(360)에서 저장된 확정된 경로 비트맵을 검색하고, 그 확정된 경로 비트맵은 제1 시스템에 배치된 (N) PPRC 어댑터를 고려하는 정보를 포함한다. 특정 실시예에서, 단계(410)는 제1 시스템(220)(도 2)과 같은 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러(227)(도 2)와 같은 콘트롤러에 의해 수행된다.
단계(420)에서, 출원인의 방법은 사용가능한 경로 비트맵을 생성한다. 특정 실시예에서, 단계(420)는 시스템 사용자에 의해 수행된다. 특정 실시예에서, 단계(420)는 콘트롤러(227)(도 2)와 같은 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다.
단계(430)에서, 출원인의 방법은 확정된 비트맵으로부터 PPRC 어댑터, 즉 j는 초기 값이 1로 설정되어 있는 j번째 어댑터 중 하나를 선택한다. 특정 실시예에서, 단계(430)는 제1 시스템(220)과 같은 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러(227)와 같은 콘트롤러에 의해 수행된다.
출원인의 방법은 단계(430)에서 선택된 어댑터가 제2 정보 기억 및 검색 시스템과 통신할지를 결정하는 단계, 즉, 선택된 PPRC 통신 경로가 동작하는지 결정하는 단계(440)로 이행한다. 특정 실시예에서, 단계(440)는 제1 시스템(220)과 같은 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러(227)와 같은 콘트롤러에 의해 수행된다. 특정 실시예에서, 단계(440)는 어댑터(221)(도 2)와 같은 선택된 PPRC 어댑터에 의해 수행된다. 특정 실시예에서, 단계(440)는 선택된 어댑터에 배치된 마이크로코드(222)(도 2)와 같은 마이크로코드를 사용하여 수행된다.
출원인의 방법이 단계(430)에서 선택된 어댑터가 제2 정보 기억 및 검색 시스템과 통신하도록 단계(440)에서 결정하면, 방법은 단계(440)로부터 단계(420)에서 생성된 사용 가능한 경로 비트맵에 선택된 어댑터를 추가하는 단계(450)로 이행한다. 출원인의 방법은 단계(450)로부터 단계(460)로 이행한다.
만약 출원인의 방법이 단계(430)에서 선택된 어댑터가 제2 정보 기억 및 검색 시스템과 통신하는 것으로 단계(440)에서 결정하면, 상기 방법은 단계(440)에서 모든 (N) 어댑터가 테스트되는지, 즉 (j)가 (N)과 동일한지 결정하는 단계(46)로 이행한다. 특정 실시예에서, 단계(460)는 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다. 특정 실시예에서, 단계(460)는 호스트 컴퓨터에 의해서 수행된다.
만약 출원인의 방법이 확정된 경로 비트맵에서 인용된 모든 (N) 어댑터가 테스트되는 것으로 단계(460)에서 결정한다면, 출원인의 방법은 단계(460)에서 상기 방법이 사용 가능한 경로 비트맵을 저장하는 단계(470)로 이행한다. 특정 실시예에서, 단계(470)는 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다. 특정 실시예에서, 단계(470)는 호스트 컴퓨터에 의해 수행된다.
대체 실시예에서, 만약 출원인의 방법이 확정된 경로 비트맵에서 인용된 모든 (N) 어댑터가 테스트되지 않았다고 단계(460)에서 결정하면, 출원인의 방법은 단계(460)에서 상기 방법이 (j)를 증가시키는 단계(480)로 이행한다. 특정 실시예에서, 단계(480)는 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다. 특정 실시예에서, 단계(480)는 호스트 컴퓨터에 의해 수행된다. 출원인의 방법은 단계(480)에서 단계(440)로 이행되고 계속된다.
도 5는 제1 시스템(220)(도 2)과 같은 제1 정보 기억 및 검색 시스템으로부터 제2 시스템(230))(도 2)과 같은 제2 정보 기억 및 검색 시스템으로 단계(470)(도 4)에서 저장된 사용 가능한 경로 비트맵 및/또는 단계(360)(도 3)에서 저장된 확정된 경로 비트맵을 사용하여 정보를 제공하는 출원인의 방법에 추가적인 단계를 요약한다.
도 5를 참조하면, 단계(505)에서, 제1 시스템(220)(도 2)과 같은 제1 정보 기억 및 검색 시스템은 호스트 컴퓨터(210)(도 2)와 같은 하나 이상의 호스트 컴퓨터로부터 새로운 또는 업데이트된 파일을 수신한다. 특정 실시예에서, 단계(510)의 파일은 호스트 컴퓨터에서 실행되는 애플리케이션(216)과 같은 애플리케이션에 의해 제공된다. 출원인의 방법은 단계(505)에서 제1 시스템(220)과 같은 출원인의 제1 정보 기억 및 검색 시스템은 P2P 원격("PPRC") 복사 작업을 생성하고, 상기 PPRC 작업은 단계(505)의 파일을 제2 시스템(230)과 같은 제2 정보 기억 저장 및 검색 시스템에 제공하는 단계를 포함하는 단계(510)로 이행한다. 특정 실시예에서, 단계(510)는 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다.
출원인의 방법은 단계(510)에서 상기 방법이 (M) 테스트된 어댑터를 인용하는 작업 비트맵(Working Bitmap)으로서 단계(470)에 저장된 사용 가능한 경로 비트맵을 복사하는 단계(520)로 이행한다. 당업자라면 알 수 있듯이, 테스트된 어댑터의 숫자, 즉 (M)은 (N), 즉 제1 정보 기억 및 검색 시스템에 배치된 PPRC 어댑터의 총 수보다 작거나 또는 같다. 특정 실시예에서, 단계(520)는 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다. 특정 실시예에서, 단계(570)는 호스트 컴퓨터에 의해 수행된다.
만약 출원인의 방법이 단계(520)의 작업 비트맵에 인용된 모든 어댑터가 제1 시스템에서 제2 시스템으로 정보를 제공하기 위해 성공적이지 못하게 사용되지 않는 것으로 결정한다면, 출원인의 방법은 단계(570)에서 상기 방법이 (i)를 증가시키는 단계(580)로 이행한다. 특정 실시예에서, 단계(580)는 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다. 특정 실시예에서, 단계(580)는 호스트 컴퓨터에 의해 수행된다. 출원인의 방법은 단계(580)부터 단계(530)로 이행되고 계속된다.
만약 출원인의 방법이 단계(520)의 작업 비트맵에 인용된 모든 어댑터들이 제1 시스템에서 제2 시스템으로 정보를 제공하기 위해 성공적이지 못하게 사용되는 것으로 단계(570)에서 결정된다면, 출원인의 방법은 단계(570)에서 단계(610)로 이행한다(도 6).
도 6을 참조하면, 단계(610)에서 출원인의 방법은 작업 비트맵으로써 단계(360)(도 3)에서 저장된 확정된 경로 비트맵을 복사하고 상기 확정된 경로 비트맵은 (N) 어댑터를 인용한다. 특정 실시예에서, 단계(610)는 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다. 특정 실시예에서, 단계(610)는 호스트 컴퓨터에 의해 수행된다.
출원인의 방법은 단계(610)에서 상기 방법이 제1 정보 기억 및 검색 시스템에서 제2 정보 기억 및 검색 시스템으로 정보를 제공하기 위해 (N) 어댑터 중 첫 번째를 선택하는 단계(620)로 이행한다. 특정 실시예에서, 단계(620)는 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다. 특정 실시예에서, 단계(620)는 호스트 컴퓨터에 의해 수행된다.
출원인의 방법은 단계(620)에서 상기 방법이 정보가 제1 시스템에서 제2 시스템으로 단계(620)에서 선택된 어댑터를 사용하여 성공적으로 전달되었는 지 결정하는 단계(630)로 이행한다. 특정 실시예에서, 단계(630)는 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다. 특정 실시예에서, 단계(630)는 호스트 컴퓨터에 의해 수행된다. 특정 실시예에서, 단계(630)는 거기에 배치된 마이크로코드를 사용하여 선택된 어댑터에 의해 수행된다.
만약 출원인의 방법이 정보가 제1 시스템에서 제2 시스템으로 단계(620)에서 선택된 어댑터를 사용하여 성공적으로 전달되었다고 단계(630)에서 결정하면, 상기 방법은 단계(630)에서 단계(640)로 이행하고 끝난다. 대체 실시예에서, 만약 출원인의 방법이 정보가 제1 시스템에서 제2 시스템으로 단계(620)에서 선택된 어댑터를 사용하여 성공적으로 전달되지 않았다고 단계(630)에서 결정하면, 상기 방법은 단계(630)에서 상기 방법이 단계(620)에서 선택된 어댑터가 제2 정보 기억 및 검색 시스템과 통신하지 않는다는 것을 나타내기 위해 작업 비트맵을 업데이트하는 단계(650)로 이행한다. 특정 실시예에서, 단계(650)는 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다. 특정 실시예에서, 단계(670)는 호스트 컴퓨터에 의해 수행된다.
출원인의 방법은 단계(650)에서 상기 방법이 단계(610)의 작업 비트맵에 인용된 모든 어댑터가 제1 시스템에서 제2 시스템으로 정보를 제공하기 위해 성공적이지 못하게 사용되었는 지, 즉 (k)가 (N)과 동일한지 결정하는 단계(660)로 이행한다. 특정 실시예에서, 단계(660)는 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다. 특정 실시예에서, 단계(680)는 호스트 컴퓨터에 의해 수행된다.
만약 출원인의 방법이 단계(610)의 작업 비트맵에 인용된 모든 어댑터가 제1 시스템에서 제2 시스템으로 정보를 제공하도록 성공적이지 못하게 사용되지 않았다고 단계(660)에서 결정하면, 출원인의 방법은 단계(660)에서 상기 방법이 (k)를 증가시키는 단계(680)로 이행한다. 특정 실시예에서, 단계(680)는 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다. 특정 실시예에서, 단계(680)는 호스트 컴퓨터에 의해 수행된다. 출원인의 방법은 단계(680)에서 단계(620)로 이행하고 끝난다.
만약 출원인의 방법이 단계(610)의 작업 비트맵에 인용된 모든 어댑터가 제1 시스템에서 제2 시스템으로 정보를 제공하도록 성공적이지 못하게 사용되었다면, 출원인의 방법은 단계(660)에서 상기 방법이 에러 메시지를 제공하는 단계(670)으로 이행한다. 특정 실시예에서, 단계(670)는 제1 정보 기억 및 검색 시스템에 배치된 콘트롤러에 의해 수행된다.
도 3, 4, 5, 및/또는 6에 인용된 출원인의 방법의 실시예는 각각 구현될 수 있다. 또한, 특정 실시예에서, 도 3, 4, 5, 및/또는 6에 인용된 각 단계느 s조합되거나 제거되거나, 또는 순서가 재배치될 수 있다.
특정 실시예에서, 출원인의 발명은 비휘발성 메모리(228)(도 2)에 존재하는 명령을 포함하고 상기 명령들은 도 3에 인용된 단계(320, 360), 도 4에 인용된 단계(410 내지 480), 도 5에 인용된 단계(505 내지 580) 및 도 6에 인용된 단계(610 내지 680)을 수행하기 위해 콘트롤러(227)(도 2)에 의해 실행된다. 다른 실시예에서, 출원인의 발명은 다른 컴퓨터 프로그램 제품에 존재하는 명령어를 포함하고 그런 명령어들은 도 3에 인용된 단계(320, 360), 도 4에 인용된 단계(410 내지 480), 도 5에 인용된 단계(505 내지 580), 도 6에 인용된 단계(610 내지 680)를 수행하기 우해 시스템(200) 외부의 또는 내부의 컴퓨터에 의해 실행된다. 다른 경우에, 명령어들은 예를 들어 마그네틱 정보 기억 매체, 광학 정보 기억 매체, 전기적 정보 기억 매체 등등을 포함하는 정보 기억 매체에서 암호화될 수 있다. "전기적 기억 매체"에 의해, 출원인은 예를 들어 프로그램 가능 읽기용 기억(PROM), 소거 PROM(EPROM), 전기적 EPROM(EEPROM), 플래쉬 PROM, 콤팩트플래쉬, 스마트미디어 등등과 같은 장치를 의미한다.
본 발명의 양호한 실시예가 자세하게 도해한 반면, 그 실시예들의 변경과 적용이 당업자에게 이하 청구항에 나타나는 본 발명의 범위로부터 벗어남이 없이 일어날 수 있는 것이 명백하다.
본 개시의 범위는 여기에 개시된 어떤 새로운 특징 또는 특징들의 조합을 포함한다. 출원인은 새로운 청구항이 이 응용예 또는 그로부터 파생되는 어떤 더한 응용예를 실행하는 동안 이러한 특징들 또는 특징들의 조합으로 명확히 말하여 진다는 개시를 준다. 특히, 첨부된 청구항을 참조하면, 독립항의 특징은 각 독립항의 특징들과 결합할 수 있고 각 독립항의 특징들은 어떤 적절한 방법으로 결합할 수 있고 특정한 조합을 청구항에 일일이 열거할 수 없다.
의심을 피하기 위해, 명세서를 통해 사용된 "포함하다"라는 용어는 오직 "구성하다"라는 의미로 쓰인 것은 아니다.

Claims (30)

  1. 제1 정보 기억 및 검색 시스템에서 제2 정보 기억 및 검색 시스템으로 정보를 제공하는 방법으로서,
    (N) PPRC 어댑터와 정보를 포함하는 제1 정보 기억 및 검색 시스템을 제공하는 단계,
    하나 이상의 상기 (N) PPRC 어댑터를 통해 상기 제1 정보 기억 및 검색 시스템으로부터 상기 정보를 수신할 수 있는 제2 정보 기억 및 검색 시스템을 제공하는 단계,
    상기 (N) PPRC 어댑터를 인용하는 확정된 경로 비트맵을 생성하는 단계,
    사용 가능한 경로 비트맵을 생성하는 단계,
    (j)의 각 값에 대해, (j)번째 PPRC 어댑터가 상기 제2 정보 기억 및 검색 시스템과 통신하고 있고, (j)는 1보다 크거나 같고, (N)보다 작거나 같은지 확인하는 단계,
    만약 (j)번째 PPRC 어댑터가 상기 제2 정보 기억 및 검색 시스템과 통신하고 있다면, 상기 (j)번째 어댑터를 사용 가능한 경로 비트맵에 추가하는 단계,
    각각이 상기 제2 정보 기억 및 검색 시스템과 통신하고 있고 (M)이 (N)보다 작은 (M) PPRC 어댑터를 인용하는 사용 가능한 경로 비트맵을 저장하는 단계
    를 포함하는 정보 제공 방법.
  2. 제1항에 있어서,
    PPRC 태스크를 생성하는 단계,
    작업 비트맵(Working Bitmap)으로써 상기 사용 가능한 경로 비트맵을 복사하는 단계,
    상기 작업 비트맵으로부터 1로 초기 설정되어 있고 1보다는 크거나 같고 (M)보다는 작거나 같은 (i)번째 어댑터를 선택하는 단계,
    상기 제2 정보 기억 및 검색 시스템에 상기 (i)번째 어댑터를 사용하여 정보를 제공하기 위한 시도를 하는 단계
    를 더 포함하는 정보 제공 방법.
  3. 제2항에 있어서, 상기 제1 정보 기억 및 검색 시스템은 하나 이상의 호스트 컴퓨터와 통신가능하고,
    상기 하나 이상의 호스트 컴퓨터로부터 상기 제1 정보 기억 및 검색 시스템에 의해 상기 정보를 수신하는 단계,
    상기 정보를 상기 제2 정보 기억 및 검색 시스템에 제공하는 것을 포함하는 PPRC 요청을 생성하는 단계
    를 더 포함하는 정보 제공 방법
  4. 제2항 또는 제3항에 있어서,
    상기 정보가 상기 (i)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 의해 수신되었는 지 결정하는 단계,
    상기 정보가 상기 (i)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 의해 수신되지 않았다면, (i)가 (M)과 같은지 확인하는 단계,
    만약 (i)가 (M)과 같지 않다면, (i)를 증가시키는 단계,
    상기 선택 단계, 상기 시도 단계, 상기 결정 단계, 및 선택적인 증가 단계를 반복하는 단계
    를 더 포함하는 정보 제공 방법.
  5. 제4항에 있어서,
    상기 정보가 상기 (i)번째 어댑터를 사용하여 제2 정보 기억 및 검색 시스템에 의해 수신되지 않았다면, 상기 (i)번째 어댑터가 상기 제2 정보 기억 및 검색 시스템과 통신하지 않는다는 것을 표시하기 위해 상기 작업 비트맵을 업데이트 하는 단계를 더 포함하는 정보 제공 방법.
  6. 제4항 또는 제5항에 있어서, 상기 정보가 상기 (M) 어댑터 중 어느 것을 사용하여 상기 제2 정보 기억 및 검색 시스템에 제공되지 않았다면, 상기 작업 비트맵으로써 상기 확정된 경로 비트맵을 복사하는 단계를 더 포함하는 정보 제공 방법.
  7. 제6항에 있어서, 상기 작업 비트맵으로부터 (k)의 초기 설정은 1로 되어있 고, (k)는 1보다는 크거나 같고, (N)보다는 작거나 같은 (k)번째 어댑터를 선택하는 단계,
    상기 정보를 상기 (k)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 보내는 단계
    를 더 포함하는 정보 제공 방법.
  8. 제7항에 있어서, 상기 정보가 상기 (k)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 의해 수신되었는지 확인하는 단계,
    상기 정보가 상기 (k)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 의해 수신되지 않았다면, (k)와 (N)을 비교하는 단계,
    (k)가 (N)과 같지 않다면, (k)를 1씩 증가시키는 단계,
    상기 선택 단계, 상기 전송 단계, 상기 확인 단계 및 선택적인 상기 증가 단계를 반복하는 단계
    를 더 포함하는 정보 제공 방법.
  9. 제7항에 있어서, 상기 정보가 상기 (k)번째 어댑터를 사용하여 상기 정보를 보내는 단계에 의해 상기 제2 정보 기억 및 검색 시스템에 의해 수신되었다면, 상기 (k)번째 어댑터가 상기 제2 정보 기억 및 검색 시스템과 통신하지 않는다는 것을 나타내기 위해 상기 작업 비트맵을 업데이트하는 단계를 더 포함하는 정보 제공 방법.
  10. 제9항에 있어서, 상기 (k)번째 어댑터를 사용하여 상기 정보를 보냄으로써 상기 정보가 상기 제2 정보 기억 및 검색 시스템에 의해 수신되지 않고, (k)가 (N)과 같다면, 에러 메시지를 더 포함하는 단계를 더 포함하는 정보 제공 방법.
  11. 제1 정보 기억 및 검색 시스템에서 제2 정보 기억 및 검색 시스템으로 정보를 제공하도록 거기에 배치된 컴퓨터 판독 가능한 프로그램 코드를 가지는 컴퓨터 사용 가능한 매체를 포함하는 물품으로서,
    상기 제1 정보 기억 및 검색 시스템은 (N) PPRC 어댑터 및 정보를 포함하고, 상기 제2 정보 기억 및 검색 시스템은 하나 이상의 상기 (N) PPRC 어댑터를 통해 상기 제1 정보 기억 및 검색 시스템으로부터 상기 정보를 수신할 수 있고,
    상기 컴퓨터 판독 가능한 프로그램 코드는 상기 (N) PPRC 어댑터들을 인용하는 확정된 경로 비트맵들을 검색하는 단계, 사용 가능한 경로 비트맵을 생성하는 단계, (j)의 각 값에 대해 (j)는 1보다 크거나 같고, (N)보다 작거나 같은 값을 갖는 (j)번째 PPRC 어댑터가 상기 제2 정보 기억 및 검색 시스템과 통신하는지 확인하는 단계, 상기 (j)번째 PPRC 어댑터가 상기 제2 정보 기억 및 검색 시스템과 통신하고 있다면, 상기 사용 가능한 경로 비트맵에 상기 (j)번째 어댑터를 추가하는 단계, (N)보다 작거나 같은 (M) 값을 갖고 각각이 상기 제2 정보 기억 및 검색 시스템과 통신하는 (M) PPRC 어댑터를 인용하는 상기 사용 가능한 경로 비트맵을 저장하는 단계를 달성하기 위한 일련의 컴퓨터 판독 가능한 프로그램 단계들을 포함 하는 물품.
  12. 제11항에 있어서, 상기 컴퓨터 판독 가능한 프로그램 코드는 PPRC 태스크를 생성하는 단계, 작업 비트맵으로써 상기 사용 가능한 경로 비트맵을 복사하는 단계, 상기 작업 비트맵으로부터 (i) 값이 초기에 1로 설정되어 있고, 1보다 크거나 같고 (M)보다 작거나 같은 (i)번째 어댑터를 선택하는 단계, 상기 (i)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 상기 정보를 제공하도록 시도하는 단계를 달성하기 위한 일련의 컴퓨터 판독 가능한 프로그램 단계를 포함하는 물품.
  13. 제12항에 있어서, 상기 물품은 하나 이상의 호스트 컴퓨터와 통신가능하며, 상기 컴퓨터 판독 가능한 프로그램 코드는
    상기 하나 이상의 호스트 컴퓨터로부터 상기 물품에 의해 상기 정보를 수신하는 단계,
    상기 제2 정보 기억 및 검색 시스템에 상기 정보를 제공하는 단계를 포함하는 PPRC 요청을 생성하는 단계를 달성하기 위한 일련의 컴퓨터 프로그램 단계를 더 포함하는 물품.
  14. 제12항 또는 제13항에 있어서, 상기 컴퓨터 판독 가능한 프로그램 코드는 상기 정보가 상기 (i)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 의해 수신되었는지 결정하는 단계, 상기 정보가 상기 (i)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 수신되지 않았다면, (i)가 (M)과 같은지 확인하는 단계, (i)가 (M)과 같지 않다면, (i)를 증가시키는 단계, 상기 선택 단계, 상기 시도 단계, 상기 결정 단계, 및 선택적인 상기 증가 단계를 달성하기 위해 일련의 컴퓨터 판독 가능한 프로그램 단계들을 더 포함하는 물품.
  15. 제14항에 있어서, 상기 컴퓨터 판독 가능한 프로그램 코드는 상기 정보가 상기 (i)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 제공되지 않았다면, 상기 (i)번째 어댑터가 상기 제2 정보 기억 및 검색 시스템과 통신하고 있지 않다는 것을 표시하기 위해 상기 작업 비트맵을 업데이트하는 단계를 달성하기 위한 일련의 컴퓨터 판독 가능한 프로그램 단계를 더 포함하는 물품.
  16. 제14항 또는 제15항에 있어서, 상기 컴퓨터 판독 가능한 프로그램 코드는 상기 정보가 상기 (M) 어댑터 중 어느 것을 사용하여 상기 제2 정보 기억 및 검색 시스템에 의해 수신되지 않았다면, 상기 작업 비트맵으로써 상기 확정된 경로 비트맵을 복사하는 단계를 달성하기 위한 일련의 컴퓨터 판독 가능한 프로그램 단계를 더 포함하는 물품.
  17. 제16항에 있어서, 상기 컴퓨터 판독 가능한 프로그램 코드는 작업 비트맵으로부터 (k) 값이 초기에 1로 설정되고, 1보다 크거나 같고 (N)보다 작거나 같은 (k)번째 어댑터를 선택하는 단계, 상기 (K)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 상기 정보를 전송하는 단계를 달성하기 위한 일련의 컴퓨터 판독 가능한 프로그램 단계를 더 포함하는 물품.
  18. 제17항에 있어서, 상기 컴퓨터 판독 가능한 프로그램 코드는 상기 정보가 상기 (k)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 수신되는 것을 확인하는 단계, 상기 정보가 상기 (k)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 수신되지 않았다면, (k)를 (N)과 비교하는 단계, (k)가 (N)과 같지 않다면, (k)를 1씩 증가시키는 단계, 상기 선택 단계, 상기 전송 단계, 상기 확인 단계, 및 선택적인 상기 증가 단계를 달성하기 위한 일련의 컴퓨터 판독 가능한 프로그램 단계를 더 포함하는 물품.
  19. 제18항에 있어서, 상기 컴퓨터 판독 가능한 프로그램 코드는 상기 정보가 상기 (k)번째 어댑터를 사용하여 상기 정보를 전송함으로써 상기 제2 정보 기억 및 검색 시스템에 수신되지 않았다면, 상기 (k)번째 어댑터가 상기 제2 정보 기억 및 검색 시스템과 통신하지 않는다는 것을 나타내기 위해 상기 작업 비트맵을 업데이트하는 단계를 달성하기 위한 일련의 컴퓨터 판독 가능한 프로그램 단계를 더 포함하는 물품
  20. 제18항 또는 제19항에 있어서, 상기 컴퓨터 판독 가능한 프로그램 코드는 상 기 정보가 상기 (k)번째 어댑터를 사용하여 상기 정보를 전송함으로써 상기 제2 정보 기억 및 검색 시스템에 의해 수신되지 않았고, (k)가 (N)과 같다면, 에러 메시지를 제공하는 단계를 달성하기 위한 일련의 컴퓨터 판독 가능한 프로그램 단계를 더 포함하는 물품.
  21. 제1 정보 기억 및 검색 시스템에서 제2 정보 기억 및 검색 시스템으로 정보를 제공하기 위해 구체화된 컴퓨터 판독 가능한 프로그램 코드를 가지는 프로그램 가능한 컴퓨터 프로세서로 사용할 수 있는 컴퓨터 프로그램 제품으로서, 상기 제1 정보 기억 및 검색 시스템은 (N) PPRC 어댑터와 정보를 포함하고, 상기 제2 정보 기억 및 검색 시스템은 상기 정보를 하나 이상의 상기 (N) PPRC 어댑터를 통해 상기 제1 정보 기억 및 검색 시스템으로부터 상기 정보를 수신할 수 있고,
    상기 프로그램 가능한 컴퓨터 프로세서가 상기 (N) PPRC 어댑터를 인용하는 확정된 경로 비트맵을 검색하도록 하는 컴퓨터 판독 가능한 프로그램 코드, 상기 프로그램 가능한 컴퓨터 프로세서가 사용 가능한 경로 비트맵을 생성하도록 하는 컴퓨터 판독 가능한 프로그램 코드, 상기 프로그램 가능한 컴퓨터 프로세서가 각 (j)의 값에 대해 1보다 크거나 같고, (N)보다 작거나 같은 (j)값을 가지는 (j)번째 PPRC 어댑터가 상기 제2 정보 기억 및 검색 시스템과 통신하고 있는지 확인하도록 하는 컴퓨터 판독 가능한 프로그램 코드, 만약 (j)번째 PPRC 어댑터가 상기 제2 정보 기억 및 검색 시스템과 통신한다면, 상기 프로그램 가능한 컴퓨터 프로세서가 상기 사용 가능한 경로 비트맵에 상기 (j)번째 어댑터에 추가하도록 하는 컴퓨터 판독 가능한 프로그램 코드, 상기 프로그램 가능한 컴퓨터 프로세서가 (M)이 (N)보다 작거나 같은, 각각이 상기 제2 정보 기억 및 검색 시스템과 통신하는 (M) PPRC 어댑터를 인용하는 상기 사용 가능한 경로 비트맵을 저장하도록 하는 컴퓨터 판독 가능한 프로그램 코드를 포함하는 컴퓨터 프로그램 제품.
  22. 제21항에 있어서, 상기 프로그램 가능한 컴퓨터 프로세서가 PPRC 태스크를 생성하도록 하는 컴퓨터 판독 가능한 프로그램 코드, 상기 프로그램 가능한 컴퓨터 프로세서가 작업 비트맵으로써 상기 사용 가능한 경로 비트맵을 복사하도록 하는 컴퓨터 판독 가능한 프로그램 코드, 상기 프로그램 가능한 컴퓨터 프로세서가 상기 작업 비트맵으로부터 초기에 1로 설정되고, 1보다 크거나 같고 (M)보다 작거나 같은 (i)값을 가지는 (i)번째 어댑터를 선택하도록 하는 컴퓨터 판독 가능한 프로그램 코드, 상기 프로그램 가능한 컴퓨터 프로세서가 상기 (i)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 정보를 제공하기 위한 시도를 하도록 하는 컴퓨터 판독 가능한 프로그램 코드를 더 포함하는 컴퓨터 프로그램 제품.
  23. 제22항에 있어서, 상기 제1 정보 기억 및 검색 시스템은 호스트 컴퓨터와 통신할 수 있고,
    상기 프로그램 가능한 컴퓨터 프로세서가 상기 하나 이상의 호스트 컴퓨터로부터 상기 정보를 상기 제1 정보 기억 및 검색 시스템에 의해 수신하도록 하는 컴퓨터 판독 가능한 프로그램 코드, 상기 프로그램 가능한 컴퓨터 프로세서가 상기 정보를 상기 제2 정보 기억 및 검색 시스템에 제공하는 단계를 포함하는 PPRC 요청을 생성하도록 하는 컴퓨터 판독 가능한 프로그램 코드를 더 포함하는 컴퓨터 프로그램 제품.
  24. 제22항 또는 제23항에 있어서, 상기 프로그램 가능한 컴퓨터 프로세서는 상기 정보가 상기 (i)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 의해 수신되는지 결정하도록 하는 컴퓨터 판독 가능한 프로그램 코드, 만약 상기 정보가 상기 (i)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 의해 수신되지 않았다면, 상기 프로그램 가능한 컴퓨터 프로세서가 뒤이어 (i)를 증가시키고 상기 정보를 상기 제2 정보 기억 및 검색 시스템에 (i)의 증가하는 각 값에 대해 상기 정보가 상기 제2 정보 기억 및 검색 시스템에 의해 수신되거나 또는 (i)가 (M)과 같아질 때까지 제공하는 시도를 하도록 하는 컴퓨터 판독 가능한 프로그램 코드를 더 포함하는 컴퓨터 프로그램 제품.
  25. 제24항에 있어서, 만약 상기 정보가 상기 (i)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 제공되지 않았다면, 상기 프로그램 가능한 컴퓨터 프로세서가 시도된 (i)의 각 값에 대해 상기 작업 비트맵을 상기 (i)번째 어댑터가 상기 제2 정보 기억 및 검색 시스템과 통신하지 않는다는 것을 나타내기 위해 업데이트하도록 하는 컴퓨터 판독 가능한 프로그램 코드를 더 포함하는 컴퓨터 프로그램 제품.
  26. 제24항 또는 제25항에 있어서, 만약 상기 정보가 상기 (M)번째 어댑터 중 어느 것을 사용하여 상기 제2 정보 기억 및 검색 시스템에 제공되지 않았다면, 상기 프로그램 가능한 컴퓨터 프로세서가 상기 작업 비트맵으로써 상기 확정된 경로 비트맵을 복사하도록 하는 컴퓨터 판독 가능한 프로그램 코드를 더 포함하는 컴퓨터 프로그램 제품.
  27. 제25항 또는 제26항에 있어서, 상기 프로그램 가능한 컴퓨터 프로세서가 상기 작업 비트맵으로부터 (k)가 초기에 1로 설정되어 있고, 1보다 크거나 같고 (N)보다 작거나 같은 (k)번째 어댑터를 선택하도록 하는 컴퓨터 판독 가능한 프로그램 코드, 상기 프로그램 가능한 컴퓨터 프로세서가 상기 정보를 상기 (k)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 전송하도록 하는 컴퓨터 판독 가능한 프로그램 코드를 더 포함하는 컴퓨터 프로그램 제품.
  28. 제26항 또는 제27항에 있어서, 상기 프로그램 가능한 컴퓨터 프로세서가 상기 정보가 상기 (k)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 의해 수신되었다는 것을 확인하도록 하는 컴퓨터 판독 가능한 프로그램 코드, 만약 상기 정보가 상기 (k)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 의해 수신되지 않았다면, 상기 프로그램 가능한 컴퓨터 프로세서가 뒤이어 (k)를 증가시키고 상기 정보를 (k)의 각 증가하는 값에 대해, 상기 정보가 상기 제2 정보 기억 및 검색 시스템에 의해 수신될 때까지 또는 (k)가 (N)과 같아질 때까지 (k)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 전송하려는 시도를 하도록 하는 컴퓨터 판독 가능한 프로그램 코드를 더 포함하는 컴퓨터 프로그램 제품.
  29. 제28항에 있어서, 상기 정보가 (k)번째 어댑터를 사용하여 상기 제2 정보 기억 및 검색 시스템에 의해 수신되지 않았다면, 상기 프로그램 가능한 컴퓨터 프로세서가 상기 작업 비트맵을, 성공적으로 사용되지 않은 (k)의 각 값에 대해, 상기 (k)번째 어댑터가 상기 제2 정보 기억 및 검색 시스템과 통신하지 않는다는 것을 나타내기 위해 업데이트하도록 하는 컴퓨터 판독 가능한 프로그램 코드를 더 포함하는 컴퓨터 프로그램 제품.
  30. 제28항 또는 제29항에 있어서, 만약 상기 정보가 상기 (N) 어댑터의 각각을 사용하여 상기 정보를 전송한 후에 상기 제2 정보 기억 및 검색 시스템에 의해 수신되지 않았다면 상기 프로그램 가능한 컴퓨터 프로세서가 에러 메시지를 제공하도록 하는 컴퓨터 판독 가능한 프로그램 코드.
KR1020067009642A 2003-11-20 2004-11-08 제1 정보 기억 및 검색 시스템으로부터 제2 정보 기억 및검색 시스템으로 정보를 제공하기 위한 장치 및 방법 KR100856675B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/719,484 US7249205B2 (en) 2003-11-20 2003-11-20 Apparatus and method to provide information from a first information storage and retrieval system to a second information storage and retrieval system
US10/719,484 2003-11-20

Publications (2)

Publication Number Publication Date
KR20060111516A true KR20060111516A (ko) 2006-10-27
KR100856675B1 KR100856675B1 (ko) 2008-09-04

Family

ID=34591337

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020067009642A KR100856675B1 (ko) 2003-11-20 2004-11-08 제1 정보 기억 및 검색 시스템으로부터 제2 정보 기억 및검색 시스템으로 정보를 제공하기 위한 장치 및 방법

Country Status (9)

Country Link
US (1) US7249205B2 (ko)
EP (1) EP1706979B1 (ko)
JP (1) JP4392027B2 (ko)
KR (1) KR100856675B1 (ko)
CN (1) CN1751491B (ko)
AT (1) ATE358389T1 (ko)
DE (1) DE602004005619T2 (ko)
TW (1) TWI328160B (ko)
WO (1) WO2005055551A1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8301809B2 (en) * 2003-07-02 2012-10-30 Infortrend Technology, Inc. Storage virtualization computer system and external controller thereof
US9495263B2 (en) * 2004-12-21 2016-11-15 Infortrend Technology, Inc. Redundant SAS storage virtualization subsystem and system using the same, and method therefor
US7885034B2 (en) * 2006-09-13 2011-02-08 International Business Machines Corporation Contactless method for power and communications in a tape library
US10162562B2 (en) * 2016-11-28 2018-12-25 International Business Machines Corporation Enabling point-in-time-copy target volumes to be primary volumes in cascaded data replication systems
US10649857B2 (en) 2017-01-04 2020-05-12 International Business Machine Corporation Risk measurement driven data protection strategy

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5684959A (en) 1995-04-19 1997-11-04 Hewlett-Packard Company Method for determining topology of a network
US5970030A (en) 1997-12-02 1999-10-19 International Business Machines Corporation Automated data storage library component exchange using media accessor
US6269423B1 (en) 1998-05-13 2001-07-31 International Business Machines Corporation Method and apparatus for providing improved caching for a virtual tape server
JP2001237828A (ja) * 2000-02-18 2001-08-31 Sony Corp データ伝送管理装置及び方法、データ伝送システム及びデータ伝送方法
US6937611B1 (en) * 2000-04-21 2005-08-30 Sun Microsystems, Inc. Mechanism for efficient scheduling of communication flows
US7594030B2 (en) 2000-11-22 2009-09-22 Microsoft Corporation Locator and tracking service for peer to peer resources
US6996629B1 (en) * 2001-04-30 2006-02-07 Lsi Logic Corporation Embedded input/output interface failover
US7143176B2 (en) 2001-11-06 2006-11-28 International Business Machines Corporation Data communication with a protocol that supports a given logical address range
US6928513B2 (en) 2002-03-26 2005-08-09 Hewlett-Packard Development Company, L.P. System and method for managing data logging memory in a storage area network
JP2004173136A (ja) * 2002-11-22 2004-06-17 Fujitsu Ltd ネットワーク管理装置
US7260393B2 (en) * 2003-09-23 2007-08-21 Intel Corporation Systems and methods for reducing communication unit scan time in wireless networks
US7475134B2 (en) * 2003-10-14 2009-01-06 International Business Machines Corporation Remote activity monitoring

Also Published As

Publication number Publication date
JP2007514218A (ja) 2007-05-31
TW200528985A (en) 2005-09-01
ATE358389T1 (de) 2007-04-15
WO2005055551A1 (en) 2005-06-16
CN1751491A (zh) 2006-03-22
EP1706979B1 (en) 2007-03-28
DE602004005619D1 (de) 2007-05-10
JP4392027B2 (ja) 2009-12-24
EP1706979A1 (en) 2006-10-04
CN1751491B (zh) 2011-04-20
TWI328160B (en) 2010-08-01
DE602004005619T2 (de) 2007-12-13
KR100856675B1 (ko) 2008-09-04
US20050114573A1 (en) 2005-05-26
US7249205B2 (en) 2007-07-24

Similar Documents

Publication Publication Date Title
US7137033B2 (en) Method, system, and program for synchronizing subtasks using sequence numbers
US7673173B2 (en) System and program for transmitting input/output requests from a first controller to a second controller
US6237008B1 (en) System and method for enabling pair-pair remote copy storage volumes to mirror data in another storage volume
US6981008B2 (en) Method for duplicating data of storage subsystem and data duplicating system
EP2159680B1 (en) Secure virtual tape management system with balanced storage and multi-mirror options
US7526624B2 (en) Apparatus and method to adjust data transfer rate
KR100734817B1 (ko) 싸이트간 데이타 미러링을 위한 방법, 시스템, 및 기록 매체
EP1980939A1 (en) System and method for virtual tape management with creation and management options
US7047379B2 (en) Autonomic link optimization through elimination of unnecessary transfers
US7353354B2 (en) Application-based commit for local storage subsystems and remote storage subsystems
KR100856675B1 (ko) 제1 정보 기억 및 검색 시스템으로부터 제2 정보 기억 및검색 시스템으로 정보를 제공하기 위한 장치 및 방법
US20050114465A1 (en) Apparatus and method to control access to logical volumes using one or more copy services
US7640316B2 (en) Apparatus and method to write information to two virtual tape servers
CN100505751C (zh) 用于差错管理的方法以及数据存储系统的目标装置
US7401124B2 (en) Apparatus and method to write information to two geographically separated virtual tape servers
US7240132B2 (en) Apparatus and method to implement retry algorithms when providing information from a primary storage system to a remote storage system
US7210058B2 (en) Method for peer-to-peer system recovery
US7657714B2 (en) Apparatus and method to provide one or more commands to a data storage and retrieval system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee