KR20060077735A - 유기 반도체를 이용한 박막 트랜지스터 표시판 - Google Patents

유기 반도체를 이용한 박막 트랜지스터 표시판 Download PDF

Info

Publication number
KR20060077735A
KR20060077735A KR1020040117257A KR20040117257A KR20060077735A KR 20060077735 A KR20060077735 A KR 20060077735A KR 1020040117257 A KR1020040117257 A KR 1020040117257A KR 20040117257 A KR20040117257 A KR 20040117257A KR 20060077735 A KR20060077735 A KR 20060077735A
Authority
KR
South Korea
Prior art keywords
electrode
organic semiconductor
gate
line
thin film
Prior art date
Application number
KR1020040117257A
Other languages
English (en)
Inventor
강버들
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040117257A priority Critical patent/KR20060077735A/ko
Publication of KR20060077735A publication Critical patent/KR20060077735A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K10/00Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
    • H10K10/40Organic transistors
    • H10K10/46Field-effect transistors, e.g. organic thin-film transistors [OTFT]
    • H10K10/462Insulated gate field-effect transistors [IGFETs]
    • H10K10/484Insulated gate field-effect transistors [IGFETs] characterised by the channel regions
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/125Active-matrix OLED [AMOLED] displays including organic TFTs [OTFT]

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Thin Film Transistor (AREA)

Abstract

유기 반도체 박막 트랜지스터 표시판은 복수의 데이터선 및 유지 전극선 연결부, 이들 위에 형성되어 있으며, 유지 전극선 연결부를 드러내는 복수의 제1 접촉 구멍을 가지는 층간 절연막, 층간 절연막 위에 형성되어 있고 데이터선과 교차하는 복수의 게이트선 및 제1 접촉 구멍을 통하여 유지 전극선 연결부에 각각 연결되어 있는 복수의 유지 전극선, 이들 위에 형성되어 있으며, 층간 절연막과 함께 데이터선을 드러내는 제2 접촉 구멍을 가지는 게이트 절연층, 제2 접촉 구멍을 통하여 데이터선과 연결되어 있는 소스 전극, 게이트 전극을 중심으로 소스 전극과 마주하는 드레인 전극을 가지는 화소 전극, 소스 전극과 드레인 전극 위에 형성되어 있으며, 소스 전극과 드레인 전극과 접촉하는 유기 반도체, 그리고 유기 반도체를 덮는 보호막을 포함한다.
반도체, 유기, 박막 트랜지스터, 데이터선, 게이트선

Description

유기 반도체를 이용한 박막 트랜지스터 표시판{Thin film transistor array panel}
도 1은 본 발명의 한 실시예에 따른 유기 반도체 박막 트랜지스터 표시판의 구조를 도시한 배치도이고,
도 2 및 도 3은 도 1의 유기 반도체 박막 트랜지스터 표시판을 Ⅱ-Ⅱ' 선 및 III-III' 선을 따라 절단하여 도시한 단면도이다.
<도면의 주요부분에 대한 부호의 설명>
121 ; 게이트선 124 ; 게이트 전극
140 ; 게이트 절연층 154 ; 유기 반도체
164 ; 절연체 193 ; 소스 전극
195 ; 드레인 전극 171 ; 데이터선
160 ; 층간 절연막 180 ; 보호막
141, 142, 143 ; 접촉 구멍 162, 163, 168 ; 접촉 구멍
190 ; 화소 전극 81, 82 ; 접촉 보조 부재
본 발명은 유기 반도체 박막 트랜지스터 표시판에 관한 것으로, 더욱 상세하게는, 박막 트랜지스터의 채널이 형성되는 반도체가 유기 물질로 이루어진 유기 반도체 박막 트랜지스터 표시판에 관한 것이다.
차세대 표시 장치의 구동 소자로서 유기 반도체를 이용한 전계 효과 트랜지스터에 대한 연구가 활발히 이루어지고 있다. 일반적으로 유기 반도체는 크게 재료적 측면에서 oligothiophene, pentacene, phthalocyanine, C60 등의 저분자 재료와 polythiophene 계열, polythienylenevinylene 등의 고분자 재료로 나뉜다. 저분자 유기 반도체는 전하 이동도(Mobility)가 0.05 내지 1.5로서 우수하며, 점멸비 등의 특성도 우수하다. 그러나, 섀도우 마스크(Shadow mask)를 이용하여 진공 증착을 통해 유기 반도체를 적층하고 패터닝하여야 하므로 공정이 복잡하고, 생산성이 떨어져 양산 측면에서 문제가 많다. 반면, 고분자 유기 반도체는 전하 이동도가 0.001 내지 0.1로서 다소 낮지만 용매에 녹여 기판 상에 코팅 또는 프린팅이 가능하므로 대면적 표시판에 유리하고 양산성이 높다는 장점이 있다. 이러한 유기 반도체를 이용한 박막 트랜지스터는 가볍고 얇아서, 대면적과 대량으로 생산 가능한 차세대 표시 장치의 구동 소자로서 평가받고 있다.
이와 같이 유기 반도체를 이용한 박막 트랜지스터 표시판을 액정 표시 장치의 한 기판으로 사용할 때, 박막 트랜지스터 표시판은 액정 축전기의 전압 유지 능력을 강화하기 위하여 유지 축전기를 구비해야 한다. 이와 같은 유지 축전기를 화소 전극과 유지 전극을 중첩시킴으로써 이루어지는데, 유지 전극은 이웃하는 게이트선 또는 별도의 유지 전극선을 추가하여 사용한다.
이때, 별도의 유지 전극선을 추가할 때에는 각각의 화소 행에 배치되어 있는 유지 전극선을 공통으로 신호를 인가하기 위해 유지 전극선 연결부가 필수적이다.
본 발명은 유지 전극선 연결부를 구비한 유기 반도체 박막 트랜지스터 표시판을 제공하는 데 목적이 있다.
이와 같은 목적을 달성하기 위하여 본 발명에서는 게이트선과 동일한 층으로 유지 전극선의 끝 부분을 공통으로 연결하는 유지 전극선 연결부를 데이터선과 동일한 층으로 배치한다.
본 발명의 실시예에 따른 유기 반도체 박막 트랜지스터 표시판은 기판, 기판 위에 형성되어 있는 복수의 데이터선, 기판 위에 형성되어 있는 유지 전극선 연결부, 데이터선 및 유지 전극선 연결부 위에 형성되어 있으며, 유지 전극선 연결부를 드러내는 복수의 제1 접촉 구멍을 가지는 층간 절연막, 층간 절연막 위에 형성되어 있고 데이터선과 교차하며, 게이트 전극을 가지는 복수의 게이트선, 게이트선과 분리되어 있으며, 제1 접촉 구멍을 통하여 유지 전극선 연결부에 각각 연결되어 있는 복수의 유지 전극선, 게이트선 및 유지 전극선 위에 형성되어 있으며, 층간 절연막과 함께 데이터선을 드러내는 제2 접촉 구멍을 가지는 게이트 절연층, 게이트 절연층 위에 형성되어 있으며, 제2 접촉 구멍을 통하여 데이터선과 연결되어 있는 소스 전극, 게이트 전극을 중심으로 소스 전극과 마주하는 드레인 전극을 가지는 화소 전극, 소스 전극과 드레인 전극 위에 형성되어 있으며, 소스 전극과 드레인 전극과 접촉하는 유기 반도체, 그리고 유기 반도체 위에 형성되어 있는 보호막을 포함한다.
유기 반도체 상부에 형성되어 있는 절연체를 더 포함하며, 절연체는 플로린 함유 탄화수소계열 고분자(hydrocarbon based polymer comprising fluorine) 또는 파릴렌(parylene)을 포함하는 것이 바람직하다.
소스 전극 및 드레인 전극은 ITO로 이루어진 것이 바람직하고, 층간 절연막은 제2 접촉 구멍과 함께 드레인 전극을 드러내는 제3 접촉 구멍을 가지는 것이 바람직하다.
층간 절연막은 질화 규소(silicon nitride, Si3N4 또는 SiNx), 폴리아크릴(polyacryl), 폴리이미드(polyimide), 벤조사이클로부틴(benzocyclobutyne, C10H8)을 포함하는 것이 바람직하다.
게이트 절연층은 OTS 표면 처리된 산화 규소, 질화 규소, 말레이미드스티렌(maleimide-styrene), 폴리비닐페놀[Polyvinylphenol(PVP)] 및 모디파이드 시아노에틸풀루란[Modified Cyanoethylpullulan(m-CEP)] 중의 적어도 하나로 이루어진 것이 바람직하다.
유기 반도체는 테트라센 또는 펜타센의 치환기를 포함하는 유도체; 티오펜 링의 2, 5 위치를 통하여 4 내지 8개가 연결된 올리고티오펜; 페릴렌테트라 카보실릭 디안하이드라이드 또는 그의 이미드 유도체; 나프탈렌테트라 카보실릭 디안하이드라이드 또는 그의 이미드 유도체; 금속화 프타로시아닌 또는 그의 할로겐화 유도 체, 페릴렌 또는 코로엔과 그의 치환기를 포함하는 유도체; 티에닐렌 및 비닐렌의 코올리머 또는 코포리머; 티오펜; 페릴렌 또는 코로렌과 그 들의 치환기를 포함하는 유도체; 또는 상기 물질의 아로마틱 또는 헤테로아로마틱 링에 탄소수 1 내지 30개의 하이드로 카본 체인을 한 개 이상 포함하는 유도체 중에서 선택된 어느 하나를 포함하는 것이 바람지하다.
첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
이제 본 발명의 실시예에 따른 유기 반도체 박막 트랜지스터 표시판에 대하여 도 1 내지 도 3을 참고로 하여 상세하게 설명한다.
도 1은 본 발명의 한 실시예에 따른 유기 박막 트랜지스터 표시판의 구조를 도시한 배치도이고, 도 2 및 도 3은 도 1의 유기 박막 트랜지스터 표시판을 II-II' 선 및 III-III' 선을 따라 잘라 도시한 단면도이다.
본 발명의 실시예에 따른 유기 반도체 박막 트랜지스터 표시판은 복수의 화소가 배치되어 있으며 화상이 표시되는 표시 영역(D), 구동 집적 회로 등과 같이 외부 장치를 연결하기 위한 패드 등이 배치되어 있는 패드 영역(P) 및 유지 전극선 연결부 또는 정전기 방지 회로 등의 보조 신호선들이 배치되어 있는 보조 영역(E)을 포함한다.
본 발명의 실시예에 따른 유기 박막 트랜지스터 표시판은 투명한 절연 기판(110) 위에 복수의 데이터선(data line)(171) 및 유지 전극선 연결부(178)가 형성되어 있다.
데이터선(171)은 표시 영역(D)에서 주로 세로 방향으로 뻗어 데이터 전압(data voltage)을 전달하며, 돌출부를 가진다. 각 데이터선(171)은 패드 영역(P)에 배치되어 있으며, 외부 회로 또는 다른 층과의 접촉을 위하여 폭이 확장되어 있는 확장부(179)를 포함한다.
유지 전극선 연결부(178)는 보조 영역(E)에 배치되어 있으며, 세로 방향으로 뻗어 공통 전압(common voltage) 등의 신호를 전달한다.
데이터선(171) 및 유지 전극선 연결부(178)는 신호의 지연이나 전압 강하를 줄일 수 있도록 낮은 비저항(resistivity)의 금속, 예를 들면 금, 은, 구리, 알루미늄(Al)이나 이들의 합금의 금속으로 이루어진 도전막을 포함하는 것이 바람직하다. 또한, 물리적 성질이 다른 둘 이상의 도전막을 포함할 수 있는데, 즉 하나의 도전막은 저저항의 도전 물질로 이루어지며, 다른 도전막은 다른 물질, 특히 IZO(indium zinc oxide) 또는 ITO(indium tin oxide)와의 물리적, 화학적, 전기적 접촉 특성이 우수한 물질, 이를테면 몰리브덴(Mo), 몰리브덴 합금[보기: 몰리브덴-텅스텐(MoW) 합금], 크롬(Cr) 등의 도전 물질로 이루어진 것이 바람직하다.
데이터선(171) 및 유지 전극선 연결부(178)의 측면은 각각 경사져 있으며 그 경사각은 기판(110)의 표면에 대하여 약 30-80°이다.
데이터선(171) 및 유지 전극선 연결부(178) 위에는 질화 규소(silicon nitride, Si3N4 또는 SiNx) 또는 산화 규소(SiOx) 따위의 무기 절연 물질이나 내구성이 우수한 폴리아크릴(polyacryl), 폴리이미드(polyimide), 벤조사이클로부틴(benzocyclobutyne, C10H8) 등을 포함하는 유기 절연 물질로 이루어진 층간 절연막(160)이 형성되어 있다.
층간 절연막(160)에는 데이터선(171)의 돌출부 및 데이터선(171)의 끝 부분(179)을 각각 드러내는 복수의 접촉 구멍(163, 162)을 가지며, 유지 전극선 연결부(178)를 드러내는 복수의 접촉 구멍(168)을 가진다.
층간 절연막(160) 위에는 게이트 신호를 전달하는 복수의 게이트선(gate line)(121) 및 복수의 유지 전극선(131)이 형성되어 있다.
게이트선(121)은 표시 영역(D)에 배치되어 주로 세로 방향으로 뻗은 데이터선(171)과 교차하고 있으며, 각 게이트선(121)의 일부는 위 또는 아래로 돌출되어 복수의 게이트 전극(gate electrode)(124)을 이룬다. 이때, 게이트선(121)의 한쪽 끝 부분(129)은 패드 영역(P)에 배치되어 있으며 외부 회로 또는 다른 층과의 연결을 위하여 폭이 확장되어 있다.
유지 전극선(131) 각각은 표시 영역(D)에 배치되어 주로 가로 방향으로 있으며, 게이트선(121)과 데이터선(171)으로 둘러싸인 영역의 가장자리에 배치되어 있는 유지 전극(133)을 포함한다. 또한, 각각의 유지 전극선(131)은 보조 영역(P)에 배치되어 있으며 외부 회로 또는 다른 층과의 연결을 위하여 폭이 확장되어 있는 끝 부분(138)을 가진다. 유지 전극선(131)의 끝 부분(138) 각각은 층간 절연막(160)의 접촉 구멍(168)을 통하여 하나의 유지 전극선 연결부(178)에 공통으로 연결되어 있다.
게이트선(121) 및 유지 전극선(131)은 신호의 지연이나 전압 강하를 줄일 수 있도록 낮은 비저항(resistivity)의 금속, 예를 들면 금, 은, 알루미늄(Al)이나 이들의 합금 등의 금속으로 이루어진 도전막을 포함하는 것이 바람직하다. 또한, 물리적 성질이 다른 둘 이상의 도전막을 포함할 수 있는데, 즉 하나의 도전막은 저저항의 도전 물질로 이루어지며, 다른 도전막은 다른 물질, 특히 IZO(indium zinc oxide) 또는 ITO(indium tin oxide)와의 물리적, 화학적, 전기적 접촉 특성이 우수한 물질, 이를테면 몰리브덴(Mo), 몰리브덴 합금[보기: 몰리브덴-텅스텐(MoW) 합금], 크롬(Cr) 등의 도전 물질로 이루어진 것이 바람직하다.
게이트선(121) 및 유지 전극선(131)의 측면은 각각 경사져 있으며 그 경사각은 기판(110)의 표면에 대하여 약 30-80°이다.
게이트선(121) 및 유지 전극선(131) 위에는 질화 규소(SiNx) 따위의 무기 절연 물질 또는 유전 물질로 이루어진 게이트 절연막(gate insulating layer)(140)이 형성되어 있다. 여기서, 게이트 절연층(140)은 OTS(octadecyl-trichloro-silane: 옥타데실 트리클로로 실란)로 표면 처리된 SiO2막으로 이루어질 수 있으며, 진공 중에서 화학 기상 증착(CVD) 공정에 의해 형성되는 고분자 물질이며 "poly(para-xylylene)"의 약어로 표현되는 파릴렌(Parylene) 또는 플로린 함유 탄화수소계열 고분자(hydrocarbon based polymer comprising fluorine)로 이루어질 수 있다.
파릴렌은 코팅 균일도(Coating Uniformity)가 매우 우수하고, 1000Å 내지 수 um 까지 코팅 두께(Coating Thickness)를 조절하는 것이 용이하고, 유전율이 매우 낮아 절연막으로서의 특성이 우수하다. 파릴렌은 고분자화되면 현존하는 모든 유기 용매에 거의 용해되지 않으며, 내화학성이 우수하다. 파릴렌은 상온에서 증착가능하므로 열 스트레스가 없고, 드라이 코팅 공정으로 진행되므로 솔벤트(Solvent)가 필요없기 때문에 환경친화적이라는 장점이 있다. 또한, 첨가제가 없으므로 가스가 발생하지 않아서 특히 실리콘 반도체를 이용한 박막 트랜지스터 표시판의 제조에 적합하다. 그리고, 공정이 단순하므로 저가의 제조 단가를 실현할 수 있다는 장점도 있다.
게이트 절연막(140)에는 층간 절연막(160)의 접촉 구멍(163, 162)과 함께 게이트 전극(124)에 인접한 데이터선(171)의 돌출부 및 데이터선(171)의 끝 부분(179)을 각각 드러내는 복수의 접촉 구멍(contact hole)(143, 142)과 게이트선(121)의 끝 부분(129)을 드러내는 접촉 구멍(141)이 형성되어 있다. 이와 같이, 게이트 절연막(140)이 게이트선(121) 및 데이터선(171)의 끝 부분(129, 179)을 드러내는 접촉 구멍(141, 142)을 가지는 실시예는 외부의 구동 회로를 이방성 도전막 을 이용하여 게이트선(121) 및 데이터선(171)에 연결하기 위해 게이트선(121) 및 데이터선(171)이 접촉부를 가지는 구조이다. 또한, 기판(110)의 상부에 직접 게이트 구동 회로가 유기 반도체 박막 트랜지스터와 동일한 층으로 형성될 수 있으며, 게이트선(121) 및 데이터선(171)의 끝 부분은 구동 회로의 출력단에 전기적으로 연결된다.
접촉 구멍(143, 141, 142)은 데이터선(171) 일부, 게이트선의 끝 부분(129) 및 데이터선의 끝 부분(179)을 드러내는데, 접촉 구멍(143, 141, 142)에서는 이후에 형성되는 ITO 또는 IZO의 도전막과 접촉 특성을 확보하기 위해 알루미늄 계열 등과 같이 취약한 접촉 특성을 가지는 도전 물질은 드러나지 않는 것이 바람직하며, 접촉 구멍(143, 141, 142)에서는 데이터선(171) 일부, 게이트선(121) 및 데이터선(171)의 끝 부분(129, 179)의 경계선이 드러날 수 있다.
게이트 절연막(140) 위에는 표시 영역(D)에 배치되어 있으며 IZO 또는 ITO 등과 같은 투명한 도전 물질 또는 반사도를 가지는 도전 물질로 이루어진 복수의 소스 전극(source electrode)(83), 복수의 화소 전극(pixel electrode)(190) 및 패드 영역(P)에 배치되어 있는 복수의 접촉 보조 부재(contact assistant)(81, 82)가 형성되어 있다.
화소 전극(190) 중 게이트 절연막(140)을 사이에 두고 게이트 전극(124) 상부에 위치하는 일부는 드레인 전극(195)을 이루며, 데이터 신호를 인가 받는다.
소스 전극(193)은 게이트 전극(124)을 중심으로 화소 전극(190)의 드레인 전극(195)과 마주하며, 접촉 구멍(143, 163)을 통하여 데이터선(171)과 연결되어 있 다.
소스 전극(193)과 드레인 전극(195)은 서로 평행하게 마주하는 경계선을 가지는데, 단위 면적에서 길이를 극대화하기 위해 굴곡되어 있다.
화소 전극(190)은 또한 이웃하는 게이트선(121) 및 데이터선(171)과 중첩되어 개구율(aperture ratio)을 높이고 있으나, 중첩되지 않을 수도 있다.
접촉 보조 부재(81, 82)는 접촉 구멍(141, 142, 162)을 통하여 게이트선 및 데이터선의 끝 부분(129, 179)과 각각 연결된다. 접촉 보조 부재(81, 82)는 게이트선(121) 및 데이터선(171)의 각 끝 부분(129, 179)과 구동 집적 회로와 같은 외부 장치와의 접착성을 보완하고 이들을 보호하는 역할을 하는 것으로 필수적인 것은 아니며, 이들의 적용 여부는 선택적이다.
다음, 소스 전극(193) 및 화소 전극(190)이 형성되어 있는 게이트 절연층(140) 상부에는 유기 반도체(154)가 형성되어 있다. 이때, 유기 반도체(154)는 섬 모양으로 이루어져 있으며, 소스 전극(83)과 화소 전극(190)의 드레인 전극(195) 사이에 위치하여 게이트 전극(124) 상부의 게이트 절연막(140)을 완전히 덮고 있다.
유기 반도체(154)는 수용액이나 유기 용매에 용해되는 고분자 물질이나 저분자 물질이 이용된다. 고분자 유기 반도체는 일반적으로 용매에 잘 용해되므로 프린팅 공정에 적합하다. 그리고, 저분자 유기 반도체중에서도 유기 용매에 잘 용해되는 물질이 있으므로 이를 이용한다.
유기 반도체(154)는 테트라센(tetracene) 또는 펜타센(pentacene)의 치환기 를 포함하는 유도체이거나, 티오펜 링(thiophene ring)의 2, 5 위치를 통하여 4 내지 8개가 연결된 올리고티오펜(oligothiophene) 일 수 있다.
또한, 유기 반도체(154)는 페릴렌테트라 카보실릭 디안하이드라이드(perylenetetracarboxylic dianhydride, PTCDA) 또는 그의 이미드(imide) 유도체이거나 나프탈렌테트라 카보실릭 디안하이드라이드(napthalenetetracarboxylic dianhydride, NTCDA) 또는 그의 이미드(imide) 유도체일 수 있다.
또한, 유기 반도체(154)는 금속화 프타로시아닌(metallized pthalocyanine) 또는 그의 할로겐화 유도체이거나 페릴렌 또는 코로엔과 그의 치환기를 포함하는 유도체일 수 있다. 여기서 프타로시아닌(metallized pthalocyanine)에 첨가되는 금속으로는 구리, 코발트, 아연 등이 바람직하다.
또한, 유기 반도체(154)는 티에닐렌(thienylene) 및 비닐렌(vinylene)의 코올리머(co-oligomer) 또는 코포리머(co-polymer)일 수 있다. 또한, 유기 반도체 층(150)은 티오펜(thiophene)일 수 있다.
또한, 유기 반도체(154)는 페릴렌(perylene) 또는 코로렌(coroene)과 그 들의 치환기를 포함하는 유도체일 수 있다.
또한, 유기 반도체(154)는 이러한 유도체들의 아로마틱(aromatic) 또는 헤테로아로마틱 링(heteroaromatic ring)에 탄소수 1 내지 30개의 하이드로 카본 체인(hydrocarbon chain)을 한 개 이상 포함하는 유도체일 수 있다.
게이트 전극(124), 소스 전극(83) 및 드레인 전극(195)은 유기 반도체(154)와 함께 박막 트랜지스터(thin film transistor, TFT)를 이루며, 박막 트랜지스터 의 채널(channel)은 소스 전극(193)과 드레인 전극(195) 사이의 유기 반도체(154)에 형성된다.
유기 반도체(154) 상부에는 건식 저온 성막 공정이 가능한 절연 물질로 이루어진 절연체(164)가 형성되어 있으며, 이러한 절연체(164)는 유기 반도체(154)를 완전히 덮고 있다. 이러한 절연체(164)는 건식 공정(dry process)으로 상온 또는 저온에서 형성이 가능한 파릴렌(parylene) 또는 플로린 함유 탄화수소계열 고분자(hydrocarbon based polymer comprising fluorine) 등과 같은 절연 물질로 이루어지며, 이를 통하여 이후의 성막 공정, 즉 절연체(164) 또는 이후의 보호막(180)을 형성하는 공정에서 유기 반도체(154)가 손상되는 것을 방지한다. 따라서, 유기 반도체 박막 트랜지스터의 특성을 안정적으로 확보할 수 있다.
화소 전극(190)이 형성되어 있는 게이트 절연막(140)과 유기 반도체(154) 및 절연체(164) 위에는 평탄화 특성이 우수하며 감광성(photosensitivity)을 가지는 유기 물질 또는 플라스마 화학 기상 증착(plasma enhanced chemical vapor deposition, PECVD)으로 형성되는 a-Si:C:O, a-Si:O:F 등의 저유전율 절연 물질, 또는 질화 규소 또는 산화 규소 등으로 이루어진 보호막(passivation layer)(180)이 형성되어 있다. 보호막(180)은 섬 모양으로 이루어져 소스 전극(193), 드레인 전극(195), 게이트 전극(124) 및 유기 반도체(154)가 위치하는 부분을 덮는다.
상술한 바와 같이 구성된 본 발명에 따른 유기 반도체 박막 트랜지스터 표시판의의 동작 작용을 설명하면 다음과 같다.
예컨대, P형 반도체의 경우에는, 게이트 전극(124), 소스 전극(193) 및 드레 인 전극(195)에 전압이 인가되지 않으면 유기 반도체 층(154) 내의 전하들은 모두 유기 반도체층(154) 내에 고루 퍼져 있게 된다. 소스 전극(193)과 드레인 전극(195)사이에 전압이 인가되면 낮은 전압 하에서는 전압에 비례하여 전류가 흐른다. 이 때, 게이트 전극(124)에 양의 전압을 인가하면 이 인가된 전압에 의한 전계에 의해 정공들은 모두 위로 밀려 올라가게 된다. 따라서, 게이트 절연층(140)에 가까운 부분에는 전도 전하가 없는 층이 생기게 되고, 이 층을 공핍층(depletion layer)이라 한다. 이 경우에 소스 전극(193)과 드레인 전극(195)에 전압을 인가하면 전도 가능한 전하 운반자가 줄어들어 있기 때문에 게이트 전극(124)에 전압을 인가하지 않았을 때 보다 더 적은 전류가 흐르게 된다. 반대로 게이트 전극(124) 음의 전극을 인가하면 이 인가된 전압에 의한 전계에 의해 유기 반도체(154)와 게이트 절연층(140) 사이에 음 양의 전하가 유도되고, 따라서, 게이트 절연층(140)과 가까운 부분에 전하의 양이 많은 층이 생기게 된다. 이 층을 축적층(accumulation layer)이라 부른다. 이 경우에 소스 전극(193)과 드레인 전극(195)에 전압을 인가하면 더 많은 전류가 흐르게 된다. 따라서, 소스 전극(193)과 드레인 전극(195)사이에 전압을 인가한 상태에서 게이트 전극(124)에 양의 전압과 음의 전압을 교대로 인가하여 줌으로써 소스 전극(193)과 드레인 전극(195) 사이에 흐르는 전류의 양을 제어할 수 있다. 이러한 전류량의 비를 점멸비(on/off ratio)라 한다. 점멸비가 클수록 우수한 트랜지스터이다.
본 발명의 실시예에서는 데이터선과 동일한 층으로 이루어진 유지 전극선 연 결부를 통하여 복수의 유지 전극선을 공통으로 연결한다.
또한, 유기 반도체의 하부에 소스 전극 및 드레인 전극을 배치하고 ITO로 형성함으로써 게이트 절연막과 소스 전극 및 드레인 전극 사이의 접촉 특성을 안정적으로 확보할 수 있다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (8)

  1. 기판,
    상기 기판 위에 형성되어 있는 복수의 데이터선,
    상기 기판 위에 형성되어 있는 유지 전극선 연결부,
    상기 데이터선 및 유지 전극선 연결부 위에 형성되어 있으며, 상기 유지 전극선 연결부를 드러내는 복수의 제1 접촉 구멍을 가지는 층간 절연막,
    상기 층간 절연막 위에 형성되어 있고 상기 데이터선과 교차하며, 게이트 전극을 가지는 복수의 게이트선,
    상기 게이트선과 분리되어 있으며, 상기 제1 접촉 구멍을 통하여 상기 유지 전극선 연결부에 각각 연결되어 있는 복수의 유지 전극선,
    상기 게이트선 및 상기 유지 전극선 위에 형성되어 있으며, 상기 층간 절연막과 함께 상기 데이터선을 드러내는 제2 접촉 구멍을 가지는 게이트 절연층,
    상기 게이트 절연층 위에 형성되어 있으며, 상기 제2 접촉 구멍을 통하여 상기 데이터선과 연결되어 있는 소스 전극,
    상기 게이트 전극을 중심으로 상기 소스 전극과 마주하는 드레인 전극을 가지는 화소 전극,
    상기 소스 전극과 상기 드레인 전극 위에 형성되어 있으며, 상기 소스 전극과 상기 드레인 전극과 접촉하는 유기 반도체, 그리고
    상기 유기 반도체 위에 형성되어 있는 보호막
    을 포함하는 유기 반도체 박막 트랜지스터 표시판.
  2. 제1항에서,
    상기 유기 반도체 상부에 형성되어 있는 절연체를 더 포함하는 유기 반도체 박막 트랜지스터 표시판.
  3. 제2항에서,
    상기 절연체는 플로린 함유 탄화수소계열 고분자(hydrocarbon based polymer comprising fluorine) 또는 파릴렌(parylene)을 포함하는 유기 반도체 박막 트랜지스터 표시판.
  4. 제1항에서,
    상기 소스 전극 및 드레인 전극은 ITO로 이루어진 유기 반도체 박막 트랜지스터 표시판.
  5. 제1항에서,
    상기 층간 절연막은 상기 제2 접촉 구멍과 함께 상기 드레인 전극을 드러내는 제3 접촉 구멍을 가지는 유기 반도체 박막 트랜지스터 표시판.
  6. 제1항에서,
    상기 층간 절연막은 질화 규소(silicon nitride, Si3N4 또는 SiNx), 폴리아크릴(polyacryl), 폴리이미드(polyimide), 벤조사이클로부틴(benzocyclobutyne, C10H8)을 포함하는 유기 반도체 박막 트랜지스터 표시판.
  7. 제1항에서,
    상기 게이트 절연층은 OTS 표면 처리된 산화 규소, 질화 규소, 말레이미드스티렌(maleimide-styrene), 폴리비닐페놀[Polyvinylphenol(PVP)] 및 모디파이드 시아노에틸풀루란[Modified Cyanoethylpullulan(m-CEP)] 중의 적어도 하나로 이루어진 유기 반도체 박막 트랜지스터 표시판.
  8. 제1항에서,
    상기 유기 반도체는 테트라센 또는 펜타센의 치환기를 포함하는 유도체; 티오펜 링의 2, 5 위치를 통하여 4 내지 8개가 연결된 올리고티오펜; 페릴렌테트라 카보실릭 디안하이드라이드 또는 그의 이미드 유도체; 나프탈렌테트라 카보실릭 디안하이드라이드 또는 그의 이미드 유도체; 금속화 프타로시아닌 또는 그의 할로겐화 유도체, 페릴렌 또는 코로엔과 그의 치환기를 포함하는 유도체; 티에닐렌 및 비닐렌의 코올리머 또는 코포리머; 티오펜; 페릴렌 또는 코로렌과 그 들의 치환기를 포함하는 유도체; 또는 상기 물질의 아로마틱 또는 헤테로아로마틱 링에 탄소수 1 내지 30개의 하이드로 카본 체인을 한 개 이상 포함하는 유도체; 중에서 선택된 어 느 하나인 유기 반도체 박막 트랜지스터 표시판.
KR1020040117257A 2004-12-30 2004-12-30 유기 반도체를 이용한 박막 트랜지스터 표시판 KR20060077735A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040117257A KR20060077735A (ko) 2004-12-30 2004-12-30 유기 반도체를 이용한 박막 트랜지스터 표시판

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040117257A KR20060077735A (ko) 2004-12-30 2004-12-30 유기 반도체를 이용한 박막 트랜지스터 표시판

Publications (1)

Publication Number Publication Date
KR20060077735A true KR20060077735A (ko) 2006-07-05

Family

ID=37169748

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040117257A KR20060077735A (ko) 2004-12-30 2004-12-30 유기 반도체를 이용한 박막 트랜지스터 표시판

Country Status (1)

Country Link
KR (1) KR20060077735A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100933350B1 (ko) * 2008-01-10 2009-12-22 경희대학교 산학협력단 게이트 절연막용 고분자 수지 및 이를 포함한 유기 박막트랜지스터 표시판

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100933350B1 (ko) * 2008-01-10 2009-12-22 경희대학교 산학협력단 게이트 절연막용 고분자 수지 및 이를 포함한 유기 박막트랜지스터 표시판

Similar Documents

Publication Publication Date Title
US7342247B2 (en) Organic semiconductor transistor with banks confining the semiconductor
US7993958B2 (en) Organic thin film transistor array panel and manufacturing method thereof
US20070024766A1 (en) Organic thin film transistor display panel
JP5132880B2 (ja) 有機薄膜トランジスタ表示板及びその製造方法
US20050287719A1 (en) Organic thin film transistor array panel and manufacturing method thereof
KR20060104092A (ko) 유기 박막 트랜지스터 표시판 및 그 제조 방법
US20070152558A1 (en) Organic thin film transistor array panel
KR100925460B1 (ko) 유기 박막 트랜지스터 기판 및 그 제조 방법
KR101142998B1 (ko) 유기 절연막 및 유기 절연막을 포함하는 박막 트랜지스터표시판 및 그 제조 방법
KR101251997B1 (ko) 박막 트랜지스터 표시판 및 그 제조 방법
JP2006148114A (ja) 半導体を利用した薄膜トランジスタ表示板及びその製造方法
KR20060077735A (ko) 유기 반도체를 이용한 박막 트랜지스터 표시판
KR20040053848A (ko) 유기 반도체 표시 장치
KR101189274B1 (ko) 유기 박막 트랜지스터 표시판 및 그 제조 방법
KR101510898B1 (ko) 유기박막 트랜지스터
KR20060042334A (ko) 유기 반도체를 이용한 박막 트랜지스터 표시판 및 그 제조방법
KR20080045845A (ko) 박막 트랜지스터 표시판 및 그 제조 방법
KR20070096609A (ko) 박막 트랜지스터 표시판 및 그 제조 방법
KR20070062743A (ko) 박막 트랜지스터 표시판 및 그 제조 방법
KR20070063170A (ko) 표시판 및 그 제조 방법
KR20070101030A (ko) 박막 트랜지스터 표시판 및 그 제조 방법
KR20080026236A (ko) 박막 트랜지스터 표시판 및 그 제조 방법
KR20080045846A (ko) 박막 트랜지스터 표시판의 제조 방법

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid