KR20060046874A - Probe device of semiconductor wafer inspector - Google Patents
Probe device of semiconductor wafer inspector Download PDFInfo
- Publication number
- KR20060046874A KR20060046874A KR1020040092374A KR20040092374A KR20060046874A KR 20060046874 A KR20060046874 A KR 20060046874A KR 1020040092374 A KR1020040092374 A KR 1020040092374A KR 20040092374 A KR20040092374 A KR 20040092374A KR 20060046874 A KR20060046874 A KR 20060046874A
- Authority
- KR
- South Korea
- Prior art keywords
- wafer
- rigid substrate
- inspector
- probe device
- signal transmission
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/06—Measuring leads; Measuring probes
- G01R1/067—Measuring probes
- G01R1/073—Multiple probes
- G01R1/07307—Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
- G01R1/07314—Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card the body of the probe being perpendicular to test object, e.g. bed of nails or probe with bump contacts on a rigid support
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/26—Testing of individual semiconductor devices
- G01R31/2601—Apparatus or methods therefor
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Measuring Leads Or Probes (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
본 발명은 반도체 웨이퍼 검사기의 프로브장치에 관한 것으로, 접촉하고자 하는 웨이퍼 칩의 패드와 근접위치에 상기 웨이퍼와 수직상태로 신호전달을 위한 기판을 배열하므로써 많은 수의 접촉핀이 좁은 간격 범위내에서 정확하게 위치되도록 하며, 접촉핀의 접촉에 의한 웨이퍼 칩의 전기적 신호전달이 짧은 경로로 이루어지면서도 임피던스(impedance)를 맞춘상태에서 신호전달을 하므로써 고속, 고품질의 검사가 가능하도록 한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a probe device for a semiconductor wafer inspector, wherein by arranging a substrate for signal transmission perpendicular to the wafer at a position proximate to a pad of a wafer chip to be contacted, a large number of contact pins can be accurately positioned within a narrow interval. In this case, the electrical signal transmission of the wafer chip due to the contact of the contact pins is made in a short path, but the signal transmission is performed under the condition of impedance.
이를 위해 본 발명은, 검사기 본체의 헤드부(1) 하방에 상기 헤드부와 복수개의 연결용 케이블(302)로서 전기적으로 연결되어 수평되게 길이를 가지면서 복수개가 한조를 이루는 복수조의 연결용 기판(301)과, 상기 각 조를 이루는 연결용 기판에 납땜 고정되어 전기적으로 연결된 상부 커넥터(303)와, 상기 각 상부 커넥터에 분리가능하게 결합되어 결합상태에서 형상의 변형이 일어나지 않도록 딱딱한 상태를 갖는 상부 리지드기판(304)과, 상기 각 상부 리지드기판에 상단이 전기적으로 연결되어 외부적인 힘에 의해 자유롭게 휨이 일어나도록 유연성이 있으면서 신호를 전달하는 신호전달부재(305)와, 상기 각 신호전달부재의 하단에 전기적으로 연결되어 형상의 변형이 일어나지 않도록 딱딱한 상태를 갖는 하부 리지드기판(306)과, 상기 각 하부 리지드기판에 핀 고정부재(309)로서 고정되어 척(4)에 지지된 웨이퍼 칩(3a)의 패드(3b)에 선택적으로 탄성 접촉되는 복수개의 접촉핀(308)과, 상기 검사기 본체의 적소에 일단이 고정되어 상부 리지드기판(304)의 위치를 적정상태로 유지시켜 주는 상부 위치고정부재(310) 및 하부 리지드기판(306)의 위치를 적정상태로 유지시켜 주는 하부 위치고정부재(311)로 구성되어 하부 리지드기판(306)의 접촉핀(308)을 통해 감지된 웨이퍼(3)의 전기적 신호가 수직상태로 하여 검사기 본체의 헤드부(1)까지 전달되도록 한 것을 특징으로 하는 반도체 웨이퍼 검사기의 프로브장치를 제공한 것이다.To this end, the present invention is electrically connected as the head portion and the plurality of connecting cables 302 below the head portion 1 of the inspector main body having a plurality of pairs of connecting substrates having a length horizontally ( 301, an upper connector 303 soldered and electrically connected to the connection boards constituting the pairs, and an upper portion having a rigid state so as not to be deformed in a coupled state by being detachably coupled to each upper connector. Rigid substrate 304, a signal transmission member 305 for transmitting a signal with flexibility so that the upper end is electrically connected to each of the upper rigid substrates to bend freely by an external force, and each of the signal transmission members A lower rigid substrate 306 electrically connected to a lower end and having a rigid state so that deformation of the shape does not occur; and each of the lower rigid substrates A plurality of contact pins 308 fixed in the pin holding member 309 and selectively elastically contacted with the pad 3b of the wafer chip 3a supported by the chuck 4, and one end in place of the tester main body. The upper position fixing member 310 and the lower position fixing member 311 which are fixed to maintain the position of the upper rigid substrate 304 in a proper state are composed of Probe device of the semiconductor wafer inspector, characterized in that the electrical signal of the wafer (3) detected through the contact pins 308 of the lower rigid substrate 306 to be transmitted to the head portion 1 of the inspector body in a vertical state Will be provided.
반도체, 웨이퍼, 웨이퍼 칩, 웨이퍼 검사, 프로브Semiconductor, Wafer, Wafer Chip, Wafer Inspection, Probe
Description
도 1은 반도체 웨이퍼를 참고적으로 나타낸 평면도1 is a plan view illustrating a semiconductor wafer for reference.
도 2는 종래 반도체 웨이퍼 검사기의 프로브장치를 나타낸 요부 분해사시도2 is an exploded perspective view showing main parts of a conventional semiconductor wafer inspector probe device;
도 3은 종래 반도체 웨이퍼 검사기의 프로브장치를 나타낸 정면도Figure 3 is a front view showing a probe device of a conventional semiconductor wafer inspector
도 4는 본 발명 반도체 웨이퍼 검사기의 프로브장치를 일 실시예로 나타낸 요부 분해사시도4 is an exploded perspective view showing main parts of an embodiment of a probe device of a semiconductor wafer inspector according to the present invention.
도 5는 본 발명 반도체 웨이퍼 검사기의 프로브장치를 일 실시예로 나타낸 정면도5 is a front view showing a probe device of the semiconductor wafer inspector of the present invention in one embodiment;
도 6은 본 발명 반도체 웨이퍼 검사기의 프로브장치를 일 실시예로 나타낸 측면도Figure 6 is a side view showing a probe device of the present invention semiconductor wafer tester in one embodiment
도 7은 도 6의 "A"부분 확대 종단면도FIG. 7 is an enlarged longitudinal sectional view of portion “A” of FIG. 6;
도 8은 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 신호전달부재가 플랙시블케이블인 것을 다른 실시예로 나타낸 요부 정면도8 is a front view illustrating main parts of another embodiment in which the signal transmission member is a flexible cable in the probe device of the semiconductor wafer inspector according to the present invention.
도 9는 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 하부 리지드기판에 신호전달부재를 분리가능하게 결합하는 다른 실시예를 나타낸 요부 사시도9 is a perspective view illustrating another example of detachably coupling a signal transmission member to a lower rigid substrate in a probe device of a semiconductor wafer inspector of the present invention;
도 10은 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 하부 리지드기판에 신호전달부재를 분리가능하게 결합하는 다른 실시예를 나타낸 요부 측면도FIG. 10 is a side view illustrating another example of detachably coupling a signal transmission member to a lower rigid substrate in a probe device of a semiconductor wafer inspector according to the present invention; FIG.
도 11은 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 웨이퍼 칩의 패드에 접촉되기 위한 접촉핀이 하나의 하부 리지드기판에 고정된 상태를 일 실시예로 나타낸 요부 사시도11 is a perspective view illustrating main parts of an embodiment of a state in which a contact pin for contacting a pad of a wafer chip is fixed to one lower rigid substrate in a probe device of a semiconductor wafer inspector according to the present invention;
도 12a 내지 12d는 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 웨이퍼 칩의 패드에 접촉되기 위한 접촉핀이 하나의 하부 리지드기판에 고정된 상태를 여러 실시예로 나타낸 요부 측면도12A to 12D are side views illustrating various embodiments of a state in which a contact pin for contacting a pad of a wafer chip is fixed to one lower rigid substrate in a probe device of a semiconductor wafer inspector according to the present invention.
도 13은 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 웨이퍼 칩의 패드에 접촉되기 위한 접촉핀이 한조를 이루는 두개의 하부 리지드기판에 고정된 상태를 다른 실시예로 나타낸 요부 사시도FIG. 13 is a perspective view illustrating main parts of another embodiment of the present invention, in which a contact pin for contacting a pad of a wafer chip is fixed to two lower rigid substrates forming a pair in a probe device of a semiconductor wafer inspector according to the present invention.
도 14a 내지 14d는 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 웨이퍼 칩의 패드에 접촉되기 위한 접촉핀이 한조를 이루는 두개의 하부 리지드기판에 고정된 상태를 여러 실시예로 나타낸 요부 측면도14A to 14D are side views illustrating various embodiments of a state in which contact pins for contacting pads of a wafer chip in a probe device of a semiconductor wafer inspector of the present invention are fixed to two lower rigid substrates forming a set;
도면의 주요 부분에 대한 부호의 설명Explanation of symbols for the main parts of the drawings
1. 헤드부 3. 웨이퍼1.
3a. 칩 4. 척3a.
301. 연결용 기판 302. 연결용 케이블301. Board for
303. 상부 커넥터 304. 상부 리지드기판303.
305. 신호전달부재 306. 하부 리지드기판305.
307. 하부 커넥터 308. 접촉핀307.
309. 핀 고정부재 310. 상부 위치고정부재309.
311. 하부 위치고정부재311.Lower position fixing member
본 발명은 반도체 웨이퍼 검사기 분야에 관련된 것으로, 좀더 구체적으로는 제조가 완료된 웨이퍼의 칩에 선택적으로 접촉되면서 상기 칩의 전기적 신호를 검사기의 헤드부로 전달하여 상기 헤드부가 전달된 전기적 신호를 받아 이상 유무를 가려낼 수 있도록 한 반도체 웨이퍼 검사기의 프로브장치에 관한 것이다.The present invention relates to the field of a semiconductor wafer inspector, and more specifically, the electrical signal of the chip is transferred to the head of the inspector while selectively contacting the chip of the wafer which has been manufactured to receive the electrical signal transmitted from the head. The present invention relates to a probe device for a semiconductor wafer inspector that can be screened out.
일반적으로 반도체의 구성요소인 웨이퍼(wafer)는 고도의 정밀성을 요하기 때문에 실제로 반도체 제조에 사용되기에 앞서 여러가지의 특성 검사를 필요로 하는데, 이때 사용되는 장비가 반도체 웨이퍼 검사기이다.In general, since a wafer, which is a component of a semiconductor, requires a high degree of precision, various kinds of property inspections are required before actually being used in semiconductor manufacturing, and the equipment used is a semiconductor wafer inspector.
상기 반도체 웨이퍼 검사기는 검사기 본체와, 상기 검사기 본체에 구비된 헤드부(1)와, 상기 헤드부의 하부에 설치되어 웨이퍼의 전기적 신호를 헤드부(1)에 선택적으로 전달하는 프로브장치(2)와, 상기 프로브장치의 직하방에 이격된 상태에서 수직 및 수평방향으로 이동가능하게 설치되어 웨이퍼(3)를 지지하면서 상기 지지된 웨이퍼를 프로브장치(2)에 선택적으로 접촉시켜 주는 척(chuck)(4)으로 구성된다.The semiconductor wafer inspector includes a inspector main body, a
한편 상기 웨이퍼(3)는 도 1과 같이 둥근 원판형태로 되어 있는데, 상기 원판은 사각형태로 분할된 여러개의 칩(chip)(3a)으로 이루어져 있고, 상기 각 칩의 내부에는 신호의 전달을 위한 회로가 구성되어 있으며, 상기 각 칩(3a)의 표면에는 내부 회로와의 전기적 연결을 위한 복수개의 패드(pad)(3b)가 2열 또는 사각으로 배열 구비되어 있다.On the other hand, the
따라서 상기 웨이퍼(3)의 칩(3a) 개수는 가운데 부분이 가장 많고 양쪽 가장자리 부분으로 갈수록 그 개수는 점점더 적어진다Therefore, the number of
그럼 이하에서 종래 프로브장치를 첨부된 도 2 내지 도 3을 참고로 하여 구체적으로 살펴보면 다음과 같다.Then with reference to Figures 2 to 3 attached to the conventional probe device in detail as follows.
검사기 본체의 헤드부(1)에 복수개의 케이블(32)로서 신호전달이 가능하게 마더보드(31)가 연결되어 있고, 상기 마더보드의 하부에는 프로브카드(33)가 결합되어 있다.The
상기에서 마더보드(31)와 프로브카드(33)의 결합은, 커넥터(34)에 의해 이루어지는데, 상기 커넥터는 마더보드(31)의 하부면 가장자리 둘레를 따라 고정된 암소켓(34a)과 상기 프로브카드(33)의 상부면 가장자리 둘레를 따라 고정되어 상기 암소켓(34a)에 끼워지는 수소켓(34b)으로 구성되어 있다.In the above, the
한편 상기 프로브카드(33)는 일정두께를 갖는 평판상의 몸체(33a)와, 상기 몸체의 중심부분에 그 하부가 하부면 외부로 노출되게 고정되어 실제 작업 과정에서 웨이퍼(3)의 칩(3a)에 배열되어 있는 패드(3b)에 접촉되는 복수개의 접촉핀(33b)과, 상기 몸체(33a) 내부에 구비되어 프로브카드(33)에 고정된 수소켓(34b)의 단자와 접촉핀(33b)을 전기적으로 연결하는 연결배선(33c)으로 구성되어 있다.On the other hand, the
상기에서 프로브카드(33)에 고정된 수소켓(34b)의 단자와 접촉핀(33b)을 전 기적으로 연결하는 연결배선(33c)을 프로브카드(33)의 몸체(33a) 내부에 구비할 수 있는 것은, 상기 프로보카드(32)의 몸체(33a)가 처음부터 하나의 단일판으로 이루어진 것이 아니고 수십장의 절연판재가 접착되어 이루어진 것임을 감안할 때 상기 수십장의 절연판재를 접착에 의해 일체화하기 전에 각 장 사이 사이로 연결배선(33c)을 위치시킨 이후 상기 수십장의 절연판재를 접착하여 일체화하면 가능하다.The connection wiring 33c for electrically connecting the terminal of the
이와 같이 구성된 종래 프로브장치에 의해 웨이퍼의 각종 특성을 검사하는 과정을 구체적으로 살펴보기로 한다.The process of inspecting various characteristics of the wafer by the conventional probe device configured as described above will be described in detail.
먼저 검사할 웨이퍼(3)를 척(4)위에 올려 놓은 다음 검사기 본체에 구비되어 있는 콘트롤부의 검사시작 버튼을 선택하면, 상기 척(4)이 수직방향 및 수평방향으로 위치이동하므로 상기 웨이퍼(3)를 이루는 각 칩(3a)이 프로브카드(33)에 선택적으로 접촉되는데, 이때 상기 웨이퍼(3)를 이루는 각 칩(3a)의 전기적 신호가 프로브카드(33)와 마더보드(31)를 연속적으로 통해 검사기 본체의 헤드부(1)로 전달되므로 상기 헤드부가 전달되어진 전기적신호를 받아 각종 검사를 수행하고, 그 결과에 따라 칩(3a)을 양품과 불량품으로 구별하면서 웨이퍼의 검사가 완료되는 것이다.First, the
구체적으로, 척(4)의 위치이동에 의해 웨이퍼(3)를 이루는 각 칩(3a)중 특정 칩이 프로브카드(33)에 접촉된 상태라 함은, 결국 프로브카드(33)의 몸체(33a) 중심부분에 그 하부가 하부면 외부로 노출되게 고정되어 있는 각 접촉핀(33b)이 상기 웨이퍼(3)를 이루는 각 칩(3a)중 특정 칩의 패드(3b)에 탄력 접촉된 상태인데, 이때에는 상기 웨이퍼(3)와 프로브카드(33)가 전기적으로 연결된 상태가 됨에 따라 상기 웨이퍼(3)의 전기적 신호가 일단 프로브카드(33)의 몸체(33a)에 고정된 각 접촉핀(33b)까지 전달된다.Specifically, the state in which a specific chip of each
상기 프로브카드(33)의 몸체(33a)에 고정된 각 접촉핀(33b)까지 전달된 웨이퍼 칩(3a)의 전기적 신호는 상기 프로브카드(33)가 마드보드(31)에 고정되어 있는 암소켓(34a)과 프로브카드(33)에 고정되어 있는 수소켓(34b)으로 구성되어진 커넥터(34)로서 상기 마더보드(31)에 결합되어 있음에 따라 계속해서 프로브카드(33)의 몸체(33a) 내에 구비되어 있는 연결배선(33c)을 통해 커넥터(34)로 전달된 다음 마더보드(31)까지 전달되고, 이후 상기 마더보드가 검사기 본체에 구비된 헤드부(1)와 케이블(32)로서 연결되어 있음에 따라 상기 케이블을 통해 헤드부(1)로 전달되므로 상기 헤드부가 전달되어진 웨이퍼 칩(3a)의 전기적 신호를 분석하여 이상유무를 가려내는 것이다.The electrical signal of the
참고적으로 상기 웨이퍼(3)의 칩(3a)중 불량품의 칩은 별도의 마킹수단 등에 의해 표시되고, 이후 상기 칩(3a)을 반도체의 제조 공정에서 사용할 때 픽커가 마킹된 불량품은 집어가지 않으므로 결국 상기 불량품의 칩은 반도체 제조에 사용되지 않게되는 것이다.For reference, the defective chip of the
그러나 종래 이와 같은 반도체 웨이퍼 검사기의 프로브장치는 마더보드(31)와 웨이퍼(3)에 평행한 상태로 놓인 프로브카드(33)를 사용하므로써 전기적 신호의 전달 경로가 길어짐에 따라 특성이 저하되며, 접촉핀(33b)의 위치고정 및 전기적 연결수단 등의 구조가 복잡해지는 여러가지 문제점이 있었다.However, the conventional probe device of such a semiconductor wafer inspector uses the
구체적인 문제점으로 보면, 반도체 기술의 급진적인 발달에 따라 같은 용량 을 지닌 웨이퍼(3)의 칩(3a) 크기가 갈수록 작아지므로 상기 칩 패드와 패드의 간격 또한 좁아지는 추세에 있고, 이는 웨이퍼(3) 한 장당 칩(3a)의 개수가 그만큼 많아지는 것을 의미하는데, 이 경우 프로브카드(33)의 접촉핀(33b)과 연결배선(32) 수가 비례하여 많아짐은 물론 칩 패드와 패드의 간격이 좁아져 접촉핀(33b)이 좁은 간격으로 배열이 가능하면서 높이를 일정하게 유지해야 하는 정밀한 접촉핀 위치고정 부품이 필요하다.(접촉핀 위치고정 부품의 크기 제한으로 동시측정갯수가 제한되는 경우도 발생한다)As a specific problem, as the size of the
또한 프로브 카드(33)에서의 연결배선(32) 수가 증가하며, 연결배선의 길이도 길어짐에 따라 특성의 저하가 발생되는 문제점도 있다.In addition, as the number of connection wirings 32 in the
본 발명은 상기한 종래의 문제점을 해결하기 위하여 안출한 것으로, 접촉하고자 하는 웨이퍼 칩의 패드와 근접위치에 상기 웨이퍼와 수직상태로 신호전달을 위한 기판을 배열하므로써 많은 수의 접촉핀이 좁은 간격 범위내에서 정확하게 위치되도록 하며, 접촉핀의 접촉에 의한 웨이퍼 칩의 전기적 신호전달이 짧은 경로로 이루어지면서도 임피던스(impedance)를 맞춘상태에서 신호전달을 하므로써 고속, 고품질의 검사가 가능하도록 하는데 그 목적이 있다.SUMMARY OF THE INVENTION The present invention has been made to solve the above-described problems, and a large number of contact pins are narrowly spaced by arranging a substrate for signal transmission in a position perpendicular to the wafer at a position proximate to a pad of a wafer chip to be contacted. It is precisely located in the inside, and the electrical signal transmission of the wafer chip by the contact of the contact pin is made in a short path, but the signal transmission is carried out in the state of the impedance (impedance) to enable high-speed, high-quality inspection have.
상기 본 발명의 목적은, 검사기 본체의 헤드부 하방에 상기 헤드부와 복수개의 연결용 케이블로서 전기적으로 연결되어 수평되게 길이를 가지면서 복수개가 한조를 이루는 복수조의 연결용 기판과, 상기 각 조를 이루는 연결용 기판에 납땜 고 정되어 전기적으로 연결된 상부 커넥터와, 상기 각 상부 커넥터에 분리가능하게 결합되어 결합상태에서 형상의 변형이 일어나지 않도록 딱딱한 상태를 갖는 상부 리지드기판과, 상기 각 상부 리지드기판에 상단이 전기적으로 연결되어 외부적인 힘에 의해 자유롭게 휨이 일어나도록 유연성이 있으면서 신호를 전달하는 신호전달부재와, 상기 각 신호전달부재의 하단에 전기적으로 연결되어 형상의 변형이 일어나지 않도록 딱딱한 상태를 갖는 하부 리지드기판과, 상기 각 하부 리지드기판에 핀 고정부재로서 고정되어 척에 지지된 웨이퍼 칩의 패드에 선택적으로 탄성 접촉되는 복수개의 접촉핀과, 상기 검사기 본체의 적소에 일단이 고정되어 상부 리지드기판의 위치를 적정상태로 유지시켜 주는 상부 위치고정부재 및 하부 리지드기판의 위치를 적정상태로 유지시켜 주는 하부 위치고정부재로 구성되어 하부 리지드기판의 접촉핀을 통해 감지된 웨이퍼의 전기적 신호가 수직상태로 하여 검사기 본체의 헤드부까지 전달되도록 한 것을 특징으로 하는 반도체 웨이퍼 검사기의 프로브장치를 제공함에 의해 달성될 수 있다.The object of the present invention is a plurality of pairs of connecting substrates which are electrically connected to the head portion and a plurality of connecting cables as a plurality of connecting cables below the head of the tester body and have a length in a pair, and each pair An upper connector soldered and electrically connected to the connecting substrate, an upper rigid substrate detachably coupled to each upper connector, and having a rigid state so that deformation of the shape does not occur in a coupled state, and each upper rigid substrate The upper end is electrically connected to the signal transmission member having a flexibility to bend freely by an external force and the signal, and the hard state so that the deformation of the shape does not occur electrically connected to the lower end of each signal transmission member A lower rigid substrate and each of the lower rigid substrates as pin fixing members. A plurality of contact pins selectively elastically contacted with a pad of the wafer chip supported by the chuck, and an upper position fixing member and a lower end of which the one end is fixed in place of the inspector main body to maintain the position of the upper rigid substrate in an appropriate state. It is composed of a lower position fixing member that maintains the position of the rigid substrate in an appropriate state, characterized in that the electrical signal of the wafer detected through the contact pins of the lower rigid substrate to the vertical state to be transmitted to the head of the tester body It can be achieved by providing a probe device of a semiconductor wafer inspector.
이하 본 발명을 첨부된 도 4 내지 도 14를 참고로 하여 더욱 상세히 설명하면 다음과 같다.Hereinafter, the present invention will be described in more detail with reference to FIGS. 4 to 14.
첨부된 도 5는 본 발명 반도체 웨이퍼 검사기의 프로브장치를 일 실시예로 나타낸 정면도이고, 도 6은 본 발명 반도체 웨이퍼 검사기의 프로브장치를 일 실시예로 나타낸 측면도이며, 도 7은 도 6의 "A"부분 확대 종단면도이고, 도 8은 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 신호전달부재가 플랙시블케이블인 것을 다른 실시예로 나타낸 요부 정면도이며, 도 9는 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 하부 리지드기판에 신호전달부재를 분리가능하게 결합하는 다른 실시예를 나타낸 요부 사시도이다.5 is a front view showing a probe device of the semiconductor wafer inspector of the present invention in one embodiment, FIG. 6 is a side view showing a probe device of the semiconductor wafer inspector of the present invention in one embodiment, and FIG. Is a partially enlarged longitudinal sectional view, and FIG. 8 is a front elevational view showing another embodiment in which the signal transmission member is a flexible cable in the probe device of the semiconductor wafer inspector of the present invention, and FIG. 9 is a lower part of the probe device of the semiconductor wafer inspector of the present invention. Fig. 1 is a perspective view showing main parts of another embodiment for detachably coupling a signal transmission member to a rigid substrate.
또한 도 10은 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 하부 리지드기판에 신호전달부재를 분리가능하게 결합하는 다른 실시예를 나타낸 요부 측면도이고, 도 11은 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 웨이퍼 칩의 패드에 접촉되기 위한 접촉핀이 하나의 하부 리지드기판에 고정된 상태를 일 실시예로 나타낸 요부 사시도이며, 도 12a 내지 12d는 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 웨이퍼 칩의 패드에 접촉되기 위한 접촉핀이 하나의 하부 리지드기판에 고정된 상태를 여러 실시예로 나타낸 요부 측면도이고, 도 13은 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 웨이퍼 칩의 패드에 접촉되기 위한 접촉핀이 한조를 이루는 두개의 하부 리지드기판에 고정된 상태를 다른 실시예로 나타낸 요부 사시도이며, 도 14a 내지 14d는 본 발명 반도체 웨이퍼 검사기의 프로브장치에서 웨이퍼 칩의 패드에 접촉되기 위한 접촉핀이 한조를 이루는 두개의 하부 리지드기판에 고정된 상태를 여러 실시예로 나타낸 요부 측면도이다.FIG. 10 is a side view illustrating another example of detachably coupling a signal transmission member to a lower rigid substrate in a probe device of a semiconductor wafer inspector of the present invention, and FIG. 11 is a view illustrating a wafer chip in the probe device of the semiconductor wafer inspector of the present invention. 12A to 12D are perspective views illustrating main parts in which a contact pin for contacting a pad is fixed to one lower rigid substrate is illustrated, and FIGS. 12A to 12D show contact for pads of a wafer chip in a probe device of a semiconductor wafer inspector according to the present invention. 13 is a side view of a main part showing a state in which pins are fixed to one lower rigid substrate in various embodiments, and FIG. 13 illustrates two lower parts of a pair of contact pins for contacting a pad of a wafer chip in a probe device of a semiconductor wafer inspector according to the present invention. 14A to 1 are perspective views showing main parts fixed to a rigid substrate according to another embodiment. 4D is a side view illustrating the main part of the embodiment of the present invention, in which a contact pin for contacting a pad of a wafer chip is fixed to two lower rigid substrates in a pair in the probe device of the semiconductor wafer inspector of the present invention.
본 발명은 검사기 본체의 헤드부(1) 하방에 복수개가 좌,우수평상태로 길이를 가지면서 한조를 이루도록 복수조의 연결용 기판(인쇄회로기판)(301)이 복수개의 연결용 케이블(302)에 의해 연결되고, 상기 각 연결용 기판(301)의 하부에는 상부 커넥터(connector)(303)가 납땜 연결되며, 상기 각 상부 커넥터에는 결합상태에서 형상의 변형이 일어나지 않도록 딱딱한 상태를 갖는 상부 리지드기판(rigid PCB)(304)이 수직을 향해 분리가능하게 결합되며, 상기 각 상부 리지드기판의 하단 에는 외부적인 힘에 의해 자유롭게 휨이 일어나도록 유연성이 있으면서 신호를 전달하는 신호전달부재(305)가 수직을 향해 그 상단이 전기적으로 연결되고, 상기 각 신호전달부재의 하단에는 형상의 변형이 일어나지 않도록 딱딱한 상태를 갖는 하부 리지드기판(306)이 전기적으로 연결되며, 상기 각 하부 리지드기판(306)에는 척(4)에 지지된 웨이퍼(3)의 각 칩(3a)에 선택적으로 수직접촉되도록 복수개의 접촉핀(308)이 핀 고정부재(309)에 의해 고정되고, 상기 각 상부 리지드기판(304)은 검사기 본체의 적소에 일단이 고정되어 있는 상부 위치고정부재(310)에 의해 그 위치가 적정상태로 유지됨과 함께 각 하부 리지드기판(306)은 하부 위치고정부재(311)에 의해 그 위치가 적정상태로 유지된다.According to the present invention, a plurality of connection boards (printed circuit boards) 301 have a plurality of
상기에서 각 상부 리지드기판(304)의 하단에 전기적으로 연결된 신호전달부재(306)는 그 연결상태가 일체화될 수도 있고, 아니면 암,수로 나뉘어진 커넥터에 의해 분리가능하게 연결될 수도 있는데, 바람직하기로는 사용 과정에서 채널 수 증감에 따라 그 연결상태를 달리할 필요성이 전혀 없으므로 도 4 및 도 9에서와 같이 일체화 함이 바람직하다.In the above, the
또한 상기 각 신호전달부재의 하단에 전기적으로 연결된 하부 리지드기판(306)은 그 연결상태가 일체화될 수도 있고, 아니면 암,수로 나뉘어진 커넥터에 의해 분리가능하게 연결될 수 있는데, 바람직하기로는 사용 과정에서 채널 수 증감에 따라 그 연결상태를 달리할 필요성이 있으므로 일체화하기 보다는 도 4 및 도 9에서와 같이 암,수로 나뉘어진 하부 커넥터(307)에 의해 분리가능하게 연결함이 바람직하다.In addition, the lower
한편 하부 리지드기판(306)과 분리가능하게 연결된 신호전달부재(305)는 일 실시예와 같이 플랙시블기판(flexible PCB)(305a)일 수도 있고, 다른 실시예와 같이 플랙시블케이블(Flexible cable)(305b)일 수도 있는데, 바람직하기로는 플랙시블기판(305a)을 사용함이 여러가지 측면에서 유리하다.Meanwhile, the
이상에서 설명된 본 발명 구성에서 각 조를 이루는 상부 커넥터(303)는 측면에서 보았을 때 도 6과 같이 복층상태로 배치됨이 바람직 한데, 상기 상부 커넥터(303)가 복층상태로 배치되는 경우에는 동일한 공간 내에서 커넥터의 개수를 늘릴 수 있으므로 웨이퍼(3)의 칩(3a) 크기가 소형화, 고직접화됨에 따라 상기 칩의 개수가 늘어나거나 칩의 표면에 배열된 패드(3b)의 개수가 많아졌을 경우라도 이에 적절히 대응할 수 있음은 물론 일회당 검사되는 웨이퍼(3)의 칩(3a) 개수도 증대시킬 수 있음은 이해 가능하다.In the configuration of the present invention described above, the
상기 커넥터(303)가 복층상태로 배치되는 경우에 있어서는 도 6에서 처럼 하부층을 이루는 커넥터가 서로 일정간격 이격되게 하고, 상부층을 이루는 커넥터는 그 중심부가 각 하부층을 이루는 커넥터 사이의 중심에 정확히 일치하도록 서로 일정간격 이격되게 하여 상기 상부층의 커넥터 하부에 결합된 상부 리지드기판(304)가 하부층의 커넥터 사이를 통과하도록 한다.In the case where the
그리고, 본 발명에서 웨이퍼(3)의 모든 칩(3a)을 한번에 검사하고자 할 경우에 있어 상기 웨이퍼(3)는 둥근 원판형임에 따라 칩(3a) 개수는 전체 영역중 가운데 영역이 가장 많이 필요하고 상기 가운데 영역에서 부터 가장자리 영역으로 갈수록 점점 적어지므로 결국 상기 웨이퍼(3)의 가운데 영역을 검사할 채널 수는 가장 자리 영역을 검사할 채널 수보다 훨씬 많아 각 하부 리지드기판(306)중 가운데의 하부 리지드기판에는 많은 개수의 신호전달부재(305)가 하부 커넥터(307)에 의해 분리가능하게 연결되고 가장자리의 하부 리지드기판에는 적은 개수의 신호전달부재(305)가 하부 커넥터(307)에 의해 분리가능하게 연결됨은 이해 가능하다.In the present invention, when all the
한편 본 발명의 구성요소 중에서 하부 리지드기판(306)에 핀 고정부재(309)로서 고정된 복수개의 접촉핀(308)은 그 상단인 하부 리지드기판(306) 고정부분과 하단인 웨이퍼 칩(3a)의 패널(3b) 접촉부분이 절곡되어 전체적으로 볼 때 도 7에서 처럼 S자형태를 이루도록 함이 바람직 한데, 이는 상기 접촉핀(308)의 실제로 웨이퍼(3)의 검사과정에서 각 칩(3a)의 패드(3b)에 접촉될 때 탄성력을 가지도록 함에 따라 그 접촉이 더욱 안정된 상태에서 명확하게 이루어지도록 하기 위함에 있다.Meanwhile, among the components of the present invention, the plurality of contact pins 308 fixed to the lower
상기에서 웨이퍼(3)의 한 영역을 이루는 각 칩(3a)의 패드(3b)에 접촉될 접촉핀(308)은 측면에서 보았을 때 도 11 및 도12와 같이 하나의 하부 리지드기판(306)을 중심으로 그 양측면에 각각 수직고정되어 서로 일정간격 이격되게 할 수 있고, 도 13 및 도 14와 같이 두개의 하부 리지드기판(306)을 한조로하여 각 조를 이루는 하부 리지드기판의 어느 일측면에 각각 수직고정되어 서로 일정간격 이격되게 할 수도 있는데, 상기 웨이퍼(3)에서 한 영역을 이루는 각 칩(3a)의 패드(3b)에 접촉될 접촉핀(308)의 간격은 상기 한 영역별 칩(3)의 패드(3a)가 가운데부분에 위치되어 있느냐 아니면 가장자리부분에 위치되어 있느냐에 따라 달라질 수 있으므로 상기 패드의 간격에 비례하여 접촉핀(208)의 간격을 적정간격으로 유지시켜야 한 다.The
구체적으로, 하부 리지드기판(306)을 하나로 하되 두께를 변화시켜 그 양측면에 수직고정된 접촉핀(308)이 서로 일정간격 이격되게 할 경우에는 도 12a의 실시예와 같이 상기 하부 리지드기판(306)의 두께가 두꺼우면서 양측면에 수직고정된 접촉핀(308)의 하부인 패드(3b) 접촉부분이 상부인 하부 리지드기판(306) 고정부분보다 외측으로 위치되어 졌을 경우 상기 접촉핀(308)을 통한 웨이퍼 칩(3a)의 패드(3b) 접촉 간격은 "A1"이고, 도 12b의 실시예와 같이 하부 리지드기판(306)의 두께가 두꺼우면서 양측면에 수직고정된 접촉핀(308)의 하부인 패드(3b) 접촉부분이 상부인 하부 리지드기판(306) 고정부분보다 내측으로 위치되어 졌을 경우 상기 접촉핀(308)을 통한 웨이퍼 칩(3a)의 패드(3b) 접촉 간격은 "A2"이며, 도 12c의 실시예와 같이 하부 리지드기판(306)의 두께가 얇으면서 양측면에 수직고정된 접촉핀(308)의 하부인 패드(3b) 접촉부분이 상부인 하부 리지드기판(306) 고정부분보다 외측으로 위치되어 졌을 경우 상기 접촉핀(308)을 통한 웨이퍼 칩(3a)의 패드(3b) 접촉 간격은 "A3"이고, 도 12d의 실시예와 같이 하부 리지드기판(306)의 두께가 얇으면서 양측면에 수직고정된 접촉핀(308)의 하부인 패드(3b) 접촉부분이 상부인 하부 리지드기판(306) 고정부분보다 내측으로 위치되어 졌을 경우 상기 접촉핀(308)을 통한 웨이퍼 칩(3a)의 패드(3b) 접촉 간격은 "A4"인데, 실제 사용 과정에서는 상기 도 12a 내지 12d를 기준으로 하여 하부 리지드기판(306)의 두께를 무수히 달리하므로서 웨이퍼 칩(3a)의 영역당 패드(3b) 간격에 적절히 대응할 수 있다.In detail, when the lower
또한 두개의 하부 리지드기판(306)을 한조로하여 각 조를 이루는 하부 리지 드기판의 어느 일측면에 각각 수직고정된 접촉핀(308)이 서로 일정간격 이격되게 할 경우에는, 도 14a의 실시예와 같이 상기 각 조를 이루는 두개의 하부 리지드기판(306) 사이가 넓으면서 서로 반대되는 바깥쪽면에 수직고정된 접촉핀(308)의 하부인 패드(3b) 접촉부분이 상부인 하부 리지드기판(306) 고정부분보다 외측으로 위치되어 졌을 경우 상기 접촉핀(308)을 통한 웨이퍼 칩(3a)의 패드(3b) 접촉 간격은 "a1"이고, 도 14b의 실시예와 같이 상기 각 조를 이루는 두개의 하부 리지드기판(306) 사이가 넓으면서 서로 반대되는 바깥쪽면에 수직고정된 접촉핀(308)의 하부인 패드(3b) 접촉부분이 상부인 하부 리지드기판(306) 고정부분보다 내측으로 위치되어 졌을 경우 상기 접촉핀(308)을 통한 웨이퍼 칩(3a)의 패드(3b) 접촉 간격은 "a2"이며, 도 14c의 실시예와 같이 상기 각 조를 이루는 두개의 하부 리지드기판(306) 사이가 좁으면서 서로 마주보는 안쪽면에 수직고정된 접촉핀(308)의 하부인 패드(3b) 접촉부분이 상부인 하부 리지드기판(306) 고정부분보다 외측으로 위치되어 졌을 경우 상기 접촉핀(308)을 통한 웨이퍼 칩(3a)의 패드(3b) 접촉 간격은 "a3"이고, 도 14d와 같이 상기 각 조를 이루는 두개의 하부 리지드기판(306) 사이가 좁으면서 서로 마주보는 안쪽면에 수직고정된 접촉핀(308)의 하부인 패드(3b) 접촉부분이 상부인 하부 리지드기판(306) 고정부분보다 내측으로 위치되어 졌을 경우 상기 접촉핀(308)을 통한 웨이퍼 칩(3a)의 패드(3b) 접촉 간격은 "a4"인데, 실제 사용 과정에서 상기 도 14a 내지 14d를 기준으로 하여 각 조를 이루는 하부 리지드기판(306)의 간격을 무수히 달리하므로서 웨이퍼 칩(3a)의 영역당 패드(3b) 간격에 적절히 대응할 수 있다.In addition, when the contact pins 308 which are vertically fixed on one side of each of the lower ridge substrates constituting each of the two
이와 같이 구성된 본 발명 프로브장치에 의해 웨이퍼의 각종 특성을 검사하는 과정을 구체적으로 살펴보기로 한다.The process of inspecting various characteristics of the wafer by the probe device of the present invention configured as described above will be described in detail.
먼저 검사할 웨이퍼(3)를 척(4)위에 올려 놓은 다음 검사기 본체에 구비되어 있는 콘트롤부의 검사시작 버튼을 선택하면, 상기 척(4)이 수직방향 및 수평방향으로 위치이동하므로 상기 웨이퍼(3)를 이루는 각 칩(3a)이 하부 리지드기판(306)에 선택적으로 접촉되는데, 이때 상기 웨이퍼(3)를 이루는 각 칩(3a)의 전기적 신호가 접촉핀(308) → 하부 리지드기판(306) → 하부 커넥터(307) → 신호전달부재(305) → 상부 리지드기판(304) → 상부 커넥터(303) → 연결용 기판(301) → 연결용 케이블(302)을 순차적으로 통해 검사기 본체의 헤드부(1)로 수직 전달되므로 상기 헤드부가 전달되어진 전기적신호를 받아 각종 검사를 수행하고, 그 결과에 따라 칩(3a)을 양품과 불량품으로 구별하면서 웨이퍼(3)의 검사가 완료되는 것이다.First, the
구체적으로, 척(4)의 위치이동에 의해 웨이퍼(3)를 이루는 각 칩(3a)이 하부 리지드기판(306)에 접촉된 상태라 함은, 결국 상기 하부 리지드기판에 핀 고정부재(309)로서 고정되어 있는 각 접촉핀(308)이 상기 웨이퍼(3)를 이루는 각 칩(3a)의 패드(3b)에 탄력 접촉된 상태인데, 이때에는 상기 웨이퍼(3)와 하부 리지드기판(306)이 접촉핀(308)에 의해 전기적으로 연결된 상태가 됨에 따라 상기 웨이퍼(3)의 전기적 신호가 접촉핀(308)을 통해 일단 하부 리지드기판(306)까지 전달된다.Specifically, the state that each
상기 하부 리지드기판(306)까지 전달된 웨이퍼 칩(3a)의 전기적 신호는 상기 하부 리지드기판(306)이 암,수로 나뉘어진 하부 커넥터(307)에 의해 신호전달부재(305)와 분리가능하게 결합되어 있고, 상기 신호전달부재의 상부는 상부 리지드기 판(304)에 일체화 되어 있으며, 상기 상부 리지드기판의 상부는 상부 커넥터(303)에 분리가능하게 결합되어 있음에 따라 전기적 신호는 계속해서 상기 상부 커넥터(303)로 전달된다.Electrical signals of the
상기 상부 커넥터까지 전달된 웨이퍼 칩(3a)의 전기적 신호는 상기 상부 커넥터(303)가 검사기 본체의 헤드부(1)에 고정되어 복수개의 케이블(302)로서 연결된 연결용 기판(301)과 납땜 고정된 상태임을 감안할 때 상기 연결용 기판(301)과 연결용 케이블(302)을 통해 헤드부(1)까지 전달되므로 상기 헤드부가 전달되어진 웨이퍼 칩(3a)의 전기적 신호를 분석하여 이상유무를 가려내는 것이다.The electrical signal of the
지금까지 설명된 본 발명에서 검사기 본체에 복수개의 연결용 케이블(302)로서 연결된 연결용 기판(301)에서 부터 웨이퍼(3)의 칩(3a)에 접촉핀(308)을 통해 접촉되는 하부 리지드기판(306)까지 신호전달을 위한 모든 구성요소가 수직을 이루고 있으므로 상기 웨이퍼(3)의 전기적 신호전달이 짧은 거리내에서 신속 정확하게 이루어질 것임은 이해 가능하다.In the present invention described so far, the lower rigid substrate is contacted through the contact pins 308 to the
이상에서 설명된 본 발명 장치는 일단이 검사기 본체의 적소에 고정되어 있는 상부 위치고정부재(310)에 의해 각 상부 리지드기판(304)이 유동됨이 없이 특정 위치에서 고정되어 있음은 물론 하부 위치고정부재(311)에 의해 각 하부 리지드기판(306)이 유동됨이 없이 특정 위치에서 고정되어 있으므로 결국 전체 구성요소가 검사기 본체에 고정된 상태에서 안정을 이루게 되는데, 상기 각 하부 리지드기판(306)은 웨이퍼(3)의 각 칩(3a)당 채널수가 늘어날 경우 이에 적절히 대응하도록 각 상부 커넥터(303)에 그 상단이 일체화된 적어도 두개 이상의 신호전달부재(305) 를 하나의 하부 리지드기판(306)에 하부 커넥터(307)로서 분리가능하게 결합하여 사용할 수도 있다.In the above-described apparatus of the present invention, the upper
이상에서 설명된 본 발명은 실시예에 따라 설명하였지만 반드시 이에 한정될 필요는 없고 본 발명의 기술적 사상이 달라지지 않는 범위내에서는 실시예로 볼 때 다른 구성 요소의 결합이라 하더라도 본 발명의 범주에 모두 포함될 것이다.Although the present invention described above has been described according to the embodiments, it is not necessarily limited thereto, and all combinations of other components in the scope of the present invention are considered as embodiments within the scope of the technical idea of the present invention. Will be included.
그러므로 본 발명 반도체 웨이퍼 검사기의 프로브장치는 웨이퍼(3)와 수직상태로 신호전달을 위한 기판 결합체(304)(305)(306)가 배열되므로서 상기 하부 리지드기판(306)에 많은 수의 접촉핀(308)이 좁은 간격 범위내에서 정확하게 위치되며, 접촉핀의 접촉에 의한 웨이퍼 칩(3a)의 전기적 신호전달이 짧은 경로로 이루어지면서도 임피던스(impedance)를 맞춘상태에서 신호전달이 이루어지므로써 고속, 고품질의 검사가 가능해지는 효과가 있다.Therefore, the probe device of the semiconductor wafer inspector of the present invention has a large number of contact pins on the lower
Claims (12)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040092374A KR100635524B1 (en) | 2004-11-12 | 2004-11-12 | probe device of semiconductor wafer inspector |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040092374A KR100635524B1 (en) | 2004-11-12 | 2004-11-12 | probe device of semiconductor wafer inspector |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060046874A true KR20060046874A (en) | 2006-05-18 |
KR100635524B1 KR100635524B1 (en) | 2006-10-18 |
Family
ID=37149515
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040092374A KR100635524B1 (en) | 2004-11-12 | 2004-11-12 | probe device of semiconductor wafer inspector |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100635524B1 (en) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100773732B1 (en) * | 2006-05-09 | 2007-11-09 | 주식회사 파이컴 | Probe unit and probe apparatus having the same |
KR100791888B1 (en) * | 2007-05-16 | 2008-01-07 | 리노공업주식회사 | Test socket |
WO2010087539A1 (en) * | 2009-02-02 | 2010-08-05 | Park Joon Eon | Connector system for semiconductor test device |
KR102121887B1 (en) * | 2020-04-03 | 2020-06-11 | 주식회사 케이에스디 | Moving probe unit for testing OLED panel |
-
2004
- 2004-11-12 KR KR1020040092374A patent/KR100635524B1/en not_active IP Right Cessation
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100773732B1 (en) * | 2006-05-09 | 2007-11-09 | 주식회사 파이컴 | Probe unit and probe apparatus having the same |
KR100791888B1 (en) * | 2007-05-16 | 2008-01-07 | 리노공업주식회사 | Test socket |
WO2010087539A1 (en) * | 2009-02-02 | 2010-08-05 | Park Joon Eon | Connector system for semiconductor test device |
KR102121887B1 (en) * | 2020-04-03 | 2020-06-11 | 주식회사 케이에스디 | Moving probe unit for testing OLED panel |
Also Published As
Publication number | Publication date |
---|---|
KR100635524B1 (en) | 2006-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6476626B2 (en) | Probe contact system having planarity adjustment mechanism | |
TWI537565B (en) | Probe card | |
US7692435B2 (en) | Probe card and probe device for inspection of a semiconductor device | |
US6407563B2 (en) | Semiconductor device test apparatus | |
KR100600700B1 (en) | Probe unit for testing plat display panel | |
KR100791944B1 (en) | Probe block | |
KR20160092366A (en) | Pin block and test appartus with the same | |
US20040051541A1 (en) | Contact structure with flexible cable and probe contact assembly using same | |
EP0304868A2 (en) | Multiple lead probe for integrated circuits in wafer form | |
JP2005010147A (en) | Module with inspection function, and its inspection method | |
US6642729B2 (en) | Probe card for tester head | |
US20070063718A1 (en) | Contact assembly and LSI chip inspecting device using the same | |
KR20130047933A (en) | Probe, probe assembly and probe card comprising it | |
KR100635524B1 (en) | probe device of semiconductor wafer inspector | |
KR20050030546A (en) | Connector pin | |
KR100720122B1 (en) | Probe device of semiconductor wafer inspector | |
KR100272715B1 (en) | Probe unit and inspection head | |
JPH05273237A (en) | Probe card | |
CA2169427A1 (en) | Flexible strip cable | |
KR20090079271A (en) | Probe Card | |
KR100955493B1 (en) | The probe block structure of probe card for semiconducter testing apparatus | |
KR20090073747A (en) | Probe unit and probe card | |
US12025637B2 (en) | Probe card | |
JPH11126671A (en) | Connector for ic inspection | |
KR100889146B1 (en) | Probe card for testing semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |