KR20060007516A - 무선 인터넷 시스템 수신단의 프리앰블 검출장치 및 방법 - Google Patents

무선 인터넷 시스템 수신단의 프리앰블 검출장치 및 방법 Download PDF

Info

Publication number
KR20060007516A
KR20060007516A KR1020040056332A KR20040056332A KR20060007516A KR 20060007516 A KR20060007516 A KR 20060007516A KR 1020040056332 A KR1020040056332 A KR 1020040056332A KR 20040056332 A KR20040056332 A KR 20040056332A KR 20060007516 A KR20060007516 A KR 20060007516A
Authority
KR
South Korea
Prior art keywords
symbols
threshold value
buffer
correlator
symbol
Prior art date
Application number
KR1020040056332A
Other languages
English (en)
Other versions
KR100643518B1 (ko
Inventor
정진용
김형호
이재학
이길수
여영신
안준배
Original Assignee
주식회사 쏠리테크
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 쏠리테크 filed Critical 주식회사 쏠리테크
Priority to KR1020040056332A priority Critical patent/KR100643518B1/ko
Publication of KR20060007516A publication Critical patent/KR20060007516A/ko
Application granted granted Critical
Publication of KR100643518B1 publication Critical patent/KR100643518B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2689Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation
    • H04L27/2692Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation with preamble design, i.e. with negotiation of the synchronisation sequence with transmitter or sequence linked to the algorithm used at the receiver

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 무선 인터넷 시스템 수신단에서의 프리앰블 검출장치 및 그 방법에 관한 것으로, 본 발명의 프리앰블 검출장치는 외부로부터 입력되는 프레임의 평균 파워를 측정하고, 이를 소정의 제 1 임계값과 비교하는 파워 측정기와 파워 측정기에 의해 측정된 평균 파워가 제 1 임계값보다 크면, 프레임의 OFDM 심벌들 중 소정 구간의 제 1 심벌들과 제 2 심벌들에 대한 상관관계 연산을 순차적으로 수행하고, 이를 소정의 제 2 임계값과 비교하는 제 1 상관기 및 제 1 상관기에 의한 상관관계 연산결과가 제 2 임계값보다 크면, 프레임의 OFDM 심벌들 중 소정구간의 제 3 심벌들과 제 4 심벌들에 대한 상관관계 연산을 순차적으로 수행하고, 이를 제 3 임계값과 비교하는 제 2 상관기를 구비한다.
무선 인터넷, 프리앰블, 프레임 동기, 상향링크, 하향링크

Description

무선 인터넷 시스템 수신단의 프리앰블 검출장치 및 방법{DEVICE AND METHOD FOR PREAMBLE DETECTION IN RECEIVER OF WIRELESS INTERNET SYSTEM}
도 1은 직교주파수 분할 다중 접속방식(OFDM)을 이용하여 데이터를 전송하는 OFDM 시스템의 동작을 보여주는 블록도이다.
도 2는 OFDM 시스템에서 하향링크를 통해 수신단에서 수신되는 OFDM 심벌의 구조를 보여주는 도면이다.
도 3은 무선 인터넷 표준에서 제안하는 프리앰블 구조를 보여주는 도면이다.
도 4는 본 발명에서 제안하는 프리앰블 검출장치의 실시예를 보여주는 블록도이다.
본 발명은 무선 인터넷 시스템(wireless internet system) 수신기의 프리앰블(preamble) 검출장치 및 그 방법에 관한 것이다.
무선 인터넷 시스템은 OFDM 방식을 데이터 전송을 위한 기본 표준으로 사용하고 있는데, OFDM 방식은 서로 직교하는 복수의 부반송파(sub-carrier)들로 구성된 신호를 고속 퓨리에 변환(FFT: Fast Fourier Transform)과 역 고속 퓨리에 변환 (IFFT: Inverse Fast Fourier Transform)을 이용하여 송수신하는 다중 반송파 변조(MCM: Multi Carrier Modulation)방식의 일종이다. OFDM 방식은 상호 직교성을 갖는 복수의 반송파들을 사용하므로 주파수 이용효율이 높고, 또한 이동 환경에서의 다중 경로 페이딩에 강하다는 장점이 있다.
도 1은 OFDM 방식을 이용하여 데이터를 전송하는 OFDM 시스템의 동작을 보여주는 블록도이다. 도 1을 참조하면, OFDM 시스템에서 송신단은 복수의 부반송파들(x1, x2, ..., xN)을 역 고속 퓨리에 변환기(102, Inverse Fourier Transformer)를 이용하여 각각 전송 심벌들(s1, s2, ..., sN)로 변환한다. 그리고, 이를 다시 병/직렬 변환기(104, Parallel/Serial Transformer)를 통해 직렬 형태의 전송 심벌 벡터(s(k))로 변환한 후, 전송 채널(106)을 통해 전송한다. 한편, OFDM 시스템에서 역 고속 퓨리에 변환된 전송 심벌들(s1, s2, ..., sN) 중 마지막 일정구간에 위치한 전송 심벌들(sN-L, ..sN)은 복사되어 전체 전송 심벌들의 맨 앞에 삽입된다. 이는 이전 심벌들과의 간섭에 의한 부반송파의 직교성 파괴를 방지하기 위한 것으로서, 이 때 복사되어 삽입되는 전송 심벌들을 Cyclic Prefix(이하, CP)라고 한다.
한편, 전송 심벌 벡터(s(k))는 전송 채널(106)을 통해 수신단으로 전송될 때, 채널 특성값(h(k))과 잡음 성분(n(k))이 합쳐져서 수신단에 수신된다. 수신된 신호(r(k))는 수신단의 직/병렬 변환기(108, Serial/Parallel Transformer)에 의해 다시 병렬 형태의 전송 심벌들(rN-L, ..., r1, r2, ..., rN) 로 변환된다. 그리고, 변 환된 전송 심벌들 중 CP부분을 제외한 전송 심벌들(r1, r2, ..., rN)은 고속 퓨리에 변환기(110, Fast Fourier Transformer)에 의해 원래의 부반송파들(y1, y2, ...,y N)로 복원된다.
도 2는 상기와 같은 OFDM 시스템에서 하향링크를 통해 수신단에서 수신되는 OFDM 전송 심벌들의 구조를 보여주는 도면이다. 도 2의 OFDM 전송 심벌들은 N 개의 전송 심벌들을 가지며, 이 중 마지막 L 개의 전송 심벌들이 복사되어 전체 전송 심벌들의 맨 앞에 삽입된다. 도 2에서 각각의 프레임은 OFDM 심벌로 정의된다.
한편, OFDM 시스템에서는 도 1 및 도 2에 보인 것처럼, 전송되는 데이터의 변,복조 과정에서의 역 고속 퓨리에 변환과 고속 퓨리에 변환이 OFDM 심벌 단위로 이루어지기 때문에 수신단에서 각 신호의 동기를 맞추는 것은 OFDM 심벌의 시작점을 찾는 것을 의미한다. 이러한 OFDM 시스템에서의 수신 신호 동기에 관한 내용은 국제전기통신연합(IEEE)에서 발행하는 논문(0-7803-2955-4/95)의 페이지 982 ~ 986에 "Low-Complex Frame Synchronization in OFDM Systems"라는 제목으로 게재되어 있다. 상기한 논문에서는 도 2와 같은 OFDM 심벌의 구조적인 특성을 이용하여 OFDM 심벌의 시작점을 찾는다. 즉, 도 2에서 처럼, A구간(2N+L 간격)만큼의 간격을 모니터하고, 이 중 일정 구간[(θ-N-L) ~ (θ-L)]의 수신 신호에 대한 상관관계를 계산하여 그 값이 최대치에 도달하는 시점을 새로운 OFDM 심벌의 시작점으로 판단한다. 이는 앞서 언급한 바와 같이, OFDM 시스템에서 하나의 OFDM 심벌의 CP 부분[(θ-N-L) ~ (θ-N)]이 해당 OFDM 심벌의 맨 뒷 단[(θ-L) ~ θ]과 동일한 값을 가지는 특 성 즉, 이 구간에서 수신신호의 상관관계가 최대치가 되는 특성을 이용한 것이다.
본 발명의 목적은 무선 인터넷 시스템의 수신단에서 수신되는 데이터의 프레임 동기를 이루기 위한 프리앰블 검출 장치 및 방법을 제공하는데 있다.
상술한 목적을 달성하기 위한 본 발명의 프리앰블 검출장치는 외부로부터 입력되는 프레임에서 소정 구간 심벌들에 대한 평균 파워를 측정하고, 이를 제 1 임계값과 비교하는 파워 측정기;와 상기 파워 측정기에 의해 측정된 프레임의 파워가 상기 제 1 임계값보다 크면, 상기 프레임의 OFDM 심벌들 중 소정 구간의 제 1 심벌들과 제 2 심벌들에 대한 상관관계 연산을 순차적으로 수행하고, 이를 제 2 임계값과 비교하는 제 1 상관기; 및 상기 제 1 상관기에 의한 상관관계 연산결과가 상기 제 2 임계값보다 크면, 상기 프레임의 OFDM 심벌들 중 소정구간의 제 3 심벌들과 제 4 심벌들에 대한 상관관계 연산을 순차적으로 수행하고, 이를 제 3 임계값과 비교하는 제 2 상관기를 구비한다.
본 발명의 또 다른 실시예로서, 프리앰블 검출장치는 외부로부터 입력되는 OFDM 심벌들을 저장하는 제 1 버퍼, 상기 제 1 버퍼에 저장된 OFDM 심벌들 중 소정 구간 심벌들의 평균 파워를 순차적으로 측정하고, 이를 제 1 임계값과 비교하는 파워 측정기, 상기 제 1 버퍼와 연결되고, 상기 파워 측정기에 의해 제어되어 온/오프 동작을 수행하는 제 1 스위칭 회로, 상기 제 1 스위칭 회로가 온되면, 상기 제 1 버퍼와 연결되어 상기 제 1 버퍼에 저장된 상기 OFDM 심벌들을 저장하는 제 2 버 퍼, 상기 제 2 버퍼로부터 상기 OFDM 심벌들 중 소정 구간의 제 1 심벌들과 제 2 심벌들을 입력받고, 이들의 상관관계 연산을 수행하여 이를 제 2 임계값과 비교하는 제 1 상관기, 상기 제 1 버퍼에 연결되고, 상기 제 1 상관기에 의해 제어되어 온/오프 동작을 수행하는 제 2 스위칭 회로, 상기 제 2 스위칭 회로가 온되면, 상기 제 1 버퍼와 연결되어 상기 제 1 버퍼에 저장된 상기 OFDM 심벌들을 저장하는 제 3 버퍼, 상기 제 3 버퍼로부터 상기 OFDM 심벌들 중 소정 구간의 제 3 심벌들과 제 4 심벌들을 입력받고, 이들의 상관관계 연산을 수행하여 이를 제 3 임계값과 비교하는 제 2 상관기를 구비한다.
(실시예)
2.3 GHz 무선 인터넷 표준 초안에서는 하향링크 전송 프레임의 첫 번째와 두 번째 OFDM 심벌을 프리앰블로 사용한다. 즉, 하나의 프리앰블 길이는 두 개의 OFDM 심벌 만큼의 길이(2 Ts)를 차지한다. 도 3은 무선 인터넷 표준에서 제안하는 프리앰블 구조를 보여주는 도면이다. 도 3에 보인 것처럼, 프리앰블은 두 개의 OFDM 심벌들로 이루어지며, 각각의 OFDM 심벌들에는 앞서 언급한 바와 같이, 다중 접속 환경에서 부반송파의 직교성이 파괴되는 것을 방지하기 위한 Cyclic Prefix(CP1, CP2)가 포함된다. 하나의 OFDM 심벌은 복수 개의 심벌들로 이루어지는데 통상 128개의 CP 심벌들과 1024개의 전송 심벌들로 이루어진다. 한편, CP1은 전송 심벌들 중 도 3의 A부분에 해당하는 전송 심벌들이 복사되어 삽입될 수도 있고, 도 3의 B부분(512개의 전송 심벌단위 중 맨 뒷단)에 해당하는 전송 심벌들이 복사되어 삽입될 수도 있다. 본 발명에서는 이상과 같은 프리앰블의 구조적인 특성을 이용하여 프리앰블을 검출할 수 있는 프리앰블 검출장치를 제안한다.
도 4는 본 발명에서 제안하는 프리앰블 검출장치의 실시예를 보여주는 블록도이다. 도 4에 보인 것처럼, 본 발명의 프리앰블 검출장치(preamble detector)는 복수 개의 버퍼들(402, 408, 414)과 복수 개의 스위칭 회로들(406, 412, 418) 그리고, 파워 측정기(404) 및 제 1, 제 2 상관기들(410, 416)을 포함한다. 도 4를 참조하여 본 발명의 프리앰블 검출장치를 보다 상세히 설명하면, 복수 개의 버퍼들 중 제 1 버퍼(402)는 외부로부터 수신되는 프레임들(r(n))을 순차적으로 임시 저장한다. 제 1 버퍼(402)에 저장되는 수신 신호들(r(n))은 도 3에 보인 구조의 프리앰블을 포함하는 프레임들이다.
파워 측정기(404)는 제 1 버퍼(402)로부터 입력되는 수신 신호(r(n))에 대해 128심벌 구간동안의 평균 파워(Pr(n))를 측정한다. 아래 [수학식 1]은 파워 측정기(404)에 의해 수행되는 연산식이다.
Figure 112004032033537-PAT00001
파워 측정기(404)는 상기 [수학식 1]에 의해 측정되는 128심벌 구간동안 수신 신호(r(n))의 평균 파워(Pr(n))가 사전에 정의된 제 1 임계값(Th1)보다 크면(Pr(n)>Th1) 외부로부터 프레임이 수신되기 시작한 것으로 판단하여 제 1 스위칭 회로 (406)를 온 시킨다.
제 1 스위칭 회로(406)는 제 1 버퍼(402)와 제 2 버퍼(408) 사이에 위치하며, 파워 측정기(404)에 의해 온/오프 동작이 제어된다. 만약, 제 1 스위칭 회로(406)가 파워 측정기(404)에 의해 온되면, 제 1 버퍼(402)로부터의 수신 신호(r(n))가 제 1 스위칭 회로(406)를 통해 제 2 버퍼(408)로 입력된다.
제 2 버퍼(408)는 제 1 스위칭 회로(406)를 통해 제 1 버퍼(402)로부터 입력되는 수신 신호(r(n))에서 프리앰블의 CP에 해당하는 심벌들(r(i))과 최초 전송 심벌들에서 CP로 복사되는 부분에 해당하는 심벌들(r(i+1024))만을 제 1 상관기(410)로 입력한다.
제 1 상관기(410)는 제 2 버퍼로부터 입력되는 심벌들(r(i), r(i+1024))의 상관관계(Swa)를 계산하여, 그 결과가 사전에 정의된 제 2 임계값(Th2)보다 크다면(Swa>Th2), 제 2 스위칭 회로(412)를 온 시킨다. 아래 [수학식 2]는 제 1 상관기(410)에 의해 수행되는 연산을 보여주는 식이다.
Figure 112004032033537-PAT00002
단,
Figure 112004032033537-PAT00003
이며, 위 [수학식 2]에서 r*는 r의 공액 복소수(complex conjugate)이다. 그리고, θ1은 파워 측정기(404)에 의해 측정된 수신 신호(r(n))의 파워(|rini|)가 제 1 임계치(Th1)보다 큰 순간의 i 값(심벌번호)이다.
제 1 상관기(410)는 위 [수학식 2]에서 i에 θ1의 값을 대입시켰을 때의 연산 결과 즉, θ1번째 심벌과 (θ1 + 1024)번째 심벌의 상관관계가 제 2 임계값(Th2)보다 커지면(Swa>Th2), 제 2 스위칭 회로(412)를 온 시킨다. 만약, i=θ1에서의 연산 결과가 제 2 임계값보다 작으면, θ1의 값을 1 심벌씩 증가시켜 가면서 연산을 수행하여 [수학식 2]의 연산 결과가 제 2 임계값(Th2)보다 커지는 시점에서 제 2 스위칭 회로(412)를 온 시킨다.
한편, 위 [수학식 2]는 CP1이 도 3의 A부분을 복사하여 삽입된 경우에 해당한다. 만약, CP1이 도 3의 B부분을 복사하여 삽입되었다면, 제 1 상관기(410)에 의해 수행되는 위 [수학식 2]의 연산은 아래 [수학식 3]과 같이 변경될 수 있다.
Figure 112004032033537-PAT00004
제 2 스위칭 회로(412)는 제 1 버퍼(402)와 제 3 버퍼(414) 사이에 위치하며, 제 1 상관기(410)에 의해 온/오프 동작이 제어된다. 만약, 제 2 스위칭 회로(412)가 제 1 상관기(410)에 의해 온되면, 제 1 버퍼(402)로부터의 수신 신호(r(n))가 제 2 스위칭 회로(412)를 통해 제 3 버퍼(414)로 입력된다.
제 3 버퍼(414)는 제 2 스위칭 회로(412)를 통해 제 1 버퍼(402)로부터 입력 되는 수신 신호(r(n))에서 프리앰블의 P1에 해당하는 심벌들(r(i+128), r(i+640))을 제 2 상관기(416)로 입력한다.
제 2 상관기(416)는 제 3 버퍼로부터 입력되는 심벌들(r(i+128), r(i+640))의 상관관계(Swb)를 계산하여, 그 결과가 사전에 정의된 제 3 임계값(Th3)보다 커지는 시점(Swb>Th3)의 θ값을 전체 프레임 동기를 위한 값으로 설정하고, 제 3 스위칭 회로(418)를 온 시킨다. 아래 [수학식 4]는 제 2 상관기(416)에 의해 수행되는 연산을 보여주는 식이다.
Figure 112004032033537-PAT00005
단, 위 [수학식 4]에서 θ2는 제 1 상관기(410)에 의해 수행된 연산 결과가제 2 임계값(Th2)보다 커지는 순간의 i 값(심벌번호)이다.
제 2 상관기(416)는 위 [수학식 4]에서 i에 θ2의 값을 대입시켰을 때의 연산 결과 즉, (θ2 + 128)번째 심벌과 (θ2 + 640)번째 심벌의 상관관계가 제 3 임계값(Th3)보다 커지면(Swb>Th3), 그 때의 θ2값을 전체 프레임 동기를 위한 값으로 설정하고, 제 3 스위칭 회로(413)를 온 시킨다. 만약, i=θ2에서의 연산 결과가 제 3 임계값보다 작으면, θ2의 값을 1 심벌씩 증가시켜 가면서 연산을 수행하여 [수학 식 4]의 연산 결과가 제 3 임계값(Th3)보다 커지는 시점에서의 θ 값을 프레임 동기를 위한 값으로 설정하고, 제 3 스위칭 회로(418)를 온 시킨다. 즉, [수학식 4]의 연산 결과가 제 3 임계값(Th3)보다 커지면 프리앰블이 입력된 것으로 판단한다.
한편, 본 발명에서 제 1 내지 제 3 임계값은 시뮬레이션을 통해 사전에 획득되어 정의될 수 있는 값이다.
이렇게 획득된 프레임 동기값 θ는 하향링크와 상향링크의 스위칭 타임을 결정하는데 사용될 수 있다. 즉, 하향링크를 통한 총 전송시간(DLt)은 시스템에서 정해진 값이므로, 설정된 프레임 동기값 θ에 하향링크를 통한 총 전송시간 DLt를 더한 값(θ+DLt)을 하향링크 전송과 상향링크 전송의 스위칭 타임으로 결정하여 수신기의 초기 프레임 동기에 사용한다.
이상과 같은 과정을 통해 초기 프레임 동기를 맞춘 후에는 매 프레임마다 아래 [수학식 5]와 같은 연산을 수행하여 프레임 동기를 유지한다.
Figure 112004032033537-PAT00006
즉, 위 [수학식 5]에서 ε≤±128 심벌들 중 크기가 제일 큰 값을 이용하여 프레임 동기로 사용하고, 이를 통해 하향링크와 상향링크의 스위칭 타임에 대한 트래킹(tracking)을 수행한다.
이상에서, 본 발명에 따른 프리앰블 검출장치와 검출방법을 도면을 통해 상 세히 설명하였지만, 이는 예시적인 것에 불과하며 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 다양한 응용 및 변경이 가능하다.
상술한 바와 같이, 본 발명의 프리앰블 검출장치는 무선 인터넷 시스템의 수신기에서 정확하고, 빠른 프레임 동기를 제공할 수 있다. 또한, 이를 통해 데이터 송수신을 위한 상향링크와 하향링크의 정확한 스위칭 타임을 결정할 수 있다.

Claims (14)

  1. 무선 인터넷 시스템 수신기의 프리앰블 검출장치에 있어서,
    외부로부터 입력되는 프레임의 파워를 측정하고, 이를 제 1 임계값과 비교하는 파워 측정기;
    상기 파워 측정기에 의해 측정된 프레임의 파워가 상기 제 1 임계값보다 크면, 상기 수신신호의 OFDM 심벌들 중 소정 구간의 제 1 심벌들과 제 2 심벌들에 대한 상관관계 연산을 순차적으로 수행하고, 이를 제 2 임계값과 비교하는 제 1 상관기;
    상기 제 1 상관기에 의한 상관관계 연산결과가 상기 제 2 임계값보다 크면, 상기 수신신호의 OFDM 심벌들 중 소정구간의 제 3 심벌들과 제 4 심벌들에 대한 상관관계 연산을 순차적으로 수행하고, 이를 제 3 임계값과 비교하는 제 2 상관기를 구비함을 특징으로 하는 프리앰블 검출장치.
  2. 제 1항에 있어서,
    상기 파워 측정기에 의해 측정되는 파워는 상기 프레임 중 128 심벌 구간동안의 평균 파워임을 특징으로 하는 프리앰블 검출장치.
  3. 제 1항에 있어서,
    상기 제 1 심벌들은 상기 제 2 심벌들을 복사하여 삽입된 Cyclic Prefix에 해당하는 심벌들임을 특징으로 하는 프리앰블 검출장치.
  4. 제 3항에 있어서,
    상기 제 3 및 제 4 심벌들은 상기 OFDM 심벌들 중 상기 제 1 심벌들을 제외한 나머지 부분에 해당하는 심벌들이며, 상기 제 3 심벌은 상기 제 4 심벌의 앞에 위치하고, 상기 제 2 심벌은 상기 제 4 심벌에 포함됨을 특징으로 하는 프리앰블 검출장치.
  5. 제 4항에 있어서,
    상기 제 1 심벌들 및 상기 제 2 심벌들은 각각 128개의 심벌들이고, 상기 제 3 심벌들 및 상기 제 4 심벌들은 각각 512개의 심벌들임을 특징으로 하는 프리앰블 검출장치.
  6. 제 5항에 있어서,
    상기 제 1 상관기에 의해 수행되는 연산식은
    Figure 112004032033537-PAT00007
    임을 특징으로 하는 프리앰블 검출장치.(단,
    Figure 112004032033537-PAT00008
    이며, r*는 r의 공액 복소수(complex conjugate)이다.)
  7. 제 5항에 있어서,
    상기 제 2 상관기에 의해 수행되는 연산식은
    Figure 112004032033537-PAT00009
    임을 특징으로 하는 프리앰블 검출장치.(단,
    Figure 112004032033537-PAT00010
    이며, r*는 r의 공액 복소수(complex conjugate)이다.)
  8. 제 7항에 있어서,
    상기 제 2 상관기에 의한 연산식에서 연산 결과가 상기 제 3임계값보다 커지는 시점의 θ값에 하향링크 전송시간을 더한 값이 상향링크와 하향링크의 스위칭 타임으로 결정됨을 특징으로 하는 프리앰블 검출장치.
  9. 제 3항에 있어서,
    상기 제 3 및 제 4 심벌들은 상기 OFDM 심벌들 중 상기 제 1 심벌들을 제외한 나머지 부분에 해당하는 심벌들이며, 상기 제 3 심벌은 상기 제 4 심벌의 앞에 위치하고, 상기 제 2 심벌은 상기 제 3 심벌에 포함됨을 특징으로 하는 프리앰블 검출장치.
  10. 제 9항에 있어서,
    상기 제 1 상관기에 의해 수행되는 연산식은
    Figure 112004032033537-PAT00011
    임을 특징으로 하는 프리앰블 검출장치.(단,
    Figure 112004032033537-PAT00012
    이며, r*는 r의 공액 복소수(complex conjugate)이다.)
  11. 무선 인터넷 시스템 수신기의 프리앰블 검출장치에 있어서,
    외부로부터 입력되는 OFDM 심벌들을 저장하는 제 1 버퍼;
    상기 제 1 버퍼에 저장된 OFDM 심벌들 중 소정 구간에 대한 평균 파워를 측정하고, 이를 제 1 임계값과 비교하는 파워 측정기;
    상기 제 1 버퍼와 연결되고, 상기 파워 측정기에 의해 제어되어 온/오프 동작을 수행하는 제 1 스위칭 회로;
    상기 제 1 스위칭 회로가 온되면, 상기 제 1 버퍼와 연결되어 상기 제 1 버퍼에 저장된 상기 OFDM 심벌들을 저장하는 제 2 버퍼;
    상기 제 2 버퍼로부터 상기 OFDM 심벌들 중 소정 구간의 제 1 심벌들과 제 2 심벌들을 입력받고, 이들의 상관관계 연산을 수행하여 이를 제 2 임계값과 비교하는 제 1 상관기;
    상기 제 1 버퍼에 연결되고, 상기 제 1 상관기에 의해 제어되어 온/오프 동작을 수행하는 제 2 스위칭 회로;
    상기 제 2 스위칭 회로가 온되면, 상기 제 1 버퍼와 연결되어 상기 제 1 버퍼에 저장된 상기 OFDM 심벌들을 저장하는 제 3 버퍼;
    상기 제 3 버퍼로부터 상기 OFDM 심벌들 중 소정 구간의 제 3 심벌들과 제 4 심벌들을 입력받고, 이들의 상관관계 연산을 수행하여 이를 제 3 임계값과 비교하는 제 2 상관기를 구비하되, 상기 제 1 스위칭 회로는 상기 파워 측정기에 의해 측정된 평균 파워가 상기 제 1 임계값보다 크면 온되고, 상기 제 2 스위칭 회로는 상기 제 1 상관기에 의한 상관관계 연산 결과가 상기 제 2 임계값보다 크면 온됨을 특징으로 하는 프리앰블 검출장치.
  12. 제 11항에 있어서,
    상기 제 1 심벌들은 상기 제 2 심벌들을 복사하여 삽입된 Cyclic Prefix임을 특징으로 하는 프리앰블 검출장치.
  13. 제 11항에 있어서,
    상기 제 3 심벌들과 상기 제 4 심벌들은 상기 OFDM 심벌들 중 상기 제 1 심벌들을 제외한 나머지 심벌들이며, 상기 제 2 심벌들은 상기 제 3 심벌들 또는 상기 제 4 심벌들 중 하나에 포함됨을 특징으로 하는 프리앰블 검출장치.
  14. 무선 인터넷 시스템 수신기의 프리앰블 검출방법에 있어서,
    외부로부터 수신되는 프레임의 소정 구간 심벌들에 대한 평균 파워를 측정하여 제 1 임계값과 비교하는 제1단계;
    상기 평균 파워가 상기 제 1 임계값보다 크면, 상기 OFDM 심벌의 Cyclic Prefix 심벌들에 대한 상관관계를 계산하여 제 2 임계값과 비교하는 제2단계;
    상기 Cyclic Prefix 심벌들에 대한 상관관계가 상기 제 2 임계값보다 크면, OFDM 심벌들 중 상기 Cyclic Prefix에 해당하는 심벌들을 제외한 나머지 심벌들에 대한 상관관계를 계산하여 제 3 임계값과 비교하고, 상기 제3단계에서의 연산결과가 상기 제 3 임계값보다 크면, 상기 OFDM 심벌을 프리앰블로 인식하는 제3단계를 포함함을 특징으로 하는 프리앰블 검출방법.
KR1020040056332A 2004-07-20 2004-07-20 무선 인터넷 시스템 수신단의 프리앰블 검출장치 및 방법 KR100643518B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040056332A KR100643518B1 (ko) 2004-07-20 2004-07-20 무선 인터넷 시스템 수신단의 프리앰블 검출장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040056332A KR100643518B1 (ko) 2004-07-20 2004-07-20 무선 인터넷 시스템 수신단의 프리앰블 검출장치 및 방법

Publications (2)

Publication Number Publication Date
KR20060007516A true KR20060007516A (ko) 2006-01-26
KR100643518B1 KR100643518B1 (ko) 2006-11-10

Family

ID=37118753

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040056332A KR100643518B1 (ko) 2004-07-20 2004-07-20 무선 인터넷 시스템 수신단의 프리앰블 검출장치 및 방법

Country Status (1)

Country Link
KR (1) KR100643518B1 (ko)

Also Published As

Publication number Publication date
KR100643518B1 (ko) 2006-11-10

Similar Documents

Publication Publication Date Title
US7336600B2 (en) Cell search method for orthogonal frequency division multiplexing based cellular communication system
JP6031137B2 (ja) 無線通信システムにおける距離範囲拡大のための構成可能なランダム・アクセス・チャネル構造
US7991084B2 (en) Apparatus, method and computer program product for detecting non-synchronized random access channel preamble
US8144819B2 (en) Synchronization for chirp sequences
EP2439973B1 (en) Detection method and apparatus based on random access process
US9337998B2 (en) Method for improving synchronization and information transmission in a communication system
US7801180B2 (en) Systems, apparatus and techniques for fast cell search and accurate synchronization in wireless communications
US20090225707A1 (en) Method for processing the random access transmission in the frequency domain
KR101080906B1 (ko) 기준 신호 생성 장치 및 이를 이용한 프리앰블 시퀀스 검출 장치
KR20070039155A (ko) 빠른 셀 검색 방법 및 장치
CN105530701B (zh) 一种干扰源定位方法及装置
KR100575959B1 (ko) 다중 반송파 변조 방식을 사용하는 통신 시스템에서파일럿 송수신 장치 및 방법
KR20050101253A (ko) 직교 분할 다중 접속 시스템에서 셀 검출 방법 및 장치
CN102387108A (zh) 一种物理随机接入信道信号的传输方法及装置
US8199738B2 (en) Apparatus and method for processing ranging channel of communication system
WO2008022598A1 (fr) Procédé de test, terminal et dispositif côté réseau pour accès aléatoire
US8861622B2 (en) Transmitting apparatus and method for a digital telecommunication system
CN101741800B (zh) 同步搜索方法
KR101162216B1 (ko) 가변 순환전치부를 사용하는 통신 시스템에서의 신호송수신 방법과 이를 수행하는 기지국 및 사용자 기기
KR100643518B1 (ko) 무선 인터넷 시스템 수신단의 프리앰블 검출장치 및 방법
CN101674280A (zh) 检测ofdm符号时偏和频偏的方法
KR20130005124A (ko) 다중입출력 직교주파수분할다중화 기반 시스템을 위한 시간 동기 장치 및 그 방법
CN100440877C (zh) 用于连续正交频分复用解调的方法和装置
KR101265619B1 (ko) 복합 동기 채널 구조, 이를 이용한 신호 전송, 시퀀스적용, 시퀀스 분석 방법 및 장치
KR100874485B1 (ko) 셀룰러 시스템의 하향 링크 프레임 생성 방법 및 장치, 셀 탐색 방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121101

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131101

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20141103

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151102

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20161107

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20171101

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20181101

Year of fee payment: 13