KR20050121550A - Display apparatus and method of controlling the same - Google Patents

Display apparatus and method of controlling the same Download PDF

Info

Publication number
KR20050121550A
KR20050121550A KR1020040046714A KR20040046714A KR20050121550A KR 20050121550 A KR20050121550 A KR 20050121550A KR 1020040046714 A KR1020040046714 A KR 1020040046714A KR 20040046714 A KR20040046714 A KR 20040046714A KR 20050121550 A KR20050121550 A KR 20050121550A
Authority
KR
South Korea
Prior art keywords
display mode
synchronization signal
signal
timing
determining
Prior art date
Application number
KR1020040046714A
Other languages
Korean (ko)
Inventor
이재승
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040046714A priority Critical patent/KR20050121550A/en
Publication of KR20050121550A publication Critical patent/KR20050121550A/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은, 외부로부터 입력되는 동기신호에 따라 디스플레이모드를 판별하고, 판별된 디스플레이모드에 기초하여 영상을 표시하는 디스플레이장치 및 그 제어방법에 관한 것이다. 본 디스플레이장치의 제어방법은, 상기 동기신호의 타이밍을 소정의 시간 지연을 두고 복수 회 체크하는 단계와; 상기 복수 회 체크한 동기신호의 타이밍 사이의 변동폭을 평가하는 단계와; 상기 변동폭이 소정값 이하인 경우, 최후에 체크한 상기 동기신호의 타이밍값에 따라 상기 디스플레이모드를 결정하는 단계를 포함하는 것을 특징으로 한다. 이에 의하여, 비디오카드의 출력신호 불안정시 디스플레이모드를 잘못 판단하는 오류를 방지할 수 있다. The present invention relates to a display apparatus for determining a display mode according to a synchronization signal input from the outside and displaying an image based on the determined display mode, and a control method thereof. The control method of the present display apparatus includes the steps of checking the timing of the synchronization signal a plurality of times with a predetermined time delay; Evaluating a fluctuation range between timings of the synchronization signal checked multiple times; And when the fluctuation range is less than or equal to a predetermined value, determining the display mode according to a timing value of the synchronization signal last checked. As a result, when the output signal of the video card is unstable, an error of incorrectly determining the display mode can be prevented.

Description

디스플레이장치 및 그 제어방법{DISPLAY APPARATUS AND METHOD OF CONTROLLING THE SAME}DISPLAY APPARATUS AND METHOD OF CONTROLLING THE SAME}

본 발명은 디스플레이장치 및 그 제어방법에 관한 것으로서, 보다 상세하게는, 비디오카드의 출력신호 불안정시 디스플레이모드를 잘못 판단하는 오류를 방지할 수 있는 디스플레이장치 및 그 제어방법에 관한 것이다. The present invention relates to a display apparatus and a control method thereof, and more particularly, to a display apparatus and a control method thereof capable of preventing an error of incorrectly determining a display mode when an output signal of an video card is unstable.

일반적으로 디스플레이장치는 연계된 PC의 비디오카드로부터 전송되는 WUXGA(Wide Ultra eXtended Graphic Adapter, 1920×1200), UXGA(Ultra Extended Graphic Adapter, 1600×1200), SXGA(Super Extended Graphic Adapter, 1280×1024), XGA(Extended Graphic Adapter, 1024×768) 등과 같은 디스플레이모드의 영상신호를 일련의 신호처리를 거쳐 화면상에 디스플레이하는 장치이다.In general, the display device is WUXGA (Wide Ultra eXtended Graphic Adapter, 1920 × 1200), UXGA (Ultra Extended Graphic Adapter, 1600 × 1200), SXGA (Super Extended Graphic Adapter, 1280 × 1024) , A device for displaying an image signal of a display mode such as XGA (Extended Graphic Adapter, 1024 × 768) on a screen through a series of signal processing.

이러한 디스플레이장치는, 영상을 표시하기 위해 PC에서 발생되어 출력되는 영상신호와 수평 및 수직동기신호(H-sync/V-sync)를 수신받는다. 여기서, PC에서 발생된 영상신호의 디스플레이모드는 단일 종류의 모드가 수신되지 않고, PC에 내장된 비디오카드의 종류에 따라 다양한 종류의 디스플레이모드가 발생할 수 있다. Such a display device receives an image signal generated from a PC and outputs horizontal and vertical synchronization signals (H-sync / V-sync) to display an image. Here, in the display mode of the video signal generated in the PC, a single type of mode may not be received, and various types of display modes may occur according to the type of video card embedded in the PC.

디스플레이장치는 비디오카드로부터 전송된 수평 및 수직동기신호를 측정하여 비디오카드에서 발생된 영상신호의 디스플레이모드를 판단하고, 각 디스플레이모드에 적합하게 영상신호를 디스플레이한다. The display apparatus measures the horizontal and vertical synchronization signals transmitted from the video card to determine the display mode of the video signal generated from the video card, and displays the video signal appropriately for each display mode.

종래 디스플레이장치의 디스플레이모드 판단과정을 도 1을 참조하여 간략히 설명하면 다음과 같다. The display mode determination process of the conventional display apparatus will be briefly described with reference to FIG. 1 as follows.

도 1에 도시된 바와 같이, 먼저, 외부로부터 수평/수직 동기신호의 입력이 있는지를 감지한다(S100). 감지결과, 수평/수직 동기신호의 입력이 있으면, 수평/수직 동기신호의 타이밍을 분석하여 디스플레이모드를 판단한다(S102, S104). 여기서, 디스플레이모드 판단시 분석된 타이밍과 일치하는 디스플레이모드로 판단하거나, 혹은 일치하는 디스플레이모드가 없을 때에는 가장 근소한 디스플레이모드로 판단한다. 그리고, 판단된 디스플레이모드에 기초하여 영상신호를 디스플레이하도록 한다(S106). As shown in FIG. 1, first, it is detected whether there is an input of a horizontal / vertical synchronization signal from the outside (S100). As a result of the detection, when the horizontal / vertical synchronization signal is input, the timing of the horizontal / vertical synchronization signal is analyzed to determine the display mode (S102 and S104). In this case, the display mode is determined to be the display mode that matches the analyzed timing, or when there is no display mode, the display mode is determined to be the least display mode. In operation S106, an image signal is displayed based on the determined display mode.

영상신호 및 수평/수직 동기신호를 발생하는 비디오카드의 경우에 해상도나 주파수의 변화가 발생하면 10msec 이내의 짧은 시간 안에 안정된 새로운 신호로 바뀌게 되는 것이 일반적이나, 성능이 저하된 비디오카드의 경우 영상신호의 해상도 변경시에 신호가 안정화되는 시간이 50msec 이상이 소요되게 된다. In the case of video card that generates video signal and horizontal / vertical sync signal, if the resolution or frequency change occurs, it is generally changed to a stable new signal within a short time within 10msec. It takes 50msec or more for the signal to stabilize when the resolution is changed.

따라서, 도 1에 도시된 종래의 방식으로 디스플레이모드를 판단하게 되는 경우에는 신호가 안정화되기 이전에 비디오카드로부터 입력되는 동기신호에 대한 분석을 하고, 디스플레이할 디스플레이모드를 결정하게 된다. 이에, 입력된 영상신호의 디스플레이모드와 다른 디스플레이모드에 기초하여 영상신호를 디스플레이하게 되는 경우가 발생하게 된다. Therefore, when the display mode is determined by the conventional method shown in FIG. 1, the display signal is analyzed and the display mode to be displayed is determined before the signal is stabilized. As a result, the video signal may be displayed based on a display mode different from that of the input video signal.

따라서, 본 발명의 목적은, 비디오카드의 출력신호 불안정시 디스플레이모드를 잘못 판단하는 오류를 방지할 수 있는 디스플레이장치 및 그 제어방법을 제공하는 것이다. Accordingly, an object of the present invention is to provide a display apparatus and a control method thereof capable of preventing an error of incorrectly determining a display mode when an output signal of an video card is unstable.

상기 목적은, 본 발명에 따라, 외부로부터 입력되는 동기신호에 따라 디스플레이모드를 판별하고, 판별된 디스플레이모드에 기초하여 영상을 표시하는 디스플레이장치의 제어방법에 있어서, 상기 동기신호의 타이밍을 소정의 시간 지연을 두고 복수 회 체크하는 단계와; 상기 복수 회 체크한 동기신호의 타이밍 사이의 변동폭을 평가하는 단계와; 상기 변동폭이 소정값 이하인 경우, 최후에 체크한 상기 동기신호의 타이밍값에 따라 상기 디스플레이모드를 결정하는 단계를 포함하는 것을 특징으로 하는 디스플레이장치의 제어방법에 의해 달성된다.According to the present invention, a control method of a display apparatus for determining a display mode according to a synchronization signal input from the outside and displaying an image based on the determined display mode, wherein the timing of the synchronization signal is predetermined. Checking a plurality of times with a time delay; Evaluating a fluctuation range between timings of the synchronization signal checked multiple times; And when the fluctuation range is less than or equal to a predetermined value, determining the display mode according to the timing value of the last synchronous signal checked last.

한편, 상기 목적은 본 발명의 다른 분야에 따르면, 외부로부터 입력되는 동기신호에 따라 디스플레이모드를 판별하고, 판별된 디스플레이모드에 기초하여 영상을 표시하는 디스플레이장치에 있어서, 상기 동기신호의 타이밍을 소정의 시간 지연을 두고 복수 회 체크하여 상기 복수 회 체크한 동기신호의 타이밍 사이의 변동폭을 평가하고, 상기 변동폭이 소정값 이하인 경우, 최후에 체크한 상기 동기신호의 타이밍값에 따라 상기 디스플레이모드를 결정하는 제어부를 포함하는 것을 특징으로 하는 디스플레이장치에 의해서도 달성된다.Meanwhile, according to another aspect of the present invention, a display apparatus for determining a display mode according to a synchronization signal input from an external device and displaying an image based on the determined display mode includes determining a timing of the synchronization signal. Check the plural times with a time delay of the plurality of times to evaluate the fluctuation range between the timings of the checked synchronous signals. It is also achieved by a display device comprising a control unit.

이하에서는 첨부도면을 참조하여 본 발명에 대해 상세히 설명한다. Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

도 2는 본 발명에 따른 디스플레이장치의 영상처리부의 구성을 나타낸 블록도이다. 2 is a block diagram illustrating a configuration of an image processing unit of a display apparatus according to the present invention.

도 2에 도시된 바와 같이, 본 디스플레이장치의 영상처리부는 비디오카드로부터 전송된 아날로그 RGB 영상신호를 수평 동기신호(H-sync)와 동기된 소정의 클럭에 따라 디지털 RGB 영상신호로 변환하는 A/D 변환기(10)와, 디지털 RGB 영상신호를 프레임 단위로 임시저장하기 위한 프레임버퍼(14)와, A/D 변환기(10)로부터 출력되는 디지털 RGB 영상신호를 LCD 모듈 상에 디스플레이 가능한 프레임 단위로 변환하여 프레임버퍼(14)에 저장하였다가 LCD모듈의 신호 입력 타이밍에 맞도록 전송하는 비디오스케일러(12)와, 비디오카드로부터 전송된 수평 및 수직동기신호(H-sync/V-sync)에 따라 입력되는 영상신호의 디스플레이모드를 판단하고 해당 디스플레이모드에 맞게 영상신호가 디스플레이되도록 A/D 변환기(10) 및 비디오스케일러(12)를 제어하는 마이컴(16)을 포함한다. As shown in FIG. 2, the image processing unit of the present display apparatus converts an analog RGB image signal transmitted from a video card into a digital RGB image signal according to a predetermined clock synchronized with a horizontal synchronization signal (H-sync). D converter 10, frame buffer 14 for temporarily storing digital RGB image signals in units of frames, and digital RGB image signals output from A / D converter 10 in units of frames that can be displayed on the LCD module. The video scaler 12 converts and stores the frame buffer 14 in accordance with the signal input timing of the LCD module and the horizontal and vertical synchronization signals (H-sync / V-sync) transmitted from the video card. The microcomputer 16 determines the display mode of the input video signal and controls the A / D converter 10 and the video scaler 12 to display the video signal according to the display mode.

A/D 변환기(10)는 마이컴(16)의 제어에 따라 입력영상신호를 샘플링하기 위한 클럭을 수평 동기신호 타이밍에 맞도록 발생시켜 디지털 샘플링을 수행함으로써 디지털 RGB 영상신호를 출력한다. 그와 동시에 비디오스케일러(12)의 신호인식을 위한 도트 클럭(Dot Clock)을 출력한다.The A / D converter 10 outputs a digital RGB video signal by generating a clock for sampling the input video signal according to the control of the microcomputer 16 to match the horizontal synchronization signal timing and performing digital sampling. At the same time, a dot clock for signal recognition of the video scaler 12 is output.

LCD모듈은 비디오스케일러(12)에서 출력된 디지털 RGB 영상신호를 비디오스케일러(12)에서 출력되는 데이터 인에이블(D/E) 및 외부 클럭(OUT CLK)에 따라 인식하고 수평/수직 동기신호에 맞도록 디스플레이한다. The LCD module recognizes the digital RGB image signal output from the video scaler 12 according to the data enable (D / E) and the external clock (OUT CLK) output from the video scaler 12 and fits the horizontal / vertical synchronization signal. Display the

마이컴(16)은 수평 및 수직동기신호가 입력되는지를 감지한다. 감지결과, 수평 및 수직동기신호가 입력되면, 수평 및 수직동기신호의 타이밍을 소정의 시간 지연을 두고 복수 회 분석한다. 여기서, 소정의 시간은 대략 50msec 이상인 것이 바람직하다. The microcomputer 16 detects whether horizontal and vertical synchronization signals are input. As a result of the detection, when the horizontal and vertical synchronization signals are input, the timing of the horizontal and vertical synchronization signals is analyzed a plurality of times with a predetermined time delay. Here, it is preferable that predetermined time is about 50 msec or more.

마이컴(16)은 복수 회 분석한 수평 및 수직동기신호의 타이밍 사이의 변동폭이 소정값 이하이면, 입력되는 영상신호가 안정된 신호라고 결정하여 최후 분석된 타이밍값에 따라 디스플레이모드를 판단한다. 그리고, 판단된 디스플레이모드에 기초하여 영상신호를 표시하도록 한다. 여기서, 소정값은 대략 10%인 것이 바람직하다. The microcomputer 16 determines that the input video signal is a stable signal when the fluctuation range between the timings of the horizontal and vertical synchronization signals analyzed multiple times is less than or equal to the predetermined value, and determines the display mode according to the last analyzed timing value. Then, the video signal is displayed based on the determined display mode. Here, the predetermined value is preferably about 10%.

반면, 마이컴(16)은 복수 회 분석한 수평 및 수직동기신호의 타이밍 사이의 변동폭이 소정값을 초과하는 경우에는 입력되는 영상신호가 불안정한 신호라고 결정하여 소정의 시간 지연을 두고 복수 회 타이밍 분석을 재실행한다. On the other hand, the microcomputer 16 determines that the input video signal is an unstable signal when the variation between the timings of the horizontal and vertical synchronization signals analyzed multiple times exceeds a predetermined value, and performs the timing analysis multiple times with a predetermined time delay. Rerun

디스플레이모드가 판단되면, 마이컴(16)은 해당 디스플레이모드에 맞게 영상신호가 디스플레이되도록 A/D 변환기(10) 및 비디오스케일러(12)를 제어한다. When the display mode is determined, the microcomputer 16 controls the A / D converter 10 and the video scaler 12 to display an image signal according to the display mode.

이로써, 비디오카드로부터 출력되는 신호가 안정된 신호라고 판단된 경우에 디스플레이모드를 판단하여 비디오카드로부터의 출력신호가 불안정한 경우에 디스플레이모드를 잘못 판단하는 오류를 줄일 수 있다. As a result, when it is determined that the signal output from the video card is a stable signal, the display mode is judged, and an error of incorrectly determining the display mode when the output signal from the video card is unstable can be reduced.

이러한 구성을 갖는 본 발명에 따른 디스플레이장치의 제어흐름을 도 3에 도시하였다. 3 shows a control flow of the display apparatus according to the present invention having such a configuration.

먼저, 마이컴(16)은 수평 및 수직 동기신호의 입력이 있는지를 감지한다(S10). 감지결과, 수평 및 수직동기신호의 입력이 있으면, 수평 및 수직 동기신호의 타이밍을 분석한다(S12). 그리고, 소정의 시간 지연을 두고 타이밍을 재분석한다(S14, S16). S12단계에서 분석한 타이밍값과 S16단계에서 분석한 타이밍값 사이의 변동폭이 소정값 이하이면(S18), 마이컴(16)은 S16단계에서 분석된 타이밍값에 따라 디스플레이모드를 판단한다(S20). 그리고, 판단된 디스플레이모드에 기초하여 영상신호를 표시하도록 한다(S22). 그리고, S12단계에서 분석한 타이밍값과 S16단계에서 분석한 타이밍값 사이의 변동폭이 소정값을 초과하는 경우에는 S12단계로 복귀하여 타이밍분석을 재실행한다. First, the microcomputer 16 detects whether there is an input of horizontal and vertical synchronization signals (S10). As a result of the detection, when the horizontal and vertical synchronization signals are input, the timing of the horizontal and vertical synchronization signals is analyzed (S12). Then, the timing is reanalyzed with a predetermined time delay (S14, S16). If the variation range between the timing value analyzed in step S12 and the timing value analyzed in step S16 is equal to or less than a predetermined value (S18), the microcomputer 16 determines the display mode according to the timing value analyzed in step S16 (S20). In operation S22, an image signal is displayed based on the determined display mode. When the fluctuation range between the timing value analyzed in step S12 and the timing value analyzed in step S16 exceeds a predetermined value, the process returns to step S12 to perform timing analysis again.

본 발명의 디스플레이장치는 TV, 모니터 등 비디오카드로부터 신호를 수신할 수 있는 디스플레이장치이면 어떠한 것도 가능하다. The display device of the present invention may be any display device capable of receiving a signal from a video card such as a TV or a monitor.

한편, 전술한 실시예에서는 비디오카드로부터 아날로그 RGB 영상신호가 입력되어 디스플레이장치에 A/D 변환기(10)가 마련되어 있는 것으로 상술하였으나, 비디오카드로부터 디지털 RGB 영상신호가 입력되는 경우 비디오스케일러(12)에서 직접 영상신호 및 수평 및 수직 동기신호를 입력받을 수도 있음은 물론이다. Meanwhile, in the above-described embodiment, the analog RGB image signal is input from the video card and the A / D converter 10 is provided in the display device. However, when the digital RGB image signal is input from the video card, the video scaler 12 is input. Of course, the video signal and the horizontal and vertical synchronization signal may be directly input from.

한편, 전술한 실시예에서는 LCD 장치를 상술하였으나, CRT, PDP 등도 모두 가능하다. Meanwhile, in the above-described embodiment, the LCD device has been described above, but both CRT and PDP are possible.

이와 같이, 본 발명은 비디오카드로부터 입력되는 동기신호를 소정의 시간 지연을 두고 복수 회 분석하고, 복수 회 분석된 분석값 사이의 변동폭이 소정값 이하인 경우에 디스플레이모드를 판단함으로써, 비디오카드로부터 불안정한 신호가 출력될 때 디스플레이모드를 잘못 판단하는 것을 방지할 수 있도록 한다. As described above, the present invention analyzes the synchronous signal input from the video card a plurality of times with a predetermined time delay, and determines the display mode when the fluctuation range between the analyzed values multiple times is less than or equal to the predetermined value. It is possible to prevent the display mode from being misjudged when a signal is output.

본 발명은 상술한 실시예에 한정되지 않으며 본 발명의 사상 내에서 당업자에 의한 변형이 가능함은 물론이다. The present invention is not limited to the above-described embodiment and can be modified by those skilled in the art within the spirit of the invention.

이상 설명한 바와 같이, 본 발명에 따르면, 비디오카드의 출력신호 불안정시 디스플레이모드를 잘못 판단하는 오류를 방지할 수 있는 디스플레이장치 및 그 제어방법이 제공된다. As described above, according to the present invention, there is provided a display apparatus and a control method thereof capable of preventing an error of incorrectly determining a display mode when an output signal of an video card is unstable.

도 1은 종래 디스플레이장치의 제어흐름도, 1 is a control flow diagram of a conventional display device,

도 2는 본 발명에 따른 디스플레이장치의 영상처리부의 구성을 나타낸 블록도, 2 is a block diagram showing the configuration of an image processing unit of a display device according to the present invention;

도 3은 본 발명에 따른 디스플레이장치의 제어흐름도이다. 3 is a control flowchart of a display apparatus according to the present invention.

* 도면의 주요 부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings

10 : A/D 변환기 12 : 비디오스케일러10: A / D Converter 12: Video Scaler

14 : 프레임버퍼 16 : 마이컴14: frame buffer 16: micom

Claims (2)

외부로부터 입력되는 동기신호에 따라 디스플레이모드를 판별하고, 판별된 디스플레이모드에 기초하여 영상을 표시하는 디스플레이장치의 제어방법에 있어서, A control method of a display apparatus for determining a display mode according to a synchronization signal input from an external device and displaying an image based on the determined display mode. 상기 동기신호의 타이밍을 소정의 시간 지연을 두고 복수 회 체크하는 단계와;Checking the timing of the synchronization signal a plurality of times with a predetermined time delay; 상기 복수 회 체크한 동기신호의 타이밍 사이의 변동폭을 평가하는 단계와;Evaluating a fluctuation range between timings of the synchronization signal checked multiple times; 상기 변동폭이 소정값 이하인 경우, 최후에 체크한 상기 동기신호의 타이밍값에 따라 상기 디스플레이모드를 결정하는 단계를 포함하는 것을 특징으로 하는 디스플레이장치의 제어방법.And determining the display mode according to a timing value of the synchronization signal last checked when the fluctuation range is less than or equal to a predetermined value. 외부로부터 입력되는 동기신호에 따라 디스플레이모드를 판별하고, 판별된 디스플레이모드에 기초하여 영상을 표시하는 디스플레이장치에 있어서, A display apparatus for determining a display mode according to a synchronization signal input from an external device and displaying an image based on the determined display mode. 상기 동기신호의 타이밍을 소정의 시간 지연을 두고 복수 회 체크하여 상기 복수 회 체크한 동기신호의 타이밍 사이의 변동폭을 평가하고, 상기 변동폭이 소정값 이하인 경우, 최후에 체크한 상기 동기신호의 타이밍값에 따라 상기 디스플레이모드를 결정하는 제어부를 포함하는 것을 특징으로 하는 디스플레이장치.The timing of the synchronization signal is checked a plurality of times with a predetermined time delay to evaluate the variation range between the timings of the synchronization signals checked a plurality of times. When the variation range is less than or equal to the predetermined value, the timing value of the synchronization signal last checked And a controller configured to determine the display mode according to the present invention.
KR1020040046714A 2004-06-22 2004-06-22 Display apparatus and method of controlling the same KR20050121550A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040046714A KR20050121550A (en) 2004-06-22 2004-06-22 Display apparatus and method of controlling the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040046714A KR20050121550A (en) 2004-06-22 2004-06-22 Display apparatus and method of controlling the same

Publications (1)

Publication Number Publication Date
KR20050121550A true KR20050121550A (en) 2005-12-27

Family

ID=37293677

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040046714A KR20050121550A (en) 2004-06-22 2004-06-22 Display apparatus and method of controlling the same

Country Status (1)

Country Link
KR (1) KR20050121550A (en)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0143679B1 (en) * 1995-06-28 1998-07-15 배순훈 Apparatus for distinguishing video mode
KR19980053589A (en) * 1996-12-27 1998-09-25 배순훈 Image Mode Determination
KR100268717B1 (en) * 1993-05-24 2000-10-16 김순택 Image output cutoff of monitor
KR20020008675A (en) * 2000-07-25 2002-01-31 김홍기 A circuit for preventing an abnormal picture
KR20030066889A (en) * 2002-02-05 2003-08-14 삼성전자주식회사 display apparatus and error detection method thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100268717B1 (en) * 1993-05-24 2000-10-16 김순택 Image output cutoff of monitor
KR0143679B1 (en) * 1995-06-28 1998-07-15 배순훈 Apparatus for distinguishing video mode
KR19980053589A (en) * 1996-12-27 1998-09-25 배순훈 Image Mode Determination
KR20020008675A (en) * 2000-07-25 2002-01-31 김홍기 A circuit for preventing an abnormal picture
KR20030066889A (en) * 2002-02-05 2003-08-14 삼성전자주식회사 display apparatus and error detection method thereof

Similar Documents

Publication Publication Date Title
US9582850B2 (en) Apparatus and method thereof
EP0805430B1 (en) Video adapter and digital image display apparatus
KR100327369B1 (en) Apparatus and method for interfacing video information of computer system
US20070171305A1 (en) Image processing apparatus capable of communication with an image source and method thereof
KR100304899B1 (en) Apparatus and method for displaying out of range video of monitor
KR100472461B1 (en) Display device for discriminating abnormal image signal and method thereof
EP1787190B1 (en) Display apparatus and control method thereof
US20060184331A1 (en) Controller for generating video signal, simulation system comprising the same, and method of generating video signal
KR20050121550A (en) Display apparatus and method of controlling the same
KR100805243B1 (en) Display apparatus and control method thereof
KR100459186B1 (en) Method and apparatus for automatic sensing input mode of a display device
KR100658855B1 (en) Detection method for resolution of input signal of monitor
KR100609058B1 (en) Display Apparatus And Control Method Thereof
KR100528478B1 (en) Display device and its synchronizing signal detecting device and detecting method
KR100777279B1 (en) Monitor and Method for Controlling Visible Screen of The Same
KR100910910B1 (en) Display Data Processor Of Monitor
KR100415998B1 (en) Display apparatus and control method thereof
JP2016163334A (en) Synchronous signal generation device, synchronous signal generation method, video processing apparatus and program
KR101534019B1 (en) Display apparatus and control method thereof
KR20050080526A (en) Mode change control apparatus and control method in display device
KR20010077302A (en) Method and apparatus for controlling power of monitor
KR20010060979A (en) Apparatus and method for controlling display power management of computer set
JPH10333629A (en) Display device
KR20060011400A (en) Method and apparatus of guiding selectting of displaying mode
KR20040009110A (en) method for discriminating video mode of monitor

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application