KR20050110452A - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR20050110452A
KR20050110452A KR1020040035470A KR20040035470A KR20050110452A KR 20050110452 A KR20050110452 A KR 20050110452A KR 1020040035470 A KR1020040035470 A KR 1020040035470A KR 20040035470 A KR20040035470 A KR 20040035470A KR 20050110452 A KR20050110452 A KR 20050110452A
Authority
KR
South Korea
Prior art keywords
board
control signal
chassis base
plasma display
return current
Prior art date
Application number
KR1020040035470A
Other languages
English (en)
Other versions
KR100612336B1 (ko
Inventor
박종두
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040035470A priority Critical patent/KR100612336B1/ko
Publication of KR20050110452A publication Critical patent/KR20050110452A/ko
Application granted granted Critical
Publication of KR100612336B1 publication Critical patent/KR100612336B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/44Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/64Constructional details of receivers, e.g. cabinets or dust covers
    • H04N5/655Construction or mounting of chassis, e.g. for varying the elevation of the tube
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K9/00Screening of apparatus or components against electric or magnetic fields
    • H05K9/0073Shielding materials
    • H05K9/0094Shielding materials being light-transmitting, e.g. transparent, translucent
    • H05K9/0096Shielding materials being light-transmitting, e.g. transparent, translucent for television displays, e.g. plasma display panel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/446Electromagnetic shielding means; Antistatic means

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Electromagnetism (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 디퍼렌셜 모드 루프에 의하여 발생되는 EMI를 저감시키는 플라즈마 디스플레이 장치에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 장치는, 플라즈마 디스플레이 패널; 상기 플라즈마 디스플레이 패널을 부착 지지하는 샤시 베이스; 및 상기 샤시 베이스의 플라즈마 디스플레이 패널 반대측에 설치되는 보드들을 포함하며, 상기 보드들은 제어신호를 생성하는 제1 보드와 이 제1 보드와 제어신호 경로와 리턴 전류 경로로 연결되는 제2 보드를 포함하며, 상기 리턴 전류 경로는 제어신호 경로의 일측 샤시 베이스에 구비되어 제1 보드를 고정시키는 제1 보스와, 상기 제어신호 경로의 다른 일측 샤시 베이스에 구비되어 제2 보드를 고정시키는 제2 보스로 형성된다.

Description

플라즈마 디스플레이 장치 {PLASMA DISPLAY DEVICE}
본 발명은 플라즈마 디스플레이 장치에 관한 것으로서, 보다 상세하게는 전자파 장애(Electro Magnetic Interference, 이하 EMI라 한다)를 저감시키는 플라즈마 디스플레이 장치에 관한 것이다.
주지된 바와 같이, 플라즈마 디스플레이 패널(Plasma Display Panel, 이하 PDP라 한다)은 방전 셀 내에서 일어나는 기체 방전에 의한 진공 자외선으로 형광체를 여기시켜 화상을 구현하는 표시 패널로서 표시용량과 휘도, 콘트라스트, 시야각 등의 성능이 우수하고, 박형이면서 경량으로 대화면을 구현한다.
이 PDP를 사용하는 플라즈마 디스플레이 장치는 화상을 구현하는 PDP와, PDP를 지지하는 샤시 베이스와, PDP를 대향하여 샤시 베이스에 설치되는 구동 보드들과, PDP와 샤시 베이스 및 구동 보드를 감싸며 플라즈마 디스플레이 장치의 외관을 형성하는 케이스로 이루어진다.
이 케이스는 PDP의 전방에 위치하는 프런트 커버와, PDP의 후방에 위치하는 백 커버로 이루어진다. 여기서 프런트 커버와 백 커버는 일반적으로 서로 분해 결합 가능한 결합 구조를 이룬다.
상기 샤시 베이스에 장착되는 구동 보드들은 PDP의 구동을 위한 타이밍 생성 및 제어를 담당하는 로직 보드, 어드레스전극을 위한 어드레스 보드, X, Y 전극을 위한 X, Y 보드, 및 이들 보드들에 전원을 공급하는 파워 서플라이 보드 등으로 구성된다.
도 4는 종래기술에 따른 샤시 베이스의 부분 평면도이다.
이 도면을 참조하여 상기 보드들을 설명하면, 이 보드(111, 113, 115)들은 샤시 베이스(117)에 다수로 구비된 보스(119)들에 세트 스크류(121)로 고정 장착되어, 상호 케이블 또는 플랙서블 인쇄회로 기판(123, Flexible Printed circuit, 이하 FPC라 한다)으로 연결된다.
따라서, 상기 보드(111), 즉 로직 보드(111)에서 생성되는 각 보드(113, 115) 별 제어신호는 케이블 또는 플랙서블 인쇄회로 기판(123)을 통하여 해당 보드(113, 115)로 전송되어 해당 보드(113, 115)를 구동시키게 된다. 그리고 해당 보드(113, 115)의 리턴 신호는 해당 보드(113, 115)에 대응하여 샤시 베이스(117)에 구비된 최 근접 보스(119)들을 통하여 형성되는 리턴 전류 경로(점선으로 도시)를 통하여 로직 보드(11)로 리턴 된다.
그러나, 상기와 같은 플라즈마 디스플레이 장치는 샤시 베이스에 설치되는 보드(111, 113, 115)들의 설치 위치에 따라 리턴 전류 경로(점선으로 도시)가 변경되어 로직 보드(111)와 해당 보드(113, 115) 간에 형성되는 디퍼렌셜 모드 루프(Differential Mode Loop)의 길이를 다르게 형성한다.
상기 로직 보드(111)가 해당 보드(113, 115)를 제어함에 있어서, 로직 보드(111)에서 전송되는 제어신호의 경로는 FPC(123)에 의하여 일정한 길이로 형성되지만 리턴 전류 경로의 길이는 보스(119)들과 이에 장착되는 해당 보드(113, 115)들의 위치에 따라 서로 다르게 형성된다.
이 리턴 전류 경로의 길이가 변경됨에 따라 상기 디퍼렌셜 모드 루프의 길이가 변경, 즉 증가된다. 이 길이의 증가로 인하여 PDP의 EMI 방사량은 증가된다.
따라서 본 발명은 상기한 문제점을 해소하기 위한 것으로서, 그 목적은 디퍼렌셜 모드 루프에 의하여 발생되는 EMI를 저감시키는 플라즈마 디스플레이 장치를 제공하는데 있다.
이 목적을 달성하기 위하여 본 발명에 따른 플라즈마 디스플레이 장치는,
플라즈마 디스플레이 패널;
상기 플라즈마 디스플레이 패널을 부착 지지하는 샤시 베이스; 및
상기 샤시 베이스의 플라즈마 디스플레이 패널 반대측에 설치되는 보드들을 포함하며,
상기 보드들은 제어신호를 생성하는 제1 보드와 이 제1 보드와 제어신호 경로와 리턴 전류 경로로 연결되는 제2 보드를 포함하며,
상기 리턴 전류 경로는 제어신호 경로의 일측 샤시 베이스에 구비되어 제1 보드를 고정시키는 제1 보스와, 상기 제어신호 경로의 다른 일측 샤시 베이스에 구비되어 제2 보드를 고정시키는 제2 보스로 형성된다.
상기 리턴 전류 경로는 제1 보스, 샤시 베이스, 및 제2 보스로 이어지는 직선으로 경로로 형성된다.
상기 리턴 전류 경로는 제어신호 경로와 평행하게 형성된다.
상기 제어신호 경로와 리턴 전류 경로는 디퍼렌셜 모드 루프를 형성한다.
상기 디퍼렌셜 모드 루프는 제1 보드에서 제어신호 경로, 제2 보드, 제2 보스, 샤시 베이스, 및 제1 보스를 순차적으로 통하여 제1 보드로 연결 형성된다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 보다 상세히 설명한다.
도 1은 본 발명에 따른 플라즈마 디스플레이 장치의 분해 사시도이다.
이 도면을 참조하여 플라즈마 디스플레이 장치를 설명하면, 본 발명의 플라즈마 디스플레이 장치는 실질적으로 영상을 구현하는 PDP(3), 및 이 PDP(3)의 일면 즉, 영상이 구현되는 반대측 면으로 배치되어 PDP(3)와 결합되는 샤시 베이스(5)를 포함하며, 이 PDP(3)의 전면 측으로 배치되는 프런트 커버(7)와 샤시 베이스(5)의 후면 측으로 배치되는 백 커버(9)를 더 포함한다.
여기서 PDP(3)와 샤시 베이스(5) 사이에는 PDP(3)로부터 발생되는 열을 샤시 베이스(5) 측으로 전달하는 방열 시트(도시하지 않음)가 배치되며, 프런트 커버(7)에는 PDP(3)로부터 방사되는 전자파를 차폐시키기 위한 필터(11)가 장착된다.
상기에서 PDP(3)는 통상적으로 대략 사각형(도면에서 X축 방향의 길이가 Y축 방향의 길이보다 긴 직사각형)의 형상으로 이루어지며, 샤시 베이스(5)는 PDP(3)의 형상에 대응하는 형상을 지니면서, 열전도 특성이 우수한 가령, 알루미늄과 같은 재질로 형성된다.
이 샤시 베이스(5)의 일측에는 상기 PDP(3)가 부착되고, 이의 반대측에는 PDP(3)의 구동에 필요한 각종 보드(13)들이 다수로 장착된다. 이 보드(13)들은 실질적으로 세트 스크류(미도시)에 의하여 샤시 베이스(5)의 후면에 다수로 구비되는 보스(미도시)들에 장착된다.
도 2는 샤시 베이스의 부분 사시도이고, 도 3은 샤시 베이스의 부분 평면도이다.
이 도면들을 참조하여 샤시 베이스(5)를 설명하면, 이 샤시 베이스(5)의 후면(PDP 반대측)에는 상기한 보드(13)들이 장착된다. 이 보드(13)는 다수로 구비되며, 그 중에 서로 직접적으로 제어신호를 전송하고 리턴 전류를 리턴시키는 제1 보드(13a)와 제2 보드(13b)를 구비한다.
상기 제1 보드(13a)는 X, Y 보드 및 어드레스 보드와 같은 로직 보드로써 PDP(3) 구동을 위한 타이밍 생성 및 제어신호를 발생시키는 보드들이다. 그리고 제2 보드(13b)는 버퍼 보드로써 이 제1 보드(13a)로부터 제어신호를 전송 받아 PDP(3)를 구동시키는 보드들이다. 이러한 제1 보드(13a)와 제2 보드(13b) 사이에는 제어신호 경로(a)와 리턴 전류 경로(b)가 형성되고, 이 두 경로(a, b)에 의하여 디퍼렌셜 모드 루프(Differential Mode Loop)가 형성된다.
본 실시예는 제1, 제2 보드(13a, 13b)로 어드레스 보드와 어드레스 버퍼 보드를 각각 예시하고 있으나, 일측 보드에서 다른 측 보드로 제어신호를 전송하고 다른 측 보드에서 일측 보드로 리턴 전류를 리턴시키는 디퍼렌셜 모드 루프를 형성하도록 보드들이 서로 독립적으로 형성되어 하나의 요소에 공통적으로 접지되는 구조를 형성하는 경우에 효과적으로 적용될 수 있다.
상기 제어신호 경로(a)는 제1, 제2 보드(13a, 13b)를 연결하는 케이블이나 FPC(15)에 의하여 형성되며, 리턴 전류 경로(b)는 제1, 제2 보드(13a, 13b)가 장착되는 샤시 베이스(5)와 이에 형성되는 다수의 보스(17)에 의하여 형성된다. 이 제1, 제2 보드(13a, 13b)는 이 보스(17)에 안장되고 제1, 제2 보드(13a, 13b)에 형성되는 홀(미도시)을 통하여 상기 보스(17)에 체결되는 세트 스크류(19)에 의하여 샤시 베이스(5), 즉 보스(17) 상에 고정 장착된다.
따라서, 이 제1, 제2 보드(13a, 13b) 사이에 형성되는 제어신호 경로(a)는 FPC(15)에 의하여 일정한 길이로 형성되지만, 리턴 전류 경로(b)는 제1, 제2 보드(13a, 13b)의 장착 위치와 이에 대응하는 보스(17)들의 샤시 베이스(5) 상에서의 위치에 따라 결정된다.
상기 제어신호 경로(a)와 리턴 전류 경로(b)에는 상기한 제어신호와 리턴 전류가 각각 흐르게 되므로 PDP(3) 구동시 이 경로(a, b)에서 EMI가 방사된다. 이 EMI의 방사량은 그 길이의 장단에 비례하므로 EMI 저감을 위하여 일정한 길이를 가지는 제어신호 경로(a)를 고정시킨 상태에서 리턴 전류 경로(b)를 짧게 할 필요가 있다.
먼저, 샤시 베이스(5)는 각각 별도로 구비되는 제1 보드(13a)와 제2 보드(13b)를 독립적으로 장착할 수 있도록 다수의 보스(17)들을 구비하고 있다. 이 보스(17)들은 제1, 제2 보드(13a, 13b)를 장착시킴과 아울러 소자들을 접지시켜, 샤시 베이스(5)와 같이, 각 보드(13a, 13b)에 구비되는 소자(미도시)의 제어신호에 대한 리턴 전류를 리턴시키는 통로를 형성한다.
이 리턴 전류 경로(b)를 짧게 하기 위하여, 상기한 많은 보스(17)들 중에서 일부의 제1, 제2 보스(17a, 17b)는 제어신호 경로(a)에 근접한 위치에 형성된다. 즉, 이 제1, 제2 보스(17a, 17b)는 제1 보드(13a)에서 제어신호를 전송하는 소자와 제2 보드(13b)에서 이 제어신호를 받아 PDP(3)를 제어한 후 리턴 전류를 리턴시키는 소자 각각에 대하여 가장 근접하게 배치되는 것이 바람직하다.
이 리턴 전류 경로(b)는 제어신호 경로(a)를 형성하는 일측 샤시 베이스(5)에 구비되어 제1 보드(13a)를 고정시키는 제1 보스(17a)와, 상기 제어신호 경로(a)의 다른 일측 샤시 베이스(5)에 구비되어 제2 보드(13b)를 고정시키는 제2 보스(17b)를 통하여 형성된다.
즉, 리턴 전류 경로(b)는 제어신호 경로(a)의 바로 인접 측에, 일련의 제1 보스(17a), 샤시 베이스(5), 제2 보스(17b)로 이어지는 직선 경로로 형성된다. 따라서 제1, 제2 보스(17a, 17b)의 높이를 무시하면 제어신호 경로(a)와 리턴 전류 경로(b)는 근접한 평행 상태로 형성된다.
또한, 이 제어신호 경로(a)와 리턴 전류 경로(b)는 상기와 같이 디퍼렌셜 모드 루프를 형성한다. 이 디퍼렌셜 모드 루프는 제1 보드(13a)에서 제어신호 경로(a), 제2 보드(13b), 제2 보스(17b), 샤시 베이스(5), 및 제1 보스(17a)를 통하여 다시 제1 보드(13a)를 연결 형성된다.
이러한 디퍼렌셜 모드 루프를 형성함에 있어서, 상기 제1, 제2 보스(17a, 17b)의 위치는 리턴 전류 경로(b)의 길이, 즉 EMI의 방사량을 결정하게 되므로, 이 두 보스(17a, 17b)는 제1, 제2 보드(13a, 13b)를 연결하는 FPC(15)에 근접하도록 샤시 베이스(5)에 형성되는 것이 바람직하다.
이 제1, 제2 보스(17a, 17b)는 기존의 위치(가상선)에 형성될 것을 FPC(15)에 근접한 위치로 이동시켜 형성함으로써 EMI를 저감시킬 수 있게 하면서도, 별도의 공정이나 재료를 더 사용하지 않는 효과가 있다.
물론, 샤시 베이스(5)는 제작시, 제1, 제2 보드(13a, 13b)를 연결하는 FPC(15)의 위치를 감안하여 이 FPC(15)의 인접 측에 제1, 제2 보스(17a, 17b)를 구비하는 것이 바람직하다.
상기와 같이 배치 형성되는 제1, 제2 보스(17a, 17b)에 의하여 제1, 제2 보드(13a, 13b) 사이에 짧게 형성되는 리턴 전류 경로(b)는 디퍼렌셜 모드 루프의 전체 길이를 짧게 하여, 이 루프에서, 보다 상세하게 리턴 전류 경로(b)에서 발생되는 EMI량을 저감시킨다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이와 같이 본 발명의 플라즈마 디스플레이 장치에 의하면, 제어신호 경로의 양측 샤시 베이스에 제1, 제2 보스를 구비하고, 이 제1, 제2 보스를 이용하여 제1, 제2 보드를 각각 장착하여, 제1, 제2 보드 사이에 형성되는 제어신호 경로의 일측에 리턴 전류 경로를 짧게 형성하여 디퍼렌셜 모드 루프를 짧게 형성함으로써 이 디퍼렌셜 모드 루프에 의한 EMI를 저감시키는 효과가 있다.
도 1은 본 발명에 따른 플라즈마 디스플레이 장치의 분해 사시도이다.
도 2는 샤시 베이스의 부분 사시도이다.
도 3은 샤시 베이스의 부분 평면도이다.
도 4는 종래기술에 따른 샤시 베이스의 부분 평면도이다.

Claims (6)

  1. 플라즈마 디스플레이 패널;
    상기 플라즈마 디스플레이 패널을 부착 지지하는 샤시 베이스; 및
    상기 샤시 베이스의 플라즈마 디스플레이 패널 반대측에 설치되는 보드들을 포함하며,
    상기 보드들은 제어신호를 생성하는 제1 보드와 이 제1 보드와 제어신호 경로와 리턴 전류 경로로 연결되는 제2 보드를 포함하며,
    상기 리턴 전류 경로는 제어신호 경로의 일측 샤시 베이스에 구비되어 제1 보드를 고정시키는 제1 보스와, 상기 제어신호 경로의 다른 일측 샤시 베이스에 구비되어 제2 보드를 고정시키는 제2 보스로 형성되는 플라즈마 디스플레이 장치.
  2. 제 1 항에 있어서,
    상기 리턴 전류 경로는 제1 보스, 샤시 베이스, 및 제2 보스로 이어지는 직선으로 경로로 형성되는 플라즈마 디스플레이 장치.
  3. 제 1 항에 있어서,
    상기 리턴 전류 경로는 제어신호 경로와 평행하게 형성되는 플라즈마 디스플레이 장치.
  4. 제 1 항에 있어서,
    상기 제어신호 경로와 리턴 전류 경로는 디퍼렌셜 모드 루프를 형성하는 플라즈마 디스플레이 장치.
  5. 제 4 항에 있어서,
    상기 디퍼렌셜 모드 루프는 제1 보드에서 제어신호 경로, 제2 보드, 제2 보스, 샤시 베이스, 및 제1 보스를 순차적으로 통하여 제1 보드로 연결 형성되는 플라즈마 디스플레이 장치.
  6. 제 1 항에 있어서,
    상기 제1 보드는 로직 보드이고, 제2 보드는 버퍼 보드인 플라즈마 디스플레이 장치.
KR1020040035470A 2004-05-19 2004-05-19 플라즈마 디스플레이 장치 KR100612336B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040035470A KR100612336B1 (ko) 2004-05-19 2004-05-19 플라즈마 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040035470A KR100612336B1 (ko) 2004-05-19 2004-05-19 플라즈마 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20050110452A true KR20050110452A (ko) 2005-11-23
KR100612336B1 KR100612336B1 (ko) 2006-08-16

Family

ID=37285977

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040035470A KR100612336B1 (ko) 2004-05-19 2004-05-19 플라즈마 디스플레이 장치

Country Status (1)

Country Link
KR (1) KR100612336B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100686847B1 (ko) * 2005-12-29 2007-02-26 삼성에스디아이 주식회사 플라즈마 표시장치

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3645396B2 (ja) 1997-04-10 2005-05-11 松下電器産業株式会社 プラズマディスプレイ
JP2001083909A (ja) * 1999-09-16 2001-03-30 Hitachi Ltd プラズマディスプレイ装置
JP2003202811A (ja) 2002-12-25 2003-07-18 Matsushita Electric Ind Co Ltd プラズマディスプレイ
KR100565494B1 (ko) * 2003-09-17 2006-03-30 엘지전자 주식회사 플라즈마 디스플레이 패널의 구조

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100686847B1 (ko) * 2005-12-29 2007-02-26 삼성에스디아이 주식회사 플라즈마 표시장치

Also Published As

Publication number Publication date
KR100612336B1 (ko) 2006-08-16

Similar Documents

Publication Publication Date Title
KR100625976B1 (ko) 플라즈마 디스플레이 장치
KR100637439B1 (ko) 플라즈마 디스플레이 장치
US20070258199A1 (en) Plasma display panel device
KR20060031906A (ko) 플라즈마 디스플레이 장치
KR100612278B1 (ko) 플라즈마 디스플레이 장치
US7649313B2 (en) Structure for stabilizing drive pulses and plasma display device using the same
KR100612336B1 (ko) 플라즈마 디스플레이 장치
JP2009288764A (ja) プラズマディスプレイ装置
KR100922361B1 (ko) 플라즈마 디스플레이 장치
KR100542192B1 (ko) 플라즈마 디스플레이 장치
KR100889533B1 (ko) 플라즈마 디스플레이 장치
KR100708844B1 (ko) 플라즈마 디스플레이 장치
KR100667932B1 (ko) 플라즈마 디스플레이 장치
KR100659066B1 (ko) 플라즈마 디스플레이 장치를 위한 모듈화된 인쇄 기판조립체, 그것을 구비한 플라즈마 디스플레이 장치 및,그것의 제조 방법
KR100670268B1 (ko) 디스플레이 장치
KR100667947B1 (ko) 플라즈마 디스플레이 장치
KR100669745B1 (ko) 슬림형 평판 디스플레이 장치
KR100453899B1 (ko) 플라즈마 디스플레이 장치
KR20060125225A (ko) 플라즈마 디스플레이 패널의 회로소자의 방열 구조
KR100749474B1 (ko) 플라즈마 표시장치
US20070279326A1 (en) Plasma display panel device
KR100647697B1 (ko) 플라즈마 디스플레이 모듈
KR100669784B1 (ko) 평판 디스플레이 모듈
KR100684841B1 (ko) 플라즈마 디스플레이 장치
KR20070056629A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090727

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee