KR20050073977A - 복수의 코어가 구비된 프로세서의 전원 제어방법 - Google Patents

복수의 코어가 구비된 프로세서의 전원 제어방법 Download PDF

Info

Publication number
KR20050073977A
KR20050073977A KR1020040002128A KR20040002128A KR20050073977A KR 20050073977 A KR20050073977 A KR 20050073977A KR 1020040002128 A KR1020040002128 A KR 1020040002128A KR 20040002128 A KR20040002128 A KR 20040002128A KR 20050073977 A KR20050073977 A KR 20050073977A
Authority
KR
South Korea
Prior art keywords
cores
core
processor
power
usage
Prior art date
Application number
KR1020040002128A
Other languages
English (en)
Other versions
KR100673690B1 (ko
Inventor
오장근
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020040002128A priority Critical patent/KR100673690B1/ko
Priority to EP04028470A priority patent/EP1555595A3/en
Priority to TW093137846A priority patent/TWI278740B/zh
Priority to US11/015,803 priority patent/US7636863B2/en
Priority to CNB2005100041746A priority patent/CN100541398C/zh
Publication of KR20050073977A publication Critical patent/KR20050073977A/ko
Application granted granted Critical
Publication of KR100673690B1 publication Critical patent/KR100673690B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof

Abstract

본 발명은, 복수의 코어가 구비된 프로세서의 전원 제어방법에 관한 것으로, 하나의 프로세서 내에 구비된 복수의 코어들에 대한 사용 상태를 각각 체크하여, 오류가 발생한 코어를 자동으로 오프시킴과 아울러, 그 코어에 전원을 인가하는 디씨/디씨 컨버터를 오프시키고, 또한 상기 프로세서에 설정된 전원 관리모드에 따라, 상기 복수의 코어를 모두 온시키거나, 또는 프로세서의 사용량에 근거하여, 상기 복수의 코어를 선택적으로 온/오프 제어함으로써, 하나의 프로세서 내에 구비된 각 코어의 사용 상태와, 다양한 전원 관리모드에 적합하게 복수의 코어 및 디씨/디씨 컨버터를 온/오프 제어할 수 있게 되어, 불필요한 임의의 코어 및 디씨/디씨 컨버터에 의해 발생되는 누설 전류에 의한 배터리 전원 낭비를 효율적으로 예방할 수 있게 되며, 또한 프로세서의 성능을 보다 최적하게 유지할 수 있게 되는 매우 유용한 발명인 것이다.

Description

복수의 코어가 구비된 프로세서의 전원 제어방법 {Method for controlling power supply in processor having multiple core}
본 발명은, 복수의 코어가 구비된 프로세서의 전원 제어방법에 관한 것으로, 예를 들어 중앙처리장치(CPU) 등과 같이, 서로 다른 복수의 코어(Core)들이 구비된 프로세서에 인가되는 공급 전원을 효율적으로 제어할 수 있도록 하기 위한 복수의 코어가 구비된 프로세서의 전원 제어방법에 관한 것이다.
일반적으로, 노트북 컴퓨터 등과 같은 휴대용 컴퓨터가 널리 보급되어 상용화되고 있으며, 상기 휴대용 컴퓨터에서는, 한정된 용량의 배터리 전원을 시스템 전원으로 사용하게 되는 데, 예를 들어, 도 1에 도시한 바와 같이, 디씨/디씨 컨버터(10)에 의해 변환 출력되는 직류 성분의 공급 전원은, 프로세서(200) 내에 구비된 전원 입력부(20)를 거쳐 코어(21)에 인가되고, 상기 코어(21)에서는, 상기 직류 성분의 공급 전원을 이용하여, 임의의 기능 및 동작을 수행하게 된다.
한편, 최근에는 서로 다른 복수의 코어들이 구비된 프로세서가 개발 출시되어 상용화되고 있는 데, 예를 들어 도 2에 도시한 바와 같이, 상기 복수의 코어가 구비된 프로세서(210)에는, 제1 코어(21)와 제2 코어(22)가 포함 구비되고, 상기 제1 및 제2 코어(21,22)에서는, 전원 입력부(20)를 통해 인가되는 직류 성분의 공급 전원을 이용하여, 임의의 기능 및 동작을 각각 수행하게 된다.
그리고, 상기 제1 및 제2 코어(21,22)에서 사용하는 소비 전력의 증대로 인해, 제1 디씨/디씨 컨버터(10)와 제2 디씨/디씨 컨버터(11)를 사용하게 되는 데, 상기 제1 디씨/디씨 컨버터(10)와 제2 디씨/디씨 컨버터(11)는, 교번적으로 온/오프 제어되어, 필요한 전체 소비 전력의 50%에 해당하는 공급 전원을 각각 안정적으로 인가하게 된다.
그러나, 상기 프로세서(210) 내에 구비된 제1 코어(21)와 제2 코어(22) 중, 어느 하나가 사용되지 않는 경우, 예를 들어 제1 코어(21)만이 사용되는 경우에도, 상기 제1 및 제2 디씨/디씨 컨버터(10,11)가, 교번적으로 모두 온/오프 제어되기 때문에, 디씨/디씨 컨버터의 온/오프 제어에 따른 불필요한 누설 전류가 발생하게 되며, 또한 현재 사용되지 않는 제2 코어(22)에 의한 누설 전류가 발생하게 되어, 한정된 용량의 배터리 전원이 비효율적으로 낭비되는 문제점이 있다.
따라서, 본 발명은 상기와 같은 문제점을 해결하기 위하여 창작된 것으로서, 서로 다른 복수의 코어(Core)들이 구비된 프로세서에 인가되는 공급 전원을, 각 코어의 사용 상태와 다양한 전원 관리모드에 따라, 최적하게 독립적으로 온/오프시킴으로써, 불필요한 누설 전류의 발생으로 인해 배터리 전원이 비효율적으로 낭비되지 않도록 하기 위한 복수의 코어가 구비된 프로세서의 전원 제어방법을 제공하는 데, 그 목적이 있는 것이다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 복수의 코어가 구비된 프로세서의 전원 제어방법은, 하나의 프로세서 내에 구비된 복수의 코어들에 대한 사용 상태를 각각 체크하는 1단계; 및 상기 체크 결과, 어느 하나의 코어에 오류가 발생한 경우, 해당 코어를 오프시킴과 아울러, 그 코어에 전원을 인가하는 디씨/디씨 컨버터를 오프시키는 2단계를 포함하여 이루어지는 것을 특징으로 하며,
또한, 본 발명에 따른 복수의 코어가 구비된 프로세서의 전원 제어방법은, 복수의 코어가 구비된 프로세서에 설정된 전원 관리모드를 확인하는 1단계; 및 상기 확인된 전원 관리모드에 따라, 상기 복수의 코어를 모두 온시키거나, 또는 상기 프로세서의 사용량에 근거하여, 상기 복수의 코어를 선택적으로 온/오프 제어하는 2단계를 포함하여 이루어지는 것을 특징으로 한다.
이하, 본 발명에 따른 복수의 코어가 구비된 프로세서의 전원 제어방법에 대한 바람직한 실시예에 대해, 첨부된 도면을 참조하여 상세히 설명한다.
도 3은, 본 발명에 따른 복수의 코어가 구비된 프로세서의 전원 제어장치에 대한 구성을 도시한 것으로, 예를 들어 상기 복수의 코어가 구비된 프로세서(300)에는, 제1 코어(31)와 제2 코어(33)가 구비됨과 아울러, 상기 제1 코어(31)에 전원을 인가하기 위한 제1 전원 입력부(30)와, 상기 제2 코어(33)에 전원을 인가하기 위한 제2 전원 입력부(32)가 개별적으로 각각 포함 구비된다.
또한, 상기 제1 코어(31)에 직류 성분의 공급 전원을 인가하기 위한 제1 디씨/디씨 컨버터(10)가, 상기 제1 전원 입력부(30)에 연결 접속되고, 상기 제2 코어(33)에 직류 성분의 공급 전원을 인가하기 위한 제2 디씨/디씨 컨버터(11)가, 상기 제2 전원 공급부(32)에 개별적으로 각각 연결 접속된다.
한편, 상기 프로세서(300) 내에 포함 구비된 제1 코어(31)와 제2 코어(33)의 사용 상태를 체크하는 오에스(OS)의 디바이스 드라이버(50)에서는, 임의의 한 코어에 오류가 발생한 경우, 상기 프로세서의 전원 관리모드를, 본 발명에서 새롭게 정의하는 '콘스턴트 모드(Constant Mode)'로 자동 설정한 후, 해당 코어를 독립적으로 오프시키게 된다.
또한, 상기 제1 및 제2 디씨/디씨 컨버터(10,11)를 온/오프 제어하는 엠비디드 컨트롤러(40)에서는, 상기 디바이스 드라이버와의 인터페이스를 통해, 상기 오류가 발생된 임의의 코어에 공급 전원을 인가하는 디씨/디씨 컨버터를 독립적으로 오프시키게 된다.
그리고, 상기 디바이스 드라이버(50)에서는, 상기 제1 및 제2 코어에 오류가 발생되지 않은 경우, 상기 프로세서에 설정된 전원 관리모드를 확인하게 되는 데, 예를 들어, 일반적인 노원 모드(None Mode)가 설정된 경우, 상기 제1 및 제2 코어를 모두 온시킴과 아울러, 상기 엠비디드 컨트롤러(40)와의 인터페이스를 통해, 상기 제1 및 2 디씨/디씨 컨버터(10,11)를 모두 온시키게 된다.
반면, 상기 프로세서의 전원 관리모드가, 본 발명에서 새롭게 정의하는 '어댑티브 모드(Adaptive Mode)'로 설정된 경우, 상기 제1 및 제2 코어 중 어느 하나, 예를 들어 제1 코어만을 온시키고, 상기 엠비디드 컨트롤러(40)와의 인터페이스를 통해, 상기 제1 디씨/디씨 컨버터(10)만을 온시키게 된다.
그리고, 상기 제1 코어의 사용량을 체크하게 되는 데, 예를 들어 상기 제1 코어의 사용량이 100%에 도달되면, 상기 제1 및 제2 코어(31,33)를 모두 온시키고, 상기 엠비디드 컨트롤러(40)와의 인터페이스를 통해, 상기 제1 및 제2 디씨/디씨 컨버터(10,11)를 모두 온시키게 된다.
또한, 상기 제1 및 제2 코어의 사용량, 즉 프로세서의 전체 사용량을 체크하게 되는 데, 예를 들어 상기 프로세서의 전체 사용량이 50% 미만이 되면, 상기 제1 코어(31)만을 온시키고, 상기 엠비디드 컨트롤러(40)와의 인터페이스를 통해, 상기 제1 디씨/디씨 컨버터(10)만을 온시킴으로써, 각 코어의 사용 상태와 다양한 전원 관리모드에 최적하게 온/오프 제어동작이 수행되도록 하여, 누설 전류에 의한 배터리 전원 낭비를 예방하고, 또한 프로세서의 성능이 보다 최적하게 유지되도록 하는 데, 이에 대해 상세히 설명하면 다음과 같다.
도 4 및 도 5는, 본 발명에 따른 복수의 코어가 구비된 프로세서의 전원 제어방법에 대한 동작 흐름도를 도시한 것으로, 전술한 바와 같이, 상기 디바이스 드라이버(50)에서는, 상기 프로세서 내에 구비된 제1 및 제2 코어(31,33)의 사용 상태를 체크하게 되는 데(S10), 상기 체크 결과, 임의의 한 코어에 오류가 발생한 경우, 예를 들어 제1 코어(31)에 오류가 발생한 경우(S11), 상기 디바이스 드라이버(50)에서는, 상기 프로세서(300)의 전원 관리모드를, 본 발명에서 새롭게 정의하는 콘스턴트 모드(Constant Mode)로 자동 설정한 후, 상기 제1 코어(31)를 오프시키고, 상기 엠비디브 컨트롤러(40)와의 인터페이스를 통해, 제1 디씨/디씨 컨버터(10)를 오프시키게 된다(S12).
이에 따라, 상기 오류가 발생된 제1 코어(31)와, 상기 제1 코어에 전원을 인가하기 위한 제1 디씨/디씨 컨버터(10)에 의해 누설 전류가 발생되지 않도록 함과 아울러, 오류가 발생하지 않은 제2 코어(33)에 의해 정상적인 동작이 수행되도록 한다.
한편, 상기 디바이스 드라이버(50)에서는, 상기 체크 결과, 복수의 코어에 모두 오류가 발생한 경우, 예를 들어 제1 및 제2 코어(31,33)에 오류가 모두 발생한 경우(S13), 시스템 에러(System Fail)로 판정하게 된다(S14).
또한, 상기 디바이스 드라이버(50)에서는, 상기 체크 결과, 복수의 코어에 오류가 발생하지 않은 경우, 상기 프로세서(300)에 설정된 전원 관리모드를 확인하게 되는 데, 예를 들어, 상기 전원 관리모드는, 사용자의 선택에 따라, 일반적인 노원 모드(None Mode)와, 본 발명에서 새롭게 정의하는 콘스턴트 모드(Constant Mode) 또는 어댑티브 모드(Adaptive Mode) 중 어느 하나로 선택 설정될 수 있다.
한편, 상기 확인된 전원 관리모드가, 일반적인 노원 모드로 설정되어 있는 경우(S15), 상기 디바이스 드라이버(50)에서는, 상기 제1 및 제2 코어(31,33)를 모두 온시킴과 아울러, 상기 엠비디드 컨트롤러(40)와의 인터페이스를 통해, 상기 제1 및 제2 디씨/디씨 컨버터(10,11)를 모두 온시키게 된다(S16).
이에 따라, 상기 제1 및 제2 코어(31,33)가 모두 동작되어, 상기 프로세서의 성능을 최대한으로 유지할 수 있게 되는 데, 이 경우에는, 소비 전력이 많이 발생하는 단점이 있다.
반면, 상기 디바이스 드라이버(50)에서는, 상기 확인된 전원 관리모드가, 본 발명에서 새롭게 정의하는 어댑티브 모드인 경우(S20), 사전에 설정된 임의의 한 코어, 예를 들어 제1 코어(31)만을 온시킴과 아울러, 상기 엠비디드 컨트롤러(40)와의 인터페이스를 통해, 상기 제1 디씨/디씨 컨버터(10)만을 온시키게 된다(S21).
그리고, 상기 제1 코어의 사용량을 체크하게 되는 데, 예를 들어, 상기 제1 코어의 사용량이 100%에 도달하게 되면(S22), 현재 오프 상태에 있는 제2 코어(33)를 온시켜, 제1 및 제2 코어가 모두 온 상태가 되도록 함과 아울러, 상기 엠비디드 컨트롤러(40)와의 인터페이스를 통해, 현재 오프 상태에 있는 제2 디씨/디씨 컨버터(11)를 온시켜, 제1 및 제2 디씨/디씨 컨버터(10,11)가 모두 온 상태가 되도록 한다(S23).
한편, 상기와 같이 제1 및 제2 코어(31,33)가 모두 온 상태되는 경우, 상기 디바이스 드라이버(50)에서는, 상기 제1 및 제2 코어의 사용량을 각각 체크하여, 프로세서의 전체 사용량을 확인하게 되는 데, 예를 들어 상기 확인 결과, 프로세서의 전체 사용량이 50% 미만이 되는 경우(S24), 상기 제2 코어(33)를 오프시킴과 아울러, 상기 엠비디드 컨트롤러(40)와의 인터페이스를 통해, 상기 제2 디씨/디씨 컨버터(11)를 오프시키게 된다(S25).
그리고, 상기 디바이스 드라이버(50)에서는, 일반적인 노원(None) 모드 또는 어댑티브(Adaptive) 모드가 설정된 상태에서, 임의의 한 코어에 오류가 발생하는 경우, 전술한 바와 같이, 전원 관리모드를 콘스턴트(Constant) 모드로 자동 설정한 후, 오류가 발생한 코어를 오프시킴과 아울러, 그 코어에 전원을 인가하는 디씨/디씨 컨버터를 오프시키는 일련의 동작을 반복 수행하게 된다.
이에 따라, 상기 프로세서의 전원 관리모드가 어댑티브 모드로 설정된 경우, 제1 코어의 사용량, 또는 프로세서의 전체 사용량에 적합하게, 상기 제1 및 제2 코어를 선택적으로 온/오프 제어함과 아울러, 상기 제1 및 제2 디씨/디씨 컨버터를 선택적으로 온/오프 제어함으로써, 누설 전류에 의한 배터리 전원 낭비를 최소화하고, 또한 프로세서의 성능을 보다 최적하게 유지할 수 있게 된다.
이상, 전술한 본 발명의 바람직한 실시예는, 예시의 목적을 위해 개시된 것으로, 당업자라면, 이하 첨부된 특허청구범위에 개시된 본 발명의 기술적 사상과 그 기술적 범위 내에서, 또다른 다양한 실시예들을 개량, 변경, 대체 또는 부가 등이 가능할 것이다.
상기와 같이 동작 및 이루어지는 본 발명에 따른 복수의 코어가 구비된 프로세서의 전원 제어방법은, 하나의 프로세서 내에 구비된 복수의 코어들에 대한 사용 상태를 각각 체크하여, 오류가 발생한 코어를 자동으로 오프시킴과 아울러, 그 코어에 전원을 인가하는 디씨/디씨 컨버터를 오프시키고, 또한 상기 프로세서에 설정된 전원 관리모드에 따라, 상기 복수의 코어를 모두 온시키거나, 또는 프로세서의 사용량에 근거하여, 상기 복수의 코어를 선택적으로 온/오프 제어함으로써, 하나의 프로세서 내에 구비된 각 코어의 사용 상태와, 다양한 전원 관리모드에 적합하게 복수의 코어 및 디씨/디씨 컨버터를 온/오프 제어할 수 있게 되어, 불필요한 임의의 코어 및 디씨/디씨 컨버터에 의해 발생되는 누설 전류에 의한 배터리 전원 낭비를 효율적으로 예방할 수 있게 되며, 또한 프로세서의 성능을 보다 최적하게 유지할 수 있게 되는 매우 유용한 발명인 것이다.
도 1은 일반적인 하나의 코어가 구비된 프로세서의 전원 제어장치에 대한 구성을 도시한 것이고,
도 2는 일반적인 복수의 코어가 구비된 프로세서의 전원 제어장치에 대한 구성을 도시한 것이고,
도 3은 본 발명에 따른 복수의 코어가 구비된 프로세서의 전원 제어장치에 대한 구성을 도시한 것이고,
도 4 및 도 5는 본 발명에 따른 복수의 코어가 구비된 프로세서의 전원 제어방법에 대한 동작 흐름도를 도시한 것이다.
※ 도면의 주요부분에 대한 부호의 설명
10,11 : 디씨/디씨 컨버터 20,30,32 : 전원 입력부
21,22,31,33 : 코어 40 : 엠비디드 컨트롤러
50 : 디바이스 드라이버 200,210,300 : 프로세서

Claims (10)

  1. 하나의 프로세서 내에 구비된 복수의 코어들에 대한 사용 상태를 각각 체크하는 1단계; 및
    상기 체크 결과, 어느 하나의 코어에 오류가 발생한 경우, 해당 코어를 오프시킴과 아울러, 그 코어에 전원을 인가하는 디씨/디씨 컨버터를 오프시키는 2단계를 포함하여 이루어지는 것을 특징으로 하는 복수의 코어가 구비된 프로세서의 전원 제어방법.
  2. 제 1항에 있어서,
    상기 체크 결과, 상기 복수의 코어에 모두 에러가 발생한 경우, 시스템 오류로 판정하는 단계를 더 포함하여 이루어지는 것을 특징으로 하는 복수의 코어가 구비된 프로세서의 전원 제어방법.
  3. 제 1항에 있어서,
    상기 1단계는, 오에스의 디바이스 드라이버에서, 상기 하나의 프로세서 내에 구비된 복수의 코어들에 대한 사용 상태를 각각 체크하는 것을 특징으로 하는 복수의 코어가 구비된 프로세서의 전원 제어방법.
  4. 제 1항에 있어서,
    상기 2단계는, 오에스의 디바아스 드라이버에서, 상기 오류가 발생된 코어를 오프시킴과 아울러, 엠비디드 컨트롤러에서, 상기 디씨/디씨 컨버터를 오프시키는 것을 특징으로 하는 복수의 코어가 구비된 프로세서의 전원 제어방법.
  5. 복수의 코어가 구비된 프로세서에 설정된 전원 관리모드를 확인하는 1단계; 및
    상기 확인된 전원 관리모드에 따라, 상기 복수의 코어를 모두 온시키거나, 또는 상기 프로세서의 사용량에 근거하여, 상기 복수의 코어를 선택적으로 온/오프 제어하는 2단계를 포함하여 이루어지는 것을 특징으로 하는 복수의 코어가 구비된 프로세서의 전원 제어방법.
  6. 제 5항에 있어서,
    상기 1단계는, 오에스의 디바이스 드라이버에서, 상기 프로세서에 설정된 전원 관리모드가, 일반적인 노원(None) 모드인지 또는 어댑티브(Adaptive) 모드인지를 확인하는 것을 특징으로 하는 복수의 코어가 구비된 프로세서의 전원 제어방법.
  7. 제 6항에 있어서,
    상기 2단계는, 상기 확인된 전원 관리모드가, 일반적인 노원 모드인 경우, 상기 오에스의 디바이스 드라이버에서, 상기 복수의 코어를 모두 온시킴과 아울러, 엠비디드 컨트롤러에서, 상기 복수의 코어에 전원을 각각 인가하는 복수의 디씨/디씨 컨버터를 모두 온시키는 것을 특징으로 하는 복수의 코어가 구비된 프로세서의 전원 제어방법.
  8. 제 6항에 있어서,
    상기 2단계는,
    상기 확인된 전원 관리모드가, 어댑티브 모드인 경우, 복수의 코어들 중 임의의 한 코어만을 온시키고, 그 코어의 사용량을 체크하는 하위 1단계;
    상기 체크된 임의의 한 코어의 사용량이 100%가 되는 경우, 복수의 코어들을 모두 온시키고, 그 복수의 코어의 전체 사용량을 체크하는 하위 2단계;
    상기 체크된 전체 사용량이 50% 미만이 되는 경우, 상기 임의의 한 코어만을 온시키고, 그 코어의 사용량을 체크하는 하위 3단계를 포함하여 이루어지는 것을 특징으로 하는 복수의 코어가 구비된 프로세서의 전원 제어방법.
  9. 제 8항에 있어서,
    상기 코어의 온/오프 제어 및 사용량 체크는, 오에스의 디바이스 드라이버에서 수행되고, 상기 코어에 전원을 인가하는 디씨/디씨 컨버터의 온/오프 제어는, 엠비디드 컨트롤러에 의해 수행되는 것을 특징으로 하는 복수의 코어가 구비된 프로세서의 전원 제어방법.
  10. 제 6항에 있어서,
    상기 일반적인 노원(None) 모드 또는 어댑티브(Adaptive) 모드가 설정된 상태에서, 임의의 한 코어에 오류가 발생한 경우, 상기 전원 관리모드를 콘스턴트(Constant) 모드로 자동 설정한 후, 오류가 발생한 코어를 오프시킴과 아울러, 그 코어에 전원을 인가하는 디씨/디씨 컨버터를 오프시키는 단계를 더 포함하여 이루어지는 것을 특징으로 하는 복수의 코어가 구비된 프로세서의 전원 제어방법.
KR1020040002128A 2004-01-13 2004-01-13 복수의 코어가 구비된 프로세서의 전원 제어방법 KR100673690B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020040002128A KR100673690B1 (ko) 2004-01-13 2004-01-13 복수의 코어가 구비된 프로세서의 전원 제어방법
EP04028470A EP1555595A3 (en) 2004-01-13 2004-12-01 Apparatus for controlling power of processor having a plurality of cores and control method of the same
TW093137846A TWI278740B (en) 2004-01-13 2004-12-07 Apparatus for controlling power of processor having a plurality of cores and control method of the same
US11/015,803 US7636863B2 (en) 2004-01-13 2004-12-20 Apparatus for controlling power of processor having a plurality of cores and control method of the same
CNB2005100041746A CN100541398C (zh) 2004-01-13 2005-01-13 用于控制含多个核心的处理器的功率的装置及其控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040002128A KR100673690B1 (ko) 2004-01-13 2004-01-13 복수의 코어가 구비된 프로세서의 전원 제어방법

Publications (2)

Publication Number Publication Date
KR20050073977A true KR20050073977A (ko) 2005-07-18
KR100673690B1 KR100673690B1 (ko) 2007-01-24

Family

ID=37262851

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040002128A KR100673690B1 (ko) 2004-01-13 2004-01-13 복수의 코어가 구비된 프로세서의 전원 제어방법

Country Status (1)

Country Link
KR (1) KR100673690B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100663864B1 (ko) * 2005-06-16 2007-01-03 엘지전자 주식회사 멀티-코어 프로세서의 프로세서 모드 제어장치 및 방법
KR20160005367A (ko) * 2008-03-28 2016-01-14 마이크로소프트 테크놀로지 라이센싱, 엘엘씨 전력-인식 스레드 스케줄링 및 프로세서들의 동적 사용

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100663864B1 (ko) * 2005-06-16 2007-01-03 엘지전자 주식회사 멀티-코어 프로세서의 프로세서 모드 제어장치 및 방법
US7596705B2 (en) 2005-06-16 2009-09-29 Lg Electronics Inc. Automatically controlling processor mode of multi-core processor
KR20160005367A (ko) * 2008-03-28 2016-01-14 마이크로소프트 테크놀로지 라이센싱, 엘엘씨 전력-인식 스레드 스케줄링 및 프로세서들의 동적 사용

Also Published As

Publication number Publication date
KR100673690B1 (ko) 2007-01-24

Similar Documents

Publication Publication Date Title
US7636863B2 (en) Apparatus for controlling power of processor having a plurality of cores and control method of the same
KR101519082B1 (ko) 슬리프 프로세서
KR101552165B1 (ko) 전자 기기의 전원 공급 장치 및 방법
US6298448B1 (en) Apparatus and method for automatic CPU speed control based on application-specific criteria
KR100724833B1 (ko) 배터리 잔여 용량에 따른 데이터 저장방법
JP3168471U (ja) サスペンド中の電力消費削減が可能なコンピューターマザーボード
US20090144571A1 (en) Integrated circuit apparatus
KR20080050400A (ko) 개선된 휴대 장치의 충전 방법
CN1787676A (zh) 用于减少功耗的节电型移动终端
JP2014099151A (ja) ラックおよびラックの電力制御方法
US20020194516A1 (en) Apparatus for setting output power levels of integrated PWM controller
KR100673690B1 (ko) 복수의 코어가 구비된 프로세서의 전원 제어방법
TWI772733B (zh) 多電源管理系統以及多電源管理方法
US7856550B2 (en) System and method for hardware manipulation in a computing device
US8504851B2 (en) Electronic device having power consumption adjusting feature
KR100793199B1 (ko) 복수의 코어가 구비된 프로세서의 전원 제어장치 및 방법
US9785216B2 (en) Management apparatus and power management method
WO2013101228A1 (en) Middleware power management
CN107231038B (zh) 电子设备以及电子设备的电力供给控制方法
JP2001034370A (ja) 省電力制御装置、省電力制御方法及びコンピュータシステム
KR100997482B1 (ko) 휴대용 컴퓨터에서의 전원 공급장치 및 방법
JP2004114319A (ja) 電源供給装置
KR100426694B1 (ko) 휴대용 컴퓨터 및 그 제어방법
JP2007011835A (ja) コンピュータマザーボード
JP2007179094A (ja) 情報処理装置および該情報処理装置にて実行される消費電力制御方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121227

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131224

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20141224

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151224

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20161223

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20171222

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20191224

Year of fee payment: 14