KR20040069836A - 엘씨디 모듈의 소스 드라이버 집적 회로 및 이를 이용한소스 구동 시스템 - Google Patents

엘씨디 모듈의 소스 드라이버 집적 회로 및 이를 이용한소스 구동 시스템 Download PDF

Info

Publication number
KR20040069836A
KR20040069836A KR1020030006384A KR20030006384A KR20040069836A KR 20040069836 A KR20040069836 A KR 20040069836A KR 1020030006384 A KR1020030006384 A KR 1020030006384A KR 20030006384 A KR20030006384 A KR 20030006384A KR 20040069836 A KR20040069836 A KR 20040069836A
Authority
KR
South Korea
Prior art keywords
voltage
gamma
output
gamma correction
correction voltage
Prior art date
Application number
KR1020030006384A
Other languages
English (en)
Other versions
KR100498549B1 (ko
Inventor
한대근
김대성
나준호
Original Assignee
주식회사 실리콘웍스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 실리콘웍스 filed Critical 주식회사 실리콘웍스
Priority to KR10-2003-0006384A priority Critical patent/KR100498549B1/ko
Publication of KR20040069836A publication Critical patent/KR20040069836A/ko
Application granted granted Critical
Publication of KR100498549B1 publication Critical patent/KR100498549B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 액정 표시 장치에 관한 것으로, 특히 LCD 모듈에서 화질을 개선하고 동시에 부품수를 줄이도록 한 LCD 모듈의 소스 드라이버 집적 회로 및 소스 구동 시스템에 관한 것이다.
본 발명은 LCD 모듈에서, 감마 보정 전압을 입력받아 버퍼링 감마 보정 전압을 출력하며 해당 버퍼링 감마 보정 전압과 디지털 데이터 신호를 입력받아 구동 전압을 출력하여 소스 라인을 구동하는 전압 출력부를 포함하여 이루어진 것을 특징으로 하고, 또한, 본 발명은 LCD 모듈에서, 감마 보정 전압을 입력받아 버퍼링 감마 보정 전압을 출력하고 해당 버퍼링 감마 보정 전압을 다시 입력받아 구동 전압을 LCD 패널로 출력하여 소스 라인을 구동하는 다수의 소스 드라이버 집적 회로를 포함하여 이루어진 것을 특징으로 하는 것으로, 1개의 특정 감마 보정 전압에 대해 1개의 감마 버퍼를 사용하여 소스 드라이버 집적 회로간의 구동 전압 편차가 발생하지 않도록 함으로써, 화질 저하 문제를 개선할 수 있고, 또한 다수개의 감마 버퍼를 구비하는 감마 버퍼부를 소스 드라이버 집적 회로에 내장함으로써, LCD 모듈의 부품수를 줄일 수 있다.

Description

엘씨디 모듈의 소스 드라이버 집적 회로 및 이를 이용한 소스 구동 시스템 {Source Driver Integrated Circuit And Source Driving System using That Circuit Of Liquid Crystal Display Module}
본 발명은 액정 표시 장치(Liquid Crystal Display; 이하 LCD라 함)에 관한 것으로, 특히 LCD 모듈에서 화질을 개선하고 동시에 부품수를 줄이도록 한 LCD 모듈의 소스 드라이버 집적 회로(Source Driver Integrated Circuit) 및 소스 구동 시스템(Source Driving System)에 관한 것이다.
일반적으로, LCD는 PC(Personal Computer)내의 그래픽 콘트롤러(Graphic Controller)에서 처리한 화상정보를 담은 디지털 데이터를 받아 칼럼 구동 집적 회로에서 액정 구동용 신호로 변환하여 액정에 인가함으로써 원하는 화상정보를 나타내는 표시 장치이다.
이하, 종래의 LCD 모듈의 소스 구동 시스템을 설명한다.
먼저, 도 1을 참조하여 종래의 LCD 모듈의 일예를 설명한다.
도 1은 종래 LCD 모듈의 일예를 나타낸 도면이다.
종래의 LCD 모듈은 소스 구동 시스템(100), 소스 PCB(Printed Circuit Board)(200), 게이트 구동 시스템(300), 게이트(Gate) PCB(400), 및 LCD 패널(Panel)(500)로 이루어진다.
상기 소스 PCB(200)는 VGA(Video Graphic Adapter) 보드로부터 영상 신호를 전달받아 각종 신호로 변환하여 상기 소스 구동 시스템(100) 및 게이트 구동 시스템(300)으로 전송하는 타이밍 제어부(Timing Controller)(210)와, 상기 VGA 보드로부터 전원을 제공받아 상기 소스 구동 시스템(100), 게이트 구동 시스템(300) 및 타이밍 제어부(210)로 공급하는 전원부(220)와, 상기 전원부(220)로부터 전원을 공급받고 감마 보정 전압(Vgma:Gamma Correction Voltage)을 생성하여 상기 소스 구동 시스템(100)으로 공급하는 감마 보정 전압 발생부(230)를 구비하여 이루어진다.
상기 LCD 패널(500)은 소스 라인(Source Line), 게이트 라인(Gate Line) 및 픽셀(Pixel)을 구비하여 화면을 디스플레이 하고, 상기 소스 구동 시스템(100)은 상기 소스 PCB(200) 및 LCD 패널(500)과 연결되고 다수의 소스 드라이버 집적 회로(Source Driver Integrated Circuit)(110-1~n)를 구비하여 해당 LCD 패널(500)의 소스 라인을 구동하며, 상기 게이트 구동 시스템(300)은 상기 게이트 PCB(400)및 LCD 패널(500)과 연결되고 다수의 게이트 드라이버 집적 회로(Gate Driver Integrated Circuit)(300-1~m)를 구비하여 해당 LCD 패널(500)의 게이트 라인을 구동한다.
이하, 도 2를 참조하여 상기 소스 드라이버 집적 회로(110)를 설명한다.
도 2는 도 1에 있어 종래의 소스 드라이버 집적 회로를 나타낸 도면이다.
상기 소스 드라이버 집적 회로(110)는 데이터 스타트 신호(EIO(Enable Input Output)1,EIO2), 극성 제어 신호(POL), 로드 신호(LOAD), 데이터 클럭 신호(DCLK) 및 디렉션 신호(Lb/R:Left bar Right)를 입력받아 전체를 제어하는 제어부(Control Block)(111), 시프트 레지스터(Shift Register)(112), 리버스 신호(REV(Reverse)1,REV2)와 디지털 데이터 신호(D00~D55)를 입력받는 데이터 레지스터(Data Register)(113), 상기 디지털 데이터 신호를 입력받아 출력하는 2 라인 래치(2 Line Latch)(114) 및 전압 출력부(118)로 이루어진다.
이하, 도 3을 참조하여 상기 전압 출력부(118)를 설명한다.
도 3은 도 2에 있어 전압 출력부를 나타낸 도면이다.
상기 전압 출력부(118)는 감마 버퍼부(Gamma Buffer)(117), 출력 D/A 컨버터(Output D/A Converter)(115) 및 출력 구동 회로(Output Driving Circuit)(116)로 이루어지는데, 상기 감마 버퍼부(117)는 다수의 감마 버퍼(117a,117b,117c;도 3에서는 3개인 경우를 예로 듬)를 구비하여 상기 감마 보정 전압 발생부(230)로부터 상기 감마 보정 전압을 공급받아 버퍼링하며 해당 버퍼링 감마 보정 전압(Vb-gma:Buffering Gamma Correction Voltage)을 출력하고, 상기출력 D/A 컨버터(115)는 상기 버퍼링 감마 보정 전압을 입력받아 분배 저항(r1~63;도 3에서는 63개인 경우를 예로 듬)에 따라 전압 분배하여 분배 감마 전압(V0~63)을 출력하는 레지스터 어레이(Registor Array)(115a)와 상기 분배 감마 전압을 입력받아 스위칭에 따라 상기 디지털 데이터 신호를 아날로그 데이터 신호로 변환하는 스위치 어레이부(Switch Array)(115b-1~n)를 구비하며, 상기 출력 구동 회로(116)는 상기 스위치 어레이(115b)와 일대일 대응하는 다수의 출력 버퍼(Output Buffer)(116-1~n)를 구비하여 상기 아날로그 데이터 신호를 입력받아 구동 전압(OUT1~n)을 상기 LCD 패널(500)로 출력하는 출력 구동 회로(Output Driving Circuit)(116)를 구비한다.
이하, 도 4를 참조하여 상기 감마 보정 전압 발생부(230)와 종래 소스 구동 시스템(100)의 일예와의 연결 관계를 설명한다.
도 4는 도 1에 있어 감마 보정 전압 발생부와 종래 소스 구동 시스템의 일예와의 연결 관계를 나타낸 도면이다.
도 4에 도시된 바와 같이, 상기 소스 구동 시스템(100)의 외부에 있는 감마 보정 전압 발생부(230)는 제 1 및 제 2 입력 전압(Vin1,Vin2)을 전원부(220)로부터 제공받아 내부에 구비된 감마 보정 저항(R1,R2,R3,R4;도 4에서는 4개인 경우를 예로 듬)에 따라 전압 분배된 제 1, 제 2 및 제 3 감마 보정 전압(Vgam1,Vgam2,Vgam3)을 출력한다.
이때, 상기 제 1, 제 2 및 제 3 감마 보정 전압은 각각 소스 드라이버 집적 회로(110)의 감마 버퍼부(117)로 입력된다. 즉, 상기 제 1 감마 보정 전압은 제 1소스 드라이버 집적 회로(110-1), 제 2 소스 드라이버 집적 회로(110-2),…, 제 n 소스 드라이버 집적 회로(110-n)의 감마 버퍼부(117)에 있는 제 1 감마 버퍼(117a)로 각각 입력되고, 상기 제 2 감마 보정 전압은 제 1 소스 드라이버 집적 회로(110-1), 제 2 소스 드라이버 집적 회로(110-2),…, 제 n 소스 드라이버 집적 회로(110-n)의 감마 버퍼부(117)에 있는 제 2 감마 버퍼(117b)로 각각 입력되며, 상기 제 3 감마 보정 전압은 제 1 소스 드라이버 집적 회로(110-1), 제 2 소스 드라이버 집적 회로(110-2),…, 제 n 소스 드라이버 집적 회로(110-n)의 감마 버퍼부(117)에 있는 제 3 감마 버퍼(117c)로 각각 입력된다.
상술한 바와 같이, 종래의 LCD 모듈에서 상기 보정 전압 발생부(230)는 감마 보정 전압을 발생하여 상기 소스 구동 시스템(100)에 있는 다수의 소스 드라이버 집적 회로(110)에 병렬로 공급된다. 이때, 상기 감마 보정 전압은 상기 LCD 패널(500)의 고유특성에 맞도록 상기 감마 보정 전압 발생부(230)의 감마 보정 저항들의 값을 적절히 조정한다.
그리고, 상기 발생된 감마 보정 전압은 상기 소스 구동 시스템(100)에 있는 다수의 소스 드라이버 집적 회로(110)로 공급되고, 상기 감마 버퍼부(117)로부터 출력된 버퍼링 감마 보정 전압(Vb-gma1,Vb-gma2,Vb-gma3)이 상기 레지스터 어레이(115a)로 입력되며, 해당 레지스터 어레이(115a)는 입력된 버퍼링 감마 보정 전압을 이용하여 n-비트 출력 D/A 컨버터(115)의 경우, 2n개의 분배 감마 전압을 발생하여 스위치 어레이부(115b)에 병렬로 공급한다.
이에, 상기 스위치 어레이부(115b)에 있는 다수의 스위치 어레이(115b-1~n)는 각각 입력받은 디지털 데이터 신호에 따라 상기 레지스터 어레이(115a)로부터 입력되어진 2n개의 분배 감마 전압 중 선택된 하나의 분배 감마 전압, 즉 아날로그 데이터 신호를 출력 버퍼부(116)로 전달하고, 해당 출력 버퍼부(116)에 있는 다수의 출력 버퍼(116-1~n) 각각은 상기 선택되어 전달된 분배 감마 전압, 즉 구동 전압을 LCD 패널(500)로 출력하여 해당 LCD 패널(500)의 소스 라인을 구동한다.
상술한 바와 같이, 종래에 소스 드라이버 집적 회로(110)에서 감마 버퍼(117a,117b,117c)를 내장하는 이유는 감마 보정 전압 발생부(230)의 감마 보정 저항(R1,R2,R3,R4)이 해당 소스 드라이버 집적 회로(110) 내부에 있는 레지스터 어레이(117)의 분배 저항의 영향으로 상기 감마 보정 전압이 변화되는 것을 방지하기 위해서 이다.
즉, 상기 감마 보정 전압 발생부(230)에서 발생되는 감마 보정 전압이 상기 레지스터 어레이(115a)의 저항으로부터 영향을 받지 않도록 하기 위해 해당 감마 보정 전압 발생부(230)의 출력과 상기 레지스터 어레이(115a)의 입력사이에 다수의 감마 버퍼로 이루어진 감바 버퍼부(117)를 삽입한다.
상술한 바와 같이 상기 감마 버퍼부(117)를 각각의 소스 드라이버 집적 회로(110)에 내장하는 경우, 각각의 감마 버퍼의 특성이 일치하지 않아, 즉, 제 1 소스 드라이버 집적 회로(110-1)의 감마 버퍼(117a), 제 2 소스 드라이버 집적 회로(110-2)의 감마 버퍼(117a),…, 및 제 n 소스 드라이버 집적 회로(110-n)의 감마버퍼(117a)간의 특성이 일치하지 않아, 예컨대, 제 1 소스 드라이버 집적 회로(110-1)의 감마 버퍼(117a)와 제 n 소스 드라이버 집적 회로(110-n)의 감마 버퍼(117a)가 상기 감마 보정 전압 발생부(230)로부터 동일한 감마 보정 전압을 입력받더라도, 해당 감마 버퍼(117a) 각각의 출력간에는 얼마간의 편차가 있게 된다. 이러한 편차로 인하여 상술한 예의 경우, 상기 제 1 소스 드라이버 집적 회로(110-1)에서 분배 감마 전압은 VO,V1,V2,…,V63이고, 반면에 상기 제 n 소스 드라이버 집적 회로(110-n)에서 분배 감마 전압은 VO',V1',V2',…,V63'이 되어 편차가 생기게 되고 또한 해당 각각의 소스 드라이버 집적 회로(110-1,110-n)간에 구동 전압의 편차가 발생되어, 이에 따라 심각한 화질 저하 문제점이 발생되었다.
따라서, 상술한 종래 소스 구동 시스템(100)의 일예에서 발생하는 화질 저하 문제점을 해결하기 위해 또 다른 종래 소스 구동 시스템이 제안되었는데, 이하에서는 상술한 종래 소스 구동 시스템의 일예와의 차이점만을 중점적으로 설명한다.
먼저, 도 5를 참조하여 종래 LCD 모듈의 다른 예를 설명한다.
도 5는 종래 LCD 모듈의 다른 예를 나타낸 도면이다.
도 1에 도시된 종래 LCD 모듈의 일예에서는 감마 버퍼부(117)가 소스 구동 시스템(100)에 있는 다수의 소스 드라이버 집적 회로(110) 각각의 내부에 구비되지만, 도 5에 도시된 종래 LCD 모듈의 다른 예에서는 감마 버퍼부(117)가 다수의 소스 구동 집적 회로(110) 각각의 외부에 구비된다.
이하, 도 6을 참조하여 상기 소스 드라이버 집적 회로(110)를 설명한다.
도 6은 도 5에 있어 종래의 소스 드라이버 집적 회로를 나타낸 도면이다.
도 2에 도시된 종래 소스 구동 시스템(100)의 일예에 대한 소스 드라이버 집적 회로(110)는 전압 출력부(118) 내에 감마 버퍼부(117)를 구비하지만, 도 6에 도시된 종래 소스 구동 시스템(100)의 다른 예에 대한 소스 드라이버 집적 회로(110)는 전압 출력부(118) 내에 감마 버퍼부(117)를 구비하지 않는다.
이하, 도 7을 참조하여 상기 전압 출력부(118)를 설명한다.
도 7은 도 6에 있어 전압 출력부를 나타낸 도면이다.
도 3에 도시된 종래 소스 구동 시스템(100)의 일예에 대한 전압 출력부(118)에서의 레지스터 어레이(115a)는 해당 전압 출력부(118) 내부에 구비된 감마 버퍼부(117)로부터 버퍼링 감마 보정 전압을 입력받지만, 도 7에 도시된 종래 소스 구동 시스템(110)의 다른 예에 대한 전압 출력부(118)에서의 레지스터 어레이(115a)는 해당 전압 출력부(118) 외부에 구비된 감마 버퍼부(117)로부터 버퍼링 감마 보정 전압을 입력받는다.
이하, 도 8을 참조하여 상기 감마 보정 전압 발생부(230)와 종래 소스 구동 시스템(100)의 다른 예와의 연결 관계를 설명한다.
도 8은 도 5에 있어 감마 보정 전압 발생부(230)와 종래 소스 구동 시스템(100)의 다른 예와의 연결 관계를 나타낸 도면이다.
도 4에 도시된 상기 감마 보정 전압 발생부(230)와 종래 소스 구동 시스템(100)의 일예와의 연결 관계와 비교하여 차이점만을 설명하면, 상기 소스 구동 시스템(100)의 외부에 있는 감마 보정 전압 발생부(230)에서 출력된 감마 보정 전압(Vgma1,Vgma2,Vgma3)은 각각 소스 드라이버 집적 회로(110)의 감마버퍼부(117)로 입력되고, 해당 감마 버퍼부(117)에서 버퍼링되어 출력된 버퍼링 감마 보정 전압(Vb-gma1,Vb-gma2,Vb-gma3)은 각각 소스 드라이버 집적 회로(110)의 레지스터 어레이(115a)로 입력된다. 즉, 상기 제 1, 제 2 및 제 3 버퍼링 감마 보정 전압은 제 1 소스 드라이버 집적 회로(110-1), 제 2 소스 드라이버 집적 회로(110-2),…, 및 제 n 소스 드라이버 집적 회로(110-n)의 출력 D/A 컨버터(115)에 있는 레지스터 어레이(115a)로 각각 입력된다.
도 1, 2, 3 및 4에 도시된 바와 같이 상술한 종래 소스 구동 시스템(100)의 일예에서는 다수의 감마 버퍼를 구비하는 감마 버퍼부(117)를 해당 다수의 소스 드라이버 집적 회로(110) 내부에 각각 내장함으로써, 해당 각각의 감마 버퍼의 특성 불일치로 인한 소스 드라이버 집적 회로(110)간의 출력 편차, 즉 구동 전압 편차를 제거하기 위하여, 도 5, 6, 7 및 8에 도시된 바와 같이 상술한 종래 소스 구동 시스템(100)의 다른 예에서는 상기 다수의 감마 버퍼를 구비하는 감마 버퍼부(117)를 별도의 부품으로 구성하여 해당 다수의 소스 드라이버 집적 회로(110) 외부에 각각 구비함으로써, 종래 화질 저하 문제점을 개선하였다. 즉, 감마 버퍼간의 특성 불일치에 영향을 받지 않으므로, 예컨대, 상기 제 1 소스 드라이버 집적 회로(110-1)에서의 분배 감마 전압이 VO,V1,V2,…,V63이라면, 상기 제 n 소스 드라이버 집적 회로(110-n)에서의 분배 감마 전압도 VO,V1,V2,…,V63이 되어 편차가 생기지 않고 또한 해당 각각의 소스 드라이버 집적 회로(110-1,100-n)간에 구동 전압의 편차도 발생되지 않아, 이에 따라 화질 저하가 발생하지 않는다.
그러나, 별도의 부품을 사용하게 됨에 따라 조립 공정이 많아지고 불량률이증가하며 비용이 증가하는 문제가 발생되었다.
상술한 바와 같은 문제점을 해결하기 위한 것으로, 본 발명의 목적은 LCD 모듈의 화질을 개선하는데 있다. 또한, 본 발명의 다른 목적은 LCD 모듈의 부품수를 줄이는데 있다.
도 1은 종래 LCD 모듈의 일예를 나타낸 도면.
도 2는 도 1에 있어 종래의 소스 드라이버 집적 회로를 나타낸 도면.
도 3은 도 2에 있어 전압 출력부를 나타낸 도면.
도 4는 도 1에 있어 감마 보정 전압 발생부와 종래 소스 구동 시스템의 일예와의 연결 관계를 나타낸 도면.
도 5는 종래 LCD 모듈의 다른 예를 나타낸 도면.
도 6은 도 5에 있어 종래의 소스 드라이버 집적 회로를 나타낸 도면.
도 7은 도 6에 있어 전압 출력부를 나타낸 도면.
도 8은 도 5에 있어 감마 보정 전압 발생부와 종래 소스 구동 시스템의 다른 예와의 연결 관계를 나타낸 도면.
도 9는 본 발명이 적용되는 LCD 모듈을 나타낸 도면.
도 10은 도 9에 있어 본 발명의 실시예에 따른 소스 드라이버 집적 회로를 나타낸 도면.
도 11은 도 10에 있어 전압 출력부를 나타낸 도면.
도 12는 도 9에 있어 감마 보정 전압 발생부와 본 발명의 실시예에 따른 소스 구동 시스템과의 연결 관계를 나타낸 도면.
* 도면의 주요 부분에 대한 부호의 설명 *
100 : 소스 구동 시스템 110 : 소스 드라이버 집적 회로
115 : 출력 D/A 컨버터 115a : 레지스터 어레이
115b : 스위치 어레이부 116 : 출력 구동 회로
117 : 감마 버퍼부
상술한 바와 같은 목적을 해결하기 위하여, 본 발명의 엘씨디 모듈의 소스 드라이버 집적 회로는 LCD 모듈에서, 감마 보정 전압을 입력받아 버퍼링 감마 보정 전압을 출력하며 해당 버퍼링 감마 보정 전압과 디지털 데이터 신호를 입력받아 구동 전압을 출력하여 소스 라인을 구동하는 전압 출력부를 포함하여 이루어진 것을 특징으로 한다.
바람직하게는, 상기 전압 출력부는, 다수의 감마 버퍼를 구비하여 상기 감마 보정 전압을 공급받아 버퍼링하고 해당 버퍼링 감마 보정 전압을 상기 소스 드라이버 집적 회로 외부로 출력하는 감마 버퍼부와; 상기 소스 드라이버 집적 회로 외부로부터 상기 버퍼링 감마 보정 전압을 입력받아 전압 분배하여 분배 감마 전압을 출력하는 레지스터 어레이와 상기 분배 감마 전압을 입력받아 스위칭에 따라 상기 디지털 데이터 신호를 아날로그 데이터 신호로 변환하는 스위치 어레이부를 구비하는 출력 D/A 컨버터와; 상기 스위치 어레이와 일대일 대응하는 다수의 출력 버퍼를구비하여 상기 아날로그 데이터 신호를 입력받아 구동 전압을 LCD 패널로 출력하는 출력 구동 회로를 포함하여 이루어진 것을 특징으로 한다.
또한, 본 발명의 엘씨디 모듈의 소스 구동 시스템은 LCD 모듈에서, 감마 보정 전압을 입력받아 버퍼링 감마 보정 전압을 출력하고 해당 버퍼링 감마 보정 전압을 다시 입력받아 구동 전압을 LCD 패널로 출력하여 소스 라인을 구동하는 다수의 소스 드라이버 집적 회로를 포함하여 이루어진 것을 특징으로 한다.
이하, 본 발명의 실시예를 첨부한 도면을 참조하여 상세하게 설명하면 다음과 같다.
도 9는 본 발명이 적용되는 LCD 모듈을 나타낸 도면이고, 도 10은 도 9에 있어 본 발명의 실시예에 따른 소스 드라이버 집적 회로를 나타낸 도면이고, 도 11은 도 10에 있어 전압 출력부를 나타낸 도면이며, 도 12는 도 9에 있어 감마 보정 전압 발생부와 본 발명의 실시예에 따른 소스 구동 시스템과의 연결 관계를 나타낸 도면이다.
도 9에 도시된 바와 같이, 본 발명이 적용되는 LCD 모듈은 소스 구동 시스템(100), 소스 PCB(200), 게이트 구동 시스템(300), 게이트 PCB(400), 및 LCD 패널(500)로 이루어진다.
상기 소스 PCB(200)는 타이밍 제어부(210), 전원부(220) 및 감마 보정 전압 발생부(230)를 포함하여 이루어진다. 상기 타이밍 제어부(210)는 VGA 보드로부터 영상 신호를 전달받아 각종 신호로 변환하여 상기 소스 구동 시스템(100) 및 게이트 구동 시스템(300)으로 전송한다. 상기 전원부(220)는 상기 VGA 보드로부터 전원을 제공받아 상기 소스 구동 시스템(100), 게이트 구동 시스템(300) 및 타이밍 제어부(210)로 공급한다. 상기 감마 보정 전압 발생부(230)는 상기 전원부(220)로부터 전원을 공급받고 감마 보정 전압을 생성하여 상기 소스 구동 시스템(100)으로 공급한다.
그리고, 상기 LCD 패널(500)은 소스 라인, 게이트 라인 및 픽셀을 구비하여 화면을 디스플레이 한다. 상기 소스 구동 시스템(100)은 상기 소스 PCB(200) 및 LCD 패널(500)과 연결되고 다수의 소스 드라이버 집적 회로(110-1~n)를 구비하여 해당 LCD 패널(500)의 소스 라인을 구동한다. 상기 게이트 구동 시스템(300)은 상기 게이트 PCB(400) 및 LCD 패널(500)과 연결되고 다수의 게이트 드라이버 집적 회로(300-1~m)를 구비하여 해당 LCD 패널(500)의 게이트 라인을 구동한다.
도 12에 도시된 바와 같이, 상기 소스 구동 시스템(100)은 LCD 모듈에서, 감마 보정 전압(Vgma)을 입력받아 버퍼링 감마 보정 전압(Vb-gma)을 출력하고 해당 버퍼링 감마 보정 전압을 다시 입력받아 구동 전압을 LCD 패널(500)로 출력하여 소스 라인을 구동하는 다수의 소스 드라이버 집적 회로(110)를 포함하여 이루어진다.
도 10에 도시된 바와 같이, 상기 소스 드라이버 집적 회로(110)는 제어부(111), 시프트 레지스터(112), 데이터 레지스터(113), 2 라인 래치(114) 및 전압 출력부(118)를 포함하여 이루어지는데, 상기 제어부(111)는 데이터 스타트 신호(EIO1,EIO2), 극성 제어 신호(POL), 로드 신호(LOAD), 데이터 클럭 신호(DCLK) 및 디렉션 신호(Lb/R:Left bar Right)를 입력받아 전체를 제어하고, 상기 데이터레지스터(113)는 리버스 신호(REV1,REV2)와 디지털 데이터 신호(D00~D55)를 입력받고, 상기 2 라인 래치(114)는 상기 디지털 데이터 신호를 입력받아 출력하며, 상기 전압 출력부(118)는 상기 감마 보정 전압을 입력받아 버퍼링 감마 보정 전압을 출력하며 해당 버퍼링 감마 보정 전압과 상기 디지털 데이터 신호를 입력받아 구동 전압을 출력하여 소스 라인을 구동한다.
이하, 도 11에 도시된 바와 같이, 상기 전압 출력부(118)는 감마 버퍼부(117), 출력 D/A 컨버터(115) 및 출력 구동 회로(116)로 이루어진다. 상기 감마 버퍼부(117)는 다수의 감마 버퍼(117a,117b;도 11에서는 2개인 경우를 예로 듬)를 구비하여 상기 감마 보정 전압 발생부(230)로부터 상기 감마 보정 전압(Vgma1,Vgma2,Vgma3)을 공급받아 버퍼링하고 해당 버퍼링 감마 보정 전압(Vb-gma1,Vb-gma2,Vb-gma3)을 상기 소스 드라이버 집적 회로(110) 외부로 출력한다.
상기 출력 D/A 컨버터(115)는 상기 소스 드라이버 집적 회로(110) 외부로부터 상기 버퍼링 감마 보정 전압을 입력받아 분배 저항(r1~63;도 11 및 도 12에서는 63개인 경우를 예로 듬)에 따라 전압 분배하여 분배 감마 전압(V0~63)을 출력하는 레지스터 어레이(115a)와 상기 분배 감마 전압을 입력받아 스위칭에 따라 상기 디지털 데이터 신호를 아날로그 데이터 신호로 변환하는 스위치 어레이부(115b-1~n)를 구비한다.
상기 출력 구동 회로(116)는 상기 스위치 어레이(115b)와 일대일 대응하는 다수의 출력 버퍼(116-1~n)를 구비하여 상기 아날로그 데이터 신호를 입력받아 구동 전압(OUT1~n)을 상기 LCD 패널(500)로 출력한다.
이하, 도 12를 참조하여 상기 감마 보정 전압 발생부(230)과 소스 구동 시스템(100)과의 연결 관계를 구체적인 예를 들어 설명한다. 도 12에서는 소스 드라이버 집적 회로(110-1)와 소스 드라이버 집적 회로(110-n)의 연결 관계를 예로 든다.
상기 소스 구동 시스템(100)의 외부에 있는 감마 보정 전압 발생부(230)는 제 1 및 제 2 입력 전압(Vin1,Vin2)을 전원부(220)로부터 제공받아 내부에 구비된 감마 보정 저항(R1,R2,R3,R4; 4개인 경우를 예로 듬)에 따라 전압 분배된 제 1, 제 2 및 제 3 감마 보정 전압(Vgam1,Vgam2,Vgam3)을 출력한다.
이때, 상기 제 1, 제 2 및 제 3 감마 보정 전압은 각각 소스 드라이버 집적 회로(110)의 감마 버퍼부(117)로 입력된다. 즉, 상기 제 1 감마 보정 전압은 제 n 소스 드라이버 집적 회로(110-n)의 감마 버퍼부(이하, 제 n 감마 버퍼부라 함)(117)에 있는 제 1 감마 버퍼(117a)로 입력되고, 상기 제 2 감마 보정 전압은 제 1 소스 드라이버 집적 회로(110-1)의 감마 버퍼부(117)(이하, 제 1 감마 버퍼부라 함)에 있는 제 1 감마 버퍼(117a)로 입력되며, 상기 제 3 감마 보정 전압은 제 1 소스 드라이버 집적 회로(110-1)의 제 1 감마 버퍼부(117)에 있는 제 2 감마 버퍼(117b)로 입력된다.
그리고, 상기 제 1 감마 보정 전압(Vgma1)을 입력받은 제 n 감마 버퍼부(117)의 제 1 감마 버퍼(117a)는 제 1 버퍼링 감마 보정 전압(Vb-gma1)을 출력하여 해당 출력된 제 1 버퍼링 감마 보정 전압을 상기 제 1 소스 드라이버 집적 회로(110-1)의 레지스터 어레이(115a)와 상기 제 n 소스 드라이버 집적 회로(110-n)의 레지스터 어레이(115a)로 입력하고, 상기 제 2 감마 보정 전압(Vgma2)을 입력받은 제 1 감마 버퍼부(117)의 제 1 감마 버퍼(117a)는 제 2 버퍼링 감마 보정 전압(Vb-gma2)을 출력하여 해당 출력된 제 2 버퍼링 감마 보정 전압을 상기 제 1 소스 드라이버 집적 회로(110-1)의 레지스터 어레이(115a)와 상기 제 n 소스 드라이버 집적 회로(110-n)의 레지스터 어레이(115a)로 입력하며, 상기 제 3 감마 보정 전압(Vgma3)을 입력받은 제 1 감마 버퍼부(117)의 제 2 감마 버퍼(117b)는 제 3 버퍼링 감마 보정 전압(Vb-gma3)을 출력하여 해당 출력된 제 3 버퍼링 감마 보정 전압을 상기 제 1 소스 드라이버 집적 회로(110-1)의 레지스터 어레이(115a)와 상기 제 n 소스 드라이버 집적 회로(110-n)의 레지스터 어레이(115a)로 입력한다.
이에 따라, 상기 각각의 레지스터 어레이(115a)는 입력된 감마 보정 전압을 이용하여 n-비트 출력 D/A 컨버터(115)의 경우, 2n개의 분배 감마 전압을 발생하여 스위치 어레이부(115b)에 병렬로 공급한다. 이때, 상기 예의 경우, 상기 제 1 소스 드라이버 집적 회로(110-1)에서 출력되는 분배 감마 전압(V0~63)과 상기 제 n 소스 드라이버 집적 회로(110-n)에서 출력되는 분배 감마 전압(V0~63)은 동일하다.
그리고, 상기 스위치 어레이부(115b)에 있는 다수의 스위치 어레이(115b-1~n)는 각각 입력받은 디지털 데이터 신호에 따라 상기 레지스터 어레이(115a)로부터 입력되어진 2n개의 분배 감마 전압 중 선택된 하나의 분배 감마 전압, 즉 아날로그 데이터 신호를 출력 버퍼부(116)로 전달한다.
이에, 상기 출력 버퍼부(116)에 있는 다수의 출력 버퍼(116-1~n) 각각은 상기 선택되어 전달된 분배 감마 전압, 즉 구동 전압을 LCD 패널(500)로 출력하여 해당 LCD 패널(500)의 소스 라인을 구동한다.
도 1, 2 3 및 도 4에 도시된 종래 소스 구동 시스템의 일예에서 상기 감마 버퍼부를 각각의 소스 드라이버 집적 회로에 내장하는 경우, 1개의 감마 보정 전압에 다수개의 소스 드라이버 집적 회로마다 각각의 감마 버퍼를 사용하여 각각의 감마 버퍼의 특성이 일치하지 않아, 상기 감마 보정 전압 발생부로부터 동일한 감마 보정 전압을 입력받더라도, 해당 감마 버퍼 각각의 출력간에는 얼마간의 편차가 생기게 되고 또한 해당 각각의 소스 드라이버 집적 회로간에 구동 전압의 편차가 발생되어, 이에 따라 심각한 화질 저하가 발생되는 문제점이 있었으나, 본 발명의 소스 구동 시스템에서는 1개의 특정 감마 보정 전압에 대해 1개의 감마 버퍼를 사용하여 소스 드라이버 집적 회로간의 구동 전압 편차가 발생하지 않도록 함으로써, 화질 저하 문제를 개선시킬 수 있다.
그리고, 상술한 종래 소스 구동 시스템의 일예에서의 구동 전압 편차로 인한 화질 저하 문제점을 제거하기 위해 제안된 것으로 도 5, 6, 7 및 8에 도시된 종래 소스 구동 시스템의 다른 예에서 상기 다수의 감마 버퍼를 구비하는 감마 버퍼부를 별도의 부품으로 구성하여 해당 다수의 소스 드라이버 집적 회로 외부에 각각 구비함으로써, 종래 화질 저하 문제점을 개선한 반면에 별도의 부품을 사용하게 됨에 따라 조립 공정이 많아지고 불량률이 증가하며 비용이 증가하는 문제가 발생되었으나, 본 발명의 소스 구동 시스템에서는 다수개의 감마 버퍼를 구비하는 감마 버퍼부를 소스 드라이버 집적 회로에 내장함으로써, LCD 모듈의 부품수를 줄일 수 있다.
또한, 본 발명에 따른 실시예는 상술한 것으로 한정되지 않고, 본 발명과 관련하여 통상의 지식을 가진 자에게 자명한 범위 내에서 여러 가지의 대안, 수정 및 변경하여 실시할 수 있다.
이상과 같이, 본 발명은 1개의 특정 감마 보정 전압에 대해 1개의 감마 버퍼를 사용하여 소스 드라이버 집적 회로간의 구동 전압 편차가 발생하지 않도록 함으로써, 화질 저하 문제를 개선할 수 있고, 또한 다수개의 감마 버퍼를 구비하는 감마 버퍼부를 소스 드라이버 집적 회로에 내장함으로써, LCD 모듈의 부품수를 줄일 수 있다.

Claims (3)

  1. LCD 모듈에서,
    감마 보정 전압을 입력받아 버퍼링 감마 보정 전압을 출력하며 해당 버퍼링 감마 보정 전압과 디지털 데이터 신호를 입력받아 구동 전압을 출력하여 소스 라인을 구동하는 전압 출력부를 포함하여 이루어진 것을 특징으로 하는 엘씨디 모듈의 소스 드라이버 집적 회로.
  2. 제 1 항에 있어서,
    상기 전압 출력부는,
    다수의 감마 버퍼를 구비하여 상기 감마 보정 전압을 공급받아 버퍼링하고 해당 버퍼링 감마 보정 전압을 상기 소스 드라이버 집적 회로 외부로 출력하는 감마 버퍼부와;
    상기 소스 드라이버 집적 회로 외부로부터 상기 버퍼링 감마 보정 전압을 입력받아 전압 분배하여 분배 감마 전압을 출력하는 레지스터 어레이와 상기 분배 감마 전압을 입력받아 스위칭에 따라 상기 디지털 데이터 신호를 아날로그 데이터 신호로 변환하는 스위치 어레이부를 구비하는 출력 D/A 컨버터와;
    상기 스위치 어레이와 일대일 대응하는 다수의 출력 버퍼를 구비하여 상기 아날로그 데이터 신호를 입력받아 구동 전압을 LCD 패널로 출력하는 출력 구동 회로를 포함하여 이루어진 것을 특징으로 하는 엘씨디 모듈의 소스 드라이버 집적 회로.
  3. LCD 모듈에서,
    감마 보정 전압을 입력받아 버퍼링 감마 보정 전압을 출력하고 해당 버퍼링 감마 보정 전압을 다시 입력받아 구동 전압을 LCD 패널로 출력하여 소스 라인을 구동하는 다수의 소스 드라이버 집적 회로를 포함하여 이루어진 것을 특징으로 하는 엘씨디 모듈의 소스 구동 시스템.
KR10-2003-0006384A 2003-01-30 2003-01-30 엘씨디 모듈의 소스 드라이버 집적 회로 및 이를 이용한 소스 구동 시스템 KR100498549B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2003-0006384A KR100498549B1 (ko) 2003-01-30 2003-01-30 엘씨디 모듈의 소스 드라이버 집적 회로 및 이를 이용한 소스 구동 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0006384A KR100498549B1 (ko) 2003-01-30 2003-01-30 엘씨디 모듈의 소스 드라이버 집적 회로 및 이를 이용한 소스 구동 시스템

Publications (2)

Publication Number Publication Date
KR20040069836A true KR20040069836A (ko) 2004-08-06
KR100498549B1 KR100498549B1 (ko) 2005-07-01

Family

ID=37358507

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0006384A KR100498549B1 (ko) 2003-01-30 2003-01-30 엘씨디 모듈의 소스 드라이버 집적 회로 및 이를 이용한 소스 구동 시스템

Country Status (1)

Country Link
KR (1) KR100498549B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101050693B1 (ko) * 2010-01-19 2011-07-20 주식회사 실리콘웍스 소스 드라이버의 감마전압 출력 회로
KR101438586B1 (ko) * 2007-05-31 2014-09-05 엘지디스플레이 주식회사 액정표시장치와, 이의 감마커브 보상방법
KR101521896B1 (ko) * 2013-10-18 2015-05-20 주식회사 와이드칩스 감마 전압 발생 회로 및 이를 구비하는 디스플레이 장치.
US9666155B2 (en) 2014-01-24 2017-05-30 Samsung Display Co., Ltd. Data lines driver of display apparatus includng the same and method of driving display panel using the same

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100789700B1 (ko) 2006-08-16 2008-01-02 주식회사 실리콘웍스 가분할 저항 셀을 구비하는 dac

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100223804B1 (ko) * 1996-11-27 1999-10-15 구본준 액정 표시 소자의 구동 장치
JP4675485B2 (ja) * 2001-02-09 2011-04-20 ルネサスエレクトロニクス株式会社 液晶駆動用半導体集積回路および液晶表示装置
JP4766760B2 (ja) * 2001-03-06 2011-09-07 ルネサスエレクトロニクス株式会社 液晶駆動装置
KR100388799B1 (ko) * 2001-04-11 2003-06-25 (주)더블유에스디 박막트랜지스터 액정표시소자의 소오스 드라이버

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101438586B1 (ko) * 2007-05-31 2014-09-05 엘지디스플레이 주식회사 액정표시장치와, 이의 감마커브 보상방법
KR101050693B1 (ko) * 2010-01-19 2011-07-20 주식회사 실리콘웍스 소스 드라이버의 감마전압 출력 회로
KR101521896B1 (ko) * 2013-10-18 2015-05-20 주식회사 와이드칩스 감마 전압 발생 회로 및 이를 구비하는 디스플레이 장치.
US9666155B2 (en) 2014-01-24 2017-05-30 Samsung Display Co., Ltd. Data lines driver of display apparatus includng the same and method of driving display panel using the same

Also Published As

Publication number Publication date
KR100498549B1 (ko) 2005-07-01

Similar Documents

Publication Publication Date Title
USRE40739E1 (en) Driving circuit of display device
JP2899969B2 (ja) Lcdソースドライバー
US7633476B2 (en) Display element drive unit, display device including the same, and display element drive method
KR100306197B1 (ko) 인터페이스 회로 및 액정구동회로
JP4523487B2 (ja) 液晶表示装置およびその駆動方法
US8184078B2 (en) Liquid crystal display and source driving circuit having a gamma and common voltage generator thereof
US7773104B2 (en) Apparatus for driving a display and gamma voltage generation circuit thereof
WO2008042545A2 (en) Reducing power consumption associated with high bias currents in systems that drive or otherwise control displays
US7688301B2 (en) Apparatus and method for driving liquid crystal display device
US20150084947A1 (en) Source driver and method for driving display device
KR20060094901A (ko) 디스플레이 응용에 사용되는 기준전압 발생기
KR100782303B1 (ko) 블록 딤을 감소시키기 위한 장치와 방법, 및 상기 장치를 구비하는 디스플레이 장치
KR101438586B1 (ko) 액정표시장치와, 이의 감마커브 보상방법
US7808465B2 (en) Gamma voltage generator, source driver, and display device utilizing the same
US20080062111A1 (en) Apparatus for Driving a Display
US20090066622A1 (en) Liquid crystal display device
US20080316077A1 (en) D/a converter
US20070040789A1 (en) Protection device for gate integrated circuit, gate driver, liquid crystal display including the same and method of protecting a gate IC in a display
KR100920341B1 (ko) 액정 표시 장치
KR100498549B1 (ko) 엘씨디 모듈의 소스 드라이버 집적 회로 및 이를 이용한 소스 구동 시스템
JP2005345808A (ja) Lcdモジュールのソース駆動集積回路及びこれを用いたソース駆動システム
KR101336633B1 (ko) 감마기준전압 생성회로
US20090135121A1 (en) Driving circuit and related method of a display apparatus
US7079065B2 (en) Digital-to-analog converter and the driving method thereof
KR20110051398A (ko) 슬루 레이트를 제어하는 소스 드라이버

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130619

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140617

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160324

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20170324

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20190311

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20200309

Year of fee payment: 16