KR20040015595A - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR20040015595A
KR20040015595A KR1020020047878A KR20020047878A KR20040015595A KR 20040015595 A KR20040015595 A KR 20040015595A KR 1020020047878 A KR1020020047878 A KR 1020020047878A KR 20020047878 A KR20020047878 A KR 20020047878A KR 20040015595 A KR20040015595 A KR 20040015595A
Authority
KR
South Korea
Prior art keywords
gate
signal line
gate driving
signal
liquid crystal
Prior art date
Application number
KR1020020047878A
Other languages
English (en)
Other versions
KR100840329B1 (ko
Inventor
최민성
유인선
이상학
추홍식
이성희
이현수
강성래
이병준
정상문
김영길
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020020047878A priority Critical patent/KR100840329B1/ko
Publication of KR20040015595A publication Critical patent/KR20040015595A/ko
Application granted granted Critical
Publication of KR100840329B1 publication Critical patent/KR100840329B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/05Flexible printed circuits [FPCs]

Abstract

본 발명은 액정 표시 장치에 관한 것으로, 액정 표시판 조립체 상부의 데이터 가요성 인쇄 회로(flexible printed circuit, FPC) 기판에는 게이트 온 또는 오프 전압을 전달하는 신호선이 형성되어 있고, 액정 표시판 조립체의 왼쪽에는 게이트 구동 IC가 각각 장착되어 있는 복수의 게이트 FPC 기판이 부착되어 있다. FPC 기판에는 복수의 게이트 리드선과 게이트 구동 신호 배선이 형성되어 있고, 액정 표시판 조립체의 표시 영역 밖의 좌측 상단 및 좌측 가장 자리에는 신호선에 연결된 게이트 구동 신호 배선이 형성되어 있다. 액정 표시판 조립체의 왼쪽 가장자리에는 게이트 온 또는 오프 전압 우회선이 형성되어 있으며, 이 우회선의 한쪽 끝은 접촉부를 통하여 게이트 온 또는 오프 전압을 전달하는 신호선에 연결되어 있으며, 다른쪽 끝은 다른 접촉부를 통해 세 번째 게이트 구동 IC와 네 번째 구동 IC 사이의 게이트 구동 신호 배선에 연결되어 있다. 그리 인해, 복수의 게이트 구동 IC에 게이트 온 또는 오프 전압이 차례로 인가될 때, 마지막으로 게이트 온 또는 오프 전압이 인가되는 다른 게이트 구동 IC에 별도의 배선을 이용하여 게이트 온 또는 오프 전압을 동시에 공급하므로, 게이트 구동 IC 사이의 게이트 온 또는 오프 전압값 차이를 감소하여 각 게이트선에 차례로 공급되는 게이트 온 또는 오프 전압의 변화폭을 줄일 수 있다.

Description

액정 표시 장치 {LIQUID CRYSTAL DISPLAY}
본 발명은 액정 표시 장치에 관한 것이다.
일반적인 액정 표시 장치(liquid crystal display, LCD)는 두 표시판과 그 사이에 들어 있는 유전율 이방성(dielectric anisotropy)을 갖는 액정층을 포함한다. 액정층에 전계를 인가하고, 이 전계의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다. 이러한 액정 표시 장치는 휴대가 간편한 평판 표시 장치(flat panel display, FPD) 중에서 대표적인 것으로서, 이 중에서도 박막 트랜지스터(thin film transistor, TFT)를 스위칭 소자로 이용한 TFT-LCD가 주로 이용되고 있다.
박막 트랜지스터가 형성되는 표시판에는 복수의 게이트선과 데이터선이 각각 행과 열 방향으로 형성되어 있고, 박막 트랜지스터를 통하여 이들 게이트선과 데이터선에 연결된 화소 전극이 형성되어 있다. 박막 트랜지스터는 게이트선을 통해 전달되는 게이트 신호에 따라 데이터선을 통해 전달되는 데이터 신호를 제어하여 화소 전극으로 전송한다. 게이트 신호는 구동 전압 생성부에서 만들어진 게이트 온 전압과 게이트 오프 전압을 공급받는 복수의 게이트 구동 IC(integratedcircuit)가 신호 제어부로부터의 제어에 따라 이들을 조합하여 만들어낸다. 데이터 신호는 신호 제어부로부터의 계조 신호를 복수의 데이터 구동 IC가 아날로그 전압으로 변환함으로써 얻어진다. 신호 제어부 및 구동 전압 생성부 등은 통상 표시판 바깥에 위치한 인쇄 회로 기판(printed circuit board, PCB)에 구비되어 있고 구동 IC는 PCB와 표시판의 사이에 위치한 가요성 인쇄 회로(flexible printed circuit, FPC) 기판 위에 장착되어 있다. PCB는 통상 두 개를 두며 이 경우 표시판 위쪽과 왼쪽에 하나씩 배치하며, 왼쪽의 것을 게이트 PCB, 오른쪽의 것을 데이터 PCB라 한다. 게이트 PCB와 표시판 사이에는 게이트 구동 IC가, 데이터 PCB와 표시판 사이에는 데이터 구동 IC가 위치하여, 각각 대응하는 PCB로부터 신호를 받는다.
그러나 게이트 PCB는 사용하지 않고 데이터 PCB만을 사용할 수도 있으며, 이 경우에도 게이트쪽 FPC 기판과 그 위의 게이트 구동 IC의 위치는 그대로일 수 있다. 이때에는 데이터 PCB에 위치한 신호 제어부와 구동 전압 생성부 등으로부터의 신호를 모든 게이트 구동 IC로 전달하기 위해서는 데이터 FPC 기판과 표시판에 배선을 따로 만든다. 또한 게이트 FPC 기판에도 배선을 만들어 다음 게이트 구동 IC로 신호가 전달될 수 있도록 한다.
이와 같이 PCB에서의 신호, 특히 구동 전압 생성부에서 생성한 게이트 온 또는 오프 전압은 게이트 FPC 기판과 표시판을 왔다 갔다 하며 게이트 구동 IC에 전달되므로 전체 신호 경로가 길어져 마지막 게이트 구동 IC에 공급되는 게이트 온또는 오프 전압은 본래의 전압보다 매우 낮은 상태가 된다. 그 결과 구동 IC에 연결된 게이트선에 인가되는 게이트 온 또는 오프 전압 또한 매우 강하된다.
또한 각 게이트 구동 IC에 도달하는 게이트 온 또는 오프 전압의 신호 경로의 길이가 달라져 게이트선에 공급되는 게이트 온 또는 오프 전압이 일정하지 않으므로 박막 트랜지스터의 턴온 또는 턴오프 동작이 불안정하여 박막 트랜지스터의 충전 상태가 게이트 구동 IC별로 달라지게 된다. 그 결과 게이트 구동 IC별로 계조 차이가 나는 게이트 블록(gate block) 현상이 발생하여 표시 장치의 화질이 나빠진다.
본 발명이 이루고자 하는 기술적 과제는 복수의 게이트 구동 IC들간의 게이트 온 또는 오프 전압 차이를 감소시켜 액정 표시 장치의 동작을 안정화시키고, 화질을 개선하는 것이다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 개념도이다.
도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치를 개략적으로 도시한 배치도이다.
도 4는 본 발명의 한 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판을 도시한 배치도로서, 도 3의 게이트선과 데이터선이 교차된 영역과 게이트선과 데이터선에 각각 연결된 접촉부를 확대하여 나타낸 것이다.
도 5는 도 4에서 V-V' 선을 따라 잘라 도시한 단면도이다.
도 6은 본 발명의 한 실시예에 따라 도 3의 좌상부에 위치한 게이트 구동 배선과 우회선을 확대하여 나타낸 것이다.
도 7은 도 6에서 Ⅶ-Ⅶ' 선을 따라 잘라 도시한 단면도이다.
도 8은 본 발명의 다른 실시예에 따라 도 3의 좌상부에 위치한 게이트 구동 배선과 우회선을 확대하여 나타낸 것이다.
도 9는 도 8에서 Ⅸ-Ⅸ' 선을 따라 잘라 도시한 단면도이다.
도 10은 본 발명의 또 다른 실시예에 따른 액정 표시 장치를 개략적으로 도시한 배치도이다.
도 11은 본 발명의 또 다른 실시예에 따라 도 10의 좌상부에 위치한 게이트 구동 배선과 우회선을 확대하여 나타낸 것이다.
본 발명의 한 실시예에 따른 액정 표시 장치는
각각 행과 열 방향으로 형성되어 있는 복수의 게이트선과 복수의 데이터선,
상기 게이트선 중 하나와 상기 데이터선 중 하나에 각각 연결되어 있는 스위칭 소자,
한쪽 가장자리에 위치한 복수의 제1 신호선을 포함하며, 상기 스위칭 소자의 동작을 제어하는 게이트 구동 전압을 전달하는 게이트 구동 전압용 배선, 그리고
상기 제1 신호선과 적어도 한 지점에서 전기적으로 연결된 제2 신호선
을 포함하는 액정 표시판 조립체
를 포함하며,
상기 게이트 구동 전압은 상기 제1 신호선과 상기 제2 신호선의 두 경로를 통하여 전달된다.
상기 제1 신호선은 서로 분리되어 있는 것이 좋다. 이때, 액정 표시 장치는 제2 게이트 구동 배선을 각각 포함하고 상기 액정 표시판 조립체에 부착된 복수의 게이트 FPC 기판을 더 포함하고, 상기 제2 게이트 구동 배선은 상기 제1 신호선 중 인접한 두 개에 연결될 수 있다. 또한 상기 액정 표시 장치는 상기 각 게이트 FPC 기판에 장착되어 있으며, 상기 제2 게이트 구동 배선을 통해 상기 게이트 구동 전압을 공급받아 상기 액정 표시판 조립체의 상기 게이트선으로 전달하는 복수의 게이트 구동 IC를 더 포함할 수 있다.
상기 제1 신호선은 서로 연결되어 있는 것이 좋다. 이때, 액정 표시 장치는 상기 액정 표시판 조립체 위에 장착되어 상기 게이트 구동 전압용 배선을 통해 상기 게이트 구동 전압을 공급받아 상기 게이트선으로 전달하는 복수의 게이트 구동 IC를 더 포함할 수 있다.
본 발명의 한 실시예에 따른 액정 표시 장치는 상기 첫 번째 제1 신호선에 연결되어 상기 게이트 구동 전압을 상기 첫 번째 제1 신호선에 전달하는 제1 게이트 구동 배선을 포함하고 상기 액정 표시판 조립체에 부착된 데이터 FPC(flexible printed circuit) 기판을 더 포함할 수 있다.
또한 상기 제2 신호선은 상기 제1 신호선과 적어도 두 지점에서 연결되어 있는 것이 바람직하다.
상기 제1 신호선과 상기 제2 신호선의 한 연결 지점은 상기 게이트 구동 전압이 가장 먼저 인가되는 첫 번째 제1 신호선에 위치하고, 다른 하나는 상기 게이트 구동 전압이 가장 마지막으로 인가되는 마지막 제1 신호선에 위치한다.
이때, 상기 첫 번째 제1 신호선과 연결된 저항을 더 포함할 수 있고, 상기 제2 신호선과 연결된 저항을 더 포함할 수 있다. 상기 제1 신호선의 수효는 4개인 것이 바람직하다.
상기 제1 신호선은 상기 게이트선과 같은 층으로 형성되고, 상기 제2 신호선은 상기 데이터선과 같은 층으로 형성되어 있고, 상기 제1 신호선과 상기 제2 신호선은 상기 데이터선과 같은 층으로 형성될 수 있다.
상기 액정 표시판 조립체는 상기 스위칭 소자에 각각 연결되어 있는 화소 전극을 더 포함하고, 상기 제1 신호선과 상기 제2 신호선은 상기 화소 전극과 동일한 층으로 만들어진 연결 부재를 통하여 연결되는 것이 바람직하다.
상기 제1 신호선과 상기 제2 신호선에는 상이한 크기의 게이트 구동 전압이 인가되는 것이 바람직하고, 특히 상기 제1 신호선에 인가되는 게이트 구동 전압보다 상기 제2 신호선에 인가되는 게이트 구동 전압의 값이 더 큰 것이 바람직하다.
이 때, 상기 게이트 구동 전압은 상기 스위칭 소자를 온시키는 게이트 온 전압일 수 있고, 상기 스위칭 소자를 오프시키는 게이트 오프 전압일 수 있다.
또한 상기 제2 신호선은 상기 게이트선과 교차하는 것이 바람직하다.
첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 개념도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 1에 도시한 바와 같이, 본 발명에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300) 및 이에 연결된 게이트 구동부(gate driver)(400)와 데이터 구동부(data driver)(500), 게이트 구동부(400)에 연결된 구동 전압 생성부(driving voltage generator)(700)와 데이터 구동부(500)에 연결된 계조 전압 생성부(gray voltage generator)(800) 그리고 이들을 제어하는 신호 제어부(signal controller)(600)를 포함하고 있다.
액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 신호선(G1-Gn, D1-Dm)과 이에 연결된 복수의 화소(pixel)를 포함하며, 각 화소는 신호선(G1-Gn, D1-Dm)에 연결된 스위칭 소자(switching element)(Q)와 이에 연결된 액정 축전기(Clc) 및 유지 축전기(storage capacitor)(Cst)를 포함한다. 신호선(G1-Gn, D1-Dm)은 주사 신호(scanning signal) 또는 게이트 신호(gate signal)를 전달하며 행 방향으로 뻗어 있는 복수의 주사 신호선 또는 게이트선(G1-Gn)과 화상 신호(image signal) 또는 데이터 신호(data signal)를 전달하며 열 방향으로 뻗어 있는 데이터 신호선 또는 데이터선(D1-Dm)을 포함한다. 스위칭 소자(Q)는 삼단자 소자로서, 그 제어 단자는 게이트선(G1-Gn)에 연결되어 있고 입력 단자는 데이터선(D1-Dm)에 연결되며, 출력 단자는 액정 축전기(Clc) 및 유지 축전기(Cst)의 한 단자에 연결되어 있다.
액정 축전기(Clc)는 스위칭 소자(Q)의 출력 단자와 공통 전압(common voltage, Vcom) 또는 기준 전압(reference voltage)에 연결되어 있다. 유지 축전기(Cst)의 다른 단자는 다른 전압, 예를 들면 기준 전압에 연결되어 있다. 그러나 유지 축전기(Cst)의 다른 단자는 바로 위의 게이트선[이하 "전단 게이트선(previous gate line)"이라 함]에 연결되어 있을 수 있다. 전자의 연결 방식을 독립 배선 방식(separate wire type)이라고 하며, 후자의 연결 방식을 전단 게이트 방식(previous gate type)이라고 한다.
한편, 액정 표시판 조립체(300)를 구조적으로 보면 도 2에서와 같이 개략적으로 나타낼 수 있다. 편의상 도 2에는 하나의 화소만을 나타내었다.
도 2에 도시한 것처럼, 액정 표시판 조립체(300)는 서로 마주 보는 하부 표시판(100)과 상부 표시판(200) 및 둘 사이의 액정층(3)을 포함한다. 하부 표시판(100)에는 게이트선(Gi-1, Gi) 및 데이터선(Dj)과 스위칭 소자(Q) 및 유지 축전기(Cst)가 구비되어 있다. 액정 축전기(Clc)는 하부 표시판(100)의 화소 전극(190)과 상부 표시판(200)의 기준 전극(270)을 두 단자로 하며 두 전극(190, 270) 사이의 액정층(3)은 유전체로서 기능한다.
화소 전극(190)은 스위칭 소자(Q)에 연결되며 기준 전극(270)은 상부 표시판(200)의 전면(全面)에 형성되어 있고 공통 전압(Vcom)에 연결된다.
여기에서 액정 분자들은 화소 전극(190)과 기준 전극(270)이 생성하는 전기장의 변화에 따라 그 배열을 바꾸고 이에 따라 액정층(3)을 통과하는 빛의 편광이 변화한다. 이러한 편광의 변화는 표시판(100, 200)에 부착된 편광자(도시하지 않음)에 의하여 빛의 투과율 변화로 나타난다.
화소 전극(190)은 또한 기준 전압을 인가받는 별개의 배선이 하부 표시판(100)에 구비되어 화소 전극(190)과 중첩됨으로써 유지 축전기(Cst)를 이룬다. 전단 게이트 방식의 경우 화소 전극(190)은 절연체를 매개로 전단 게이트선(Gi-1)과 중첩됨으로써 전단 게이트선(Gi-1)과 함께 유지 축전기(Cst)의 두 단자를 이룬다.
도 2는 스위칭 소자(Q)의 예로 모스(MOS) 트랜지스터를 보여주고 있으며, 이 모스 트랜지스터는 실제 공정에서 비정질 규소(amorphous silicon) 또는 다결정 규소(polysilicon)를 채널층으로 하는 박막 트랜지스터로 구현된다.
도 2에서와는 달리 기준 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(190, 270)이 모두 선형으로 만들어진다.
한편, 색 표시를 구현하기 위해서는 각 화소가 색상을 표시할 수 있도록 하여야 하는데, 이는 화소 전극(190)에 대응하는 영역에 적색, 녹색, 또는 청색의 색 필터(color filter)(230)를 구비함으로써 가능하다. 색 필터(230)는 도 2에서처럼 주로 상부 표시판(200)의 해당 영역에 형성되지만 하부 표시판(100)의 화소 전극(190) 위 또는 아래에 형성할 수도 있다.
다시 도 1을 참고하면, 구동 전압 생성부(700)는 스위칭 소자(Q)를 턴온시키는 게이트 온 전압(Von)과 스위칭 소자(Q)를 턴오프시키는 게이트 오프 전압(Voff) 등을 생성한다.
계조 전압 생성부(800)는 액정 표시 장치의 휘도와 관련된 복수의 계조 전압(gray voltage)을 생성한다.
게이트 구동부(400)는 스캔 구동부(scan driver)라고도 하며, 액정 표시판 조립체(300)의 게이트선(G1-Gn)에 연결되어 구동 전압 생성부(700)로부터의 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1-Gn)에 인가한다.
또한 데이터 구동부(500)는 소스 구동부(source driver)라고도 하며, 액정표시판 조립체(300)의 데이터선(D1-Dm)에 연결되어 계조 전압 생성부(800)로부터의 계조 전압을 선택하여 데이터 신호로서 데이터선(D1-Dm)에 인가한다.
신호 제어부(600)는 게이트 구동부(400), 데이터 구동부(500) 및 구동 전압 생성부(700) 등의 동작을 제어하는 제어 신호를 생성하여, 각 해당하는 제어 신호를 게이트 구동부(400), 데이터 구동부(500) 및 구동 전압 생성부(700)에 공급한다.
게이트 구동부(400) 및 데이터 구동부(500)는, 도 3에 도시한 바와 같이, 복수의 게이트 구동 IC(integrated circuit)(441-444) 및 데이터 구동 IC(540)로 이루어지는 것이 일반적이다. 도 3에서 각 IC는 액정 표시판 조립체(300)의 외부에 따로 존재하는 것으로 나타나 있지만, 액정 표시판 조립체(300) 위에 장착될 수도 있고[COG(chip on glass) 방식], 신호선(G1-Gn, D1-Dm) 및 박막 트랜지스터(Q)와 동일한 공정으로 액정 표시판 조립체(300) 위에 형성될 수도 있다.
그러면, 도 3을 참고로 하여 본 발명의 한 실시예에 따른 액정 표시 장치의 구조에 대하여 상세하게 설명한다.
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치를 개략적으로 도시한 배치도이다.
도 3에 도시한 바와 같이, 게이트선(G1-Gn)과 데이터선(D1-Dm)이 구비된 액정 표시판 조립체(300)의 위쪽에는 액정 표시 장치를 구동하기 위한 신호 제어부(600), 구동 전압 생성부(700) 및 계조 전압 생성부(800) 따위의 회로 요소가 구비되어 있는 인쇄 회로 기판(printed circuit board, PCB)(550)이 위치하고 있다. 액정 표시판 조립체(300)와 PCB(550)은 데이터 가요성 회로(flexible printed circuit, FPC) 기판(510)을 통하여 서로 전기적 물리적으로 연결되어 있다.
데이터 FPC 기판(510)에는 데이터 구동 IC(540)가 장착되어 있으며, 복수의 데이터 리드선(520)과 게이트 구동 신호 배선(521-523)이 형성되어 있다. 데이터 리드선(520)은 데이터 구동 IC(540)의 출력 단자와 연결되어 있고, 접촉부(C2)를 통하여 데이터선(D1-Dm)과 연결되어 있어, 데이터 구동 IC(540)로부터 데이터선(D1-Dm)에 화상 신호를 전달한다. 도면에는 편의상 세 개의 게이트 구동 신호 배선(521-523)만을 도시하였으나 실제로 그 수효는 네 개 이상이다. 뒤에서 다시 설명하겠지만, 본 실시예에서 신호선(521)은 게이트 온 또는 오프 전압을 전달하는 신호선이고, 신호선(522)은 예를 들어 게이트 클록 신호 따위를 전달하며, 신호선(523)은 수직 동기 시작 신호 따위를 전달한다. 신호선(521-523)은 PCB(550)의 회로 요소와 전기적으로 연결되며, 데이터 구동 IC(540) 또한 그러하다.
액정 표시판 조립체(300)의 왼쪽에는 4개의 게이트 FPC 기판(411-414)이 부착되어 있으며 게이트 FPC 기판(411-414)에는 게이트 구동 IC(441-444)가 각각 장착되어 있다. FPC 기판(411-414)에는 복수의 게이트 리드선(420)과 게이트 구동 신호 배선(421, 422, 423a, 423b)이 형성되어 있다. 게이트 구동 신호 배선(421,422, 423a, 423b) 중 일부 신호선(421, 422)은 가지 신호선을 내어 게이트 구동 IC(441-444)의 입력 단자와 연결되고 있지만, 다른 일부 신호선(423a, 423b)은 한쪽 끝이 게이트 구동 IC(441-444)와 연결되는 구조를 취하고 있다. 다른 일부 신호선(423a, 423b) 중 위쪽에 위치한 신호선(423a)은 게이트 구동 IC(441-444)의 입력 단자와 연결되어 있고, 아래쪽에 위치한 신호선(423b)은 게이트 구동 IC(441-444)의 출력 단자와 연결되어 있다. 도면에는 편의상 네 개의 게이트 구동 신호 배선(421, 422, 423a, 423b)만을 도시하였으나, 그 수효는 달라질 수 있다.
도 3에서와 같이 액정 표시판 조립체(300)에 구비된 가로 방향의 게이트선(G1-Gn)과 세로 방향의 데이터선(D1-Dm)의 교차에 의해 한정되는 복수의 화소 영역이 모여 화상을 표시하는 표시 영역(D)을 이룬다. 표시 영역(D) 바깥쪽(빗금친 부분)에는 블랙 매트릭스(220)가 구비되어 있어 표시 영역(D) 밖으로 누설되는 빛을 차단하고 있다. 게이트선(G1-Gn)과 데이터선(D1-Dm)은 표시 영역(D) 내에서 각각 실질적으로 평행한 상태를 유지하지만, 표시 영역(D)을 벗어나면 부채살처럼 그룹별로 한 곳으로 모여 서로 간의 간격이 좁아지고 다시 실질적인 평행 상태가 된다.
액정 표시판 조립체(300)의 표시 영역(D) 밖의 좌측 상단 및 좌측 가장 자리에는 게이트 구동 신호 배선(321a-321d, 322a-322d, 323a-323d)이 형성되어 있다. 좌상 모퉁이에 위치한 게이트 구동 신호 배선(321a, 322a, 323a)은 접촉부(C4)를 통하여 데이터 FPC 기판(510)의 게이트 구동 신호 배선(521, 522, 523)에 전기적으로 연결되어 있고, 접촉부(C3)를 통하여 가장 위쪽의 게이트 FPC 기판(411)의 게이트 구동 신호 배선(421, 422, 423a)에 연결되어 있다. 다른 게이트 구동 신호 배선(321b-321d, 322b-322d, 323b-323d)은 게이트선(G1-Gn)이 모여 있는 부분 사이에 위치하며 접촉부(C5, C6)를 통하여 인접하는 게이트 FPC 기판(411-414)의 게이트 구동 신호 배선(421, 422, 423a, 423b)을 연결하고 있다.
액정 표시판 조립체(300)의 왼쪽 가장자리에는 또한 게이트 온 또는 오프 전압 우회선(321)이 형성되어 있다. 우회선(321)의 한쪽 끝은 접촉부(C7)를 통하여 게이트 온 또는 오프 전압을 전달하는 신호선(321a)에 연결되어 있으며, 다른쪽 끝은 접촉부(C8)를 통해 세 번째 게이트 구동 IC(423)와 네 번째 게이트 구동 IC(444) 사이의 게이트 구동 신호 배선(321d)에 연결되어 있다. 우회선(321)은 게이트선(G1-Gm)과 게이트 리드선(420)의 접촉부(C1)의 안쪽에 위치하기 때문에 게이트선(G1-Gm)과 교차한다. 본 실시예에서 우회선(321)은 별도로 만들지만, 액정 표시판 조립체(300)의 가장자리에 배치되어 있고 단선 등의 이유로 정상적인 신호 전달을 수행하지 못하는 게이트선이나 데이터선을 수리하기 위한 수리선을 이용할 수도 있다.
한편, 데이터 FPC 기판(510) 외에 데이터 구동 IC(540)가 장착되지 않은 FPC 기판(도시하지 않음)이 PCB(550)과 액정 표시판 조립체(300)에 부착될 수 있고, 이때 게이트 구동 신호 배선(521-523)은 이 FPC 기판에 구비될 수 있다.
여기서, 접촉부(C1-C8)에서의 액정 표시판 조립체(300)의 게이트선(G1-Gn),데이터선(D1-Dm) 및 신호선(521-523)과 FPC 기판(411-414, 510)의 리드선(420, 520) 및 신호선(321a-321d, 322a-322d, 323a-323d) 사이의 연결은 이방성 도전막을 통하여 이루어진다. 구체적인 연결 구조에 대해서는 뒤에서 구체적으로 설명하기로 한다.
그러면 이러한 액정 표시 장치의 표시 동작에 대하여 좀더 상세하게 설명한다.
PCB(550)에 구비되어 있는 신호 제어부(600)는 외부의 그래픽 제어기(graphic controller)(도시하지 않음)로부터 RGB 데이터 신호(R, G, B) 및 이의 표시를 제어하는 제어 입력 신호(input control signal), 예를 들면 수직 동기 신호(vertical synchronizing signal, Vsync)와 수평 동기 신호(horizontal synchronizing signal, Hsync), 메인 클록(main clock, CLK), 데이터 인에이블 신호(data enable signal, DE) 등을 제공받는다. 신호 제어부(600)는 제어 입력 신호를 기초로 게이트 제어 신호 및 데이터 제어 신호를 생성하고 계조 신호(R, G, B)를 액정 표시판 조립체(300)의 동작 조건에 맞게 적절히 처리한 후, 게이트 제어 신호를 게이트 구동부(400)와 구동 전압 생성부(700)로 내보내고 데이터 제어 신호와 처리한 계조 신호(R', G', B')는 데이터 구동부(500)로 내보낸다.
게이트 제어 신호는 게이트 온 펄스(게이트 신호의 하이 구간)의 출력 시작을 지시하는 수직 동기 시작 신호(vertical synchronization start signal, STV), 게이트 온 펄스의 출력 시기를 제어하는 게이트 클록 신호(gate clock signal,CPV) 및 게이트 온 펄스의 폭을 한정하는 게이트 온 인에이블 신호(gate on enable signal, OE) 등을 포함한다. 이중에서 게이트 온 인에이블 신호(OE)와 게이트 클록 신호(CPV)는 구동 전압 생성부(700)에 공급된다. 데이터 제어 신호는 계조 신호의 입력 시작을 지시하는 수평 동기 시작 신호(horizontal synchronization start signal, STH)와 데이터선에 해당 데이터 전압을 인가하라는 로드 신호(load signal, LOAD 또는 TP), 데이터 전압의 극성을 반전시키는 반전 제어 신호(RVS) 및 데이터 클록 신호(data clock signal, HCLK) 등을 포함한다.
한편, 구동 전압 생성부(700)는 신호 제어부(550)로부터의 제어 신호에 따라 게이트 온 전압(Von), 게이트 오프 전압(Voff) 및 기준 전극(270)에 인가되는 공통 전압(Vcom)을 생성하고, 게이트 온 전압(Von)과 게이트 오프 전압(Voff)을 게이트 구동부(400)에 공급한다. 그리고 계조 전압 생성부(800)는 액정 표시 장치의 휘도와 관련된 복수의 계조 전압을 생성하여 데이터 구동부(500)에 인가한다.
이 때, 게이트 제어 신호 중 게이트 클록 신호(CPV), 게이트 온 인에이블 신호(OE) 따위와 게이트 온 전압(Von)은 신호선(522, 322a-322d, 422)을 통하여 각 게이트 구동 IC(441-444)에 병렬로 공급되고, 수직 동기 시작 신호(STV) 따위는 신호선(523, 323a, 423a)을 통하여 첫 번째 게이트 구동 IC(441)에 공급된다.
본 실시예에서 게이트 온 또는 오프 전압(Von,Voff)은 신호선(521, 321a-321d, 421)을 통하여 각 게이트 구동 IC(441-444)에 병렬로 공급되는 한편, 우회선(321)을 통하여 세 번째 및 네 번째 구동 IC(443, 444)에 직접 공급된다.게이트 온 전압(Von)은 신호선(521, 321a-321d, 421) 및 우회선(321)을 통하여 공급되고, 게이트 오프 전압(Voff)은 다른 신호선, 예를 들어 신호선(522, 322a-322d, 422)을 통하여 전달될 수 있고, 그 반대일 수 있다.
이와 같이 하면, 신호선(321a)과 우회선(321)의 접촉부(C8)의 전압은 접촉부(C7)의 전압에서 우회선(321)의 배선 저항에 비례하는 값만큼 감소한 값이 된다. 그런데 우회선(321)의 길이가 두 접촉부(C7, C8) 사이의 신호선(321a-321d, 421)의 길이보다 매우 작아 전압 강하가 적게 발생하므로 우회선(321)이 없는 경우에 비해 접촉부(C8)의 전압이 높다. 따라서 각 게이트 구동 IC(441-444)에 공급되는 게이트 온 또는 오프 전압(Von, Voff)의 크기 차이가 줄어든다.
게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호에 따라 게이트 온 전압(Von)을 차례로 게이트선(G1-Gn)에 인가하여 이 게이트선(G1-Gn)에 연결된 한 행의 스위칭 소자(Q)를 턴온시킨다. 이와 동시에 데이터 구동부(500)는 신호 제어부(600)로부터의 데이터 제어 신호에 따라 턴온된 스위칭 소자(Q)가 위치한 화소 행에 계조 신호(R', G', B')에 대응하는 계조 전압 생성부(800)로부터의 아날로그 전압인 계조 전압을 데이터 신호로서 해당 데이터선(D1-Dm)에 공급한다. 데이터선(D1-Dm)에 공급된 데이터 신호는 턴온된 스위칭 소자(Q)를 통해 해당 화소에 인가된다. 이러한 방식으로, 한 프레임(frame) 동안 모든 게이트선(G1-Gn)에 대하여 차례로 게이트 온 전압(Von)을 인가하여 모든 화소 행에 데이터 신호를 인가한다. 이때 한 프레임에 해당하는 모든 행의 화소에 데이터 신호가 인가된 후 반전 제어 신호(RVS)가 공급되면 다음 프레임에 해당하는 모든 행의 데이터 신호의 극성이 바뀐다.
이 과정을 좀더 상세하게 설명한다.
수직 동기 시작 신호(STV)를 받은 첫 번째 게이트 구동 IC(441)는 구동 전압 생성부(700)로부터의 두 전압(Von, Voff) 중 게이트 온 전압(Von)을 선택하여 첫 번째 게이트선(G1)으로 출력한다. 이때 다른 게이트선(G2-Gn)에는 게이트 오프 전압(Voff)이 인가되고 있다. 첫 번째 게이트선(G1)에 연결된 첫째 행의 스위칭 소자(Q)는 게이트 온 전압(Von)에 의하여 도통되고, 첫 번째 행의 데이터 신호가 첫 번째 행의 스위칭 소자(Q)를 통하여 첫째 행의 화소의 액정 축전기(Clc) 및 유지 축전기(Cst)에 인가된다. 일정 시간이 지나 첫째 행의 화소의 축전기(Clc, Cst)의 충전이 완료되면, 첫 번째 게이트 구동 IC(441)는 첫째 게이트선(G1)에 게이트 오프 전압(Voff)을 인가하여 연결된 스위칭 소자(Q)를 오프시키고, 둘째 게이트선(G2)에 게이트 온 전압(Von)을 인가한다.
이러한 방식으로 연결된 모든 게이트선에 게이트 온 전압(Von)을 적어도 한번씩 인가한 첫째 게이트 구동 IC(441)는 주사가 완료되었음을 알리는 캐리(carry) 신호를 신호선(423b, 323b)을 통하여 두 번째 게이트 구동 IC(442)에 제공한다.
캐리 신호를 받은 둘째 게이트 구동 IC(442)는 마찬가지 방식으로 자신과 연결된 모든 게이트선에 대한 주사를 행하고 이를 마치면 캐리 신호를 신호선(423b, 323c)을 통하여 다음 게이트 구동 IC(413)에 공급한다. 이러한 방식으로 마지막 게이트 구동 IC(444)의 주사 동작이 완료되면 한 프레임이 완료된다.
앞서 설명한 것처럼, 액정 표시판 조립체(300)는 두 개의 표시판(100, 200)을 포함하며, 이중 박막 트랜지스터가 구비된 하부 표시판(100)을 "박막 트랜지스터 표시판"이라 한다. 도 3에서 게이트 구동 신호 배선(321a-321d, 322a-322d, 323a-323d)과 우회선(321)이 박막 트랜지스터 표시판(100)에 구비되어 있으므로, 박막 트랜지스터 표시판(100)의 구조에 대하여 도 4 내지 도 7을 참조하여 상세히 설명한다.
도 4는 본 발명의 한 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판을 도시한 배치도로서, 도 3의 게이트선과 데이터선이 교차된 영역과 게이트선과 데이터선에 각각 연결된 접촉부(C1, C2)를 확대하여 나타낸 것이고, 도 5는 도 4에서 V-V' 선을 따라 잘라 도시한 단면도이다. 도 6은 본 발명의 한 실시예에 따라 도 3의 좌상부에 위치한 게이트 구동 신호 배선(321a)과 우회선(321)을 확대하여 나타낸 것이며, 도 7은 도 6에서 Ⅶ-Ⅶ' 선을 따라 잘라 도시한 단면도이다.
절연 기판(110) 위에 알루미늄(Al) 또는 알루미늄 합금(Al alloy), 몰리브덴(Mo) 또는 몰리브덴-텅스텐 합금(MoW), 크롬(Cr), 탄탈륨(Ta) 등의 금속 또는 도전체로 이루어진 게이트 배선(121, 123, 125) 및 게이트 구동 신호 배선(132, 137, 138)이 형성되어 있다.
게이트 배선(121, 123, 125)은 가로 방향으로 뻗어 있는 복수의 게이트선(121), 게이트선(121)의 일부인 게이트 전극(123) 및 게이트선(123)의 끝에 연결되어 외부로부터 주사 신호를 인가받아 게이트선(121)으로 전달하는 게이트 패드(125)를 포함한다.
게이트 구동 신호 배선(132, 137, 138)은 구동 신호선(132)과 이 구동 신호선(132) 양끝에 연결된 두 개의 패드(137, 138)를 포함한다. 두 패드(137, 138)는 기판(110)의 좌상부 왼쪽 가장자리와 좌상부 위쪽 가장자리 근처에 각각 위치하고 있고, 이들 패드(137, 138) 사이에 구동 신호선(132)이 연결되어 있다. 패드(137, 138) 중에서 좌상부 위쪽 가장자리 근처의 패드(138)는 데이터 FPC 기판(510)의 게이트 구동 신호 배선(521)으로부터 게이트 온 또는 오프 전압(Von, Voff)을 전송 받아 구동 신호선(132)에 전달한다. 좌상부 왼쪽 가장자리 근처에 위치한 패드(137)는 구동 신호선(132)의 게이트 온 또는 오프 전압(Von, Voff)을 게이트 FPC 기판(411)의 게이트 구동 신호 배선(421)에 공급한다.
게이트 배선(121, 123, 125) 및 게이트 구동 신호 배선(132, 137, 138)은 단일층으로 형성될 수도 있지만, 이중층 이상으로 형성될 수도 있다. 이때, 한 층은 저항이 작은 물질로 하고 다른 층은 다른 물질과의 접촉 특성이 좋은 물질로 형성하는 것이 바람직하며, 그 예로 크롬과 알루미늄 합금의 이중막 또는 몰리브덴 또는 몰리브덴 합금과 알루미늄의 이중막을 들 수 있다.
게이트 배선(121, 123, 125) 및 게이트 구동 신호 배선(132, 137, 138)은 질화규소(SiNX) 따위로 이루어진 게이트 절연막(140)으로 덮여 있다.
게이트 전극(123) 상부의 게이트 절연막(140) 위에는 비정질 규소 따위의 반도체로 이루어진 반도체층(150)이 형성되어 있으며, 반도체층(150) 위에는 인(P)과 같은 n형 불순물이 도핑되어 있는 비정질 규소 따위의 반도체로 이루어진 저항성 접촉층(163, 165)이 게이트 전극(123)을 중심으로 양쪽으로 분리되어 형성되어 있다.
저항성 접촉층(163, 165) 및 게이트 절연막(140) 위에는 알루미늄 또는 알루미늄 합금, 몰리브덴 또는 몰리브덴-텅스텐 합금, 크롬, 탄탈륨 등의 금속 또는 도전체로 이루어진 데이터 배선(171, 173, 175, 179) 및 우회선(172)이 형성되어 있다.
데이터 배선(171, 173, 175, 179)은 세로 방향으로 뻗어 있는 복수의 데이터선(171), 데이터선(171)의 가지인 소스 전극(173), 게이트 전극(121)을 중심으로 소스 전극(173)과 마주하는 드레인 전극(175), 데이터선(171)에 연결되어 외부로부터 화상 신호를 인가받아 데이터선(171)에 전달하는 데이터 패드(179)를 포함한다.
우회선(172)은 주로 세로 방향으로 뻗어 있으며 한 끝은 게이트 구동 신호 배선의 구동 신호선(132) 부근에 위치한다. 도 6에는 도시하지 않지 않지만, 이 우회선(172)의 다른 끝은 세 번째 게이트 구동 IC(443)와 네 번째 게이트 구동 IC(444) 사이의 게이트 구동 신호선(321d) 부근에 위치한다.
데이터 배선(171, 173, 175, 179)과 우회선(172)도 게이트 배선(121, 123,125) 및 게이트 구동 신호 배선(132, 137, 138)과 마찬가지로 단일층으로 형성될 수도 있지만 이중층 이상으로 형성될 수 있다. 이중층 이상으로 형성하는 경우에는 한 층은 저항이 작은 물질로 형성하고, 다른 층은 다른 물질과의 접촉 특성이 좋은 물질로 하는 것이 바람직하다.
여기서, 게이트 전극(123), 반도체층(150), 소스 전극(173) 및 드레인 전극(175)은 박막 트랜지스터(TFT)를 이루고 있다.
데이터 배선(171, 173, 175, 179) 및 우회선(172)과 이들로 가려지지 않은 반도체층(150) 및 게이트 절연막(140) 위에는 질화규소 또는 유기 절연막으로 이루어진 보호막(180)이 형성되어 있다. 보호막(180)은 접촉부(C2, C7)에서 데이터 패드(179)와 우회선(172)을 각각 드러내는 접촉 구멍(183, 187)을 가지고 있으며, 드레인 전극(175)을 드러내는 접촉 구멍(181)을 가지고 있다. 보호막(180)은 또는 접촉부(C1, C3, C4, C7)에서 게이트 절연막(140)과 함께 게이트 패드(125) 및 게이트 구동 신호 배선의 패드(138, 137)와 구동 신호선(132)을 각각 드러내는 접촉 구멍(182, 184, 185, 186)을 가지고 있다.
보호막(180) 위에는 ITO(indium tin oxide) 또는 IZO(indium zinc oxide) 따위의 투명 도전 물질로 이루어진 화소 전극(190), 보조 게이트 패드(95), 보조 데이터 패드(97), 게이트 구동 신호 배선의 보조 패드(96, 98) 및 연결 부재(99)가 형성되어 있다.
화소 전극(190)은 접촉 구멍(181)을 통하여 드레인 전극(175)과 연결되어 화상 신호를 전달받는다. 보조 게이트 패드(95)와 보조 데이터 패드(97)는 접촉 구멍(182, 183)을 통해 게이트 패드(125) 및 데이터 패드(179)와 각각 연결되어 있으며, 이들은 패드(125, 179)와 외부 회로 장치와의 접착성을 보완하고 패드(125, 179)를 보호하는 역할을 한다. 보조 패드(96, 98)는 접촉 구멍(184, 185)을 통해 게이트 구동 신호 배선의 패드(137, 138)에 각각 연결되어 있다. 연결 부재(99)는 접촉 구멍(186)을 통하여 구동 신호선(132)에 연결되어 있고, 접촉 구멍(187)을 통해 우회선(172)에 연결되어 있다.
게이트 신호용 보조 연결 패드(95)는 접촉 구멍(182)을 통해 게이트 신호용 연결 패드(125)와 연결되어 있다.
다음에, 본 발명의 다른 실시예에 따른 게이트 구동 신호 배선(321a)과 우회선(321)이 연결되어 있는 접촉부(C7)의 구조를 도 8과 도 9를 참조하여 상세하게 설명한다.
도 8은 본 발명의 다른 실시예에 따른 게이트 구동 배선(321a)과 우회선(321)을 확대하여 나타낸 것이며, 도 9는 도 8에서 Ⅸ-Ⅸ' 선을 따라 잘라 도시한 단면도이다.
도 6 및 도 7에서는 우회선(172)만을 데이터 배선과 같은 층으로 형성하고 게이트 구동 신호 배선(132, 137, 138)을 게이트 배선과 같은 층으로 형성하였으나, 도 8 및 도 9에서는 게이트 구동 신호 배선(176, 174, 179)과 우회선(172) 모두를 데이터 배선과 같은 층으로 형성한다. 따라서 우회선(172)은 구동 신호선(174)과 일정한 간격을 둔다.
다시 말하면, 게이트 구동 신호 배선(176, 174, 179)이 게이트 절연막(140)과 보호막(180) 사이에 위치하고 게이트 구동 신호 배선(176, 174, 179)을 드러내는 접촉 구멍(188, 1810, 189)이 보호막(180)에만 형성되어 있다.
본 발명의 실시예에서, 우회선(321)과 접촉부(C8)의 구조는 이미 설명한 게이트 구동 신호 배선(321a)과 접촉부(C7)의 구조와 동일하고, 접촉부(C5-C6)의 구조 역시 이미 설명한 접촉부(C3)의 구조와 동일하므로 이에 대한 상세한 설명은 생략한다.
본 실시예에서, 첫 번째 게이트 구동 IC(441)와 세 번째 또는 네 번째 게이트 구동 IC(443, 444)에 인가되는 게이트 온 또는 오프 전압(Von, Voff)의 전압값은 접촉부(C7)에서 첫 번째 구동 IC(441)에 이르는 가장 짧은 경로, 즉 신호선(321a, 421) 상의 첫 번째 경로의 저항과 접촉부(C7)에서 세 번째 또는 네 번째 구동 IC(443, 444)에 이르는 가장 짧은 경로, 즉 우회선(321)을 통한 두 번째 경로의 저항에 따라서 달라진다. 즉 게이트 구동 신호 배선(321a, 421)과 우회선(321) 간의 길이나 폭 차이 또는 재료 등의 차이로 인하여 서로 달라진다. 전압값이 동일해지도록 하기 위하여 두 경로 간의 배선 저항값 차이만큼의 저항값을 가지는 저항을 우회선(321)이나 게이트 구동 신호 배선(321a)에 구비할 수 있다.
다음, 도 10과 도 11을 참고로 하여 본 발명의 또 다른 실시예에 대하여 설명한다.
도 10은 본 발명의 또 다른 실시예에 따른 액정 표시 장치를 개략적으로 도시한 배치도이고, 도 11은 본 발명의 또 다른 실시예에 따라 도 10의 좌상부에 위치한 게이트 구동 배선과 우회선을 확대하여 나타낸 것이다.
본 발명의 또 다른 실시예에서는 우회선(321)이 신호선(521)과 연결되어 있지 않고 데이터 FPC 기판(510)에 추가로 형성된 게이트 구동 신호 배선(524)과 연결되며, 신호선(521, 523)에는 상이한 값의 게이트 온 또는 오프 전압(Von, Voff)이 공급된다.
첫 번째 게이트 구동 IC(441)에 이르는 신호 경로보다 우회선(321)을 통해 세 번째 또는 네 번째 게이트 구동 IC(443, 444)에 이르는 신호 경로가 길기 때문에 우회선(321)을 통한 신호 경로의 배선 저항이 크다. 따라서 신호선(524)에 인가하는 전압을 신호선(521)에 인가되는 전압보다 크게 하는 것이 바람직하다.
본 발명의 실시예에서는 우회선(321)이 세 번째 게이트 구동 IC(443)와 네 번째 게이트 구동 IC(444)에 연결되어 있지만, 이러한 우회선(321)의 위치는 변경 가능하며, 우회선(321)이 각 게이트 구동 IC(441-444)에 각각 연결되도록 할 수도 있다.
또한 본 발명의 실시예에서는 게이트 온 전압(Von)과 게이트 오프 전압(Voff)중 어느 하나만이 두 경로로 공급되는 경우에 대하여 설명하였지만, 두 전압(Von, Voff)이 모두 두 개의 경로로 전달되도록 할 수도 있다. 이때는 본 발명의 실시예에 따른 우회선(321)을 두 개 둔다.
앞서 설명한 실시예에서는 게이트 구동 IC(441-444)가 게이트 FPC 기판(411-414) 위에 장착되어 있는 경우에 대해서만 설명하였으나, 게이트 구동부가 액정 표시판 조립체(300) 위에 칩의 형태로 직접 장착되거나 형성되는 경우에도 본 발명은 적용될 수 있다. 이 경우 게이트 FPC 기판이 따로 없으므로 게이트 온 또는 오프 전압(Von, Voff)을 전달하는 신호선이 모두 액정 표시판 조립체(300)에 형성된다.
이와 같이 복수의 게이트 구동 IC에 게이트 온 또는 오프 전압이 차례로 인가될 때, 마지막으로 게이트 온 또는 오프 전압이 인가되는 다른 게이트 구동 IC에 우회선을 이용하여 게이트 온 또는 오프 전압을 동시에 공급한다. 따라서 게이트 구동 IC 사이의 게이트 온 또는 오프 전압값 차이를 감소하여, 각 게이트선에 차례로 공급되는 게이트 온 또는 오프 전압의 변화폭을 줄일 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.

Claims (20)

  1. 각각 행과 열 방향으로 형성되어 있는 복수의 게이트선과 복수의 데이터선,
    상기 게이트선 중 하나와 상기 데이터선 중 하나에 각각 연결되어 있는 스위칭 소자,
    한쪽 가장자리에 위치한 복수의 제1 신호선을 포함하며, 상기 스위칭 소자의 동작을 제어하는 게이트 구동 전압을 전달하는 게이트 구동 전압용 배선, 그리고
    상기 제1 신호선과 적어도 한 지점에서 전기적으로 연결된 제2 신호선
    을 포함하는 액정 표시판 조립체
    를 포함하며,
    상기 게이트 구동 전압은 상기 제1 신호선과 상기 제2 신호선의 두 경로를 통하여 전달되는 액정 표시 장치.
  2. 제1항에서,
    상기 제1 신호선은 서로 분리되어 있는 액정 표시 장치.
  3. 제2항에서,
    제2 게이트 구동 배선을 각각 포함하고 상기 액정 표시판 조립체에 부착된 복수의 게이트 FPC 기판을 더 포함하고, 상기 제2 게이트 구동 배선은 상기 제1 신호선 중 인접한 두 개에 연결되어 있는 액정 표시 장치.
  4. 제3항에서,
    상기 각 게이트 FPC 기판에 장착되어 있으며, 상기 제2 게이트 구동 배선을 통해 상기 게이트 구동 전압을 공급받아 상기 액정 표시판 조립체의 상기 게이트선으로 전달하는 복수의 게이트 구동 IC를 더 포함하는 액정 표시 장치.
  5. 제1항에서,
    상기 제1 신호선은 서로 연결되어 있는 액정 표시 장치.
  6. 제5항에서,
    상기 액정 표시판 조립체 위에 장착되어 상기 게이트 구동 전압용 배선을 통해 상기 게이트 구동 전압을 공급받아 상기 게이트선으로 전달하는 복수의 게이트 구동 IC를 더 포함하는 액정 표시 장치.
  7. 제1항 내지 제6항 중 어느 한 항에서,
    상기 첫 번째 제1 신호선에 연결되어 상기 게이트 구동 전압을 상기 첫 번째 제1 신호선에 전달하는 제1 게이트 구동 배선을 포함하고 상기 액정 표시판 조립체에 부착된 데이터 FPC(flexible printed circuit) 기판을 더 포함하는 액정 표시 장치.
  8. 제1항 내지 제6항 중 어느 한 항에서,
    상기 제2 신호선은 상기 제1 신호선과 적어도 두 지점에서 연결되어 있는 액정 표시 장치.
  9. 제8항에서,
    상기 제1 신호선과 상기 제2 신호선의 한 연결 지점은 상기 게이트 구동 전압이 가장 먼저 인가되는 첫 번째 제1 신호선에 위치하고, 다른 하나는 상기 게이트 구동 전압이 가장 마지막으로 인가되는 마지막 제1 신호선에 위치하는 액정 표시 장치.
  10. 제9항에서,
    상기 첫 번째 제1 신호선과 연결된 저항을 더 포함하는 액정 표시 장치.
  11. 제9항에서,
    상기 제2 신호선과 연결된 저항을 더 포함하는 액정 표시 장치.
  12. 제1항 내지 제6항 중 어느 한 항에서,
    상기 제1 신호선의 수효는 4개인 액정 표시 장치.
  13. 제1항에서,
    상기 제1 신호선은 상기 게이트선과 같은 층으로 형성되고, 상기 제2 신호선은 상기 데이터선과 같은 층으로 형성되어 있는 액정 표시 장치.
  14. 제1항에서,
    상기 제1 신호선과 상기 제2 신호선은 상기 데이터선과 같은 층으로 형성되어 있는 액정 표시 장치.
  15. 제13항 또는 제14항에서,
    상기 액정 표시판 조립체는 상기 스위칭 소자에 각각 연결되어 있는 화소 전극을 더 포함하고, 상기 제1 신호선과 상기 제2 신호선은 상기 화소 전극과 동일한 층으로 만들어진 연결 부재를 통하여 연결되는 액정 표시 장치.
  16. 제1항에서,
    상기 제1 신호선과 상기 제2 신호선에는 상이한 크기의 게이트 구동 전압이 인가되는 액정 표시 장치.
  17. 제16항에서,
    상기 제1 신호선에 인가되는 게이트 구동 전압보다 상기 제2 신호선에 인가되는 게이트 구동 전압의 값이 더 큰 액정 표시 장치.
  18. 제1항 내지 제6항 중 어느 한 항에서,
    상기 게이트 구동 전압은 상기 스위칭 소자를 온시키는 게이트 온 전압인 액정 표시 장치.
  19. 제1항 내지 제6항 중 어느 한 항에서,
    상기 게이트 구동 전압은 상기 스위칭 소자를 오프시키는 게이트 오프 전압인 액정 표시 장치.
  20. 제1항 내지 제6항 중 어느 한 항에서,
    상기 제2 신호선은 상기 게이트선과 교차하는 액정 표시 장치.
KR1020020047878A 2002-08-13 2002-08-13 액정 표시 장치 KR100840329B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020047878A KR100840329B1 (ko) 2002-08-13 2002-08-13 액정 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020047878A KR100840329B1 (ko) 2002-08-13 2002-08-13 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20040015595A true KR20040015595A (ko) 2004-02-19
KR100840329B1 KR100840329B1 (ko) 2008-06-20

Family

ID=37321840

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020047878A KR100840329B1 (ko) 2002-08-13 2002-08-13 액정 표시 장치

Country Status (1)

Country Link
KR (1) KR100840329B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006209109A (ja) * 2005-01-25 2006-08-10 Samsung Electronics Co Ltd 表示パネルアセンブリ及びこれを具備した表示装置
KR100725922B1 (ko) * 2005-12-01 2007-06-11 한국전자통신연구원 광동축 혼합망에서 기존 전송 시스템과 광대역 하향 전송시스템을 이용한 인터넷 프로토콜 데이터 전송 장치 및 그방법
US7778246B2 (en) 2005-12-01 2010-08-17 Electronics And Telecommunications Research Institute Method and apparatus for IP data transmission using legacy transmission system and broadband downstream transmission system in HFC network

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101969952B1 (ko) 2012-06-05 2019-04-18 삼성디스플레이 주식회사 표시 장치

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980028339A (ko) * 1996-10-22 1998-07-15 김광호 게이트 구동 집적 회로
KR100296550B1 (ko) * 1998-09-03 2001-10-26 윤종용 액정표시장치및그의구동방법및그의구동장치
JP3594131B2 (ja) * 2000-07-28 2004-11-24 シャープ株式会社 画像表示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006209109A (ja) * 2005-01-25 2006-08-10 Samsung Electronics Co Ltd 表示パネルアセンブリ及びこれを具備した表示装置
KR100725922B1 (ko) * 2005-12-01 2007-06-11 한국전자통신연구원 광동축 혼합망에서 기존 전송 시스템과 광대역 하향 전송시스템을 이용한 인터넷 프로토콜 데이터 전송 장치 및 그방법
US7778246B2 (en) 2005-12-01 2010-08-17 Electronics And Telecommunications Research Institute Method and apparatus for IP data transmission using legacy transmission system and broadband downstream transmission system in HFC network

Also Published As

Publication number Publication date
KR100840329B1 (ko) 2008-06-20

Similar Documents

Publication Publication Date Title
KR100895311B1 (ko) 액정 표시 장치 및 그 검사 방법
KR100900537B1 (ko) 액정 표시 장치, 그 검사 방법 및 제조 방법
KR100864501B1 (ko) 액정 표시 장치
USRE47431E1 (en) Liquid crystal display having a reduced number of data driving circuit chips
US9478178B2 (en) Display device
US7868986B2 (en) Liquid crystal display having a driver contact structure for preventing corrosion of conductive films
US7746417B2 (en) Thin film transistor array panel for a display
US7894034B2 (en) Thin film transistor array panel with improved connection to test lines having auxiliary test line with plural extending conductive layers in contact with at least one test line
JP2005309437A (ja) 表示装置及びその駆動方法
KR101046927B1 (ko) 박막 트랜지스터 표시판
KR20050035500A (ko) 박막 트랜지스터, 박막 트랜지스터 표시판 및 표시 장치
KR100840329B1 (ko) 액정 표시 장치
KR100973803B1 (ko) 액정 표시 장치
KR101032947B1 (ko) 표시 장치 및 그 구동 장치
KR20040055188A (ko) 박막트랜지스터 기판과 이를 이용한 액정표시장치
KR101006441B1 (ko) 액정 표시판 조립체 및 액정 표시 장치
KR20050109222A (ko) 수리 수단을 구비하는 표시 장치
KR20050110745A (ko) 검사 수단을 가지는 표시 장치
KR20060063251A (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130531

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140530

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150601

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160530

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170601

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee