KR20040014820A - Correcting circuit for input video signal level of digital television - Google Patents
Correcting circuit for input video signal level of digital television Download PDFInfo
- Publication number
- KR20040014820A KR20040014820A KR1020020047565A KR20020047565A KR20040014820A KR 20040014820 A KR20040014820 A KR 20040014820A KR 1020020047565 A KR1020020047565 A KR 1020020047565A KR 20020047565 A KR20020047565 A KR 20020047565A KR 20040014820 A KR20040014820 A KR 20040014820A
- Authority
- KR
- South Korea
- Prior art keywords
- output
- output level
- converter
- digital television
- signal
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/52—Automatic gain control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/41—Structure of client; Structure of client peripherals
- H04N21/426—Internal components of the client ; Characteristics thereof
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0117—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0125—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level one of the standards being a high definition standard
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Computer Graphics (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
Description
본 발명은 디지털 텔레비전의 입력 영상신호레벨 보상회로에 관한 것으로, 입력소스가 다른 경우에도 출력레벨을 균일화하여 고해상도에서 화질을 개선하는데 적당하도록 한 디지털 텔레비전의 입력 영상신호레벨 보상회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an input video signal level compensation circuit of a digital television, and more particularly, to an input video signal level compensation circuit of a digital television which is adapted to improve the image quality at high resolution by equalizing the output level even when the input source is different.
일반적으로, 디지털 텔레비전은 디지털 방송신호, 복합영상방송신호(CVBS), 슈퍼비디오신호(S-VHS), 컴포넌트(COMPONENT)등의 다양한 소스를 재생한다.In general, digital televisions reproduce various sources such as digital broadcast signals, composite video broadcast signals (CVBS), super video signals (S-VHS), and components (COMPONENT).
이와 같이 입력소스가 다양화되면, 각 입력소스에 대한 출력레벨, 즉 블랙 레벨에서 화이트레벨까지의 크기에 차이가 발생하게 되며, 이와 같은 종래 디지털 텔레비전을 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.When the input sources are diversified as described above, a difference occurs in the output level for each input source, that is, the size of the black level to the white level. The detailed description will be given below with reference to the accompanying drawings. .
도1은 일반적인 디지털 텔레비전의 블록도로서, 이에 도시한 바와 같이 디지털 방송신호를 선택적으로 수신하는 튜너(1)와; 상기 튜너(1)를 통해 수신된 방송신호를 잔류측파대 방식으로 변환하여 전송하는 잔류측파대 변환부(2)와; 상기 잔류측파대 변환부(2)의 출력을 디코딩하는 시스템 및 비디오 디코더(3)와; 상기 튜너(1)를 통해 인가된 방송신호, 복합영상방송신호(CVBS), 슈퍼 비디오신호(S-VHS), 컴포넌트(COMPNENT) 등의 입력 소스를 인가 받아 NTSC규격으로 디코딩하는 NTSC 디코더(4)와; 상기 시스템 및 비디오 디코더(3)와 NTSC 디코더(4)의 출력을 인가 받아 포맷을 변환하는 등의 처리를 수행하는 디스플레이 처리부(5)와; 상기 디스플레이 처리부(5)에서 처리된 영상신호를 아날로그 신호로 변환하는 D/A변환부(6)와;상기 D/A변환부(6)의 출력을 인가 받아 디스플레이(10)를 구동하는 디스플레이 구동부(7)로 구성된다.1 is a block diagram of a general digital television, and a tuner 1 for selectively receiving a digital broadcast signal as shown therein; A residual sideband converter (2) for converting and transmitting the broadcast signal received through the tuner (1) in a residual sideband manner; A system and a video decoder (3) for decoding the output of the residual sideband converter (2); NTSC decoder 4 receiving input signals such as a broadcast signal, a composite video broadcast signal (CVBS), a super video signal (S-VHS), a component (COMPNENT), etc., applied through the tuner 1 and decoding them to an NTSC standard. Wow; A display processing section (5) for performing processing such as converting a format by receiving outputs of the system and video decoder (3) and NTSC decoder (4); A D / A converter 6 for converting the image signal processed by the display processor 5 into an analog signal; a display driver for driving the display 10 by receiving an output of the D / A converter 6; It consists of (7).
이하, 상기와 같이 구성된 종래 디지털 텔레비전의 동작을 설명한다.The operation of the conventional digital television configured as described above will be described below.
디지털 텔레비전은 상기 언급한 바와 같이 여러 종류의 입력 소스를 받아 재생할 수 있다.As mentioned above, digital television can receive and play various kinds of input sources.
즉, 상기 도1에 예시한 바와 같이 튜너를 통해 NTSC규격의 방송신호, 복합영상방송신호(CVBS), 슈퍼 비디오신호(S-VHS), 컴포넌트(COMPONENT)를 인가받아 재생할 수 있다.That is, as illustrated in FIG. 1, the tuner can receive and play an NTSC standard broadcast signal, a composite video broadcast signal (CVBS), a super video signal (S-VHS), and a component (COMPONENT).
먼저, 튜너(1)를 통해 선택되어 수신된 방송신호는 잔류측파대 변환부(2)를 통해 전송되어 시스템 및 비디오 디코더(3)를 통해 디코딩된다.First, the broadcast signal selected and received through the tuner 1 is transmitted through the residual sideband converter 2 and decoded by the system and the video decoder 3.
이는 디스플레이 처리부(5)를 통해 그 형식이 변환되며, 주사방식의 결정등 필요한 처리가 된다.The format is converted by the display processing section 5, which is necessary processing such as determination of the scanning method.
그 다음, 상기 디스플레이 처리부(5)에서 처리된 방송신호는 D/A 변환부(6)에서 아날로그 신호로 변환된다.Then, the broadcast signal processed by the display processor 5 is converted into an analog signal by the D / A converter 6.
그 다음, D/A 변환부(6)의 아날로그 출력신호는 디스플레이 구동부(7)를 통해 디스플레이(10)에 표시된다.The analog output signal of the D / A converter 6 is then displayed on the display 10 via the display driver 7.
상기의 신호 흐름은 방송신호의 예이며, 다른 입력 소스, 즉 복합영상방송신호(CVBS), 슈퍼비디오신호(S-VHS), 컴포넌트(COMPONENT)는 NTSC 디코더(4)에 인가되어 디코딩된 후, 그 출력이 디스플레이 처리부(5)에 인가된다.The above signal flow is an example of a broadcast signal, and another input source, that is, a composite video broadcast signal (CVBS), a super video signal (S-VHS), a component (COMPONENT) is applied to the NTSC decoder 4, and then decoded. The output is applied to the display processing section 5.
상기 디스플레이 처리부(5)는 필요한 처리를 하게 되고, 그 결과는 D/A 변환부(6)에서 아날로그 신호로 변환되어 디스플레이 구동부(7)를 통해 디스플레이(10)에 표시된다.The display processor 5 performs the necessary processing, and the result is converted into an analog signal by the D / A converter 6 and displayed on the display 10 through the display driver 7.
이때, 상기 입력소스에 따라 상기 D/A변환부(6)를 통해 출력되는 출력 레벨에는 차이가 발생한다. 상기 출력 레벨이라 함은 표시색상이 블랙인 전압레벨과 화이트인 전압레벨의 차이를 뜻한다.In this case, a difference occurs in the output level output through the D / A converter 6 according to the input source. The output level means a difference between a voltage level of black and a voltage level of white.
즉, 각 입력소스마다 전압레벨에 차이가 있어 이를 이용하여 디스플레이 구동부(7)에서 인가받아 표시하는 과정에서 화질이 저하될 수 있다.That is, there is a difference in voltage level for each input source, so that the image quality may be degraded in the process of being applied and displayed by the display driver 7 by using the same.
예를 들어 NT 13CH 표준의 경우에 D/A변환부(6)의 출력 레벨은 0.7Vp-p이며, AT 31-3CH 표준은 1.0Vp-p이다.For example, in the case of the NT 13CH standard, the output level of the D / A converter 6 is 0.7Vp-p, and the AT 31-3CH standard is 1.0Vp-p.
즉, 상기 각 입력소스의 차이에 따라 발생하는 출력 레벨의 차이는 표시되는 디스플레이 화면의 질을 저하시키는 이유가 되며, 종래 디지털 텔레비전은 상기 출력 레벨의 차이를 보상할 수 있는 수단이 마련되어 있지 않다.That is, the difference in the output level generated by the difference between the respective input sources is a reason for lowering the quality of the displayed display screen, and the conventional digital television is not provided with a means for compensating for the difference in the output level.
상기한 바와 같이 종래 디지털 텔레비전은 각 입력소스의 차이에 따라 발생하는 출력 레벨의 차이를 보상하는 수단을 가지고 있지 않아, 그 입력소스의 차이에 의해 화면의 질이 저하되는 문제점이 있었다.As described above, the conventional digital television does not have a means for compensating for the difference in the output level caused by the difference in each input source, and there is a problem that the quality of the screen is degraded by the difference in the input source.
이와 같은 문제점을 감안한 본 발명은 입력소스의 종류에 관계없이 일정한 출력 레벨을 획득할 수 있는 디지털 텔레비전의 입력 영상신호레벨 보상회로를 제공함에 그 목적이 있다.It is an object of the present invention to provide an input image signal level compensation circuit of a digital television capable of obtaining a constant output level regardless of the type of input source.
도1은 종래 디지털 텔레비전의 블록도.1 is a block diagram of a conventional digital television;
도2는 본 발명 디지털 텔레비전의 입력 영상신호레벨 보상부2 is an input image signal level compensator of the present invention.
도3은 도2에 있어서, 출력 레벨 변환부의 상세 구성도.3 is a detailed configuration diagram of the output level converting section in FIG.
*도면의 주요 부분에 대한 부호의 설명** Description of the symbols for the main parts of the drawings *
1:튜너2:잔류측파대 변환부1: Tuner 2: Residual side band converter
3:시스템 및 비디오 디코더4:NTSC 디코더3: system and video decoder 4: NTSC decoder
5:디스플레이 처리부6:D/A 변환부5: display processing unit 6: D / A conversion unit
7:디스플레이 구동부8:중앙처리장치7: display driving unit 8: central processing unit
9:출력 레벨 변환부10:디스플레이9: output level converting unit 10: display
상기와 같은 목적은 다수의 각기 다른 입력소스 중 하나를 재생하는 디지털 텔레비전에 있어서, 상기 선택된 입력 소스의 종류를 판단하여 그에 적당한 선택신호를 출력하는 중앙처리장치와; 상기 중앙처리장치의 선택신호에 따라 입력 소스의 종류와 관계없이 일정한 출력 레벨로 변환하는 출력 레벨 변환부를 더 포함하여 구성함으로써 달성되는 것으로, 이와 같은 본 발명을 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.The above object is a digital television which reproduces one of a plurality of different input sources, comprising: a central processing unit for determining the type of the selected input source and outputting an appropriate selection signal thereto; It is achieved by further comprising an output level converting unit for converting to a constant output level irrespective of the type of the input source according to the selection signal of the central processing unit, the present invention will be described in detail with reference to the accompanying drawings. Same as
도2는 본 발명 디지털 텔레비전의 입력 영상신호레벨 보상회로도로서, 이에 도시한 바와 같이 입력 소스의 종류에 따라 이득을 제어하는 이득 제어신호를 출력하는 중앙처리장치(8)와, 상기 중앙처리장치(8)의 제어에 따라 D/A변환부(6)의 출력의 이득을 조절하여 균일한 출력 레벨을 획득하는 출력 레벨 변환부(9)를 더 포함하여 구성된다.Fig. 2 is a circuit diagram of an input video signal level compensation circuit of the present invention, which shows a central processing unit 8 for outputting a gain control signal for controlling gain according to the type of input source, and the central processing unit ( And an output level converter 9 for adjusting the gain of the output of the D / A converter 6 to obtain a uniform output level according to the control of 8).
또한, 도3은 상기 출력 레벨 변환부(9)의 구성도로서, 입력소스에 따라 설정된 이득으로 상기 D/A변환부(6)을 출력을 증폭하는 다수의 증폭부(AMP1~AMP3)와, 상기 중앙처리장치(8)의 제어에 따라 상기 다수의 증폭부(AMP1~AMP3)의 출력중 적당한 하나를 선택하여 출력하는 다수의 삼상버퍼(TBUFF1~TBUFF3)로 구성된다.3 is a configuration diagram of the output level converter 9, which includes a plurality of amplifiers AMP1 to AMP3 for amplifying the output of the D / A converter 6 with a gain set according to an input source; A plurality of three-phase buffers TBUFF1 to TBUFF3 for selecting and outputting an appropriate one of the outputs of the plurality of amplifiers AMP1 to AMP3 under the control of the central processing unit 8.
이하, 상기와 같이 구성된 본 발명을 보다 상세히 설명한다.Hereinafter, the present invention configured as described above will be described in more detail.
먼저, 비디오 입력 소스는 각각의 경로를 통해 처리되어 디스플레이 처리부(5)로 인가된다.First, the video input source is processed through each path and applied to the display processor 5.
즉, 튜너(1)를 통해 선택적으로 수신된 방송신호는 잔류측파대 변환부(2), 시스템 및 비디오 디코더를 통해 처리되어, 디스플레이 처리부(5)로 인가된다.That is, the broadcast signal selectively received through the tuner 1 is processed through the residual sideband converter 2, the system and the video decoder, and is applied to the display processor 5.
또한, 다른 비디오 소스인 복합영상방송신호(CVBS)와 슈퍼비디오신호(S-VHS), 컴포넌트(COMPONENT)는 NTSC 디코더(4)에서 디코딩되어 디스플레이 처리부(5)에 인가된다.In addition, the composite video broadcasting signal CVBS, the super video signal S-VHS, and the component COMPONENT, which are other video sources, are decoded by the NTSC decoder 4 and applied to the display processor 5.
이처럼 디스플레이 처리부(5)에 인가된 입력 소스는 그 포맷의 변환등 필요한 처리를 거쳐 D/A변환부(6)에 인가된다.In this way, the input source applied to the display processing section 5 is applied to the D / A conversion section 6 through necessary processing such as conversion of the format.
그 다음, 상기 D/A변환부(6)는 상기 디스플레이 처리부(5)의 출력을 아날로그 신호로 변환한다.The D / A converter 6 then converts the output of the display processor 5 into an analog signal.
이때, 상기 D/A변환부(6)의 출력신호는 그 입력 소스의 차이에 따르는 출력 레벨에 차이를 나타낸다.At this time, the output signal of the D / A converter 6 shows a difference in the output level according to the difference of its input source.
상기 D/A변환부(6)의 아날로그 출력신호는 상기 출력 레벨 변환부(9)에 구비된 다수의 앰프(AMP1~AMP3) 각각에 인가된다.The analog output signal of the D / A converter 6 is applied to each of the plurality of amplifiers AMP1 to AMP3 provided in the output level converter 9.
상기 다수의 앰프(AMP1~AMP3) 각각은 그 출력의 레벨이 동일하도록, 각기 서로다른 이득을 가진다.Each of the plurality of amplifiers AMP1 to AMP3 has different gains so that the output level is the same.
즉, 기준이 1Vp-p일때 0.5Vp-p의 출력 레벨을 가지는 입력 소스의 출력 레벨이 있는 경우, 앰프는 이득이 2인 것을 사용해야 하는 것으로, 회로의 구성시 각 입력 소스별 차이를 감안하여 각 앰프(AMP1~AMP3)의 이득을 설정한다.In other words, if there is an output level of an input source having an output level of 0.5Vp-p when the reference is 1Vp-p, the amplifier should use a gain of 2. Set the gain of the amplifiers AMP1 to AMP3.
이와 같이 상기 D/A변환부(6)의 아날로그 출력신호는 각 앰프(AMP1~AMP3)를 통해 소정의 이득으로 증폭된다.In this way, the analog output signal of the D / A converter 6 is amplified with a predetermined gain through the respective amplifiers AMP1 to AMP3.
그 다음, 중앙처리장치(8)는 입력 소스가 선택된 시점에서 그 선택된 입력소스의 종류를 검출하고, 그 검출 결과에 따라 이득제어신호를 출력한다.Then, the central processing unit 8 detects the type of the selected input source at the time when the input source is selected, and outputs a gain control signal in accordance with the detection result.
상기 이득제어신호는 선택된 입력소스가 소정의 이득으로 증폭된 결과를 선택할 수 있는 스위칭신호이며, 이는 각각의 삼상버퍼(TBUFF1~TBUFF3)로 전송되어 원하는 이득으로 증폭되어 그 출력 레벨이 소스에 무관하게 일정한 레벨의 신호를 획득할 수 있게 된다.The gain control signal is a switching signal for selecting a result of amplifying a selected input source with a predetermined gain, which is transmitted to each of the three-phase buffers TBUFF1 to TBUFF3 and amplified to a desired gain so that its output level is independent of the source. It is possible to obtain a signal of a constant level.
그 다음, 디스플레이 구동부(7)는 상기 출력 레벨이 조정되어 각 입력 소스에 관계없이 일정한 값이 된 아날로그 신호를 인가받아. 처리하여 디스플레이(10))에 화면을 표시한다.The display driver 7 then receives an analog signal whose output level is adjusted to a constant value regardless of each input source. Processing to display the screen on the display 10.
상기한 바와 같이 본 발명은 각기 이득이 다른 다수의 증폭기를 구비하고, 그 증폭기중 현재 입력되는 영상 소스를 증폭한 증폭기의 출력을 선택하여 출력하는 다수의 삼상버퍼를 구비하도록 함으로써, 영상 소스에 관계없이 출력 레벨이 항상 균일하도록 보상하여, 화면이 열화되는 것을 방지하는 효과가 있다.As described above, the present invention includes a plurality of amplifiers, each having a different gain, and a plurality of three-phase buffers for selecting and outputting an output of an amplifier that amplifies a video source currently input among the amplifiers, thereby relate to the video source. There is an effect of preventing the screen from deteriorating by compensating that the output level is always uniform without.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020020047565A KR20040014820A (en) | 2002-08-12 | 2002-08-12 | Correcting circuit for input video signal level of digital television |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020020047565A KR20040014820A (en) | 2002-08-12 | 2002-08-12 | Correcting circuit for input video signal level of digital television |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20040014820A true KR20040014820A (en) | 2004-02-18 |
Family
ID=37321566
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020020047565A KR20040014820A (en) | 2002-08-12 | 2002-08-12 | Correcting circuit for input video signal level of digital television |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20040014820A (en) |
-
2002
- 2002-08-12 KR KR1020020047565A patent/KR20040014820A/en not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20070024356A (en) | Image processing apparatus, image display and image processing method | |
US4745461A (en) | R,G,B level control in a liquid crystal TV using average of composite video signal | |
KR950000326B1 (en) | Apparatus for compensating the control of picture | |
US4642690A (en) | Digital video signal processor with analog level control | |
US7030936B2 (en) | Pedestal level control circuit and method for controlling pedestal level | |
KR20040014820A (en) | Correcting circuit for input video signal level of digital television | |
US6958784B2 (en) | Video signal processing apparatus using multi-conversion stages | |
JPH0440754A (en) | Signal converter | |
KR100387185B1 (en) | Video signal decoder | |
KR100220597B1 (en) | Apparatus for controlling audio output automatically | |
KR100343671B1 (en) | Circuit for correcting helper noise of pal+ tv | |
KR19980057262A (en) | Television with compensation for video signal | |
KR100348282B1 (en) | Apparatus for compensating white balance of display device | |
JP2977055B2 (en) | Gain adjustment method for signal processing circuit | |
KR100221480B1 (en) | Noise reduction apparatus for projector | |
KR100434256B1 (en) | Device for modulating display speed of tv, particularly concerned with simultaneously performing a speed modulation for outer signals and main screen signals to prevent an image generated during a display from being distorted | |
JP3021257B2 (en) | Video signal processing circuit | |
KR100303429B1 (en) | A control apparatus of VMC for HDTV | |
KR20010064560A (en) | The circuit and method for correcting three primary colors deflection of signal conversion apparatus | |
JPH02165780A (en) | Contour enhancing circuit | |
JPH11252582A (en) | Television receiver | |
JPH03265293A (en) | External input circuit for television receiver | |
KR20080030809A (en) | Broadcast receiving apparatus for providing commerce broadcast without modifing broadcast picture and method thereof | |
KR20010076434A (en) | On Screen Display Method for Digital TV | |
KR20000004307A (en) | Apparatus for switching a video and synchronization signal at a multi-input digital television |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |