KR20030029378A - 컴퓨터 시스템의 cpu 클럭 주파수 설정 방법 - Google Patents

컴퓨터 시스템의 cpu 클럭 주파수 설정 방법 Download PDF

Info

Publication number
KR20030029378A
KR20030029378A KR1020010061862A KR20010061862A KR20030029378A KR 20030029378 A KR20030029378 A KR 20030029378A KR 1020010061862 A KR1020010061862 A KR 1020010061862A KR 20010061862 A KR20010061862 A KR 20010061862A KR 20030029378 A KR20030029378 A KR 20030029378A
Authority
KR
South Korea
Prior art keywords
clock frequency
cpu
clock
frequency value
user
Prior art date
Application number
KR1020010061862A
Other languages
English (en)
Inventor
이준
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020010061862A priority Critical patent/KR20030029378A/ko
Publication of KR20030029378A publication Critical patent/KR20030029378A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Executing Machine-Instructions (AREA)

Abstract

본 발명은, 컴퓨터 시스템의 CPU 클럭 주파수 설정 방법에 관한 것으로서, CPU 클럭 주파수의 선택화면을 디스플레부에 표시하는 단계와; 사용자가 상기 선택화면에 기초하여 CPU 클럭 주파수를 선택입력하는 단계와; 사용자가 선택입력한 CPU 클럭 주파수가 해당 CPU에 적합한지 여부를 판단하는 단계와; 선택입력한 상기 CPU 클럭 주파수가 적합한 것으로 판단된 경우 선택입력한 CPU 클럭 주파수에 대응하는 변경된 클럭 주파수 값을 출력하는 단계와; 상기 변경된 클럭 주파수 값을 리셋 및 파워 오프/온에 대비하여 저장하는 단계와; 상기 클럭 주파수 값에 기초하여 상기 CPU를 리셋시켜 상기 CPU내의 클럭 주파수 값을 지워주고, 리셋시키는 동안 선택입력한 CPU 클럭 주파수에 대응하는 클럭을 발생하여 상기 CPU에 제공하는 단계를 포함하는 것을 특징으로 한다. 이에 의하여, 사용자는 필요에 따라 CPU 클럭 주파수를 간편하게 설정할 수 있다.

Description

컴퓨터 시스템의 CPU 클럭 주파수 설정 방법{CPU clock frequency setting method in computer system}
본 발명은 컴퓨터 시스템의 CPU 클럭 주파수 설정 방법에 관한 것으로서, 보다 상세하게는 사용자가 상기 CPU 클럭 주파수를 화면을 통해 선택할 수 있는 컴퓨터 시스템의 CPU 클럭 주파수 설정 방법에 관한 것이다.
도 1은 종래의 컴퓨터 시스템에서의 CPU 클럭 주파수 설정 방법을 설명하기위한 블록도이다.
종래 인텔계열의 CPU(100)는 CPU(100) 자체가 가지고 있는 클럭 주파수 정보를 칩 셋(110)과 클럭 칩(120)에 전송함으로써 그에 해당하는 클럭 주파수로 동작하게 되어 있다. 즉 하드웨어적으로 미리 설계된 클럭 주파수에 따라서만 동작하게 된다. 사용자는 필요시 이를 가변시킬 수 없고, 또한 CPU(100)의 FSB(Front Side Bus)가 설계시 고려하지 않은 주파수는 지원을 하지 않는다. 더욱이 AMD계열의 CPU(100)는 FSB 클럭 주파수 관련정보를 칩 셋(110)과 클럭 칩(120)에 전송하지 않는다.
따라서 하드웨어 설계시 클럭 주파수를 설정하여 주기 위해 딥 스위치(130)를 별도로 추가하여 CPU(100)의 클럭 주파수 변경에 따른 정보를 사용자가 일일이 설정하도록 되어 있다.
CPU(100) 클럭 주파수는 다음과 같이 결정된다.
1) 인텔계열의 경우
CPU(100) 생산시 자체 클럭 주파수가 결정되어 판매된다. FSB 주파수가 66 / 100 / 133 MHz 중에서 결정되어 주파수 선택 신호(Frequency Selection Signal(0,1))의 값이 정해진다. 아래의 표 1은 주파수 선택 신호에 따른 선택된 주파수를 나타낸 것이다.
주파수 선택 신호를 받은 칩 셋(110)과 클럭 칩(120)은 해당 값에 맞도록 클럭을 출력하고 내부 동작을 준비한다.
CPU(100)는 클럭 칩(120)으로부터 받은 클럭을 기준으로 이미 결정되어진 자체 클럭 배속으로 동작하게 된다. 즉 FSB 클럭이 100 MHz이고 자체 클럭 배속이 10이면 CPU(100) 클럭 주파수는 100 * 10 = 1 GHz로 동작하게 된다.
이렇게 설정된 CPU(100) 클럭 주파수는 CPU(100)를 다른 종류로 변경하지 않으면 변경되지 않는다. 다만, 인텔계열의 경우에도 주파수 선택 신호를 직접 클럭 칩(120)에 전송하지 아니하고 딥 스위치(130)를 통하여 클럭 칩(120)에 전송하는 때에는 AMD계열의 경우와 동일하게 동작한다.
2) AMD계열의 경우
CPU(100)의 허용 클럭 주파수는 결정되어 있으나 실질적으로 신호에 의해 정해지지는 않는다. 즉 66 / 100 / 133 MHz를 지원하는 종류는 결정되어 있으나 외부로 이 클럭 주파수 정보를 알려주지는 않는다. 따라서 칩 셋(110)과 클럭 칩(120)에 인위적으로 이를 설정하는 별도의 딥 스위치(130)가 필요하다.
사용자는 딥 스위치(130)를 설정함으로써 원하는 클럭 주파수를 선택할 수 있다. 아래의 표 2는 딥 스위치(130)의 설정에 따른 해당 클럭 주파수를 나타낸 것이다.
실제 딥 스위치(130)는 클럭 칩(120)의 종류에 따라 2~5 비트로 공급되므로 사용자는 다양한 클럭 주파수를 선택할 수 있다.
사용자에 의하여 선택된 값에 따라 클럭 칩(120)은 해당 클럭 주파수를 CPU(100)에 제공하고 CPU(100)는 딥 스위치(130)에 의해 결정된 클럭 주파수의 배속으로 동작하게 된다.
이와 같이 AMD계열이나 주파수 선택 신호를 직접 클럭 칩(120)에 전송하지 아니하고 딥 스위치(130)를 통하여 클럭 칩(120)에 전송하는 인텔계열의 경우 CPU의 클럭 주파수를 설정하기 위해서는 하드웨어적으로 딥 스위치(130)를 설정하여야 하는 문제점이 있다.
따라서, 본 발명의 목적은, 사용자가 필요에 따라 CPU의 클럭 주파수를 간편하게 설정할 수 있는 방법을 제공하는 것이다.
도 1은 종래의 컴퓨터 시스템에서의 CPU 클럭 주파수 설정 방법을 설명하기 위한 블럭도,
도 2는 본 발명에 따른 CPU 클럭 주파수 설정 방법을 설명하기 위한 블럭도,
도 3은 본 발명에 따른 CPU 클럭 주파수 설정 과정을 나타낸 흐름도이다.
* 도면의 주요 부분에 대한 부호의 설명
200 : CPU220 : 전달부
230 : 클럭 칩240 : 롬바이오스
상기 목적은, 본 발명에 따라, 컴퓨터 시스템의 CPU 클럭 주파수 설정 방법에 있어서, CPU 클럭 주파수의 선택화면을 디스플레부에 표시하는 단계와; 사용자가 상기 선택화면에 기초하여 CPU 클럭 주파수를 선택입력하는 단계와;사용자가 선택입력한 CPU 클럭 주파수가 해당 CPU에 적합한지 여부를 판단하는 단계와; 선택입력한 상기 CPU 클럭 주파수가 적합한 것으로 판단된 경우 선택입력한 CPU 클럭 주파수에 대응하는 변경된 클럭 주파수 값을 출력하는 단계와; 상기 변경된 클럭 주파수 값을 리셋 및 파워 오프/온에 대비하여 저장하는 단계와; 상기 클럭 주파수 값에 기초하여 상기 CPU를 리셋시켜 상기 CPU내의 클럭 주파수 값을 지워주고, 리셋시키는 동안 선택입력한 CPU 클럭 주파수에 대응하는 클럭을 발생하여 상기 CPU에 제공하는 단계를 포함하는 것에 의해 달성된다.
여기서, 시스템 전원 인가시 상기 CPU가 상기 CPU 클럭 주파수 값을 내부 레지스터를 갖는 소정의 전달부에 제공하는 단계와; 상기 전달부에서 상기 CPU 클럭 주파수 값을 상기 내부 레지스터에 저장하는 단계와; 롬바이오스가 상기 전달부의 내부 레지스터에 저장된 CPU 클럭 주파수 값을 파악하여 상기 선택화면을 형성하는 단계를 더 포함할 경우 컴퓨터 시스템의 구성요소들의 추가나 변경없이 본 발명의 목적을 달성할 수 있다.
상기 전달부는 수퍼 I/O와 사우스 브리지 중 어느 하나로 구성하여 상기 변경된 클럭 주파수 값을 클럭 칩으로 출력하고, 리셋 및 파워 오프/온에 대비하여 상기 변경된 클럭 주파수 값을 저장할 수 있다.
상기 내부 레지스터는 RTC 웰 레지스터로 구성할 경우 파워 오프시에도 저장된 클럭 주파수 값이 유지될 수 있어 바람직하다.
상기 판단단계에서 선택입력한 상기 CPU 클럭 주파수가 클럭 주파수 범위를 벗어난 경우, 에러 메시지를 표시하는 단계를 더 포함하여 사용자에게 허용범위 내에서 다시 선택입력하도록 할 수 있다.
이하에서는 첨부도면을 참조하여 본 발명에 대해 상세히 설명한다.
도 2는 본 발명에 따른 CPU 클럭 주파수 설정 방법을 설명하기 위한 블럭도로서 본 발명은 CPU(200), 칩 셋(210), 클럭 칩(220), 전달부(수퍼 I/O 또는 사우스 브리지)(230), 롬바이오스(240),입력장치(250),디스플레이(260)로 구성된다.
CPU(200)는 중앙처리장치로서 컴퓨터 시스템의 동작을 제어하고 데이터를 처리하는데, CPU(200) 클럭 주파수에 따라 그 제어 및 처리 속도가 달라진다. 클럭 칩(220)은 메인 보드에 있는 오실레이터와 같은 클럭 발생원과 연결되어 전달부(230)로부터 입력받은 소정의 신호에 따라 다양한 클럭을 만들어 이를 CPU(200)에 공급한다. 전달부(230)는 본 발명에서는 수퍼 I/O나 사우스 브리지로 구성된다. 수퍼 I/O는 키보드, 마우스, 플로피 디스크 드라이브, 프린터와 같은 주변장치를 제어하는 콘트롤러이고, 사우스 브리지는 E-IDE나 시리얼 포트 등의 제어를 담당하는 원 칩 콘트롤러로서 CPU(200)와 긴밀하게 연결되어 있다. 수퍼 I/O나 사우스 브리지는 CPU(200)로부터 클럭 주파수 정보를 입력받는 입력포트, 이를 저장하는 내부 레지스터, 그리고 저장된 클럭 주파수 정보를 클럭 칩(220)에 출력하는 출력 포트등이 구비되어 있다. 입력장치(250)는 부팅시 사용자가 셋업화면을 띠우기 위한 수단으로 주로 키보드가 이용되며, 셋업키가 정해져 있다. 디스플레이(260)는 사용자가 원하는 클럭 주파수를 선택할 수 있도록 셋업화면을 표시한다.
롬바이오스(240)는 컴퓨터 시스템의 기본적인 입출력을 담당한다. 부팅시 이루어지는 자체 진단은 POST(Power On Self Test)라 부르는데 CPU(200)를 비롯하여 바이오스 내용의 검사, CMOS 내용 검사, 키보드, 메모리, 비디오 카드 등 각종 하드웨어 장치들에 대한 이상유무 검사가 이루어진다. 또 이 과정에서 각종 하드웨어 장치들의 초기화가 행해진다. 롬바이오스(240)는 상기 CPU(200), 클럭 칩(220), 전달부(230),입력장치(250),디스플레이(260)의 모든 동작을 내장되어 있는 프로그램으로 제어한다.
도 3은 본 발명에 따른 CPU(200) 클럭 주파수 설정 과정을 나타낸 흐름도를 나타낸 것으로서, 먼저 시스템 전원이 인가되면(S10) CPU(200)는 자신이 가지고 있는 클럭 주파수 값을 하드웨어신호로 전달부(230)의 입력 포트로 전송한다(S20).
전달부(230)는 이 클럭 주파수 값을 내부 레지스터에 셋팅한다(S30). 이 클럭 주파수 값을 전송하지 않는 CPU(200) 타입은 기본값(최소 클럭 주파수 값)으로 셋팅된다.
상기 클럭 주파수 값은 또한 클럭 칩(220)으로 전송되어 초기 동작에 필요한 클럭 주파수를 클럭 칩(220)이 CPU(200)와 칩 셋(210)에 전송한다(S40).
셋업키 눌림 여부를 확인하여(S50) 사용자에 의해 셋업키가 눌러져 있지 않은 경우에는 CPU(200) 클럭 주파수의 설정없이 기본 클럭 주파수로 동작하면서 부팅이 된다(S60).
셋업키가 눌러져 있으면 셋업 화면이 실행된다. 셋업 화면상에서 롬바이오스(240)는 전달부(230)의 내부 레지스터에 저장된 클럭 주파수 값과 CPU(200) 내부의 클럭 주파수 정보를 파악하여 사용자가 가변시킬 수 있는 선택화면을 보여주고(S70), 사용자는 이에 따라 자신의 요구에 맞도록 CPU(200)의 클럭 주파수를 선택입력한다(S80).
이 때 롬바이오스(240)는 사용자가 선택입력한 클럭 주파수를 받아들여 정상적으로 동작될 수 있는 범위를 벗어났는지 여부를 확인하여(S90) 허용범위를 벗어났으면 에러 메시지를 표시하고(S100),그렇지 않으면 선택입력된 클럭 주파수에 해당하는 클럭 주파수 값으로 변환한다(S110).
리셋 및 파워 오프/온이 되면 레지스터에 설정된 변경된 클럭 주파수 값이 지워지므로 전달부(230)는 RTC(Real Time Clcok) 웰 레지스터에 이를 저장하여(S120) 선택된 클럭 주파수 값이 지워지지 않도록 하여야 한다. 전달부(230)의 RTC 웰 레지스터는 배터리에 의하여 동작되므로 배터리의 방전이나 착탈되는 경우를 제외하고는 변경된 클럭 주파수 값이 지워지지 않는다.
전달부(230)는 CPU(200) 및 칩 셋(210)을 리셋 및 파워 오프/온시켜 초기 기본 값으로 설정된 클럭 주파수 값을 지워준다(130).
변경된 클럭 주파수 값은 전달부(230)의 출력 포트를 통하여 클럭 칩(220) 및 칩 셋(210)에 전송된다(S140).
리셋 및 파워 오프/온 되는 동안 변경된 클럭 주파수 값은 하드웨어 신호로 클럭 칩(220)과 칩 셋(210)에 전송되어 클럭 칩(220)은 변경된 클럭 주파수 값에 대응하는 클럭을 만들어 CPU(200)와 칩 셋(210)에 제공하고(S150), CPU(200)와 칩 셋(210)은 이를 토대로 동작하게 된다.
전술한 실시예에서는 본 발명이 롬바이오스에 의해 제어됨을 실시예로 들어 서술하였으나, 응용 프로그램에서 운영체제를 통하거나 또는 직접 롬바이오스를 이용하는 CPU 클럭 주파수 설정 방법에도 본 발명의 방법을 적용할 수 있다.
또한, 전술한 실시예에서는 CPU 클럭 주파수 값을 저장하고, 클럭 칩에 출력하며, 리셋시키는 전달부로서 수퍼 I/O나 사우스 브리지를 실시예로 들어 서술하였으나, 별도의 주문제작용 칩으로 대체할 수 있다.
이상 설명한 바와 같이, 본 발명에 따르면, 사용자가 필요에 따라 CPU의 클럭 주파수를 간편하게 설정할 수 있는 방법이 제공된다.

Claims (5)

  1. 컴퓨터 시스템의 CPU 클럭 주파수 설정 방법에 있어서,
    CPU 클럭 주파수의 선택화면을 디스플레부에 표시하는 단계와;
    사용자가 상기 선택화면에 기초하여 CPU 클럭 주파수를 선택입력하는 단계와;
    사용자가 선택입력한 CPU 클럭 주파수가 해당 CPU에 적합한지 여부를 판단하는 단계와;
    선택입력한 상기 CPU 클럭 주파수가 적합한 것으로 판단된 경우 선택입력한 CPU 클럭 주파수에 대응하는 변경된 클럭 주파수 값을 출력하는 단계와;
    상기 변경된 클럭 주파수 값을 리셋 및 파워 오프/온에 대비하여 저장하는 단계와;
    상기 클럭 주파수 값에 기초하여 상기 CPU를 리셋시켜 상기 CPU내의 클럭 주파수 값을 지워주고, 리셋시키는 동안 선택입력한 CPU 클럭 주파수에 대응하는 클럭을 발생하여 상기 CPU에 제공하는 단계를 포함하는 것을 특징으로 하는 컴퓨터 시스템의 CPU 클럭 주파수 설정 방법.
  2. 제1항에 있어서,
    시스템 전원 인가시 상기 CPU가 상기 CPU 클럭 주파수 값을 내부 레지스터를 갖는 소정의 전달부에 제공하는 단계와;
    상기 전달부에서 상기 CPU 클럭 주파수 값을 상기 내부 레지스터에 저장하는 단계와;
    롬바이오스가 상기 전달부의 내부 레지스터에 저장된 CPU 클럭 주파수 값을 파악하여 상기 선택화면을 형성하는 단계를 더 포함하는 것을 특징으로 하는 컴퓨터 시스템의 CPU 클럭 주파수 설정 방법.
  3. 제2항에 있어서,
    상기 전달부는 수퍼 I/O와 사우스 브리지 중 어느 하나인 것을 특징으로 하는 컴퓨터 시스템의 CPU 클럭 주파수 설정 방법.
  4. 제3항에 있어서,
    상기 내부 레지스터는 RTC 웰 레지스터인 것을 특징으로 하는 컴퓨터 시스템의 CPU의 클럭 주파수 설정 방법.
  5. 제1항에 있어서,
    상기 판단단계에서 선택입력한 상기 CPU 클럭 주파수가 클럭 주파수 범위를 벗어난 경우, 에러 메시지를 표시하는 단계를 더 포함하는 것을 특징으로 하는 컴퓨터 시스템의 CPU 클럭 주파수 설정 방법.
KR1020010061862A 2001-10-08 2001-10-08 컴퓨터 시스템의 cpu 클럭 주파수 설정 방법 KR20030029378A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010061862A KR20030029378A (ko) 2001-10-08 2001-10-08 컴퓨터 시스템의 cpu 클럭 주파수 설정 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010061862A KR20030029378A (ko) 2001-10-08 2001-10-08 컴퓨터 시스템의 cpu 클럭 주파수 설정 방법

Publications (1)

Publication Number Publication Date
KR20030029378A true KR20030029378A (ko) 2003-04-14

Family

ID=29563676

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010061862A KR20030029378A (ko) 2001-10-08 2001-10-08 컴퓨터 시스템의 cpu 클럭 주파수 설정 방법

Country Status (1)

Country Link
KR (1) KR20030029378A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009048708A1 (en) * 2007-10-09 2009-04-16 Microsoft Corporation Frequency managed performance
KR20170003296U (ko) * 2016-03-14 2017-09-22 이브이지에이 코포레이션 컴퓨터 효율 제어장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05108195A (ja) * 1991-10-11 1993-04-30 Toshiba Corp ポータブルコンピユータ
KR19980074293A (ko) * 1997-03-24 1998-11-05 이정식 소프트웨어를 이용한 퍼스널 컴퓨터의 클럭조정방법 및 그 장치
JPH10333773A (ja) * 1997-06-03 1998-12-18 Toshiba Corp コンピュータシステムおよびその処理速度制御方法
JP2001092556A (ja) * 1999-09-22 2001-04-06 Sanyo Electric Co Ltd クロック制御装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05108195A (ja) * 1991-10-11 1993-04-30 Toshiba Corp ポータブルコンピユータ
KR19980074293A (ko) * 1997-03-24 1998-11-05 이정식 소프트웨어를 이용한 퍼스널 컴퓨터의 클럭조정방법 및 그 장치
JPH10333773A (ja) * 1997-06-03 1998-12-18 Toshiba Corp コンピュータシステムおよびその処理速度制御方法
JP2001092556A (ja) * 1999-09-22 2001-04-06 Sanyo Electric Co Ltd クロック制御装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009048708A1 (en) * 2007-10-09 2009-04-16 Microsoft Corporation Frequency managed performance
KR20170003296U (ko) * 2016-03-14 2017-09-22 이브이지에이 코포레이션 컴퓨터 효율 제어장치

Similar Documents

Publication Publication Date Title
KR101120148B1 (ko) 무선 네트워크 어댑터의 자동 활성화 및 비활성화
JP4528866B1 (ja) 電子機器
KR100342021B1 (ko) 원격 조정되는 컴퓨터 시스템 및 그것의 작동 방법
US6601129B1 (en) Interface device between PC and keyboard enabling switching of data
KR100756586B1 (ko) 컴퓨터 및 그 제어방법
KR20000061509A (ko) 다중 사용자 컴퓨터 시스템 및 그의 원격 제어 방법
US20080235428A1 (en) Method and system for dynamic switching between multiplexed interfaces
JP2007310714A (ja) 集積回路装置、デバッグツール、デバッグシステム、マイクロコンピュータ及び電子機器
KR20030029378A (ko) 컴퓨터 시스템의 cpu 클럭 주파수 설정 방법
EA008808B1 (ru) Устройство обработки информации
JP2006252006A (ja) デバッグシステム、半導体集積回路装置、マイクロコンピュータ及び電子機器
US6148397A (en) CPU plug-and-play method and device
US20060190787A1 (en) Target system, debugging system, integrated circuit device, microcomputer and electronic apparatus
US20060069908A1 (en) Information processing apparatus and boot control method
KR100472179B1 (ko) 시스템구성데이터를안전하게저장하는컴퓨터및방법
US7143372B2 (en) Apparatus measuring system-on-a-chip efficiency and method thereof
JP3129397B2 (ja) マイクロコンピュータ用エミュレーション装置
KR20040013641A (ko) 운영체제 이미지파일 업데이트를 위한 휴대용 기기
KR100677196B1 (ko) 디지탈 티브이의 칩 테스트장치 및 그의 제어 방법
US20030179187A1 (en) Convertible display device
KR20040060306A (ko) 무선휴대장비를 이용한 개인용 컴퓨터의 잠금장치
KR200367759Y1 (ko) 컴퓨터 터미날 장치
KR20040024981A (ko) 공유기 모듈이 내장된 모니터
KR20050005931A (ko) 컴퓨터시스템 및 그 제어방법
KR20060047793A (ko) 카드버스 디바이스를 통한 데이터 복사 방지 장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application