KR20030011553A - 전자장치 및 수정방법 - Google Patents

전자장치 및 수정방법 Download PDF

Info

Publication number
KR20030011553A
KR20030011553A KR1020020042522A KR20020042522A KR20030011553A KR 20030011553 A KR20030011553 A KR 20030011553A KR 1020020042522 A KR1020020042522 A KR 1020020042522A KR 20020042522 A KR20020042522 A KR 20020042522A KR 20030011553 A KR20030011553 A KR 20030011553A
Authority
KR
South Korea
Prior art keywords
correction data
data
program
eeprom
correction
Prior art date
Application number
KR1020020042522A
Other languages
English (en)
Inventor
미야노리코
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR20030011553A publication Critical patent/KR20030011553A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/24Loading of the microprogram
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/073Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a memory management context, e.g. virtual memory or cache management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0793Remedial or corrective actions

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Quality & Reliability (AREA)
  • Stored Programmes (AREA)

Abstract

전자장치는 외부통신제어기로부터 외부버스를 거쳐서 EEPROM으로 입력된 수정데이터를 기재하는 마스터칩을 포함한다. 시스템이 리셋된 후에 상기 마스터칩은 상기 EEPROM에 기재된 수정데이터를 독출한다. 만일, EEPROM에서 독출된 데이터가 수정데이터로 판단되면 마스터칩은 기존프로그램의 수정될 부분을 독출된 수정데이터로 치환하고 슬레이브칩내로 수정프로그램을 다운로드(업로드)한다.

Description

전자장치 및 수정방법{Electronic apparatus and correction method}
본 발명은 전자장치 및 수정방법에 관한 것으로, 특히 양산된 전자기기에서 그 부품을 직접 물리적으로 수정하지 않고 에러나 벅(bug)을 수정하는 전자장치 및 수정방법에 관한 것이다.
종래 전자기기에 있어서는, 전자장치내에 설치되어 있는 마스터칩의 ROM(Read Only Memory)내의 다운로드된 프로그램은 고정데이터이다. 만일 벅(bug)이 양산후에 다운로드된 프로그램에서 검지되면, 그 벅(bug)은 마스터칩인 마이크로컴퓨터를 재차 양산하고 구마스터칩을 새마스터칩으로 치환함으로써 수정되어야 한다.
부품들이 직접 수정되는 경우에는, 인건비가 상승한다. 고비용 이외에도 수리업자가 벅(bug)을 가진 전자장치를 리콜하여, 구부품을 새로운 부품으로 교환하고, 수리된 전자장치를 사용자에게 다시 보내는데는 많은 시간이 필요하다.
또한 캠코더처럼 실장밀도가 높은 전자장치에서는 그 내부부품들을 수정하기 곤란하다.
이러한 종전의 상황에 비추어, 본 발명은 양산후에 양산된 전자장치에서 에러나 벅(bug)이 발생한 경우, 전자장치의 부품들을 직접 물리적으로 수정하지 않고 고정데이터인 다운로드 프로그램을 수정하는 것을 목적으로 한다.
본 발명의 관점에 따른 전자장치는 고정프로그램을 기억하는 제 1기억수단과; 외부에서 공급된 수정데이터를 기억하는 제 2기억수단과; 시스템 리셋 후에 상기 제 2기억수단에 기억되어 있는 상기 수정데이터를 읽는 독출수단과; 상기 독출수단에 의해 독출된 수정데이터에 기초하여 제 1기억수단에 기억되어 있는 고정프로그램을 수정하는 수정수단을 포함한다.
상기 수정수단은 상기 고정프로그램의 수정될 부분을 수정데이터로 치환함으로써 수정할 수 있다.
상기 수정수단은 상기 고정프로그램의 수정될 부분을 수정데이터로의 점프를 지정하는 분지명령(branch instruction)으로 치환할 수 있다.
제 2기억수단은 EEPROM으로 이루어져 있다.
본 발명의 다른 측면에 따른 수정방법은 고정프로그램의 기억을 제어하는 제 1기억제어스텝과; 외부에서 공급된 수정데이터의 기억을 제어하는 제 2기억제어스텝과; 시스템이 리셋된 후에 제 2기억제어스텝에서 그 기억이 제어되는 수정데이터를 독출하는 독출스텝과; 상기 독출스텝에서 독출된 수정데이터를 기초로 하여 제 1기억제어스텝에서 그 기억이 제어되는 상기 고정프로그램을 수정하는 수정스텝을 포함한다.
본 발명인 전자장치 및 수정방법에 따라, 고정프로그램이 기억되고, 외부에서 제공된 수정데이터 역시 기억된다. 시스템이 리셋된 후에, 기억된 수정데이터가 독출된다. 고정프로그램은 독출된 수정데이터를 기초로 수정된다. 따라서 양산된 전자장치에서 에러가 발생하는 경우, 고정데이터인 다운로드 프로그램은 전자장치의 부품들을 직접 물리적으로 수정하지 않고도 수정될 수 있다.
도 1은 본 발명이 적용된 전자장치의 내부의 구성예를 나타내는 블록도이다.
도 2a와 2b는 기존프로그램을 수정하기 위한 수정방법을 설명하는 도면이다.
도 3은 수정데이터의 기술형식의 예를 설명하는 도면이다.
도 4a와 4b는 EEPROM의 데이터 기억형식의 예를 설명하는 도면이다.
도 5는 프로그램 코드를 설명하는 도면이다.
도 6은 스테이트(state)의 예를 설명하는 도면이다.
도 7은 에러코드의 예를 설명하는 도면이다.
도 8은 수정된 프로그램의 업로딩 처리를 나타내는 흐름도이다.
*도면의 주요부분에 대한 부호 설명
1. 전자장치 2. 외부통신제어기
11. 마스터칩 12. EEPROM
13. 슬레이브칩 21. 수정데이터
22. 기존프로그램 23. 수정프로그램
본 발명의 실시형태들은 도면을 참조하여 지금부터 기술될 것이다.
도 1은 본 발명이 적용되는 전자장치의 내부의 구성예를 나타낸다.
도 1을 참조하면, 전자장치(1)는 마스터칩(11), EEPROM(Electrically Erasable Programmable ROM)(12), 및 슬레이브칩(13)을 포함한다.
외부통신제어기(2)는 외부버스(3)를 경유하여 전자장치(1)에 접속된다.
마스터칩(11)은 슬레이브칩(13)에 기억되어 있는 프로그램을 독출하여 실행하고 내부처리를 행한다. 상기 독출된 프로그램은 전자장치(1)의 전원이 꺼질때까지 기존프로그램(22)으로서 마스터칩(11)에 격납된다.
외부통신제어기(2)는 예를들면 조정/검사기기 또는 리모트컨트롤러에 의해 형성된다. 상기 외부버스(3)는 무선 또는 유선 어느것이라도 좋다. 외부버스(3)상의 통신프로토콜로서는, 전자장치(1)의 통상동작에 관한 프로토콜과 전자장치(1)내의 마스터칩(11)의 내부처리를 수정하는 프로토콜이 설치된다.
상기 EEPROM(12)은 전자장치(1)의 내부처리를 수정하기 위한 데이터(수정데이터(21))를 보존하기 위해 이용된다. EEPROM(12)은 전자장치(1)의 전원이 꺼진 이후에도 그 데이터를 계속하여 기억한다. 내부처리는 상기 수정데이터(21)가 상기 EEPROM(12)에 기재된 시점에서는 수정되지 않는다.
슬레이브칩(13)이 예를들면 SOC(System On Chip) 또는 DSP(Digital Signal Processor)에 의해 형성된다. 상기 슬레이브칩(13)은 4바이트마다 패리티(parity) 체크를 행함으로써 전송동안의 에러를 체크하는 슬레이브칩(a)과; 1바이트마다 데이터를 일치시킴으로써 전송동안의 에러를 체크하는 슬레이브칩(b)과; 총전송바이트의 CRC(Cyclic Redundancy Check)를 행함으로써 전송동안의 에러를 체크하는 슬레이브칩(c)을 포함한다.
마스터칩(11)은 외부통신제어기(2)에 의해 외부버스(3)를 거쳐 EEPROM(12)에 입력되는 수정데이터(21)(프로그램 어드레스, 수정 바이트, 패치 데이터)를 기재한다. 시스템이 리셋된 경우, 즉 전자장치(1)의 전원이 꺼지고 다시 켜진 경우에 마스터칩(11)은 EEPROM(12)에 기재된 수정데이터(21)를 독출한다.
만일 EEPROM(12)에서 독출된 데이터가 수정데이터(21)로 판단되면 마스터칩(11)은 기존프로그램(22)의 수정될 부분(벅(bug))을 독출된 수정데이터(21)로 치환한다. 마스터칩(11)은 수정될 부분이 치환된 수정프로그램(23)을 슬레이브칩(13)에 다운로드(업로드)한다.
도 2a 및 2b는 수정데이터(21)를 이용하여 마스터칩(11)에 기재된 기존프로그램(22)을 수정하는 방법을 설명한다.
도 2a를 참조하면, 기존프로그램(22)은 기존프로그램(22)의 수정될 부분을 독출된 수정데이터(21)로 치환함으로써 수정될 수 있다. 바꿔 말하면, 이러한 수정방법은 치환데이터를 사용함으로써 수정을 행한다.
도 2b를 참조하면, 기존프로그램(22)의 수정될 부분의 첫번째 명령코드는 수정데이터(21)로의 점프를 지정하는 분지명령(branch instruction)으로 치환된다. 상기 수정데이터(21)는 빈 영역에 격납(다운로드)된다. 따라서 기존프로그램(22)은 수정이 가능하다. 바꿔 말하면, 이러한 수정방법은 분지데이터를 사용함으로써 수정을 행한다.
도 3은 EEPROM(12)상에 기재된 수정데이터(21)의 기술형식의 예를 나타낸다.
도 3을 참조하면 수정데이터(21)의 패킷의 총바이트수는 1바이트로 표시된다. 패킷의 IC칩을 결정하는데 이용되는 IC수는 1바이트로 표시된다. 패치(Patch)데이터(수정데이터(21))는 11내지 250 바이트로 표시된다. 하위 바이트의 체크섬 및 상위 바이트의 체크섬은 2바이트로 표시된다.
총바이트수를 표시하는 데이터는 자신으로부터 체크섬까지의 범위를 포함한다.
체크섬은 (총바이트수를 지시하는 데이터로부터 체크섬 직전까지의 데이터의 바이트단위의 총데이터)+(오프셋데이터[2바이트])+(체크섬[2바이트])=0000h(=2바이트). 오프셋데이터에서는, 8상위비트가 ROM버전 데이터를 표시하고 8하위비트가 역전된 ROM버전 데이터를 표시하며, 따라서 2바이트 데이터를 형성하고 있다.
도 4a 및 4b는 EEPROM(12)상에서 데이터 격납형식의 예를 나타낸다.
도 4a는 분지형 수정데이터가 EEPROM(12)에 격납된 예를 나타낸다. 도 4a를 참조하면, 패치프로그램의 형식, 즉 분지형 또는 치환형이 EEPROM(12)상의 어드레스가 FF인 영역(1바이트)에 지정된다. 또 이 영역에서는 채널 0에서 3까지의 사용될 채널이 지정된다. 만일 패치프로그램의 형식이 분지형이면 "0" 이 지정된다. 만일 패치프로그램의 형식이 치환형이면 "1"이 지정된다. 본 경우에서는 "0"이 지정된다.
EEPROM(12)상의 어드레스가 FE와 FD인 영역(2바이트)에 수정될 데이터부분의 어드레스(수정 어드레스)가 지정된다. 어드레스가 FC인 영역(1바이트)에, 점퍼의 바이트수가 지정된다. 어드레스가 FB내지 05인 영역(1내지 246바이트)에, 소프트 점퍼가 지정된다.
도 4b는 치환형 수정데이터가 EEPROM(12)에 격납된 예를 나타낸다. 도 4b를 참조하면, 패치프로그램 형식 즉, 분지형 또는 치환형이 EEPROM(12)의 어드레스가 FF인 영역(1바이트)(본 경우에서 "1"이 지정됨)에 지정된다. 또 이 영역에, 채널 0에서 3 중 사용될 채널이 지정된다.
수정데이터가 슬레이브칩(총전송 바이트의 CRC를 행함으로써 전송동안의 에러를 체크하는 슬레이브칩)으로만 업로드될 경우에, 어드레스 오프셋이 주어질지 여부가(어드레스 오프셋인지 통상인지) 최하위 비트(LSB)에 지정된다. 다른형식의 슬레이브칩이 사용되는 경우, 무효비트 "x"가 지정된다. 어드레스 오프셋이 주어진 경우 "1"이 지정되고, 반면 통상인 경우는 "0"이 지정된다.
수정될 데이터 부분의 어드레스(수정 어드레스)는 EEPROM(12)의 어드레스가 FE와 FD인 영역(2바이트)에 지정된다. 치환데이터는 어드레스가 FC 내지 F9인 영역(1내지 4바이트)에 지정된다. 치환데이터는 치환이 행해진 횟수만큼 가장 중요한 비트(MSB) 측으로부터 반복된다.
도 5는 EEPROM(12)에 기록된 수정데이터(21)가 마스터칩(11)에 전개된 때의 프로그램코드를 설명한다.
도 5를 참조하면, "gul_ICPDdata"는 4-바이트 치환데이터를 표시하는 프로그램코드이고; "gus_ICPDadrs"는 2-바이트 치환어드레스를 표시하는 프로그램코드이고; "gus_ICPJadrs"는 2-바이트 분지어드레스를 표시하는 코드이고; "gus_ ICPJofst"는 EEPROM(12)의 분지데이터의 시작 오프셋을 표시하는 프로그램 코드이고; "guc_ICPJbyte"는 분지데이터의 바이트수를 표시하는 프로그램 코드이고; "guc_SICPstate"는 각 슬레이브칩의 수정데이터(21)의 인에이블 스테이트(state) 또는 채널 등을 표시하는 프로그램 코드이고; "guc_ICPLadrs"는 수정데이터(21)가 슬레이브칩(C)에 업로드된 때에 한하여 사용되는 어드레스 확장정보를 표시하는 프로그램 코드이다.
이들 프로그램 코드에 의해 마스터칩(11)은, 분지형인지 치환형인지 즉, 수정데이터(21)의 형식의 결정, 수정데이터(21)의 바이트수의 결정, 또는 기존 프로그램(22)의 수정될 부분의 어드레스의 결정과 같은 내부처리를 행할 수 있다.
도 6은 마스터칩(11)의 내부처리에 사용되는 스테이트(state)의 예를 나타낸다. 도 6을 참조하면, 8비트는 슬레이브칩(13)을 수정하기 위해 사용될 채널을 표시하는데 사용된다. 특히, 마스터칩(11)은 스테이트(state)가 "1"로 설정되었는지 아닌지를 결정함으로써 수정을 할 것인지 아닌지를 결정한다. 만일 "1"이 상위 4비트의 어느 하나에 설정되면 패치프로그램(수정프로그램(21))의 형식은 분지형으로 결정된다. 반대로 만일 "1"이 하위 4비트의 어느 하나에 설정되면 패치프로그램의 형식은 치환형으로 결정된다.
도 7은 마스터칩(11)의 내부처리에 사용되는 에러코드의 예를 나타낸다. 에러코드는 마스터칩(11)이 슬레이브칩(13)을 조작하는지 아닌지를 판단하고 마스터칩(11)내의 수정데이터의 상태를 표시하는데 사용된다. 도 7을 참조하면, 만일 "1"이 상위 4비트의 어느하나에 설정되면 패치프로그램(수정프로그램)의 형식은 분지형이다. 반대로 만일 "1"이 하위 4비트의 어느하나에 설정되면 패치프로그램의 형식은 치환형이다.
예를들면, 에러코드가 "0100 0100"이면, 수정데이터(21)가 슬레이브칩(13)에 업로드될 조건이 충족되지 않는다고 판단된다. 에러코드가 "1000 1000"인 경우, 수정데이터가 슬레이브칩(13)에 업로드될 조건이 충족되고, 수정데이터(21)는 마스터칩(11)에 정상적으로 독출되었다고 판단된다. 에러코드가 "x0xx x0xx" 인때 수정데이터(21)가 슬레이브칩(13)에 업로드될 조건이 충족된다. 그러나 수정데이터(21)가 마스터칩(11)으로 전개되고 있는 동안 수정데이터(21)에 어떠한 벅(bug)이 있다. 이렇게해서 수정데이터(21)는 정확하게 독출되지 않았다고 판단된다.
도 8의 흐름도를 참조하여, 수정프로그램(23)을 업로드하는 처리가 이제 기술될 것이다. 수정데이터(21)는 이미 EEPROM(12)에 기재되었다고 가정한다.
스텝(S1)에서, 마스터칩(11)은 전자장치(1)가 리셋되었는지 아닌지를 판단한다. 상기 판단처리는 시스템이 리셋될때까지 반복된다. 만일 스텝(S1)에서 전자장치(1)가 리셋되었다고 판단되면, 스텝(S2)에서 마스터칩(11)이 EEPROM(12)으로부터 데이터를 독출한다.
스텝(S3)에서 마스터칩(11)은 ROM에 수정되지 않은 데이터를 업로드한다(즉, 슬레이브칩(13)). 스텝(S4)에서 마스터칩(11)은 수정프로그램을 업로드하는 처리를 개시한다.
스텝(S5)에서 마스터칩(11)은 스텝(S2)에서 독출된 데이터가 수정데이터인지 아닌지를 판단한다. 만일 상기 데이터가 수정데이터가 아니라고 판단되면, 상기처리는 스텝(S6 및 S7)에서의 처리를 건너뛰어, 스텝(S8)으로 진행한다.
만일 스텝(S5)에서 스텝(S2)에서 독출된 데이터가 수정데이터로 판단되면, 스텝(S6)에서 마스터칩(11)은 기존프로그램(22)의 수정될 부분을 수정데이터(21)로 치환한다.
만일 예를들면 마스터칩(11)이 EEPROM(12)에서 독출된 수정데이터(21)의 프로그램 코드로부터 수정데이터(21)가 치환형이다고 판단하면, 마스터칩(11)은 기존프로그램(22)의 수정될 부분을 수정데이터(21)로 치환한다.(도 2a)
한편, 만일 예를들면 마스터칩(11)이 EEPROM(12)에서 독출된 수정데이터(21)의 프로그램 코드로부터 수정데이터(21)가 분지형이다고 판단하면, 마스터칩(11)은 기존프로그램(22)의 수정될 부분의 첫번째 지시코드를 수정데이터(21)로의 점프를 지정하는 분지명령(branch instruction)으로 치환하고, 마스터칩(11)은 빈 영역에 수정데이터를 격납한다. 마스터칩(11)은 수정데이터(21)의 최후에 기존프로그램(22)의 복귀부분을 지정한다.(도 2b)
스텝(S7)에서 마스터칩(11)은 스텝(S6)에서 수정된 수정프로그램(23)(수정데이터(21)를 사용하여 기존프로그램을 수정함으로써 생성된 프로그램)을 슬레이브칩(13)으로 업로드한다.
스텝(S8)에서 마스터칩(11)은 전자장치(1)의 통상동작을 개시한다.
따라서 전자장치(1) 내부에, 외부에서 액세스 가능한 EEPROM(12)을 설치함으로써 기존의 실행프로그램(기존프로그램(22))은 전자장치(1)를 물리적으로 수정하지 않고 수정될 수 있다.
마스터칩(11)을 교환할 필요가 없으므로 기존프로그램(22)은 저비용으로 수정될 수 있다.
기존프로그램(22)은 프로그램 명령코드 단위로 수정될 수 있으므로, EEPROM(12)의 메모리의 사용량을 최소화할 수 있다.
본 발명인 전자장치 및 수정방법에 의하면, 고정프로그램을 기억하고, 외부에서 공급되는 수정데이터를 기억하며, 시스템 리셋 후에 기억되어 있는 수정데이터를 독출하고 독출된 수정데이터를 기초로 하여 고정프로그램을 수정하도록 한 것으로서 양산후에 벅(bug)이 발생한 전자기기에 대하여 부품에 직접 물리적으로 수정을 하지 않고서도 고정데이터인 다운로드 프로그램을 수정할 수 있다.

Claims (5)

  1. 고정프로그램을 기억하는 제 1기억수단과;
    외부에서 공급되는 수정데이터를 기억하는 제 2기억수단과;
    시스템 리셋(reset) 후에 상기 제 2기억수단에 기억되어 있는 상기 수정데이터를 독출하는 독출수단과;
    상기 독출수단에 의해 독출된 상기 수정데이터를 기초로하여 상기 제 1기억수단에 기억되어 있는 상기 고정프로그램을 수정하는 수정수단;
    을 포함하는 것을 특징으로 하는 전자장치.
  2. 제 1항에 있어서,
    상기 수정수단은 상기 고정프로그램의 수정될 부분을 상기 수정데이터로 치환함으로써 수정하는 것을 특징으로 하는 전자장치.
  3. 제 1항에 있어서,
    상기 수정수단은 상기 고정프로그램의 수정될 부분을 상기 수정데이터로의 점프를 지정하는 분지명령(branch instruction)으로 치환하는 것을 특징으로 하는 전자장치.
  4. 제 1항에 있어서,
    상기 제 2기억수단은 EEPROM으로 이루어지는 것을 특징으로 하는 전자장치.
  5. 고정프로그램의 기억을 제어하는 제 1기억제어스텝과;
    외부에서 공급된 수정데이터의 기억을 제어하는 제 2기억제어스텝과;
    시스템이 리셋된 후에 상기 제 2기억제어스텝에서 그 기억이 제어되는 상기수정데이터를 독출하는 독출스텝과;
    상기 독출스텝에서 독출된 상기 수정데이터를 기초로하여 상기 제 1기억제어스텝에서 그 기억이 제어되는 상기 고정프로그램을 수정하는 수정스텝;
    을 포함하는 것을 특징으로 하는 수정방법.
KR1020020042522A 2001-07-26 2002-07-19 전자장치 및 수정방법 KR20030011553A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001226063A JP2003044305A (ja) 2001-07-26 2001-07-26 電子装置および修正方法
JPJP-P-2001-00226063 2001-07-26

Publications (1)

Publication Number Publication Date
KR20030011553A true KR20030011553A (ko) 2003-02-11

Family

ID=19058950

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020042522A KR20030011553A (ko) 2001-07-26 2002-07-19 전자장치 및 수정방법

Country Status (3)

Country Link
US (1) US6961869B2 (ko)
JP (1) JP2003044305A (ko)
KR (1) KR20030011553A (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8539469B2 (en) 2004-05-11 2013-09-17 Microsoft Corporation Efficient patching
US7559058B2 (en) * 2004-05-11 2009-07-07 Microsoft Corporation Efficient patching
US7716528B2 (en) * 2004-09-07 2010-05-11 Broadcom Corporation Method and system for configurable trigger logic for hardware bug workaround in integrated circuits
CN100456183C (zh) * 2005-10-24 2009-01-28 广东科龙电器股份有限公司 一种零部件的可编程试验控制器用户编程方法
JP2007164242A (ja) * 2005-12-09 2007-06-28 Nec Electronics Corp プログラム書換データ生成装置、プログラム及びプログラム書換データ生成方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11272498A (ja) * 1998-03-25 1999-10-08 Denso Corp 電子制御装置
JP2000215044A (ja) * 1999-01-27 2000-08-04 Nec Home Electronics Ltd ディスプレイ装置
KR100276785B1 (ko) * 1991-05-23 2001-01-15 이데이 노부유끼 전자 장치
EP1081595A2 (en) * 1999-08-31 2001-03-07 Matsushita Electric Industrial Co., Ltd. Semiconductor apparatus

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4400798A (en) * 1981-07-13 1983-08-23 Tektronix, Inc. Memory patching system
US4802119A (en) * 1987-03-17 1989-01-31 Motorola, Inc. Single chip microcomputer with patching and configuration controlled by on-board non-volatile memory
US5357627A (en) * 1989-03-28 1994-10-18 Olympus Optical Co., Ltd. Microcomputer having a program correction function
US5574926A (en) * 1993-03-11 1996-11-12 Olympus Optical Co., Ltd. One-chip microcomputer system having function for substantially correcting contents of program

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100276785B1 (ko) * 1991-05-23 2001-01-15 이데이 노부유끼 전자 장치
JPH11272498A (ja) * 1998-03-25 1999-10-08 Denso Corp 電子制御装置
JP2000215044A (ja) * 1999-01-27 2000-08-04 Nec Home Electronics Ltd ディスプレイ装置
EP1081595A2 (en) * 1999-08-31 2001-03-07 Matsushita Electric Industrial Co., Ltd. Semiconductor apparatus

Also Published As

Publication number Publication date
US20030041282A1 (en) 2003-02-27
JP2003044305A (ja) 2003-02-14
US6961869B2 (en) 2005-11-01

Similar Documents

Publication Publication Date Title
CN102124447B (zh) 用于车辆的控制装置和用于车辆控制装置的数据更新的方法
US7774382B2 (en) Method and apparatus for configuring a control device, and corresponding control device
US6393342B2 (en) Method and device for controlling operating sequences in a vehicle
US6622246B1 (en) Method and apparatus for booting and upgrading firmware
EP1052571A2 (en) A method and apparatus for downloading software into an embedded-system
WO2002084484A2 (en) Method of remotely upgrading firmware in field-deployed devices
CN104714819A (zh) 文件系统升级包制作方法、升级方法及装置、终端
CN114443175B (zh) 一种用于弹载fpga在线升级的启动配置方法
US9367482B2 (en) Systems and methods to extend ROM functionality
KR20030011553A (ko) 전자장치 및 수정방법
JP7281275B2 (ja) モジュール及びこれを備える情報処理装置、並びにモジュールのプログラムデータを更新するプログラムデータ更新方法
EP0482928B1 (en) Semiconductor memory
JP2007257271A (ja) メモリ診断方法、マイクロコンピュータシステム及びプログラム
JPH11249886A (ja) 電子機器
JP4679745B2 (ja) 機能単位を認識する装置
JP2004126658A (ja) プロセッサシステム
JPH06314190A (ja) 電子装置
JP2004013370A (ja) フラッシュromプログラム書き込み方法およびプログラム開発ツール
JP3554762B2 (ja) 計測器
JP2002342100A (ja) ファームウェアの書き換え方法
JPH01131927A (ja) プログラム修正方法
KR20010007066A (ko) 소프트웨어를 내장 시스템으로 다운로드하기 위한 방법 및장치
JPH10287001A (ja) データ書き換え装置
JP2023158751A (ja) ファームウェアアップデート方法、およびファームウェアアップデートシステム
CN111124446A (zh) 一种用于自动更新下位机的sdk制作方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20081222

Effective date: 20100315